KR102378171B1 - 커플드 반도체 패키지 - Google Patents

커플드 반도체 패키지 Download PDF

Info

Publication number
KR102378171B1
KR102378171B1 KR1020210029564A KR20210029564A KR102378171B1 KR 102378171 B1 KR102378171 B1 KR 102378171B1 KR 1020210029564 A KR1020210029564 A KR 1020210029564A KR 20210029564 A KR20210029564 A KR 20210029564A KR 102378171 B1 KR102378171 B1 KR 102378171B1
Authority
KR
South Korea
Prior art keywords
terminal
substrate
semiconductor package
package
coupled
Prior art date
Application number
KR1020210029564A
Other languages
English (en)
Other versions
KR20220020751A (ko
Inventor
최윤화
장경운
Original Assignee
제엠제코(주)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from KR1020200101183A external-priority patent/KR102228938B1/ko
Application filed by 제엠제코(주) filed Critical 제엠제코(주)
Priority to KR1020210029564A priority Critical patent/KR102378171B1/ko
Priority to US17/227,357 priority patent/US11721615B2/en
Priority to CN202110512159.1A priority patent/CN113241330A/zh
Publication of KR20220020751A publication Critical patent/KR20220020751A/ko
Application granted granted Critical
Publication of KR102378171B1 publication Critical patent/KR102378171B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/528Geometry or layout of the interconnection structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49537Plurality of lead frames mounted in one device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49541Geometry of the lead-frame
    • H01L23/49562Geometry of the lead-frame for devices being provided for in H01L29/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/02Containers; Seals
    • H01L23/04Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/02Containers; Seals
    • H01L23/06Containers; Seals characterised by the material of the container or its electrical properties
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3121Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • H01L23/367Cooling facilitated by shape of device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • H01L23/373Cooling facilitated by selection of materials for the device or materials for thermal expansion adaptation, e.g. carbon
    • H01L23/3735Laminates or multilayers, e.g. direct bond copper ceramic substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/482Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of lead-in layers inseparably applied to the semiconductor body
    • H01L23/485Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of lead-in layers inseparably applied to the semiconductor body consisting of layered constructions comprising conductive layers and insulating layers, e.g. planar contacts
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49503Lead-frames or other flat leads characterised by the die pad
    • H01L23/49506Lead-frames or other flat leads characterised by the die pad an insulative substrate being used as a diepad, e.g. ceramic, plastic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49503Lead-frames or other flat leads characterised by the die pad
    • H01L23/49513Lead-frames or other flat leads characterised by the die pad having bonding material between chip and die pad
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49517Additional leads
    • H01L23/4952Additional leads the additional leads being a bump or a wire
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49568Lead-frames or other flat leads specifically adapted to facilitate heat dissipation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49575Assemblies of semiconductor devices on lead frames
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/532Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
    • H01L23/53204Conductive materials
    • H01L23/53209Conductive materials based on metals, e.g. alloys, metal silicides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/06Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L24/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L24/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/71Means for bonding not being attached to, or not being formed on, the surface to be connected
    • H01L24/72Detachable connecting means consisting of mechanical auxiliary parts connecting the device, e.g. pressure contacts using springs or clips
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/73Means for bonding being of different types provided for in two or more of groups H01L24/10, H01L24/18, H01L24/26, H01L24/34, H01L24/42, H01L24/50, H01L24/63, H01L24/71
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05617Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
    • H01L2224/05624Aluminium [Al] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05638Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/05644Gold [Au] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05638Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/05647Copper [Cu] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/291Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/29138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/29139Silver [Ag] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/291Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/29138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/29147Copper [Cu] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/34Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
    • H01L2224/36Structure, shape, material or disposition of the strap connectors prior to the connecting process
    • H01L2224/37Structure, shape, material or disposition of the strap connectors prior to the connecting process of an individual strap connector
    • H01L2224/37001Core members of the connector
    • H01L2224/37099Material
    • H01L2224/371Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/34Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
    • H01L2224/39Structure, shape, material or disposition of the strap connectors after the connecting process
    • H01L2224/40Structure, shape, material or disposition of the strap connectors after the connecting process of an individual strap connector
    • H01L2224/401Disposition
    • H01L2224/40151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/40221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/40245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48153Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being arranged next to each other, e.g. on a common substrate
    • H01L2224/48175Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being arranged next to each other, e.g. on a common substrate the item being metallic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/4901Structure
    • H01L2224/4903Connectors having different sizes, e.g. different diameters
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/4911Disposition the connectors being bonded to at least one common bonding area, e.g. daisy chain
    • H01L2224/49111Disposition the connectors being bonded to at least one common bonding area, e.g. daisy chain the connectors connecting two common bonding areas, e.g. Litz or braid wires
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/4911Disposition the connectors being bonded to at least one common bonding area, e.g. daisy chain
    • H01L2224/49113Disposition the connectors being bonded to at least one common bonding area, e.g. daisy chain the connectors connecting different bonding areas on the semiconductor or solid-state body to a common bonding area outside the body, e.g. converging wires
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73221Strap and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/838Bonding techniques
    • H01L2224/83801Soldering or alloying
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/42Fillings or auxiliary members in containers or encapsulations selected or arranged to facilitate heating or cooling
    • H01L23/433Auxiliary members in containers characterised by their shape, e.g. pistons
    • H01L23/4334Auxiliary members in encapsulations
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L24/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/34Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
    • H01L24/39Structure, shape, material or disposition of the strap connectors after the connecting process
    • H01L24/40Structure, shape, material or disposition of the strap connectors after the connecting process of an individual strap connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1305Bipolar Junction Transistor [BJT]
    • H01L2924/13055Insulated gate bipolar transistor [IGBT]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1306Field-effect transistor [FET]
    • H01L2924/13091Metal-Oxide-Semiconductor Field-Effect Transistor [MOSFET]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/156Material
    • H01L2924/15786Material with a principal constituent of the material being a non metallic, non metalloid inorganic material
    • H01L2924/15787Ceramics, e.g. crystalline carbides, nitrides or oxides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation

Abstract

본 발명은, 두 개 이상의 기판패드(110), 각 기판패드(110) 상에 실장되는 한 개 이상의 반도체칩(120), 각 기판패드(110)와 각 반도체칩(120)과 각각 전기적으로 연결되는 한 개 이상의 터미널단자(130), 및 한 개 이상의 반도체칩(120)과 한 개 이상의 터미널단자(130)의 일부를 덮는 패키지 하우징(140)을 포함하고, 한 개 이상의 기판패드(110)의 저면은 전기적으로 도통되고, 다른 한 개 이상의 기판패드(110)의 저면은 전기적으로 절연되도록 구성되어, 히트싱크에 절연물질을 도포할 필요없이 히트싱크와의 접합시 부분적인 절연을 구현할 수 있는, 커플드 반도체 패키지를 개시한다.

Description

커플드 반도체 패키지{COUPLED SEMICONDUCTOR PACKAGE}
본 발명은 한 개 이상의 기판패드의 저면은 전기적으로 도통되고, 다른 한 개 이상의 기판패드의 저면은 전기적으로 절연되도록 구성하여서 히트싱크에 절연물질을 도포할 필요없이 히트싱크와의 접합시 부분적인 절연을 구현할 수 있는, 커플드 반도체 패키지에 관한 것이다.
통상, 패키지형 전력 반도체 장치는 구동 중 방산되는 전력으로 인해 필요 이상으로 고온환경이 조성되어 방열하여 적정 수준으로 냉각하여서 열저항을 최소화시키는 것이 중요한 이슈이다.
한편, 이와 관련한 방열구조로서, 도 1에 예시된 바와 같이, 패키지형 전력 반도체 장치(10)와 절연 패드(12)와 히트 싱크(14)로 구성되고, 반도체칩은 금속 탭(21)에 부착되고, 밀봉 재료(20)로 밀봉되어서, 절연 패드(12)를 개재하여 부착된 히트 싱크(14)를 통해 열을 발산하게 된다.
이와 같이, 히트 싱크와 결합하기 위해서는 반도체 장치별로 별도의 절연 패드를 각각 구비하거나 절연물질을 도포하여야 한다.
이에, 이를 개선하여 보다 경제적인 방법으로 히트싱크에 절연물질을 도포할 필요없이 히트싱크와의 접합시 부분적인 절연을 구현할 수 있는 기술이 요구된다.
한국 등록특허공보 제10-1448850호 (반도체 패키지 및 그 제조방법들, 2014.10.14) 한국 등록특허공보 제10-0685253호 (패키지형 전력 반도체 장치, 2007.02.22.)
본 발명의 사상이 이루고자 하는 기술적 과제는, 한 개 이상의 기판패드의 저면은 전기적으로 도통되고, 다른 한 개 이상의 기판패드의 저면은 전기적으로 절연되도록 구성하여서 히트싱크에 절연물질을 도포할 필요없이 히트싱크와의 접합시 부분적인 절연을 구현할 수 있는, 커플드 반도체 패키지를 제공하는 데 있다.
전술한 목적을 달성하고자, 본 발명은, 두 개 이상의 기판패드; 각 상기 기판패드 상에 실장되는 한 개 이상의 반도체칩; 각 상기 기판패드와 각 상기 반도체칩과 각각 전기적으로 연결되는 한 개 이상의 터미널단자; 및 한 개 이상의 상기 반도체칩과 한 개 이상의 상기 터미널단자의 일부를 덮는 패키지 하우징;을 포함하고, 한 개 이상의 상기 기판패드의 저면은 전기적으로 도통되고, 다른 한 개 이상의 상기 기판패드의 저면은 전기적으로 절연되는, 커플드 반도체 패키지를 제공한다.
또한, 한 개 이상의 상기 기판패드의 저면 일부 또는 전부는 상기 패키지 하우징의 일면 외부로 노출되어 전기적으로 도통되고, 다른 한 개 이상의 상기 기판패드의 저면은 상기 패키지 하우징의 외부로 노출되지 않아 전기적으로 절연될 수 있다.
또한, 상기 기판패드는 전도성 금속으로 이루어질 수 있다.
또한, 한 개 이상의 상기 기판패드는 전도성 금속으로 이루어지고, 저면 일부 또는 전부는 상기 패키지 하우징의 일면 외부로 노출되어 전기적으로 도통되고, 다른 한 개 이상의 상기 기판패드는 절연층이 형성된 절연기판으로 이루어지고, 상기 절연기판의 저면 일부 또는 전부는 상기 패키지 하우징의 일면 외부로 노출되어 전기적으로 절연될 수 있다.
또한, 상기 패키지 하우징은 EMC로 이루어질 수 있다.
또한, 다른 한 개 이상의 상기 기판패드는 순차적으로 적층 형성된 하나 이상의 금속층과, 하나 이상의 절연층과, 하나 이상의 금속층으로 이루어질 수 있다.
또한, 상기 절연층은 세라믹(Al2O3), AlN 또는 Si3N4를 포함할 수 있다.
또한, 한 개 이상의 상기 기판패드와 한 개 이상의 상기 터미널단자는 동일 소재로 이루어져 일체형으로 연결되어 형성될 수 있다.
또한, 한 개 이상의 상기 기판패드와 한 개 이상의 상기 터미널단자는 각각 분리 형성되어 초음파웰딩, 솔더링 또는 레이저웰딩에 의해 상호 접합될 수 있다.
또한, 상기 터미널단자는, 상기 터미널단자의 전체 중량에 대해 Al을 40중량% 이상 함유할 수 있다.
또한, 상기 패키지 하우징에는 한 개 이상의 관통홀이 형성될 수 있다.
또한, 한 개 이상의 상기 기판패드에는, 한 개 이상의 상기 관통홀에 대응하는 홀이 형성될 수 있다.
또한, 상기 관통홀과 상기 홀을 관통하는 체결수단에 의해 결합되는 히트싱크를 더 포함할 수 있다.
또한, 한 개 이상의 상기 기판패드의 저면은 저면면적 대비 90% 이상으로 상기 패키지 하우징의 일면 외부로 노출될 수 있다.
또한, 한 개 이상의 상기 반도체칩과 한 개 이상의 상기 터미널단자는 Au, Al 또는 Cu 단일소재로 전기적 연결이 이루어지거나, 또는 Au, Al 및 Cu 중 어느 한 개 이상을 포함하는 복합소재로 전기적 연결이 이루어질 수 있다.
또한, 한 개 이상의 상기 반도체칩과 한 개 이상의 상기 터미널단자와의 전기적 연결은 전도성 와이어에 의해 이루어질 수 있다.
또한, 한 개 이상의 상기 반도체칩과 한 개 이상의 상기 터미널단자와의 전기적 연결은 금속클립을 통해 이루어질 수 있다.
본 발명에 의하면, 두 개 이상의 기판패드를 단일 구조의 패키징 하우징에 몰딩하고 일부 기판패드는 노출시키고 다른 일부 기판패드는 노출되지 않도록 하여, 히트싱크에 절연물질을 도포할 필요없이 히트싱크와의 접합시 부분적인 절연을 경제적으로 구현할 수 있는 효과가 있다.
또한, 일부 기판패드를 절연기판 또는 DBC기판으로 사용하여 두 개 이상의 기판패드를 노출시켜, 히트싱크에 절연물질을 도포할 필요없이 히트싱크와의 접합시 부분적인 절연을 경제적으로 구현할 수 있는 효과가 있다.
도 1은 종래기술에 의한 반도체 패키지를 예시한 것이다.
도 2는 본 발명에 의한 커플드 반도체 패키지의 제1 실시예를 도시한 것이다.
도 3은 도 2의 커플드 반도체 패키지의 분해사시도를 도시한 것이다.
도 4는 본 발명에 의한 커플드 반도체 패키지의 제2 실시예를 도시한 것이다.
도 5는 도 4의 커플드 반도체 패키지의 분해사시도를 도시한 것이다.
도 6은 본 발명에 의한 커플드 반도체 패키지의 제3 실시예를 도시한 것이다.
도 7 및 도 8은 도 6의 커플드 반도체 패키지의 분해사시도를 도시한 것이다.
이하, 첨부한 도면을 참고로 하여 본 발명의 실시예에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예에 한정되지 않는다.
본 발명에 의한 커플드 반도체 패키지는, 전체적으로, 두 개 이상의 기판패드(110), 각 기판패드(110) 상에 실장되는 한 개 이상의 반도체칩(120), 각 기판패드(110)와 각 반도체칩(120)과 각각 전기적으로 연결되는 한 개 이상의 터미널단자(130), 및 한 개 이상의 반도체칩(120)과 한 개 이상의 터미널단자(130)의 일부를 덮는 패키지 하우징(140)을 포함하고, 한 개 이상의 기판패드(110)의 저면은 전기적으로 도통되고, 다른 한 개 이상의 기판패드(110)의 저면은 전기적으로 절연되도록 구성되어, 히트싱크에 절연물질을 도포할 필요없이 히트싱크와의 접합시 부분적인 절연을 구현하는 것을 요지로 한다.
이하, 전술한 구성의 커플드 반도체 패키지를 기판패드(110)의 종류에 따라 패키지 하우징(140) 외부로 노출되는 구조별로 제1 실시예 내지 제3 실시예로 각각 상술하고자 한다.
도 2 및 도 3을 참조하여, 제1 실시예의 커플드 반도체 패키지를 구체적으로 상술하면 다음과 같다.
우선, 기판패드(110)는 반도체칩(120)이 실장되는 리드프레임으로서 패키지 하우징(140) 내에 두 개 이상으로 개별 패드 방식으로 몰딩되고, 한 개 이상의 기판패드(110)의 저면은 전기적으로 도통되고, 다른 한 개 이상의 기판패드(110)의 저면은 전기적으로 절연되도록 구성된다.
도 2의 (b)에 도시된 바와 같이, 기판패드(110)는 전도성 금속으로 이루어지고, 한 개 이상의 기판패드(110)의 저면은 패키지 하우징(140)의 일면 외부로 노출되어 전기적으로 도통되고, 다른 한 개 이상의 기판패드(110)의 저면은 패키지 하우징(140)의 외부로 노출되지 않아 전기적으로 절연되어서, 히트싱크(미도시)와의 접합시에 부분적인 절연을 구현할 수 있다.
한 개 이상의 기판패드(110)의 저면 일부 또는 전부가 패키지 하우징(140)의 외부로 노출될 수 있으며, 예컨대, 한 개 이상의 기판패드(110)의 저면은 저면면적 대비 90% 이상으로 패키지 하우징(140)의 일면 외부로 노출되도록 하여 방열효과를 최대화하도록 할 수 있다.
이에, 히트싱크와의 절연이 필요한 경우에도, 별도의 절연물질을 히트싱크에 도포하여 절연할 필요가 없어서, 반도체 패키지 제조공정을 보다 단순화할 수 있다.
다음, 반도체칩(120)은 각 기판패드(110) 상에 전도성 접착제를 개재하여 한 개 이상 실장된다.
참고로, 전도성 접착제는 40% 이상의 Sn을 함유하거나, 50% 이상의 Ag 또는 Cu를 함유할 수 있으나 이에 한정되는 것은 아니다. 또한, 반도체칩(120)으로는, 실리콘 제어 정류기(SCR), 전력 트랜지스터, 절연게이트 양극트랜지스터(IGBT), 금속산화막 반도체 전계효과 트랜지스터(MOSFET), 전력 정류기, 전력 레귤레이터, 또는 그 조합체의 전력 반도체가 적용될 수 있다.
다음, 터미널단자(130)는 각 기판패드(110)와 각 반도체칩(120)과 각각 전기적으로 연결되도록 구성되되, 기판패드(110)와 전기적으로 연결되는 제1 터미널단자(131)와 반도체칩(120)과 전기적으로 연결되는 제2 터미널단자(132)로 세분화할 수 있다.
한편, 기판패드(110)로 전기적 신호를 인가하는 리드단자인 제1 터미널단자(131)는 기판패드(110)와 전기적으로 연결되는데, 한 개 이상의 기판패드(110)와 한 개 이상의 터미널단자(130)는 동일 소재로 이루어져 일체형으로 연결되어 형성되거나, 한 개 이상의 기판패드(110)와 한 개 이상의 터미널단자(130)는 각각 분리 형성되어 초음파웰딩, 솔더링 또는 레이저웰딩에 의해 상호 접합될 수 있다.
여기서, 터미널단자(130)는 터미널단자(130)의 전체 중량에 대해 Al을 40중량% 이상 함유하여 경량화하고 전도성을 향상시킬 수 있다.
또한, 한 개 이상의 반도체칩(120)과 한 개 이상의 터미널단자(130)는 Au, Al 또는 Cu 단일소재로 전기적 연결이 이루어지거나, 또는 Au, Al 및 Cu 중 어느 한 개 이상을 포함하는 복합소재로 전기적 연결이 이루어질 수 있으며, 이때의 전기적 연결은 예컨대, 와이어일 수 있다.
또는, 한 개 이상의 반도체칩(120)과 한 개 이상의 터미널단자(130)와의 전기적 연결은 금속클립을 통해 이루어져서 전기적 안정성을 확보할 수도 있다.
다음, 패키지 하우징(140)은 반도체 회로보호용 절연체로서, 한 개 이상의 반도체칩(120)과 한 개 이상의 터미널단자(130)의 일부를 덮는데, EMC(Epoxy Molding Compound)로 이루어질 수 있으나, 이에 한정되지 않고, PPS(PolyPhenylene Sulfide) 또는 PBT(PolyButylene Terephtalate) 소재로 형성할 수도 있다.
한편, 패키지 하우징(140)에는 한 개 이상의 관통홀(141)이 형성되고, 기판패드(110)에는 관통홀(141)에 대응하여 홀(111)이 형성되어 히트싱크와 나사체결을 통해 결합시킬 수 있다.
도 4 및 도 5를 참조하여, 제2 실시예의 커플드 반도체 패키지를 구체적으로 상술하면 다음과 같다.
우선, 기판패드(110)는 반도체칩(120)이 실장되는 리드프레임으로서 패키지 하우징(140) 내에 두 개 이상으로 개별 패드 방식으로 몰딩되고, 한 개 이상의 기판패드(110)의 저면은 전기적으로 도통되고, 다른 한 개 이상의 기판패드(110)의 저면은 전기적으로 절연되도록 구성된다.
즉, 도 4의 (b)에 도시된 바와 같이, 한 개 이상의 기판패드(110)는 전도성 금속으로 이루어지며 전도성 금속의 저면은 패키지 하우징(140)의 일면 외부로 노출되어 전기적으로 도통되고, 다른 한 개 이상의 기판패드(110)는 절연층(112)이 형성된 절연기판으로 이루어지며 절연기판의 저면은 패키지 하우징(140)의 일면 외부로 노출되어 전기적으로 절연되어서, 히트싱크(미도시)와의 접합시에 부분적인 절연을 구현할 수 있다.
한 개 이상의 기판패드(110)의 저면 일부 또는 전부가 패키지 하우징(140)의 외부로 노출될 수 있으며, 예컨대, 한 개 이상의 기판패드(110)의 저면은 저면면적 대비 90% 이상으로 패키지 하우징(140)의 일면 외부로 노출되도록 하여 방열효과를 최대화하도록 할 수 있다.
이에, 히트싱크와의 절연이 필요한 경우에도, 별도의 절연물질을 히트싱크에 도포하여 절연할 필요가 없어서, 반도체 패키지 제조공정을 보다 단순화할 수 있다.
다음, 반도체칩(120)은 각 기판패드(110) 상에 전도성 접착제를 개재하여 한 개 이상 실장된다.
참고로, 전도성 접착제는 40% 이상의 Sn을 함유하거나, 50% 이상의 Ag 또는 Cu를 함유할 수 있으나 이에 한정되는 것은 아니다. 또한, 반도체칩(120)으로는, 실리콘 제어 정류기(SCR), 전력 트랜지스터, 절연게이트 양극트랜지스터(IGBT), 금속산화막 반도체 전계효과 트랜지스터(MOSFET), 전력 정류기, 전력 레귤레이터, 또는 그 조합체의 전력 반도체가 적용될 수 있다.
다음, 터미널단자(130)는 각 기판패드(110)와 각 반도체칩(120)과 각각 전기적으로 연결되도록 구성되되, 기판패드(110)와 전기적으로 연결되는 제1 터미널단자(131)와 반도체칩(120)과 전기적으로 연결되는 제2 터미널단자(132)로 세분화할 수 있다.
한편, 기판패드(110)로 전기적 신호를 인가하는 리드단자인 제1 터미널단자(131)는 기판패드(110)와 전기적으로 연결되는데, 한 개 이상의 기판패드(110)와 한 개 이상의 터미널단자(130)는 동일 소재로 이루어져 일체형으로 연결되어 형성되거나, 한 개 이상의 기판패드(110)와 한 개 이상의 터미널단자(130)는 각각 분리 형성되어 초음파웰딩, 솔더링 또는 레이저웰딩에 의해 상호 접합될 수 있다.
여기서, 터미널단자(130)는 터미널단자(130)의 전체 중량에 대해 Al을 40중량% 이상 함유하여 경량화하고 전도성을 향상시킬 수 있다.
또한, 한 개 이상의 반도체칩(120)과 한 개 이상의 터미널단자(130)는 Au, Al 또는 Cu 단일소재로 전기적 연결이 이루어지거나, 또는 Au, Al 및 Cu 중 어느 한 개 이상을 포함하는 복합소재로 전기적 연결이 이루어질 수 있으며, 이때의 전기적 연결은 예컨대, 와이어일 수 있다.
또는, 한 개 이상의 반도체칩(120)과 한 개 이상의 터미널단자(130)와의 전기적 연결은 금속클립을 통해 이루어져서 전기적 안정성을 확보할 수도 있다.
다음, 패키지 하우징(140)은 반도체 회로보호용 절연체로서, 한 개 이상의 반도체칩(120)과 한 개 이상의 터미널단자(130)의 일부를 덮는데, EMC로 이루어질 수 있으나, 이에 한정되지 않고, PPS 또는 PBT 소재로 형성할 수도 있다.
한편, 패키지 하우징(140)에는 한 개 이상의 관통홀(141)이 형성되고, 기판패드(110)에는 관통홀(141)에 대응하여 홀(111)이 형성되어 히트싱크와 나사체결을 통해 결합시킬 수 있다.
도 6 내지 도 8을 참조하여, 제3 실시예의 커플드 반도체 패키지를 구체적으로 상술하면 다음과 같다.
우선, 기판패드(110)는 반도체칩(120)이 실장되는 리드프레임으로서 패키지 하우징(140) 내에 두 개 이상으로 개별 패드 방식으로 몰딩되고, 한 개 이상의 기판패드(110)의 저면은 전기적으로 도통되고, 다른 한 개 이상의 기판패드(110)의 저면은 전기적으로 절연되도록 구성된다.
즉, 도 6의 (b) 및 도 8에 도시된 바와 같이, 한 개 이상의 기판패드(110)는 전도성 금속으로 이루어지며 전도성 금속의 저면은 패키지 하우징(140)의 일면 외부로 노출되어 전기적으로 도통되고, 다른 한 개 이상의 기판패드(110)는 순차적으로 적층 형성된 금속층(110a)과 절연층(110b)과 금속층(110c), 예컨대 DBC(Direct Bonded Copper) 기판으로 구성되어 기판패드(110)의 저면은 패키지 하우징(140)의 일면 외부로 노출되어 전기적으로 절연되어서, 히트싱크(미도시)와의 접합시에 부분적인 절연을 구현할 수 있다.
여기서, 절연층(110b)은 세라믹(Al2O3) 또는 AlN 또는 Si3N4를 포함하여 구성되어 금속층(110a)과 금속층(110c) 사이에 절연구조를 제공한다.
한편, 한 개 이상의 기판패드(110)의 저면 일부 또는 전부가 패키지 하우징(140)의 외부로 노출될 수 있으며, 예컨대, 한 개 이상의 기판패드(110)의 저면은 저면면적 대비 90% 이상으로 패키지 하우징(140)의 일면 외부로 노출되도록 하여 방열효과를 최대화하도록 할 수 있다.
이에, 히트싱크와의 절연이 필요한 경우에도, 별도의 절연물질을 히트싱크에 도포하여 절연할 필요가 없어서, 반도체 패키지 제조공정을 보다 단순화할 수 있다.
다음, 반도체칩(120)은 각 기판패드(110) 상에 전도성 접착제를 개재하여 한 개 이상 실장된다.
참고로, 전도성 접착제는 40% 이상의 Sn을 함유하거나, 50% 이상의 Ag 또는 Cu를 함유할 수 있으나 이에 한정되는 것은 아니다. 또한, 반도체칩(120)으로는, 실리콘 제어 정류기(SCR), 전력 트랜지스터, 절연게이트 양극트랜지스터(IGBT), 금속산화막 반도체 전계효과 트랜지스터(MOSFET), 전력 정류기, 전력 레귤레이터, 또는 그 조합체의 전력 반도체가 적용될 수 있다.
다음, 터미널단자(130)는 각 기판패드(110)와 각 반도체칩(120)과 각각 전기적으로 연결되도록 구성되되, 기판패드(110)와 전기적으로 연결되는 제1 터미널단자(131)와 반도체칩(120)과 전기적으로 연결되는 제2 터미널단자(132)로 세분화할 수 있다.
한편, 기판패드(110)로 전기적 신호를 인가하는 리드단자인 제1 터미널단자(131)는 기판패드(110)와 전기적으로 연결되는데, 한 개 이상의 기판패드(110)와 한 개 이상의 터미널단자(130)는 동일 소재로 이루어져 일체형으로 연결되어 형성되거나, 한 개 이상의 기판패드(110)와 한 개 이상의 터미널단자(130)는 각각 분리 형성되어 초음파웰딩, 솔더링 또는 레이저웰딩에 의해 상호 접합될 수 있다.
여기서, 터미널단자(130)는 터미널단자(130)의 전체 중량에 대해 Al을 40중량% 이상 함유하여 경량화하고 전도성을 향상시킬 수 있다.
또한, 한 개 이상의 반도체칩(120)과 한 개 이상의 터미널단자(130)는 Au, Al 또는 Cu 단일소재로 전기적 연결이 이루어지거나, 또는 Au, Al 및 Cu 중 어느 한 개 이상을 포함하는 복합소재로 전기적 연결이 이루어질 수 있으며, 이때의 전기적 연결은 예컨대, 와이어일 수 있다.
또는, 한 개 이상의 반도체칩(120)과 한 개 이상의 터미널단자(130)와의 전기적 연결은 금속클립을 통해 이루어져서 전기적 안정성을 확보할 수도 있다.
다음, 패키지 하우징(140)은 반도체 회로보호용 절연체로서, 한 개 이상의 반도체칩(120)과 한 개 이상의 터미널단자(130)의 일부를 덮는데, EMC로 이루어질 수 있으나, 이에 한정되지 않고, PPS 또는 PBT 소재로 형성할 수도 있다.
한편, 패키지 하우징(140)에는 한 개 이상의 관통홀(141)이 형성되고, 기판패드(110)에는 관통홀(141)에 대응하여 홀(111)이 형성되어 히트싱크와 나사체결을 통해 결합시킬 수 있다.
따라서, 전술한 바와 같은 커플드 반도체 패키지의 구성에 의해, 두 개 이상의 기판패드를 단일 구조의 패키징 하우징에 몰딩하고 일부 기판패드는 노출시키고 다른 일부 기판패드는 노출되지 않도록 하여, 히트싱크에 절연물질을 도포할 필요없이 히트싱크와의 접합시 부분적인 절연을 경제적으로 구현할 수 있고, 일부 기판패드를 절연기판 또는 DBC기판으로 사용하여 두 개 이상의 기판패드를 노출시켜, 히트싱크에 절연물질을 도포할 필요없이 히트싱크와의 접합시 부분적인 절연을 경제적으로 구현할 수 있다.
이상, 본 발명을 도면에 도시된 실시예를 참조하여 설명하였다. 그러나, 본 발명은 이에 한정되지 않고 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에 의해 본 발명과 균등한 범위에 속하는 다양한 변형예 또는 다른 실시예가 가능하다. 따라서, 본 발명의 진정한 보호범위는 이어지는 특허청구범위에 의해 정해져야 할 것이다.
110 : 기판패드 110a,110c : 금속층
110b : 절연층 111 : 홀
112 : 절연층 120 : 반도체칩
130 : 터미널단자 131 : 제1 터미널단자
132 : 제2 터미널단자 140 : 패키지 하우징

Claims (14)

  1. 두 개 이상의 기판패드;
    각 상기 기판패드 상에 실장되는 한 개 이상의 반도체칩;
    각 상기 기판패드와 각 상기 반도체칩과 각각 전기적으로 연결되는 한 개 이상의 터미널단자; 및
    한 개 이상의 상기 반도체칩과 한 개 이상의 상기 터미널단자의 일부를 덮는 패키지 하우징;을 포함하고,
    한 개 이상의 상기 기판패드의 저면은 전기적으로 도통되고, 다른 한 개 이상의 상기 기판패드의 저면은 전기적으로 절연되며,
    한 개 이상의 상기 기판패드는 전도성 금속으로 이루어지고, 저면 일부 또는 전부는 상기 패키지 하우징의 일면 외부로 노출되어 전기적으로 도통되고,
    다른 한 개 이상의 상기 기판패드는 절연층이 형성된 절연기판으로 이루어지고, 상기 절연기판의 저면 일부 또는 전부는 상기 패키지 하우징의 일면 외부로 노출되어 전기적으로 절연되는 것을 특징으로 하는, 커플드 반도체 패키지.
  2. 제 1 항에 있어서,
    상기 패키지 하우징은 EMC로 이루어지는 것을 특징으로 하는, 커플드 반도체 패키지.
  3. 제 1 항에 있어서,
    다른 한 개 이상의 상기 기판패드는 순차적으로 적층 형성된 하나 이상의 금속층과, 하나 이상의 절연층과, 하나 이상의 금속층으로 이루어지는 것을 특징으로 하는, 커플드 반도체 패키지.
  4. 제 3 항에 있어서,
    상기 절연층은 세라믹(Al2O3), AlN 또는 Si3N4를 포함하는 것을 특징으로 하는, 커플드 반도체 패키지.
  5. 제 1 항에 있어서,
    한 개 이상의 상기 기판패드와 한 개 이상의 상기 터미널단자는 동일 소재로 이루어져 일체형으로 연결되어 형성되는 것을 특징으로 하는, 커플드 반도체 패키지.
  6. 제 1 항에 있어서,
    한 개 이상의 상기 기판패드와 한 개 이상의 상기 터미널단자는 각각 분리 형성되어 초음파웰딩, 솔더링 또는 레이저웰딩에 의해 상호 접합되는 것을 특징으로 하는, 커플드 반도체 패키지.
  7. 제 1 항에 있어서,
    상기 터미널단자는, 상기 터미널단자의 전체 중량에 대해 Al을 40중량% 이상 함유하는 것을 특징으로 하는, 커플드 반도체 패키지.
  8. 제 1 항에 있어서,
    상기 패키지 하우징에는 한 개 이상의 관통홀이 형성되는 것을 특징으로 하는, 커플드 반도체 패키지.
  9. 제 8 항에 있어서,
    한 개 이상의 상기 기판패드에는, 한 개 이상의 상기 관통홀에 대응하는 홀이 형성되는, 커플드 반도체 패키지.
  10. 제 9 항에 있어서,
    상기 관통홀과 상기 홀을 관통하는 체결수단에 의해 결합되는 히트싱크를 더 포함하는, 커플드 반도체 패키지.
  11. 제 1 항에 있어서,
    한 개 이상의 상기 기판패드의 저면은 저면면적 대비 90% 이상으로 상기 패키지 하우징의 일면 외부로 노출되는 것을 특징으로 하는, 커플드 반도체 패키지.
  12. 제 1 항에 있어서,
    한 개 이상의 상기 반도체칩과 한 개 이상의 상기 터미널단자는 Au, Al 또는 Cu 단일소재로 전기적 연결이 이루어지거나, 또는 Au, Al 및 Cu 중 어느 한 개 이상을 포함하는 복합소재로 전기적 연결이 이루어지는 것을 특징으로 하는, 커플드 반도체 패키지.
  13. 제 1 항에 있어서,
    한 개 이상의 상기 반도체칩과 한 개 이상의 상기 터미널단자와의 전기적 연결은 전도성 와이어에 의해 이루어지는 것을 특징으로 하는, 커플드 반도체 패키지.
  14. 제 1 항에 있어서,
    한 개 이상의 상기 반도체칩과 한 개 이상의 상기 터미널단자와의 전기적 연결은 금속클립을 통해 이루어지는 것을 특징으로 하는, 커플드 반도체 패키지.
KR1020210029564A 2020-08-12 2021-03-05 커플드 반도체 패키지 KR102378171B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020210029564A KR102378171B1 (ko) 2020-08-12 2021-03-05 커플드 반도체 패키지
US17/227,357 US11721615B2 (en) 2020-08-12 2021-04-11 Coupled semiconductor package
CN202110512159.1A CN113241330A (zh) 2020-08-12 2021-05-11 耦合半导体封装

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020200101183A KR102228938B1 (ko) 2020-08-12 2020-08-12 커플드 반도체 패키지
KR1020210029564A KR102378171B1 (ko) 2020-08-12 2021-03-05 커플드 반도체 패키지

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
KR1020200101183A Division KR102228938B1 (ko) 2020-08-12 2020-08-12 커플드 반도체 패키지

Publications (2)

Publication Number Publication Date
KR20220020751A KR20220020751A (ko) 2022-02-21
KR102378171B1 true KR102378171B1 (ko) 2022-03-25

Family

ID=77133387

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020210029564A KR102378171B1 (ko) 2020-08-12 2021-03-05 커플드 반도체 패키지

Country Status (3)

Country Link
US (1) US11721615B2 (ko)
KR (1) KR102378171B1 (ko)
CN (1) CN113241330A (ko)

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6404065B1 (en) 1998-07-31 2002-06-11 I-Xys Corporation Electrically isolated power semiconductor package
KR100902766B1 (ko) 2002-09-27 2009-06-15 페어차일드코리아반도체 주식회사 절연성 세라믹 히트 싱크를 갖는 디스크리트 패키지
US8022522B1 (en) * 2005-04-01 2011-09-20 Marvell International Ltd. Semiconductor package
US20070013053A1 (en) 2005-07-12 2007-01-18 Peter Chou Semiconductor device and method for manufacturing a semiconductor device
KR101448850B1 (ko) 2008-02-04 2014-10-14 페어차일드코리아반도체 주식회사 반도체 패키지 및 그 제조방법들
KR101505552B1 (ko) * 2008-03-31 2015-03-24 페어차일드코리아반도체 주식회사 복합 반도체 패키지 및 그 제조방법
US8455987B1 (en) 2009-06-16 2013-06-04 Ixys Corporation Electrically isolated power semiconductor package with optimized layout
JP2013069911A (ja) 2011-09-22 2013-04-18 Shindengen Electric Mfg Co Ltd 半導体装置
US9716057B1 (en) * 2016-08-24 2017-07-25 United Silicon Carbide, Inc. Offset leadframe cascode package
US10510694B2 (en) * 2018-04-18 2019-12-17 Analog Devices, Inc. Radio frequency communication systems
US11152288B2 (en) * 2019-04-25 2021-10-19 Infineon Technologies Ag Lead frames for semiconductor packages

Also Published As

Publication number Publication date
CN113241330A (zh) 2021-08-10
KR20220020751A (ko) 2022-02-21
US11721615B2 (en) 2023-08-08
US20220051969A1 (en) 2022-02-17

Similar Documents

Publication Publication Date Title
US10056319B2 (en) Power module package having patterned insulation metal substrate
US9177888B2 (en) Electrically isolated power semiconductor package with optimized layout
JP3429921B2 (ja) 半導体装置
US8890310B2 (en) Power module package having excellent heat sink emission capability and method for manufacturing the same
JPH0312781B2 (ko)
KR102172689B1 (ko) 반도체 패키지 및 그 제조방법
US20080029875A1 (en) Hermetically sealed semiconductor device module
US11362008B2 (en) Power semiconductor module embedded in a mold compounded with an opening
JP2019071412A (ja) チップパッケージ
JPH06244357A (ja) 低インダクタンス半導体パッケージ
KR101388857B1 (ko) 반도체 패키지 및 반도체 패키지 제조 방법
JP5172290B2 (ja) 半導体装置
KR20190095998A (ko) 전력용 반도체 모듈
WO2013150890A1 (ja) 半導体デバイス
KR102378171B1 (ko) 커플드 반도체 패키지
EP1531494A2 (en) Double-sided multi-chip circuit component
KR102228938B1 (ko) 커플드 반도체 패키지
JP2001118961A (ja) 樹脂封止型電力用半導体装置及びその製造方法
JP4861200B2 (ja) パワーモジュール
JP2017069351A (ja) 半導体装置
KR102371636B1 (ko) 양면 기판 반도체 제조 방법
JPH05160304A (ja) 半導体装置
KR102465955B1 (ko) 멀티칩 스택 반도체 패키지 및 이의 제조방법
KR102332716B1 (ko) 반도체 패키지
JP7334655B2 (ja) 半導体装置

Legal Events

Date Code Title Description
E701 Decision to grant or registration of patent right
GRNT Written decision to grant