KR102359311B1 - 스캔 구동회로 - Google Patents

스캔 구동회로 Download PDF

Info

Publication number
KR102359311B1
KR102359311B1 KR1020200079303A KR20200079303A KR102359311B1 KR 102359311 B1 KR102359311 B1 KR 102359311B1 KR 1020200079303 A KR1020200079303 A KR 1020200079303A KR 20200079303 A KR20200079303 A KR 20200079303A KR 102359311 B1 KR102359311 B1 KR 102359311B1
Authority
KR
South Korea
Prior art keywords
thin film
film transistor
signal
output
scan signal
Prior art date
Application number
KR1020200079303A
Other languages
English (en)
Other versions
KR20220001224A (ko
Inventor
배병성
강인혜
Original Assignee
호서대학교 산학협력단
(재)충남테크노파크
주식회사 인투시
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 호서대학교 산학협력단, (재)충남테크노파크, 주식회사 인투시 filed Critical 호서대학교 산학협력단
Priority to KR1020200079303A priority Critical patent/KR102359311B1/ko
Publication of KR20220001224A publication Critical patent/KR20220001224A/ko
Application granted granted Critical
Publication of KR102359311B1 publication Critical patent/KR102359311B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2380/00Specific applications
    • G09G2380/02Flexible displays

Abstract

스캔 구동회로에서 t 개의 출력 스캔 신호선으로 구성되고, 상기 t 개의 출력 스캔 신호선은 m 개씩 a 개의 그룹(주 스캔 신호 그룹)으로 나누어지며, 상기 주 스캔 신호선은 a 개가 갖춰지어, 각각 상기 a 개의 주 스캔 신호 그룹 중 서로 다른 하나의 그룹의 제2 박막 트랜지스터들을 온/오프하고, 상기 각 그룹의 m 개의 출력 스캔 신호선은, 각각 m 개의 부 스캔 신호선 중 하나와 m 개의 제2 박막 트랜지스터 중 하나를 통하여 일대일로 매칭되고, 동시에 각각 m 개의 제4 입력 신호선 중 하나와 m 개의 제4 박막 트랜지스터 중 하나를 통하여 일대일 매칭된다.

Description

스캔 구동회로{Driving circuit for scan}
본 발명은 스캔 신호 구동회로에 관한 것으로서, 특히 트랜지스터의 특성 변화에 둔감하도록 하여, 일정 범위 내에서 트랜지스터의 특성에 변화가 있더라도 동작이 원활하도록 원하는 스캔 신호를 출력해주는 스캔 구동 회로에 관한 것이다.
근래에 들어 디스플레이장치 기술의 빠른 발전에 따라 그 생산성과 비용이 줄어 디스플레이장치가 각종 업계에 널리 사용되고 있다. 특히, 사회의 정보화가 점차 늘어나고 이에 따라 발전함에 따라 문자, 이미지 및 동영상 등의 정보를 표시하기 위한 표시장치에 대한 요구가 다양한 형태로 증가하고 있다.
국내에서는 몇 년 전까지 비용과 효율성의 이유로 LCD를 디스플레이장치로 사용하였지만 OLED에 대한 많은 연구와 개발로 인해 그 생산비용이 점차 낮아져 현재 국내에서는 디스플레이장치로서 OLED가 많이 사용되고 있으며, 특히 텔레비전과 휴대폰에 많이 사용되고 있다. 이와 같이 OLED는 유리 기판 위에 폴리이미드를 도포한 후 그 위에 유기 발광층을 형성하여 이루어지는 관계로 리지드(rigid) 타입이다.
그러나, 최근에는 기기 형상에 대한 대응과 편의성 및 심미감을 위해 유연성을 갖는 플렉서블 디스플레이(flexible display)를 구현하기 위한 연구가 진행되고 있다. 그 결과 현재에는 폴더블(foldable) 단말기와 롤러블(rollable) 텔레비전이 출시되었거나 출시 예정인 상태이다.
플렉서블 디스플레이는 곡면 디스플레이(curved display), 폴더블 디스플레이(foldable display), 스트레처블 디스플레이(stretchable display) 등의 형태로까지 진화할 것으로 전망된다.
그러나 스트레처블 디스플레이는 연신 된 후 게이트 드라이버 내부에 있는 배선의 저항 변화와 소자의 특성 변화 등의 문제가 일어날 수 있고, 이로 인해 전압의 변동이 발생해 일반적으로 표시 변형과 해상도 저하의 문제가 발생한다.
따라서, 신축성 있는 패널의 크기가 변하더라도 기능 저하를 발생시키지 않고, 출력 신호가 손실 없이 화소 회로에 공급될 수 있는 스캔 드라이버의 개발이 필요하게 되었으며, 스트레처블 기판에 집적이 용이한 스캔 드라이버를 필요로 하게 되었다.
대한민국특허공개공보 제10-2019-0102838호(2019.09.04)
따라서 본 발명은 종래기술의 문제점을 해결하기 위해, 일반 기판 재료나 스트레처블 패널 등에서 박막 트랜지스터와 배선 저항의 특성이 변하더라도 출력 신호의 손실 또는 변형이 적은 스캔 신호 회로를 제공하는 것을 목적으로 한다.
본 발명이 목적을 달성하기 위하여, 본 발명에 따른 스캔 구동회로는 온(on) 상태일 경우 입력 신호를 출력 신호로 출력하는 제1 박막 트랜지스터; 온 상태일 경우 입력 신호를 출력 신호로 출력하는 제2 박막 트랜지스터; 온 상태일 경우 입력 신호를 출력 신호로 출력하는 제3 박막 트랜지스터; 온 상태일 경우 입력 신호를 출력 신호로 출력하는 제4 박막 트랜지스터; 부스트랩핑(bootstrapping)을 위한 정전용량; 상기 제1 박막 트랜지스터를 온/오프(on/off) 제어하는 신호(주 스캔 신호)를 상기 제1 박막 트랜지스터에 인가하는 주 스캔 신호선; 상기 제2 박막 트랜지스터가 온 상태일 때 상기 제2 박막 트랜지스터로부터 출력될 신호를, 입력 신호(부 스캔 신호)로서 상기 제2 박막 트랜지스터에 인가하는 부 스캔 신호선; 상기 주 스캔 신호와 반전된 신호(주 스캔 반전 신호)를 상기 제3 박막 트랜지스터와 제4 박막 트랜지스터에 입력 신호(제2 입력 신호)를 인가하는 제2 입력 신호선; 및 최종 스캔 신호를 출력하는 출력 신호선을 포함한다.
본 발명에 따른 스캔 구동회로에서, 주 스캔 신호선은 상기 제2 박막 트랜지스터의 게이트와 드레인에 연결된다.
본 발명에 따른 스캔 구동회로에서, 정전용량은 상기 제2 박막 트랜지스터의 케이트에 연결되는 상기 제1 박막 트랜지스터의 출력선 및 이에 연결된 제3 박막 트랜지스터의 입력선과 상기 제2 박막 트랜지스터의 출력선 사이에 연결되는 것을 특징으로 하는 스캔 구동회로이다.
본 발명에 따른 스캔 구동회로에서, 박막 트랜지스터는, n-type 또는 p-type TFT 이다.
본 발명에 따른 스캔 구동회로에서, 주 스캔 신호가 ‘하이(high)’일 경우, 이를 ‘로우(low)’로, 주 스캔 신호가 ‘로우’인 경우, 이를 ‘하이’로 반전시키는 반전부를 더 포함하고, 상기 주 스캔 신호는, 상기 반전부를 통하여 상기 주 스캔 반전 신호로 반전될 수 있다.
본 발명에 따른 스캔 구동회로에서, 반전부는 상기 제3 박막 트랜지스터와 제4 박막 트랜지스터와 주 스캔 반전 신호선으로 구성된다.
본 발명에 따른 스캔 구동회로에서, 출력 신호선은, 상기 제1 박막 트랜지스터의 출력 신호선(제1 출력 신호선) 및 상기 제2 박막 트랜지스터의 출력 신호선(제2 신호선)과 연결되어 있고, 상기 주 스캔 신호가 ‘하이’일 경우에는 상기 부 스캔 신호가 상기 제2 박막 트랜지스터를 통과하여 상기 제1 출력 신호선에 인가되고, 그 신호가 최종 스캔 신호로서 상기 출력 스캔 신호선을 통하여 출력되며, 상기 주 스캔 신호가 ‘로우’일 경우에는 상기 제2 입력 신호가 상기 제4 박막 트랜지스터를 통과하여 상기 제2 출력 신호선에 인가되고, 그 신호가 최종 스캔 신호로서 상기 출력 스캔 신호선을 통하여 출력된다.
본 발명에 따른 스캔 구동회로에서, 제2 입력 신호선은 접지에 연결된다.
본 발명에 따른 스캔 구동회로에서, t 개의 출력 스캔 신호선으로 구성되는 경우, 상기 t 개의 출력 스캔 신호선은 m 개씩 a 개의 그룹(주 스캔 신호 그룹)으로 나누어지며, 상기 주 스캔 신호선은 a 개가 갖춰지어, 각각 상기 a 개의 주 스캔 신호 그룹 중 서로 다른 하나의 그룹의 제2 박막 트랜지스터들을 온/오프하고, 상기 각 그룹의 m 개의 출력 스캔 신호선은, 각각 m 개의 부 스캔 신호선 중 하나와 m 개의 제2 박막 트랜지스터 중 하나를 통하여 일대일로 매칭되고, 동시에 각각 m 개의 제4 입력 신호선 중 하나와 m 개의 제4 박막 트랜지스터 중 하나를 통하여 일대일 매칭된다.
본 발명에 따른 스캔 구동회로에서, 제1 박막 트랜지스터와 제3 박막 트랜지스터는 각각 주 스캔 신호와 주 스캔 반전 신호를 통해 온/오프되고, 게이트와 드레인이 연결된다.
본 발명에 따른 스캔 구동회로에서, 주 스캔 신호가 ‘하이’일 경우에는 제1 박막 트랜지스터가 온 상태가 되며 노드 P에 주 스캔 신호의 ‘하이’ 전압을 충전시켜 제2 박막 트랜지스터가 온 상태가 되어 제1 출력 신호와 커플링(coupling)이 발생하여 node P 전압은 상승하게 되어, 제2 박막 트랜지스터의 게이트 전압은 상승하여 손실 또는 변형이 적은 제1 출력 신호를 출력하고, 상기 주 스캔 신호가 ‘로우’일 경우에는 제3 박막 트랜지스터와 제4 박막 트랜지스터가 온 상태가 되어 제2 출력 신호를 출력함과 동시에 node P 전압을 방전시킨다.
본 발명에 따른 스캔 구동회로에서, 부 스캔 신호는 펄스 형태로 인가되며, 상기 부 스캔 신호의 듀티 비(duty ratio)는 1보다 작은 값일 수 있다.
본 발명에 따라, 일반 기판 재료나 스트레처블 패널 등에서 박막 트랜지스터와 배선 저항의 특성이 변하더라도 출력 신호의 손실 또는 변형이 적어 디스플레이 표시 변형과 해상도 저하의 문제를 방지할 수 있는 효과가 있다.
또한, 전기용량을 사용하여 출력 특성을 좋게 하였으며, 트랜지스터의 스위칭 동작만으로 스캔 드라이버가 동작하도록 하여 스트레처블 기판에 적용 및 집적하기가 더욱 용이하게 하는 효과가 있다.
그리고 사용 트랜지스터의 수도 기존보다 줄어 차지하는 면적이 줄어들었으며, 부트스트랩핑(bootstrapping)을 이용하여 출력 특성을 향상시키는 효과가 있다.
도 1은 본 발명의 스캔 신호 회로의 구성을 도시한 도면.
도 2는 본 발명의 스캔 신호 회로에 인가되는 신호 및 그로부터 출력되는 신호의 파형을 도시한 도면.
이하 첨부된 도면을 참조로 본 발명의 바람직한 실시예를 상세히 설명하기로 한다. 이에 앞서, 본 명세서 및 청구범위에 사용된 용어나 단어는 통상적이거나 사전적인 의미로 한정해서 해석되어서는 아니되며, 발명자는 그 자신의 발명을 가장 최선의 방법으로 설명하기 위해 용어의 개념을 적절하게 정의할 수 있다는 원칙에 입각하여 본 발명의 기술적인 사상에 부합하는 의미와 개념으로 해석되어야만 한다. 따라서, 본 명세서에 기재된 실시예와 도면에 도시된 구성은 본 발명의 가장 바람직한 일 실시예에 불과할 뿐이고 기술적 사상을 모두 대변하는 것은 아니므로, 본 출원시점에 있어서 이들을 대체할 수 있는 다양한 균등물과 변형예들이 있을 수 있음을 이해하여야 한다.
이하 첨부 도면을 참조하여 본 발명을 설명하면 다음과 같다.
도 1은 본 발명의 스캔 신호 회로의 구성을 도시한 도면이고, 도 2는 본 발명의 스캔 신호 회로에 인가되는 신호 및 그로부터 출력되는 신호의 파형을 도시한 도면이다.
먼저 각 구성 요소별로 동작을 설명하면 다음과 같다.
제1 박막 트랜지스터(T1), 제2 박막 트랜지스터(T2), 제3 박막 트랜지스터(T3) 및 제4 박막 트랜지스터(T4)는, 온(on) 상태일 경우 입력 신호를 그대로 출력 신호로 출력하고, 오프(off) 상태일 경우 ‘로우(low)’을 출력한다. 각 박막 트랜지스터는, n-type의 TFT(Thin Film Transistor)으로 구현되었으나, 이에 한정된 것은 아니며, p-type의 TFT로 구현되는 것도 가능하다.
주 스캔 신호선을 통해서는 상기 제1 박막 트랜지스터를 온/오프 제어하는 신호(이하 ‘주 스캔 신호’라 한다)(PS1)가 상기 게이트와 드레인이 연결된 제1 박막 트랜지스터(T1)에 인가되어, 이에 의해 제1 박막 트랜지스터와 제2 박막 트랜지스터가 온/오프 된다. 예를 들어 주 스캔 신호(PS1)가 ‘하이’일 경우 제1 박막 트랜지스터(T1)와 제2 박막 트랜지스터(T2)는 ‘온’이 되고, 주 스캔 신호가 ‘로우'일 경우 제1 박막 트랜지스터와 제2 박막 트랜지스터는 ‘오프’가 된다.
상기 제2 박막 트랜지스터가 온(on) 상태일 때, 부 스캔 신호선(SS1)을 통해 인가되는 입력 신호(이하 ‘부 스캔 신호’라 한다)는, 제2 박막 트랜지스터를 통과하여 부 스캔 신호 값이 그대로 상기 제2 박막 트랜지스터의 출력 신호선(이하 ‘제1 출력 신호선)(A)을 통해 출력된다. 상기 부 스캔 신호는 펄스 형태로 인가되며, 부 스캔 신호의 듀티비(duty ratio)는 1보다 작은 값을 가진다.
반전부는, 주 스캔 신호가 ‘하이’일 경우, 이를 ‘로우’로, 주 스캔 신호가 ‘로우’인 경우, 이를 ‘하이’로 전환시켜, 이와 같이 반전된 신호(이하 ‘주 스캔 반전 신호’라 한다)는 주 스캔 반전 신호선(PSB1)을 통하여 제3 박막 트랜지스터와 제4 박막 트랜지스터에 대한 온/오프 제어 신호로서 제3 박막 트랜지스터와 제4 박막 트랜지스터에 인가된다. 즉, 주 스캔 신호와 주 스캔 반전 신호는 언제나 반전 관계에 있다.
상기 제4 박막 트랜지스터에 입력된 신호(이하 ‘제2 입력 신호’라 한다)를 인가하는 제2 입력 신호선(B)은 접지에 연결된다.
출력 스캔 신호선(SCAN 1)에서 출력되는 스캔 신호는, 일 실시예로서 플렉시블(flexible) 디스플레이 또는 스트레처블(stretchable) 디스플레이 화소 회로에 전달될 수 있다.
이와 같은 출력 스캔 신호선(SCAN1)은, 제2 박막 트랜지스터의 제1 출력 신호선(A) 및 상기 제4 박막 트랜지스터의 출력 신호선(D)(이하 ‘제2 출력 신호선’이라 한다)과 연결되어 있다.
주 스캔 신호가 ‘하이’일 경우(즉, 상기 주 스캔 반전 신호는 ‘로우’일 경우)에는 제1 박막 트랜지스터와 제2 박막 트랜지스터가 ‘온’이 되고 제3 박막 트랜지스터와 제4 박막 트랜지스터가 ‘오프’가 되어, 상기 부 스캔 신호가 상기 제2 박막 트랜지스터를 통과하여 상기 제1 출력 신호선에 인가되어 그 신호가 최종 신호로서 상기 출력 스캔 신호선을 통하여 출력된다. 이때, 정전용량(C)에 의해 노드 P의 전압은 커플링(coupling) 효과에 의해 부트스트래핑(bootstrapping) 되어 제2 박막 트랜지스터의 게이트 전압을 상승시켜 제1 출력 신호가 손실이 적게 출력될 수 있도록 한다.
마찬가지로, 주 스캔 신호가 ‘로우’일 경우(즉, 상기 주 스캔 반전 신호는 ‘하이’일 경우)에는 제1 박막 트랜지스터와 제2 박막 트랜지스터가 ‘off’가 되고 제3 박막 트랜지스터와 제4 박막 트랜지스터는 ‘온’이 되어, 상기 제2 입력 신호가 상기 제4 박막 트랜지스터를 통과하여 상기 제2 출력 신호선에 인가되고, 그 신호가 최종 스캔 신호로서 상기 출력 스캔 신호선을 통과하여 출력되게 되는 것이다. 이때, 노드 P의 전압은 제3 박막 트랜지스터가 ‘온’이 되어 제2 출력 신호로 리셋이 된다.
도 2를 참조하여 이에 대한 장점을 설명하면, 다음과 같다.
제2 박막 트랜지스터로 입력되는 부 스캔 신호 SS1은 ‘하이’이더라도, 주 스캔 신호 PS1이 ‘로우’인 경우 제2 박막 트랜지스터가 오프 상태이기 때문에 최종 출력 스캔 신호는 ‘로우’가 되어야 한다. 그러나, 제2 박막 트랜지스터만 사용하고, 이 트랜지스터가 오프가 되고 최종 출력 스캔 신호가 로우가 되면, 제2 박막 트랜지스터가 전기가 통하지 않는 절연상태가 되어, 최종 출력단이 플로팅(floating) 상태가 됨으로써 외부 잡음이나 정전기 등의 영향으로 전위가 불안정해지는 문제가 있다.
이를 해결하기 위해 본 발명의 스캔 신호 회로는, 반전부를 통하여 주 스캔 신호 PS1과 반전되는 신호인 주 스캔 반전 신호 PS1B를 형성하여, 이에 의해 제4 박막 트랜지스터의 온/오프를 제어한다.
즉, 주 스캔 신호 PS1이 ‘로우’이어서 제2 박막 트랜지스터가 오프 상태인 경우, 주 스캔 반전 신호 PS1B는 ‘하이’가 되어 제4 박막 트랜지스터는 온 상태가 된다. 이때 제4 박막 트랜지스터의 제2 입력 신호선은 접지에 연결되어 있어, 온 상태의 제4 박막 트랜지스터 입력으로 ‘로우’가 인가되므로, 이에 의해 최종 출력 스캔 신호 G1에는 ‘로우’가 안정적으로 출력되는 것이다. 이와 같이 본 발명은 주 스캔 반전 신호 PS1B에 의해 온/오프 제어되고 입력이 접지된 제4 박막 트랜지스터를 이용하여 플로팅 상태를 방지하고, 플렉시블 디스플레이와 스트레처블 디스플레이의 화소 회로 등으로 안정적인 출력 스캔 신호를 제공하게 되는 것이다.
도 1 및 도 2의 최종 출력 스캔 신호 Scan 1, Scan 2, Scan 3, Scan 4...는 예를 들어 디스플레이의 화소 회로 등으로 전달될 경우 화면에서 각각 1줄의 화소 부분 입력이 될 수 있다. 예를 들어 Full HD 디스플레이 등에서 수평 라인은 1080 라인 수를 가질 수 있으며, 이런 경우에는 최종 출력 스캔 신호 Scan 1(G1), Scan 2(G2), Scan 3(G3), Scan 4(G4)... Scan 1080(G1080)이 출력될 수 있다.
도 2에서는 전체 출력 신호를 세 개의 그룹(PS1, PS2, PS3가 각각 주 스캔 신호로 사용되는)으로 편의상 표현하였지만, 몇 개의 그룹으로 나눌지는 필요에 따라 적절한 수로 정할 수 있다. 또한, 부 스캔 신호 역시 SS1, SS2, SS3 세 개의 신호가 각 그룹으로 입력되는 것으로 하였으나, 부 스캔 신호의 수 역시 필요에 따라 적절한 수로 정할 수 있다.
이를 일반적으로 표현하면 다음과 같다.
즉, 총 t개의 출력 스캔 신호선으로 구성되는 경우, t개의 출력 스캔 신호선은 m개씩 a개 그룹(이하 ‘주 스캔 신호 그룹’이라 한다)으로 나누어지며, 이에 따라 주 스캔 신호선은 a개 구비되어 (PS1, PS2, PS3, ..., PSa), 각각 상기 a개의 주스캔 신호 그룹 중 서로 다른 하나의 그룹의 제1 박막 트랜지스터들을 온/오프하고, 상기 각 그룹의 m개의 출력 스캔 신호선은, 각각 m개의 부 스캔 신호선(SS1, SS2, SS3, ..., SSm) 중 하나와, m개의 제2 박막 트랜지스터 중 하나를 통하여 일대일 매치되고, 동시에 각각 m개의 제2 입력 신호선 중 하나와, m개의 제4 박막 트랜지스터 중 하나를 통하여 일대일 매칭되어 있게 되는 것이다.
이상에서 설명한 본 발명은, 일반 기판 재료나 스트레처블 패널 등에서 박막 트랜지스터와 배선 저항의 특성이 변하더라도 출력 신호의 손실이 적으며, 게이트 전위가 플로팅되는 경우를 방지하는 회로 구성을 제공하는 데 있으며 회로 구성 소자로서 스위칭 트랜지스터로 구성되고 전기용량을 사용하여 부스트르래핑(bootstrapping)을 이용한 스캔 드라이버의 역할을 한다.
트랜지스터의 스위칭 동작만으로 스캔 드라이버가 동작하도록 하여 스트레처블 기판에 적용 및 집적하기가 더욱 용이하다. 그리고 사용 트랜지스터의 수도 기존보다 줄어 차지하는 면적이 줄어들었다. 트랜지스터에 가해지는 게이트 전압 온 시간을 줄여 안정성을 향상시켰으며, 출력 노드가 플로팅이 되는 경우가 없어 출력 전압이 안정되어 외부의 잡음원에 대해서 출력전압이 쉽게 변동이 되는 문제점을 해결할 수 있다.

Claims (12)

  1. 온(on) 상태일 경우 입력 신호를 그대로 출력 신호로 출력하는 제1 박막 트랜지스터;
    온 상태일 경우 입력 신호를 그대로 출력 신호로 출력하는 제2 박막 트랜지스터;
    온 상태일 경우 입력 신호를 그대로 출력 신호로 출력하는 제3 박막 트랜지스터;
    온 상태일 경우 입력 신호를 그대로 출력 신호로 출력하는 제4 박막 트랜지스터;
    부스트랩핑(bootstrapping)을 위한 정전용량;
    상기 제1 박막 트랜지스터와 제2 박막 트랜지스터를 온/오프(on/off) 제어하는 신호를 상기 제1 박막 트랜지스터와 제2 박막트랜지스터에 인가하는 주 스캔 신호선;
    상기 제2 박막 트랜지스터가 온 상태일 때 상기 제2 박막 트랜지스터로부터 출력될 신호를, 입력 신호로서 상기 제2 박막 트랜지스터에 인가하는 부 스캔 신호선;
    상기 주 스캔 신호 또는 주 스캔 신호의 반전된 신호를 상기 제3 박막 트랜지스터와 제4 박막 트랜지스터에 대한 온/오프 제어신호로서 상기 제3 박막 트랜지스터와 제4 박막 트랜지스터에 인가하는 주 스캔 반전 신호선;
    상기 제4 박막 트랜지스터에 입력 신호를 인가하는 제2 입력 신호선; 및
    최종 스캔 신호를 출력하는 출력 스캔 신호선을 포함하는 스캔 구동회로.
  2. 제1항에 있어서,
    상기 주 스캔 신호선은 상기 제2 박막 트랜지스터의 게이트와 드레인에 연결되는 것을 특징으로 하는 스캔 구동회로.
  3. 제1항에 있어서,
    상기 정전용량은 상기 제2 박막 트랜지스터의 게이트에 연결되는 상기 제1 박막 트랜지스터의 출력선 및 이에 연결된 제3 박막 트랜지스터의 입력선과 상기 제2 박막 트랜지스터의 출력선 사이에 연결되는 것을 특징으로 하는 스캔 구동회로.
  4. 제1항에 있어서,
    상기 박막 트랜지스터는 n-type 또는 p-type TFT인 것을 특징으로 하는 스캔 구동회로.
  5. 제1항에 있어서,
    상기 주 스캔 신호선의 주 스캔 신호가 ‘하이(high)’인 경우‘로우(low)’로, 그리고 주 스캔 신호가 ‘로우’인 경우‘하이’로 반전시키는 반전부를 더 포함하고, 상기 주 스캔 신호는, 상기 반전부를 통하여 상기 주 스캔 반전 신호로 반전되는 것을 특징으로 하는 스캔 구동회로.
  6. 제5항에 있어서,
    상기 반전부는 상기 제3 박막 트랜지스터와 제4 박막 트랜지스터와 주 스캔 반전 신호선으로 구성되는 것을 특징으로 하는 스캔 구동회로.
  7. 제1항에 있어서,
    상기 출력 스캔 신호선은, 상기 제2 박막 트랜지스터의 출력 신호선(제1 출력 신호선) 및 상기 제4 박막 트랜지스터의 출력 신호선(제2 출력 신호선)과 연결되어 있고, 상기 주 스캔 신호선의 주 스캔 신호가 ‘하이’일 경우에는 상기 부 스캔 신호가 상기 제2 박막 트랜지스터를 통과하여 상기 제1 출력 신호에 인가되고, 그 신호가 최종 스캔 신호로서 상기 출력 스캔 신호선을 통하여 출력되며, 상기 주 스캔 신호가 ‘로우’일 경우에는 제2 입력 신호가 상기 제4 박막 트랜지스터를 통과하여 상기 제2 출력 신호선에 인가되고, 그 신호가 최종 스캔 신호로서 상기 출력 신호선을 통하여 출력되는 것을 특징으로 하는 스캔 구동회로.
  8. 제7항에 있어서,
    상기 제2 입력 신호선은 접지에 연결되는 것을 특징으로 하는 스캔 구동회로.
  9. 제1항에 있어서,
    상기 출력 스캔 신호선으로 t개로 구성되고, 상기 t개의 출력 스캔 신호선은 m개씩 a개의 그룹(주 스캔 신호 그룹)으로 나누어지며, 상기 주 스캔 신호선은 a개가 구비되어, 각각 상기 a개의 주 스캔 신호 그룹 중 서로 다른 하나의 그룹의 제1 박막 트랜지스터와 제2 박막 트랜지스터들을 온/오프하고,
    상기 각 그룹의 m개의 출력 스캔 신호선은, 각각 m개의 부 스캔 신호선 중 하나와 m개의 제2 박막 트랜지스터 중 하나를 통하여 일대일 매칭되고, 동시에 각각 m개의 제2 입력 신호선 중 하나와 m개의 제4 박막 트랜지스터 중 하나를 통하여 일대일 매칭되어 있는 것을 특징으로 하는 스캔 구동회로.
  10. 제1항에 있어서,
    주 스캔 신호가 ‘하이’일 경우에는 제1 박막 트랜지스터가 온 상태가 되며 노드 P에 주 스캔 신호의 ‘하이’ 전압을 충전시켜 제2 박막 트랜지스터가 온 상태가 되어 제1 출력 신호와 커플링이 발생하여 노드 P 전압은 상승하게 되어, 제2 박막 트랜지스터의 게이트 전압은 상승하여 손실 또는 변형이 적은 제1 출력 신호를 출력하고, 상기 주 스캔 신호가 ‘로우’일 경우에는 제3 박막 트랜지스터와 제4 박막 트랜지스터가 온 상태가 되어 제2 출력 신호를 출력함과 동시에 노드 P 전압을 방전시키는 것을 특징으로 하는 스캔 구동회로.
  11. 제1항에 있어서,
    상기 부 스캔 신호는 펄스 형태로 인가되며, 부 스캔 신호의 듀티비(duty ratio)는 1보다 작은 값인 것을 특징으로 하는 스캔 구동회로.
  12. 청구항 1에 있어서,
    상기 정전용량의 커플링(coupling)을 이용하여 게이트 전압을 상승시켜 출력 전압의 손실 또는 변형을 적게 한 것을 특징으로 하는 스캔 구동회로.
KR1020200079303A 2020-06-29 2020-06-29 스캔 구동회로 KR102359311B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020200079303A KR102359311B1 (ko) 2020-06-29 2020-06-29 스캔 구동회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020200079303A KR102359311B1 (ko) 2020-06-29 2020-06-29 스캔 구동회로

Publications (2)

Publication Number Publication Date
KR20220001224A KR20220001224A (ko) 2022-01-05
KR102359311B1 true KR102359311B1 (ko) 2022-02-08

Family

ID=79349066

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020200079303A KR102359311B1 (ko) 2020-06-29 2020-06-29 스캔 구동회로

Country Status (1)

Country Link
KR (1) KR102359311B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102567651B1 (ko) * 2023-02-15 2023-08-23 호서대학교 산학협력단 신호선 수를 줄인 스캔 구동 회로

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004157508A (ja) 2002-06-10 2004-06-03 Samsung Electronics Co Ltd シフトレジスタ、該シフトレジスタを用いた液晶表示装置、及び液晶装置のスキャンライン駆動方法

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101825072B1 (ko) * 2011-03-25 2018-03-15 엘지디스플레이 주식회사 액정표시장치 및 그 구동방법
KR101901248B1 (ko) * 2011-12-15 2018-09-27 엘지디스플레이 주식회사 게이트 쉬프트 레지스터 및 이를 이용한 표시장치
KR102147645B1 (ko) * 2013-09-05 2020-08-27 엘지디스플레이 주식회사 쉬프트 레지스터
KR102167138B1 (ko) * 2014-09-05 2020-10-16 엘지디스플레이 주식회사 쉬프트 레지스터 및 그를 이용한 표시 장치
KR102043135B1 (ko) 2018-02-27 2019-11-11 호서대학교 산학협력단 스캔 신호 구동 장치
KR102527510B1 (ko) * 2018-09-20 2023-05-02 엘지디스플레이 주식회사 시프트레지스터 및 이를 이용한 표시장치

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004157508A (ja) 2002-06-10 2004-06-03 Samsung Electronics Co Ltd シフトレジスタ、該シフトレジスタを用いた液晶表示装置、及び液晶装置のスキャンライン駆動方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102567651B1 (ko) * 2023-02-15 2023-08-23 호서대학교 산학협력단 신호선 수를 줄인 스캔 구동 회로

Also Published As

Publication number Publication date
KR20220001224A (ko) 2022-01-05

Similar Documents

Publication Publication Date Title
US10685616B2 (en) Shift register circuit, method for driving the same, gate drive circuit, and display panel
US9747854B2 (en) Shift register, gate driving circuit, method for driving display panel and display device
WO2020156383A1 (zh) 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置
US9524675B2 (en) Shift register, gate driver circuit with light emission function, and method for driving the same
US10311783B2 (en) Pixel circuit, method for driving the same, display panel and display device
WO2017148018A1 (zh) 移位寄存器单元、驱动方法、栅极驱动电路及显示装置
CN108492770A (zh) 一种像素补偿电路、其驱动方法及显示面板、显示装置
US11094389B2 (en) Shift register unit and driving method, gate driving circuit, and display device
WO2017118161A1 (zh) 像素电路、其驱动方法、显示面板及显示装置
WO2021164424A1 (zh) 移位寄存器、其驱动方法、驱动电路及显示装置
US10026375B2 (en) Output amplifier of a source driver and control method thereof
CN112687227A (zh) 显示面板和显示装置
CN110062943A (zh) 像素电路及其驱动方法、显示装置
US8537963B2 (en) Shift register with voltage boosting circuit
KR20180072041A (ko) 게이트 구동회로와 이를 이용한 표시장치
CN113936605A (zh) 显示装置
WO2019033294A1 (en) NETWORK GRID DRIVER CIRCUIT, AMOLED DISPLAY PANEL PIXEL CIRCUIT, AMOLED DISPLAY PANEL, AND AMOLED DISPLAY PANEL PIXEL CIRCUIT DRIVING METHOD
US20050264551A1 (en) Multi-driving circuit and active-matrix display device using the same
KR102043135B1 (ko) 스캔 신호 구동 장치
JP2008287134A (ja) パルス出力回路、シフトレジスタ、走査線駆動回路、データ線駆動回路、電気光学装置及び電子機器
CN106782271B (zh) 一种像素电路、显示面板及显示装置
KR102359311B1 (ko) 스캔 구동회로
JP7311427B2 (ja) シフトレジスタ、ゲート駆動回路および表示装置
KR20220060089A (ko) 구동 회로 및 그것을 포함하는 표시 장치
KR102600597B1 (ko) 주사 구동부 및 그의 구동방법

Legal Events

Date Code Title Description
E701 Decision to grant or registration of patent right
GRNT Written decision to grant