KR102100348B1 - 파워 인덕터 및 그 제조방법 - Google Patents

파워 인덕터 및 그 제조방법 Download PDF

Info

Publication number
KR102100348B1
KR102100348B1 KR1020180130896A KR20180130896A KR102100348B1 KR 102100348 B1 KR102100348 B1 KR 102100348B1 KR 1020180130896 A KR1020180130896 A KR 1020180130896A KR 20180130896 A KR20180130896 A KR 20180130896A KR 102100348 B1 KR102100348 B1 KR 102100348B1
Authority
KR
South Korea
Prior art keywords
metal powder
coil layers
magnetic
inner sheet
sheet
Prior art date
Application number
KR1020180130896A
Other languages
English (en)
Inventor
황성연
Original Assignee
주식회사 코엠고
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 코엠고 filed Critical 주식회사 코엠고
Priority to KR1020180130896A priority Critical patent/KR102100348B1/ko
Application granted granted Critical
Publication of KR102100348B1 publication Critical patent/KR102100348B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01FMAGNETS; INDUCTANCES; TRANSFORMERS; SELECTION OF MATERIALS FOR THEIR MAGNETIC PROPERTIES
    • H01F17/00Fixed inductances of the signal type 
    • H01F17/0006Printed inductances
    • H01F17/0013Printed inductances with stacked layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01FMAGNETS; INDUCTANCES; TRANSFORMERS; SELECTION OF MATERIALS FOR THEIR MAGNETIC PROPERTIES
    • H01F27/00Details of transformers or inductances, in general
    • H01F27/28Coils; Windings; Conductive connections
    • H01F27/29Terminals; Tapping arrangements for signal inductances
    • H01F27/292Surface mounted devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01FMAGNETS; INDUCTANCES; TRANSFORMERS; SELECTION OF MATERIALS FOR THEIR MAGNETIC PROPERTIES
    • H01F27/00Details of transformers or inductances, in general
    • H01F27/34Special means for preventing or reducing unwanted electric or magnetic effects, e.g. no-load losses, reactive currents, harmonics, oscillations, leakage fields
    • H01F27/346Preventing or reducing leakage fields
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01FMAGNETS; INDUCTANCES; TRANSFORMERS; SELECTION OF MATERIALS FOR THEIR MAGNETIC PROPERTIES
    • H01F17/00Fixed inductances of the signal type 
    • H01F17/0006Printed inductances
    • H01F17/0013Printed inductances with stacked layers
    • H01F2017/002Details of via holes for interconnecting the layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01FMAGNETS; INDUCTANCES; TRANSFORMERS; SELECTION OF MATERIALS FOR THEIR MAGNETIC PROPERTIES
    • H01F17/00Fixed inductances of the signal type 
    • H01F17/0006Printed inductances
    • H01F2017/0066Printed inductances with a magnetic layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01FMAGNETS; INDUCTANCES; TRANSFORMERS; SELECTION OF MATERIALS FOR THEIR MAGNETIC PROPERTIES
    • H01F17/00Fixed inductances of the signal type 
    • H01F17/04Fixed inductances of the signal type  with magnetic core
    • H01F2017/048Fixed inductances of the signal type  with magnetic core with encapsulating core, e.g. made of resin and magnetic powder

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Coils Or Transformers For Communication (AREA)

Abstract

본 발명은, 내측시트(20)와 내측시트(20)를 나선 원통형이나 각형으로 둘러싸도록 형성되는 제1 및 제2 코일층(30)(32); 상기 제1 및 제2 코일층(30)(32)의 단부가 양 단면을 통해 노출되도록 하되 상기 내측 내측시트(20)와 상기 제1 및 제2 코일층(30)(32)을 상부 및 하부 외측시트(40)(42)로 덮어서 형성한 인덕터 본체(10); 및 상기 인덕터 본체(10)의 양 단면에 상기 제1 및 제2 코일층(30)(32)의 노출되는 단부와 각각 접속되도록 형성되는 제1 및 제2 외부전극(50)(52); 을 포함한다. 상기 내측시트(20)는 판형의 금속분말을 포함한 자성체 시트층(72) 상하에 구형의 금속분말을 포함한 자성체 시트층(70)을 적층해 형성할 수 있으며, 상기 내측시트(20) 상에 형성된 제1 및 제2 코일층(30)(32)을 덮는 상부 및 하부 외측시트(40)(42)와 제1 및 제2 코일층(30)(32)에 접하는 부분은 구형 금속분말 자성체로 이루어지며, 그 외각부는 판형의 금속분말 자성체로 이루어지는 파워 인덕터를 제공한다.

Description

파워 인덕터 및 그 제조방법{A manufacturing method of power inductor and power inductor}
본 발명은 파워 인덕터 및 그 제조방법에 관한 것으로서, 더욱 상세하게는 박막형(Thin film type)의 파워 인덕터 및 그 제조방법에 관한 것이다.
일반적으로 인덕터는 저항 및 커패시터와 더불어 전자 회로를 구성하는 중요한 수동 소자의 하나로서, 노이즈(noise)를 제거하거나 LC 공진 회로를 이루는 부품 등에 사용되며, 그 구조에 따라 권선형, 적층형 및 박막형 등으로 분류할 수 있다.
이 중 박막형 인덕터는 포화자화 값이 높은 재료의 사용이 가능할 수 있을 뿐만 아니라, 소형 사이즈로 제작되는 경우에도 적층형 인덕터와 비교할 때 내부 회로 패턴을 형성하기 용이하므로, 최근 그 연구가 활발히 진행되고 있다.
상기 박막형 인덕터는 높은 인덕턴스 특성을 확보하기 위해 인덕터 본체에 자성 재료를 사용하며, 이러한 자성 재료는 낮은 자기장에서도 민감하게 반응하는 연자성 재료로서, 페라이트와 금속합금을 사용할 수 있다.
최근 스마트폰 등 IT 제품의 경우, 전력소비가 증가하고 있고, 수동소자들의 실장면적에 제한을 받고 있어, 전자기기에 필수적으로 탑재되는 전자부품인 인덕터도 소형화와 더불어 직류중첩특성 (DC bias)의 고전류화(high current)에 대한 요구가 증가되고 있다.
특히 파워 인덕터의 경우 고 전류에서도 높은 인덕턴스가 구현되야 하는데, 권선형이나 적층형 구조의 인덕터는 이러한 조건을 충족시키기에 만족스럽지 못하였으며 그 제작방법 또한 복잡하고 고비용의 과정을 거쳐야 하는 어려움이 있었다.
그러한 연구의 일환으로, 대한민국 등록특허 제10-1338139호(2013.12.02) 파워 인덕터가 개시되어 왔었다. 이러한 파워 인덕터는 인덕터 본체를 형성하는 외측시트를 2중층 구조로 형성하는 것을 포함하는 것으로서, 투자율이 서로 상이한 시트를 2중으로 접합하여 사용하는 기술을 개시하고 있다.
대한민국 등록특허 제10-1338139호(2013.12.02)
본 발명의 목적은 기존의 제반 문제점들을 감안하여 이를 해결하고자 제안된 것으로서, 소형화와 고전류화 특성을 동시에 만족할 수 있는 인덕터로 높은 투자율을 갖는 자성체의 내측 및 외측시트를 이용해 고 전류에서 높은 인덕턴스 값을 유지하며 제조가 용이한 파워 인덕터 및 그 제조방법을 제공하는데 있다.
상기 기술적 과제를 해결하기 위한 본 발명의 실시예에 따른 파워 인덕터는,내측시트를 나선 원통형이나 각형으로 둘러싸도록 형성되는 제1 및 제2 코일층; 상기 제1 및 제2 코일층의 단부가 양 단면을 통해 노출되도록 하되 상기 내측시트와 상기 제1 및 2 코일층을 상부 및 하부 외측시트로 덮어서 형성한 인덕터 본체; 및 상기 인덕터 본체의 양 단면에 상기 제1 및 제2 코일층의 노출되는 단부와 각각 접속되도록 형성되는 제1 및 제2 외부전극; 을 포함하며, 상기 내측시트는 판형의 금속분말을 포함한 자성체 시트층 상하에 구형의 금속분말을 포함한 자성체 시트층을 적층해 형성할 수 있으며, 상기 내측시트의 상하에 형성된 제1 및 제2 코일층을 덮는 상부 및 하부 외측시트와 제1 및 제2 코일층에 접하는 부분은 구형의 금속분말 자성체 재료로 이루어지며, 그 외각부는 판형의 금속분말 자성체로 이루어지되, 상기 내측시트의 상하 구형의 금속분말을 포함한 자성체 시트층의 두께는 각각 내측시트 총두께의 1/3 내지 1/20으로 형성하고, 상기 내측시트의 상하와 제1 및 제2 코일층 사이에는 금속분말 자성체 재료와 제1 및 제2 코일층 전극 간에 누설전류를 차단할 수 있도록 에폭시 수지, 폴리이미드, 염화물 중 어느 하나의 재료 하나 또는 2중으로 적층된 5㎛ 이하의 두께를 가진 절연막을 형성하며, 상기 내측시트 상하에 형성된 제1 및 제2 코일층은 내측시트 내에 형성된 복수의 비아를 통해 전기적으로 연결되고, 상기 비아의 벽면은 절연막으로 덮어 비아에 형성되는 제1 및 제2 코일층 전극과 내측시트의 금속분말 자성체 재료간에 누설전류를 차단하며, 상기 상부 및 하부 외측시트에 포함되는 금속분말은 구형 및 판형 모두 철(Fe), 철-규소 합금(FeSi), 니켈-철 합금(Fe-Ni), 철-규소-알루미늄 합금(FeSiAl) 철-규소-크롬 합금(FeSiCr) 및 철-규소-붕소-크롬 합금(FeSiBCr) 중 적어도 하나 이상을 포함하되, 상기 상부 및 하부 외측시트 중 구형의 금속분말을 포함한 자성체 시트층의 두께는 상부 및 하부 외측시트 총 두께의 1/2 내지 1/20으로 형성하고, 상기 내측시트 및 상부 및 하부 외측시트 중 구형의 금속분말을 포함한 자성체 시트층의 투자율 대비 판형의 금속분말을 포함한 자성체 시트층의 투자율은 1.5배 이상인 것을 특징으로 한다.
삭제
삭제
삭제
삭제
삭제
삭제
삭제
삭제
삭제
삭제
삭제
삭제
본 발명의 실시예에 따른 파워 인덕터의 제조방법은, 판형의 금속분말을 포함한 자성체 시트층 상하에 구형의 금속분말을 포함한 자성체 시트층을 합지해 내측시트를 형성하는 단계; 상기 내측시트 내에 복수의 비아를 형성하는 단계; 상기 내측시트를 비아를 통해 나선 원통형이나 각형으로 둘러싸도록 내측시트의 상하에 제1 및 제2 코일층을 각각 형성하는 단계; 상기 제1 및 제2 코일층이 형성된 내측시트의 상하면에 제1 및 제2 코일층에 접하는 부분은 구형의 금속분말 자성체로 이루어진 상부 및 하부 외측시트와 그 외각부는 판형의 금속분말 자성체로 이루어진 2중층의 상부 및 하부 외측시트로 덮어서 인덕터 본체를 제작하는 단계; 상기 인덕터 본체의 어레이를 단위소자로 분리하는 단계; 및 상기 인덕터 본체의 양 단면을 덮어 상기 제1 및 제2 코일층의 노출되는 단부와 각각 접속되도록 제1 및 제2 외부전극을 형성하는 단계; 를 포함하되, 상기 상부 및 하부 외측시트를 배치하는 단계 이전에, 상기 제1 및 제2 코일층의 표면이 둘러싸이도록 절연 재료로 덮는 단계가 수행되는 것을 특징으로 한다.
삭제
본 발명의 파워 인덕터 및 그 제조방법은 내측시트를 형성하는 자성체와 코일층을 둘러싸는 외부 자성체 형성 시 코일층 주변을 감싸는 부분은 구형 금속분말을 포함하도록 하고, 그 외각의 자성체 영역에는 판형 금속분말을 포함하도록 하여, 인덕터 본체를 구성하는 금속자성체로 투자율과 형상이 다른 2가지 금속분말 시트를 조합하여 2중층으로 구성함으로써, 높은 투자율과 효과적인 자로 확보가 가능함에 따라 높은 인덕턴스 값을 유지하며 직류중첩 특성의 고전류화에 대응할 수 있고 소형화 요구에 부응할 수 있는 효과가 있다.
도 1은 본 발명에 따른 파워 인덕터의 사시도,
도 2는 본 발명에 따른 파워 인덕터의 투시도,
도 3은 도 2의 A-A 선 단면도,
도 4의 도 2의 B-B 선 단면도이다.
본 발명을 충분히 이해하기 위해서 본 발명의 바람직한 실시예를 첨부 도면을 참조하여 설명한다. 본 발명의 실시예는 여러 가지 형태로 변형될 수 있으며, 본 발명의 범위가 아래에서 상세히 설명하는 실시예로 한정되는 것으로 해석되어서는 안 된다. 본 실시예는 당업계에서 평균적인 지식을 가진 자에게 본 발명을 보다 완전하게 설명하기 위해서 제공되는 것이다. 따라서 도면에서의 요소의 형상 등은 보다 명확한 설명을 강조하기 위해서 과장되어 표현될 수 있다. 각 도면에서 동일한 구성은 동일한 참조부호로 도시한 경우가 있음을 유의하여야 한다. 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 공지 기능 및 구성에 대한 상세한 기술은 생략된다.
이하, 본 발명의 제1 및 제2 실시예에 대해 첨부 도면 도 1 내지 도 4를 참조하여 상세히 설명한다.
도 1은 본 발명에 따른 파워 인덕터의 사시도이고, 도 2는 본 발명에 따른 파워 인덕터의 투시도이고, 도 3은 도 2의 A-A 선 단면도이며, 도 4의 도 2의 B-B 선 단면도이다.
본 발명은 SMD(Surface Mount Device) 타입 파워 인덕터으로서, 내측시트(20)를 나선 원통형이나 각형으로 둘러싸도록 형성되는 제1 및 제2 코일층(30)(32); 상기 제1 및 제2 코일층(30)(32)의 단부가 양 단면을 통해 노출되도록 하되 상기 내측시트(20)와 상기 제1 및 제2 코일층(30)(32)을 상부 및 하부 외측시트(40)(42)로 덮어서 형성한 인덕터 본체(10); 및 상기 인덕터 본체(10)의 양 단면에 상기 제1 및 제2 코일층(30)(32)의 노출되는 단부와 각각 접속되도록 형성되는 제1 및 제2 외부전극(50)(52); 을 포함하며, 상기 내측시트(20)는 판형의 금속분말을 포함한 자성체 시트층(72) 상하에 구형의 금속분말을 포함한 자성체 시트층(70)을 적층해 형성할 수 있으며, 상기 내측시트(20)의 상하에 형성된 제1 및 제2 코일층(30)(32)을 덮는 상부 및 하부 외측시트(40)(42)와 제1 및 제2 코일층(30)(32)에 접하는 부분은 구형의 금속분말 자성체 재료로 이루어지며, 그 외각부는 판형의 금속분말 자성체로 이루어진다.
상기 제1 및 제2 코일층(30)(32)을 형성하기 위한 상기 내측시트(20)는 자성체 재료로 이루어져 있으며, 자성체 재료로는 구형과 판형 등 형태에 관계없이 자성 금속분말을 바인더와 혼합한 복합재로 형성할 수 있으며, 바람직 하게는 소자내의 자로 형성을 고려했을 때 판형의 금속분말을 포함한 자성체 시트층(72)을 상하로 구형의 금속분말을 포함한 자성체 시트층(70)으로 감싼 샌드위치 구조를 적용하는 것이 더 이상적이다.
또한, 이러한 금속분말은 철(Fe), 철-규소 합금(FeSi), 니켈-철 합금(Fe-Ni), 철-규소-알루미늄 합금(FeSiAl) 철-규소-크롬 합금(FeSiCr) 및 철-규소-붕소-크롬 합금(FeSiBCr) 분말 중 적어도 하나 이상으로 이루어질 수 있다.
상기 내측시트(20)의 상하면에는 내측에 형성된 다수의 비아(via)를 통해 전기적으로 연결된 제1 코일층(30)과 제2 코일층이 형성되며, 이때 제1 코일층(30)의 일단은 내측시트(20)의 일 단부로 인출되고, 제2 코일층(32)의 일단은 내측시트(20)의 일 단부와 반대되는 타 단부로 인출되어 향후 형성될 제1 및 제2 외부전극(50)(52)과 각각 전기적으로 접속되어진다.
상기 내측시트(20) 상하의 제1 및 제2 코일층(30)(32)은 직선 형태로 한 회 이상 반복되는 형태를 가지며, 비아를 통해 서로 교차되게 연결되어 코어층, 즉 내측시트(20)를 중심으로 나선형을 형성하며, 제1 및 제2 코일층(30)(32)의 소재는 소자제작 완료후 파워 인덕터 소자가 가져야 할 직류저항(Rdc) 특성을 만족하기에 충분할 정도로 전기 전도도가 우수한 금속이면 재질에 제한없이 적용 가능하다.
상기 내측시트(20)와 제1 및 제2 코일층(30)(32) 간의 누설전류를 차단하기 위하여, 내측시트(20)의 상하면과 비아 내부 홀의 벽면에는 절연막(60)을 형성할 수 있으며, 이러한 절연막(60)은 에폭시 수지, 폴리이미드, 염화물, 등의 절연 특성을 갖는 재료로 형성하며, 제1 및 제2 코일층(30)(32)과 내측시트(20) 재료간 절연마성을 부여할 수 있다면 재료를 한정하지 않는다.
상기 내측시트(20)의 상하면에 형성하는 절연막(60)의 두께는 5㎛ 이하가 되도록 형성함으로써 절연 특성을 확보함과 동시에 소자의 자로 경로에서 자속차단의 장벽으로 작용하는 것을 막을 수 있으며, 상기 절연막(60) 형성을 통해 내측시트(20)와 제1 및 제2 코일층(30)(32) 간의 누설전류를 차단함으로써 고효율의 파워 인덕터 소자제작이 가능하다.
상기 제1 및 제2 코일층(30)(32)의 형성 후에는 제1 및 제2 코일층(30)(32)과 금속분말을 포함한 상부 및 하부 외측시트(40)(42) 간 누설전류를 차단하기 위해 상부 및 하부 외측시트(40)(42)와 접하는 제1 및 제2 코일층(30)(32)의 표면을 둘러 싸도록 절연막(60)을 형성할 수 있으며, 이러한 절연막(60)은 에폭시 수지, 폴리이미드, 염화물 중 어느 하나의 재료 하나 또는 2중으로 적층하여 형성하며, 제1 및 제2 코일층(30)(32)과 상부 및 하부 외측시트(40)(42) 재료간 절연성을 부여할 수 있다면 재료를 한정하지 않는다.
상기 제1 및 제2 코일층(30)(32)이 형성된 내측시트(20)의 양면을 덮는 상부 및 하부 외측시트(40)(42)는 구형의 금속분말을 포함한 자성체 시트층(70)과 판형의 금속분말을 포함한 자성체 시트층(72)을 2중으로 적층하여 형성하며, 특히 내측시트(20) 상하면의 제1 및 제2 코일층(30)(32)에 접하는 면에는 구형의 금속분말을 포함한 자성체 시트층(70)을 배치하고 소자의 최외각을 형성하는 부분에는 판형의 금속분말을 포함한 자성체 시트층(72)을 배치하여 형성한다. 이러한 상부 및 하부 외측시트(40)(42)는 고온고압하의 압착방식으로 형성하기 용이하며 반드시 이에 한정되는 것은 아니다.
상기 상부 및 하부 외측시트(40)(42)를 구성하는 구형의 금속분말을 포함한 자성체 시트층(70)의 두께와 판형의 금속분말을 포함한 자성체 시트층(72)의 두께 비는 상부 및 하부 외측시트(40)(42) 총 두께의 1/2 내지 1/20 두께로 구형의 금속분말을 포함한 자성체 시트층(70)을 형성할 수 있다.
이와 같이 상부 및 하부 외측시트(40)(42)의 구형과 판형의 금속분말을 포함한 자성체 시트층(72)을 투자율과 형상이 다른 2중층으로 구성함으로써, 구형과 판형의 금속분말을 포함한 자성체 시트층(72)이 보유한 투자율 대비 효과적인 자로 확보가 가능하다.
즉, 투자율은 상대적으로 낮으나 자로 형성에 대한 투자율의 방향성이 없는 구형의 금속분말을 포함한 자성체 시트층(70)과 투자율은 높지만 일측 방향에 한해서만 높은 투자율을 갖는 판형의 금속분말을 포함한 자성체 시트층(72)을 적절히 조합함으로써, 효율적인 자로 확보와 높은 투자율을 확보하는 것이 가능하기 때문에 높은 인덕턴스 값을 유지하며 직류중첩 특성의 고전류화에 대응할 수 있고 소형화 요구에 부응할 수 있는 소자제작이 가능하다.
상기 상부 및 하부 외측시트(40)(42)를 구성하는 금속분말은 구형의 금속분말과 판형의 금속분말 모두 철(Fe), 철-규소 합금(FeSi), 니켈-철 합금(Fe-Ni), 철-규소-알루미늄 합금(FeSiAl) 철-규소-크롬 합금(FeSiCr) 및 철-규소-붕소-크롬 합금(FeSiBCr) 분말 중 적어도 하나 이상으로 이루어질 수 있다.
이와 같이 구형과 판형의 2중층 금속분말을 포함한 자성체 시트층(72) 내부에 제1 및 제2 코일층(30)(32)이 형성된 내측시트(20)를 포함하는 인덕터 소자 ㅇ어레이(array) 패널을 쏘윙(sawing) 공정을 통해 단위 소자로 분리하고, 소자의 양단부에 제1 및 제2 외부전극(50)(52)을 형성한다.
이때, 상기 한 쌍의 제1 및 제2 외부전극(50)(52) 중 어느 하나는 제1 및 제2 코일층(30)(32)으로부터 일 단부로 인출된 제1 코일층(30)과 연결되고, 다른 하나는 제1 및 제2 코일층(30)(32)으로부터 인출된 타 단부의 제2 코일층(32)과 연결되어 외부회로와 전기적으로 연결하는 외부단자 역할을 하게 된다.
다음은, 본 발명에 제1 실시예에 따른 파워 인덕터의 제조 방법은, 판형의 금속분말을 포함한 자성체 시트층(72) 상하에 구형의 금속분말을 포함한 자성체 시트층(70)을 합지해 내측시트(20)를 형성하는 단계; 상기 내측시트(20) 내에 복수의 비아를 형성하는 단계; 상기 내측시트(20)를 비아를 통해 나선 원통형이나 각형으로 둘러싸도록 내측시트(20)의 상하에 제1 및 제2 코일층(30)(32)을 각각 형성하는 단계; 상기 제1 및 제2 코일층(30)(32)이 형성된 내측시트(20)의 상하면에 제1 및 제2 코일층(30)(32)에 접하는 부분은 구형의 금속분말 자성체로 이루어진 상부 및 하부 외측시트(40)(42)와 그 외각부는 판형의 금속분말 자성체로 이루어진 2중층의 상부 및 하부 외측시트(40)(42)로 덮어서 인덕터 본체(10)를 제작하는 단계; 상기 인덕터 본체(10)의 어레이를 단위소자로 분리하는 단계; 및 상기 인덕터 본체(10)의 양 단면을 덮어 상기 제1 및 제2 코일층(30)(32)의 노출되는 단부와 각각 접속되도록 제1 및 제2 외부전극(50)(52)을 형성하는 단계; 를 포함한다.
이때, 상기 상부 및 하부 외측시트(40)42)를 배치하는 단계 이전에, 상기 제1 및 제2 코일층(30)(32)의 표면이 둘러싸이도록 절연 재료로 덮는 단계가 수행될 수 있다.
한편, 본 발명은 상술한 실시예로만 한정되는 것이 아니라 본 발명의 요지를 벗어나지 않는 범위내에서 수정 및 변형하여 실시할 수 있고, 그러한 수정 및 변형이 가해진 기술사상 역시 이하의 특허청구범위에 속하는 것으로 보아야 한다.
10 : 인덕터 본체 20 : 내측시트
30,32 : 제1 및 제2 코일층 40,42 : 상부 및 하부 외측시트
50,52 : 제1 및 제2 외부전극 60 : 절연막
70 : 구형의 금속분말을 포함한 자성체 시트층
72 : 판형의 금속분말을 포함한 자성체 시트층

Claims (15)

  1. 내측시트를 나선 원통형이나 각형으로 둘러싸도록 형성되는 제1 및 제2 코일층;
    상기 제1 및 제2 코일층의 단부가 양 단면을 통해 노출되도록 하되 상기 내측시트와 상기 제1 및 2 코일층을 상부 및 하부 외측시트로 덮어서 형성한 인덕터 본체;
    및 상기 인덕터 본체의 양 단면에 상기 제1 및 제2 코일층의 노출되는 단부와 각각 접속되도록 형성되는 제1 및 제2 외부전극;
    을 포함하며,
    상기 내측시트는 판형의 금속분말을 포함한 자성체 시트층 상하에 구형의 금속분말을 포함한 자성체 시트층을 적층해 형성할 수 있으며,
    상기 내측시트의 상하에 형성된 제1 및 제2 코일층을 덮는 상부 및 하부 외측시트와 제1 및 제2 코일층에 접하는 부분은 구형의 금속분말 자성체 재료로 이루어지며, 그 외각부는 판형의 금속분말 자성체로 이루어지되,
    상기 내측시트의 상하 구형의 금속분말을 포함한 자성체 시트층의 두께는 각각 내측시트 총두께의 1/3 내지 1/20으로 형성하고,
    상기 내측시트의 상하와 제1 및 제2 코일층 사이에는 금속분말 자성체 재료와 제1 및 제2 코일층 전극 간에 누설전류를 차단할 수 있도록 에폭시 수지, 폴리이미드, 염화물 중 어느 하나의 재료 하나 또는 2중으로 적층된 5㎛ 이하의 두께를 가진 절연막을 형성하며,
    상기 내측시트 상하에 형성된 제1 및 제2 코일층은 내측시트 내에 형성된 복수의 비아를 통해 전기적으로 연결되고, 상기 비아의 벽면은 절연막으로 덮어 비아에 형성되는 제1 및 제2 코일층 전극과 내측시트의 금속분말 자성체 재료간에 누설전류를 차단하며,
    상기 상부 및 하부 외측시트에 포함되는 금속분말은 구형 및 판형 모두 철(Fe), 철-규소 합금(FeSi), 니켈-철 합금(Fe-Ni), 철-규소-알루미늄 합금(FeSiAl) 철-규소-크롬 합금(FeSiCr) 및 철-규소-붕소-크롬 합금(FeSiBCr) 중 적어도 하나 이상을 포함하되,
    상기 상부 및 하부 외측시트 중 구형의 금속분말을 포함한 자성체 시트층의 두께는 상부 및 하부 외측시트 총 두께의 1/2 내지 1/20으로 형성하고,
    상기 내측시트 및 상부 및 하부 외측시트 중 구형의 금속분말을 포함한 자성체 시트층의 투자율 대비 판형의 금속분말을 포함한 자성체 시트층의 투자율은 1.5배 이상인 것을 특징으로 하는 파워 인덕터.
  2. 삭제
  3. 삭제
  4. 삭제
  5. 삭제
  6. 삭제
  7. 삭제
  8. 삭제
  9. 삭제
  10. 삭제
  11. 삭제
  12. 삭제
  13. 삭제
  14. 판형의 금속분말을 포함한 자성체 시트층 상하에 구형의 금속분말을 포함한 자성체 시트층을 합지해 내측시트를 형성하는 단계;
    상기 내측시트 내에 복수의 비아를 형성하는 단계;
    상기 내측시트를 비아를 통해 나선 원통형이나 각형으로 둘러싸도록 내측시트의 상하에 제1 및 제2 코일층을 각각 형성하는 단계;
    상기 제1 및 제2 코일층이 형성된 내측시트의 상하면에 제1 및 제2 코일층에 접하는 부분은 구형의 금속분말 자성체로 이루어진 상부 및 하부 외측시트와 그 외각부는 판형의 금속분말 자성체로 이루어진 2중층의 상부 및 하부 외측시트로 덮어서 인덕터 본체를 제작하는 단계;
    상기 인덕터 본체의 어레이를 단위소자로 분리하는 단계;
    및 상기 인덕터 본체의 양 단면을 덮어 상기 제1 및 제2 코일층의 노출되는 단부와 각각 접속되도록 제1 및 제2 외부전극을 형성하는 단계;
    를 포함하되,
    상기 상부 및 하부 외측시트를 배치하는 단계 이전에, 상기 제1 및 제2 코일층의 표면이 둘러싸이도록 절연 재료로 덮는 단계가 수행되는 것을 특징으로 하는 파워 인덕터의 제조 방법.
  15. 삭제
KR1020180130896A 2018-10-30 2018-10-30 파워 인덕터 및 그 제조방법 KR102100348B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020180130896A KR102100348B1 (ko) 2018-10-30 2018-10-30 파워 인덕터 및 그 제조방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020180130896A KR102100348B1 (ko) 2018-10-30 2018-10-30 파워 인덕터 및 그 제조방법

Publications (1)

Publication Number Publication Date
KR102100348B1 true KR102100348B1 (ko) 2020-04-13

Family

ID=70224554

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020180130896A KR102100348B1 (ko) 2018-10-30 2018-10-30 파워 인덕터 및 그 제조방법

Country Status (1)

Country Link
KR (1) KR102100348B1 (ko)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100947933B1 (ko) * 2007-08-28 2010-03-15 주식회사 동부하이텍 인덕터 및 그 제조 방법
KR101338139B1 (ko) 2012-10-18 2013-12-06 정소영 파워 인덕터
KR20160076840A (ko) * 2014-12-23 2016-07-01 삼성전기주식회사 칩 전자부품 및 그 제조방법
KR101792281B1 (ko) * 2012-12-14 2017-11-01 삼성전기주식회사 파워 인덕터 및 그 제조 방법
KR20180001021A (ko) * 2016-06-24 2018-01-04 삼성전기주식회사 박막 인덕터 및 그 제조방법

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100947933B1 (ko) * 2007-08-28 2010-03-15 주식회사 동부하이텍 인덕터 및 그 제조 방법
KR101338139B1 (ko) 2012-10-18 2013-12-06 정소영 파워 인덕터
KR101792281B1 (ko) * 2012-12-14 2017-11-01 삼성전기주식회사 파워 인덕터 및 그 제조 방법
KR20160076840A (ko) * 2014-12-23 2016-07-01 삼성전기주식회사 칩 전자부품 및 그 제조방법
KR20180001021A (ko) * 2016-06-24 2018-01-04 삼성전기주식회사 박막 인덕터 및 그 제조방법

Similar Documents

Publication Publication Date Title
KR101792281B1 (ko) 파워 인덕터 및 그 제조 방법
KR101853135B1 (ko) 적층형 파워인덕터 및 이의 제조 방법
EP2688074B1 (en) Magnetic module for power inductor, power inductor, and manufacturing method thereof
KR101862401B1 (ko) 적층형 인덕터 및 그 제조방법
US10204733B2 (en) Module substrate
KR101883043B1 (ko) 코일 부품
JP2007067214A (ja) パワーインダクタ
JP2001044037A (ja) 積層インダクタ
KR102052770B1 (ko) 파워인덕터 및 그 제조방법
JP7240813B2 (ja) コイル部品
KR20140003056A (ko) 파워 인덕터 및 그 제조방법
JP2006286934A (ja) コモンモードチョークコイル
KR20130077177A (ko) 파워 인덕터 및 그 제조방법
US20190103216A1 (en) Magnetic coupling coil component
JP2006210541A (ja) インダクタ
KR20120025236A (ko) 적층형 인덕터 및 그 제조 방법
JPH05217772A (ja) 複合積層トランス及びその製造方法
US10957477B2 (en) Inductor
KR101933411B1 (ko) 적층 전자부품 및 그 제조방법
KR100653429B1 (ko) 적층형 칩 타입 파워 인덕터 및 그 제조 방법
KR102100348B1 (ko) 파워 인덕터 및 그 제조방법
JP5098409B2 (ja) 巻線型電子部品用コア、その製造方法及び巻線型電子部品
US11515079B2 (en) Laminated coil
KR102100347B1 (ko) 파워 인덕터 및 그 제조방법
JP2013065853A (ja) 積層型インダクタ及びその製造方法

Legal Events

Date Code Title Description
GRNT Written decision to grant