KR101992491B1 - 화소 회로, 표시 패널, 표시 장치 및 전자 기기 - Google Patents

화소 회로, 표시 패널, 표시 장치 및 전자 기기 Download PDF

Info

Publication number
KR101992491B1
KR101992491B1 KR1020120092739A KR20120092739A KR101992491B1 KR 101992491 B1 KR101992491 B1 KR 101992491B1 KR 1020120092739 A KR1020120092739 A KR 1020120092739A KR 20120092739 A KR20120092739 A KR 20120092739A KR 101992491 B1 KR101992491 B1 KR 101992491B1
Authority
KR
South Korea
Prior art keywords
signal line
circuit
source
transistor
drain
Prior art date
Application number
KR1020120092739A
Other languages
English (en)
Other versions
KR20130027421A (ko
Inventor
게이스께 오모또
Original Assignee
가부시키가이샤 제이올레드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 가부시키가이샤 제이올레드 filed Critical 가부시키가이샤 제이올레드
Publication of KR20130027421A publication Critical patent/KR20130027421A/ko
Application granted granted Critical
Publication of KR101992491B1 publication Critical patent/KR101992491B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0452Details of colour pixel setup, e.g. pixel composed of a red, a blue and two green components
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0852Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor being a dynamic memory with more than one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • G09G2320/045Compensation of drifts in the characteristics of light emitting or modulating elements

Abstract

화소 회로는 신호선의 전압을 샘플링하는 기입 회로와, 상기 기입 회로의 출력에 따른 전류를 상기 신호선에서 생성하여, 상기 전류를 전류 구동형의 발광 소자에 흘리는 구동 회로를 포함한다.

Description

화소 회로, 표시 패널, 표시 장치 및 전자 기기{PIXEL CIRCUIT, DISPLAY PANEL, DISPLAY UNIT, AND ELECTRONIC SYSTEM}
본 개시는 예를 들어 유기 EL(ElectroLuminescence) 소자 등의 자발광 소자를 구동하는 화소 회로에 관한 것이다. 또한, 본 개시는 상기 화소 회로를 포함하는 표시 패널, 표시 장치 및 전자 기기에 관한 것이다.
최근, 화상 표시를 행하는 표시 장치의 분야에서는, 화소의 발광 소자로서, 흐르는 전류값에 따라서 발광 휘도(luminescence)가 변화되는 전류 구동형의 광학 소자, 예를 들어 유기 EL 소자를 사용한 표시 장치가 개발되어 상품화가 진행되고 있다(예를 들어, 특허문헌 1 참조). 유기 EL 소자는, 액정 소자 등과 달리, 자발광 소자이다. 그 때문에, 유기 EL 소자를 사용한 표시 장치(유기 EL 표시 장치)에서는, 광원(백라이트)이 필요 없기 때문에, 광원을 필요로 하는 액정 표시 장치에 비해 화상의 시인성이 높고, 소비 전력이 낮으며, 또한 소자의 응답 속도가 빠르다.
유기 EL 표시 장치는, 액정 표시 장치와 마찬가지로, 그 구동 방식으로서 단순(패시브) 매트릭스 방식과 액티브 매트릭스 방식을 갖는다. 전자는, 구조가 단순하지만, 대형이면서 고정세(high-definition)의 표시 장치의 실현이 어려운 등의 문제가 있다. 그 때문에, 현재에는, 액티브 매트릭스 방식의 개발이 활발히 행해지고 있다. 이 방식에서는, 화소마다 배치한 발광 소자에 흐르는 전류가, 발광 소자마다 설치한 화소 회로를 이용하여 제어된다.
[특허문헌 1]
일본 특허 출원 공개 제2008-083272호 공보
액티브 매트릭스 방식을 채용하는 표시 장치에서, 각 화소 회로는 통상적으로 열 방향으로 연장하는 신호선과, 행 방향으로 연장하는 주사선 및 전원선에 접속되어 있다. 그 때문에, 이들 배선이 앞으로의 고정세화에의 장해가 될 가능성이 있다.
배선 접속수가 종래보다 감소된 화소 회로를 제공하는 것이 바람직하다. 또한, 상기 화소 회로를 포함하는 표시 패널, 표시 장치 및 전자 기기를 제공하는 것이 바람직하다.
본 개시의 실시 형태에 의한 화소 회로는 신호선의 전압을 샘플링하는 기입 회로와; 상기 기입 회로의 출력에 따른 전류를 상기 신호선에서 생성하여, 상기 전류를 전류 구동형의 발광 소자에 흘리는 구동 회로를 포함한다.
본 개시의 실시 형태에 의한 표시 패널은 화소마다 제공된 전류 구동형의 발광 소자와; 각각의 상기 화소마다 제공되고, 상기 대응되는 발광 소자를 구동하는 화소 회로를 포함한다. 상기 화소 회로 각각은, 신호선의 전압을 샘플링하는 기입 회로와, 상기 기입 회로의 출력에 따른 전류를 상기 신호선에서 생성하여, 상기 전류를 상기 발광 소자에 흘리는 구동 회로를 포함한다.
본 개시의 실시 형태에 의한 표시 장치는 화소마다 제공된 전류 구동형의 발광 소자와, 각각의 상기 화소마다 제공되고, 상기 대응되는 발광 소자를 구동하는 화소 회로를 포함하는 표시 패널과; 상기 화소 회로를 구동하는 주변 회로를 포함한다. 상기 화소 회로 각각은, 신호선의 전압을 샘플링하는 기입 회로와, 상기 기입 회로의 출력에 따른 전류를 상기 신호선에서 생성하여, 상기 전류를 상기 발광 소자에 흘리는 구동 회로를 포함한다.
본 개시의 실시 형태에 의한 전자 기기는 전류 구동형의 발광 소자 및 화소 회로를 포함하는 표시 패널과, 주변 회로를 포함하는 표시 장치를 포함한다. 상기 발광 소자는 화소마다 제공되고, 상기 화소 회로는 각각의 상기 화소마다 제공되고, 상기 대응되는 발광 소자를 구동하고, 상기 주변 회로는 상기 화소 회로를 구동한다. 상기 화소 회로 각각은, 신호선의 전압을 샘플링하는 기입 회로와, 상기 기입 회로의 출력에 따른 전류를 상기 신호선에서 생성하여, 상기 전류를 상기 발광 소자에 흘리는 구동 회로를 포함한다.
본 개시의 상술된 각 실시 형태에 의한 화소 회로, 표시 패널, 표시 장치 및 전자 기기에서는, 기입 회로의 출력에 따른 전류가 신호선에서 생성되고, 상기 생성된 전류는 전류 구동형의 발광 소자에 흐른다. 그 때문에, 구동 회로에 전류를 공급하기 위한 배선을 신호선과는 별도로 설치할 필요 없이, 기입 회로의 출력에 따른 전류가 발광 소자에 흐른다.
본 개시의 상술된 각 실시 형태에 의한 화소 회로, 표시 패널, 표시 장치 및 전자 기기에서는, 구동 회로에 전류를 공급하기 위한 배선을 신호선과는 별도로 설치하지 않아도, 기입 회로의 출력에 따른 전류가 발광 소자에 흐른다. 따라서, 배선 접속수를 종래 기술에 비해 삭감할 수 있다.
상기 일반적 설명 및 이하의 상세한 설명은 예시적인 것이며, 청구되는 기술에 대한 추가 설명을 제공하도록 의도된다는 것을 이해해야 한다.
본 개시의 추가적 이해를 위해 첨부 도면이 포함되어 있고, 본 명세서에 병합되어 그 일부를 구성한다. 도면은 실시 형태를 예시하고 있고, 본 명세서와 함께, 본 기술의 원리를 설명하는 역할을 한다.
도 1은 본 개시의 일 실시 형태에 관한 표시 장치의 개략 블록도이다.
도 2는 도 1에 예시된 화소에 대한 회로 구성의 일례를 나타내는 도면이다.
도 3은 표시 패널에 인가하는 각종 전압의 경시 변화의 일례와, 구동 트랜지스터의 게이트 전압 및 소스 전압의 경시 변화의 일례를 나타내는 도면이다.
도 4는 용량 결합에 대해서 설명하기 위한 파형도이다.
도 5는 표시 패널 전체의 주사의 일례를 나타내는 도면이다.
도 6은 본 개시의 상기 실시 형태에 따른 표시 장치를 포함하는 모듈의 개략 구성을 나타내는 평면도이다.
도 7은 본 개시의 상기 실시 형태에 따른 표시 장치의 적용예 1의 외관을 나타내는 사시도이다.
도 8a는 적용예 2의 전방측에서 본 외관을 나타내는 사시도이며, 도 8b는 후방측에서 본 외관을 나타내는 사시도이다.
도 9는 적용예 3의 외관을 나타내는 사시도이다.
도 10은 적용예 4의 외관을 나타내는 사시도이다.
도 11a는 적용예 5의 열린 상태의 정면도, 도 11b는 그 측면도, 도 11c는 닫힌 상태의 정면도, 도 11d는 좌측면도, 도 11e는 우측면도, 도 11f는 상면도, 도 11g는 하면도이다.
도 12는 비교예에 따른 종래의 화소에 대한 회로 구성의 일례를 나타내는 도면이다.
이하, 본 개시의 소정의 실시 형태에 대해서 도면을 참조하여 상세하게 설명한다. 또한, 설명은 이하의 순서로 행한다.
1. 본 개시의 실시 형태(표시 장치)
구동 트랜지스터의 드레인이 신호선에 접속되어 있는 예
2. 적용예(전자 기기)
본 개시의 상술된 실시 형태에 따른 표시 장치가 전자 기기에 적용되는 예
<1. 본 개시의 실시 형태>
[구성]
도 1은, 본 개시에 의한 일 실시 형태에 관한 표시 장치(1)의 개략 구성을 나타낸 것이다. 표시 장치(1)는, 표시 패널(10)과, 표시 패널(10)을 구동하는 주변 회로(20)를 포함하고 있다. 주변 회로(20)는, 예를 들어, 타이밍 생성 회로(21), 영상 신호 처리 회로(22), 신호선 구동 회로(23) 및 주사선 구동 회로(24)를 갖고 있다.
(표시 패널(10))
표시 패널(10) 상에는, 복수의 화소(11)가 표시 패널(10)의 표시 영역(10A) 전체면에 걸쳐 행 방향 및 열 방향으로 행렬 형상으로 평면에 배치된 것이다. 표시 패널(10)은, 외부로부터 입력된 영상 신호(20A)에 기초하는 화상을, 각 화소(11)를 액티브 매트릭스 구동함으로써 표시하는 것이다. 각 화소(11)는, 예를 들어, 도 2에 도시한 바와 같이, 적색용의 서브 픽셀(12R)과, 녹색용의 서브 픽셀(12G)과, 청색용의 서브 픽셀(12B)을 포함하고 있다. 또한, 이하에서는, 서브 픽셀(12R, 12G, 12B)의 총칭으로서 서브 픽셀(12)을 사용하는 것으로 한다.
서브 픽셀(12R)은, 예를 들어, 화소 회로(13)와, 적색광을 발하는 유기 EL 소자(14R)를 갖고 있다. 마찬가지로, 서브 픽셀(12G)은, 예를 들어, 화소 회로(13)와, 녹색 광을 발하는 유기 EL 소자(14G)를 갖고 있다. 또한, 서브 픽셀(12B)은, 예를 들어, 화소 회로(13)와, 청색광을 발하는 유기 EL 소자(14B)를 갖고 있다. 또한, 이하에서는, 유기 EL 소자(14R, 14G, 14B)의 총칭으로서 유기 EL 소자(14)를 사용하는 것으로 한다. 유기 EL 소자(14)는, 전류 구동형의 발광 소자의 하나이며, 예를 들어, 애노드 전극, 유기층 및 캐소드 전극이 순서대로 적층된 구성을 갖고 있다.
화소 회로(13)는, 예를 들어, 도 2에 도시한 바와 같이, 구동 트랜지스터(Tr1), 기입 트랜지스터(Tr2), 유지 용량(Cs) 및 보조 용량(Csub)에 의해 구성된 것이며, 2 Tr 2 C의 회로 구성을 채용한다. 유지 용량(Cs)은, "제1 용량 소자"의 일 구체예에 상당하며, 제한적인 예는 아니다. 보조 용량(Csub)은, "제2 용량 소자"의 일 구체예에 상당하며, 제한적인 예는 아니다. 기입 트랜지스터(Tr2)는, "기입 회로"의 일 구체예에 상당하며, 제한적인 예는 아니다. 구동 트랜지스터(Tr1), 유지 용량(Cs) 및 보조 용량(Csub)을 포함하는 회로는, "구동 회로"의 일 구체예에 상당하며, 제한적인 예는 아니다. 구동 트랜지스터(Tr1), 유지 용량(Cs) 및 보조 용량(Csub)을 포함하는 회로는, 기입 트랜지스터(Tr2)의 출력에 따른 전류를 신호선(DTL)에서 생성하여, 그에 따른 전류를 유기 EL 소자(14)에 흘리게 되어 있다. 또한, 화소 회로(13)는, 상술한 2 Tr 2 C의 회로 구성에, 트랜지스터 및 용량 소자를 더 추가한 회로 구성으로 되어 있어도 된다.
기입 트랜지스터(Tr2)는, 후술하는 신호선(DTL)의 전압을 샘플링하는 동시에, 이 전압을 구동 트랜지스터(Tr1)의 게이트에 기입하는 것이다. 구동 트랜지스터(Tr1)는, 기입 트랜지스터(Tr2)에 의해 기입된 전압의 크기에 따라 유기 EL 소자(14)에 흐르는 전류를 제어하는 것이다. 유지 용량(Cs)은, 구동 트랜지스터(Tr1)의 게이트 및 소스간에 소정의 전압을 유지하는 것이다. 보조 용량(Csub)은, 후술하는 신호 기입 후에, 유지 용량(Cs) 및 보조 용량(Csub)의 작용(action)에 의해 얻어지는 용량 결합을 이용해서 구동 트랜지스터(Tr1)를 온 시키기 위한 것이다.
구동 트랜지스터(Tr1) 및 기입 트랜지스터(Tr2)는, 예를 들어, n 채널 MOS TFTs(Thin Film Transistors)에 의해 형성되어 있다. 또한, TFT의 종류는 특별히 한정되는 것이 아니며, 예를 들어, 역 스태거 구조(보톰 게이트형)이어도 좋고, 스태거 구조(톱 게이트형)이어도 좋다. 또한, 구동 트랜지스터(Tr1) 및 기입 트랜지스터(Tr2)는 p 채널 MOS TFTs이어도 좋다.
표시 패널(10)은, 도 1 및 도 2에 도시한 바와 같이, 행 방향으로 연장하는 복수의 주사선(WSL)과, 열 방향으로 연장하는 복수의 신호선(DTL)을 갖고 있다. 각 신호선(DTL)은, 화소열마다 대응해서 설치되어 있고, 신호선 구동 회로(23)의 출력 단부(도시하지 않음)에 접속되어 있다. 각 신호선(DTL)은, 도 2에 도시한 바와 같이, 서브 픽셀(12)마다 대응해서 설치된 복수의 분지(branched lines)(DTL_R, DTL_G, DTL_B)를 갖고 있다. 분지(DTL_R)는, 서브 픽셀(12R)에 대응해서 설치되어 있고, 서브 픽셀(12R)에 적색용의 신호 전압(VsigR)을 공급하기 위한 것이다. 마찬가지로, 분지(DTL_G)는, 서브 픽셀(12G)에 대응해서 설치되어 있고, 서브 픽셀(12G)에 녹색용의 신호 전압(VsigG)을 공급하기 위한 것이다. 또한, 분지(DTL_B)는, 서브 픽셀(12B)에 대응해서 설치되어 있고, 서브 픽셀(12B)에 청색용의 신호 전압(VsigB)을 공급하기 위한 것이다.
분지(DTL_R)는, 서브 픽셀(12R) 내의 기입 트랜지스터(Tr2)의 소스 또는 드레인에 접속되어 있다. 마찬가지로, 분지(DTL_G)는, 서브 픽셀(12G) 내의 기입 트랜지스터(Tr2)의 소스 또는 드레인에 접속되어 있다. 또한, 분지(DTL_B)는, 서브 픽셀(12B) 내의 기입 트랜지스터(Tr2)의 소스 또는 드레인에 접속되어 있다.
분지(DTL_R)에서, 분지(DTL_R), 분지(DTL_G) 및 분지(DTL_B)가 서로 접속된 접속점(A)과, 분지(DTL_R)와 기입 트랜지스터(Tr2)가 서로 접속된 접속점(B)의 사이에는, 스위칭용의 트랜지스터(Tr3)가 삽입되어 있다. 마찬가지로, 분지(DTL_G)에서, 접속점(A)과, 분지(DTL_G)와 기입 트랜지스터(Tr2)가 서로 접속된 접속점(C)의 사이에는, 스위칭용의 트랜지스터(Tr4)가 삽입되어 있다. 또한, 분지(DTL_B)에서, 접속점(A)과, 분지(DTL_B)와 기입 트랜지스터(Tr2)가 서로 접속된 접속점(D)의 사이에는, 스위칭용의 트랜지스터(Tr5)가 삽입되어 있다.
각 주사선(WSL)은, 화소행마다 대응해서 설치되어 있다. 각 주사선(WSL)은, 도 2에 도시한 바와 같이, 화소행에 포함되는 각 서브 픽셀(12) 내의 기입 트랜지스터(Tr2)의 게이트에 접속되어 있다. 각 주사선(WSL)은, 후술하는 주사선 구동 회로(24)의 출력 단부(도시하지 않음)에도 접속되어 있다.
기입 트랜지스터(Tr2)의 게이트는, 주사선(WSL)에 접속되어 있다. 기입 트랜지스터(Tr2)의 소스 또는 드레인이 신호선(DTL)에 접속되고, 기입 트랜지스터(Tr2)의 소스 또는 드레인 중 신호선(DTL)에 미접속인 단자가 구동 트랜지스터(Tr1)의 게이트에 접속되어 있다. 구동 트랜지스터(Tr1)의 소스 또는 드레인이 신호선(DTL)에 접속되고, 구동 트랜지스터(Tr1)의 소스 또는 드레인 중 신호선(DTL)에 미접속인 단자가 유기 EL 소자(14)의 애노드에 접속되어 있다. 유지 용량(Cs)의 제1 단부가 구동 트랜지스터(Tr1)의 게이트에 접속되고, 유지 용량(Cs)의 제2 단부가 구동 트랜지스터(Tr1)의 소스 또는 드레인 중 유기 EL 소자(14)의 애노드에 접속된 단자에 접속되어 있다. 보조 용량(Csub)의 제1 단부가 구동 트랜지스터(Tr1)의 게이트에 접속되고, 보조 용량(Csub)의 제2 단부가 구동 트랜지스터(Tr1)의 소스 또는 드레인 중 신호선(DTL)에 접속된 단자에 접속되어 있다. 유기 EL 소자(14)의 캐소드는, 그라운드 선(GND)에 접속되어 있다. 그라운드 선(GND)은, 기준 전위(예를 들어, 그라운드 전위)에 위치되는 외부 회로(도시하지 않음)와 전기적으로 접속되는 것이다.
(주변 회로(20))
다음으로, 주변 회로(20) 내의 각 회로에 대해서 도 1을 참조하여 설명한다. 타이밍 생성 회로(21)는, 신호선 구동 회로(23) 및 주사선 구동 회로(24)가 연동해서 동작하도록 제어하는 것이다. 타이밍 생성 회로(21)는, 예를 들어, 외부로부터 입력된 동기 신호(20B)에 따라(이러한 신호와 동기해서), 상술한 각 회로에 대해 제어 신호(21A)를 출력하게 되어 있다. 타이밍 생성 회로(21)는, 예를 들어, 영상 신호 처리 회로(22), 신호선 구동 회로(23), 주사선 구동 회로(24) 등과 함께, 예를 들어, 표시 패널(10)과는 별도로 제공되는 제어 회로 기판(도시하지 않음) 위에 형성되어 있다.
영상 신호 처리 회로(22)는, 예를 들어, 외부로부터 입력된 디지털의 영상 신호(20A)에 대하여 소정의 보정을 행한다. 소정의 보정은, 예를 들어, 감마 보정, 오버 드라이브 보정 등을 포함한다. 영상 신호 처리 회로(22)는, 또한, 외부로부터 입력된 동기 신호(20B)에 따라(이러한 신호와 동기해서), 예를 들어 상기의 보정을 한 후의 영상 신호(20A)를 아날로그 신호로 변환하여, 그에 따른 아날로그 신호 전압(22A)을 신호선 구동 회로(23)에 출력으로서 반송하게 되어 있다.
신호선 구동 회로(23)는, 영상 신호 처리 회로(22)로부터 입력된 신호 전압(22A)을, 제어 신호(21A)의 입력에 따라서(이러한 신호와 동기해서) 각 신호선(DTL)에 출력하고, 이에 의해, 선택 대상의 각 화소(11)에 대한 기입을 행하는 것이다. 또한, 기입이란, 구동 트랜지스터(Tr1)의 게이트에 소정의 전압을 인가하는 동작을 가리키고 있다. 신호선 구동 회로(23)는, 예를 들어, 신호 전압(22A)에 대응하는 신호 전압(Vsig)과, 신호 전압(22A)과는 무관계인 일정한 전압(Vss, Vdd)을 출력하는 것이 가능하게 되어 있다. 여기서, 신호 전압(Vsig)은, VsigR, VsigG 및 VsigB를 시계열로 포함하는 신호 전압이다. 전압(Vss)은, 유기 EL 소자(14)의 임계값 전압보다 낮은 전압치(일정치)를 갖는다. 전압(Vdd)은, 유기 EL 소자(14)의 임계값 전압보다 높은 전압치(일정치)를 갖는다.
주사선 구동 회로(24)는, 제어 신호(21A)의 입력에 따라(이러한 신호와 동기해서), 복수의 주사선(WSL) 중에서 1 또는 복수의 주사선(WSL)에 선택 펄스를 순차 인가하고, 이에 의해, 1 또는 복수의 화소행을 순차 선택하는 것이다. 주사선 구동 회로(24)는, 예를 들어, 기입 트랜지스터(Tr2)를 온시킬 때 인가하는 전압(Von1)과, 기입 트랜지스터(Tr2)를 오프시킬 때 인가하는 전압(Voff1)을 출력하는 것이 가능하게 되어 있다.
주변 회로(20)는, 상술한 스위칭용의 트랜지스터(Tr3)의 제어 신호(SelR)를 트랜지스터(Tr3)의 게이트에 출력하게 되어 있다. 마찬가지로, 주변 회로(20)는, 상술한 스위칭용의 트랜지스터(Tr4)의 제어 신호(SelG)를 트랜지스터(Tr4)의 게이트에 출력하게 되어 있다. 또한, 주변 회로(20)는, 상술한 스위칭용의 트랜지스터(Tr5)의 제어 신호(SelB)를 트랜지스터(Tr5)의 게이트에 출력하게 되어 있다. 주변 회로(20)는, 트랜지스터(Tr3, Tr4, Tr5)를 온시킬 때 인가하는 전압(Von2)과, 트랜지스터(Tr3, Tr4, Tr5)를 오프시킬 때 인가하는 전압(Voff2)을 출력하게 되어 있다.
[동작]
다음으로, 표시 장치(1)의 동작의 일례에 대해서 설명한다. 도 3은, 표시 장치(1)를 구동시켰을 때의 각종 파형의 일례를 나타낸 것이다. 도 3의 (A)에는, 주사선(WSL)에 전압(Von1), 전압(Voff1)이 소정의 타이밍 시퀀스에서 인가되어 있는 상태가 도시되어 있다. 도 3의 (B)에는, 신호선(DTL)에 전압(Vsig), 전압(Vss) 및 전압(Vdd)이 주기적으로 인가되어 있는 상태가 도시되어 있다. 또한, 도 3의 (C) 내지 (E)에는, 트랜지스터(Tr3)의 게이트에 제어 신호(SelR)가 인가되고, 트랜지스터(Tr4)의 게이트에 제어 신호(SelG)가 인가되고, 트랜지스터(Tr5)의 게이트에 제어 신호(SelB)가 각각 인가되어 있는 상태가 도시되어 있다. 도 3의 (F) 내지 (H)에는, 분지(DTL_R, DTL_G, DTL_B)의 전압(VsigR, VsigG, VsigB)이 시시각각 변화되고 있는 상태가 도시되어 있다. 도 3의 (I) 및 (J)에는, 분지(DTL_R)에 접속된 구동 트랜지스터(Tr1)의 게이트 전압(Vg) 및 소스 전압(Vs)이 시시각각 변화되고 있는 상태가 도시되어 있다.
[Vth 보정 준비 기간]
우선, Vth 보정(임계값 보정)의 준비를 행한다. 구체적으로는, 주사선(WSL)의 전압(Vws)이 Voff1로 되어 있고, 제어 신호(SelR, SelG, SelB)가 Von2로 되어 있고, 또한 신호선(DTL)의 전압이 Vdd로 되어 있을 때(즉, 유기 EL 소자(14)가 발광 상태에 놓일 때), 신호선 구동 회로(23)가 신호선(DTL)의 전압(Vdt)을 Vdd에서 Vss로 내린다(T1). 그러면, 게이트 전압(Vg) 및 소스 전압(Vs)이 Vss 근방의 값이 되어, 유기 EL 소자(14)가 소광 상태에 놓인다. 그 후, 주변 회로(20)는, 제어 신호(SelR, SelG, SelB)를 Von2에서 Voff2로 내린다(T2).
[신호 기입 및 Vth 보정 기간]
제어 신호(SelR, SelG, SelB)가 Voff2로 되어 있을 때에, 신호선 구동 회로(23)는, 신호선(DTL)에 Vsig(VsigR, VsigG, VsigB)를 인가한다(T3). 주변 회로(20)는, VsigR, VsigG, VsigB의 경시적인 변화에 동기하여, 제어 신호(SelR, SelG, SelB)를 순차적으로 Von2로 올린 후, 이들 신호를 Voff2로 내린다. 이에 의해, 분지(DTL_R)의 전압(VsigR)이 VsigR로 되고, 분지(DTL_G)의 전압(VsigG)이 VsigG로 되고, 분지(DTL_B)의 전압(VsigB)이 VsigB로 된다.
다음으로, 신호선 구동 회로(23)가, 영상 신호(20A)에 대응하는 신호 전압(Vsig)을 신호선(DTL)에 인가하고 있는 동안에, 주변 회로(20)는, 구동 트랜지스터(Tr1)가 신호선(DTL)의 전압(Vdt)을 샘플링하게 한다. 그 후, 주변 회로(20)는, 구동 트랜지스터(Tr1)에 의한 샘플링에 의해 얻어진 전압을 사용하여 구동 트랜지스터(Tr1)의 게이트-소스간 전압(Vgs)을 보정한다.
구체적으로는, 신호선 구동 회로(23)는, 신호선(DTL)의 전압(Vdt)을 Vsig에서 Vdd로 올린 뒤, 주사선 구동 회로(24)가 주사선(WSL)의 전압(Vws)을 Voff1에서 Von1로 올린다(T4). 그러면, 기입 트랜지스터(Tr2)가 온이 되어, 구동 트랜지스터(Tr1)의 게이트에 Vs가 기입되어, 구동 트랜지스터(Tr1)가 온이 된다. 그러면, 구동 트랜지스터(Tr1)에 전류가 흘러, 유지 용량(Cs) 및 보조 용량(Csub)에 전하가 충전되어, 구동 트랜지스터(Tr1)의 소스 전압(Vs)이 상승한다. 소스 전압(Vs)이 상승하고, 구동 트랜지스터(Tr1)의 게이트-소스간 전압(Vgs)이 Vth(구동 트랜지스터(Tr1)의 임계값 전압)에 도달되었을 때, 구동 트랜지스터(Tr1)는 오프가 된다. 그 결과, 구동 트랜지스터(Tr1)에는 전류가 흐르지 않게 되어, 소스 전압(Vs)의 상승이 멈춘다.
[발광 기간]
다음으로, 신호선 구동 회로(23)가, 영상 신호(20A)와는 무관한 전압(Vdd)을 신호선(DTL)에 인가하고, 유지 용량(Cs) 및 보조 용량(Csub)의 작용에 의해 얻어지는 용량 결합을 이용해서 구동 트랜지스터(Tr1)를 온시키는 동시에, 유기 EL 소자(14)를 발광 상태로 한다.
구체적으로는, 주사선 구동 회로(24)가 주사선(WSL)의 전압(Vws)을 Von1에서 Voff1로 내린(T5) 후, 주변 회로(20)가, 제어 신호(SelR, SelG, SelB)를 Voff2에서 Von2로 올린다(T6). 그러면, 분지(DTL_R, DTL_G, DTL_B)의 전압(VsigR, VsigG, VsigB)이 Vdd가 되고, 구동 트랜지스터(Tr1)의 게이트 전압(Vg)이, 유지 용량(Cs) 및 보조 용량(Csub)의 작용에 의해 얻어지는 용량 결합으로 인해 상승한다. 그 결과, 구동 트랜지스터(Tr1)의 게이트-소스간 전압(Vgs)이 크게 벌어져, 구동 트랜지스터(Tr1)가 온이 된다. 그 결과, 구동 트랜지스터(Tr1)에 전류가 흘러, 유기 EL 소자(14)가 원하는 휘도로 발광한다.
한편, 분지(DTL_R, DTL_G, DTL_B)의 신호 전압(VsigR, VsigG, VsigB)이 Vdd로 된 순간에, 예를 들어, 도 4에 확대해서 도시한 바와 같이, 유지 용량(Cs) 및 보조 용량(Csub)의 작용에 의해 얻어지는 용량 결합에 의해, 구동 트랜지스터(Tr1)의 게이트 전압(Vg) 및 소스 전압(Vs)도 상승한다. 이 때의 게이트 전압(Vg1), 소스 전압(Vs1) 및 게이트-소스간 전압(Vgs1)은, 도 4에 도시한 식으로 나타낸다. 따라서, 이 프로세스에서 Vth 보정을 행할 수 있다. 또한, 게이트-소스간 전압(Vgs1)이 Vd의 함수이므로, Vd의 값에 따라 구동 트랜지스터(Tr1)의 전류값을 결정할 수 있다.
또한, 도 4에서의 Vd는, Vth 보정 종료 후의 게이트 전압이다. Cs는, 유지 용량(Cs)의 용량이며, Csub는 보조 용량(Csub)의 용량이다. Voled는 유기 EL 소자(14)의 임계값 전압이며, Coled는 유기 EL 소자(14)의 용량 성분이다. Vcath는 유기 EL 소자(14)의 캐소드 전압이다.
그 후에는, 소스 전압(Vs)이 구동 트랜지스터(Tr1)의 전류값과 유기 EL 소자(14)의 IV 특성에 따른 전압(Vcath+Voled)으로 되고, 게이트 전압(Vg)은 용량 소자(Cs)를 통해 부트-스트랩되어(boot-strapped), 유기 EL 소자(14)가 발광 상태에 놓인다.
또한, 주사선 구동 회로(24)는, 예를 들어, 도 5에 도시한 바와 같이, n행의 화소행에 대해 순차적으로 신호 기입을 행한 후, 각 화소행에 대하여 Vth 보정을 일제히 행하고, 또한, 계속해서 발광을 일제히 행한다. 이와 같이 하여, 표시 영역(10A)에 화상이 표시된다.
[효과]
다음으로, 본 실시 형태에 따른 표시 장치(1)의 효과에 대해서 설명한다.
도 12는, 비교예에 다른 종래의 화소(서브 픽셀(120R, 120G, 120B))의 회로 구성의 일례를 나타낸 것이다. 도 12에 도시한 바와 같이, 각 화소 회로(130)는, 열 방향으로 연장하는 신호선(DTL)과, 행 방향으로 연장하는 주사선(WSL) 및 전원선(DSL)에 접속되어 있다. 그로 인해, 이들 배선이, 앞으로의 고정세화에의 장해로 될 가능성이 있다.
한편, 본 실시 형태에서는, 전원선(DSL) 대신에, 신호선(DTL)이 구동 트랜지스터(Tr1)에 접속되어 있다. 그 때문에, 신호선(DTL)(DTL_R, DTL_G, DTL_B)의 전압에 따른 전류가 신호선(DTL)에서 생성되어, 유기 EL 소자(14)를 통해 흐른다(반송된다). 그 때문에, 구동 트랜지스터(Tr1)에 전류를 공급하기 위한 배선(전원선(DSL))을 신호선(DTL)과는 별도로 설치하지 않아도, 신호선(DTL)(DTL_R, DTL_G, DTL_B)의 전압에 따른 전류를 유기 EL 소자(14)에 흘릴 수 있다. 따라서, 본 실시 형태에서는, 배선 접속수를 종래 기술에 비해 1개 삭감할 수 있다.
또한, 본 실시 형태에서는, 전원선(DSL)이 불필요하므로, 전원선(DSL)을 스캔하는 드라이버도 불필요하다. 따라서, 전원선(DSL)을 스캔하는 드라이버의 비용이 없어지므로 제조 비용을 저감할 수 있다. 또한, 전원선(DSL)을 스캔하는 드라이버를 표시 패널(10)의 프레임에 설치하는 예에서는, 전원선(DSL)을 스캔하는 드라이버에 의해 점유되는 공간이 제거되므로 프레임의 폭을 작게 할 수 있다.
<2. 적용예>
이하, 본 개시의 상기 실시 형태에서 설명한 표시 장치(1)의 적용예에 대해서 설명한다. 상술한 표시 장치(1)는, 텔레비전 수상기, 디지털 카메라, 노트형 퍼스널 컴퓨터, 휴대 전화를 포함하는 휴대 단말 장치 및 비디오 카메라 등과 같은, 그러나 이에 한정되지 않는, 외부에서 입력된 영상 신호 혹은 내부에서 생성한 영상 신호를, 영상 혹은 비디오 픽처로서 표시하는 모든 분야의 전자 기기의 표시 장치에 적용하는 것이 가능하다.
(모듈)
상술한 표시 장치(1)는, 예를 들어, 도 6에 도시한 바와 같은 모듈로서, 후술하는 적용예 1 내지 5에 설명되는 다양한 전자 기기에 내장될 수 있다. 이 모듈은, 예를 들어, 기판(31)의 1변에, 밀봉용 기판(32)으로부터 노출된 영역(210)을 갖고, 이 노출된 영역(210)에, 주변 회로(20)의 배선을 연장해서 외부 접속 단자(도시하지 않음)를 형성한 것이다. 외부 접속 단자에는, 신호의 입출력을 위한 FPC(Flexible Printed Circuit)(220)가 설치되어 있어도 된다.
(적용예 1)
도 7은, 상술한 표시 장치(1)가 적용될 수 있는 텔레비전 수상기의 외관을 나타낸 것이다. 이 텔레비전 수상기는, 예를 들어, 프런트 패널(310) 및 필터 글래스(320)를 포함하는 영상 표시 화면부(300)를 갖고 있고, 이 영상 표시 화면부(300)는 상술한 표시 장치(1)에 의해 구성되어 있다.
(적용예 2)
도 8a 및 도 8b는, 각각 상술한 표시 장치(1)가 적용될 수 있는 디지털 카메라의 외관을 나타낸 것이다. 이 디지털 카메라는, 예를 들어, 플래시용의 발광부(410), 표시부(420), 메뉴 스위치(430) 및 셔터 버튼(440)을 갖고 있고, 그 표시부(420)는, 상술한 표시 장치(1)에 의해 구성되어 있다.
(적용예 3)
도 9는, 상술한 표시 장치(1)가 적용될 수 있는 노트북 퍼스널 컴퓨터의 외관을 나타낸 것이다. 이 노트북 퍼스널 컴퓨터는, 예를 들어, 본체(510), 문자 등의 입력 조작을 위한 키보드(520) 및 영상을 표시하는 표시부(530)를 갖고 있고, 그 표시부(530)는, 상술한 표시 장치(1)에 의해 구성되어 있다.
(적용예 4)
도 10은, 상술한 표시 장치(1)가 적용될 수 있는 비디오 카메라의 외관을 나타낸 것이다. 이 비디오 카메라는, 예를 들어, 본체부(610), 이 본체부(610)의 전방 측면에 설치된 피사체 촬영용의 렌즈(620), 피사체 촬영을 개시 또는 정지시키는 스타트/스톱 스위치(630) 및 표시부(640)를 갖고 있고, 그 표시부(640)는, 상술한 표시 장치(1)에 의해 구성되어 있다.
(적용예 5)
도 11a 내지 도 11g는, 각각 상술한 표시 장치(1)가 적용될 수 있는 휴대 전화기의 외관을 나타낸 것이다. 이 휴대 전화기는, 예를 들어, 상측 하우징(710)과 하측 하우징(720)을 연결부(힌지부)(730)로 연결한 것이며, 디스플레이(740), 서브 디스플레이(750), 픽처 라이트(760) 및 카메라(770)를 갖고 있다. 그 디스플레이(740) 또는 서브 디스플레이(750)는, 상술한 표시 장치(1)에 의해 구성되어 있다.
실시 형태, 변형예 및 적용예를 참조하여 본 기술을 설명했지만, 본 기술은 본 개시의 상술된 실시 형태 등에 한정되는 것이 아니며, 다양한 변형이 가능하다.
예를 들어, 본 개시의 상술된 실시 형태 등에서는, 상술한 표시 장치(1)가 액티브 매트릭스형인 경우에 대해서 설명했지만, 액티브 매트릭스 구동을 위한 화소 회로(13)의 구성은 본 개시의 상기 실시 형태 등에서 설명한 것에 한정되지 않고, 필요에 따라 용량 소자 및 트랜지스터를 화소 회로(13)에 추가해도 좋다. 그 경우, 화소 회로(13)의 변경에 따라, 상술한 신호선 구동 회로(23) 및 주사선 구동 회로(24) 이외에, 필요한 구동 회로를 추가해도 좋다.
또한, 예를 들어, 본 개시의 상기 실시 형태 등에서는, 영상 신호 처리 회로(22), 신호선 구동 회로(23) 및 주사선 구동 회로(24)의 구동을 타이밍 생성 회로(21)가 제어하고 있지만, 다른 회로가 대안적으로 이들 구동을 제어하도록 해도 좋다. 또한, 영상 신호 처리 회로(22), 신호선 구동 회로(23) 및 주사선 구동 회로(24)의 제어는, 하드웨어(회로)로 행해져도 좋고, 소프트웨어(프로그램)로 행해져도 된다.
따라서, 본 개시의 상술된 실시 형태 및 변형예로부터 적어도 이하의 구성을 달성하는 것이 가능하다.
(1)
화소 회로로서,
신호선의 전압을 샘플링하는 기입 회로와,
상기 기입 회로의 출력에 따른 전류를 상기 신호선에서 생성하여, 상기 전류를 전류 구동형의 발광 소자에 흘리는 구동 회로
를 포함하는, 화소 회로.
(2)
(1)에 있어서,
상기 구동 회로는,
소스, 드레인 및 게이트를 구비하고, 상기 소스 및 상기 드레인 중 하나가 상기 신호선에 접속되고, 상기 소스 및 상기 드레인 중 상기 신호선에 비접속된 하나가 상기 발광 소자에 접속되고, 상기 게이트가 상기 기입 회로의 출력 단자에 접속된 구동 트랜지스터와,
상기 구동 트랜지스터의 상기 게이트와 상기 소스 간에 접속된 제1 용량 소자
를 포함하는, 화소 회로.
(3)
(1) 또는 (2)에 있어서,
상기 기입 회로는,
소스, 드레인 및 게이트를 구비하고, 상기 소스 및 상기 드레인 중 하나가 상기 신호선에 접속되고, 상기 소스 및 상기 드레인 중 상기 신호선에 비접속된 하나가 상기 구동 트랜지스터의 상기 게이트에 접속되고, 상기 게이트가 상기 신호선에 접속된 기입 트랜지스터와,
상기 기입 트랜지스터의 상기 소스와 상기 드레인 간에 접속된 제2 용량 소자
를 포함하는, 화소 회로.
(4)
(1) 내지 (3) 중 어느 하나에 있어서,
상기 발광 소자는 유기 EL 소자인, 화소 회로.
(5)
표시 패널로서,
화소마다 제공된 전류 구동형의 발광 소자와,
각각의 상기 화소마다 제공되고, 상기 대응되는 발광 소자를 구동하는 화소 회로
를 포함하고,
상기 화소 회로 각각은,
신호선의 전압을 샘플링하는 기입 회로와,
상기 기입 회로의 출력에 따른 전류를 상기 신호선에서 생성하여, 상기 전류를 상기 발광 소자에 흘리는 구동 회로
를 포함하는, 표시 패널.
(6)
표시 장치로서,
화소마다 제공된 전류 구동형의 발광 소자와, 각각의 상기 화소마다 제공되고, 상기 대응되는 발광 소자를 구동하는 화소 회로를 포함하는 표시 패널과,
상기 화소 회로를 구동하는 주변 회로
를 포함하고,
상기 화소 회로 각각은,
신호선의 전압을 샘플링하는 기입 회로와,
상기 기입 회로의 출력에 따른 전류를 상기 신호선에서 생성하여, 상기 전류를 상기 발광 소자에 흘리는 구동 회로
를 포함하는, 표시 장치.
(7)
(6)에 있어서,
상기 구동 회로는,
소스, 드레인 및 게이트를 구비하고, 상기 소스 및 상기 드레인 중 하나가 상기 신호선에 접속되고, 상기 소스 및 상기 드레인 중 상기 신호선에 비접속된 하나가 상기 발광 소자에 접속되고, 상기 게이트가 상기 기입 회로의 출력 단자에 접속된 구동 트랜지스터와,
상기 구동 트랜지스터의 상기 게이트와 상기 소스 간에 접속된 제1 용량 소자
를 포함하는, 표시 장치.
(8)
(6) 또는 (7)에 있어서,
상기 기입 회로는,
소스, 드레인 및 게이트를 구비하고, 상기 소스 및 상기 드레인 중 하나가 상기 신호선에 접속되고, 상기 소스 및 상기 드레인 중 상기 신호선에 비접속된 하나가 상기 구동 트랜지스터의 상기 게이트에 접속되고, 상기 게이트가 상기 신호선에 접속된 기입 트랜지스터와,
상기 기입 트랜지스터의 상기 소스와 상기 드레인 간에 접속된 제2 용량 소자
를 포함하는, 표시 장치.
(9)
(8)에 있어서,
상기 주변 회로는,
영상 신호에 대응하는 신호 전압을 상기 신호선에 인가하고 있는 동안에 상기 신호선의 전압을 상기 구동 트랜지스터가 샘플링하게 하고,
상기 구동 트랜지스터에 의한 상기 샘플링에 의해 얻어진 전압을 사용하여 상기 구동 트랜지스터의 게이트-소스간 전압을 보정하고,
상기 영상 신호와는 무관한 전압을 상기 신호선에 인가하여, 상기 제1 용량 소자 및 상기 제2 용량 소자로부터 유도되는 용량 결합을 이용하여 상기 구동 트랜지스터를 온시킴으로써, 상기 발광 소자를 발광 상태에 놓는, 표시 장치.
(10)
전자 기기로서,
화소마다 제공된 전류 구동형의 발광 소자 및 각각의 상기 화소마다 제공되고, 상기 대응되는 발광 소자를 구동하는 화소 회로를 포함하는 표시 패널과, 상기 화소 회로를 구동하는 주변 회로를 포함하는 표시 장치를 포함하고,
상기 화소 회로 각각은,
신호선의 전압을 샘플링하는 기입 회로와,
상기 기입 회로의 출력에 따른 전류를 상기 신호선에서 생성하여, 상기 전류를 상기 발광 소자에 흘리는 구동 회로
를 포함하는, 전자 기기.
본 개시는 2011년 9월 7일 출원된 일본 우선권 특허 출원 JP 2011-194812호에 개시된 것에 관련된 요지를 포함하며, 그 전체 내용은 본 명세서에 참조로 원용된다.
당업자는, 첨부의 청구항들 또는 그 등가물의 범위 내에 포함되는 한, 설계 요건 및 다른 요인들에 따라 다양한 변형, 조합, 서브 조합 및 수정이 이루어질 수 있다는 것을 이해할 것이다.
1 : 표시 장치
10 : 표시 패널
10A : 표시 영역
11 : 화소
12 : 서브 픽셀

Claims (17)

  1. 화소 회로로서,
    신호선의 전압을 샘플링하는 기입 회로와,
    상기 기입 회로의 출력에 따른 전류를 상기 신호선에서 생성하여, 상기 전류를 전류 구동형의 발광 소자에 흘리는 구동 회로
    를 포함하고,
    상기 화소 회로를 구동하는 주변 회로가:
    영상 신호에 대응하는 신호 전압을 상기 신호선에 인가하고 있는 동안에 상기 신호선의 전압을 상기 구동 회로의 구동 트랜지스터가 샘플링하게 하고;
    상기 구동 트랜지스터에 의한 샘플링에 의해 얻어진 전압을 사용하여 상기 구동 트랜지스터의 게이트-소스간 전압을 보정(modify)하고;
    상기 영상 신호와는 무관한 전압을 상기 신호선에 인가하여, 상기 구동 트랜지스터의 게이트와 소스 및 드레인 중 어느 한 쪽에 접속된 제1 용량 소자와 상기 기입 회로의 기입 트랜지스터의 소스 및 드레인에 접속되고 상기 구동 트랜지스터의 상기 게이트와 상기 소스 및 드레인 중 다른 한 쪽에 접속된 제2 용량 소자로부터 유도되는 용량 결합을 이용하여 상기 구동 트랜지스터를 온시킴으로써, 상기 발광 소자를 발광 상태에 놓이게 하는, 화소 회로.
  2. 제1항에 있어서,
    상기 구동 트랜지스터의 상기 소스 및 드레인 중 하나는 상기 신호선에 접속되고, 상기 신호선과 비접속된 상기 구동 트랜지스터의 상기 소스 및 드레인 중 하나는 상기 발광 소자에 접속되고, 상기 구동 트랜지스터의 게이트는 상기 기입 회로의 출력 단자에 접속되는, 화소 회로.
  3. 제2항에 있어서,
    상기 기입 트랜지스터의 상기 소스 및 드레인 중 하나는 상기 신호선에 접속되고, 상기 신호선과 비접속된 상기 기입 트랜지스터의 상기 소스 및 드레인 중 하나는 상기 구동 트랜지스터의 게이트에 접속되고, 상기 기입 트랜지스터의 게이트는 상기 신호선에 접속되는, 화소 회로.
  4. 제1항에 있어서,
    상기 발광 소자는 유기 EL 소자인, 화소 회로.
  5. 표시 패널로서,
    화소마다 제공된 전류 구동형의 발광 소자와,
    각각의 상기 화소마다 제공되고, 대응되는 발광 소자를 구동하는 화소 회로
    를 포함하고,
    상기 화소 회로 각각은:
    신호선의 전압을 샘플링하는 기입 회로와,
    상기 기입 회로의 출력에 따른 전류를 상기 신호선에서 생성하여, 상기 전류를 상기 발광 소자에 흘리는 구동 회로
    를 포함하고,
    상기 화소 회로를 구동하는 주변 회로가:
    영상 신호에 대응하는 신호 전압을 상기 신호선에 인가하고 있는 동안에 상기 신호선의 전압을 상기 구동 회로의 구동 트랜지스터가 샘플링하게 하고;
    상기 구동 트랜지스터에 의한 샘플링에 의해 얻어진 전압을 사용하여 상기 구동 트랜지스터의 게이트-소스간 전압을 보정하고;
    상기 영상 신호와는 무관한 전압을 상기 신호선에 인가하여, 상기 구동 트랜지스터의 게이트와 소스 및 드레인 중 어느 한 쪽에 접속된 제1 용량 소자와 상기 기입 회로의 기입 트랜지스터의 소스 및 드레인에 접속되고 상기 구동 트랜지스터의 상기 게이트와 상기 소스 및 드레인 중 다른 한 쪽에 접속된 제2 용량 소자로부터 유도되는 용량 결합을 이용하여 상기 구동 트랜지스터를 온시킴으로써, 상기 발광 소자를 발광 상태에 놓이게 하는, 표시 패널.
  6. 표시 장치로서,
    화소마다 제공된 전류 구동형의 발광 소자와, 각각의 상기 화소마다 제공되고, 대응되는 발광 소자를 구동하는 화소 회로를 포함하는 표시 패널과,
    상기 화소 회로를 구동하는 주변 회로
    를 포함하고,
    상기 화소 회로 각각은:
    신호선의 전압을 샘플링하는 기입 회로와,
    상기 기입 회로의 출력에 따른 전류를 상기 신호선에서 생성하여, 상기 전류를 상기 발광 소자에 흘리는 구동 회로
    를 포함하고,
    상기 주변 회로가:
    영상 신호에 대응하는 신호 전압을 상기 신호선에 인가하고 있는 동안에 상기 신호선의 전압을 상기 구동 회로의 구동 트랜지스터가 샘플링하게 하고;
    상기 구동 트랜지스터에 의한 샘플링에 의해 얻어진 전압을 사용하여 상기 구동 트랜지스터의 게이트-소스간 전압을 보정하고;
    상기 영상 신호와는 무관한 전압을 상기 신호선에 인가하여, 상기 구동 트랜지스터의 게이트와 소스 및 드레인 중 어느 한 쪽에 접속된 제1 용량 소자와 상기 기입 회로의 기입 트랜지스터의 소스 및 드레인에 접속되고 상기 구동 트랜지스터의 상기 게이트와 상기 소스 및 드레인 중 다른 한 쪽에 접속된 제2 용량 소자로부터 유도되는 용량 결합을 이용하여 상기 구동 트랜지스터를 온시킴으로써, 상기 발광 소자를 발광 상태에 놓이게 하는, 표시 장치.
  7. 제6항에 있어서,
    상기 구동 트랜지스터의 상기 소스 및 드레인 중 하나는 상기 신호선에 접속되고, 상기 신호선과 비접속된 상기 구동 트랜지스터의 상기 소스 및 드레인 중 하나는 상기 발광 소자에 접속되고, 상기 구동 트랜지스터의 게이트는 상기 기입 회로의 출력 단자에 접속되는, 표시 장치.
  8. 제7항에 있어서,
    상기 기입 트랜지스터의 상기 소스 및 드레인 중 하나는 상기 신호선에 접속되고, 상기 신호선과 비접속된 상기 기입 트랜지스터의 상기 소스 및 드레인 중 하나는 상기 구동 트랜지스터의 게이트에 접속되고, 상기 기입 트랜지스터의 게이트는 상기 신호선에 접속되는, 표시 장치.
  9. 전자 기기로서,
    화소마다 제공된 전류 구동형의 발광 소자 및 각각의 상기 화소마다 제공되고, 대응되는 발광 소자를 구동하는 화소 회로를 포함하는 표시 패널과, 상기 화소 회로를 구동하는 주변 회로를 포함하는 표시 장치를 포함하고,
    상기 화소 회로 각각은,
    신호선의 전압을 샘플링하는 기입 회로와,
    상기 기입 회로의 출력에 따른 전류를 상기 신호선에서 생성하여, 상기 전류를 상기 발광 소자에 흘리는 구동 회로
    를 포함하고,
    상기 주변 회로는:
    영상 신호에 대응하는 신호 전압을 상기 신호선에 인가하고 있는 동안에 상기 신호선의 전압을 상기 구동 회로의 구동 트랜지스터가 샘플링하게 하고;
    상기 구동 트랜지스터에 의한 샘플링에 의해 얻어진 전압을 사용하여 상기 구동 트랜지스터의 게이트-소스간 전압을 보정하고;
    상기 영상 신호와는 무관한 전압을 상기 신호선에 인가하여, 상기 구동 트랜지스터의 게이트와 소스 및 드레인 중 어느 한 쪽에 접속된 제1 용량 소자와 상기 기입 회로의 기입 트랜지스터의 소스 및 드레인 접속되고 상기 구동 트랜지스터의 상기 게이트와 상기 소스 및 드레인 중 다른 한 쪽에 접속된 제2 용량 소자로부터 유도되는 용량 결합을 이용하여 상기 구동 트랜지스터를 온시킴으로써, 상기 발광 소자를 발광 상태에 놓이게 하는, 전자 기기.
  10. 제5항에 있어서,
    상기 구동 트랜지스터의 상기 소스 및 드레인 중 하나는 상기 신호선에 접속되고, 상기 신호선과 비접속된 상기 구동 트랜지스터의 상기 소스 및 드레인 중 하나는 상기 발광 소자에 접속되고, 상기 구동 트랜지스터의 게이트는 상기 기입 회로의 출력 단자에 접속되는, 표시 패널.
  11. 제10항에 있어서,
    상기 기입 트랜지스터의 상기 소스 및 드레인 중 하나는 상기 신호선에 접속되고, 상기 신호선과 비접속된 상기 기입 트랜지스터의 상기 소스 및 드레인 중 하나는 상기 구동 트랜지스터의 게이트에 접속되고, 상기 기입 트랜지스터의 게이트는 상기 신호선에 접속되는, 표시 패널.
  12. 제5항에 있어서,
    상기 발광 소자는 유기 EL 소자인, 표시 패널.
  13. 제9항에 있어서,
    상기 구동 트랜지스터의 상기 소스 및 드레인 중 하나는 상기 신호선에 접속되고, 상기 신호선과 비접속된 상기 구동 트랜지스터의 상기 소스 및 드레인 중 하나는 상기 발광 소자에 접속되고, 상기 구동 트랜지스터의 게이트는 상기 기입 회로의 출력 단자에 접속되는, 전자 기기.
  14. 제13항에 있어서,
    상기 기입 트랜지스터의 상기 소스 및 드레인 중 하나는 상기 신호선에 접속되고, 상기 신호선과 비접속된 상기 기입 트랜지스터의 상기 소스 및 드레인 중 하나는 상기 구동 트랜지스터의 게이트에 접속되고, 상기 기입 트랜지스터의 게이트는 상기 신호선에 접속되는, 전자 기기.
  15. 제9항에 있어서,
    상기 발광 소자는 유기 EL 소자인, 전자 기기.
  16. 제1항에 있어서,
    상기 제1 용량 소자에 접속되는 상기 구동 트랜지스터의 상기 소스 및 드레인 중 하나는 상기 발광 소자에 접속되는, 화소 회로.
  17. 제16항에 있어서,
    상기 제2 용량 소자에 접속되는 상기 구동 트랜지스터의 상기 소스 및 드레인 중 다른 하나는 상기 신호선에 접속되는, 화소 회로.
KR1020120092739A 2011-09-07 2012-08-24 화소 회로, 표시 패널, 표시 장치 및 전자 기기 KR101992491B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JPJP-P-2011-194812 2011-09-07
JP2011194812A JP5909759B2 (ja) 2011-09-07 2011-09-07 画素回路、表示パネル、表示装置および電子機器

Publications (2)

Publication Number Publication Date
KR20130027421A KR20130027421A (ko) 2013-03-15
KR101992491B1 true KR101992491B1 (ko) 2019-06-24

Family

ID=47752739

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020120092739A KR101992491B1 (ko) 2011-09-07 2012-08-24 화소 회로, 표시 패널, 표시 장치 및 전자 기기

Country Status (5)

Country Link
US (1) US9099038B2 (ko)
JP (1) JP5909759B2 (ko)
KR (1) KR101992491B1 (ko)
CN (1) CN103000124B (ko)
TW (1) TWI480846B (ko)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6201465B2 (ja) * 2013-07-08 2017-09-27 ソニー株式会社 表示装置、表示装置の駆動方法、及び、電子機器
KR101470968B1 (ko) * 2013-11-01 2014-12-09 호서대학교 산학협력단 Vdd 전원 라인 없이 문턱전압과 전압강하를 보상하는 유기발광 다이오드 화소 회로
JP2015094773A (ja) * 2013-11-08 2015-05-18 ソニー株式会社 表示装置および電子機器
CN114725172A (zh) * 2019-11-28 2022-07-08 京东方科技集团股份有限公司 显示基板、显示面板和装置

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001343911A (ja) * 2000-03-27 2001-12-14 Semiconductor Energy Lab Co Ltd 電子装置
US20050040441A1 (en) 2000-03-27 2005-02-24 Semiconductor Energy Laboratory Co., Ltd. A Japan Corporation Electro-optical device
US20100039458A1 (en) 2008-04-18 2010-02-18 Ignis Innovation Inc. System and driving method for light emitting device display

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5302966A (en) * 1992-06-02 1994-04-12 David Sarnoff Research Center, Inc. Active matrix electroluminescent display and method of operation
US7310077B2 (en) * 2003-09-29 2007-12-18 Michael Gillis Kane Pixel circuit for an active matrix organic light-emitting diode display
JP4589614B2 (ja) * 2003-10-28 2010-12-01 株式会社 日立ディスプレイズ 画像表示装置
KR100602361B1 (ko) * 2004-09-22 2006-07-19 삼성에스디아이 주식회사 디멀티플렉서 및 이를 이용한 발광 표시장치와 그의구동방법
TWI281136B (en) * 2005-06-29 2007-05-11 Himax Tech Inc Pixel circuit of light emitting diode display panel
TWM281136U (en) * 2005-08-17 2005-11-21 Ming-Shiuan Liou Improved structure of blower fan
JP4915195B2 (ja) 2006-09-27 2012-04-11 ソニー株式会社 表示装置
GB2453372A (en) * 2007-10-05 2009-04-08 Cambridge Display Tech Ltd A pixel driver circuit for active matrix driving of an organic light emitting diode (OLED)
JP5186950B2 (ja) * 2008-02-28 2013-04-24 ソニー株式会社 El表示パネル、電子機器及びel表示パネルの駆動方法
CN101527113B (zh) * 2008-03-07 2014-03-12 奇景光电股份有限公司 像素电路、驱动显示器的装置及驱动像素的方法
KR100911978B1 (ko) * 2008-03-10 2009-08-13 삼성모바일디스플레이주식회사 화소 및 이를 이용한 유기전계발광 표시장치
JP2010049041A (ja) * 2008-08-22 2010-03-04 Sony Corp 画像表示装置及び画像表示装置の駆動方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001343911A (ja) * 2000-03-27 2001-12-14 Semiconductor Energy Lab Co Ltd 電子装置
US20050040441A1 (en) 2000-03-27 2005-02-24 Semiconductor Energy Laboratory Co., Ltd. A Japan Corporation Electro-optical device
US20100039458A1 (en) 2008-04-18 2010-02-18 Ignis Innovation Inc. System and driving method for light emitting device display

Also Published As

Publication number Publication date
JP5909759B2 (ja) 2016-04-27
TW201333916A (zh) 2013-08-16
KR20130027421A (ko) 2013-03-15
CN103000124A (zh) 2013-03-27
CN103000124B (zh) 2016-09-21
US9099038B2 (en) 2015-08-04
TWI480846B (zh) 2015-04-11
JP2013057727A (ja) 2013-03-28
US20130057457A1 (en) 2013-03-07

Similar Documents

Publication Publication Date Title
JP5804732B2 (ja) 駆動方法、表示装置および電子機器
JP4470960B2 (ja) 表示装置及びその駆動方法と電子機器
JP4297169B2 (ja) 表示装置及びその駆動方法と電子機器
KR101498571B1 (ko) 표시장치 및 그 구동방법과 전자기기
US8138999B2 (en) Display device and electronic apparatus
US20110122324A1 (en) Display apparatus, method of driving the display device, and electronic device
JP5309470B2 (ja) 表示装置及びその駆動方法と電子機器
JP2010113230A (ja) 画素回路及び表示装置と電子機器
KR20110058668A (ko) 표시 장치 및 그 구동 방법 및 전자 기기
JP2007156460A (ja) 表示装置及びその駆動方法
JP4591511B2 (ja) 表示装置及び電子機器
US9214110B2 (en) Display unit and electronic apparatus
KR101992491B1 (ko) 화소 회로, 표시 패널, 표시 장치 및 전자 기기
JP2008203661A (ja) 表示装置及びその駆動方法
JP5793058B2 (ja) 表示パネル、表示装置および電子機器
JP4985303B2 (ja) 表示装置及びその駆動方法と電子機器
JP5321304B2 (ja) 表示装置およびその駆動方法ならびに電子機器
JP2010039117A (ja) 表示装置及びその駆動方法と電子機器
JP2010091641A (ja) 表示装置及びその駆動方法と電子機器
JP2008287140A (ja) 表示装置及び電子機器
JP5737570B2 (ja) 表示装置および電子機器
JP5879585B2 (ja) 表示装置及びその駆動方法
JP2013122481A (ja) 表示装置およびその駆動方法、ならびに電子機器
JP2011123213A (ja) 表示装置およびその駆動方法ならびに電子機器
JP2010139896A (ja) 表示装置及びその駆動方法と電子機器

Legal Events

Date Code Title Description
N231 Notification of change of applicant
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant