KR101751452B1 - 이더넷에서의 고차 다중 입력 다중 출력 - Google Patents

이더넷에서의 고차 다중 입력 다중 출력 Download PDF

Info

Publication number
KR101751452B1
KR101751452B1 KR1020157008816A KR20157008816A KR101751452B1 KR 101751452 B1 KR101751452 B1 KR 101751452B1 KR 1020157008816 A KR1020157008816 A KR 1020157008816A KR 20157008816 A KR20157008816 A KR 20157008816A KR 101751452 B1 KR101751452 B1 KR 101751452B1
Authority
KR
South Korea
Prior art keywords
inner conductor
data
data signal
conductive shield
cable
Prior art date
Application number
KR1020157008816A
Other languages
English (en)
Other versions
KR20150058277A (ko
Inventor
단루 장
구이닝 시
윌리엄 제이. 맥페어랜드
인 휴앙
제랄도 로모 루바노
재민 신
케빈 칸 다오
Original Assignee
퀄컴 인코포레이티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 퀄컴 인코포레이티드 filed Critical 퀄컴 인코포레이티드
Publication of KR20150058277A publication Critical patent/KR20150058277A/ko
Application granted granted Critical
Publication of KR101751452B1 publication Critical patent/KR101751452B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B3/00Line transmission systems
    • H04B3/50Systems for transmission between fixed stations via two-conductor transmission lines
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01BCABLES; CONDUCTORS; INSULATORS; SELECTION OF MATERIALS FOR THEIR CONDUCTIVE, INSULATING OR DIELECTRIC PROPERTIES
    • H01B11/00Communication cables or conductors
    • H01B11/02Cables with twisted pairs or quads
    • H01B11/12Arrangements for exhibiting specific transmission characteristics
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B3/00Line transmission systems
    • H04B3/02Details
    • H04B3/32Reducing cross-talk, e.g. by compensating

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)
  • Dc Digital Transmission (AREA)

Abstract

케이블을 통해 MIMO 신호 송신하는 방법이 개시된다. 케이블은 적어도 제 1 내부 전도체, 제 2 내부 전도체, 및 외부 전도성 차폐부를 포함한다. 제 1 데이터 신호는 전도성 차폐부와 제 1 내부 전도체를 이용하여 송신된다. 제 2 데이터 신호는 적어도 제 2 내부 전도체를 이용하여 송신된다. 제 1 데이터 신호와 제 2 데이터 신호가 동시에 송신될 수 있다. 일부 실시형태들의 경우, 제 2 데이터 신호는 제 1 내부 전도체들과 제 2 내부 전도체들을 이용하여 송신될 수 있다. 이와 같이, 제 2 데이터 신호는 차동 신호일 수 있다. 다른 실시형태들의 경우, 제 1 데이터 신호는 전도성 차폐부와 제 1 내부 전도체를 이용하여 송신될 수 있고, 제 2 데이터 신호는 전도성 차폐부와 제 2 내부 전도체를 이용하여 송신될 수 있다.

Description

이더넷에서의 고차 다중 입력 다중 출력{HIGHER-ORDER MULTIPLE INPUT MULTIPLE OUTPUT IN ETHERNET}
[0001]본 실시형태들은 일반적으로 트윈-축 케이블들에 관한 것이며, 보다 구체적으로, 트윈-축 케이블들을 이용한 다중-입력 및 다중-출력(MIMO) 신호 송신에 관한 것이다.
[0002]트윈-축 케이블(또는 "트윈액스(twinax)" 케이블)은 외부 차폐부 의해 캡슐화된 2개의 밸런싱된 내부 전도체들을 갖는 물리적 통신 매체이다. 2개의 밸런싱된 내부 전도체들은 트윈액스 케이블로 하여금 차동 신호들을 송신하는데 사용되도록 허용되는 한편, 외부 차폐부는 외부 잡음 및 간섭으로부터 내부 전도체들에서 전달되는 전기 신호들을 분리한다. 예를 들어, 도 1은 트윈액스 케이블(110)에 대한 종래의 송신 구성(100)을 도시한다. 트윈액스 케이블(110)은 제 1 내부 전도체(101), 제 2 내부 전도체(102), 및 외부 차폐부(103)를 포함한다. 외부 차폐부(103)는 내부 전도체들(101 및 102)를 외부 잡음 및 간섭으로부터 분리하기 때문에, 통상적으로 접지 전위에 접속된다. 제 1 내부 전도체(101) 및 제 2 내부 전도체(102) 사이에 접속된 전압원(104)은 트윈액스 케이블(110)을 통한 송신을 위해 차동 신호들을 생성한다. 이와 같이, 트윈액스 케이블(110)은 차동 시그널링을 이용하여 하나의 세트의 데이터 신호들을 송신할 수 있다.
[0003]트윈액스 케이블들은 상대적으로 저렴하기 때문에, 현대의 고속 차동 신호 송신 응용들에 더 널리 사용되어 지고 있다. 예를 들어, 일부 10G 이더넷 시스템들은 트윈액스 케이블들을 통해 차동 신호들를 송신한다. 광섬유 케이블들이 구리계 매체들보다 더 빠른 데이터 속도를 제공할 수 있지만, 광섬유 케이블들은 비싸고 네트워크 환경 내에서 구현하기 위해서 부가적인 프런트-엔드 송수신기 회로를 필요로 할 수 있다. 따라서, 트윈액스 케이블들의 데이터 송신 속도를 증가시키기 위해 비용 효율적인 방법이 필요하다.
[0004]본 개요는 간략화된 형태로, 발명을 실시하기 위한 구체적인 내용에 아래에 추가로 설명되는 개념들의 선택을 도입하기 위해 제공된다. 본 개요는 청구되는 대상물의 핵심적인 특징들 또는 필수적인 특징들을 식별하도록 의도되지 않으며, 청구되는 대상물의 범위를 제한하는 것으로 의도되지도 않는다.
[0005]하나의 데이터 케이블에서 다수의 데이터 신호들을 동시에 송신하기 위한 방법 및 장치가 개시된다. 데이터 케이블은 적어도 제 1 내부 전도체, 제 2 내부 전도체, 및 외부 전도성 차폐부를 포함한다. 일부 실시형태들의 경우, 케이블은 트윈-축(트윈액스) 케이블일 수 있다. 본 실시형태에서, 제 1 데이터 신호는 전도성 차폐부와, 제 1 내부 전도체 또는 제 2 내부 전도체들 중 하나를 이용하여 송신될 수 있고, 제 2 데이터 신호는 제 1 데이터 신호를 송신하기 위해 사용되지 않는 다른 (제 1 또는 제 2) 내부 전도체를 이용하여 송신될 수 있다. 제 1 데이터 신호와 제 2 데이터 신호가 동시에 송신될 수 있다.
[0006]일부 실시형태들의 경우, 제 2 신호는 제 1 내부 전도체와 제 2 내부 전도체를 이용하여 송신될 수 있다. 제 1 데이터 신호는 전도성 차폐부와, 제 1 내부 전도체 또는 제 2 내부 전도체 중 하나 사이에 제 1 전압을 인가함으로써 송신될 수 있다. 제 2 데이터 신호는 제 1 내부 전도체와 제 2 내부 전도체 사이에 제 2 전압을 인가함으로써 송신될 수 있다. 일부 실시형태들의 경우, 제 1 데이터 신호들은 차동 신호들로서 송신될 수 있고, 제 2 데이터 신호들은 싱글-엔디드(single-ended) 신호들로서 송신될 수 있다.
[0007]다른 실시형태들의 경우, 제 1 데이터 신호는 전도성 차폐부와 제 1 내부 전도체를 이용하여 송신될 수 있고, 제 2 데이터 신호는 전도성 차폐부와 제 2 내부 전도체를 이용하여 송신될 수 있다. 제 1 데이터 신호는 전도성 차폐부와 제 1 내부 전도체 사이에 제 1 전압을 인가함으로써 생성될 수 있다. 제 2 데이터 신호는 전도성 차폐부와 제 2 내부 전도체 사이에 제 2 전압을 인가함으로써 생성될 수 있다.
[0008]더욱이, 일부 실시형태들의 경우, 인코더는 제 1 내부 전도체와 제 2 내부 전도체를 통한 송신을 위해 의도되는 데이터의 세트를 수신할 수 있다. 인코더는 이후, 데이터의 세트를 제 1 서브세트와 제 2 서브세트로 분할하고, 데이터의 제 1 서브세트와 데이터의 제 2 서브세트에 각각 기초하여 제 1 데이터 신호와 제 2 데이터 신호를 생성할 수 있다.
[0009]그에 따라서, 예시적인 실시형태들에 대하여 본원에 설명된 다양한 신호 송신 기술들이 종래의 데이터 송신 기술들보다, 데이터 케이블들에 더 높은 데이터 레이트들을 제공할 수 있다. 이외에도, 본 실시형태들의 적어도 일부는, 더 느린 데이터 레이트들로 송신할 경우 송수신기 성능 및/또는 케이블 손실에 더욱 완화된 요건들을 허용할 수 있다.
[0010]본 실시형태들은 예시로서 도시되며 첨부 도면들의 도들(figures)로 제한되는 것으로 의도되지 않는다.
[0011]도 1은 트윈액스 케이블에 대한 종래의 송신 구성의 단면도이다.
[0012]도 2는 일부 실시형태들에 따른 트윈액스 케이블에 대한 MIMO 송신 구성의 단면도이다.
[0013]도 3은 트윈액스 케이블을 통한 MIMO 송신용 시스템의 일 실시형태를 도시하는 집중(lumped) 파라미터 모델이다.
[0014]도 4는 트윈액스 케이블들을 사용하는 MIMO 데이터 송신 시스템의 일 실시형태를 도시하는 블록도이다.
[0015]도 5는 일부 실시형태들에 따른, 트윈액스 케이블을 통해 MIMO 신호들을 통신하기 위한 예시적인 동작을 도시하는 예시적인 흐름도이다.
[0016]도 6은 다른 실시형태들에 따른 트윈액스 케이블용 MIMO 송신 구성의 단면도이다.
[0017]도 7a 및 도 7b는 일부 실시형태들에 따른, 일 세트의 트위스트 페어들(twisted pairs)을 포함하는 케이블에 대한 MIMO 송신 구성들을 도시한다.
[0018]도 8은 트위스트 페어들을 사용하는 MIMO 데이터 송신 시스템의 실시형태를 도시하는 블록도이다.
[0019]도 9a 및 도 9b는 일부 실시형태들에 따른, 일 세트의 트위스트 페어들을 포함하는 케이블을 통해 MIMO 신호들을 교환하기 위한 예시적인 동작들을 도시하는 예시적인 흐름도들이다.
[0020]도 10은 도 8에 도시된 MIMO 데이터 송신 시스템의 보다 상세한 실시형태를 도시하는 블록도이다.
[0021]도 11은 도 8에 도시된 MIMO 데이터 송신 시스템의 다른 실시형태를 도시하는 블록도이다.
[0022]도 12는 일부 실시형태들에 따른 MIMO 송수신기의 블록도이다.
[0023]다음의 설명에서, 다수의 특정 세부 사항들이 본 발명의 철저한 이해를 제공하기 위해 제시된다. 또한, 다음의 설명에서 그리고 설명의 목적을 위해서, 특정 명명법이 본 실시형태들의 완전한 이해를 제공하기 위해 제시된다. 그러나, 이러한 특정 세부사항들이 본 실시형태들을 실시하기 위해 필요로 되지 않을 수 있음이 당업자에게 명백할 것이다. 다른 예시들에서, 공지된 회로들 및 디바이스들이 본 개시물을 모호하게 하는 것을 피하기 위해서 블록도 형태로 도시된다. 본원에서 사용되는 "연결(coupled)"이라는 용어는 직접 연결되는 것 또는 하나 또는 그보다 많은 개재 컴포넌트들이나 회로들을 통해 연결되는 것을 의미한다. 본 명세서에서 설명된 다양한 버스들을 통해 제공되는 신호들 중 임의의 신호는 다른 신호들과 시간 다중화될 수 있고 하나 또는 그보다 많은 공통 버스들을 통해 제공될 수 있다. 추가적으로, 회로 엘리먼트들 또는 소프트웨어 블록들 간의 상호연결은 버스들로서 또는 단일 신호 라인들로서 나타내어질 수 있다. 버스들 각각은 대안적으로 단일 신호 라인일 수 있고, 단일 신호 라인들 각각은 대안적으로 버스들일 수 있고, 단일 라인 또는 버스는 컴포넌트들 간의 통신을 위해 무수한 물리적인 또는 논리적인 메커니즘들 중 어느 하나 또는 그보다 많은 것을 나타낼 수 있다.
[0024]도 2는 일부 실시형태들에 따른 트윈액스 케이블(210)에 대한 MIMO 송신 구성(200)의 단면도이다. 트윈액스 케이블(210)은 제 1 내부 전도체(201), 제 2 내부 전도체(202), 및 외부 전도성 차폐부(203)를 포함한다. 제 1 전압원(204)이 트윈액스 케이블(210)의 제 1 내부 전도체(201) 및 제 2 내부 전도체 (202) 사이에 연결된다. 제 2 전압원(205)은 트윈액스 케이블 (210)의 제 2 내부 전도체(202)와 전도성 차폐부 (203) 사이에 연결된다.
[0025]데이터 신호의 제 1 세트(예를 들어, 데이터의 제 1 서브세트에 대응함)는 제 1 전압원(204)에 의해 생성될 수 있고 2개의 내부 전도체들(201 및 202)를 사용하여 트윈액스 케이블(210)을 통해 송신될 수 있다. 보다 구체적으로, 제 1 전압원(204)은 제 1 내부 전도체(201)와 제 2 내부 전도체(202) 사이에서 제 1 전압(V12)을 생성할 수 있다. 따라서, 제 1 전압(V12)은 데이터 신호들의 제 1 세트로 변환된다. (예를 들어, 제 1 내부 전도체(201) 및 제 2 내부 전도체(202)가 실질적으로 대칭인)일부 실시형태들의 경우, 데이터 신호들의 제 1 세트가 제 1 내부 전도체(201) 및 제 2 내부 전도체(202)를 통해 차동 시그널링을 이용하여 트윈액스 케이블(210)에서 송신될 수 있다.
[0026]데이터 신호들의 제 2 세트(예를 들어, 데이터의 제 2 서브세트에 대응함)가 제 2 전압원(205)에 의해 생성될 수 있고 제 2 내부 전도체(202) 및 전도성 차폐부(203)를 사용하여 트윈액스 케이블(210)을 통해 송신될 수 있다. 보다 구체적으로, 제 2 전압원(205)은 제 2 내부 전도체(202)와 전도성 차폐부(203) 사이에서 제 2 전압(V2S)을 생성할 수 있다. 따라서, 제 2 전압(V2S)은 데이터 신호들의 제 2 세트로 변환된다. 일부 실시형태들의 경우, 데이터 신호들의 제 2 세트가 싱글-엔디드(즉, 비-차동) 시그널링 기술들을 이용하여 제 2 내부 전도체(202) 및 전도성 차폐부(203)를 통해 송신될 수 있다. 예를 들어, 전도성 차폐부(203)의 전압은 제 2 내부 전도체(202)에 인가된 전압들에 대한 기준 전위로서 사용될 수 있다. 대안으로, 제 2 내부 전도체(202)의 전압은 전도성 차폐부(203)에 인가된 전압들에 대한 기준 전위로서 사용될 수 있다.
[0027]그에 따라서, 도 2에 도시된 트윈액스 송신 구성(200)은 2개의 내부 전도체들(201 및 202)을 이용한 차동 데이터 시그널링과 동시에 제 2 내부 전도체(202) 및 전도성 차폐부(203)를 이용한 싱글-엔디드 데이터 시그널링을 허용할 수 있다. 전도성 차폐부(203)를 송신 매체로서 이용하는 능력은, 예를 들어, 코액스(coax) 케이블들 및/또는 종래의 트윈액스 송신 기술들에 비해 추가 자유도를 제공한다.
[0028]이외에도, 도 2의 트윈액스 송신 구성(200)은 또한, 특히 더 빠른 데이터 속도로 송수신기 성능과 케이블 손실에 관한 요건들을 완화할 수 있다. 예를 들어, 트윈액스 케이블(210)의 대역폭이 W로 표기되고, 총 송신 전력이 P로 표기되고, 잡음 스펙트럼 밀도를 가진 부가적인 화이트 가우시안 잡음이 N0으로 표기되는 경우, 싱글-스트림 송신 기술들을 이용할 경우 달성가능한 데이터 레이트(R1)에 대한 상한은 R1=Wlog2(1+P/N0)으로 표현될 수 있다. 대조적으로, 본 실시형태들 중 일부에 따라서 2-스트림 송신 기술들을 이용할 경우(각각의 스트림이 절반의 전력으로 송신된다고 가정하고 스트림간 간섭을 무시함), 달성가능한 데이터 레이트(R2)에 대한 상한은 R2=2Wlog2(1+P/2N0)으로 표현될 수 있다. 따라서, 신호 대 잡음비(P/N0)가 높은 경우, R2>R1이다. 대안으로, 본 실시형태들 중 일부에 따른 송신 기술들은 낮은 수신기 잡음(N0) 및 동일 총 송신 전력(P)을 갖거나, 또는 낮은 총 송신 전력 및 동일 수신기 잡음을 가진 싱글-스트림 송신 기술들과 동일한 데이터 레이트(예를 들어, R2=R1)를 달성할 수 있다. 스트림간 간섭은 본 실시형태들 중 일부의 실제 구현들에 대해 송수신기 이득을 감소시킬 수 있고, 본 실시형태들 중 일부에 의해 송신된 데이터 신호들의 다수의 세트들의 무결성을 보존하기 위해서 간섭 억제 및/또는 소거 방식들이 사용될 수 있다.
[0029]일부 실시형태들의 경우, 도 2의 트윈액스 케이블(210)과 도 1의 트윈액스 케이블(110) 사이의 구조적 유사성들은, 본 실시형태들의 송신 기술들이 종래의 트윈액스 케이블들을 사용하는 기존의 네트워크들에 용이하게 적용되게 할 수 있다. 더욱이, 본 실시형태들에 따른 데이터 송신을 위해 전도성 차폐부(203)가 사용될 수 있고, 전도성 차폐부(203)는 또한, 내부 전도체들(201 및 202)을 외부 잡음과 간섭으로부터 차폐시킬 수 있다.
[0030]도 3은 일부 실시형태들에 따른 MIMO 송신 시스템(300)을 도시하는 집중 파라미터 모델이다. 시스템(300)은 트윈액스 케이블(210), 송신기(310), 및 수신기(320)를 포함한다. 트윈액스 케이블(210)은 제 1 내부 전도체(201), 제 2 내부 전도체(202), 및 전도성 차폐부(203)를 포함한다. 송신기(310)는 트윈액스 케이블(210)의 일 단부에 연결되고 수신기(320)는 트윈액스 케이블(210)의 다른 단부에 연결된다. 송신기(310)는 데이터 신호들을 수신기(320)에 송신하기 위한 전압원들(312 및 314)을 포함한다. 수신기(320)는 송신기(310)로부터 수신된 데이터 신호들을 검출하기 위한 검출기 회로들(322 및 324)을 포함한다.
[0031]동작 시, 송신기(310)는, 제 1 전압원(312)으로 하여금 제 1 내부 전도체(201)와 제 2 내부 전도체(202) 사이에서 제 1 전압(V12)을 생성하게 함으로써 제 1 데이터 신호를 송신할 수 있다. 송신기(310)는, 제 2 전압원(314)으로 하여금 제 2 내부 전도체(202)와 전도성 차폐부(203) 사이의 제 2 전압(V2S)을 생성하게 함으로써 제 2 데이터 신호를 송신할 수 있다. 수신기(320)는 전도체들(201-203)의 전압들을 검출함으로써 이러한 데이터 신호들을 수신한다. (예를 들어, 2개의 내부 전도체들(201 및 202)이 실질적으로 대칭인) 일부 실시형태들의 경우, 제 1 전압원(312)에 의해 송신된 데이터 신호들은 차동 신호일 수 있다. 그에 따라서, 제 1 검출기(322)는 제 1 내부 전도체(201)의 전압(V1)을 검출하고 제 2 내부 전도체(202)에서 검출된 전압(V2)을 가산(또는 감산)하여 제 1 데이터 신호를 복원할 수 있다. 제 2 검출기(324)는, 전도성 차폐부(203)의 전압(VS)에 대하여 제 2 내부 전도체(202)의 전압(V2)을 검출함으로써 제 2 내부 전도체(202) 및 전도성 차폐부(203)를 통해 송신된 제 2 데이터 신호를 복원할 수 있다.
[0032]도 3에 도시된 예시적인 실시형태에서, 제 2 내부 전도체(202)의 전압(V2)은 제 1 내부 전도체(201)의 전압(V1) 및/또는 전도성 차폐부(203)의 전압(VS)에 의해 영향을 받을 수 있다는 것을 주목한다. 그럼에도 불구하고, 적어도 2개의 자유도들이 여전히 시스템(300)을 이용하여 달성될 수 있다. 예를 들어, 송신기(310)가 전압원들(312 및 314) 둘 모두를 제어하기 때문에, 전도성 차폐부(203)의 전압(VS)이 제 2 내부 전도체(202)의 전압(V2)보다 더 낮은(또는 더 높은) 전위에서 유지되어, 전압 신호(V12)가 제 1 검출기(322)에 의해 검출되는 동안 전압 신호(V2S)가 제 2 검출기(324)에 의해 검출될 수 있도록 보장하기 위해서, 전압원(314)이 바이어싱될 수 있다. 일부 실시형태들에서, 전도성 차폐부(203)가 접지될 수 있다(예를 들어, VS=0). 대안으로, 송신기(310)는, 2개의 내부 전도체들(201 및 202)을 이용한 데이터의 송신이 제 2 내부 전도체(202)와 전도성 차폐부(203)를 이용한 데이터의 송신을 간섭하지 않는다는 것을 보장하기 위해서 전압원들(312 및 314) 각각을 선택적으로 제어할 수 있다.
[0033]일부 실시형태들의 경우, 데이터 신호들의 2개의 세트들 각각에 대해 상이한 파형들이 생성될 수 있다. 예를 들어, 제 1 데이터 신호는 기존의 트윈액스 시스템들과 역방향 호환가능성을 유지하기 위해서 2개의 내부 전도체들(201 및 202)을 기존의 기저대역 신호로서 이용하여 송신될 수 있는 반면, 제 2 데이터 신호는 다른 기술들을 이용하여(예를 들어, OFDM 심볼들을 이용하여) 제 2 내부 전도체(202)와 전도성 차폐부(203)를 이용하여 송신될 수 있다. 그에 따라서, 일부 실시형태들의 경우, 수신기(320)는 신호들 간의 혼선과 간섭을 소거하거나 억제하기 위해서 데이터 신호들의 2개의 세트들에서의 상이한 특징들을 활용할 수 있다. 다른 실시형태들의 경우, 데이터 신호들의 2개의 세트들이 기존의 기저대역 신호를 이용하여 송신될 수 있다. 어느 한 실시형태에서, 2개의 신호 스트림들의 파형들은, 주파수 영역에서, 그들의 에너지가 DC 주파수를 커버하도록 허용된다는 특성을 공유할 수 있다. 일부 통신 시스템들(이를 테면 DSL 및 파워라인 통신 시스템들)에서, 예를 들어, 전화 신호 및/또는 전력을 반송하는 다른 목적들을 위해서 DC에 가장 가까운 주파수 대역이 통상적으로 사용되기 때문에 데이터 신호들이 DC 주파수를 커버해서는 안 된다. 본 실시형태들 하에서, (DC를 포함한) 전체 대역폭이 데이터 시그널링을 위해 사용될 수 있다. 실제로, 주변 환경으로부터의 심한 간섭 가능성으로 인해 정보를 반송하기 위해서 DC 주파수를 이용하는 것이 바람직하지 않을 수 있다. 그러나, 본 실시형태들 하에서, 신호가 DC로 반송되는 것에도 불구하고, 다른 통신들에 대해 더 높은 간섭이 생성되지 않을 수 있다.
[0034]도 4는 다른 실시형태들에 따른 MINO 송신 시스템(400)의 블록도이다. MIMO 송신 시스템(400)은, MIMO 인코더(410), 송신기(420), 수신기(430) 및 MIMO 디코더(440)를 포함한다. 내부 전도체들(201 및 202)과 전도성 차폐부(203)를 포함한 트윈액스 케이블(210)이 송신기(420)와 수신기(430) 사이에 연결된다. 일부 실시형태들에서, 송신기(420)와 수신기(430)는, 트윈액스 케이블(210)을 통해 데이터 신호들을 송신도 하고 수신도 하도록 구성되는 송수신기들로 대체될 수 있다는 것을 주목한다. 이러한 구성은 트윈액스 케이블(210)을 통한 양방향 통신들을 허용할 수 있다.
[0035]도 5는 일부 실시형태들에 따른 트윈액스 케이블을 통해 MIMO 신호들을 통신하기 위한 예시적인 동작(500)을 도시하는 예시적인 흐름도이다. 예를 들어, 도 4를 참고하면, MIMO 인코더(410)는 먼저, 송신될 데이터의 세트(401)를 입력으로서 수신하고 데이터 세트(401)를 인코딩하여 2개의 데이터 서브세트들(402(1) 및 402(2))을 생성한다(510). 데이터의 세트(401)는, 예를 들어, 차동 신호 기술들을 이용한, 트윈액스 케이블(210)의 2개의 내부 전도체들(201 및 202)을 통한 송신을 위해 의도될 수 있다. 일부 실시형태들의 경우, MIMO 인코더(410)는 입력 데이터(401)를 2개의 데이터 서브세트(402(1) 및 402(2))로 분할할 수 있으며, 이 서브세트는 이후, 데이터 신호들의 2개의 별개 및/또는 병렬 세트들로서 트윈액스 케이블(210)을 통해 송신될 수 있다.
[0036]송신기(420)는 트윈액스 케이블(210)의 2개의 내부 전도체들(201 및 202)을 이용하여, MIMO-인코딩된 데이터의 제 1 서브세트(402(1))를 (예를 들어, 데이터 신호들의 제 1 세트로서) 송신한다(520). 상술된 바와 같이, 도 2 및 도 3에 대하여, 송신기(420)는 2개의 내부 전도체들(201 및 202) 사이에 전압(V12)을 인가함으로써 데이터 신호들의 제 1 세트를 (예를 들어, 차동 신호들로서) 송신할 수 있다. 송신기(420)는 추가로, 내부 전도체(202) 및 전도성 차폐부(203)를 이용하여 MIMO-인코딩된 데이터의 제 2 서브세트(402(2))를 (예를 들어, 데이터 신호들의 제 2 세트로서) 송신한다(530). 예를 들어, 도 2 및 도 3에 대하여 상술된 바와 같이, 송신기(420)는 데이터 신호들의 제 2 스트림을 (예를 들어, 싱글-엔디드 신호들로서) 송신하기 위해서 제 2 내부 전도체(202)와 전도성 차폐부(203) 사이에 제 2 전압 신호(V2S)를 인가할 수 있다. 일부 실시형태들의 경우, 데이터 신호들의 제 1 및 제 2 세트들이 동시에 송신될 수 있다.
[0037]수신기(430)는 트윈액스 케이블(210)의 내부 전도체들(201 및 202)을 통해, MIMO-인코딩된 데이터의 제 1 서브세트(403(1))를 (예를 들어, 데이터 신호들의 제 1 세트로서) 수신한다(540). 예를 들어, 도 3에 대하여 상술된 바와 같이, 수신기(430)는 제 1 및 제 2 내부 전도체들(201 및 202) 사이에 전압들을 샘플링함으로써 데이터의 제 1 서브세트(403(1))를 수신할 수 있다. 수신기(430)는 추가로, 트윈액스 케이블(210)의 내부 전도체(202) 및 전도성 차폐부(203)를 통해, MIMO-인코딩된 데이터의 제 2 서브세트(403(2))를 (예를 들어, 데이터 신호들의 제 2 세트로서) 수신한다(550). 예를 들어, 도 3에 대하여 상술된 바와 같이, 수신기(430)는 제 2 내부 전도체(202)와 전도성 차폐부(203) 사이에서 전압들을 샘플링함으로써 데이터의 제 2 서브세트(403(2))를 수신할 수 있다.
[0038]마지막으로, MIMO 디코더(440)는 2개의 MIMO-인코딩된 데이터 서브세트들(403(1) 및 403(2))을 디코딩하여 출력 데이터(404)의 세트를 생성한다(560). 예를 들어, MIMO 디코더(440)는 2개의 MIMO-인코딩된 데이터서브세트들(403(1) 및 403(2))을 조합하여 원래 송신된 데이터를 복원할 수 있다. 일부 실시형태들의 경우, MIMO 인코더(410) 및 MIMO 디코더(440)는 동일한 인코딩/디코딩 기술들을 이용하도록 미리구성될 수 있다. 대안으로, MIMO 인코더(410)는, 데이터 송신에 앞서서 또는 데이터 송신과 동시에, MIMO 디코더(440)에 디코딩 명령들을 송신할 수 있다.
[0039]도 4 및 도 5에 대하여 상술된 바와 같이, MIMO 시스템(400)은 많은 기존의 트윈액스 응용들의 프런트 엔드에 회로소자를 대체 및/또는 추가함으로써 구현될 수 있다. 그에 따라, MIMO 시스템(400)은 기존의 트윈액스 통신 시스템들의 데이터 속도를 증가시키기 위한 저비용 기술을 제공할 수 있다.
[0040]도 6은 다른 실시형태들에 따른 트윈액스 케이블(210)에 대한 MIMO 송신 구성(600)의 단면도이다. 상술된 바와 같이, 트윈액스 케이블(210)은 제 1 및 제 2 내부 전도체들(201 및 202), 전도성 차폐부(203)를 포함한다. 더욱이, 제 1 전압원(604)이 제 1 내부 전도체(201)와 전도성 차폐부(203) 사이에 연결되고, 제 2 전압원(605)이 제 2 내부 전도체(202)와 전도성 차폐부(203) 사이에 연결된다.
[0041]데이터 신호들의 제 1 세트는, 제 1 전압원(604)를 이용하여, 예를 들어, 제 1 내부 전도체(201)와 전도성 차폐부(203) 사이에 제 1 전압(V1S)을 인가함으로써, 제 1 내부 전도체(201)와 전도성 차폐부(203)를 통해 송신될 수 있다. 데이터 신호들의 제 2 세트는, 제 2 전압원(605)를 이용하여, 예를 들어, 제 2 내부 전도체(202)와 전도성 차폐부(203) 사이에 제 2 전압(V2S)을 인가함으로써, 제 2 내부 전도체(202)와 전도성 차폐부(203)를 통해 송신될 수 있다.
[0042]일부 실시형태들의 경우, 전도성 차폐부(203)는 제 1 및 제 2 내부 전도체들(201 및 202) 각각을 통해 송신된 데이터 신호들의 공통 리턴 경로로서 사용될 수 있다. 내부 전도체들(201 및 202)이 전도성 차폐부(203)에 대하여 대칭이 아닐 수 있더라도, 데이터 신호들의 2개의 스트림들의 송신 경로들은 그럼에도 불구하고 대칭이다. 이는, 도 6의 송신 구성(600)을 이용하여 트윈액스 케이블(210)을 통해 2개의 병렬 데이터 신호들을 송신하는 경우 임피던스 매칭을 더 용이하게 한다.
[0043]더욱이, 제 1 내부 전도체(201)와 전도성 차폐부(203)를 통해 송신된 데이터는 싱글-엔디드 데이터 신호들로서 나타내어질 수 있다. 유사하게, 제 2 내부 전도체(202)와 전도성 차폐부(203)를 통해 송신된 데이터는 또한 싱글-엔디드 데이터 신호들로 나타내어질 수 있다. 이와 같이, 일부 실시형태들의 경우, 전도성 차폐부(203)의 전압은 접지로 고정될 수 있는데, 이것이 제 1 및 제 2 내부 전도체들(201 및 202) 각각에서의 전압들에 대해 기준 전위로서 역할을 할 수 있기 때문이다. 이는, 데이터 신호 송신을 위해 전도성 차폐부(203)를 이용할 경우 추가의 자유도를 허용할 수 있다. 예를 들어, 송신 구성(600)은 데이터 신호들의 실질적으로 대칭인 2개의 세트들을 동시에 송신할 수 있고, 따라서, 종래의 트윈액스 케이블 송신 기술들과 비교하여 통신들의 데이터 레이트가 증가한다. 이외에도, 송신 구성(600)은 또한, 송수신기 성능 및 케이블 손실, 특히 낮은 데이터 레이트들(예를 들어, 도 2에 대하여 상술된 바와 같음)에 관한 요건들을 완화시킬 수 있다.
[0044]상술된 송신 모드들에 대한 컷오프 주파수가 0(예를 들어, DC)인 것으로 가정된다는 것을 주목한다. 전도성 차폐부와 내부 전도체들(201 또는 202) 중 적어도 하나를 사용하는 데이터 송신들의 경우 더 높은 주파수들에서 다수의 송신 모드들이 존재할 수 있다. 더 높은 주파수에서, 다수의 데이터 신호들이 전기장과 자기장의 상이한 방향들로 케이블(210)을 통해 동시에 송신될 수 있다. 이와 같이, 일부 실시형태들의 경우, 본원에 설명된 데이터 송신 기술들 중 하나 또는 그 초과의 것이 동축("코액스") 케이블들에 적용될 수 있다.
[0045]예를 들어, 코액스 케이블들(그리고, 또한 트윈액스 케이블(210)의 내부 전도체들(201 또는 202) 중 하나와 전도성 차폐부(203) 사이의 데이터 채널의 경우)에서, 저 주파수(예를 들어, 최대 수 기가헤르쯔)에서 송신된 데이터의 경우, 대응하는 신호 파는 횡전자기(TEM; transverse electric magnetic) 모드에서 주로 전파한다. 이는, 전기장 및 자기장 둘 모두가 전파 방향과 직교하는 것을 의미한다. 그러나, 상기 특정 컷오프 주파수, 횡 전기(TE) 모드 또는 횡 자기(TM) 모드는 또한 도파관에서의 모드들과 비슷한 방식으로 전파할 수 있다. 종래의 데이터 송신 기술들의 경우, 컷오프 주파수보다 높은 신호들을 송신하는 것은 통상적으로 바람직하지 않은데, 다수의 모드들이 전파를 위한 상이한 위상 속도들을 가짐으로써 서로 간섭하게 할 수 있기 때문이다. 그러나, 이러한 간섭을 억제하고 소거하는 진화된 수신기 기술들을 이용할 경우, 이러한 고차 모드들이 데이터 신호들을 신뢰할 수 있게 송신하기 위해 사용될 수 있다.
[0046]앞의 실시형태들은 트윈액스 케이블들로 제한되지 않는다는 것을 주목해야한다. 예를 들어, 본원에 설명된 MIMO 송신 기술들은 트리-액스 및/또는 쿼드-액스 케이블들에 적용될 수 있다. 더욱이, N개의 내부 전도체들을 갖는 케이블을 가정하면, 본원에 설명된 송신 기술들은 케이블의 전도성 차폐부를 추가 전도체로서 (예를 들어, 송신 또는 리턴 경로로서) 레버리지함으로써 N개의 동시 데이터 신호들을 송신하는 것을 고려한다. 예를 들어, 도 2에 도시된 실시형태는 N개의 내부 전도체들을 이용하여 N-1개의 동시 데이터 신호들을 송신하도록 확장될 수 있음으로써, N번째 내부 전도체 및 전도성 차폐부를 이용하여 추가 데이터 신호가 추가로 송신된다. 유사하게, 도 6에 도시된 실시형태는, 각각의 데이터 신호를 송신하기 위해서 전도성 차폐부 및 N개의 내부 전도체들 중 각각의 것을 이용하여, N개의 데이터 신호들을 동시에 송신하도록 확장될 수 있다.
[0047]상술된 실시형태들에서, 트윈액스 케이블(210)의 내부 전도체들(201 및 202)은 서로에 대하여 매우 근접해 있을 수 있다. 이와 같이, 데이터의 2개의 스트림들을 동시에 송신할 경우 채널들 사이에 혼선이 도입될 수 있다. 그러나, 진화된 수신기 및/또는 송신기 기술들은 이러한 혼선을 효과적으로 억제하거나, 또는 심지어 제거할 수 있다. 이러한 수신기-측 기술들의 예들은 SIC(successive interference cancellation) 및 LMMSE(linear minimum-mean-square-error)를 포함한다. 이외에도, 송신기는 기준 신호를 수신기에 제공할 수 있다.
[0048]보다 구체적으로, 수신기(430)로부터 송신기(420)로의 2개의 신호 스트림들의 달성가능한 레이트들 및/또는 채널 조건들에 대한 피드백이 제공될 수 있다. 이 피드백은 송신기(420)에 의해 사용되는 패킷 포맷으로서 및/또는 채널 품질의 표시자로서 제공될 수 있다. 피드백은 또한 2개의 스트림들 사이의 상대적 위상에 대한 정보를 포함할 수 있다. 적절하게 선택된 상대적 위상은 스트림간 간섭, 또는 스트림들 사이의 혼선을 감소시킬 수 있다. 동일한 채널 조건들 하에서, 상이한 능력들을 가진 수신기들(430)(예를 들어, SIC 수신기 및 LMMSE 등화기 수신기)은 상이한 달성가능한 레이트들을 송신기(420)로 리포트할 수 있다. 이는 심지어, SIC 수신기에 의해 수행된 디코딩의 순서 때문에 동일한 시스템과 대칭적인 데이터 신호들(예를 들어, 각각의 데이터 신호가 하나의 내부 전도체 및 전도성 차폐부를 이용하여 송신됨)에 대한 경우일 수도 있다. OFDM 파형이 하나 또는 다수의 신호 스트림들을 위해 사용되는 경우(OFDM 파형은 다수의 부대역들로 구성됨), 피드백은 각각의 부대역에 대한 2개의 스트림들 사이의 상대적인 위상과 각각의 스트림의 채널 품질에 대한 정보를 포함할 수 있다.
[0049]도 7a는, 일부 실시형태들에 따른, 트위스티드 페어들(750 및 760)의 세트를 포함하는 케이블에 대한 MIMO 송신 구성(700A)을 도시한다. 제 1 트위스티드 페어(750)는 전도체들(701 및 702)을 포함하고, 제 2 트위스티드 페어(760)는 전도체들(703 및 704)을 포함한다. 트위스티드 페어들(750 및 760)은 송신기(710)와 수신기(720) 사이에 연결된다. 송신기(710)는 다수의 전압원들(712, 714 및 716)을 포함한다. 일부 실시형태들의 경우, 제 1 전압원(712)이 전도체들(701 및 702)에 연결되고, 제 2 전압원(714)이 전도체들(701 및 703)에 연결되고, 제 3 전압원(716)이 전도체들(701 및 704)에 연결된다. 수신기(720)는 다수의 검출기 회로들(722, 724 및 726)을 포함한다. 일부 실시형태들의 경우, 제 1 검출기(722)가 전도체들(701 및 702)에 연결되고, 제 2 검출기(724)가 전도체들(701 및 703)에 연결되고, 제 3 검출기(726)가 전도체들(701 및 704)에 연결된다.
[0050]데이터 신호들의 제 1 세트(예를 들어, 데이터의 제 1 서브세트에 대응함)는 제 1 전압원(712)에 의해 생성될 수 있고 (예를 들어, 전도체들(701 및 702)을 경유하여) 제 1 트위스티드 페어(750)를 통해 송신될 수 있다. 보다 구체적으로, 제 1 전압원(712)은 전도체들(701 및 702) 양단에 제 1 전압(V1)을 인가할 수 있다. 이와 같이, 제 1 전압(V1)은 데이터 신호들의 제 1 세트로 변환된다. 제 1 검출기(722)는, 제 1 부하 임피던스(Z1) 양단에 걸쳐 전류 및/또는 전압을 검출함으로써, 전도체들(701 및 702)을 통해, 데이터 신호들의 제 1 세트를 수신할 수 있다. 이후, 제 1 검출기(722)는 검출된 전류(들) 및/또는 전압(들)에 기초하여 제 1 데이터 스트림을 복원할 수 있다. (예를 들어, 전도체들(701 및 702)가 실질적으로 대칭인)일부 실시형태들의 경우, 데이터의 제 1 서브세트가 차동 시그널링 기술들을 이용하여 트위스티드 페어(750)에서 송신될 수 있다.
[0051]데이터 신호들의 제 2 세트(예를 들어, 데이터의 제 2 서브세트에 대응함)는 제 2 전압원(714)에 의해 생성될 수 있고 전도체들(701 및 703)을 통해 송신될 수 있다. 구체적으로, 제 2 전압원(714)은 전도체들(701 및 703) 양단에 제 2 전압(V2)을 인가할 수 있다. 이와 같이, 제 2 전압(V2)은 데이터 신호들의 제 2 세트로 변환된다. 제 2 검출기(724)는, 제 2 부하 임피던스(Z2) 양단에 걸쳐 전류 및/또는 전압을 검출함으로써, 전도체들(701 및 703)을 통해, 데이터 신호들의 제 2 세트를 수신할 수 있다. 이후, 제 2 검출기(724)는 검출된 전류(들) 및/또는 전압(들)에 기초하여 제 2 데이터 스트림을 복원할 수 있다. 일부 실시형태들의 경우, 제 2 전압원(714)은 제 1 트위스티드 페어(750)(즉, 전도체(701))의 전도체들 중 하나와 제 2 트위스티드 페어(760)(즉, 전도체(703))의 전도체들 중 하나를 이용하여 데이터 신호들을 송신한다.
[0052]데이터 신호들의 제 3 세트(예를 들어, 데이터의 제 3 서브세트에 대응함)는 제 3 전압원(716)에 의해 생성될 수 있고 전도체들(701 및 704)을 통해 송신될 수 있다. 구체적으로, 제 3 전압원(716)은 전도체들(701 및 704) 양단에 제 3 전압(V3)을 인가할 수 있다. 이와 같이, 제 3 전압(V3)은 데이터 신호들의 제 3 세트로 변환된다. 제 3 검출기(726)는, 제 3 부하 임피던스(Z3) 양단에 걸쳐 전류 및/또는 전압을 검출함으로써, 전도체들(701 및 704)을 통해, 데이터 신호들의 제 3 세트를 수신할 수 있다. 이후, 제 3 검출기(726)는 검출된 전류(들) 및/또는 전압(들)에 기초하여 제 3 데이터 스트림을 복원할 수 있다. 일부 실시형태들의 경우, 제 3 전압원(716)은 제 1 트위스티드 페어(750)(즉, 전도체(701))의 공유된 전도체와 제 2 트위스티드 페어(760)(즉, 전도체(704))의 나머지 전도체를 이용하여 데이터 신호들을 송신한다.
[0053]전도체(701)가 3개의 전압원들(712, 714 및 716) 모두에 의해 공유(즉, 연결)되기 때문에, 전도체(701)의 전압 레벨은, 이들의 개별적인 데이터 신호들을 생성하기 위해서 전압원들(712, 714 및 716) 각각에 의해 공통 기준 전압으로 사용될 수 있다. 일부 실시형태들의 경우, 전도체(701)는 접지될 수 있다. 다른 실시형태들의 경우, 송신기(710)는, 하나의 전압원에 의한 데이터 송신이 다른 전압원들 중 임의의 전압원에 의한 데이터의 송신을 간섭하지 않는 것을 보장하기 위해서, 전압원들(712, 714 및 716) 각각을 선택적으로 제어하기 위한 회로소자를 포함할 수 있다.
[0054]전도체들(701-704)을 개별 송신선들로서 다루는 것은, 예를 들어, 종래의 트위스티드 페어 송신 기술들과 비교하여 추가적인 자유도(예를 들어, 최대 3개의 데이터 신호들까지 동시에 송신되게 허용함)를 제공한다. 더욱이, 본원에 설명된 트위스티드 페어들 케이블들과 종래 기술의 실시형태들 사이의 구조적 유사성들은, 본 실시형태들이 종래의 트위스티드-페어 케이블들(예를 들어, 카테고리 5 및/또는 카테고리 6 케이블들)을 사용하는 기존의 네트워크들에 용이하게 적용될 수 있게 할 수 있다.
[0055]상술된 실시형태들에서, 트위스티드 페어들(750 및 760)의 전도체들(701-704)은 서로에 대해 매우 근접하게 있을 수 있다. 따라서, 다수의 데이터 스트림들을 동시에 송신할 경우 채널들 사이에 혼선이 도입될 수 있다. 더욱이, 신호 반사들이 또한 전도체들(701-704)과 송신기(710) 및/또는 수신기(720) 간의 연결들에서 도입될 수 있다. 따라서, 일부 실시형태들의 경우, 송신기(710) 및/또는 수신기(720)는 이러한 신호 간섭의 원인들을 완화시키기 위한 임피던스 매칭 회로소자를 포함할 수 있다.
[0056]예를 들어, 도 7b의 구성(700B)에 도시된 바와 같이, 수신기(720)는 전도체들(701-704)에서의 반사들 및/또는 혼선을 완화시키기 위해 사용될 수 있는 추가적인 부하 임피던스들(727-729)을 포함할 수 있다. 구체적으로, 부하(727)는 Z12의 임피던스 값을 갖고 전도체(702)와 전도체(703) 사이에 연결되고, 부하(728)는 Z23의 임피던스 값을 갖고 전도체(703)와 전도체(704) 사이에 연결되고, 부하(729)는 Z13의 임피던스 값을 갖고, 전도체(702)와 전도체(704) 사이에 연결된다. 이러한 부하 임피던스들(727-729)이, 검출기 회로들(722, 724 및 726)과 연관된 임피던스들과 협력하여, 전도체들(701-704)과 연관된 입력 임피던스들에 수신기(720)의 임피던스를 매칭시키기 위해 사용될 수 있다.
[0057]임피던스 매칭 이외에도, 진화된 수신기 및/또는 송신기 기술들이 전도체들 사이의 혼선을 효율적으로 억제하거나 또는 심지어 제거할 수 있다. 이러한 수신기-측 기술들의 실시예들은 SIC(successive interference cancellation)와 LMMSE(linear minimum-mean-square-error)를 포함한다. 이외에도, 송신기(710)는 외부 잡음 또는 간섭을 검출하고 완화시키기 위해서 기준 신호를 수신기(720)에 제공할 수 있다.
[0058]본 실시형태들은 단지 간결성을 위해서 2개의 트위스티드 페어들(예를 들어, 트위스티드 페어들(750 및 760))로 구성된 케이블들에 대하여 설명되었다는 것을 주목해야한다. 본원에 설명된 인핸스드 MIMO 송신 기술들은 임의의 N개의 트위스티드 페어들에 걸쳐서 용이하게 적용될 수 있다. 예를 들어, 구성들(700A 및 700B)은 (예를 들어, N개의 트위스티드 페어들을 포함하는 2N개의 개별 전도체들을 이용하여(여기서, 전도체들 중 하나가 공유됨)) N개의 트위스티드 페어들에 걸쳐서 2N-1개의 데이터 스트림들을 송신하기 위해 쉽게 확장될 수 있다. 더욱이, N개의 트위스티드 페어들이 하나 또는 다수의 케이블들에 물리적으로 패키징될 수 있다.
[0059]도 8은 트위스티드 페어들을 사용하는 MIMO 데이터 송신 시스템(800)의 실시형태를 도시하는 블록도이다. 시스템(800)은 MIMO 인코더(810), 송신기(820), 수신기(830), 및 MIMO 디코더(840)를 포함한다. 트위스티드 페어들(750 및 760)이 송신기(820)와 수신기(830) 사이에 연결된다. 도 9a 및 도 9b는, 일부 실시형태들에 따른, 인핸스드 MIMO 신호들을 트위스티드 페어들의 세트를 통해 교환하기 위한 예시적인 동작들(900 및 901)을 도시하는 예시적인 흐름도들이다. 도 9a 및 도 9b는 도 8의 시스템(800)을 참고로 하여 아래에 설명된다.
[0060]MIMO 인코더(810)는 처음에 N개의 트위스티드 페어들을 통해 송신되는 입력 데이터(801)의 N개의 데이터 스트림들을 수신한다(910). 특정 실시예에서, MIMO 인코더(810)는, 트위스티드 페어들(750 및 760)을 통해 각각 송신되도록 의도되는 2개의 데이터 스트림들(801(1) 및 801(2))을 수신할 수 있다. 일부 실시형태들의 경우, N개의 데이터 스트림들 각각은 (예를 들어, 차동 시그널링을 이용하여) N개의 트위스티드 페어들 중 개별 트위스티드 페어를 통해 송신되도록 의도되는 차동 데이터 신호에 대응할 수 있다. 이후, MIMO 인코더(810)는 N개의 데이터 스트림들을 M개의 인핸스드-MIMO(EM; enhanced-MIMO) 데이터 스트림들로 인코딩(예를 들어, 변환)한다(920). 일부 실시형태들의 경우, M=2N-1이다. 예를 들어, MIMO 인코더(810)는 2개의 수신된 데이터 스트림들(801(1) 및 801(2))을 3개의 EM 데이터 스트림들(802(1)-802(3))로 인코딩할 수 있다.
[0061]송신기(820)는 공통 전도체와, 나머지 2N-1개의 전도체들 중 개별 전도체를 이용하여 EM 데이터를 송신한다(930). 보다 구체적으로, 송신기(820)는 전도체들(701-704) 양단에 대응하는 수의 전압들을 인가함으로써 EM 데이터를 나타내는 데이터 신호들을 생성할 수 있다. 일부 실시형태들의 경우, 전도체들(701-704) 중 하나의 전압 레벨은 나머지 3개의 전도체들을 바이어싱하기 위한 공통 기준 전위로서 사용될 수 있다. 예를 들어, 송신기(820)는, 전도체(701)와 나머지 전도체들(702-704) 각각 사이에 각각의 전압 바이어스들을 인가함으로써 3개의 EM 데이터 스트림들(802(1)-802(3))을 송신할 수 있다.
[0062]수신기(830)는 N개의 트위스티드 페어들을 통해 M개의 EM 데이터 신호들을 수신한다(940). 보다 구체적으로, 수신기(830)는 전도체들(701-704)을 통해 송신된 전류들 및/또는 전압들을 검출(예를 들어, 샘플링)함으로써 M개의 EM 데이터 스트림들을 복원할 수 있다. 일부 실시형태들의 경우, 나머지 3개의 전도체들의 전압들을 결정하기 위해서 전도체들(701-704) 중 하나의 전압 레벨이 기준 전위로서 사용될 수 있다. 예를 들어, 수신기(830)는, 전도체(701)와 나머지 전도체들(702-704) 각각 사이에서 각각의 전압차들을 검출함으로써 3개의 EM 데이터 스트림들(803(1)-803(3))을 수신할 수 있다.
[0063]MIMO 디코더(840)는 M개의 수신된 데이터 스트림들을, N개의 데이터 스트림들로서 그의 원래 형태로 디코딩(예를 들어, 변환)하고(950), 추가 프로세싱을 위해 디코딩된 데이터 스트림들을 출력한다(960). 예를 들어, MIMO 디코더(840)는 2개의 원래 데이터 스트림들(804(1) 및 804(2))을 나타내는 EM 데이터(803(1)-803(3))의 3개의 병렬 스트림들을 수신할 수 있다. 즉, 3개의 EM 데이터 스트림들(803(1)-803(3))은 원래는, 단지 데이터의 2개의 개별 스트림들로만 송신되도록 의도되었다. 이와 같이, MIMO 디코더(840)는 원래의 2개의 데이터 스트림들(804(1) 및 804(2))(이 원래의 2개의 데이터 스트림들(804(1) 및 804(2))로부터 3개의 EM 데이터 스트림들(803(1)-803(3))이 인코딩되었음)을 재구성할 수 있다.
[0064]일부 실시형태들에서, 송신기(820) 및 수신기(830)가, 전도체들(701-704)을 통해 데이터 신호들을 송신도 하고 수신도 하도록 구성되는 송수신기들(즉, 송수신기들)로 대체될 수 있다는 것을 주목한다. 이러한 구성은 전도체들(701-704)을 통한 양방향 통신들을 허용할 수 있다. 더욱이, 상술된 시스템(800)은 많은 기존의 트위스티드-페어 케이블(예를 들어, Cat 5 및/또는 Cat 6) 응용들의 프런트-엔드에 추가 회로소자를 대체하거나 또는 추가함으로써 구현될 수 있다. 그에 따라, 시스템(800)은 기존의 트위스티드 페어-기반 통신 시스템들의 데이터 레이트를 증가시키는 저비용의 대안을 제공할 수 있다.
[0065]도 10은 도 8에 도시된 MIMO 데이터 송신 시스템(800)의 보다 상세한 실시형태를 도시하는 블록도이다. 시스템(1000)은 트위스티드 페어들(750 및 760)의 일 단부에 연결된 다수의 송신기들(1012, 1014 및 1016)과, 트위스티드 페어들(750 및 760)의 일 단부에 연결된 다수의 수신기들(1022, 1024 및 1026)을 포함한다. 구체적으로, 제 1 송신기(1012) 및 제 1 수신기(1022)는 전도체들(701 및 702)에 연결되고, 제 2 송신기(1014) 및 제 2 수신기(1024)는 전도체들(701 및 703)에 연결되고, 제 3 송신기(1016) 및 제 3 수신기(1026)는 전도체들(701 및 704)에 연결된다.
[0066]동작 시, 송신기들(1012, 1014 및 1016)은 각각 데이터 스트림들(Data_1, Data_2, 및 Data_3)을 수신하고, 수신된 데이터 스트림들을 나타내는 데이터 신호들을 전도체들(701-704)을 통해 출력한다. 예를 들어, 데이터 스트림들(Data_1, Data_2, 및 Data_3)은 MIMO 인코더(미도시)에 의해 인코딩된 EM 데이터 스트림들에 대응할 수 있다. 일부 실시형태들의 경우, 송신기들(1012, 1014 및 1016) 각각은 수신된 데이터 스트림을 트위스티드 페어 케이블 전도체들의 세트로 변환할 수 있는 변압기(예를 들어, 발룬 변압기)에 대응할 수 있다. 예를 들어, 제 1 송신기(1012)는 전도체들(701 및 702)을 통해 데이터 스트림(Data_1)을 송신할 수 있고, 제 2 송신기(1014)는 전도체들(701 및 703)을 통해 데이터 스트림(Data_2)을 송신할 수 있고, 제 3 송신기(1016)는 전도체들(701 및 704)을 통해 데이터 스트림(Data_3)을 송신할 수 있다.
[0067]수신기들(1022, 1024 및 1026)은, 전도체들(701-704)에 의해 반송된 데이터 신호들을 샘플링함으로써, 각각 데이터 스트림들(Data_1, Data_2, 및 Data_3)을 복원하도록 구성된다. 일부 실시형태들의 경우, 수신기들(1022, 1024 및 1026) 각각은, 트위스티드-페어 케이블 전도체들의 세트를 통해 수신된 데이터 신호를 대응하는 데이터 스트림으로 변환할 수 있는 변압기에 대응할 수 있다. 예를 들어, 제 1 수신기(1022)는 전도체들(701 및 702)로부터 데이터 스트림(Data_1)을 복원할 수 있고, 제 2 수신기(1024)는 전도체들(701 및 703)로부터 데이터 스트림(Data_2)을 복원할 수 있고, 제 3 수신기(1026)는 전도체들(701 및 704)로부터 데이터 스트림(Data_3)을 복원할 수 있다.
[0068]도 11은 도 8에 도시된 MIMO 데이터 송신 시스템(800)의 다른 실시형태를 도시하는 블록도이다. 보다 구체적으로, 시스템(1100)은 도 10에 도시된 시스템(1000)에 대한 대안적인 구성을 나타낸다. 예를 들어, 시스템(1100)은 전도체들(701 및 702)에 연결된 제 1 송신기(1112) 및 제 1 수신기(1122), 전도체들(702 및 703)에 연결된 제 2 송신기(1114) 및 제 2 수신기(1124), 및 전도체들(703 및 704)에 연결된 제 3 송신기(1116) 및 제 3 수신기(1126)를 포함한다.
[0069]도 10을 참고하여 상술된 바와 같이, 송신기들(1112, 1114 및 1116)과 수신기들(1122, 1124 및 1126) 각각이 변압기에 대응한다. 구체적으로, 제 1 송신기(1112)는 전도체들(701 및 702)을 통해 데이터 스트림(Data_1)을 송신할 수 있고, 제 2 송신기(1114)는 전도체들(702 및 703)을 통해 데이터 스트림(Data_2)을 송신할 수 있고, 제 3 송신기(1116)는 전도체들(703 및 704)을 통해 데이터 스트림(Data_3)을 송신할 수 있다. 유사하게, 제 1 수신기(1122)는 전도체들(701 및 702)로부터 데이터 스트림(Data_1)을 복원할 수 있고, 제 2 수신기(1124)는 전도체들(702 및 703)로부터 데이터 스트림(Data_2)을 복원할 수 있고, 제 3 수신기(1116)는 전도체들(703 및 704)로부터 데이터 스트림(Data_3)을 복원할 수 있다.
[0070]도 10에 도시된 시스템(1000)과는 대조적으로, 하나의 전도체(701-704)가 시스템(1100) 내 나머지 전도체들에 대한 공통 기준 전위로서 사용되지 않는다는 것을 주목해야 한다.
[0071]도 12는 일부 실시형태들에 따른 MIMO 송수신기(1200)의 블록도이다. 송수신기(1200)는 케이블 인터페이스(1210), 플랫폼 인터페이스(1220), 로컬 프로세서(1230), 및 메모리(1240)를 포함한다. 케이블 인터페이스(1210)가 프로세서(1230)에 연결되고 프로세서(1230)에 의해 규정된 방식으로 데이터 케이블(예를 들어, 트윈액스 또는 트위스티드 페어)을 통해 데이터 신호들을 송신하고/하거나 수신하는 데에 사용될 수 있다. 플랫폼 인터페이스(1220)가 또한 프로세서(1230)에 연결되고 (예를 들어, PCIe 링크를 통해) 컴퓨팅 플랫폼으로 그리고/또는 컴퓨팅 플랫폼으로부터 데이터를 통신하기 위해 사용될 수 있다.
[0072]메모리(1240)는 인코딩될 그리고/또는 디코딩될 데이터를 일시적으로 버퍼링하기 위해 사용될 수 있는 데이터 스토어(1242)를 포함할 수 있다. 더욱이, 메모리(1240)는 또한, 다음 소프트웨어 모듈들:
●데이터 케이블을 통해 MIMO-기반 송신용으로 발신 데이터를 인코딩하는 MIMO 인코딩 모듈(1244); 및
●데이터 케이블을 통해 수신되는 MIMO-인코딩된 데이터 신호들을 디코딩하는 MIMO 디코딩 모듈(1246)
을 저장할 수 있는 비일시적 컴퓨터-판독가능 저장 매체(예를 들어, 하나 또는 그보다 많은 비휘발성 메모리 엘리먼트들, 이를 테면, EPROM, EEPROM, 플래시 메모리, 하드 드라이브 등)를 포함할 수 있다.
각각의 소프트웨어 모듈은, 로컬 프로세서(1230)에 의해 실행될 경우, 송수신기(1200)로 하여금 대응하는 기능을 수행하게 할 수 있는 명령들을 포함할 수 있다. 이와 같이, 메모리(1240)의 비일시적 컴퓨터 판독가능 저장 매체는 도 5 및 도 9a 및 도 9b에 대하여 설명된 동작들의 전부 또는 일부를 수행하기 위한 명령들을 포함할 수 있다.
[0073]메모리(1240)에 연결되는 로컬 프로세서(1230)는, 송수신기(1200)에 (예를 들어, 메모리(1240) 내에) 저장된 하나 또는 그보다 많은 소프트웨어 프로그램들의 명령들의 스크립트들을 실행할 수 있는 임의의 적절한 프로세서일 수 있다. 예를 들어, 프로세서(1230)는 MIMO 인코딩 모듈(1244) 및/또는 MIMO 디코딩 모듈(1246)을 실행할 수 있다.
[0074]MIMO 인코딩 모듈(1244)은 데이터 케이블을 통해 송신될 데이터 신호들을 인코딩하는 로컬 프로세서(1230)에 의해 실행될 수 있다. 예를 들어, 로컬 프로세서(1230)에 의해 실행될 때, MIMO 인코딩 모듈(1244)은 데이터 케이블을 통해 송신될 데이터의 세트를 (예를 들어, 컴퓨팅 플랫폼으로부터) 수신할 수 있고, 다수의 데이터 서브세트들을 생성하기 위해 데이터 세트를 인코딩한다. 일부 실시형태들의 경우, MIMO 인코딩 모듈(1244)의 실행 시, 프로세서(1230)는 데이터 신호들의 복수의 별개 및/또는 병렬 세트들로서 데이터 케이블을 통해 송신될 수신 데이터 세트를 분할할 수 있다. MIMO 인코딩 모듈(1244)의 실행 시, 프로세서(1230)는 이후, 데이터 케이블의 적어도 하나의 전도성 엘리먼트가 데이터 신호들 중 2개 또는 그보다 많은 신호의 송신 시에 동시에 (예를 들어, 도 5 및 도 9a 및 도 9b에 대하여 상술된 바와 같음) 사용되도록, 데이터 신호들을 데이터 케이블 상에서 송신할 수 있다.
[0075]MIMO 디코딩 모듈(1246)은 데이터 케이블로부터 수신된 데이터를 디코딩할 로컬 프로세서(1230)에 의해 실행될 수 있다. 예를 들어, 로컬 프로세서(1230)에 의해 실행될 때, MIMO 디코딩 모듈(1246)이 데이터 케이블을 통해, 동시에, 복수의 데이터 신호들을 수신할 수 있고, 데이터 신호들을 디코딩하여 원래 송신된 데이터 세트를 복원한다. 일부 실시형태들의 경우, MIMO 디코딩 모듈(1246)의 실행 시, 프로세서(1230)는 데이터 케이블의 전도성 엘리먼트들 각각의 양단에 걸린 전압들을 샘플링함으로써 데이터 신호들을 수신할 수 있으며, (예를 들어, 도 5 및 도 9a 및 도 9b에 대하여 설명된 바와 같이) 2개 또는 그보다 많은 데이터 신호들과 연관된 전압들을 결정하기 위해서 전도성 엘리먼트들 중 적어도 하나의 전압이 공통 기준 전위로서 사용된다. 프로세서(1230)는 이후, MIMO 디코딩 모듈(1246)의 실행 시, 원래의 데이터 세트를 복원하기 위해서 MIMO 인코딩 모듈(1244)에 의해 사용되는 인코딩 알고리즘에 따라서, 수신된 데이터 신호들을 결합할 수 있다.
[0076]예시적인 실시형태들에 대하여 본원에 설명된 다양한 신호 송신 기술들은 종래의 데이터 송신 기술들보다, 데이터 케이블들에 더 높은 데이터 레이트들을 제공할 수 있다. 이외에도, 본 실시형태들의 적어도 일부는, 더 느린 데이터 레이트들로 송신할 경우 송수신기 성능 및/또는 케이블 손실에 더욱 완화된 요건들을 허용할 수 있다. 본 실시형태들은 기존의 하드웨어 인프라구조를 거의 변경시키지 않고 기존 데이터 통신 시스템들로 구현될 수 있다.
[0077]앞의 명세서에서, 본 실시형태들이 그의 특정 예시적인 실시형태들에 대하여 설명되었다. 그러나, 첨부된 청구범위들에서 제시된 바와 같은 본 개시물의 더욱 광범위한 범위로부터 벗어나지 않고 본 개시물에 다양한 수정들 및 변화들이 이루어질 수 있다는 것이 명백할 것이다. 명세서 및 도면들은, 그에 따라서, 제한적인 의미보다는 예시적인 의미인 것으로 간주된다. 예를 들어, 도 5 및 도 9a 및 도 9b의 흐름도들에 도시된 방법 단계들은 다른 적절한 순서들로 수행될 수 있고, 다수의 단계들이 하나의 단계에 결합될 수 있고, 그리고/또는 일부 단계들이 생략될 수 있다.

Claims (58)

  1. 적어도 제 1 내부 전도체, 제 2 내부 전도체, 및 외부 전도성 차폐부를 포함하는 케이블을 통해 데이터 통신을 하는 방법으로서,
    상기 제 2 내부 전도체를 이용하지 않고 상기 전도성 차폐부와 상기 제 1 내부 전도체를 이용하여 수신기에 제 1 데이터 신호를 송신하는 단계; 및
    적어도 상기 제 2 내부 전도체를 이용하여 상기 수신기에 제 2 데이터 신호를 송신하는 단계를 포함하는,
    적어도 제 1 내부 전도체, 제 2 내부 전도체, 및 외부 전도성 차폐부를 포함하는 케이블을 통해 데이터 통신을 하는 방법.
  2. 제 1 항에 있어서,
    상기 제 1 데이터 신호와 상기 제 2 데이터 신호가 동시에 송신되는,
    적어도 제 1 내부 전도체, 제 2 내부 전도체, 및 외부 전도성 차폐부를 포함하는 케이블을 통해 데이터 통신을 하는 방법.
  3. 제 1 항에 있어서,
    상기 제 2 데이터 신호를 송신하는 단계는,
    상기 제 1 내부 전도체와 상기 제 2 내부 전도체를 이용하여 상기 제 2 데이터 신호를 송신하는 단계를 포함하는,
    적어도 제 1 내부 전도체, 제 2 내부 전도체, 및 외부 전도성 차폐부를 포함하는 케이블을 통해 데이터 통신을 하는 방법.
  4. 제 3 항에 있어서,
    상기 제 2 데이터 신호는 차동 신호이고, 상기 제 1 데이터 신호는 싱글-엔디드 신호(single-ended signal)인,
    적어도 제 1 내부 전도체, 제 2 내부 전도체, 및 외부 전도성 차폐부를 포함하는 케이블을 통해 데이터 통신을 하는 방법.
  5. 제 3 항에 있어서,
    상기 제 1 데이터 신호는 상기 전도성 차폐부와 상기 제 1 내부 전도체 사이에 제 1 전압 차를 인가하는 것에 의해 송신되고,
    상기 제 2 데이터 신호는 상기 제 1 내부 전도체와 상기 제 2 내부 전도체 사이에 제 2 전압 차를 인가하는 것에 의해 송신되는,
    적어도 제 1 내부 전도체, 제 2 내부 전도체, 및 외부 전도성 차폐부를 포함하는 케이블을 통해 데이터 통신을 하는 방법.
  6. 제 1 항에 있어서,
    상기 제 2 데이터 신호를 송신하는 단계는,
    상기 전도성 차폐부와 상기 제 2 내부 전도체를 이용하여 상기 제 2 데이터 신호를 송신하는 단계를 포함하는,
    적어도 제 1 내부 전도체, 제 2 내부 전도체, 및 외부 전도성 차폐부를 포함하는 케이블을 통해 데이터 통신을 하는 방법.
  7. 제 6 항에 있어서,
    상기 제 1 데이터 신호 및 상기 제 2 데이터 신호는 싱글-엔디드 신호들인,
    적어도 제 1 내부 전도체, 제 2 내부 전도체, 및 외부 전도성 차폐부를 포함하는 케이블을 통해 데이터 통신을 하는 방법.
  8. 제 7 항에 있어서,
    상기 제 1 데이터 신호는 상기 전도성 차폐부와 상기 제 1 내부 전도체 사이에 제 1 전압 차를 인가하는 것에 의해 송신되고,
    상기 제 2 데이터 신호는 상기 전도성 차폐부와 상기 제 2 내부 전도체 사이에 제 2 전압 차를 인가하는 것에 의해 송신되는,
    적어도 제 1 내부 전도체, 제 2 내부 전도체, 및 외부 전도성 차폐부를 포함하는 케이블을 통해 데이터 통신을 하는 방법.
  9. 제 1 항에 있어서,
    상기 제 1 내부 전도체와 상기 제 2 내부 전도체를 통한 송신을 위해 의도되는 데이터의 세트를 수신하는 단계;
    상기 데이터의 세트를 데이터의 제 1 서브세트와 데이터의 제 2 서브세트로 분리하는 단계; 및
    상기 데이터의 제 1 서브세트와 상기 데이터의 제 2 서브세트에 각각 기초하여 상기 제 1 데이터 신호와 상기 제 2 데이터 신호를 생성하는 단계를 더 포함하는,
    적어도 제 1 내부 전도체, 제 2 내부 전도체, 및 외부 전도성 차폐부를 포함하는 케이블을 통해 데이터 통신을 하는 방법.
  10. 적어도 제 1 내부 전도체, 제 2 내부 전도체, 및 외부 전도성 차폐부를 포함하는 케이블을 통해 데이터 통신을 하는 방법으로서,
    수신기에서, 상기 제 2 내부 전도체를 통하지 않고 상기 전도성 차폐부와 상기 제 1 내부 전도체를 통해 제 1 데이터 신호를 수신하는 단계; 및
    상기 수신기에서, 적어도 상기 제 2 내부 전도체를 이용하여 제 2 데이터 신호를 수신하는 단계를 포함하는,
    적어도 제 1 내부 전도체, 제 2 내부 전도체, 및 외부 전도성 차폐부를 포함하는 케이블을 통해 데이터 통신을 하는 방법.
  11. 제 10 항에 있어서,
    상기 제 1 데이터 신호 및 상기 제 2 데이터 신호가 동시에 수신되는,
    적어도 제 1 내부 전도체, 제 2 내부 전도체, 및 외부 전도성 차폐부를 포함하는 케이블을 통해 데이터 통신을 하는 방법.
  12. 제 10 항에 있어서,
    상기 제 2 데이터 신호를 수신하는 단계는,
    상기 제 1 내부 전도체와 상기 제 2 내부 전도체를 통해 상기 제 2 데이터 신호를 수신하는 단계를 포함하는,
    적어도 제 1 내부 전도체, 제 2 내부 전도체, 및 외부 전도성 차폐부를 포함하는 케이블을 통해 데이터 통신을 하는 방법.
  13. 제 12 항에 있어서,
    상기 제 2 데이터 신호는 차동 신호이고, 상기 제 1 데이터 신호는 싱글-엔디드 신호인,
    적어도 제 1 내부 전도체, 제 2 내부 전도체, 및 외부 전도성 차폐부를 포함하는 케이블을 통해 데이터 통신을 하는 방법.
  14. 제 12 항에 있어서,
    상기 제 1 데이터 신호는 상기 전도성 차폐부와 상기 제 1 내부 전도체 사이에서 제 1 전압 차를 검출하는 것에 의해 수신되고,
    상기 제 2 데이터 신호는 상기 제 1 내부 전도체와 상기 제 2 내부 전도체 사이에서 제 2 전압 차를 검출하는 것에 의해 수신되는,
    적어도 제 1 내부 전도체, 제 2 내부 전도체, 및 외부 전도성 차폐부를 포함하는 케이블을 통해 데이터 통신을 하는 방법.
  15. 제 10 항에 있어서,
    상기 제 2 데이터 신호를 수신하는 단계는,
    상기 전도성 차폐부와 상기 제 2 내부 전도체를 통해 상기 제 2 데이터 신호를 수신하는 단계를 포함하는,
    적어도 제 1 내부 전도체, 제 2 내부 전도체, 및 외부 전도성 차폐부를 포함하는 케이블을 통해 데이터 통신을 하는 방법.
  16. 제 15 항에 있어서,
    상기 제 1 데이터 신호와 상기 제 2 데이터 신호는 싱글-엔디드 신호들인,
    적어도 제 1 내부 전도체, 제 2 내부 전도체, 및 외부 전도성 차폐부를 포함하는 케이블을 통해 데이터 통신을 하는 방법.
  17. 제 16 항에 있어서,
    상기 제 1 데이터 신호는 상기 전도성 차폐부와 상기 제 1 내부 전도체 사이에서 제 1 전압 차를 검출하는 것에 의해 수신되고,
    상기 제 2 데이터 신호는 상기 전도성 차폐부와 상기 제 2 내부 전도체 사이에서 제 2 전압 차를 검출하는 것에 의해 수신되는,
    적어도 제 1 내부 전도체, 제 2 내부 전도체, 및 외부 전도성 차폐부를 포함하는 케이블을 통해 데이터 통신을 하는 방법.
  18. 제 10 항에 있어서,
    데이터의 제 1 서브세트와 데이터의 제 2 서브세트를 복원하기 위해서, 각각 상기 제 1 데이터 신호와 상기 제 2 데이터 신호를 디코딩하는 단계; 및
    하나의 데이터 스트림을 생성하기 위해서 상기 데이터의 제 1 서브세트와 상기 데이터의 제 2 서브세트를 결합하는 단계를 더 포함하는,
    적어도 제 1 내부 전도체, 제 2 내부 전도체, 및 외부 전도성 차폐부를 포함하는 케이블을 통해 데이터 통신을 하는 방법.
  19. 통신 디바이스로서,
    케이블에 연결된 인코더를 포함하고,
    상기 케이블은 적어도 제 1 내부 전도체, 제 2 내부 전도체, 및 외부 전도성 차폐부를 포함하고,
    상기 인코더는,
    상기 제 2 내부 전도체를 이용하지 않고 상기 전도성 차폐부와 상기 제 1 내부 전도체를 이용하여 수신기에 제 1 데이터 신호를 송신하고; 그리고
    적어도 상기 제 2 내부 전도체를 이용하여 상기 수신기에 제 2 데이터 신호를 송신하는,
    통신 디바이스.
  20. 제 19 항에 있어서,
    상기 인코더는 상기 제 1 데이터 신호와 상기 제 2 데이터 신호를 동시에 송신하는,
    통신 디바이스.
  21. 제 19 항에 있어서,
    상기 인코더는 상기 제 1 내부 전도체와 상기 제 2 내부 전도체를 이용하여 상기 제 2 데이터 신호를 송신하고,
    상기 제 2 데이터 신호는 차동 신호이고, 상기 제 1 데이터 신호는 싱글-엔디드 신호인,
    통신 디바이스.
  22. 제 21 항에 있어서,
    상기 인코더는, 상기 전도성 차폐부와 상기 제 1 내부 전도체 사이에 제 1 전압 차를 인가함으로써 상기 제 1 데이터 신호를 송신하고,
    상기 인코더는 상기 제 1 내부 전도체와 상기 제 2 내부 전도체 사이에 제 2 전압 차를 인가함으로써 상기 제 2 데이터 신호를 송신하는,
    통신 디바이스.
  23. 제 19 항에 있어서,
    상기 인코더는 상기 전도성 차폐부와 상기 제 2 내부 전도체를 이용하여 상기 제 2 데이터 신호를 송신하고,
    상기 제 1 데이터 신호와 상기 제 2 데이터 신호는 싱글-엔디드 신호들인,
    통신 디바이스.
  24. 제 19 항에 있어서,
    상기 인코더는 추가로,
    상기 제 1 내부 전도체와 상기 제 2 내부 전도체를 통한 송신을 위해 의도되는 데이터의 세트를 수신하고;
    상기 데이터의 세트를 데이터의 제 1 서브세트와 데이터의 제 2 서브세트로 분리하고; 그리고
    상기 데이터의 제 1 서브세트와 상기 데이터의 제 2 서브세트에 각각 기초하여 상기 제 1 데이터 신호와 상기 제 2 데이터 신호를 생성하는,
    통신 디바이스.
  25. 통신 디바이스로서,
    케이블에 연결된 디코더를 포함하고,
    상기 케이블은 적어도 제 1 내부 전도체, 제 2 내부 전도체, 및 외부 전도성 차폐부를 포함하고,
    상기 디코더는,
    상기 제 2 내부 전도체를 통하지 않고 상기 전도성 차폐부와 상기 제 1 내부 전도체를 통해 제 1 데이터 신호를 수신하고; 그리고
    적어도 상기 제 2 내부 전도체를 통해 제 2 데이터 신호를 수신하는,
    통신 디바이스.
  26. 제 25 항에 있어서,
    상기 디코더는 상기 제 1 데이터 신호 및 상기 제 2 데이터 신호를 동시에 수신하는,
    통신 디바이스.
  27. 제 25 항에 있어서,
    상기 디코더는 상기 제 1 내부 전도체와 상기 제 2 내부 전도체를 통해 상기 제 2 데이터 신호를 수신하고,
    상기 제 2 데이터 신호는 차동 신호이고, 상기 제 1 데이터 신호는 싱글-엔디드 신호인,
    통신 디바이스.
  28. 제 27 항에 있어서,
    상기 디코더는 상기 전도성 차폐부와 상기 제 1 내부 전도체 사이에서 제 1 전압 차를 검출함으로써 상기 제 1 데이터 신호를 수신하고,
    상기 디코더는 상기 제 1 내부 전도체와 상기 제 2 내부 전도체 사이에서 제 2 전압 차를 검출함으로써 상기 제 2 데이터 신호를 수신하는,
    통신 디바이스.
  29. 제 25 항에 있어서,
    상기 디코더는 상기 전도성 차폐부와 상기 제 2 내부 전도체를 통해 상기 제 2 데이터 신호를 수신하고,
    상기 제 1 데이터 신호와 상기 제 2 데이터 신호는 싱글-엔디드 신호들인,
    통신 디바이스.
  30. 제 25 항에 있어서,
    상기 디코더는 추가로,
    데이터의 제 1 서브세트와 데이터의 제 2 서브세트를 복원하기 위해서 각각 상기 제 1 데이터 신호와 상기 제 2 데이터 신호를 디코딩하고; 그리고
    하나의 데이터 스트림을 생성하기 위해서 상기 데이터의 제 1 서브세트와 상기 데이터의 제 2 서브세트를 결합하는,
    통신 디바이스.
  31. 삭제
  32. 삭제
  33. 삭제
  34. 삭제
  35. 삭제
  36. 삭제
  37. 삭제
  38. 삭제
  39. 삭제
  40. 삭제
  41. 삭제
  42. 삭제
  43. 삭제
  44. 삭제
  45. 삭제
  46. 삭제
  47. 삭제
  48. 삭제
  49. 삭제
  50. 삭제
  51. 삭제
  52. 삭제
  53. 삭제
  54. 삭제
  55. 삭제
  56. 삭제
  57. 삭제
  58. 삭제
KR1020157008816A 2012-09-19 2013-09-11 이더넷에서의 고차 다중 입력 다중 출력 KR101751452B1 (ko)

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
US201261703173P 2012-09-19 2012-09-19
US61/703,173 2012-09-19
US201361820095P 2013-05-06 2013-05-06
US61/820,095 2013-05-06
PCT/CN2013/083296 WO2014044138A1 (en) 2012-09-19 2013-09-11 Higher-order multiple input multiple output in ethernet

Publications (2)

Publication Number Publication Date
KR20150058277A KR20150058277A (ko) 2015-05-28
KR101751452B1 true KR101751452B1 (ko) 2017-06-27

Family

ID=50340581

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020157008816A KR101751452B1 (ko) 2012-09-19 2013-09-11 이더넷에서의 고차 다중 입력 다중 출력

Country Status (6)

Country Link
US (1) US9450644B2 (ko)
EP (1) EP2898516A4 (ko)
JP (1) JP6312684B2 (ko)
KR (1) KR101751452B1 (ko)
CN (1) CN104641427B (ko)
WO (1) WO2014044138A1 (ko)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9858370B2 (en) * 2015-09-25 2018-01-02 International Business Machines Corporation Spice circuit model for twinaxial cable
FR3049790B1 (fr) * 2016-03-31 2019-04-19 Safran Electronics & Defense Dispositif de transmission par courants porteurs en ligne dans un aeronef
US10693505B2 (en) 2017-03-21 2020-06-23 Mitsubishi Electric Corporation Signal transmission apparatus
CN113454946A (zh) * 2019-02-28 2021-09-28 Abb瑞士股份有限公司 通过在电动交通工具供应设备与电动交通工具之间的基本接口的以太网

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008236279A (ja) * 2007-03-20 2008-10-02 Mitsubishi Electric Corp 信号伝送システム
JP2012124042A (ja) * 2010-12-09 2012-06-28 Sony Corp コネクタ、ケーブル、送信装置、受信装置およびコネクタの製造方法

Family Cites Families (38)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3159786A (en) * 1960-11-21 1964-12-01 Varo Inc Electrokinetics Div Apparatus for the remote measurement of capacitance
DE2317304C3 (de) * 1973-04-06 1979-03-29 Howaldtswerke-Deutsche Werft Ag Hamburg Und Kiel, 2300 Kiel Schaltungsanordnung zum Messen hxxochohmiger Kabelfehler in Fernmeldenetzen und ähnlichen Netzen
US4053828A (en) * 1976-05-03 1977-10-11 Xonics, Inc. Metal detector with first and second nested rectangular coils
US4068105A (en) * 1976-05-28 1978-01-10 American District Telegraph Company Central station system transmission apparatus
US4215276A (en) * 1978-03-20 1980-07-29 Janeway William F Remote control of electrical power distribution system and method
US4691349A (en) * 1986-03-11 1987-09-01 Audio-Technica U.S., Inc. Duplex microphone communication system
CN1016648B (zh) * 1990-04-29 1992-05-13 左传庆 车后障碍物测距仪
JPH06291700A (ja) * 1993-04-01 1994-10-18 Kokusai Electric Co Ltd 回線品質測定器
US5517487A (en) * 1993-07-19 1996-05-14 Modicon, Inc. System for increasing the capacity of existing local area networks that use shielded twisted wire pair medium
US5418878A (en) * 1994-05-09 1995-05-23 Metropolitan Communication Authority, Inc. Multi-mode communications cable having a coaxial cable with twisted electrical conductors and optical fibers
US5901151A (en) * 1996-02-27 1999-05-04 Data General Corporation System for orthogonal signal multiplexing
US5890214A (en) * 1996-02-27 1999-03-30 Data General Corporation Dynamically upgradeable disk array chassis and method for dynamically upgrading a data storage system utilizing a selectively switchable shunt
JP4091240B2 (ja) * 2000-08-11 2008-05-28 松下電器産業株式会社 高速ディジタルインターフェース装置、信号送信装置、及び信号受信装置
JP2002204272A (ja) * 2000-12-28 2002-07-19 Matsushita Electric Ind Co Ltd 信号伝送装置および信号伝送システム
US7035611B2 (en) * 2001-01-12 2006-04-25 Silicon Laboratories Inc. Apparatus and method for front-end circuitry in radio-frequency apparatus
US6910897B2 (en) * 2001-01-12 2005-06-28 Litton Systems, Inc. Interconnection system
JP2005018312A (ja) * 2003-06-25 2005-01-20 Sony Corp 信号伝送装置および方法、ならびに情報機器
US7315592B2 (en) 2003-09-08 2008-01-01 Aktino, Inc. Common mode noise cancellation
US7385466B2 (en) * 2004-03-30 2008-06-10 Matsushita Electric Industrial Co., Ltd. Differential transmission circuit and common mode choke coil
US7793137B2 (en) * 2004-10-07 2010-09-07 Cisco Technology, Inc. Redundant power and data in a wired data telecommunincations network
US20050285706A1 (en) * 2004-06-28 2005-12-29 Hall David R Downhole transmission system comprising a coaxial capacitor
JP4685555B2 (ja) * 2005-08-31 2011-05-18 アイホン株式会社 テレビドアホン装置
US20070069717A1 (en) * 2005-09-28 2007-03-29 Cheung Tak S Self-shielded electronic components
US20070152653A1 (en) * 2005-12-29 2007-07-05 Jensen Transformers, Inc. System and method for reducing common-mode interference in differential or single-ended signals
JP4810297B2 (ja) * 2006-05-08 2011-11-09 エヌイーシーコンピュータテクノ株式会社 情報処理システム、情報処理装置、インピーダンス調整方法及びプログラム
JP4812645B2 (ja) * 2007-02-07 2011-11-09 株式会社オートネットワーク技術研究所 データ伝送システム及びデータ伝送方法
JP2009224851A (ja) * 2008-03-13 2009-10-01 Toshiba Corp 基地局装置
US8175172B2 (en) * 2008-09-01 2012-05-08 Avago Technologies Ecbu Ip (Singapore) Pte. Ltd. High speed digital galvanic isolator with integrated low-voltage differential signal interface
GB2468925B (en) 2009-03-27 2014-01-01 Cable Sense Ltd Apparatuses and methods for coupling a signal to and/or from a cable
JP5141660B2 (ja) 2009-10-14 2013-02-13 日立電線株式会社 差動信号用ケーブル及びこれを用いた伝送ケーブル、並びに差動信号用ケーブルの製造方法
US20130103406A9 (en) * 2010-04-26 2013-04-25 David Hilderman Control apparatus for an electronic device using a balanced microphone cable
US8674223B2 (en) * 2010-07-13 2014-03-18 John Martin Horan High speed data cable with impedance correction
CN201994132U (zh) 2010-12-09 2011-09-28 安徽安邦控制系统有限公司 一种环形切面信号传输电缆
CN202159875U (zh) 2011-08-09 2012-03-07 群光电能科技股份有限公司 传输装置
WO2013027322A1 (ja) 2011-08-23 2013-02-28 日本電気株式会社 通信装置、信号重畳回路、信号重畳方法
KR20140034332A (ko) * 2012-08-14 2014-03-20 삼성전자주식회사 보안 장치 및 이를 구비하는 집적 회로
US9063241B2 (en) * 2012-10-23 2015-06-23 Schlumberger Technology Corporation Power and telemetry signal transmission on cable
US9306776B2 (en) * 2013-09-10 2016-04-05 Nvidia Corporation Filtering high speed signals

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008236279A (ja) * 2007-03-20 2008-10-02 Mitsubishi Electric Corp 信号伝送システム
JP2012124042A (ja) * 2010-12-09 2012-06-28 Sony Corp コネクタ、ケーブル、送信装置、受信装置およびコネクタの製造方法

Also Published As

Publication number Publication date
EP2898516A1 (en) 2015-07-29
JP6312684B2 (ja) 2018-04-18
CN104641427B (zh) 2017-05-24
US9450644B2 (en) 2016-09-20
JP2015531565A (ja) 2015-11-02
US20150270872A1 (en) 2015-09-24
EP2898516A4 (en) 2016-05-11
KR20150058277A (ko) 2015-05-28
WO2014044138A1 (en) 2014-03-27
CN104641427A (zh) 2015-05-20

Similar Documents

Publication Publication Date Title
KR101978470B1 (ko) 고속 통신 시스템
KR101260835B1 (ko) 다중 안테나 시스템의 신호 송수신장치 및 방법
KR101751452B1 (ko) 이더넷에서의 고차 다중 입력 다중 출력
US10666623B2 (en) Wired communications systems with improved capacity and security
EP2200184B1 (en) Method for increasing the performance of a communications system on a medium formed by multiple conductors
KR101372361B1 (ko) 통신 채널로부터 복사성 방출을 감소시키기 위한 방법 및 시스템
KR101497928B1 (ko) 다중입력 다중출력 시스템에서 신호 송수신 장치 및 그 방법
KR101356936B1 (ko) 폐루프 다중 입력 다중 출력 통신시스템에서 채널 분해 방법 및 장치
US10659261B2 (en) Radio communication system and radio communication method
US20080273638A1 (en) Reducing the Effect of Noise in a Multi-Channel Telecommunication Receiver
US11483024B2 (en) Preceding for asymmetric two-way ethernet physical layer
KR101054177B1 (ko) Ofdm을 이용한 하이브리드 순환 지연 다이버시티 협력 통신 시스템 및 그 방법
US8416673B1 (en) Canceling far end cross-talk in communication systems
US9025694B1 (en) (Nx2)-channel bit communication system
WO2015172548A1 (en) Mimo transmissions for ethernets using multiple signaling techniques
Motahari et al. Real interference alignment
KR101222130B1 (ko) 전치등화기를 이용한 다중입력 다중출력 무선통신 시스템 및 방법
KR101596144B1 (ko) Mimo-ofdm 전력선 통신 방법 및 그 장치
CN112602291B (zh) 通信装置及其系统、方法
KR101882488B1 (ko) 동선 번들 케이블 환경에서의 집선 장치 및 이를 이용한 최적 성능의 네트워크 제공 방법
Ahmed et al. Bi-directional beamforming bit error ratio analysis for wireline backhaul networks
Milosevic et al. System-level characterization of modal signaling for high-density off-chip interconnects
KR20120052530A (ko) Mimo-ofdm 시스템
Liu et al. A precoding and equalisation design based on oversampled filter banks for dispersive channels with correlated noise
Fernández et al. Extended golden code for digital transmission channels through low voltage three phase power Lines

Legal Events

Date Code Title Description
A201 Request for examination
A302 Request for accelerated examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant