KR101241761B1 - 구동 칩, 이를 구비한 표시 장치 및 리페어 방법 - Google Patents

구동 칩, 이를 구비한 표시 장치 및 리페어 방법 Download PDF

Info

Publication number
KR101241761B1
KR101241761B1 KR1020060066763A KR20060066763A KR101241761B1 KR 101241761 B1 KR101241761 B1 KR 101241761B1 KR 1020060066763 A KR1020060066763 A KR 1020060066763A KR 20060066763 A KR20060066763 A KR 20060066763A KR 101241761 B1 KR101241761 B1 KR 101241761B1
Authority
KR
South Korea
Prior art keywords
repair
dummy buffer
wiring
dummy
output
Prior art date
Application number
KR1020060066763A
Other languages
English (en)
Other versions
KR20080007743A (ko
Inventor
장종웅
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020060066763A priority Critical patent/KR101241761B1/ko
Priority to US11/770,368 priority patent/US20080018636A1/en
Priority to CN2007101358216A priority patent/CN101110204B/zh
Priority to JP2007185332A priority patent/JP5405726B2/ja
Publication of KR20080007743A publication Critical patent/KR20080007743A/ko
Application granted granted Critical
Publication of KR101241761B1 publication Critical patent/KR101241761B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136259Repairing; Defects
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/08Fault-tolerant or redundant circuits, or circuits in which repair of defects is prepared

Abstract

배선 불량을 리페어 하기 위한 구동 칩, 이를 구비한 표시 장치 및 리페어 방법이 개시된다. 표시 장치용 구동 칩은 출력버퍼부 및 더미버퍼부를 포함한다. 출력버퍼부는 표시 패널의 표시영역에 형성된 데이터 배선들에 데이터신호를 출력한다. 더미버퍼부는 표시영역을 둘러싸는 주변영역에 링 형상으로 형성되어 데이터 배선들의 단부와 교차하는 리페어부와 전기적으로 연결된다. 이에 따라, 구동 칩에 내장된 더미버퍼부를 이용해 데이터 배선 불량을 용이하게 리페어 할 수 있다.
Figure R1020060066763
더미버퍼, 데이터 배선, 오픈 불량, 리페어

Description

구동 칩, 이를 구비한 표시 장치 및 리페어 방법{DRIVE CHIP, DISPLAY DEVICE HAVING THE SAME AND METHOD FOR REPAIRING}
도 1은 본 발명의 실시예에 따른 표시 장치의 평면도이다.
도 2는 도 1에 도시된 표시 장치의 확대도이다.
도 3은 본 발명의 다른 실시예에 따른 표시 장치의 평면도이다.
도 4는 도 3에 도시된 더미버퍼부에 대한 상세한 회로도이다.
도 5는 도 1에 도시된 표시 장치의 리페어 방법을 설명하기 위한 개념도이다.
도 6은 본 발명의 다른 실시예에 따른 표시 장치의 평면도이다.
도 7은 도 6에 도시된 표시 장치의 확대도이다.
도 8은 도 7에 도시된 더미버퍼부에 대한 상세한 회로도이다.
도 9는 도 6에 도시된 표시 장치의 리페어 방법을 설명하기 위한 개념도이다.
<도면의 주요부분에 대한 부호의 설명>
100 : 인쇄회로기판 200 : 연성인쇄회로기판
300 : 표시 기판 400 : 대향 기판
500 : 표시 패널 330, 340 : 제1,제2 리페어 배선부
610, 620 : 제1,제2 더미버퍼부 611, 612 : 제1,제2 버퍼
614, 615 : 제1,제2 제어배선 S1, S2 : 제1,제2 단락부
C1, C2, C3 : 제1,제2,제3 절단부
본 발명은 구동 칩, 이를 구비한 표시 장치 및 리페어 방법에 관한 것으로, 보다 상세하게는 배선 불량을 리페어 하기 위한 구동 칩, 이를 구비한 표시 장치 및 리페어 방법에 관한 것이다.
일반적으로 액정표시장치는 액정의 광투과율에 의해 영상을 표시하는 표시 패널과, 표시 패널과 전기적으로 연결되어 게이트신호와 데이터신호를 각각 출력하는 게이트 구동회로 및 소스 구동회로를 포함한다. 상기 표시 패널은 복수의 화소부들이 형성된 표시영역과, 상기 표시영역을 둘러싸고 상기 게이트 구동회로 및 소스 구동회로가 배치되는 주변영역으로 이루어진다. 상기 표시영역에는 데이터 배선들, 게이트 배선들 및 스위칭 소자들이 형성되며, 각 스위칭 소자는 게이트 배선에 연결된 게이트 전극과, 데이터 배선에 연결된 소스 전극 및 상기 소스 전극과 이격된 소스 전극을 포함한다.
상기 표시 패널은 베이스 기판 상에 복수회의 박막 증착 및 식각 공정을 통해서 상기 게이트 배선들, 데이터 배선들 및 스위칭 소자들이 형성된다. 상기 표시 패널의 식각 공정에서 불량이 발생하는 경우, 상기 게이트 배선들 및 데이터 배선 들이 오픈 되는 배선 불량이 발생된다. 따라서, 상기 표시 패널의 생산 수율을 향상시키기 위해 상기 배선 불량을 리페어 하는 별도의 리페어 공정이 수행된다.
이에 본 발명의 기술적 과제는 이러한 점에서 착안된 것으로, 본 발명의 목적은 배선 불량의 리페어를 용이하게 하기 위한 구동 칩을 제공하는 것이다.
본 발명의 다른 목적은 배선 불량의 리페어를 용이하게 하기 위한 표시 장치를 제공하는 것이다.
본 발명의 또 다른 목적은 상기 표시 장치의 리페어 방법을 제공하는 것이다.
상기한 본 발명의 목적을 실현하기 위한 실시예에 따른 표시 장치용 구동 칩은 출력버퍼부 및 더미버퍼부를 포함한다. 상기 출력버퍼부는 표시 패널의 표시영역에 형성된 데이터 배선들에 데이터신호를 출력한다. 상기 더미버퍼부는 상기 표시영역을 둘러싸는 주변영역에 링 형상으로 형성되어 상기 데이터 배선들의 단부와 교차하는 리페어부와 전기적으로 연결된다.
상기한 본 발명의 다른 목적을 실현하기 위한 일 실시예에 따른 표시 장치는 표시 패널, 제1 더미버퍼부, 제1 리페어 배선부 및 제2 리페어 배선부를 포함한다. 상기 표시 패널은 서로 교차하는 데이터 배선들 및 게이트 배선들이 형성된 표시영역과 상기 표시영역을 둘러싸는 주변영역으로 구분된다. 상기 제1 더미버퍼부는 상기 주변영역에 직접 실장된 제1 구동 칩에 내장된다. 상기 제1 리페어 배선부는 상 기 데이터 배선들의 일단부와 교차하고, 상기 제1 더미버퍼부와 전기적으로 연결된다. 상기 제2 리페어 배선부는 상기 데이터 배선들의 타단부와 교차하고, 상기 제1 더미버퍼부를 통해 상기 제1 리페어 배선부와 전기적으로 연결된다.
상기한 본 발명의 목적을 실현하기 위한 다른 실시예에 따른 표시 장치는 표시 패널, 소스 구동부, 제1 리페어 배선부 및 제2 리페어 배선부를 포함한다. 상기 표시 패널은 서로 교차하는 게이트 배선들 및 데이터 배선들이 형성된 표시영역과, 상기 표시영역을 둘러싸는 주변영역으로 구분된다. 상기 소스 구동부는 상기 주변영역에 직접 실장되어 상기 데이터 배선들에 데이터신호를 출력하는 복수의 구동 칩들을 포함한다. 상기 제1 리페어 배선부는 상기 데이터 배선들의 일단부와 교차하고 상기 주변영역의 단부에 배치된 구동 칩과 전기적으로 연결된다. 상기 제2 리페어 배선부는 상기 구동 칩을 통해 상기 제1 리페어 배선부와 전기적으로 연결된다.
상기한 본 발명의 다른 목적을 실현하기 위한 또 다른 실시예에 따른 표시 장치는 표시 패널, 소스 구동부, 제1 리페어 배선부 및 제2 리페어 배선부를 포함한다. 상기 표시 패널은 서로 교차하는 게이트 배선들 및 데이터 배선들이 형성된 표시영역과, 상기 표시영역을 둘러싸는 주변영역으로 구분된다. 상기 소스 구동부는 상기 주변영역에 직접 실장되어 상기 데이터 배선들에 데이터신호를 출력하는 복수의 구동 칩들을 포함한다. 상기 제1 리페어 배선부는 상기 데이터 배선들의 일단부와 교차하고 상기 구동 칩들의 단부에 서로 인접하게 배치된 제1 및 제2 구동 칩과 전기적으로 연결된다. 상기 제2 리페어 배선부는 상기 제1 및 제2 구동 칩을 통해 상기 제1 리페어 배선부와 전기적으로 연결되어, 상기 데이터 배선들의 타단부와 교차한다.
상기한 본 발명의 또 다른 목적을 실현하기 위한 실시예에 따른 표시 장치의 리페어 방법은 표시 패널에 직접 실장된 소스 구동칩에 내장된 더미버퍼의 입력단과 연결된 제1 리페어 배선과 불량 데이터배선의 일단부와 교차하는 부분을 쇼트시켜 제1 단락부를 형성하고, 상기 더미버퍼의 출력단과 연결된 제2 리페어 배선과 상기 불량 데이터배선의 타단부와 교차하는 부분을 쇼트시켜 제2 단락부를 형성하고, 상기 더미버퍼의 구동을 인에이블시킨다.
이러한 구동 칩, 이를 구비한 표시 장치 및 리페어 방법에 의하면, 소스 구동칩에 내장된 더미버퍼부를 이용해 데이터 배선 불량을 용이하게 리페어 할 수 있다.
이하, 첨부한 도면들을 참조하여, 본 발명을 보다 상세하게 설명하고자 한다.
도 1은 본 발명의 실시예에 따른 표시 장치의 평면도이고, 도 2는 도 1에 도시된 표시 장치의 확대도이고, 도 3은 본 발명의 다른 실시예에 따른 표시 장치의 평면도이다.
도 1을 참조하면, 상기 표시 장치는 인쇄회로기판(100), 연성인쇄회로기판(200) 및 표시 패널(500)을 포함한다.
상기 인쇄회로기판(100)은 메인구동회로(미도시)가 실장되고, 상기 연성인쇄회로기판(200)과 전기적으로 연결된다. 상기 연성인쇄회로기판(200)은 상기 인쇄회 로기판(100) 및 표시 패널(500)을 전기적으로 연결하는 제1 및 제2 배선부(210, 220)가 형성된다. 상기 제1 및 제2 배선부(210, 220)를 통해 상기 메인구동회로로부터 출력된 구동신호를 상기 표시 패널(500)에 전달한다.
상기 표시 패널(500)은 표시 기판(300)과 상기 표시 기판(300)과 마주하는 대향 기판(400) 및 상기 기판들(300, 400) 사이에 개재된 액정층(미도시)을 포함한다. 상기 표시 패널(500)은 표시영역(DA)과 상기 표시영역(DA)을 둘러싸는 제1, 제2, 제3 및 제4 주변영역(PA1, PA2, PA3, PA4)으로 이루어진다.
상기 표시영역(DA)에는 서로 교차하는 데이터 배선들(DL) 및 게이트 배선들(GL)이 형성되고, 상기 데이터 배선들(DL) 및 게이트 배선들(GL)에 의해 복수의 화소부들(P)이 정의된다. 각 화소부(P)에는 스위칭 소자(TFT), 액정 캐패시터(CLC) 및 스토리지 캐패시터(CST)가 형성된다.
상기 제1, 제2, 제3 및 제4 주변영역(PA1, PA2, PA3, PA4)에는 상기 데이터 배선들(DL)의 양단부와 교차하고, 링 형상으로 형성된 리페어부(350)가 형성된다. 상기 리페어부(350)는 제1 리페어 배선부(330)와 제2 리페어 배선부(340)를 포함한다.
구체적으로, 상기 제1 주변영역(PA1)에는 상기 데이터 배선(DL)에 데이터신호를 출력하는 소스 구동부가 형성된다. 상기 소스 구동부는 제1, 제2, 제3, 제4, 제5, 제6, 제7 및 제8 소스 구동칩들(IC1, IC2, IC3, IC4, IC5, IC6, IC7, IC8)을 포함하며, 상기 제1 주변영역(PA1)에 직접 실장된다. 각 소스 구동칩은 상기 데이터 배선(DL)에 상기 데이터신호를 출력하는 출력버퍼부(600)를 포함한다.
상기 제1 주변영역(PA1) 중 좌측에는 제1, 제2, 제4 및 제4 소스 구동칩들(IC1, IC2, IC3, IC4)이 실장되고, 상기 제1 주변영역(PA1) 중 우측에는 제5, 제6, 제7 및 제8 소스 구동칩들(IC5, IC6, IC7, IC8)이 실장된다.
상기 좌측 단부에 실장된 상기 제1 소스 구동칩(IC1)은 제1 더미버퍼부(610)가 내장되며, 상기 우측 단부에 실장된 상기 제8 소스 구동칩(IC8)은 제2 더미버퍼부(620)가 내장된다. 바람직하게 상기 제1 더미버퍼부(610)는 좌측에 형성된 데이터 배선들에 오픈 불량이 발생하는 경우 리페어를 위해 사용되며, 상기 제2 더미버퍼부(620)는 우측에 형성된 데이터배선들에 오픈 불량이 발생하는 경우 리페어를 위해 사용된다.
상기 제1, 제2, 제3, 제4, 제5, 제6, 제7 및 제8 소스 구동칩들(IC1, IC2, IC3, IC4, IC5, IC6, IC7, IC8)은 상기 제1 및 제2 더미버퍼부들이 각각 내장될 수 있다.
상기 제1 주변영역(PA1)에는 전압배선부(310) 및 연결배선부(320)가 형성된다. 상기 전압배선부(310) 및 연결배선부(320)는 서로 인접한 소스 구동칩들 사이에 형성되어, 캐스캐이드 방식으로 상기 소스 구동칩들에 구동신호를 전달한다. 상기 전압배선부(310)는 구동전압을 전달하고, 상기 연결배선부(320)는 데이터신호를 전달한다.
상기 제1 주변영역(PA1)에는 상기 제1 리페어 배선부(330)가 형성되고, 상기 제1 리페어 배선부(330)는 상기 데이터 배선들(DL)의 일단부와 교차하도록 형성된다. 상기 제1 리페어 배선부(330)는 상기 제1 및 제8 소스 구동칩들(IC1, IC8)에 내장된 상기 제1 및 제2 더미버퍼부들(610, 620)과 전기적으로 연결된다.
상기 제2, 제3 및 제4 주변영역(PA2, PA3, PA4)에는 상기 제1 및 제2 더미버퍼부들(610, 620)을 통해 상기 제1 리페어 배선부(330)와 전기적으로 연결되는 상기 제2 리페어 배선부(340)가 형성된다. 상기 제2 리페어 배선부(340)는 상기 데이터 배선들(DL)의 타단부와 교차하도록 형성된다.
상기 제2 리페어 배선부(340)는 구체적으로, 상기 제1 소스 구동칩(IC1)과 전기적으로 연결되어 상기 제2 주변영역(PA2)에 형성된 제1 부분(340a)과 상기 데이터 배선들(DL)의 타단부와 교차하고 상기 제4 주변영역(PA4)에 형성된 제2 부분(340b)과 상기 제8 소스 구동칩(IC8)과 전기적으로 연결되어 상기 제3 주변영역(PA3)에 형성된 제3 부분(340c)으로 구분된다.
상기 제1, 제2, 제3 및 제4 주변영역(PA1, PA2, PA3, PA4)에는 상기 제1 및 제2 더미버퍼부들(610, 620)을 통해서 상기 제1 및 제2 리페어 배선부들(330, 340)이 서로 연결되어 링 형상으로 형성한다.
도 2를 참조하면, 상기 제1 소스 구동칩(IC1)은 출력버퍼부(600)와 제1 더미버퍼부(610)를 포함한다. 상기 출력버퍼부(600)는 상기 데이터 배선(DL)과 전기적으로 연결되어, 데이터신호를 출력한다.
상기 제1 더미버퍼부(610)는 제1 더미버퍼(611), 제2 더미버퍼(612), 제1 제어배선(613) 및 제2 제어배선(614)을 포함한다. 예를 들면, 상기 제1 리페어 배선부(330)는 제1 리페어 배선(331) 및 제2 리페어 배선(332)을 포함하고, 상기 제2 리페어 배선부(340)는 제3 리페어 배선(341) 및 제4 리페어 배선(342)을 포함한다.
상기 제1 더미버퍼(611)의 제1 입력단자는 상기 제1 리페어 배선(331)과 연결되고, 상기 제1 더미버퍼(611)의 제1 출력단자는 상기 제3 리페어 배선(341)은 연결된다. 상기 제2 더미버퍼(612)의 제2 입력단자는 상기 제2 리페어 배선(332)과 연결되고, 상기 제2 더미버퍼(612)의 제2 출력단자는 상기 제4 리페어 배선(342)과 연결된다.
상기 제1 제어배선(614)은 상기 제1 더미버퍼(611)의 제1 전원단자와 연결되어 구동전원을 인가한다. 상기 제2 제어배선(615)은 상기 제2 더미버퍼(612)의 제2 전원단자와 연결되어 구동전원을 인가한다.
도시되지는 않았으나, 상기 제8 소스 구동칩(IC8)에 내장된 상기 제2 더미버퍼부(620)도 상기 제1 더미버퍼부(610)와 동일한 구성을 가지며, 이에 따라 상기 제2 더미버퍼부(620)에 대한 상세한 설명은 생략한다.
상기 제2 및 제3 주변영역(PA2, PA3)에는 상기 게이트 배선(GL)에 게이트신호를 출력하는 게이트 구동부가 형성된다. 예를 들면, 상기 게이트 구동부는 상기 제2 및 제3 주변영역(PA2, PA3)에 직접되는 제1 및 제2 게이트 구동회로들(710, 720)을 포함한다. 이 경우는 상기 제1 및 제2 게이트 구동회로들(710, 720)이 제2 및 제3 주변영역(PA2, PA3), 즉, 상기 표시영역(DA) 양측에 형성된 것을 예로 하였으나, 제2 주변영역(PA2)에만 형성될 수 있다.
한편, 도 3을 참조하면, 상기 게이트 구동부(730)는 상기 제2 주변영역(PA2)에 실장된 제1, 제2 및 제3 게이트 테이프 캐리어 패키지들(731, 732, 733)을 포함한다. 이 경우, 상기 제2 리페어 배선부(340)는 상기 제1, 제2 및 제3 게이트 테이 프 캐리어 패키지들(731, 732, 733)을 각각 경유하여 상기 제2 주변영역(PA2)에 형성된다.
도 4는 도 3에 도시된 더미버퍼부에 대한 상세한 회로도이다.
도 3 및 도 4를 참조하면, 더미버퍼부(610)는 제1 더미버퍼(611), 제2 더미버퍼(612), 제1 제어배선(614) 및 제2 제어배선(615)을 포함한다. 상기 제1 더미버퍼(611)의 제1 입력단자(T1)는 상기 제1 리페어 배선(331)과 연결되어 데이터신호가 입력되고, 상기 제1 더미버퍼(611)의 제1 출력단자(T3)는 상기 제3 리페어 배선(341)과 연결되어 상기 제1 더미버퍼(611)에서 증폭된 데이터신호를 상기 제3 리페어 배선(341)에 출력한다.
상기 제2 더미버퍼(612)의 제2 입력단자(T2)는 상기 제2 리페어 배선(332)과 연결되어 데이터신호가 입력되고, 상기 제2 더미버퍼(612)의 제2 출력단자(T4)는 상기 제4 리페어 배선(342)과 연결되어 상기 제2 더미버퍼(612)에서 증폭된 데이터신호를 상기 제4 리페어 배선(342)에 출력한다.
상기 제1 제어배선(614)은 상기 제1 더미버퍼(611)의 제1 전원단자(T5)와 외부로부터 구동전원이 인가되는 외부단자(T7)를 전기적으로 연결한다. 상기 제2 제어배선(615)은 상기 제2 더미버퍼(612)의 제2 전원단자(T6)와 상기 외부단자(T7)를 전기적으로 연결한다.
상기 제1 및 제2 더미버퍼들(611, 612)은 상기 외부단자(T7)에 구동전원이 인가되면 상기 제1 및 제2 제어배선들(614, 615)을 통해 제1 및 제2 전원단자들(T5, T6)에 구동전원이 인가된다. 이 경우, 상기 제1 및 제2 더미버퍼들(611, 612)은 디스에이블 된다. 한편, 상기 제1 및 제2 제어배선들(614, 615)을 전기적으로 오픈 시키면, 상기 제1 및 제2 더미버퍼들(611, 612)의 제1 및 제2 전원단자들(T5, T6)에는 구동전원이 인가되지 않으며, 이 경우 상기 제1 및 제2 더미버퍼들(611, 612)은 인에이블 된다.
상기 제1 및 제2 더미버퍼들(611, 612)이 인에이블 상태가 되면, 상기 제1 및 제2 입력단자들(T1, T2)로 입력된 데이터신호를 각각 증폭하여 상기 제1 및 제2 출력단자들(T3, T4)에 출력한다.
도 5는 도 1에 도시된 표시 장치의 리페어 방법을 설명하기 위한 개념도이다.
도 1 및 도 5를 참조하면, 표시 패널에 형성된 데이터 배선들 중 K번째 데이터 배선(DLK)에 오픈 불량(EK)이 발생된 경우, 상기 K번째 데이터 배선(DLK)을 리페어하는 방법은 다음과 같다.
먼저, 상기 K번째 데이터 배선(DLK)과 상기 제1 및 제2 리페어 배선부들(330, 340)을 전기적으로 쇼트시키는 단락공정을 수행한다.
상기 K번째 데이터 배선(DLK)의 일단부와 상기 제2 리페어 배선(332)이 중첩되는 부분을 레이저로 쇼트시켜 제1 단락부(S1)를 형성한다. 상기 K번째 데이터 배선(DLK)의 타단부와 상기 제4 리페어 배선(342)이 중첩되는 부분을 상기 레이저로 쇼트시켜 제2 단락부(S2)를 형성한다.
다음, 상기 제1 및 제2 더미버퍼부들(610, 620) 중 상기 K번째 데이터 배 선(DLK)과 근접한 상기 제1 더미버퍼부(610)를 통해서 리페어 하기 위해 다음과 같은 절단공정을 수행한다.
상기 제1 단락부(S1)와 상기 제2 더미버퍼부(620)를 연결하는 상기 제2 리페어 배선(332)의 일부분을 절단하여 제1 절단부(C1)를 형성한다. 상기 제1 절단부(C1)에 의해 상기 제1 절단부(C1)와 상기 제2 더미버퍼부(620)는 전기적으로 오픈 된다. 상기 제1 절단부(C1)와 상기 제2 단락부(S2) 사이에 형성된 상기 제4 리페어 배선(342)의 일부분을 절단하여 제2 절단부(C2)를 형성한다.
상기 제2 절단부(C2)에 의해 상기 제2 단락부(S2)와 상기 제2 더미버퍼부(620)는 전기적으로 오픈 된다. 상기 K번째 데이터 배선(DLK)은 상기 제1 및 제2 단락부들(S1, S2)을 통해 상기 제1 더미버퍼부(610)와 전기적으로 연결된다.
다음, 상기 제2 리페어 배선(332) 및 제4 리페어 배선(342)과 전기적으로 연결된 상기 제1 더미버퍼부(610)의 제2 더미버퍼(612)의 동작을 인에이블시킨다.
상기 제2 더미버퍼(612)에 구동전원을 인가하는 제2 제어배선(615)을 절단하여 제3 절단부(C3)를 형성한다. 상기 제2 더미버퍼(612)는 상기 구동전원이 인가되면 디스에이블 되고 상기 구동전원이 차단되면 인에이블 되는 구동특성을 갖는다.
상기 제3 절단부(C3)에 의해 상기 제2 제어배선(615)을 통해 상기 제2 더미버퍼(612)에 인가되는 구동전원이 차단됨에 따라서 상기 제2 더미버퍼(612)는 인에이블 되고, 상기 제2 리페어 배선(332)을 통해 입력된 데이터신호는 상기 제2 더미버퍼(612)에서 소정 레벨로 증폭되어 상기 제4 리페어 배선(342)에 출력된다.
결과적으로, 상기 오픈 불량(EK)의 윗 부분에 형성된 데이터 배선(DLK)에는 제1 소스 구동칩(IC1)으로부터 출력된 데이터신호가 인가된다. 상기 오픈 불량(EK)의 아래 부분에 형성된 데이터 배선(DLK)에는 제1 소스 구동칩(IC1)으로부터 출력된 데이터신호가 제1 단락부(S1)를 통해 제2 더미버퍼(612)에 입력되어 소정 레벨로 증폭되어 상기 제2 주변영역(PA2)에 형성된 제4 리페어 배선(342) 및 상기 제4 주변영역(PA4)에 형성된 제2 단락부(S2)를 경유하여 인가된다.
따라서, 상기 오픈 불량이 발생된 상기 K번째 데이터 배선(DLK)에는 상기 데이터신호가 정상적으로 인가된다. 상기와 같은 방식은 리페어 방식에 의하면, 총 4개의 데이터 배선들을 리페어 할 수 있다.
이하, 앞서 설명된 실시예들의 구성요소와 동일한 구성요소에 대해서는 동일한 도면부호를 기재하여 설명하고, 반복되는 설명은 생략한다.
도 6은 본 발명의 다른 실시예에 따른 표시 장치의 평면도이고, 도 7은 도 6에 도시된 표시 장치의 확대도이다.
도 6을 참조하면, 표시 패널(500)은 표시영역(DA)과 상기 표시영역(DA)을 둘러싸는 제1, 제2, 제3 및 제4 주변영역(PA1, PA2, PA3, PA4)으로 이루어진다.
상기 제1, 제2, 제3 및 제4 주변영역(PA1, PA2, PA3, PA4)에는 상기 데이터 배선들(DL)의 양단부와 교차하고, 링 형상으로 형성된 리페어부(380)가 형성된다. 상기 리페어부(380)는 제1 리페어 배선부(360) 및 제2 리페어 배선부(370)를 포함한다.
구체적으로, 상기 제1 주변영역(PA1)에는 상기 데이터 배선(DL)에 데이터신호를 출력하는 소스 구동부가 형성된다. 상기 소스 구동부는 제1, 제2, 제3, 제4, 제5, 제6, 제7 및 제8 소스 구동칩들(IC1, IC2, IC3, IC4, IC5, IC6, IC7, IC8)을 포함하며, 상기 제1 주변영역(PA1)에 직접 실장된다. 각 소스 구동칩은 상기 데이터 배선(DL)에 상기 데이터신호를 출력하는 출력버퍼부(미도시)를 포함한다.
상기 제1 주변영역(PA1)의 좌측에는 제1, 제2, 제4 및 제4 소스 구동칩들(IC1, IC2, IC3, IC4)이 실장되고, 상기 제1 주변영역(PA1)의 제5, 제6, 제7 및 제8 소스 구동칩들(IC5, IC6, IC7, IC8)이 실장된다. 상기 좌측 단부에 실장된 상기 제1 및 제2 소스 구동칩(IC1, IC2) 각각에는 제1 및 제2 더미버퍼부들(630, 640)이 내장되며, 상기 우측 단부에 실장된 상기 제7 및 제8 소스 구동칩(IC7, IC8) 각각에는 제3 및 제4 더미버퍼부들(650, 660)이 내장된다.
상기 제1, 제2, 제3, 제4, 제5, 제6, 제7 및 제8 소스 구동칩들(IC1, IC2, IC3, IC4, IC5, IC6, IC7, IC8) 각각에는 상기 제1, 제2, 제3 및 제4 더미버퍼부들이 내장될 수 있다.
상기 제1 주변영역(PA1)에는 상기 제1 리페어 배선부(360)가 형성되고, 상기 제1 리페어 배선부(360)는 상기 데이터 배선들(DL)의 일단부와 교차하도록 형성된다. 상기 제1 리페어 배선부(360)는 상기 제1, 제2, 제3 및 제4 더미버퍼부들(630, 640, 650, 660)과 전기적으로 연결되는 제1 및 제2 리페어 배선들(361, 362)을 포함한다.
상기 제2, 제3 및 제4 주변영역(PA2, PA3, PA4)에는 상기 제1, 제2, 제3 및 제4 더미버퍼부들(630, 640, 650, 660)을 통해 상기 제1 리페어 배선부(360)와 전기적으로 연결되는 상기 제2 리페어 배선부(370)가 형성된다. 상기 제2 리페어 배선부(370)는 상기 데이터 배선들(DL)의 타단부와 교차하도록 형성된다. 상기 제2 리페어 배선부(370)는 상기 제1 리페어 배선(361)과 전기적으로 연결된 제3 리페어 배선(371) 및 상기 제2 리페어 배선(362)과 전기적으로 연결된 제4 리페어 배선(372)을 포함한다.
도 7을 참조하면, 상기 제1 더미버퍼부(630)는 제1 더미버퍼(631) 및 제1 제어배선(632)을 포함하고, 상기 제2 더미버퍼부(640)는 제2 더미버퍼(641) 및 제2 제어배선(642)을 포함한다.
상기 제1 더미버퍼(631)의 제1 입력단자는 상기 제1 리페어 배선(361)과 연결되고, 상기 제1 더미버퍼(631)의 제1 출력단자는 상기 제3 리페어 배선(371)과 연결된다. 상기 제2 더미버퍼(641)의 제2 입력단자는 상기 제2 리페어 배선(362)과 연결되고, 상기 제2 더미버퍼(641)의 제2 출력단자는 상기 제4 리페어 배선(372)과 연결된다. 이 경우, 상기 제4 리페어 배선(372)은 상기 제2 더미버퍼(641)의 제2 출력단자와 상기 제1 소스 구동칩(IC1)을 연결하는 브릿지 배선(372a)을 포함한다.
상기 제1 제어배선(632)은 상기 제1 더미버퍼(631)의 제1 전원단자와 연결되어 구동전원을 인가한다. 상기 제2 제어배선(642)은 상기 제2 더미버퍼(641)의 제2 전원단자와 연결되어 구동전원을 인가한다.
도시되지는 않았으나, 상기 제7 및 제8 소스 구동칩들(IC7, IC8)에 내장된 상기 제3 및 제4 더미버퍼부들(650, 660) 역시, 상기 제1 및 제2 더미버퍼부 들(630, 640)과 동일한 구성을 가지며, 이에 따라 상기 제3 및 제4 더미버퍼부들(650, 660)에 대한 상세한 설명은 생략한다.
도 8은 도 7에 도시된 더미버퍼부에 대한 상세한 회로도이다.
도 7 및 도 8을 참조하면, 제1 더미버퍼부(630)는 제1 더미버퍼(631) 및 제1 제어배선(632)을 포함하고, 제2 더미버퍼부(640)는 제2 더미버퍼(641) 및 제2 제어배선(642)을 포함한다.
상기 제1 더미버퍼(631)의 제1 입력단자(T1)는 상기 제1 리페어 배선(361)과 연결되어 데이터신호가 입력되고, 상기 제1 더미버퍼(631)의 제1 출력단자(T3)는 상기 제3 리페어 배선(371)과 연결되어 상기 제1 더미버퍼(631)에서 증폭된 데이터신호를 상기 제3 리페어 배선(371)에 출력한다.
상기 제2 더미버퍼(642)의 제2 입력단자(T2)는 상기 제2 리페어 배선(362)과 연결되어 데이터신호가 입력되고, 상기 제2 더미버퍼(641)의 제2 출력단자(T4)는 상기 제4 리페어 배선(372)의 상기 브릿지 배선(372a)과 연결되어 상기 제2 더미버퍼(641)에서 증폭된 데이터신호를 상기 제4 리페어 배선(372)에 출력한다. 상기 제2 더미버퍼(641)에서 증폭된 데이터신호는 상기 제1 더미버퍼부(630)를 경유하여 상기 제4 리페어 배선(372)에 전달된다.
상기 제1 제어배선(632)은 상기 제1 더미버퍼(631)의 제1 전원단자(T5)와 외부로부터 구동전원이 인가되는 제1 외부단자(T7)를 전기적으로 연결한다. 상기 제2 제어배선(642)은 상기 제2 더미버퍼(641)의 제2 전원단자(T6)와 외부로부터 구동전원이 인가되는 제2 외부단자(T8)를 전기적으로 연결한다.
상기 제1 및 제2 더미버퍼들(631, 642)은 상기 제1 및 제2 외부단자들(T7, T8)에 구동전원이 인가되면 상기 제1 및 제2 제어배선들(632, 642)을 통해 제1 및 제2 전원단자들(T5, T6)에 구동전원이 인가된다. 이 경우, 상기 제1 및 제2 더미버퍼들(631, 641)은 디스에이블 된다. 한편, 상기 제1 및 제2 제어배선들(632, 642)을 전기적으로 오픈시켜 상기 구동전원이 상기 제1 및 제2 더미버퍼들(631, 641)에 인가되는 것을 차단시키면, 상기 제1 및 제2 더미버퍼들(631, 641)은 인에이블 된다.
즉, 상기 제1 및 제2 더미버퍼들(631, 641)이 인에이블 상태가 되면, 상기 제1 및 제2 입력단자들(T1, T2)로 입력된 데이터신호를 각각 증폭하여 상기 제1 및 제2 출력단자들(T3, T4)에 출력한다.
도 9는 도 6에 도시된 표시 장치의 리페어 방법을 설명하기 위한 개념도이다.
도 6 및 도 9를 참조하면, 표시 장치는 제조 공정 상에서 M번째 데이터 배선(DLM)에 오픈 불량(EM)이 발생되었다. 상기 M번째 데이터 배선(DLM)을 리페어하는 방법은 다음과 같다.
먼저, 상기 M번째 데이터 배선(DLM)과 상기 제1 및 제2 리페어 배선부들(360, 370)을 전기적으로 쇼트시키는 단락공정을 수행한다.
구체적으로, 상기 M번째 데이터 배선(DLM)의 일단부와 상기 제2 리페어 배선(362)이 중첩되는 부분을 레이저로 쇼트시켜 제1 단락부(S1)를 형성한다. 상기 M 번째 데이터 배선(DLM)의 타단부와 상기 제4 리페어 배선(372)이 중첩되는 부분을 상기 레이저로 쇼트시켜 제2 단락부(S2)를 형성한다.
다음, 좌측에 형성된 제1 또는 제2 더미버퍼부(630 or 640)와, 우측에 형성된 제3 또는 제4 더미버퍼(650 or 660) 중 상기 M번째 데이터 배선(DLM)과 근접한 제2 더미버퍼부(640)를 통해서 리페어 하기 위해 다음과 같은 절단공정을 수행한다.
구체적으로, 상기 제1 단락부(S1)와 상기 제3 더미버퍼부(650)를 연결하는 상기 제2 리페어 배선(362)의 일부분을 절단하여 제1 절단부(C1)를 형성한다. 상기 제1 절단부(C1)에 의해 상기 제2 리페어 배선(362)과 상기 제3 더미버퍼부(650)는 전기적으로 오픈 된다.
상기 제1 절단부(C1)와 상기 제2 단락부(S2) 사이에 형성된 상기 제4 리페어 배선(372)의 일부분을 절단하여 제2 절단부(C2)를 형성한다. 상기 제2 절단부(C2)에 의해 상기 제2 단락부(S2)와 상기 제3 더미버퍼부(620)는 전기적으로 오픈 된다. 상기 M번째 데이터 배선(DLM)은 상기 제1 및 제2 단락부들(S1, S2)을 통해 상기 제2 더미버퍼부(640)와 전기적으로 연결된다.
다음, 상기 제2 리페어 배선(362) 및 제4 리페어 배선(372)과 전기적으로 연결된 상기 제2 더미버퍼부(640)의 제2 더미버퍼(641)의 동작을 인에이블시킨다.
구체적으로, 상기 제2 더미버퍼(641)에 구동전원을 인가하는 제2 제어배선(642)을 절단하여 제3 절단부(C3)를 형성한다. 상기 제2 더미버퍼(641)는 상기 구동전원이 인가되면 디스에이블 되고, 상기 구동전원이 차단되면 인에이블 되는 구동특성을 갖는다.
상기 제3 절단부(C3)에 의해 상기 제2 제어배선(642)을 통해 상기 제2 더미버퍼(641)에 인가되는 구동전원이 차단됨에 따라서 상기 제2 더미버퍼(641)는 인에이블 되어, 상기 제2 리페어 배선(362)을 통해 입력된 데이터신호는 상기 제2 더미버퍼(641)에서 소정 레벨로 증폭되어 상기 제4 리페어 배선(372)에 출력된다.
결과적으로, 상기 오픈 불량(EM)의 윗 부분에 형성된 데이터 배선(DLM)에는 제2 소스 구동칩(IC2)으로부터 출력된 데이터신호가 인가된다. 상기 오픈 불량(EM)의 아래 부분에 형성된 데이터 배선(DLM)에는 제2 소스 구동칩(IC2)으로부터 출력된 데이터신호가 제1 단락부(S1)를 통해 제2 더미버퍼(641)에 입력되고 상기 제2 더미버퍼(641)에서 증폭되어 출력된 데이터신호는 상기 제2 주변영역(PA2)에 형성된 제4 리페어 배선(372)과 상기 제4 주변영역(PA4)에 형성된 상기 제2 단락부(S2)를 경유하여 인가된다.
따라서, 상기 오픈 불량이 발생된 상기 M번째 데이터 배선(DLM)에 데이터신호를 인가할 수 있게 된다. 상기와 같은 방식은 리페어 방식에 의하면, 총 4개의 데이터 배선들을 리페어할 수 있다.
이상에서 설명한 바와 같이, 본 발명에 따르면 소스 구동칩이 표시 패널 상에 직접 실장되는 구조(Chip On Glass : COG)의 표시 장치에서, 상기 소스 구동칩 내에 데이터 배선을 리페어 하기 위한 더미버퍼를 내장함으로써 상기 COG 구조에서 배선 불량을 용이하게 리페어 할 수 있다.
이상에서는 실시예를 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.

Claims (25)

  1. 표시 패널의 표시영역에 형성된 데이터 배선들에 데이터신호를 출력하는 출력버퍼부; 및
    상기 표시영역을 둘러싸는 주변영역에 링 형상으로 형성되어 상기 데이터 배선들의 단부와 교차하는 리페어부와 전기적으로 연결된 더미버퍼부를 포함하며,
    상기 리페어부는
    상기 데이터 배선들의 일단부와 교차하는 제1 리페어 배선부; 및
    상기 더미버퍼부를 통해 상기 제1 리페어 배선부와 전기적으로 연결되고, 상기 데이터 배선들의 타단부와 교차하는 제2 리페어 배선부를 포함하며,
    상기 더미버퍼부는
    상기 제1 리페어 배선부와 입력단자가 연결되고, 상기 제2 리페어 배선부와 출력단자가 연결된 더미버퍼;
    구동전원이 인가되는 외부단자; 및
    상기 주변영역에 형성된 제어배선을 통해 상기 외부단자와 전기적으로 연결되어, 상기 구동전원을 상기 더미버퍼에 인가하는 전원단자를 포함하는 표시 장치용 구동 칩.
  2. 삭제
  3. 삭제
  4. 서로 교차하는 데이터 배선들 및 게이트 배선들이 형성된 표시영역과 상기 표시영역을 둘러싸는 주변영역으로 구분되는 표시 패널;
    상기 주변영역에 직접 실장된 제1 구동 칩에 내장된 제1 더미버퍼부;
    상기 데이터 배선들의 일단부와 교차하고, 상기 제1 더미버퍼부와 전기적으로 연결된 제1 리페어 배선부; 및
    상기 데이터 배선들의 타단부와 교차하고, 상기 제1 더미버퍼부를 통해 상기 제1 리페어 배선부와 전기적으로 연결된 제2 리페어 배선부를 포함하며,
    상기 제1 및 제2 리페어 배선부는 상기 표시영역을 둘러싸도록 상기 주변영역에 링 형상으로 형성되며,
    상기 제1 리페어 배선부는 제1 리페어 배선 및 제2 리페어 배선을 포함하고,
    상기 제2 리페어 배선부는 상기 제1 더미버퍼부를 통해 상기 제1 및 제2 리페어 배선들과 각각 전기적으로 연결되는 제3 및 제4 리페어 배선들을 포함하며,
    상기 제1 더미버퍼부는
    제1 입력단자가 상기 제1 리페어 배선과 연결되고 제1 출력단자가 상기 제3 리페어 배선과 연결되어, 입력된 신호를 증폭하여 출력하는 제1 더미버퍼;
    제2 입력단자가 상기 제2 리페어 배선과 연결되고 제2 출력단자가 상기 제4 리페어 배선과 연결되어, 입력된 신호를 증폭하여 출력하는 제2 더미버퍼;
    외부로부터 구동전원이 인가되는 외부단자와 상기 제1 더미버퍼의 제1 전원단자를 전기적으로 연결하는 제1 제어배선; 및
    상기 외부단자와 상기 제2 더미버퍼의 제2 전원단자를 전기적으로 연결하는 제2 제어배선을 포함하는 표시 장치.
  5. 서로 교차하는 데이터 배선들 및 게이트 배선들이 형성된 표시영역과 상기 표시영역을 둘러싸는 주변영역으로 구분되는 표시 패널;
    상기 주변영역에 직접 실장된 제1 구동 칩에 내장된 제1 더미버퍼부;
    상기 데이터 배선들의 일단부와 교차하고, 상기 제1 더미버퍼부와 전기적으로 연결된 제1 리페어 배선부; 및
    상기 데이터 배선들의 타단부와 교차하고, 상기 제1 더미버퍼부를 통해 상기 제1 리페어 배선부와 전기적으로 연결된 제2 리페어 배선부를 포함하며,
    상기 제1 및 제2 리페어 배선부는 상기 표시영역을 둘러싸도록 상기 주변영역에 링 형상으로 형성되며,
    상기 제1 리페어 배선부는 제1 리페어 배선 및 제2 리페어 배선을 포함하고,
    상기 제2 리페어 배선부는 상기 제1 더미버퍼부를 통해 상기 제1 및 제2 리페어 배선들과 각각 전기적으로 연결되는 제3 및 제4 리페어 배선들을 포함하며,
    상기 제1 더미버퍼부는
    제1 입력단자가 상기 제1 리페어 배선과 연결되고 제1 출력단자가 상기 제3 리페어 배선에 연결되어, 입력된 신호를 증폭하여 출력하는 제1 더미버퍼; 및
    외부로부터 구동전원이 인가되는 제1 외부단자와 상기 제1 더미버퍼의 제1 전원단자를 전기적으로 연결하는 제1 제어배선을 포함하는 표시 장치.
  6. 삭제
  7. 삭제
  8. 삭제
  9. 제5항에 있어서, 상기 제1 구동 칩과 인접한 상기 주변영역에 실장된 제2 구동 칩; 및
    상기 제2 구동 칩에 내장된 제2 더미버퍼부를 더 포함하는 표시 장치.
  10. 제9항에 있어서, 상기 제2 더미버퍼부는
    제2 입력단자가 상기 제2 리페어 배선과 연결되고 제2 출력단자가 상기 제4 리페어 배선에 연결되어, 입력된 신호를 증폭하여 출력하는 제2 더미버퍼; 및
    상기 구동전원이 인가되는 제2 외부단자와 상기 제2 더미버퍼의 제2 전원단자를 전기적으로 연결하는 제2 제어배선을 포함하는 표시 장치.
  11. 제10항에 있어서, 상기 제2 더미버퍼의 제2 출력단자로부터 출력된 신호는 상기 제1 더미버퍼부를 경유하여 상기 제4 리페어 배선에 인가되는 것을 특징으로 하는 표시 장치.
  12. 서로 교차하는 게이트 배선들 및 데이터 배선들이 형성된 표시영역과, 상기 표시영역을 둘러싸는 주변영역으로 구분되는 표시 패널;
    상기 주변영역에 직접 실장되어 상기 데이터 배선들에 데이터신호를 출력하는 복수의 구동 칩들을 포함하는 소스 구동부;
    상기 데이터 배선들의 일단부와 교차하고 상기 주변영역의 단부에 배치된 구동 칩과 전기적으로 연결된 제1 리페어 배선부; 및
    상기 구동 칩을 통해 상기 제1 리페어 배선부와 전기적으로 연결되어, 상기 데이터 배선들의 타단부와 교차하는 제2 리페어 배선부를 포함하며,
    상기 제1 및 제2 리페어 배선부는 상기 표시영역을 둘러싸도록 상기 주변영역에 링 형상으로 형성되며,
    상기 제1 리페어 배선부는 제1 리페어 배선 및 제2 리페어 배선을 포함하고,
    상기 제2 리페어 배선부는 상기 제1 및 제2 리페어 배선들과 각각 전기적으로 연결되는 제3 및 제4 리페어 배선들을 포함하며,
    상기 구동 칩은 더미버퍼부를 포함하며,
    상기 더미버퍼부는
    제1 입력단자가 상기 제1 리페어 배선과 연결되고 제1 출력단자가 상기 제3 리페어 배선과 연결되어, 입력된 신호를 증폭하여 출력하는 제1 더미버퍼;
    제2 입력단자가 상기 제2 리페어 배선과 연결되고 제2 출력단자가 상기 제4 리페어 배선과 연결되어, 입력된 신호를 증폭하여 출력하는 제2 더미버퍼;
    외부로부터 구동전원이 인가되는 외부단자와 상기 제1 더미버퍼의 제1 전원단자를 전기적으로 연결하는 제1 제어배선; 및
    상기 외부단자와 상기 제2 더미버퍼의 제2 전원단자를 전기적으로 연결하는 제2 제어배선을 포함하는 표시 장치.
  13. 삭제
  14. 삭제
  15. 삭제
  16. 서로 교차하는 게이트 배선들 및 데이터 배선들이 형성된 표시영역과, 상기 표시영역을 둘러싸는 주변영역으로 구분되는 표시 패널;
    상기 주변영역에 직접 실장되어 상기 데이터 배선들에 데이터신호를 출력하는 복수의 구동 칩들을 포함하는 소스 구동부;
    상기 데이터 배선들의 일단부와 교차하고 상기 구동 칩들의 단부에 서로 인접하게 배치된 제1 및 제2 구동 칩과 전기적으로 연결된 제1 리페어 배선부; 및
    상기 제1 및 제2 구동 칩을 통해 상기 제1 리페어 배선부와 전기적으로 연결되어, 상기 데이터 배선들의 타단부와 교차하는 제2 리페어 배선부를 포함하며,
    상기 제1 및 제2 리페어 배선부는 상기 표시영역을 둘러싸도록 상기 주변영역에 링 형상으로 형성되며,
    상기 제1 리페어 배선부는 제1 리페어 배선 및 제2 리페어 배선을 포함하고,
    상기 제2 리페어 배선부는 상기 제1 및 제2 리페어 배선들과 각각 전기적으로 연결되는 제3 및 제4 리페어 배선들을 포함하며,
    상기 제1 구동 칩은 제1 더미버퍼부를 포함하며,
    상기 제1 더미버퍼부는
    제1 입력단자가 상기 제1 리페어 배선과 연결되고 제1 출력단자가 상기 제3 리페어 배선에 연결되어, 입력된 신호를 증폭하여 출력하는 제1 더미버퍼; 및
    외부로부터 구동전원이 인가되는 제1 외부단자와 상기 제1 더미버퍼의 제1 전원단자를 전기적으로 연결하는 제1 제어배선을 포함하는 표시 장치.
  17. 삭제
  18. 삭제
  19. 삭제
  20. 제16항에 있어서, 상기 제2 구동 칩은 제2 더미버퍼부를 포함하며,
    상기 제2 더미버퍼부는
    제2 입력단자가 상기 제2 리페어 배선과 연결되고 제2 출력단자가 상기 제4 리페어 배선에 연결되어, 입력된 신호를 증폭하여 출력하는 제2 더미버퍼; 및
    상기 구동전원이 인가되는 제2 외부단자와 상기 제2 더미버퍼의 제2 전원단자를 전기적으로 연결하는 제2 제어배선을 포함하는 표시 장치.
  21. 제20항에 있어서, 상기 제2 더미버퍼의 제2 출력단자로부터 출력된 신호는 상기 제1 더미버퍼부를 경유하여 상기 제4 리페어 배선에 인가되는 것을 특징으로 하는 표시 장치.
  22. 표시 패널에 직접 실장된 소스 구동칩에 내장된 더미버퍼의 입력단과 연결된 제1 리페어 배선과 불량 데이터배선의 일단부와 교차하는 부분을 쇼트시켜 제1 단락부를 형성하는 단계;
    상기 더미버퍼의 출력단과 연결된 제2 리페어 배선과 상기 불량 데이터배선의 타단부와 교차하는 부분을 쇼트시켜 제2 단락부를 형성하는 단계;
    상기 제1 단락부와 인접한 상기 제1 리페어 배선의 일부분을 절단하여 제1 절단부를 형성하는 단계; 및
    상기 제1 절단부와 상기 제2 단락부 사이에 형성된 상기 제2 리페어 배선의 일부분을 절단하여 제2 절단부를 형성하는 단계상기 더미버퍼의 구동을 인에이블시키는 단계를 포함하며,
    상기 인에이블시키는 단계는
    상기 표시 패널 상에 형성되어 상기 더미버퍼의 전원단에 구동전원을 인가하는 제어배선을 절단하여 제3 절단부를 형성하는 표시 장치의 리페어 방법.
  23. 삭제
  24. 삭제
  25. 제22항에 있어서, 상기 더미버퍼는 상기 구동전원이 인가되면 디스에이블되고, 상기 구동전원이 차단되면 인에이블되는 것을 특징으로 하는 표시 장치의 리페어 방법.
KR1020060066763A 2006-07-18 2006-07-18 구동 칩, 이를 구비한 표시 장치 및 리페어 방법 KR101241761B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020060066763A KR101241761B1 (ko) 2006-07-18 2006-07-18 구동 칩, 이를 구비한 표시 장치 및 리페어 방법
US11/770,368 US20080018636A1 (en) 2006-07-18 2007-06-28 Driver chip, display device and method of repair
CN2007101358216A CN101110204B (zh) 2006-07-18 2007-07-16 驱动器芯片、显示装置及修复方法
JP2007185332A JP5405726B2 (ja) 2006-07-18 2007-07-17 駆動チップ、それを具備した表示装置及びリペア方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060066763A KR101241761B1 (ko) 2006-07-18 2006-07-18 구동 칩, 이를 구비한 표시 장치 및 리페어 방법

Publications (2)

Publication Number Publication Date
KR20080007743A KR20080007743A (ko) 2008-01-23
KR101241761B1 true KR101241761B1 (ko) 2013-03-14

Family

ID=38970989

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060066763A KR101241761B1 (ko) 2006-07-18 2006-07-18 구동 칩, 이를 구비한 표시 장치 및 리페어 방법

Country Status (4)

Country Link
US (1) US20080018636A1 (ko)
JP (1) JP5405726B2 (ko)
KR (1) KR101241761B1 (ko)
CN (1) CN101110204B (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11721262B2 (en) 2021-05-25 2023-08-08 Samsung Electronics Co., Ltd. Display driving circuit and display device including the same

Families Citing this family (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200909914A (en) * 2007-08-21 2009-03-01 Himax Tech Ltd Defect repairing method of liquid crystal display and signal transmission method of source driver and timing controller thereof
RU2479045C1 (ru) * 2008-08-20 2013-04-10 Шарп Кабусики Кайся Устройство отображения
WO2010092639A1 (ja) * 2009-02-13 2010-08-19 シャープ株式会社 表示装置及びその製造方法、並びにアクティブマトリクス基板
CN101847378B (zh) * 2009-03-27 2012-07-04 北京京东方光电科技有限公司 源极驱动芯片
CN102289119B (zh) 2011-07-01 2014-02-05 深圳市华星光电技术有限公司 液晶显示器及修复断线的方法
CN103235459B (zh) * 2013-04-27 2015-06-10 合肥京东方光电科技有限公司 一种显示基板及驱动集成电路的引线修复方法
US9911799B2 (en) * 2013-05-22 2018-03-06 Samsung Display Co., Ltd. Organic light-emitting display apparatus and method of repairing the same
KR102132458B1 (ko) * 2013-08-21 2020-08-06 삼성디스플레이 주식회사 박막 트랜지스터 기판 및 이를 포함하는 액정 표시 장치
KR102081252B1 (ko) * 2013-10-11 2020-02-26 삼성디스플레이 주식회사 유기 발광 표시 장치 및 그 리페어 방법
KR102197626B1 (ko) * 2015-01-06 2021-01-04 삼성디스플레이 주식회사 표시장치
WO2016132435A1 (ja) 2015-02-16 2016-08-25 堺ディスプレイプロダクト株式会社 回路装置及び表示装置
KR102394409B1 (ko) * 2015-09-30 2022-05-03 엘지디스플레이 주식회사 유기발광다이오드 표시장치
KR102467364B1 (ko) 2015-11-03 2022-11-15 삼성디스플레이 주식회사 표시 장치
CN107731151B (zh) * 2017-11-30 2020-12-22 信利(惠州)智能显示有限公司 阵列基板及显示装置
KR102555212B1 (ko) * 2017-12-29 2023-07-12 엘지디스플레이 주식회사 발광 표시 장치
JP2019185462A (ja) * 2018-04-12 2019-10-24 シャープ株式会社 タッチパネル付き表示装置、及びその修正方法
US10859884B2 (en) * 2018-09-13 2020-12-08 HKC Corporation Limited Liquid crystal display panel and liquid crystal display apparatus
CN110083942B (zh) * 2019-04-28 2022-11-11 飞腾信息技术有限公司 基于物理信息的信号电迁移批量修复方法、系统及介质
CN112242124A (zh) * 2019-07-16 2021-01-19 陕西坤同半导体科技有限公司 用于修复断线的有源矩阵有机发光显示面板及断线修复方法
CN110806667B (zh) * 2019-11-05 2021-12-14 昆山龙腾光电股份有限公司 显示面板、显示面板的数据线的修复方法和液晶显示装置

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002221947A (ja) * 2001-01-26 2002-08-09 Sharp Corp マトリクス型表示装置

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0990421A (ja) * 1995-09-27 1997-04-04 Sharp Corp 液晶表示装置およびその製造方法
KR100244181B1 (ko) * 1996-07-11 2000-02-01 구본준 액정표시장치의리페어구조및그를이용한리페어방법
KR100242943B1 (ko) * 1997-05-30 2000-02-01 윤종용 수리선이 형성된 액정표시장치
JP3664573B2 (ja) * 1997-07-11 2005-06-29 三菱電機株式会社 液晶表示装置
KR100305322B1 (ko) * 1998-11-07 2001-11-30 구본준, 론 위라하디락사 리페어배선을포함하는액정표시장치용어레이기판
JP2000321599A (ja) * 1999-05-10 2000-11-24 Hitachi Ltd 液晶表示装置
JP2001242488A (ja) * 2000-03-01 2001-09-07 Advanced Display Inc 液晶表示装置及びその製造方法
KR100535358B1 (ko) * 2000-07-04 2005-12-09 비오이 하이디스 테크놀로지 주식회사 액정표시소자
JP2003202846A (ja) * 2001-10-30 2003-07-18 Sharp Corp 表示装置およびその駆動方法
JP4314084B2 (ja) * 2002-09-17 2009-08-12 シャープ株式会社 表示装置
TW565815B (en) * 2002-10-17 2003-12-11 Chi Mei Optoelectronics Corp Liquid crystal display panel
JP2004172854A (ja) * 2002-11-19 2004-06-17 Seiko Epson Corp イメージセンサコントローラ、電子機器、及びイメージセンサの制御方法
US7539909B2 (en) * 2003-09-30 2009-05-26 Intel Corporation Distributed memory initialization and test methods and apparatus
KR101022278B1 (ko) * 2003-12-15 2011-03-21 삼성전자주식회사 구동 칩 및 이를 갖는 표시장치
KR100652057B1 (ko) * 2004-04-02 2006-12-01 엘지.필립스 엘시디 주식회사 액정 표시 장치 및 이를 이용한 리페어 방법
JP2006171576A (ja) * 2004-12-17 2006-06-29 Toshiba Matsushita Display Technology Co Ltd 液晶表示装置及びその製造方法
TWI285767B (en) * 2005-11-14 2007-08-21 Au Optronics Corp Repair line framework of liquid crystal device

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002221947A (ja) * 2001-01-26 2002-08-09 Sharp Corp マトリクス型表示装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11721262B2 (en) 2021-05-25 2023-08-08 Samsung Electronics Co., Ltd. Display driving circuit and display device including the same

Also Published As

Publication number Publication date
KR20080007743A (ko) 2008-01-23
JP5405726B2 (ja) 2014-02-05
US20080018636A1 (en) 2008-01-24
CN101110204A (zh) 2008-01-23
JP2008026900A (ja) 2008-02-07
CN101110204B (zh) 2013-03-27

Similar Documents

Publication Publication Date Title
KR101241761B1 (ko) 구동 칩, 이를 구비한 표시 장치 및 리페어 방법
US5949502A (en) Liquid crystal device having resistor elements
JP5505755B2 (ja) 表示基板及びそれを含む液晶表示装置
KR100392575B1 (ko) 액정 표시 장치 및 그 제조 방법
KR100372300B1 (ko) 수리선을 가지는 액정 표시 장치용 박막 트랜지스터 기판
KR20090126052A (ko) 박막 트랜지스터 기판 및 이를 표함하는 표시 장치
KR20090072393A (ko) 표시장치 및 이의 구동방법
US20100053127A1 (en) Display device
JPH06102534A (ja) 薄膜トランジスタアレイ
JP2006276368A (ja) アレイ基板とその検査方法
JP2004109969A (ja) 液晶表示装置
KR100517135B1 (ko) 박막트랜지스터 기판
KR20070046238A (ko) 액정표시장치
JP4141696B2 (ja) 画像表示パネルとその製造方法、画像表示装置
KR100477131B1 (ko) 액정 표시 장치의 화소 수리 방법
KR100472172B1 (ko) 액정표시장치
KR100734232B1 (ko) 액정표시장치 제조방법
KR100929678B1 (ko) 액정 표시 장치 및 그 수리 방법
KR100704783B1 (ko) 리워크를 수행하지 않고도 라인 리페어가 가능한 액정디스플레이 모듈
KR100488943B1 (ko) 리페어라인이 형성된 액정표시장치 및 그 제조방법
KR101080705B1 (ko) 칩 온 글라스 구조 액정표시장치용 어레이 기판
KR101212156B1 (ko) 라인 온 글래스형 액정표시장치 및 그 제조방법
CN218547885U (zh) 显示面板
TWI699586B (zh) 陣列基板與其製造方法
KR100444794B1 (ko) 액정 표시 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
N231 Notification of change of applicant
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20180302

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee