KR102132458B1 - 박막 트랜지스터 기판 및 이를 포함하는 액정 표시 장치 - Google Patents

박막 트랜지스터 기판 및 이를 포함하는 액정 표시 장치 Download PDF

Info

Publication number
KR102132458B1
KR102132458B1 KR1020130099153A KR20130099153A KR102132458B1 KR 102132458 B1 KR102132458 B1 KR 102132458B1 KR 1020130099153 A KR1020130099153 A KR 1020130099153A KR 20130099153 A KR20130099153 A KR 20130099153A KR 102132458 B1 KR102132458 B1 KR 102132458B1
Authority
KR
South Korea
Prior art keywords
repair
lines
line
branch
driving chip
Prior art date
Application number
KR1020130099153A
Other languages
English (en)
Other versions
KR20150021773A (ko
Inventor
원주연
곽윤희
박성동
이종국
정병구
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020130099153A priority Critical patent/KR102132458B1/ko
Priority to US14/333,747 priority patent/US9087748B2/en
Publication of KR20150021773A publication Critical patent/KR20150021773A/ko
Application granted granted Critical
Publication of KR102132458B1 publication Critical patent/KR102132458B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136259Repairing; Defects
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/528Geometry or layout of the interconnection structure
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136259Repairing; Defects
    • G02F1/136263Line defects
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136259Repairing; Defects
    • G02F1/136272Auxiliary lines
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00

Abstract

본 발명의 실시예에 따른 박막 트랜지스터 기판은 제1 및 제2 구동 칩, 제1 및 제2 구동 칩에 각각 연결된 복수의 신호선, 제1 구동 칩에 연결된 복수의 신호선과 절연막을 사이에 두고 제1 구동 칩에 연결된 복수의 신호선을 가로 지르며 형성된 복수의 제1 및 제2 가지 리페어선, 제2 구동 칩에 연결된 복수의 신호선과 절연막을 사이에 두고 제2 구동 칩에 연결된 복수의 신호선을 가로 지르며 형성된 복수의 제3 및 제4 가지 리페어선, 제1 및 제2 가지 리페어선을 서로 연결하는 제1 리페어선 및 제3 및 제4 가지 리페어선을 서로 연결하는 제2 리페어선을 포함한다.

Description

박막 트랜지스터 기판 및 이를 포함하는 액정 표시 장치{THIN FILM TRANSISTOR SUBSTRATE AND LIQUID CRYSTALDISPLAY HAVING THE SAME}
본 발명은 박막 트랜지스터 기판 및 이를 포함하는 액정 표시 장치에 관한 것이다.
표시장치는 주로 컬러 필터 어레이가 형성된 컬러 필터 기판과 박막 트랜지스터 어레이가 형성된 박막 트랜지스터 기판이 액정을 사이에 두고 합착되어 형성된다. 컬러 필터 기판에는 공통 전압이 공급되는 공통 전극이 전면에 형성되고 박막 트랜지스터 기판에는 데이터 신호가 개별적으로 공급되는 다수의 화소 전극이 매트릭스 형태로 형성된다. 또한 박막 트랜지스터 기판에는 다수의 화소 전극을 개별적으로 구동하기 위한 박막 트랜지스터와, 박막 트랜지스터를 제어하는 게이트 라인과, 박막 트랜지스터로 데이터 신호를 공급하는 데이터 라인이 형성된다.
박막 트랜지스터 기판에 형성되는 게이트 라인과 데이터 라인을 포함하는 신호 라인은 수 마이크로미터 이하의 미세폭으로 형성되므로 단선 불량이 발생할 수 있다. 따라서 박막 트랜지스터 기판은 단선된 신호 라인을 리페어(Repair) 하는 리페어선이 더 구비된다.
본 발명이 해결하고자 하는 과제는 복수의 리페어을 가능하게 하는 리페어 라인을 제공하고, 리페어 라인의 길이를 줄이는 것이다.
본 발명의 실시예에 따른 박막 트랜지스터 기판은 제1 및 제2 구동 칩;
상기 제1 및 제2 구동 칩에 각각 연결된 복수의 신호선; 상기 제1 구동 칩에 연결된 복수의 신호선과 절연막을 사이에 두고 상기 제1 구동 칩에 연결된 복수의 신호선을 가로 지르며 형성된 복수의 제1 및 제2 가지 리페어선; 상기 제2 구동 칩에 연결된 복수의 신호선과 절연막을 사이에 두고 상기 제2 구동 칩에 연결된 복수의 신호선을 가로 지르며 형성된 복수의 제3 및 제4 가지 리페어선; 상기 제1 및 제2 가지 리페어선을 서로 연결하는 제1 리페어선; 및 상기 제3 및 제4 가지 리페어선을 서로 연결하는 제2 리페어선을 포함한다.
상기 복수의 제1 내지 4 가지 리페어선 각각은 서로 나란히 형성될 수 있다.
상기 복수의 제4 가지 리페어선은 보조 리페어선을 통해 상기 제2 리페어선과 연결될 수 있다.
상기 보조 리페어선은 상기 제1 구동 칩에 연결된 복수의 신호선을 가로 지르지 않으면 형성될 수 있다.
상기 보조 리페어선은 상기 제2 리페어선보다 가늘 수 있다.
상기 복수의 제4 가지 리페어선의 일단은 서로 연결되지 않고, 타단은 서로 상기 보조 리페어선을 통해 연결될 수 있다.
상기 복수의 제2 가지 리페어선의 일단은 서로 연결되지 않고, 타단은 서로 상기 제1 리페어선을 통해 연결될 수 있다.
상기 복수의 제1 가지 리페어선의 일단은 서로 연결되지 않고, 타단은 서로 연결되며, 상기 복수의 제3 가지 리페어선의 일단은 서로 연결되지 않고, 타단은 서로 연결될 수 있다.
상기 복수의 제1 가지 리페어선은 서로 제1 연결선을 통해 연결되고, 상기 복수의 제3 가지 리페어선은 서로 제2 연결선을 통해 연결될 수 있다.
상기 복수의 제1 및 제3 가지 리페어선 각각의 타단은 각각 제1 및 제2 구동 칩에 연결되며, 상기 구동 칩 내부에서 연결될 수 있다.
본 발명의 실시예에 따른 액정 표시 장치는 제1 및 제2 구동 칩; 상기 제1 및 제2 구동 칩에 각각 연결된 복수의 신호선; 상기 제1 구동 칩에 연결된 복수의 신호선과 절연막을 사이에 두고 상기 제1 구동 칩에 연결된 복수의 신호선을 가로 지르며 형성된 복수의 제1 및 제2 가지 리페어선; 상기 제2 구동 칩에 연결된 복수의 신호선과 절연막을 사이에 두고 상기 제2 구동 칩에 연결된 복수의 신호선을 가로 지르며 형성된 복수의 제3 및 제4 가지 리페어선; 상기 제1 및 제2 가지 리페어선을 서로 연결하는 제1 리페어선 및 상기 제3 및 제4 가지 리페어선을 서로 연결하는 제2 리페어선을 포함하는 박막 트랜지스터 기판;
회로 기판; 및 상기 트랜지스터 기판 및 회로 기판을 연결하는 가요성 인쇄 회로 필름을 포함한다.
상기 복수의 제1 가지 리페어선은 서로 제1 연결선을 통해 연결되고, 상기 복수의 제3 가지 리페어선은 서로 제2 연결선을 통해 연결되고, 상기 제1 연결선 및 상기 제2 연결선은 상기 구동 칩, 상기 가요성 인쇄 회로 필름 및 상기 회로 기판을 통해 각각 상기 제1 리페어선 및 상기 제2 리페어선에 연결될 수 있다.
상기 복수의 제1 및 제3 가지 리페어선 각각의 타단은 각각 제1 및 제2 구동 칩에 연결되고, 상기 복수의 제2 및 제4 가지 리페어선 각각의 타단은 상기 구동 칩, 상기 가요성 인쇄 회로 필름 및 상기 회로 기판을 통해 각각 상기 제1 리페어선 및 상기 제2 리페어선에 연결될 수 있다.
본 발명의 실시예는 복수의 가지 리페어선을 포함하여, 한 영역에서 복수의 신호선 단선에 대한 리페어가 가능하다.
본 발명의 실시예에 따르면. 제2 가지 리페어선은 제2 영역에 대응하는 데이터 선을 가로 지르지 않는다. 따라서 제2 가지 리페어선의 길이가 짧아져 도선의 길이에 따른 저항이 줄어 들게 된다.
도 1은 본 발명의 실시예에 따른 액정 표시 장치를 개략적으로 나타낸 평면도이다.
도 2는 본 발명의 실시예에 따른 도 1의 A 영역을 나타낸 도면이다.
도 3은 본 발명의 또 다른 실시예에 도 1의 A 영역을 나타낸 도면이다.
도 4는 본 발명의 실시예에 따른 신호선의 리페어 시의 제1 영역의 액정 표시 장치를 개략적으로 나타낸 평면도 이다.
도 5는 본 발명의 또 다른 실시예에 따른 액정 표시 장치를 개략적으로 나타낸 평면도 이다.
이하에서 첨부한 도면을 참고로 하여 본 발명의 실시예에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 그러나 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예에 한정되지 않는다.
도면에서 여러 층 및 영역을 명확하게 표현하기 위하여 두께를 확대하여 나타내었다. 명세서 전체를 통하여 유사한 부분에 대해서는 동일한 도면 부호를 붙였다. 층, 막, 영역, 판 등의 부분이 다른 부분 "위에" 있다고 할 때, 이는 다른 부분 "바로 위에" 있는 경우뿐 아니라 그 중간에 또 다른 부분이 있는 경우도 포함한다. 반대로 어떤 부분이 다른 부분 "바로 위에" 있다고 할 때에는 중간에 다른 부분이 없는 것을 뜻한다.
다음은 도 1을 참조하여 본 발명의 실시예에 따른 액정 표시 장치를 설명한다.
도 1은 본 발명의 실시예에 따른 액정 표시 장치를 개략적으로 나타낸 평면도이다.
본 발명의 일 실시예에 따른 액정 표시 장치는 도 1에 도시된 바와 같이 하부 표시판(100), 상부 표시판(300), 하부 표시판(100) 및 상부 표시판(300)사이에 위치하는 액정층(미도시), 가요성 인쇄 회로 필름(FPC 필름, 이하 FPC라고 한다; Flexible printed circuit film, 600), 및 회로 기판(700)을 포함한다.
이하에서는 각 부분에 대하여 상세하게 살펴보며, 먼저 하부 표시판(100)을 살펴본다. 본 발명의 실시예에 따른 하부 표시판(100)은 박막 트랜지스터 기판일 수 있다. 본 발명의 실시예에 따른 하부 표시판(100)은 복수의 데이터 구동 칩(540), 제1, 2 리페어선(200, 250)을 포함한다. 또한 하부 표시판(100)은 복수의 제1 가지 리페어선(201), 복수의 제2 가지 리페어선(205), 복수의 제3 가지 리페어선(251), 복수의 제4 가지 리페어선(255), 제1, 2 연결선(202, 252), 복수의 데이터 선(171) 및 보조 리페어선(253)을 포함한다. 본 발명의 실시예에 따르면 데이터 구동 칩(540)과 리페어선(200, 250)의 숫자는 일대일로 대응할 수도 있다.
복수의 리페어선(200, 250)은 하부 표시판(100)의 외곽을 따라 링(Ring) 형태로 형성된다. 또한 복수의 리페어선(200, 250)과 각각 연결된 제1, 3 가지 리페어선(201. 251) 및 제2, 4 가지 리페어선(205, 255)은 절연막을 사이에 두고 다수의 신호 라인을 가로 질러 형성된다. 본 발명의 실시예에 따르면 복수의 리페어선(200, 250)과 각각 연결된 제1, 3 가지 리페어선(201. 251) 및 제2, 4 가지 리페어선(205, 255)은 절연막을 사이에 두고 복수의 데이터선(171)과 중첩되어 형성된다. 각각의 제1, 3 가지 리페어선(201, 251)는 데이터 구동 칩(540)을 통해 각각의 리페어선(200, 250)의 일단과 연결될 수도 있다. 본 발명의 실시예에 따르면 각각의 제1, 3 가지 리페어선(201, 251)은 각각의 제1, 2연결선(202, 252)를 통해 데이터 구동 칩(540)에 연결될 수도 있다. 각각의 제1, 3 가지 리페어선(201, 251) 및 각각의 제2, 4 가지 리페어선(205, 255)는 복수 일 수 있다. 본 명세서에서는 각각의 제1, 3 가지 리페어선(201, 251) 및 각각의 제2, 4 가지 리페어선(205, 255)의 수는 2개이나, 본 발명은 이에 한정되지 않는다. 그러나 본 명세서에서는 각각 2개의 제1, 3 가지 리페어선(201, 251) 및 각각 2개의 제2, 4 가지 리페어선(205, 255)를 예를들어 설명하겠다.
하부 표시판(100)에는 복수의 신호선이 부착되어 있다. 본 발명의 실시예에 따른 복수의 신호선은 복수의 데이터선(171)일 수 있다. 또한 하부 표시판(100)은 각 데이터 구동 칩(540)에 대응하여 복수의 영역으로 구분될 수 있다. 각 영역에는 각 데이터 구동 칩(540)에 연결된 데이터선(171)이 배치된다. 따라서 각 영역에는 각 영역에 데이터 구동 칩(540)에 연결된 데이터선(171)이 배치된다. 본 명세서에서는 하부 표시판(100)을 제1 영역 및 제2 영역으로 나누고 있으나, 본 발명은 이에 한정되지 않고, 얼마든지 더 많은 영역을 포함하는 하부 표시판(100)에 적용 가능하다.
본 발명의 실시예에 따른 제1 영역에 대응하는 데이터 구동 칩(540)에는 2개의 제1 가지 리페어선(201)이 연결된다. 2개의 제1 가지 리페어선(201)은 서로 나란하다. 또한 각각의 제1 가지 리페어선(201)의 일단은 서로 분리되어 있고, 타단은 연결되어 있다. 본 발명의 실시예에 따르면 제1 가지 리페어선(201)의 타단은 제1 연결선(202)를 통해 연결되어 있을 수도 있다.
본 발명의 실시예에 따른 제2 영역에 대응하는 데이터 구동 칩(540)에는 2개의 제3 가지 리페어선(251)이 연결된다. 2개의 제3 가지 리페어선(251)은 서로 나란하다. 또한 각각의 제3 가지 리페어선(251)의 일단은 서로 분리되어 있고, 타단은 연결되어 있다. 본 발명의 실시예에 따르면 제3 가지 리페어선(251)의 타단은 제2 연결선(252)를 통해 연결되어 있을 수도 있다.
다음은 도 2 및 도 3을 참조하여 본 발명의 실시예에 따른 제1 가지 리페어선를 설명한다.
도 2는 본 발명의 실시예에 따른 도 1의 A 영역을 나타낸 도면이다.
도 2에서는 제1 영역에 대응한 제1 가지 리페어선(201)을 예를 들어 설명하나, 다른 제3 가지 리페어선에도 본 설명이 적용가능하다.
도 2를 참조하면, 두 개의 제1 가지 리페어선(201) 복수의 데이터 선에 수직 방향으로 나란히 형성된다. 두 개의 제1 가지 리페어선(201)의 일단은 서로 떨어져 있으며, 타단은 서로 물리적으로 연결되어 있다. 또한 연결된 제1 가지 리페어선(201)의 타단은 데이터 구동 칩(540)의 단자 중 어느 한 입력단자에 연결된다. 본 발명의 실시예에 따르면 제1 가지 리페어선(201)의 타단은 제1 연결선(202)를 통해 연결되어 있을 수도 있으며, 제1 가지 리페어선(201)은 제1 연결선(202)을 통해 데이터 구동 칩(540)과 연결된다. 또한 제1 연결선(202)이 데이터 구동 칩(540)의 단자에 연결될 수도 있다.
도 3은 본 발명의 또 다른 실시예에 도 1의 A 영역을 나타낸 도면이다.
도 3를 참조하면, 두 개의 제1 가지 리페어선(201) 복수의 데이터 선에 수직 방향으로 나란히 형성된다. 두 개의 제1 가지 리페어선(201)의 일단은 서로 떨어져 있으며, 타단은 단자 회로를 통해 연결되어 있다. 보다 상세하게 설명하면 각각의 제1 가지 리페어선(201)의 타단은 데이터 구동 칩(540)의 서로 다른 입력단자에 연결되어 있다. 이렇게 각각의 제1 가지 리페어선(201)의 타단과 연결된 각각의 단자는 데이터 구동 칩(540)내부의 회로를 통해 연결되어 있다. 이 경우 본 발명의 실시예에 따르면 제1 연결선(202)은 생략될 수도 있다.
다시 도 1을 참조하여 본 발명을 설명한다.
복수의 리페어선(200,250)의 일단은 데이터 구동 칩(540)에 FPC(600) 및 회로 기판(700)을 경유하여 연결될 수도 있다. 또한 본 발명의 실시예에 따른 복수의 리페어선(200, 250) 각각의 일단은 각각의 제1, 3 가지 리페어선(201, 251)과 데이터 구동 칩(540)을 통해 연결되어 있다. 본 발명의 실시예에 따르면 이때 각각의 제1, 3 가지 리페어선(201, 251)은 각각의 제1, 2 연결선(202, 252)를 통해 데이터 구동 칩(540)과 연결될 수 있다.
본 발명의 실시예에 따른 각각의 제1, 3 가지 리페어선(201, 251)은 데이터 구동 칩(540)의 입력단자와 연결되고 복수의 리페어선(200, 250) 각각의 일단은 데이터 구동 칩(540)의 출력단자와 연결된다. 데이터 구동 칩(540)의 입력단자와 출력단자는 서로 연결되어 있다. 본 발명의 실시예에 따르면 각각의 제1, 2 연결선(202, 252)은 데이터 구동 칩(540)의 입력단자와 연결될 수도 있다.
복수의 리페어선(200, 250) 중 제1 영역에 대응하는 제1 리페어선(200)의 타단은 제2 가지 리페어선(205)에 연결된다. 제2 가지 리페어선(205)의 일단은 서로 떨어져 있으며, 제2 가지 리페어선(205)의 타단은 제1 리페어선(200)을 통해 연결되어 있다. 본 발명의 실시예에 따른 제2 가지 리페어선(205)은 서로 나란하고, 제1 영역에 대응하는 데이터 선(171)을 가로 질러 형성되어 있다. 또한 제2 가지 리페어선(205)은 제2 영역에 대응하는 데이터 선(171)을 가로 지르지 않는다. 따라서 제2 가지 리페어선(205)의 길이가 짧아져 도선의 길이에 따른 저항이 줄어 들게 된다.
본 발명의 실시예에 따른 제1 리페어선(200)의 두께는 제1 가지 리페어선(201) 또는 제2 가지 리페어선(205)의 두께보다 가늘 수도 있다.
복수의 리페어선(200, 250) 중 제2 영역에 대응하는 제2 리페어선(250)의 타단은 보조 리페어선(253)의 일단에 연결된다. 제4 가지 리페어선(255)의 일단은 서로 떨어져 있으며, 제4 가지 리페어선(255)의 타단은 보조 리페어선(253)의 타단을 통해 연결되어 있다. 본 발명의 실시예에 따른 제4 가지 리페어선(255)은 서로 나란하고, 제2 영역에 대응하는 데이터 선(171)을 가로 질러 형성되어 있다. 또한 제4 가지 리페어선(255)은 제1 영역에 대응하는 데이터 선(171)을 가로 지르지 않는다.
본 발명의 실시예에 따른 보조 리페어선(253)은 하부 표시판(100)의 외곽에 형성될 수 있다. 또한 보조 리페어선(253)은 하부 표시판(100)의 외곽을 통해 제1 영역을 지나 제2 영역의 제4 가지 리페어선(255)에 연결된다. 또한 보조 리페어선(253)은 데이터 선(171)과 겹치지 않는다. 본 발명의 실시예에 따른 보조 리페어선(253)은 제2 가지 리페어선(205)와 나란할 수도 있다.
본 발명의 실시예에 따른 보조 리페어선(253) 또는 제2 리페어선(250)의 두께는 제3 가지 리페어선(251) 또는 제4 가지 리페어선(255) 보다 가늘 수도 있다.
본 발명의 실시예에 따른 제1 내지 4 가지 리페어선(201, 205, 251. 255)의 두께는 서로 같을 수 있다.
하부 표시판(100) 외곽에 형성된 보조 리페어선(253), 제1 리페어선(200) 또는 제2 리페어선(250)의 두께는 데이터 선(171)과 가로 질러 형성된 제1, 3 가지 리페어선(201, 251) 또는 제2, 4 가지 리페어선(205, 255)보다 가늘 수도 있다. 따라서 하부 표시판(100)에서 각 선들(253, 200, 250)이 차지하는 부피가 각 선들이 동일한 두께일 때 보다 작을 수 있다.
FPC(600)은 영상 신호를 입력 받아 각각의 데이터선(171)에 각각 구동 신호를 인가한다.
다음은 도 4를 참조하여 본 발명의 실시예에 따른 신호선의 리페어 방법을 설명한다.
도 4는 본 발명의 실시예에 따른 신호선의 리페어 시의 제1 영역의 액정 표시 장치를 개략적으로 나타낸 평면도 이다.
본 발명의 실시예에 따르면 단선된 신호선의 리페어시, 제1 가지 리페어선(201) 및 제2 가지 리페어선(205)와 신호선의 중첩부에 레이저 용접을 통해 두 라인을 연결하여 리페어한다.
도 4를 참조하면, 복수의 데이터선(171) 중 단선된 데이터선(171)에 중첩하는 2개의 제1 가지 리페어선(201) 중 어느 한 제1 가지 리페어선(201)의 데이터선(171)과 중첩하는 부분을 연결한다. 또한 단선된 데이터선(171)에 중첩하는 2개의 제2 가지 리페어선(205) 중 어느 한 제2 가지 리페어선(205)의 데이터선(171)과 중첩하는 부분을 연결한다. 이러한 방식으로 단선된 데이터선(171)을 리페어 한다. 만일 제1 영역에서 또 다른 단선된 데이터선(171)이 있다면, 사용하지 않은 제1 가지 리페어선(201)과 제2 가지 리페어선(205)을 이용하여 단선된 데이터선(171)을 리페어한다.
도 5는 본 발명의 또 다른 실시예에 따른 액정 표시 장치를 개략적으로 나타낸 평면도 이다.
도 5를 참조하여 설명하면, 제1 리페어선(200) 및 제2 리페어선(250)은 FPC(600) 및 회로 기판(700)과 연결되어 있지 않을 수 있다. 즉 하부 표시판(100)에만 형성되어 있을 수도 있다. 즉 제1 리페어선(200) 및 제2 리페어선(250)은 바로 각각의 데이터 구동 칩(540)에 연결될 수 있다.
이상에서 본 발명의 바람직한 실시예에 대하여 상세하게 설명하였지만 본 발명의 권리범위는 이에 한정되는 것은 아니고 다음의 청구범위에서 정의하고 있는 본 발명의 기본 개념을 이용한 당업자의 여러 변형 및 개량 형태 또한 본 발명의 권리범위에 속하는 것이다.
100: 하부 표시판
171: 데이터 선
200, 250: 제1, 2 리페어선
201, 251: 제1, 3 가지 리페어선
202, 252: 제1, 2 연결선
205, 255: 제2, 4 가지 리페어선
253: 보조 리페어선
300: 상부 표시판
540: 데이터 구동 칩
600: FPC
700: 회로 기판

Claims (20)

  1. 제1 및 제2 구동 칩;
    상기 제1 및 제2 구동 칩에 각각 연결된 복수의 신호선;
    상기 제1 구동 칩에 연결된 복수의 신호선과 절연막을 사이에 두고 상기 제1 구동 칩에 연결된 복수의 신호선을 가로 지르며 형성된 복수의 제1 및 제2 가지 리페어선;
    상기 제2 구동 칩에 연결된 복수의 신호선과 절연막을 사이에 두고 상기 제2 구동 칩에 연결된 복수의 신호선을 가로 지르며 형성된 복수의 제3 및 제4 가지 리페어선;
    상기 제1 및 제2 가지 리페어선을 서로 연결하는 제1 리페어선; 및
    상기 제3 및 제4 가지 리페어선을 서로 연결하는 제2 리페어선을 포함하고,
    상기 복수의 제4 가지 리페어선은 상기 제2 가지 리페어선에 나란한 보조 리페어선을 통해 상기 제2 리페어선과 연결되고,
    상기 보조 리페어선은 상기 제1 구동 칩에 연결된 복수의 신호선을 가로 지르지 않으며,
    상기 복수의 제1 가지 리페어선은 서로 연결되어 있고 상기 복수의 제4 가지 리페어선의 일단은 서로 연결되지 않고, 타단은 서로 상기 보조 리페어선을 통해 연결되는
    박막 트랜지스터 기판.
  2. 제1항에 있어서,
    상기 복수의 제1 내지 4 가지 리페어선 각각은 서로 나란히 형성된
    박막 트랜지스터 기판.
  3. 삭제
  4. 삭제
  5. 제2항에 있어서,
    상기 보조 리페어선은 상기 제2 리페어선보다 가는
    박막 트랜지스터 기판.
  6. 삭제
  7. 제5항에 있어서,
    상기 복수의 제2 가지 리페어선의 일단은 서로 연결되지 않고, 타단은 서로 상기 제1 리페어선을 통해 연결되는
    박막 트랜지스터 기판.
  8. 제7항에 있어서,
    상기 복수의 제1 가지 리페어선의 일단은 서로 연결되지 않고, 타단은 서로 연결되며,
    상기 복수의 제3 가지 리페어선의 일단은 서로 연결되지 않고, 타단은 서로 연결되는
    박막 트랜지스터 기판.
  9. 제8항에 있어서,
    상기 복수의 제1 가지 리페어선은 서로 제1 연결선을 통해 연결되고,
    상기 복수의 제3 가지 리페어선은 서로 제2 연결선을 통해 연결되어 있는
    박막 트랜지스터 기판.
  10. 제8항에 있어서,
    상기 복수의 제1 및 제3 가지 리페어선 각각의 타단은 각각 제1 및 제2 구동 칩에 연결되며, 상기 구동 칩 내부에서 연결되는
    박막 트랜지스터 기판.
  11. 제1 및 제2 구동 칩;
    상기 제1 및 제2 구동 칩에 각각 연결된 복수의 신호선;
    상기 제1 구동 칩에 연결된 복수의 신호선과 절연막을 사이에 두고 상기 제1 구동 칩에 연결된 복수의 신호선을 가로 지르며 형성된 복수의 제1 및 제2 가지 리페어선;
    상기 제2 구동 칩에 연결된 복수의 신호선과 절연막을 사이에 두고 상기 제2 구동 칩에 연결된 복수의 신호선을 가로 지르며 형성된 복수의 제3 및 제4 가지 리페어선;
    상기 제1 및 제2 가지 리페어선을 서로 연결하는 제1 리페어선 및
    상기 제3 및 제4 가지 리페어선을 서로 연결하는 제2 리페어선을 포함하고,
    상기 복수의 제4 가지 리페어선은 상기 제2 가지 리페어선에 나란한 보조 리페어선을 통해 상기 제2 리페어선과 연결되고,
    상기 보조 리페어선은 상기 제1 구동 칩에 연결된 복수의 신호선을 가로 지르지 않으며,
    상기 복수의 제4 가지 리페어선의 일단은 서로 연결되지 않고, 타단은 서로 상기 보조 리페어선을 통해 연결되며,
    상기 복수의 제1 가지 리페어선은 서로 연결되어 있는 박막 트랜지스터 기판;
    회로 기판; 및
    상기 트랜지스터 기판 및 회로 기판을 연결하는 가요성 인쇄 회로 필름을 포함하는
    액정 표시 장치.
  12. 제11항에 있어서,
    상기 복수의 제1 내지 4 가지 리페어선 각각은 서로 나란히 형성된
    액정 표시 장치.
  13. 삭제
  14. 삭제
  15. 제12항에 있어서,
    상기 보조 리페어선은 상기 제2 리페어선보다 가는
    액정 표시 장치.
  16. 삭제
  17. 제15항에 있어서,
    상기 복수의 제2 가지 리페어선의 일단은 서로 연결되지 않고, 타단은 서로 상기 제1 리페어선을 통해 연결되는
    액정 표시 장치.
  18. 제17항에 있어서,
    상기 복수의 제1 가지 리페어선의 일단은 서로 연결되지 않고, 타단은 서로 연결되며,
    상기 복수의 제3 가지 리페어선의 일단은 서로 연결되지 않고, 타단은 서로 연결되는
    액정 표시 장치.
  19. 제18항에 있어서,
    상기 복수의 제1 가지 리페어선은 서로 제1 연결선을 통해 연결되고,
    상기 복수의 제3 가지 리페어선은 서로 제2 연결선을 통해 연결되고,
    상기 제1 연결선 및 상기 제2 연결선은 상기 구동 칩, 상기 가요성 인쇄 회로 필름 및 상기 회로 기판을 통해 각각 상기 제1 리페어선 및 상기 제2 리페어선에 연결되는
    액정 표시 장치.
  20. 제18항에 있어서,
    상기 복수의 제1 및 제3 가지 리페어선 각각의 타단은 각각 제1 및 제2 구동 칩에 연결되고,
    상기 복수의 제1 및 제3 가지 리페어선 각각의 타단은 상기 구동 칩, 상기 가요성 인쇄 회로 필름 및 상기 회로 기판을 통해 각각 상기 제1 리페어선 및 상기 제2 리페어선에 연결되는
    액정 표시 장치.
KR1020130099153A 2013-08-21 2013-08-21 박막 트랜지스터 기판 및 이를 포함하는 액정 표시 장치 KR102132458B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020130099153A KR102132458B1 (ko) 2013-08-21 2013-08-21 박막 트랜지스터 기판 및 이를 포함하는 액정 표시 장치
US14/333,747 US9087748B2 (en) 2013-08-21 2014-07-17 Thin film transistor substrate and liquid crystal display including the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020130099153A KR102132458B1 (ko) 2013-08-21 2013-08-21 박막 트랜지스터 기판 및 이를 포함하는 액정 표시 장치

Publications (2)

Publication Number Publication Date
KR20150021773A KR20150021773A (ko) 2015-03-03
KR102132458B1 true KR102132458B1 (ko) 2020-08-06

Family

ID=52479638

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020130099153A KR102132458B1 (ko) 2013-08-21 2013-08-21 박막 트랜지스터 기판 및 이를 포함하는 액정 표시 장치

Country Status (2)

Country Link
US (1) US9087748B2 (ko)
KR (1) KR102132458B1 (ko)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104407481B (zh) * 2014-12-09 2017-05-10 京东方科技集团股份有限公司 阵列基板、信号线不良的检测方法、显示面板及显示装置
CN104503176B (zh) * 2014-12-25 2017-03-22 合肥鑫晟光电科技有限公司 阵列基板、显示面板及显示装置
KR102257762B1 (ko) 2015-01-07 2021-05-28 삼성디스플레이 주식회사 표시 장치
KR102284142B1 (ko) 2015-01-13 2021-07-30 삼성디스플레이 주식회사 표시 패널 및 그 리페어 방법
KR102319315B1 (ko) 2015-05-14 2021-10-29 삼성디스플레이 주식회사 유기 발광 표시 장치
CN110767691B (zh) * 2018-11-01 2022-08-16 云谷(固安)科技有限公司 显示面板和显示终端
CN208937877U (zh) * 2018-11-28 2019-06-04 京东方科技集团股份有限公司 一种阵列基板、显示面板及显示装置
US11526232B2 (en) * 2021-03-26 2022-12-13 Wuhan China Star Optoelectronics Semiconductor Display Technology Co., Ltd. Display module and display device

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100372300B1 (ko) * 1999-08-12 2003-02-17 삼성전자주식회사 수리선을 가지는 액정 표시 장치용 박막 트랜지스터 기판
US20050195338A1 (en) * 2004-03-03 2005-09-08 Hitachi Displays, Ltd. Active matrix type display device

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100242943B1 (ko) * 1997-05-30 2000-02-01 윤종용 수리선이 형성된 액정표시장치
JP4121310B2 (ja) 2002-05-31 2008-07-23 シャープ株式会社 アクティブマトリクス型液晶表示パネル
TWI248533B (en) 2002-10-09 2006-02-01 Chi Mei Optoelectronics Corp Liquid crystal display panel
US8059223B2 (en) * 2006-03-01 2011-11-15 Hannstar Display Corp. Repair structure and method for liquid crystal display
TWI324269B (en) * 2006-03-15 2010-05-01 Au Optronics Corp Display panel having repair lines and signal lines disposed at different substrate
KR101241761B1 (ko) * 2006-07-18 2013-03-14 삼성디스플레이 주식회사 구동 칩, 이를 구비한 표시 장치 및 리페어 방법
KR20080022716A (ko) 2006-09-07 2008-03-12 삼성전자주식회사 박막 트랜지스터 기판 및 이를 갖는 액정표시장치
KR20080026277A (ko) 2006-09-20 2008-03-25 삼성전자주식회사 박막 트랜지스터 기판 및 그 리페어 방법
TWI363241B (en) * 2007-07-16 2012-05-01 Au Optronics Corp Lower substrate for an fpd
KR20090016077A (ko) * 2007-08-10 2009-02-13 주식회사 코윈디에스티 레이저를 이용한 불량 액정패널 수리장치 및 그 방법
TW201031959A (en) 2009-02-26 2010-09-01 Chunghwa Picture Tubes Ltd Display panel and repair method thereof
TWI401492B (zh) 2010-05-17 2013-07-11 Au Optronics Corp 主動元件陣列基板及其修補方法
CN102629050B (zh) 2011-08-02 2014-06-11 京东方科技集团股份有限公司 一种像素结构、液晶显示面板及其修复断线的方法

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100372300B1 (ko) * 1999-08-12 2003-02-17 삼성전자주식회사 수리선을 가지는 액정 표시 장치용 박막 트랜지스터 기판
US20050195338A1 (en) * 2004-03-03 2005-09-08 Hitachi Displays, Ltd. Active matrix type display device

Also Published As

Publication number Publication date
US20150054165A1 (en) 2015-02-26
US9087748B2 (en) 2015-07-21
KR20150021773A (ko) 2015-03-03

Similar Documents

Publication Publication Date Title
KR102132458B1 (ko) 박막 트랜지스터 기판 및 이를 포함하는 액정 표시 장치
US8314899B2 (en) Array substrate and display device
KR102145390B1 (ko) 정전기 방전 회로를 포함하는 표시 장치
US9097921B2 (en) Active matrix display device
JP5431502B2 (ja) アレイ基板、及び、液晶表示パネル
KR102576547B1 (ko) 표시 장치
JP2010102237A (ja) 表示装置
US8670102B2 (en) Display panel
KR20200052486A (ko) 표시 장치
JP4490802B2 (ja) 薄膜トランジスタ表示板
JP2009237280A (ja) 表示装置
JP2006308803A (ja) 液晶表示装置
KR101348756B1 (ko) 필름-칩 복합체와 이를 포함하는 표시장치
JP2008064961A (ja) 配線構造、及び表示装置
WO2013021992A1 (ja) アクティブマトリクス型表示装置
KR20060133836A (ko) 스위칭 소자와 연결되는 테스트 라인을 구비하는액정표시장치
US10928696B2 (en) Wiring substrate and display panel
KR101621559B1 (ko) 액정표시장치
JP2005301308A (ja) 表示装置および液晶表示装置
KR20080022716A (ko) 박막 트랜지스터 기판 및 이를 갖는 액정표시장치
KR100612989B1 (ko) 수리선을 가지는 액정 표시 장치 및 그 수리 방법
CN110262148B (zh) 一种阵列基板、显示面板和显示装置
WO2016158747A1 (ja) 部品実装用フレキシブル基板および表示装置
JP2018093101A (ja) フレキシブルプリント基板、および画像表示装置
JP2019179164A (ja) 表示パネル

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E90F Notification of reason for final refusal
E701 Decision to grant or registration of patent right