KR101241255B1 - 무선 주파수 자기상관 신호 트리거 생성기 - Google Patents

무선 주파수 자기상관 신호 트리거 생성기 Download PDF

Info

Publication number
KR101241255B1
KR101241255B1 KR1020060045249A KR20060045249A KR101241255B1 KR 101241255 B1 KR101241255 B1 KR 101241255B1 KR 1020060045249 A KR1020060045249 A KR 1020060045249A KR 20060045249 A KR20060045249 A KR 20060045249A KR 101241255 B1 KR101241255 B1 KR 101241255B1
Authority
KR
South Korea
Prior art keywords
correlation
signal
trigger
autocorrelation
generating
Prior art date
Application number
KR1020060045249A
Other languages
English (en)
Other versions
KR20060120493A (ko
Inventor
카일 엘. 베르나르드
Original Assignee
텍트로닉스 인코포레이티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 텍트로닉스 인코포레이티드 filed Critical 텍트로닉스 인코포레이티드
Publication of KR20060120493A publication Critical patent/KR20060120493A/ko
Application granted granted Critical
Publication of KR101241255B1 publication Critical patent/KR101241255B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R13/00Arrangements for displaying electric variables or waveforms
    • G01R13/02Arrangements for displaying electric variables or waveforms for displaying measured electric variables in digital form
    • G01R13/0218Circuits therefor
    • G01R13/0254Circuits therefor for triggering, synchronisation
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Radar Systems Or Details Thereof (AREA)
  • Measurement Of Mechanical Vibrations Or Ultrasonic Waves (AREA)
  • Tests Of Electronic Circuits (AREA)
  • Monitoring And Testing Of Transmission In General (AREA)

Abstract

신호를 그 신호의 시간 지연 버젼과 상관시키고, 상관 계수가 소정의 조건에 대응할 때에 실시간으로 트리거를 발생함으로써 상관 계수를 생성하는 상관 검출기를 포함하는 자기상관 트리거가 제공된다. 자기상관 측정치에 기초하여 트리거를 발생하는 방법 또한 제공된다. 자기상관 트리거는 자기상관이 신호에서의 무작위성의 정도와 같이 자기상관 모델에 관련하는 정도에 기초하여 트리거를 발생하도록 사용될 수도 있다.
자기상관 트리거, 멀티-랙, 상관 검출기, 무작위성, 시간 랙

Description

무선 주파수 자기상관 신호 트리거 생성기{RF Autocorrelation Signal Trigger Generator}
도 1은 실시간 스펙트럼 분석기의 예시도.
도 2는 자기상관 트리거의 예시도.
도 3은 자기상관 트리거의 예시도.
도 4는 자기상관 트리거의 예시도.
<도면의 주요 부분에 대한 부호의 설명>
40 : 트리거 생성기
42 : 순환 버퍼
44 : 상관 검출기
46 : 랙
48 : 비교기
54 : 제어 경로
본 발명은 전반적으로 신호 트리거에 관한 것으로, 보다 구체적으로는 자기 상관 특성에 기초한 실시간 신호 트리거에 관한 것이다.
스펙트럼 분석기 및 오실로스코프 등의 측정 기기는 데이터를 실시간으로 획득하여 분석하는 성능을 갖는다. 실시간 측정이 가능한 스펙트럼 분석기로의 예로는 미국 오레곤주 비버튼에 소재한 Tektronix, Inc.에서 제조한 Tektronix? WCA200, WCA300, RSA2200 및 RSA3300 시리즈 스펙트럼 분석기가 있다. 이들 스펙트럼 분석기는 연속적인 블록의 데이터를 캡쳐하여 분석한다.
측정 기기는 제공되는 데이터를 조작자가 주의 깊게 관찰할 수 있는 것보다 더 고속으로 데이터를 획득하여 처리하고 표시하는 성능을 갖는다. 측정 기기에서 데이터의 획득을 개시하거나 중지하기 위해 트리거가 사용되어 왔다. 이들 트리거는 분석 하에 놓여 있는 입력 신호에 대한 시간 영역 정보(time domain information)에 기초되고 있으며, 외부 소스에 의해 제공된다. 사전 정의된 스펙트럼 발생의 검출에 후속하여 축적된 스펙트럼을 디스플레이하기 위해 주파수 스펙트럼 데이터에 관해 트리거링할 수 있는 내부 트리거가 사용된다. 예컨대, 주파수 마스크 트리거는 신호 스펙트럼을 계산하고, 계산된 스펙트럼이 사용자에 의해 정의된 스펙트럼 마스크를 위반할 때에 트리거한다. 트리거링 이벤트의 직전 및 트리거링 이벤트의 직후에 발생한 것에 관한 정보를 포함하는 소정 블록의 데이터가 저장되며, 이로써 조작자는 그 데이터를 검토(review)할 수 있고, 필요에 따라 그 후의 처리를 수행할 수 있다.
트리거는 측정 기기가 다양한 추가의 신호 특성을 트리거할 수 있도록 하기 위해 요구된다.
따라서, 자기상관 트리거가 제공된다. 자기상관 트리거는 신호를 이 신호의 시간 지연된 버젼과 비교하여, 상관 계수, 혹은 상관 임계치에 비교될 수 있는 상관 시리즈, 혹은 상관 마스크를 생성하여, 관심 대상이 되는 조건(condition)의 출현을 판정한다. 관심 대상이 되는 조건이 나타날 때, 자기상관 트리거는 트리거를 발생한다.
자기상관 트리거의 실시예는 신호를 그 신호의 시간 지연 버젼과 상관시킴으로써 상관 계수를 발생하는 상관 검출기를 포함한다. 랙 생성기(lag generator)는 신호의 시간 지연 버젼을 그 신호에 대해 비교하기 위해 상관 검출기에 제공한다. 상관 검출기에 접속된 비교기는 상관 임계치와의 상관 계수의 비교가 상관 조건을 충족할 때에 트리거를 발생한다. 다른 실시예에서, 비교기는 상관 조건이 충족되는지를 판정하기 위해 상관 마스크에 대하여 상관 시리즈를 비교하고 그리고나서 트리거를 발생하는 상관기를 포함한다.
자기상관 트리거를 발생하는 방법 또한 제공된다. 자기상관 트리거 발생 방법은 상관 계수를 생성하기 위해 신호를 그 신호의 시간 지연 버젼과 상관시키는 단계를 포함한다. 상관 계수는 상관 조건을 결정하기 위해 상관 임계치에 비교되며, 상관 조건이 충족될 때에 트리거가 발생된다. 이러한 자기상관 트리거 발생 방법의 실시예에서, 상관 계수를 영(0)에 근접하게 설정된 임계값에 비교하고, 그 임계값이 초과되어 비무작위 신호(non-random signal)의 출현을 나타낼 가능성이 있을 때에 트리거함으로써, 무작위성 트리거(randomness trigger)가 달성된다. 다 른 실시예에서, 상관 시리즈(correlation series)로서도 알려져 있는 일련의 상관 계수가 복수의 임계값을 포함하는 마스크에 비교된다. 상관 시리즈는 단일 상관 계수 측정치로부터 발생할 수도 있는 오류 트리거의 수를 감소시키면서 무작위성의 정도를 검출하기 위해 사용될 수 있다. 또 다른 실시예에서, 상관 시리즈는 요구된 자기상관 모델과의 상관을 판정하기 위해 상관 마스크에 대하여 비교될 수 있다. 예컨대, 본래 사인파 형상을 갖는 신호의 존재 또는 부재에 관해 트리거하기 위해 사인파 모델이 사용될 수도 있다. 추가의 실시예에서, 자기상관 모델은 약자기상관 모델일도 가능하고, 강자기상관 모델도 가능하다.
본 발명의 각종 실시예의 특징은 첨부된 청구범위 및 도면을 참조하여 이하의 상세한 설명을 이해함으로써 명백하게 드러나게 될 것이다.
도 1을 참조하면, 입력 RF 신호 또는 관심대상의 다른 신호를 수신하기 위한 입력 프로세서(20)를 갖는 실시간 분석기(10)가 도시되어 있다. 입력 프로세서(20)는 통상적으로 합성기(24)가 후속되는 저역통과 필터(22)를 포함하며, 이 합성기는 필터링된 입력 신호를 국부 발진기(26)를 이용하여 중간 주파수(IF) 신호로 변환한다. 중간 주파수 신호는 대역통과 필터(28)에 통과된 후에 디지털-아날로그(A/D) 변환기(30)에 입력어 추가의 처리를 위한 디지털 신호로 된다. 이 디지털 신호가 디지털 IF 쿼드러쳐(DIGIF) 프로세서(31)에 입력되어, 이 디지털 신호로부터 동위상(In-phase)(I) 신호 및 직각위상(Quadrature-phase)(Q) 신호가 구해진다. I 및 Q 신호는 모니터(34) 상에 디스플레이하기 위한 실시간 처리를 위해 디지털 신호 프로세서(DSP)(32)에 입력되고, 이 모니터(34)는 스펙트럼 사진(spectrogram)으로도 지칭되는 주파수-시간-진폭의 3차원 표현을 제공한다. 동위상 신호 및 직각위상 신호는 또한 액퀴지션 메모리(acquisition memory)(36) 및 트리거 생성기(40)에 입력된다. 트리거 생성기(40)가 이벤트를 검출할 때, 액퀴지션 메모리(36)로 하여금 후속 처리를 위해 트리거 이벤트의 전에서부터 및/또는 후에서부터 데이터를 유지하도록 하는 트리거가 발생된다. 후속 처리는 DSP(32) 또는 또 다른 프로세서(도시하지 않음)에 의해 수행될 수도 있다. 후속 처리는 실시간 분석 또는 비실시간 분석을 위해 이용될 것이다.
도 2는 트리거 생성기(40)의 실시예를 추가로 예시하는 도면이다. 동위상 신호 및 직각위상 신호는 수신된 RF 데이터(I/Q)의 타임 세그먼트를 제공하는 순환 버퍼(42)에 입력된다. 타임 세그먼트는 샘플 또는 레코드로서도 지칭될 것이다. 자기상관을 수행하기 위해, 타임 세그먼트는 자신의 한 버젼에 대해 비교된다. 트리거 생성기(40)의 실시예에서, 자기상관은 신호의 무작위성 정도를 결정하기 위해 사용된다. 화이트 노이즈에 연관된 신호 등의 무작위 신호는 랙(lag) 0에서의 자신과 비교될 때에는 1의 상관 계수를 발생하고, 랙 1 내지 랙 n에 대응하여서는 자신의 어떠한 타임 시프트된 버젼과 비교될 때에는 0에 근접하는 상관 계수를 발생해야 한다. 트리거 생성기(40)를 이용하여 무작위성의 정도를 결정하기 위해 활성 신호의 시간 지연 버젼에 대하여 활성 신호의 실시간 비교가 수행된다. 현재의 트리거의 실시예에서, 이러한 비교는 상관 검출기(44)에 대하여 적어도 2세트의 동위상 신호 및 직각위상 신호를 제공함으로써 달성된다. I0 및 Q0로 각각 나타내지는 제1 세트의 동위상 신호 및 직각위상 신호는 순환 버퍼(42)로부터 입력된다. I1 및 Q1으로 각각 나타내지는 제2 세트의 동위상 신호 및 직각위상 신호는 순환 버퍼(42)로부터 입력되어 그 후 랙(46)을 통과하며, 이 랙(46)은 I0 및 Q0에 비해 시간 지연된 버젼의 I 및 Q를 제공한다. 랙의 양은 트리거 생성기(40)의 제조 동안에 결정되거나, 또는 현장에서 조작자에 의해 설정된다. 상관 계수가 비제로 랙에 대해서는 대략 0가 되어야 하므로, 예컨대 랙 1과 같이 임의의 적합한 랙 값이 이용될 것이다. 이러한 양측 신호는 상이한 양만큼 지연될 수 있으며, 랙을 단일 경로에 적용함으로써 제공된 것과 유사한 상대적인 랙에 여전히 대응한다는 것을 이해하여야 한다. 실제로는 각각의 랙이 하나의 샘플 포인트의 시프트에 대응할 수도 있지만, 랙의 양은 일반적으로 임의의 타임 시프팅의 양을 지칭한다. 일부 실시예에서, 트리거 생성기(40)는 FPGA 또는 ASIC을 이용하여 구현된다. 이들 실시예에서, 랙은 FPGA 또는 ASIC에 통합된 시프트 레지스터를 이용하여 구현될 수도 있다. 다른 실시예에서, 랙은 CPU 또는 다른 범용 프로세서 상에서 실행되는 소프트웨어를 이용하여 달성되거나, 디지털 신호 프로세서(DSP)에 의해 달성될 것이다.
상관 검출기(44)는 상관 계수(CC)를 생성하기 위해 필요한 계산을 수행한다. 자기상관 계수는 통상적으로 -1에서 1의 범위를 갖지만, 디지털 시스템에서 내에서는 이 범위는 어떠한 적합한 수단에 의해 표현될 것이다. 상관 검출기(44)는 허용된 시간 내에서 상관 계수를 계산하기 위한 임의의 적합한 수단을 이용하여 구현된다. 실시간 트리거의 경우, 상관 검출기(44)는 기기의 샘플링율에 의해 허용된 시간 내에서 필요한 계산을 완료할 수 있는 임의의 회로 또는 소자를 이용하여 구현 될 것이다. 실시간 트리거는 다음 세트의 샘플이 순환 버퍼(42)에 이용 가능하게 되기 전에 트리거 결정을 완료하는 것이 바람직할 것이다. 이로써 어떠한 샘플도 상실함이 없이 트리거 동작을 실시간으로 지속할 수 있게 된다. 일부 애플리케이션에서는 일부 샘플을 상실하는 것이 수용될 수도 있다. 샘플 상실이 일반적으로 바람직하지 않기는 하지만, 이들 애플리케이션은 본 명세서에 전반적으로 제공된 바와 같은 자기상관 트리거를 이용하여 여전히 기능하게 될 것이다. 본 발명에 따른 트리거의 실시예에서, 상관 검출기는 필드 프로그래머블 게이트 어레이(FPGA)를 이용하여 구현된다. 다른 실시예에서, 상관 검출기(44)는 ASIC을 이용하여 구현된다. 다른 대체 실시예에서, CPU 또는 다른 범용 프로세서가 요구된 샘플링율에 대해 충분히 고속인 경우에는, CPU 또는 다른 범용 프로세서 상에서 실행되는 소프트웨어가 이용될 수도 있다. 유사하게, DSP가 요구된 샘플링율에 대해 충분히 고속이라면, DSP 또한 일부 실시예에서 이용될 수도 있다.
RF/IF 데이터와 이 데이터의 시간 지연 버젼의 상관의 정도를 나타내기 위해 상관 계수(CC)가 지속적으로 실시간으로 계산되어 출력된다. 상관 계수는 상관 임계치와의 비교를 위해 비교기(48)에 입력된다. 본 발명에 따른 트리거의 실시예에서, 임계값에 대해 단일 상관 계수를 비교하기 위한 단일 비교기 회로가 비교기(48)로서 사용된다. 상관 임계치의 값은 트리거 이벤트를 정의하기 위해 요구된 상관의 정도에 좌우된다. 상관 임계치는 제조업체에 의해 사전 설정되거나 최종 사용자에 의해 선택될 것이다. 본 발명에 따른 트리거의 실시예에서, 트리거 이벤트는 상관 계수가 상관 임계치의 값을 초과할 때에 트리거를 야기하도록 정의된다. 예컨대, 신호를 그 신호의 지연 버젼에 비교하여 계산된 상관 계수(CC)는 무작위 신호에 대해서는 거의 영(0)에 근접하게 되어야 한다. 상관 계수(CC)가 영(0)의 양측면에 관한 공차(tolerance)로 설정될 상관 임계치의 값을 초과한다면, 비무작위(non-random) 신호의 출현을 나타낼 것이다. 비교기(48)는 그 후 트리거를 발생할 것이다. 트리거는 액퀴지션 메모리(36)가 그 신호에 관련된 정보를 유지하도록 할 것이다. 액퀴지션 메모리(36)는 트러거 전, 트리거 동안, 트리거 후, 또는 이들의 조합으로부터 신호에 관련된 정보를 유지하도록 설정될 수 있다. 상관 임계치의 값은 비무작위 이벤트를 식별하고 가능한 오류 트리거(possible false trigger)를 방지하기 위한 필요성을 균형을 맞추도록 선택될 수 있다. 무작위 특성, 및 비무작위 신호의 출현을 식별하는 성능은 은밀한 신호 또는 허가되지 않은 신호를 모니터하여 식별하기 위해 사용될 수도 있다. 예컨대, 특정 주파수에서의 스펙트럼의 상당한 면적이 랜덤 노이즈만을 포함하도록 기대될 것이다. 신호의 무작위성 특성이 변경될 때, 이러한 무작위성 특성의 변경은 예기치 않은 전송, 간헐적인 전송 또는 은밀한 전송의 출현을 나타낼 것이다. 무작위성을 결정하기 위한 자기상관 트리거를 제공함으로써, 이 신호는 추가의 분석을 위해 캡쳐될 수 있다.
다른 실시예에서, 트리거 이벤트는 상관 계수가 상관 임계치의 값 내에 있을 때에 트리거를 야기하도록 선택된다. 예컨대, 트리거는 비무작위 신호가 무작위 신호로 변경될 때에 활성화될 수 있다.
트리거 생성기(40)의 실시예에서, 더 긴 기간의 시간에 걸쳐 신호 동작이 분석될 수 있도록 하는 데이터를 제공하기 위해, 시간 경과에 따른 상관 계수의 히스 토리(50)가 유지된다. 일실시예에서, 히스토리는 트리거 생성기(40) 내에 저장된다. 다른 실시예에서는, 상관 계수가 제공되어 트리거 생성기(40) 외부에 있는 히스토리(50)에 저장된다.
이하에서는, 신호 내에서의 무작위성의 정도에 기초하여 상관 계수를 발생하도록 구성된 자기상관 트리거의 실시예에 대하여 설명한다.
전술한 바와 같은 무작위 신호 모델은 자기상관을 이용하여 식별될 수 있는 유일한 모델이다. 보다 일반적으로, 자기상관 트리거는 신호가 특정의 특징적인 모델에 부합하는 정도에 기초하여 트리거하도록 사용될 것이다. 자기상관 트리거가 무작위성의 정도를 결정하기 위해 단일 상관 계수에 기초하여 이루어질 수 있는 반면, 다른 모델은 신호가 소정의 특징적 모델에 부합하는 정도를 결정하기 위해 복수의 시간 랙을 요구할 수도 있다.
도 3은 복수의 랙을 이요한 자기상관에 기초하여 트리거를 제공하는 트리거 생성기(40)의 실시예를 예시하는 도면이다. 기본적인 트리거는 도 2와 관련하여 전술한 것과 유사하다. 트리거 생성기에 의해 제어 가능한 가변 랙이 제공된다. 랙(46)은 제어 경로(54)에 걸쳐 상관 검출기(44)에 의해 가변적이면서 제어 가능한 것으로서 나타내진다. 상관 검출기(44)는 상이한 양의 랙에 대한 상관 계수의 시리즈인 상관 시리즈를 발생한다. 예컨대, 랙(46)이 랙 1을 제공할 때, 상관 검출기(44)는 CC1의 상관 계수를 발생할 것이다. 상관 검출기(44)는 그 후 랙(46)을 예컨대 랙 2로 업데이트하여 CC2의 상관 계수를 생성한다. 따라서, 상관 검출기(44)는 N개의 상이한 랙 값에 대하여 상관 시리즈 CC1, CC2, CC3 내지 CCN을 생 성할 것이다. 실시예에서, 랙의 양은 단일 단계 예컨대 랙 1, 랙 2, 랙 3 등으로 증분된다. 다른 실시예에서, 랙의 양은 비단일 단계 예컨대 랙 1, 랙 3, 랙 7, 및 랙 12로 증가된다. 최대량의 랙과, 상관 검출기(44)가 계산할 수 있는 자기상관의 수는 기기의 샘플링율에 대한 상관 검출기(44)의 속도에 의해 제한된다.
상관 비교기에 의해 제공된 상관 시리즈는 비교기(48)에 의해 상관 마스크에 대하여 비교된다. 일부 실시예에서, 비교기(48)는 2개의 값을 서로에 대하여 비교하는 단순 비교기가 아닌 상관 마스크와의 상관 시리즈의 상관을 결정하기 위한 비교기로서 구현된다. 예컨대, 본 발명에 따른 트리거의 실시예에서, 비교기(48)는 필드 프로그래머블 게이트 어레이(FPGA)를 이용하여 구현된다. 다른 실시예에서, 비교기(48)는 ASIC를 이용하여 구현된다. 또 다른 실시예에서, CPU 또는 다른 범용 프로세서가 요구된 샘플링율에 대해 충분히 고속이라면, 이 CPU 또는 다른 범용 프로세서 상에서 실행되는 소프트웨어가 사용될 수도 있다. 유사하게, DSP가 요구된 샘플링율에 대해 충분히 고속인 경우에는 일부 실시예에서 DSP가 사용될 수도 있다.
트리거 생성기(40)의 예에서, 비교기(48)는 상관 시리즈가 소정의 상관 마스크 내에 있을 때에 트리거를 발생할 것이다. 다른 실시예에서, 비교기(48)는 상관 시리즈가 소정의 상관 마스크를 초과할 때에 트리거를 발생할 것이다. 상관 마스크는 특정의 특징적인 모델에 대응하도록 사전 정의될 수 있다. 상관 시리즈로 표현된 바와 같은 이 다중-랙 자기상관 형태가 소정의 특징적인 모델에 부합하는 정도는 다양한 용도를 충족시키도록 가변적이면서 조정 가능하다. 다중-랙 상관은 무작위성의 정도에 대해 사용될 수도 있다. 이 경우, 랙 0에서 1의 값을 갖고 나머지 범위에 걸쳐 0보다 조금 더 높은 임계치를 갖는 단순 마스크가 사용될 수도 있다. 다른 실시예에서, 다중-랙 상관은 신호가 화이트 노이즈 신호에 대응하지 못하여 모든 양의 랙에 걸쳐 영(0)에 근접하지 않는 무작위성의 정도를 결정하기 위해 사용될 수도 있다. 따라서, 단일-랙 실시예에 연관될 수도 있는 오류 트리거를 감소시키기 위해 다중-랙 무작위성 마스크가 사용될 수도 있다. 추가의 모델이 사용될 수도 있으며, 그 예로 신호 변조의 급작스런 고장 또는 장애를 검출하기 위해 사인파 신호 모델이 사용될 수도 있다. 사인파 신호 모델은 또한 아무런 신호도 없어야만 하는 곳에서 사인파 신호의 출현을 검출하기 위해 사용될 수도 있다. 다른 실시예에서, 상관 마스크는 임의의 요구된 약자기상관 모델 또는 임의의 요구된 강자기상관 모델에 대응하도록 설정될 수 있다.
도 4는 다중-랙 자기상관에 기초한 트리거를 생성하는 트리거 생성기(40)의 다른 실시예를 예시하고 있다. 복수의 상관 검출기(44)가 대응하는 랙(46)과 함께 병렬로 제공된다. 제1 실시예에서, 각각의 상관 검출기(44)는 상관 계수(CC)를 발생한다. 상관 계수는 그 후 합성되어 비교기(48)를 이용한 비교를 위해 상관 시리즈를 생성한다.
다른 실시예에서, 각각의 상관 검출기 및 랙 쌍은 제어 경로(54)를 포함한다. 이와 같이 제어 경로(54)를 포함함으로써 각각의 상관 검출기가 일련의 다중-랙 상관을 수행하여 상관 시리즈를 생성할 수 있게 된다. 이들 상관 시리즈는 그 후 비교기(48)에 사용하기 위한 최종의 상관 시리즈를 생성하도록 합성될 것이다.
이전의 설명에서는 트리거 생성기(40)의 각종의 소자가 별개의 소자로서 설명되었지만, 본 발명에 따른 트리거 생성기에 대한 일부 실시예에서는 상관 검출기(44), 랙(46) 및 비교기(48)가 단일 소자를 이용하여 구현될 수도 있다. 이들 소자의 3가지 동작 모두는 FPGA 또는 ASIC의 상이한 부분에 의해 수행될 수 있다. 다른 실시예에서, 3가지 동작 모두는 단일 CPU 또는 다른 범용 프로세서 상에서 실행되는 소프트웨어, 또는 단일 DSP 내에서 수행될 수 있다. 히스토리(50)는 동일 디바이스 내에 제공되거나 또는 별도의 메모리 혹은 버퍼로서 제공될 수 있다.
측정 기기에 추가의 기능성을 제공하기 위해 측정 기기에 트리거 생성기(40)의 실시예가 통합될 수도 있다. 스펙트럼 분석기 및 수신기 시스템에 접속될 때, 자기상관 신호 트리거는 큰 주파수 범위에 걸쳐 제한된 대역폭에서 매우 높은 감지도 및 동적 범위로 동작할 수 있다. 이와 달리, 오실로스코프에 접속될 때, 자기상관 트리거는 스펙트럼 분석기에 비해 더 낮은 동적 범위로 매우 높은 주파수 대역폭에 걸쳐 동작할 수 있다.
본 발명에 대한 전술한 실시예의 세부 구성은 본 발명의 원리에서 일탈함이 없이 당업자에 의해 다수의 변경이 가해질 수도 있으며, 그에 따라 본 발명의 사상은 첨부된 청구범위에 의해 결정되어야 한다.

Claims (20)

  1. 삭제
  2. 삭제
  3. 삭제
  4. 삭제
  5. 자기상관 트리거(autocorrelation trigger)에 기초하여 신호 데이터를 캡쳐하는 측정 기기에 있어서,
    신호를 그 신호의 시간 지연 버젼과 상관시킴으로써 상관 계수를 생성하는 상관 검출기;
    상기 신호의 시간 지연 버젼을 상기 상관 검출기에 제공하는 랙 생성기(lag generator);
    상기 상관 검출기에 접속되어, 상관 조건이 충족될 때에 트리거를 발생시키는 비교기; 및
    상기 상관 검출기에 접속되어 시간 경과에 따라 상관 데이터를 저장하는 히스토리 버퍼
    를 포함하는 것을 특징으로 하는 측정 기기.
  6. 자기상관 트리거(autocorrelation trigger)에 기초하여 신호 데이터를 캡쳐하는 측정 기기에 있어서,
    신호를 그 신호의 시간 지연 버젼과 상관시킴으로써 상관 계수를 생성하는 상관 검출기;
    상기 신호의 시간 지연 버젼을 상기 상관 검출기에 제공하는 랙 생성기(lag generator); 및
    상기 상관 검출기에 접속되어, 상관 조건이 충족될 때에 트리거를 발생시키는 비교기
    를 포함하고,
    상기 상관 검출기, 상기 랙 생성기, 및 상기 비교기가 실시간 스펙트럼 분석기에 통합되는 것을 특징으로 하는 측정 기기.
  7. 자기상관 트리거(autocorrelation trigger)에 기초하여 신호 데이터를 캡쳐하는 측정 기기에 있어서,
    신호를 그 신호의 시간 지연 버젼과 상관시킴으로써 상관 계수를 생성하는 상관 검출기;
    상기 신호의 시간 지연 버젼을 상기 상관 검출기에 제공하는 랙 생성기(lag generator); 및
    상기 상관 검출기에 접속되어, 상관 조건이 충족될 때에 트리거를 발생시키는 비교기
    를 포함하고,
    상기 상관 검출기, 상기 랙 생성기, 및 상기 비교기가 오실로스코프에 통합되는 것을 특징으로 하는 측정 기기.
  8. 삭제
  9. 삭제
  10. 자기상관 트리거를 생성하는 방법에 있어서,
    상관 계수를 발생하기 위해 신호를 그 신호의 시간 지연 버젼에 상관시키는 단계;
    상관 조건을 결정하기 위해 상기 상관 계수를 상관 임계치와 비교하는 단계; 및
    상기 상관 계수가 충족될 때에 트리거 신호를 생성하는 단계
    를 포함하고,
    상기 상관 임계치는, 신호 무작위성의 정도에 대응하는 상관 조건을 제공하기 위해, 영(0)으로부터 오프셋된 소정의 임계치로 설정되는 것을 특징으로 하는 자기상관 트리거 생성 방법.
  11. 자기상관 트리거를 생성하는 방법에 있어서,
    상관 계수를 발생하기 위해 신호를 그 신호의 시간 지연 버젼에 상관시키는 단계;
    상관 조건을 결정하기 위해 상기 상관 계수를 상관 임계치와 비교하는 단계; 및
    상기 상관 계수가 충족될 때에 트리거 신호를 생성하는 단계
    를 포함하고,
    상기 상관 계수를 상기 상관 임계치와 비교하는 단계는, 자기상관 모델과의 비교에 기초하여 상관 조건을 판정하기 위해, 일련의 상관 계수를, 적어도 하나의 상관 임계치를 포함하는 상관 마스크와 비교하는 단계를 포함하는 것을 특징으로 하는 자기상관 트리거 생성 방법.
  12. 제11항에 있어서,
    상기 자기상관 모델은 무작위성 모델인 것을 특징으로 하는 자기상관 트리거 생성 방법.
  13. 제11항에 있어서,
    상기 자기상관 모델은 사인파 모델인 것을 특징으로 하는 자기상관 트리거 생성 방법.
  14. 제11항에 있어서,
    상기 자기상관 모델은 강자기상관 모델(strong autocorrelation model)인 것을 특징으로 하는 자기상관 트리거 생성 방법.
  15. 제11항에 있어서,
    상기 자기상관 모델은 약자기상관 모델(weak autocorrelation model)인 것을 특징으로 하는 자기상관 트리거 생성 방법.
  16. 삭제
  17. 자기상관 트리거 생성 장치에 있어서,
    상관 계수를 실시간으로 생성하기 위해 신호를 그 신호의 시간 지연 버젼에 상관시키는 상관 수단;
    상기 신호를 지연시켜 그 신호의 시간 지연 버젼을 생성하여, 상기 상관 수단에 입력하는 지연 수단;
    상관 조건을 실시간으로 판정하기 위해 상기 상관 계수를 상관 임계치와 비교하는 비교 수단; 및
    상기 상관 조건이 충족될 때에 트리거 신호를 실시간으로 생성하는 수단
    을 포함하고,
    상기 상관 수단은 FPGA, ASIC 또는 DSP로서 구현되거나, 또는 범용 프로세서 상에서 실행되는 소프트웨어로서 구현되는 것을 특징으로 하는 자기상관 트리거 생성 장치.
  18. 자기상관 트리거 생성 장치에 있어서,
    상관 계수를 실시간으로 생성하기 위해 신호를 그 신호의 시간 지연 버젼에 상관시키는 상관 수단;
    상기 신호를 지연시켜 그 신호의 시간 지연 버젼을 생성하여, 상기 상관 수단에 입력하는 지연 수단;
    상관 조건을 실시간으로 판정하기 위해 상기 상관 계수를 상관 임계치와 비교하는 비교 수단; 및
    상기 상관 조건이 충족될 때에 트리거 신호를 실시간으로 생성하는 수단
    을 포함하고,
    상기 상관 수단, 상기 지연 수단, 상기 비교 수단, 및 상기 트리거 신호를 실시간으로 생성하는 수단은, 단일 FPGA, 단일 ASIC 또는 단일 DSP의 일부로서 구현되거나, 또는 단일 범용 프로세서 상에서 실행되는 소프트웨어로서 구현되는 것을 특징으로 하는 자기상관 트리거 생성 장치.
  19. 자기상관 트리거 생성 장치에 있어서,
    상관 계수를 실시간으로 생성하기 위해 신호를 그 신호의 시간 지연 버젼에 상관시키는 상관 수단;
    상기 신호를 지연시켜 그 신호의 시간 지연 버젼을 생성하여, 상기 상관 수단에 입력하는 지연 수단;
    상관 조건을 실시간으로 판정하기 위해 상기 상관 계수를 상관 임계치와 비교하는 비교 수단;
    상기 상관 조건이 충족될 때에 트리거 신호를 실시간으로 생성하는 수단; 및
    상기 상관 계수의 히스토리를 저장하는 수단
    을 포함하는 것을 특징으로 하는 자기상관 트리거 생성 장치.
  20. 자기상관 트리거 생성 장치에 있어서,
    상관 계수를 실시간으로 생성하기 위해 신호를 그 신호의 시간 지연 버젼에 상관시키는 상관 수단;
    상기 신호를 지연시켜 그 신호의 시간 지연 버젼을 생성하여, 상기 상관 수단에 입력하는 지연 수단;
    상관 조건을 실시간으로 판정하기 위해 상기 상관 계수를 상관 임계치와 비교하는 비교 수단; 및
    상기 상관 조건이 충족될 때에 트리거 신호를 실시간으로 생성하는 수단
    을 포함하고,
    상기 상관 계수를 상기 상관 임계치에 대하여 비교하는 수단은 상관 시리즈를 상관 마스크에 대하여 비교하는 수단을 포함하는 것을 특징으로 하는 자기상관 트리거 생성 장치.
KR1020060045249A 2005-05-20 2006-05-19 무선 주파수 자기상관 신호 트리거 생성기 KR101241255B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US11/134,216 2005-05-20
US11/134,216 US7734464B2 (en) 2005-05-20 2005-05-20 RF autocorrelation signal trigger generator

Publications (2)

Publication Number Publication Date
KR20060120493A KR20060120493A (ko) 2006-11-27
KR101241255B1 true KR101241255B1 (ko) 2013-03-14

Family

ID=36693071

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060045249A KR101241255B1 (ko) 2005-05-20 2006-05-19 무선 주파수 자기상관 신호 트리거 생성기

Country Status (7)

Country Link
US (1) US7734464B2 (ko)
EP (1) EP1724595B1 (ko)
JP (1) JP4879646B2 (ko)
KR (1) KR101241255B1 (ko)
CN (1) CN1940579B (ko)
DE (1) DE602006008212D1 (ko)
TW (1) TWI397699B (ko)

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7528751B2 (en) * 2006-07-28 2009-05-05 Samsung Electro-Mechanics Systems, methods, and apparatuses for a long delay generation technique for spectrum-sensing of cognitive radios
JP4840819B2 (ja) * 2007-04-09 2011-12-21 独立行政法人産業技術総合研究所 1次元信号の2値化によるhlac特徴量抽出方法および特徴量抽出装置
US7816904B2 (en) 2007-10-09 2010-10-19 Tektronix, Inc. Modulation signature trigger
US8255179B2 (en) * 2009-02-11 2012-08-28 Tektronix, Inc. Time qualified frequency mask trigger
US8649989B2 (en) * 2010-08-13 2014-02-11 Tektronix, Inc. Time-domain triggering in a test and measurement instrument
TWI468959B (zh) * 2010-11-03 2015-01-11 Hon Hai Prec Ind Co Ltd 測量儀器使用資訊管控系統及方法
US20120170618A1 (en) * 2011-01-04 2012-07-05 ABG Tag & Traq, LLC Ultra wideband time-delayed correlator
US20120306886A1 (en) * 2011-06-02 2012-12-06 Tektronix, Inc Continuous rf signal visualization with high resolution
US8675781B2 (en) 2011-09-08 2014-03-18 Thinkrf Corporation Radio frequency receiver system for wideband signal processing
CN102735924B (zh) * 2012-06-14 2015-05-20 中国电子科技集团公司第四十一研究所 一种超外差式微波分析仪器中的频率瞬变特征检测装置及方法
US9846184B2 (en) * 2012-11-20 2017-12-19 Tektronix, Inc. Combinatorial mask triggering in time or frequency domain
JP6844404B2 (ja) * 2017-04-28 2021-03-17 岩崎通信機株式会社 波形記録装置
US10547490B1 (en) * 2018-08-03 2020-01-28 Rohde & Schwarz Gmbh & Co. Kg Digital triggering system as well as method for processing data
US11249114B2 (en) 2019-07-16 2022-02-15 Rohde & Schwarz Gmbh & Co. Kg Trigger method and measurement device comprising a corresponding trigger method

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5465405A (en) * 1992-07-30 1995-11-07 Raytheon Company Apparatus and method for detecting signals

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3621223A (en) * 1969-09-26 1971-11-16 Atomic Energy Commission High-frequency signal correlator
JPS567592B2 (ko) * 1974-10-31 1981-02-18
JPS51112377A (en) * 1975-03-28 1976-10-04 Hitachi Ltd Signal analysis device
DE2818768C2 (de) * 1978-04-28 1986-07-24 Hewlett-Packard GmbH, 7030 Böblingen Verfahren und Vorrichtung zum Messen der Frequenz bzw. der Periodendauer der Grundschwingung eines annähernd periodischen Eingangssignales
JPS5865137A (ja) * 1981-10-13 1983-04-18 株式会社東芝 生体情報処理装置
JPS6193962A (ja) * 1984-10-15 1986-05-12 Anritsu Corp パタ−ントリガ付オシロスコ−プ
US4870348A (en) * 1988-06-09 1989-09-26 Tektronix, Inc. Markers for readout and delta-parameter measurements on a quasi-3-dimensional display of a spectrum
JP3486015B2 (ja) * 1995-08-30 2004-01-13 テクトロニクス・インターナショナル・セールス・ゲーエムベーハー Fftアナライザのトリガ発生方法及び装置
JP3486016B2 (ja) * 1995-08-31 2004-01-13 テクトロニクス・インターナショナル・セールス・ゲーエムベーハー スペクトラム・アナライザのアドレス制御装置
JPH10145324A (ja) * 1996-11-13 1998-05-29 Sony Corp デジタル音声放送の判別装置
JP2000147032A (ja) * 1998-11-17 2000-05-26 Fuji Electric Co Ltd 周波数計測器
KR100335443B1 (ko) * 1999-06-15 2002-05-04 윤종용 직교주파수분할다중변조 신호의 심볼 타이밍 및 주파수 동기 장치 및 방법
US6895349B2 (en) * 2000-11-09 2005-05-17 Tektronix, Inc. Gate comparator
JP2002257874A (ja) * 2001-03-06 2002-09-11 Tokyo Gas Co Ltd 特定周期の測定方法
US6727790B2 (en) * 2001-08-20 2004-04-27 Itran Communications Ltd. Acquisition of sychronization in a spread spectrum communications transceiver
KR100476930B1 (ko) * 2002-09-04 2005-03-16 삼성전자주식회사 피이크전류를 줄이는 플래쉬메모리
AU2005208694B2 (en) * 2004-01-28 2008-11-27 Qualcomm Incorporated Timing estimation in an OFDM receiver
US7471652B2 (en) * 2004-12-16 2008-12-30 Tektronix, Inc. Real-time RF/IF signature trigger

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5465405A (en) * 1992-07-30 1995-11-07 Raytheon Company Apparatus and method for detecting signals

Also Published As

Publication number Publication date
CN1940579A (zh) 2007-04-04
TW200710403A (en) 2007-03-16
KR20060120493A (ko) 2006-11-27
JP4879646B2 (ja) 2012-02-22
EP1724595A1 (en) 2006-11-22
CN1940579B (zh) 2012-08-08
DE602006008212D1 (de) 2009-09-17
TWI397699B (zh) 2013-06-01
JP2006329979A (ja) 2006-12-07
US20060265213A1 (en) 2006-11-23
EP1724595B1 (en) 2009-08-05
US7734464B2 (en) 2010-06-08

Similar Documents

Publication Publication Date Title
KR101241255B1 (ko) 무선 주파수 자기상관 신호 트리거 생성기
JP4845441B2 (ja) 実時間パワー・マスク・トリガ発生器
JP5249499B2 (ja) トリガ発生器及びトリガ発生方法
KR100345221B1 (ko) 지터측정장치 및 방법
TWI411788B (zh) 時間任意信號功率統計測量裝置及方法
KR20090031727A (ko) 전기적 시스템 내의 부분적 전기적 방전들을 측정하는 장치및 방법
JP2010185874A (ja) 測定機器及びデータ取り込み方法
JP4176479B2 (ja) 周波数分析方法、周波数分析装置及びスペクトラムアナライザ
US8452571B2 (en) Trigger figure-of-merit indicator
US7844022B2 (en) Jitter spectrum analysis using random sampling (RS)
JP3900266B2 (ja) 多機能測定システム及び波形測定方法
JP2013544369A (ja) 継続的掃引周波数を用いるシステム周波数応答テスト
Parvis et al. A precompliance EMC test-set based on a sampling oscilloscope
JP6168763B2 (ja) 試験測定装置及び試験測定装置における方法
US20120310583A1 (en) Device and method for testing apd measuring device
US11489599B1 (en) Wideband frequency response characterization with a narrowband source or receiver
KR100628878B1 (ko) 노이즈 필터링 장치 및 방법
US11693046B2 (en) Monitoring waveforms from waveform generator at device under test
US20190227109A1 (en) Quantifying random timing jitter that includes gaussian and bounded components
JP2009171240A (ja) ジッタ伝達特性測定装置
EP2520941A1 (en) Trigger figure-of-merit indicator

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20160223

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20170227

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20180226

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20190222

Year of fee payment: 7