KR101239672B1 - 화상 표시 장치 - Google Patents

화상 표시 장치 Download PDF

Info

Publication number
KR101239672B1
KR101239672B1 KR1020107015061A KR20107015061A KR101239672B1 KR 101239672 B1 KR101239672 B1 KR 101239672B1 KR 1020107015061 A KR1020107015061 A KR 1020107015061A KR 20107015061 A KR20107015061 A KR 20107015061A KR 101239672 B1 KR101239672 B1 KR 101239672B1
Authority
KR
South Korea
Prior art keywords
potential
light emitting
power supply
light emission
image signal
Prior art date
Application number
KR1020107015061A
Other languages
English (en)
Other versions
KR20100090722A (ko
Inventor
아키노리 사토
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Publication of KR20100090722A publication Critical patent/KR20100090722A/ko
Application granted granted Critical
Publication of KR101239672B1 publication Critical patent/KR101239672B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Electroluminescent Light Sources (AREA)
  • Control Of El Displays (AREA)

Abstract

발광 소자 및 발광 소자를 구동시키는 구동 소자를 각각 갖는 복수의 화소 회로에 대하여 접속되는 제 1 전원선(11) 및 제 2 전원선(12), 발광 소자의 발광 휘도에 대응하는 화상 데이터 전위를 구동 소자에 인가하는 화상 신호선(14), 및 화상 신호선(14)에 인가하는 전위의 크기 및 출력 타이밍을 제어함과 아울러 제 1 전원선(11) 및 제 2 전원선(12)에 인가하는 전위의 크기 및 출력 타이밍을 제어하고, 각 화소 회로에 대한 발광 제어를 전체 화소 회로에서 일제히 행하는 구동 제어부[타이밍 컨트롤러(1), X 드라이버(22), Y 드라이버(20)]를 구비한다. 이 구동 제어부는 화상 신호선(14)의 화상 데이터 전위를 기준 전위가 되는 제 1 전위로부터 일정 전위가 되는 제 2 전위가 될 때까지 점차 변화시킴으로써 발광 소자의 발광을 개시시키는 제어를 행한다.

Description

화상 표시 장치{IMAGE DISPLAY DEVICE}
본 발명은 발광 소자를 구비한 화상 표시 장치에 관한 것이다.
종래부터 발광층에 주입된 정공과 전자가 재결합함으로써 광을 발생시키는 기능을 갖는 유기 EL(Electroluminescence) 소자를 이용한 화상 표시 장치가 제안되어 있다.
화상 표시 장치에서는 예를 들면 비정질 규소나 다결정 규소 등에 의해 형성된 박막 트랜지스터(Thin Film Transistor:TFT)나 유기 EL 소자의 하나인 유기 발광 다이오드(Organic Light Emitting Diode:OLED) 등이 각 화소를 구성하고 있고, 각 화소가 매트릭스 형상으로 배치되어 있다. 그리고, 각 화소에 적절한 전류값이 설정됨으로써 각 화소의 휘도가 제어되고, 소망의 화상이 표시된다.
또한, 발광 소자와, TFT 등의 구동 트랜지스터가 직렬로 배치된 화소를 복수 갖는 액티브 매트릭스형의 화상 표시 장치가 존재한다(예를 들면, R.M.A. Dawson, et al.(1998). Design of an Improved Pixel for a Polysilicon Active-Matrix Organic LED Display. SID98 Digest, pp.11-14.).
그런데, 상기와 같은 화상 표시 장치의 각 화소를 발광 제어하는 방식에는 일괄 발광 방식과 순차 발광 방식이 있다. 일괄 발광 방식은 각 화소 회로에 대한 화상 신호 전위의 기록은 소정 단위마다(예를 들면 행마다, 열마다 등) 순차 행하면서, 각 화소 회로에 대한 발광 제어는 전체 화소 회로에서 일제히 행하는 방식이다. 한편, 순차 발광 방식은 각 화소 회로에 대한 화상 신호 전위의 기록, 및 각 화소 회로의 발광 제어 양쪽 모두 소정 그룹마다(예를 들면 1행마다, 1열마다 등) 순차 행하는 방식이다.
여기에서, 순차 발광 방식은 상기한 바와 같이 화상 신호 전위의 기록 제어나 각 화소 회로에 대한 발광 제어가 소정의 그룹마다 순차 행해지므로 부하의 피크가 분산되어 전원 장치의 전원 용량에 주는 임팩트가 작다. 한편, 일괄 발광 방식은 각 화소 회로에 대한 발광 제어가 전체 화소 회로에서 일제히 행해지므로 부하의 피크가 집중되어 전원 장치의 전원 용량에 주는 영향이 커진다. 이 때문에, 화소 회로의 규모(화소수)가 동등한 경우, 일괄 발광 방식의 화상 표시 장치에서는 순차 발광 방식에 비해 용량이 큰 전원 장치를 준비할 필요가 있다는 과제가 있었다.
본 발명은 일괄 발광 방식으로 구동되는 화상 표시 장치에 있어서, 전원 장치의 전원 용량에 주는 영향을 작게 할 수 있는 화상 표시 장치를 제공하는 것을 목적으로 한다.
본 발명의 제 1 실시 형태에 의한 화상 표시 장치는 발광 소자 및 상기 발광 소자를 구동시키는 구동 소자를 각각 갖는 복수의 화소 회로와, 상기 각 화소 회로에 대하여 접속되는 전원선과, 상기 발광 소자의 발광 휘도에 대응하는 화상 데이터 전위를 상기 구동 소자에 인가하는 화상 신호선과, 상기 화상 신호선에 인가하는 전위의 크기 및 출력 타이밍을 제어함과 아울러 상기 전원선에 인가하는 전위의 크기 및 출력 타이밍을 제어하고, 상기 각 화소 회로에 대한 발광 제어를 전체 화소 회로에서 일제히 행하는 구동 제어부를 구비한다. 이 구동 제어부는 상기 화상 신호선의 화상 데이터 전위를 기준 전위가 되는 제 1 전위로부터 일정 전위가 되는 제 2 전위가 될 때까지 점차 변화시킴으로써 상기 발광 소자의 발광을 개시시키는 제어를 행한다.
(발명의 효과)
본 발명에 의하면, 일괄 발광 방식으로 구동되는 화상 표시 장치에 있어서 전원 장치의 전원 용량에 주는 영향을 작게 할 수 있는 화상 표시 장치를 제공할 수 있다는 효과가 얻어진다.
도 1은 본 발명의 일 실시 형태에 의한 화상 표시 장치의 구성을 나타내는 도면이다.
도 2는 도 1에 나타낸 표시 패널(2)에 설치되는 화소 회로(1화소)의 구성을 나타내는 도면이다.
도 3은 도 2에 나타내는 화소 회로의 동작을 설명하기 위한 시퀀스도이다.
도 4는 도 1에 나타낸 타이밍 컨트롤러(1)의 보다 상세한 구성을 나타내는 블록도이다.
도 5는 타이밍 컨트롤러(1)의 기능을 실현하기 위한 프로그램 코드의 일례를 나타내는 도면이다.
도 6은 일 실시 형태에 의한 제어 방법을 이용하지 않은 경우의 전압 파형 및 전류 파형의 측정 결과를 나타내는 도면이다.
도 7은 일 실시 형태에 의한 제어 방법을 이용한 경우의 전압 파형 및 전류 파형의 측정 결과를 나타내는 도면이다.
도 8은 일 실시 형태에 의한 제어 방법의 변형예를 나타내는 시퀀스도이다.
도 9는 일 실시 형태에 의한 제어 방법의 변형예를 나타내는 시퀀스도이다.
이하, 본 발명의 일 실시 형태에 의한 화상 표시 장치를 도면에 의거하여 상세하게 설명한다. 또한, 이하의 실시 형태에 의해 본 발명이 한정되는 것은 아니다.
<화상 표시 장치의 개략 구성>
도 1에 있어서, 이 화상 표시 장치는 타이밍 컨트롤러(1) 및 표시 패널(2)을 구비하고 있다. 표시 패널(2)에는 제 1 전원선(11), 제 2 전원선(12), 주사선(13), 및 화상 신호선(14)에 의한 각 배선이 설치된 표시부(3)가 설치되어 있다. 또한, 표시 패널(2)에는 주사선(13)에 대하여 소정의 전위를 소망의 타이밍에 인가하는 Y 드라이버(라인 드라이버)(20), 화상 신호선(14)에 대하여 소정의 전위를 소망의 타이밍에 인가하는 X 드라이버(데이터 드라이버)(22)가 설치되어 있다. 이들 배선에 있어서, 제 1 전원선(11), 제 2 전원선(12) 및 주사선(13)은 표시부(3)에 있어서의 소정 방향(도 1의 예에서는 가로 방향)으로 설치되어 있다. 그리고, 주사선(13)에 대해서는 Y 드라이버(20)에 접속되어 있다. 또한, 화상 신호선(14)은 제 1 전원선(11), 제 2 전원선(12) 및 주사선(13)과는 다른 방향(개략 직교 방향)을 따라 설치됨과 아울러 X 드라이버(22)에 접속되어 있다.
표시부(3)에는 상술한 제 1 전원선(11), 제 2 전원선(12), 주사선(13) 및 화상 신호선(14)에 접속된 유기 발광 다이오드(유기 발광 소자)가 매트릭스 형상으로 배열되어 이루어지는 복수의 화소(화소 회로)가 구성되어 있다.
표시 패널(2)의 외부에는 타이밍 컨트롤러(1)가 설치되어 있다. 타이밍 컨트롤러(1)는 예를 들면 연산 회로, 논리 회로 등을 내부에 포함하는 구동용 IC나 카운터 등의 제어 기기를 이용하여 구성된다. 타이밍 컨트롤러(1)는 입력된 화상 데이터나, 상기 화상 데이터를 표시부(3)에 표시시키기 위한 전원 입력으로서 예시한 3종의 발광 제어용 전원(VDD, -VE, VdH)을 X 드라이버(22) 또는 Y 드라이버(20)에 공급하는 타이밍을 제어한다. 또한, X 드라이버(22), Y 드라이버(20) 및 타이밍 컨트롤러(1)는 본 발명에 있어서의 구동 제어부에 대응하는 구성부이다.
X 드라이버(22)는 예를 들면 연산 회로 등을 내부에 포함하는 구동용 IC 등을 이용하여 구성된다. X 드라이버(22)는 타이밍 컨트롤러(1)로부터 화상 신호 공급선(6)을 통해 입력된 화상 데이터 신호에 의거하여 상기 화상 데이터 신호에 대응하는 전위(이하 「화상 데이터 전위」라고 함)를 생성한다. 그리고, 타이밍 컨트롤러(1)로부터 클록 신호 공급선(7)을 통해 입력된 클록 신호(XCLK)에 의거하여 생성한 화상 데이터 전위를 화상 신호선(14)에 공급하는 타이밍을 제어한다.
또한, Y 드라이버(20)는 예를 들면 스위칭 소자 등을 내부에 포함하는 구동용 IC 등을 이용하여 구성된다. Y 드라이버(20)는 타이밍 컨트롤러(1)로부터 클록 신호 공급선(8)을 통해 입력된 클록 신호(YCLK)에 의거하여 자기 내부에서 생성한 제어 신호를 주사선(13)에 인가하는 타이밍을 제어한다.
제 1 전원선(11)에 대한 인가 전위(OUT_P)는 Y 드라이버(20)를 통하지 않고 제 1 전원 공급선(4)을 이용하여 직접적으로 부여된다. 마찬가지로, 제 2 전원선(12)에 대한 인가 전위(OUT_N)도 Y 드라이버(20)를 통하지 않고 제 2 전원 공급선(5)을 이용하여 직접적으로 부여된다.
또한, 도 1의 표시부(3)에 있어서 제 1 전원선(11), 제 2 전원선(12), 주사선(13) 및 화상 신호선(14), 그리고 Y 드라이버(20), X 드라이버(22)에 관한 동 도면의 레이아웃은 그 일례를 나타내는 것이고, 이들 레이아웃에 한정되는 것이 아니다.
예를 들면, 도 1에서는 Y 드라이버(20) 및 X 드라이버(22)를 표시 패널 상에 배치하고 있지만, 표시 패널(2)의 외부에 배치하도록 해도 된다. 또한, 도 1에서는 타이밍 컨트롤러(1)를 표시 패널(2)의 외부에 배치하도록 하고 있지만, 표시 패널(2)의 내부에 배치하도록 해도 된다.
<화소 회로의 구성>
도 2에 나타내는 화소 회로는 표시 패널(2) 상에 매트릭스 형상으로 배열되어 있다. 그리고, 각 화소 회로는 유기 EL 소자의 하나인 유기 발광 소자(OLED), 구동 트랜지스터(Td), 역치 전압 검출용 트랜지스터(Ts) 및 역치 전압(Vth)이나 화상 신호 전위를 유지하는 용량(Cs)을 구비하도록 구성되어 있다.
도 2에 있어서, 구동 트랜지스터(Td)는 게이트 전극·소스 전극간에 주어지는 전위차에 따라 유기 발광 소자(OLED)에 흐르는 전류량을 제어하기 위한 드라이버 소자이다. 또한, 역치 전압 검출용 트랜지스터(Ts)는 온(on) 상태가 되었을 때에 구동 트랜지스터(Td)의 게이트 전극과 드레인 전극을 전기적으로 접속시킴으로써 구동 트랜지스터(Td)의 게이트 전극으로부터 드레인 전극을 향해 전류를 흘려보내서 구동 트랜지스터(Td)의 게이트 전극·소스 전극간의 전위차를 구동 트랜지스터(Td)의 역치 전압(Vth)에 근접하게 하고, 결과적으로 구동 트랜지스터(Td)의 게이트 전극·소스 전극간의 전위차를 역치 전압(Vth)에 근접하게 하거나 또는 역치 전압(Vth)으로 하는 기능(이하 「Vth 검출 기능」이라고 함)을 갖고 있다.
유기 발광 소자(OLED)는 양단에 역치 전압 이상의 전위차(애노드-캐소드간 전압)가 발생함으로써 전류가 흘러 발광하는 특성을 갖는 소자이다. 유기 발광 소자(OLED)는 Al, Cu, ITO(Indium Tin Oxide) 등에 의해 형성된 애노드층 및 캐소드층과, 애노드층과 캐소드층 사이에 프탈로시아닌, 트리스알루미늄 착체, 벤조퀴놀리놀레이트, 베릴륨 착체 등의 유기계 재료에 의해 형성된 발광층을 적어도 구비한 구조이다. 그리고, 발광층에 주입된 정공과 전자가 재결합함으로써 광을 발생시키는 기능을 갖는다.
구동 트랜지스터(Td) 및 역치 전압 검출용 트랜지스터(Ts)는 예를 들면 박막 트랜지스터이다. 또한, 이하에 참조되는 각 도면에 있어서, 각 박막 트랜지스터의 채널(N형 또는 P형)에 대해서는 N형, P형 중 어느 타입을 이용해도 되지만, 본 실시 형태에서는 N형을 이용하는 것으로 한다.
제 1 전원선(11) 및 제 2 전원선(12)은 유기 발광 소자(OLED)나 구동 트랜지스터(Td)에 대하여 이들 각 동작 기간에 따른 소정의 전위(가변 전위)를 부여한다. 주사선(13)은 역치 전압 검출용 트랜지스터(Ts)를 제어하기 위한 신호를 공급한다. 화상 신호선(14)은 유기 발광 소자(OLED)의 발광 휘도에 대응하는 화상 신호를 용량(Cs)에 공급한다.
<화소 회로의 동작>
이어서, 도 2에 나타내는 화소 회로의 동작에 대해 도 2 및 도 3을 참조하여 설명한다. 도 2에 나타내는 화소 회로에 있어서는, 도 3에 나타내는 바와 같이, Cs 리셋 기간, Vth 검출 준비 기간, Vth 검출 기간, 데이터 기록 기간, Coled 리셋 기간 및 발광 기간이라는 6가지의 기간을 거쳐 동작하게 된다. 또한, 이들 동작 중에서 발광 기간에 있어서의 동작은 후술하는 도 4에 나타내는 타이밍 컨트롤러(1)의 상세 블록 및 도 5에 나타내는 처리 플로우에 의거하여 실행되지만, 여기에서는 동작의 개요에 대해 설명하고, 상세한 동작에 대해서는 후술한다.
(Cs 리셋 기간)
Cs 리셋 기간에는 제 1 전원선(11)이 고전위(VDD), 제 2 전원선(12)이 고전위(VDD), 주사선(13)이 고전위(VgH), 화상 신호선(14)이 제로 전위(GND)로 된다. 이 제어에 의해 역치 전압 검출용 트랜지스터(Ts)가 온, 구동 트랜지스터(Td)가 오프로 되고, 제 1 전원선(11)→유기 발광 소자(OLED)→역치 전압 검출용 트랜지스터(Ts)→용량(Cs)이라는 경로로 전류가 흐른다. 그리고, 용량(Cs)이 충전됨으로써 용량(Cs)의 전하가 리셋된다. 한편, 이 Cs 리셋 기간에 용량(Cs)을 충전하는 이유는 용량(Cs)에 기록되어 있는 1프레임 전의 화상 신호 전위를 리셋하기 위해서이다.
(Vth 검출 준비 기간)
Vth 검출 준비 기간에는 제 1 전원선(11)이 마이너스 전위(-VE), 제 2 전원선(12)이 제로 전위(GND), 주사선(13)이 저전위(VgL), 화상 신호선(14)이 고전위(VgH)로 된다. 이 제어에 의해 역치 전압 검출용 트랜지스터(Ts)가 오프, 구동 트랜지스터(Td)가 온으로 되고, 제 2 전원선(12)→구동 트랜지스터(Td)→유기 발광 소자(OLED)라는 경로로 전류가 흐른다. 그리고, 유기 발광 소자(OLED)가 고유로 갖고 있는 소자 용량(이하 「소자 용량(Coled)」으로 표기)에 전하가 축적된다. 또한, 이 Vth 검출 준비 기간에 있어서 유기 발광 소자(OLED)에 전하를 축적하는 이유는 후술하는 Vth 검출 기간에 구동 트랜지스터(Td)의 게이트·소스간 전압을 역치 전압에 근접하게 할 때에 유기 발광 소자(OLED)를 구동 트랜지스터(Td)의 드레인·소스간에 흐르게 하는 전류의 공급원으로서 작용시키기 위해서이다.
(Vth 검출 기간)
Vth 검출 기간에는 제 1 전원선(11)이 제로 전위(GND), 주사선(13)이 고전위(VgH)로 되는 한편, 화상 신호선(14)이 고전위(VdH)로, 제 2 전원선(12)이 제로 전위(GND)로 유지된다. 이 제어에 의해 역치 전압 검출용 트랜지스터(Ts)가 온이 되고, 구동 트랜지스터(Td)의 게이트와 드레인이 접속된다.
또한, 용량(Cs) 및 유기 발광 소자(OLED)에 축적되어 있던 전하가 방전되어 용량(Cs)→역치 전압 검출용 트랜지스터(Ts)→구동 트랜지스터(Td)→제 2 전원선(12) 및 유기 발광 소자(OLED)→구동 트랜지스터(Td)→제 2 전원선(12)이라는 양 경로로 전류가 흐른다. 그리고, 구동 트랜지스터(Td)의 게이트·소스간 전압(Vgs)이 역치 전압(Vth)에 도달하면 구동 트랜지스터(Td)가 오프가 되기 때문에 결과적으로 구동 트랜지스터(Td)의 역치 전압(Vth)이 검출된다.
(데이터 기록 기간)
데이터 기록 기간에는 화상 신호 전위(-Vdata)를 용량(Cs)에 반영시킴으로써 구동 트랜지스터(Td)의 게이트 전위를 소망 전위로 변화시키는 것이 행해진다. 보다 상세하게는, 제 1 전원선(11)이 제로 전위(GND)로, 제 2 전원선(12)이 제로 전위(GND)로 각각 유지된다. 또한, 화상 신호선(14)은 Vth 검출 기간시의 인가 전위(VdH)로부터 화상 신호 전위(Vdata)를 뺀 만큼의 전위(VdH-Vdata)로 되고, 주사선(13)은 데이터 기록 기간 내의 소정 기간에 있어서 고전위(VgH)로 된다.
이 제어에 의해 역치 전압 검출용 트랜지스터(Ts)가 온이 되고, 소자 용량(Coled)에 축적된 전하가 방전되어 유기 발광 소자(OLED)→역치 전압 검출용 트랜지스터(Ts)→용량(Cs)이라는 경로로 전류가 흐른다. 즉, 유기 발광 소자(OLED)에 축적되어 있던 전하가 용량(Cs)으로 이동한다. 이 결과, 용량(Cs)에는 화상 신호 전위(Vdata)에 의거하여 결정되는 소정의 전하가 축적된다.
또한, 데이터 기록 기간에는 용량(Cs)과 유기 발광 소자(OLED)가 직렬로 접속되므로 용량(Cs)의 일단[구동 트랜지스터(Td)의 게이트에 접속되는 단]의 전위의 저하량은 화상 신호선(14)의 전위 저하량(Vdata)은 되지 않고, 용량(Cs)과 유기 발광 소자(OLED)의 용량비의 영향을 받는다.
(Coled 리셋 기간)
Coled 리셋 기간에는 제 1 전원선(11)이 마이너스 전위(-VE), 제 2 전원선(12)도 마이너스 전위(-VE)로 된다. 한편, 주사선(13)이 저전위(VgL)로, 화상 신호선(14)이 고전위(VdH)로 유지된다. 이때, 역치 전압 검출용 트랜지스터(Ts)가 오프, 구동 트랜지스터(Td)가 온으로 되고, 유기 발광 소자(OLED)→구동 트랜지스터(Td)→제 2 전원선(12)이라는 경로로 전류가 흘러 유기 발광 소자(OLED)에 잔존하는 전하가 방전된다. 또한, 이 Coled 리셋 기간에 소자 용량(Coled)의 전하를 방전하는 이유는 소자 용량(Coled)의 잔존 전하에 의한 발광으로의 영향을 회피하기 위해서이다.
(발광 기간)
발광 기간에는 제 1 전원선(11)이 고전위(VDD), 제 2 전원선(12)이 제로 전위(GND)로 되고, 주사선(13)이 저전위(VgL)로 유지된다. 또한, 이렇게 하여 제 1 전원선(11)이 발광 기간 개시시에 제 3 전위로서의 마이너스 전위(-VE)로부터 제 4 전위로서의 고전위(VDD)로 스위칭된다. 한편, 화상 신호선(14)은 발광 기간의 개시 직후에는 일단 기준 전위가 되는 제 1 전위로서의 GND 레벨까지 인하된다. 그 후, 일정 전위가 되는 제 2 전위로서의 고전위(VdH)까지 인상되고, 그 고전위(VdH)의 레벨이 유지된다. 또한, 발광 기간의 종료 직전에는 GND 레벨까지 인하된다. 즉, 발광 기간에 있어서의 발광 개시시부터의 제어에서는 제어 대상의 화소 회로에 있어서의 유기 발광 소자(OLED)에 흐르는 전류가 소망의 발광 휘도를 발광시키기 위해 필요한 전류 레벨이 될 때까지 한번에 인상되는 것이 아니고, 상기 유기 발광 소자(OLED)에 흐르는 전류를 증가시키는 제어를 행하고 있다. 즉, 발광 기간에 있어서의 발광 정지까지의 제어에서는 제어 대상의 화소 회로에 있어서의 유기 발광 소자(OLED)에 흐르는 전류가 비발광의 레벨(흑레벨)까지 한번에 인하되는 것이 아니고, 상기 유기 발광 소자(OLED)에 흐르는 전류를 감소시키는 제어를 행하고 있다. 따라서, 화상 신호선(14)이 제 1 전위로부터 제 2 전위가 되기 위해 필요로 하는 시간은 제 1 전원선(11)이 제 3 전위로부터 제 4 전위가 되기 위해 필요로 하는 시간보다 길어진다.
여기에서, 화상 신호선(14)의 전위를 발광 기간의 개시 시점부터 제 1 전위로부터 제 2 전위까지 높여 가는 시간에 대해 설명한다. 우선, 다음과 같은 모델을 상정한다. 화상 신호선(14)을 상승시키고 있는 과도 현상의 고찰에 있어서는 유기 발광 소자(OLED)를 용량 소자, 구동 트랜지스터(Td)를 전기 저항으로 모델화할 수 있다. 즉, 제 1 전원선(11)과 제 2 전원선 사이에 용량 소자와 전기 저항이 직렬로 접속되어 있는 회로를 상정한다. 여기에서, 발광 기간의 개시 시점에 있어서 제 1 전원선(11)이 고전위가 되어 제 2 전원선(12)과의 사이에 전위차를 발생시킨다. 이 전위차에 의해 그 사이에 전류가 흐르지만, 전기 저항이 작을 때에는 용량 소자에 큰 전류가 흘러버린다. 그래서, 전기 저항을 큰 것으로 하여 용량 소자에 서서히 전하를 축적함으로써 용량 소자에 큰 전류가 흐르는 것을 억제할 수 있다. 또한, 화상 신호선(14)이 GND 레벨이 되고나서 고전위(VdH)가 될 때까지의 시간은, 예를 들면 50㎲ 이상 350㎲ 이하로 설정되어 있다.
발광 개시시의 구동 트랜지스터(Td)의 상태에 대해 생각하면, 게이트와 소스 사이에는 점등시키는 그림의 휘도에 대응한 전위가 기록되어 있다. 그 결과, 밝은 그림을 내보내는 설정일 때에는 구동 트랜지스터(Td)의 저항 성분이 작아 구동 트랜지스터(Td)에 전류가 흐르기 쉬운 상태이기 때문에 발광 개시 직후에 발광 제어용 전원(VDD)의 입력단에 과전류가 흘러버린다. 본 실시 형태와 같이, 화상 신호선의 전위를 서서히 높여나감으로써 유기 발광 소자(OLED)의 용량 성분에 전하를 축적시킴으로써 과전류를 저감할 수 있다. 구동 트랜지스터(Td)의 저항 성분을 크게 하여 구동 트랜지스터(Td)에 갑자기 전류가 흐르는 것을 억제한 상태로 함으로써 점등시키는 그림의 휘도에 상관없이 발광 제어용 전원(VDD)에 과전류가 발생하는 것을 억제할 수 있다.
또한, 화상 신호선(14)의 전위를 단계적으로 높여가는 방법에 대해 설명한다. 단계적으로 높일 필요성은 발광 제어용 전원(VDD)에 과전류가 발생하는 것을 피하기 위해 필요한 화상 신호선(14)의 전위의 결정은 온도 특성이나 구동 트랜지스터(Td)의 특성 변동을 고려할 필요가 있지만, 미리 이들 요인을 구하는 것은 어렵다. 그 결과, 단계적으로 화상 신호선(14)의 전위를 설정, 그 상태를 유지하는 것을 GND 레벨로부터 고전위(VdH)까지 행함으로써 과전류를 억제할 수 있다.
또한, 발광 기간의 최후에 있어서 화상 신호선(14)의 전위를 서서히 낮춤으로써 구동 트랜지스터(Td)의 전기 저항이 커져서 제 1 전원선(11)과 제 2 전원선(12)에 흐르는 전류를 서서히 작게 할 수 있다. 만일, 화상 신호선(14)의 전위를 서서히 낮추지 않을 경우에는 제 1 전원선(11)과 제 2 전원선(12)에 존재하는 인덕턴스 성분에 의해 양자간에 전류가 계속해서 흐르려고 한다. 그리고, 구동 트랜지스터(Td)의 드레인-소스간에 인덕턴스 성분에 의한 큰 유도 전압이 가해지게 되고, 구동 트랜지스터(Td)의 수명에 악영향을 주어 버린다. 한편, 본 실시 형태에 의하면 화상 신호선(14)의 전위를 서서히 낮춤으로써 유도 전압을 작게 할 수 있고, 나아가서는 구동 트랜지스터(Td)의 제품수명을 길게 할 수 있다.
이 제어에 의해 구동 트랜지스터(Td)의 온, 역치 전압 검출용 트랜지스터(Ts)의 오프는 계속되는 한편, 유기 발광 소자(OLED)에 순바이어스의 전압이 인가되므로 유기 발광 소자(OLED)→구동 트랜지스터(Td)→제 2 전원선(12)이라는 경로로 전류가 흘러 유기 발광 소자(OLED)가 발광한다. 단, 상기한 바와 같이, 발광 개시시부터의 제어에서는 화상 신호선(14)의 전위가 인상되므로 발광 휘도도 서서히 증가하고, 발광 정지까지의 제어에서는 화상 신호선(14)의 전위가 인하되므로 발광 휘도도 서서히 감소해 간다.
<타이밍 컨트롤러(1)의 구성 및 기능>
이어서, 타이밍 컨트롤러(1)의 구성 및 기능에 대해 도 4를 참조하여 설명한다.
도 4에 있어서, 타이밍 컨트롤러(1)는 신호 생성부(21), 제어부(23), 카운터(25), 연산부(27) 및 셀렉터(29)를 구비하여 구성된다. 타이밍 컨트롤러(1)에는 상술한 3종류의 발광 제어용 전원(VDD, -VE, VdH) 및 화상 데이터(Xdata0)가 입력된다. 신호 생성부(21)는 전위 파형의 생성에 필요한 로직 신호(Ctrl_P, Ctrl_N), 화상 표시의 동기 제어에 필요한 로직 신호(HSYNC), 마찬가지로 동기 제어에 필요한 클록 신호(XCLK, YCLK)를 생성하여 출력한다. 또한, 신호 생성부(21)는 입력된 화상 데이터(Xdata0)의 출력 타이밍을 제어한다.
제어부(23)는 입력된 신호 생성부(21)로부터의 로직 신호(Ctrl_P)에 의거하여 제 1 전원선(11)에 대한 인가 전위(OUT_P)를 결정하여 출력한다. 또한, 제어부(23)는 입력된 신호 생성부(21)로부터의 로직 신호(Ctrl_N)에 의거하여 제 2 전원선(12)에 대한 인가 전위(OUT_N)를 결정하여 출력한다. 또한, 제어부(23)로부터 출력되는 인가 전위(OUT_P)는 도 3의 시퀀스도에 있어서의 제 1 전원선(11)에 대한 인가 전위에 대응하고, 인가 전위(OUT_N)는 도 3의 시퀀스도에 있어서의 제 2 전원선(12)에 대한 인가 전위에 대응한다.
카운터(25)는 입력된 로직 신호(HSYNC)를 카운팅한 카운트값(COUNT)을 연산부(27) 및 셀렉터(29)에 출력한다. 또한, 카운터(25)가 카운팅한 카운트값은 제어부(23)로부터 출력되는 제어 신호(CLR)에 의해 클리어되고, 그 후 다시 카운트 처리가 실행된다.
연산부(27)는 카운터(25)로부터의 카운트값에 의거하여 신호 생성부(21)로부터의 화상 데이터를 보정한 보정 화상 데이터를 연산해서 셀렉터(29)에 출력한다.
셀렉터(29)는 카운터(25)로부터의 카운트값에 의거하여 신호 생성부(21)로부터 입력된 화상 데이터와, 연산부(27)로부터 입력된 보정 화상 데이터 중에서 어느 한쪽을 선택하여 X 드라이버(22)에 출력한다. 즉, 셀렉터(29)는 화상 데이터 및 보정 화상 데이터 중 어느 한쪽의 화상 데이터를 선택하는 처리를 행한다.
제어부(23), 카운터(25), 연산부(27) 및 셀렉터(29)는 본 발명에 있어서의 화상 데이터 생성부에 대응하는 구성부이다.
도 5는 상술한 타이밍 컨트롤러(1)의 기능을 실현하기 위한 프로그램 코드의 일례를 나타내는 도면이고, 특히 발광 개시 직후의 발광 제어를 행하는 프로그램 코드의 일례를 나타낸 것이다. 또한, 발광 정지 직전의 발광 제어를 행하는 프로그램 코드에 대해서도 도 5에 의해 기술할 수 있다.
도 5에 있어서, 우선 발광 기간인지의 여부를 로직 신호(VSYNC)에 의거하여 판정한다(스텝 S1). 이 스텝 S1에 있어서, 발광 기간이 아니라고 판정한 경우에는(예를 들면, VSYNC=0) 스텝 S9의 처리로 이행된다. 또한, 스텝 S9의 처리에서는 로직 신호(Crtl_P, Crtl_N)에 의거하여 제 1 전원선(11)에 대한 인가 전위 및 제 2 전원선(12)에 대한 인가 전위 각각이 결정된다.
여기에서, 스텝 S1에 있어서 발광 기간이라고 판정한 경우에는(예를 들면, VSYNC=1) 또한 발광 기간의 개시인지의 여부를 로직 신호(Crtl_P, Crtl_N)에 의거하여 판정한다(스텝 S2). 발광 기간의 개시가 아니라고 판정한 경우에는(예를 들면, Crtl_P=0, 또는 Crtl_N=0) 후술의 스텝 S4의 처리로 이행된다. 또한, 발광 기간의 개시라고 판정한 경우에는(예를 들면, Crtl_P=1, 또는 Crtl_N=1) 카운터(25)의 카운트값을 클리어하는 처리를 행한다(스텝 S3).
이어서, 카운터(25)의 카운트값이 소정값(N)에 도달했는지의 여부가 판정된다(스텝 S4). 그리고, 카운트값이 소정값(N)에 도달해 있지 않으면 카운터의 카운트 처리가 진행된다(스텝 S5). 또한, 신호 생성부(21)로부터 입력된 화상 데이터에 카운트값(COUNT)과 소정의 계수(A)를 각각 곱하고, 곱한 값을 상기 보정한 보정 화상 데이터로서 출력한다(스텝 S6, S7).
한편, 카운트값이 소정값(N)에 도달해 있으면 신호 생성부(21)로부터 입력된 화상 데이터를 출력한다(스텝 S6, S8). 즉, 스텝 S6~S8의 처리에서는 카운트값이 소정값(N)에 도달해 있지 않으면 카운트값에 비례하는 값이 보정 화상 데이터로서 설정되고, 카운트값이 소정값(N)에 도달해 있으면 입력된 화상 데이터가 설정되게 된다.
상기에서는 발광 개시시의 제어에 대해 설명했지만, 발광 정지시의 제어에 대해서도 마찬가지이다. 상세한 설명은 생략하지만, 개괄해서 설명하면 이하와 같은 제어가 된다.
우선, 입력된 로직 신호(Crtl_P, Crtl_N)에 의거하여 발광 기간에 있어서의 발광 정지의 제어 기간에 들어가 있는지의 여부가 판정되고, 발광 정지시의 제어 기간에 들어가 있지 않다고 판정된 경우에는 로직 신호(Crtl_P, Crtl_N)에 의거하여 결정된 각 인가 전위[제 1 전원선(11)에 대한 인가 전위 및 제 2 전원선(12)에 대한 인가 전위] 각각이 제 1 전원선(11) 및 제 2 전원선(12)에 인가된다.
한편, 발광 정지의 제어 기간에 들어가 있다고 판정된 경우에는 카운터(25)의 카운트값을 카운트다운하는 처리가 행해진다. 또한, 카운팅된 카운트값이 소정값(M, M은 M<N을 만족시키는 양의 정수)에 도달했는지의 여부가 판정된다.
여기에서, 카운트값이 소정값(M)에 도달해 있지 않으면 신호 생성부(21)로부터 입력된 화상 데이터에 카운트값(COUNT)과 소정의 계수[B, 이 계수(B)는 상기 계수(A)와 같은 값이어도 되고 달라도 됨]를 각각 곱한 값이 보정 화상 데이터로서 출력된다. 또한, 카운트값이 소정값(M)에 도달해 있으면 발광 기간의 동작이 종료된다. 또한, 상기 도 5에 나타낸 처리 플로우는 타이밍 컨트롤러(1)의 기능을 소프트웨어 처리로서 실현하기 위한 프로그램 코드로 설명했지만, 도 5에 나타내는 바와 같은 각 기능 블록에 의거하는 하드웨어 처리로 해도 된다.
<화상 데이터 전위의 상승 시간 및 하강 시간>
이어서, 화상 신호선(14)에 인가되는 화상 데이터 전위의 상승 시간 및 하강 시간에 대해 설명한다. 또한, 화상 표시 장치의 표시 사양으로서는 이하의 것을 상정한다.
(1) 1프레임 : 16.6㎳(60㎐)
(2) 1프레임에 있어서의 발광 기간 : 8.3㎳(1/2프레임에 상당)
(3) X 드라이버의 클록 주파수 : 16.6㎲(1/1000프레임에 상당)
화상 데이터 전위의 「상승 시간」이란 발광 개시시의 제어 기간에 있어서 화상 신호선(14)의 전위가 제 1 전위로서의 GND 전위로부터 제 2 전위로서의 고전위(VdH)의 레벨에 도달하기까지의 시간이다. 이 시간은 타이밍 컨트롤러(1)를 통해 입력된 화상 데이터를 보정된 보정 화상 데이터로 가공하는 기간으로 파악할 수도 있다. 또한, 이 상승 시간은 소망 휘도로 발광시키기에 충분한 발광 기간을 확보하는 관점으로부터, 예를 들면 상기 사양의 화상 표시 장치이면 300㎲ 정도로 하는 것이 바람직하고, 또한 100㎲ 정도로 하면 더욱 바람직하다. 또한, 이 상승 시간 내에는 각 화소 회로에 대한 발광 제어가 전체 화소 회로에서 일제히 행해지는 기간이어서 부하의 피크가 집중되는 기간이 되므로 상기와 같은 화상 신호선(14)의 전위를 GND 레벨로부터 고전위(VdH)까지 서서히 인상하는 제어를 행함으로써 전원 장치의 전원 용량에 주는 영향을 작게 하는 것이 가능해진다.
또한, 화상 데이터 전위의 「하강 시간」이란 발광 정지시의 제어 기간에 있어서 화상 신호선(14)의 전위가 고전위(VdH)로부터 GND 전위의 레벨에 도달하기까지의 시간이다. 또한, 이 시간도 타이밍 컨트롤러(1)를 통해 입력된 화상 데이터를 보정된 화상 데이터로 가공하는 기간으로 파악할 수 있다.
또한, 이 하강 시간은 일반적인 화상 표시 장치의 특성을 고려하여 0.5~1㎳ 정도로 하는 것이 바람직한 조건이 된다.
또한, 상기 하강 시간의 바람직한 값이 상기 상승 시간의 바람직한 값과 다른 것은 일반적인 화상 표시 장치에 이용되는 전원 회로의 특성에 의한다. 일반적인 화상 표시 장치에 이용되는 전원 회로에서는 3V 정도의 저전압으로부터 15V 정도의 전압을 생성하는 승압 회로가 이용되고 있고, 출력을 피드백함으로써 안정된 출력을 얻도록 하고 있다. 이 때문에, 부하 변동에 의해 상승한 전압 변동이 피드백 기능에 의해 안정된 출력 전압으로 되돌아가기까지의 시간이 화상 데이터 전위를 제어하는 시간의 기준이 된다. 또한, 이 시간은 스위칭 주파수나 피드백 방식에도 의존하지만, 대체로 0.5~1㎳의 시간이 된다.
부하 변동에 의해 강하한 전압 변동을 원래대로 되돌리는 경우와, 부하 변동에 의해 상승한 전압 변동을 원래대로 되돌리는 경우에서는 안정된 전압으로 되돌리는 시간은 전자 쪽이 짧다. 이 이유는 승압 회로의 특성(승압 능력은 높고, 강압 능력은 낮음)에 의한 것이다. 따라서, 발광 정지시의 제어 기간에 비해 발광 개시시의 제어 기간 쪽이 전압의 회복 기간이 짧아진다.
여기에서, 화상 데이터 전위의 상승에 300㎲의 시간을 들이고, 화상 데이터 전위의 하강에 1㎳의 시간을 들인다고 하면, 발광 기간에 대한 (상승 시간+하강 시간)의 비는 (300+1000)/8300=13/83=15.7%가 된다. 이 경우, 발광 휘도에 대응한 전위가 인가되고 있는 기간을 약 84% 확보할 수 있게 되므로 소망 휘도로 발광시키는 충분한 발광 기간의 확보가 가능해진다.
또한, 화상 데이터 전위의 상승에 100㎲의 시간을 들이고, 화상 데이터 전위의 하강에 0.5㎳의 시간을 들인다고 하면, 발광 기간에 대한 (상승 시간+하강 시간)의 비는 (100+500)/8300=6/83=7.23%가 된다. 이 경우, 발광 휘도에 대응한 전위가 인가되고 있는 기간을 약 93% 확보할 수 있게 되므로 소망 휘도로 발광시키는 충분한 발광 기간의 더 나은 확보가 가능해진다.
이와 같이, 본 실시 형태에 의한 화상 표시 장치에서는 소망 휘도로 발광시키는 충분한 발광 기간을 확보하면서 전원 장치의 전원 용량에 주는 영향을 작게 하는 것이 가능해진다.
또한, 본 실시 형태에 의한 화상 표시 장치에서는 일반적인 화상 표시 장치에 이용되고 있는 전원 장치를 사용할 수 있으므로 소망 휘도로 발광시키는 충분한 발광 기간을 확보하면서 전원 장치의 전원 특성에 주는 영향을 작게 하는 것이 가능해진다.
이어서, 실제 측정 결과에 대해 설명한다.
도 6, 7에 있어서, 실선으로 나타내어지는 파형은 제 2 전원선(12)에 인가되는 전압 파형(도 3 참조)이고, 1점쇄선으로 나타내어지는 파형은 타이밍 컨트롤러(1)의 입력측[예를 들면 발광 제어용 전원(VDD)의 입력단:도 1 참조]에서 측정한 전류 파형이다.
여기에서, 본 실시 형태에 의한 제어 방법을 이용하지 않은 경우로서, 예를 들면 유기 발광 소자(OLED)를 고휘도로 발광시키는 경우에는, 도 6(a)의 타원부(K1)로 나타내는 바와 같이, 발광 개시시에 큰 과전류가 발생하고 있어서 부하의 피크가 집중되고 있다는 것을 이해할 수 있다. 또한, 이 성질은, 도 6(b)의 타원부(K2)로 나타내는 바와 같이, 유기 발광 소자(OLED)를 저휘도로 발광시키는 경우에 있어서도 발생하고 있다.
한편, 본 실시 형태에 의한 제어 방법을 이용한 경우로서, 유기 발광 소자(OLED)를 고휘도로 발광시키는 경우에는, 도 7(a)의 타원부(K1)로 나타내는 바와 같이, 발광 개시시에 큰 과전류가 발생하고 있어서 부하의 피크가 집중되고 있다는 것을 이해할 수 있다. 또한, 이 성질은, 동 도면 (b)의 타원부(K3, K4)로 나타내는 바와 같이, 유기 발광 소자(OLED)를 고휘도 및 저휘도로 발광시키는 경우 양쪽에 있어서 과전류가 충분히 억제되고 있다는 것을 이해할 수 있다.
(제어 방법의 변형예-변형예 1)
도 8에 있어서, 도 2에 나타낸 시퀀스도와의 상위점은 발광 기간에 있어서 발광 기간의 개시 직후에 GND 레벨까지 인하된 전위를 서서히 인상할 때에 인상 후의 전위를 고전위(VdH)로는 하지 않고, 이 고전위(VdH)보다 ΔV1만큼 낮은 소정 전위로 유지하는 제어를 행하도록 하고 있는 점에 있다. 그 결과, 발광 기간에 있어서 유지되는 제 2 전위는 "VdH-ΔV1"이 된다.
이 도 8에 나타내는 제어 방법에 의하면, 화상 표시 장치에 있어서의 표시 패널의 특성 편차의 영향을 억제하는 것이 가능해진다. 즉, 인상 후의 전위 레벨을 결정하는 ΔV1을 가변함으로써 표시 패널의 특성 편차에 기인하는 발광 특성의 편차 영향을 개선하는 것이 가능해진다. 또한, 이 제어에 의해 화상 데이터 전위의 상승 시간 및 하강 시간 양쪽을 단축할 수 있다는 효과도 얻어진다.
(제어 방법의 변형예-변형예 2)
도 9에 있어서, 도 2에 나타낸 시퀀스도와의 상위점은 발광 기간의 개시 직후에 있어서 일단 인하되는 전위를 GND보다 높은 전위로 제어하도록 하고 있는 점 및 발광 정지시의 전위 인하 후의 전위를 GND보다 높은 소정 전위로 제어하도록 하고 있는 점에 있다. 그 결과, 발광 기간의 개시 직후 및 발광 정지시의 전위는 "ΔV2"가 된다.
이 도 9에 나타내는 제어 방법에 의하면, 인하시의 전위 레벨(ΔV2)을 가변함으로써 화상 데이터 전위의 상승 시간 및 하강 시간 양쪽을 단축할 수 있다는 효과가 얻어진다. 또한, 인하시의 전위 레벨(ΔV2)은 0<ΔV2<VdH-Vdata의 범위에서 가변하는 것이 가능해진다.
또한, 상기 변형예 1, 2에서는 발광 기간의 개시 직후에 인하되는 전위 레벨과 발광 정지시의 전위 인하 후의 전위 레벨을 동일한 전위 레벨로서 나타내고 있지만, 이들 전위 레벨이 달라도 상관없다.
또한, 본 실시 형태에서는 발광 소자로서 유기 발광 소자를 일례로서 설명해 왔지만, 유기 발광 소자 이외의 발광 소자, 예를 들면 LED나 무기 EL 소자를 이용한 화소 회로로의 적용도 가능하다.
또한, 상술한 실시 형태에 있어서 구동 트랜지스터(Td) 및 역치 전압 검출용 트랜지스터(Ts)는 N형 타입의 트랜지스터를 이용하여 설명했지만, 구동 트랜지스터(Td) 및 역치 전압 검출용 트랜지스터(Ts)는 P형 타입이어도 상관없다. 이어서, 구동 트랜지스터(Td) 및 역치 전압 검출용 트랜지스터(Ts)가 P형 타입인 경우에 대해 설명한다. 또한, 상술한 실시 형태와 다른 개소에 대해 설명한다.
각 박막 트랜지스터가 P형 타입인 경우, 각 박막 트랜지스터를 온 상태로 하기 위해서는 각 박막 트랜지스터의 게이트·소스간의 전위를 역치 전압 이하로 설정하게 된다. 즉, 게이트 전위를 박막 트랜지스터의 역치 전압 이하가 되도록 설정한다. 그 때문에, 구동 제어부로서의 타이밍 컨트롤러(1)는 발광 소자의 발광 개시시에 있어서의 화상 신호선(14)의 전위를 발광 소자가 발광하는 상태의 화상 데이터 전위보다 일단 큰 전위로 설정하고, 그 후 화상 데이터 전위까지 저하시킨다. 또한, 타이밍 컨트롤러(1)는 발광 소자의 발광을 정지할 때에 화상 신호선(14)의 전위를 화상 데이터 전위와 역치 전압 사이에 위치하는 전위까지 상승시킨다. 이렇게 하여, 화상 신호선의 전위를 발광 기간의 발광 개시시 또는 발광 정지시에 변화시킴으로써 발광 제어용 전원(VDD)의 입력단에 과전류의 크기를 저감시킬 수 있다.
(산업상의 이용 가능성)
이상과 같이, 본 발명에 의한 화상 표시 장치는 일괄 발광 방식으로 구동되는 화상 표시 장치에 있어서 전원 장치의 전원 용량에 주는 영향을 작게 할 수 있는 발명으로서 유용하다.

Claims (10)

  1. 발광 소자 및 상기 발광 소자를 구동시키는 구동 소자를 각각 갖는 복수의 화소 회로;
    상기 각 화소 회로에 대하여 접속되는 전원선;
    상기 발광 소자의 발광 휘도에 대응하는 화상 데이터 전위를 상기 구동 소자에 인가하는 화상 신호선; 및
    상기 화상 신호선에 인가하는 전위의 크기 및 출력 타이밍을 제어함과 아울러 상기 전원선에 인가하는 전위의 크기 및 출력 타이밍을 제어하고, 상기 각 화소 회로에 대한 발광 제어를 전체 화소 회로에서 일제히 행하는 구동 제어부를 구비하고:
    상기 구동 제어부는 상기 화상 신호선의 화상 데이터 전위를 기준 전위가 되는 제 1 전위로부터 일정 전위가 되는 제 2 전위가 될 때까지 점차 변화시킴으로써 상기 발광 소자의 발광을 개시시키고, 상기 발광 소자의 발광을 개시시킨 이후 상기 화상 신호선의 화상 데이터의 전위를 상기 제 2 전위로 유지시키는 것을 특징으로 하는 화상 표시 장치.
  2. 제 1 항에 있어서,
    상기 전원선에 인가되는 전위는 상기 발광 소자의 발광 기간 개시시에 제 3 전위로부터 제 4 전위로 스위칭되고,
    상기 화상 신호선이 상기 제 1 전위로부터 상기 제 2 전위가 되기 위해 필요로 하는 시간은 상기 전원선이 제 3 전위로부터 제 4 전위가 되기 위해 필요로 하는 시간보다 긴 것을 특징으로 하는 화상 표시 장치.
  3. 제 1 항에 있어서,
    상기 화상 신호선이 상기 제 1 전위로부터 상기 제 2 전위가 될 때까지의 시간은 50㎲ 이상, 350㎲ 이하인 것을 특징으로 하는 화상 표시 장치.
  4. 제 1 항에 있어서,
    상기 화상 신호선은 상기 제 1 전위로부터 상기 제 2 전위까지 단계적으로 변화되어 도달하는 것을 특징으로 하는 화상 표시 장치.
  5. 발광 소자 및 상기 발광 소자를 구동시키는 구동 소자를 각각 갖는 복수의 화소 회로;
    상기 각 화소 회로에 대하여 접속되는 전원선;
    상기 발광 소자의 발광 휘도에 대응하는 화상 데이터 전위를 상기 구동 소자에 인가하는 화상 신호선; 및
    상기 화상 신호선에 인가하는 전위의 크기 및 출력 타이밍을 제어함과 아울러 상기 전원선에 인가하는 전위의 크기 및 출력 타이밍을 제어하고, 상기 각 화소 회로에 대한 발광 제어를 전체 화소 회로에서 일제히 행하는 구동 제어부를 구비하고:
    상기 구동 제어부는 상기 화상 신호선의 화상 데이터 전위를 기준 전위가 되는 제 1 전위로부터 일정 전위가 되는 제 2 전위가 될 때까지 점차 변화시킴으로써 상기 발광 소자의 발광을 개시시키고,
    상기 전원선은 각 화소 회로에 접속되는 제 1 전원선과 제 2 전원선을 갖고,
    상기 발광 기간 개시시에 상기 제 1 전원선 및 상기 제 2 전원선 양쪽을 스위칭하는 것을 특징으로 하는 화상 표시 장치.
  6. 발광 소자 및 상기 발광 소자를 구동시키는 구동 소자를 각각 갖는 복수의 화소 회로;
    상기 각 화소 회로에 대하여 접속되는 전원선;
    상기 발광 소자의 발광 휘도에 대응하는 화상 데이터 전위를 상기 구동 소자에 인가하는 화상 신호선; 및
    상기 화상 신호선에 인가하는 전위의 크기 및 출력 타이밍을 제어함과 아울러 상기 전원선에 인가하는 전위의 크기 및 출력 타이밍을 제어하고, 상기 각 화소 회로에 대한 발광 제어를 전체 화소 회로에서 일제히 행하는 구동 제어부를 구비하고:
    상기 구동 제어부는 상기 화상 신호선의 화상 데이터 전위를 기준 전위가 되는 제 1 전위로부터 일정 전위가 되는 제 2 전위가 될 때까지 점차 변화시킴으로써 상기 발광 소자의 발광을 개시시키고,
    상기 구동 제어부는 상기 발광 기간에 있어서의 발광 개시시를 판정하고, 발광 개시시로부터의 경과 시간에 의거하여 상기 화상 신호선에 출력하는 전위를 조정하는 화상 데이터 생성부를 더 구비한 것을 특징으로 하는 화상 표시 장치.
  7. 제 5 항에 있어서,
    상기 발광 소자는 유기 발광 다이오드이고,
    상기 제 1 전원선은 상기 유기 발광 다이오드의 애노드측에 접속되며, 또한 상기 제 2 전원선은 상기 유기 발광 다이오드의 캐소드측에 접속되는 것을 특징으로 하는 화상 표시 장치.
  8. 발광 소자 및 상기 발광 소자를 구동시키는 구동 소자를 각각 갖는 복수의 화소 회로;
    상기 각 화소 회로에 대하여 접속되는 전원선;
    상기 발광 소자의 발광 휘도에 대응하는 화상 데이터 전위를 상기 구동 소자에 인가하는 화상 신호선; 및
    상기 화상 신호선에 인가하는 전위의 크기 및 출력 타이밍을 제어함과 아울러 상기 전원선에 인가하는 전위의 크기 및 출력 타이밍을 제어하고, 상기 각 화소 회로에 대한 발광 제어를 전체 화소 회로에서 일제히 행하는 구동 제어부를 구비하고:
    상기 구동 제어부는 상기 화상 신호선의 화상 데이터 전위를 제 2 전위로 유지시켜 상기 발광 소자를 발광시키고, 상기 발광 소자를 발광 시킨 이후 상기 화상 신호선의 화상 데이터 전위를 상기 제 2 전위부터 기준 전위가 되는 제 1 전위가 될 때까지 점차 변화시킴으로써 상기 발광 소자의 발광을 정지시키는 것을 특징으로 하는 화상 표시 장치.
  9. 제 1 항 내지 제 8 항 중 어느 한 항에 있어서,
    상기 제 2 전위는 고전위(VdH) 보다 낮고 고전위(VdH)에서 화상 신호 전위(Vdata)를 뺀 전위보다 높은 것을 특징으로 하는 화상 표시 장치.
  10. 제 1 항 내지 제 8 항 중 어느 한 항에 있어서,
    상기 제 1 전위는 그라운드(GND) 보다 높고 고전위(VdH)에서 화상 신호 전위(Vdata)를 뺀 전위보다 낮은 것을 특징으로 하는 화상 표시 장치.
KR1020107015061A 2007-12-28 2008-12-26 화상 표시 장치 KR101239672B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2007340478 2007-12-28
JPJP-P-2007-340478 2007-12-28
PCT/JP2008/073848 WO2009084681A1 (ja) 2007-12-28 2008-12-26 画像表示装置

Publications (2)

Publication Number Publication Date
KR20100090722A KR20100090722A (ko) 2010-08-16
KR101239672B1 true KR101239672B1 (ko) 2013-03-11

Family

ID=40824394

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020107015061A KR101239672B1 (ko) 2007-12-28 2008-12-26 화상 표시 장치

Country Status (5)

Country Link
US (1) US8379010B2 (ko)
JP (1) JP5385791B2 (ko)
KR (1) KR101239672B1 (ko)
CN (1) CN101911165B (ko)
WO (1) WO2009084681A1 (ko)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2014086497A (ja) * 2012-10-22 2014-05-12 Toshiba Corp 有機電界発光素子及び照明装置
KR102054760B1 (ko) 2013-12-17 2019-12-11 엘지디스플레이 주식회사 유기발광표시장치 및 이의 동작방법
CN112820236B (zh) * 2019-10-30 2022-04-12 京东方科技集团股份有限公司 像素驱动电路及其驱动方法、显示面板、显示装置

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003114644A (ja) 2001-10-03 2003-04-18 Matsushita Electric Ind Co Ltd アクティブマトリクス型表示装置及びその駆動方法
JP2003150118A (ja) 2001-11-14 2003-05-23 Matsushita Electric Ind Co Ltd El表示装置とその駆動方法および情報表示装置
KR20050075754A (ko) * 2002-10-18 2005-07-21 코닌클리케 필립스 일렉트로닉스 엔.브이. 능동 매트릭스 유기 전자 발광 디스플레이 장치
KR20060101401A (ko) * 2005-03-18 2006-09-22 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치, 표시 장치 및 그 구동 방법 및 전자 기기

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3736399B2 (ja) 2000-09-20 2006-01-18 セイコーエプソン株式会社 アクティブマトリクス型表示装置の駆動回路及び電子機器及び電気光学装置の駆動方法及び電気光学装置
US7663615B2 (en) 2004-12-13 2010-02-16 Casio Computer Co., Ltd. Light emission drive circuit and its drive control method and display unit and its display drive method
JP4400443B2 (ja) * 2004-12-21 2010-01-20 カシオ計算機株式会社 発光駆動回路及びその駆動制御方法、並びに、表示装置及びその表示駆動方法
US7646367B2 (en) * 2005-01-21 2010-01-12 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, display device and electronic apparatus
JP2006227337A (ja) * 2005-02-18 2006-08-31 Fuji Electric Holdings Co Ltd 有機el表示装置およびその駆動方法
JP4852866B2 (ja) * 2005-03-31 2012-01-11 カシオ計算機株式会社 表示装置及びその駆動制御方法
US7907137B2 (en) 2005-03-31 2011-03-15 Casio Computer Co., Ltd. Display drive apparatus, display apparatus and drive control method thereof
JP2007219339A (ja) 2006-02-20 2007-08-30 Sharp Corp 容量性表示装置
KR101245218B1 (ko) * 2006-06-22 2013-03-19 엘지디스플레이 주식회사 유기발광다이오드 표시소자

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003114644A (ja) 2001-10-03 2003-04-18 Matsushita Electric Ind Co Ltd アクティブマトリクス型表示装置及びその駆動方法
JP2003150118A (ja) 2001-11-14 2003-05-23 Matsushita Electric Ind Co Ltd El表示装置とその駆動方法および情報表示装置
KR20050075754A (ko) * 2002-10-18 2005-07-21 코닌클리케 필립스 일렉트로닉스 엔.브이. 능동 매트릭스 유기 전자 발광 디스플레이 장치
KR20060101401A (ko) * 2005-03-18 2006-09-22 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치, 표시 장치 및 그 구동 방법 및 전자 기기

Also Published As

Publication number Publication date
KR20100090722A (ko) 2010-08-16
CN101911165A (zh) 2010-12-08
US8379010B2 (en) 2013-02-19
JPWO2009084681A1 (ja) 2011-05-19
CN101911165B (zh) 2014-04-30
JP5385791B2 (ja) 2014-01-08
US20100277460A1 (en) 2010-11-04
WO2009084681A1 (ja) 2009-07-09

Similar Documents

Publication Publication Date Title
JP5258160B2 (ja) 画像表示装置
US10818236B2 (en) Display device, display substrate, method and device for display compensation
EP2736039B1 (en) Organic light emitting display device
JP5183336B2 (ja) 表示装置
KR101382001B1 (ko) 화소 유닛 회로 및 oled 표시 장치
EP2881933A1 (en) Organic light emitting display device and method for driving the same
US8773332B2 (en) Driving circuit for pixels of an active matrix organic light-emitting diode display and method for driving pixels of an active matrix organic light-emitting diode display
JP4786437B2 (ja) 画像表示装置の駆動方法
JP5154755B2 (ja) 画像表示装置およびその駆動方法
JPWO2006090560A1 (ja) 画像表示装置
KR20140081450A (ko) 유기 발광 디스플레이 장치와 이의 구동 방법
KR20160007786A (ko) 표시장치
EP2531994B1 (en) Display device
KR20120045252A (ko) 유기발광다이오드 표시장치 및 그 구동방법
JP5020815B2 (ja) 画像表示装置
US20170084229A1 (en) High resolution oled display operation circuit
WO2015118599A1 (ja) 表示装置および表示装置の駆動方法
JP4964527B2 (ja) 画像表示装置の駆動方法
Lu et al. Enhancement of brightness uniformity by a new voltage-modulated pixel design for AMOLED displays
KR101239672B1 (ko) 화상 표시 장치
JP5650374B2 (ja) 画像表示装置及び画像表示装置の駆動方法
JP2009086252A (ja) 画像表示装置
JP5334387B2 (ja) 画像表示装置
KR101699045B1 (ko) 유기 전계발광 표시장치 및 그의 구동방법
KR102658876B1 (ko) 유기 발광 표시 장치 및 유기 발광 표시 장치의 구동 방법

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
E902 Notification of reason for refusal
E90F Notification of reason for final refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20160128

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20170116

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20190114

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20200116

Year of fee payment: 8