KR101170871B1 - 전자부품 실장용 전극 패드 및 전자부품의 실장 구조 - Google Patents
전자부품 실장용 전극 패드 및 전자부품의 실장 구조 Download PDFInfo
- Publication number
- KR101170871B1 KR101170871B1 KR1020080077972A KR20080077972A KR101170871B1 KR 101170871 B1 KR101170871 B1 KR 101170871B1 KR 1020080077972 A KR1020080077972 A KR 1020080077972A KR 20080077972 A KR20080077972 A KR 20080077972A KR 101170871 B1 KR101170871 B1 KR 101170871B1
- Authority
- KR
- South Korea
- Prior art keywords
- electrodes
- electrode
- electronic component
- electrode pad
- mounting
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/11—Printed elements for providing electric connections to or between printed circuits
- H05K1/111—Pads for surface mounting, e.g. lay-out
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/30—Assembling printed circuits with electric components, e.g. with resistor
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0213—Electrical arrangements not otherwise provided for
- H05K1/0216—Reduction of cross-talk, noise or electromagnetic interference
- H05K1/023—Reduction of cross-talk, noise or electromagnetic interference using auxiliary mounted passive components or auxiliary substances
- H05K1/0231—Capacitors or dielectric substances
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/09—Shape and layout
- H05K2201/09209—Shape and layout details of conductors
- H05K2201/09372—Pads and lands
- H05K2201/09381—Shape of non-curved single flat metallic pad, land or exposed part thereof; Shape of electrode of leadless component
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/10—Details of components or other objects attached to or integrated in a printed circuit board
- H05K2201/10613—Details of electrical connections of non-printed components, e.g. special leads
- H05K2201/10621—Components characterised by their electrical contacts
- H05K2201/10636—Leadless chip, e.g. chip capacitor or resistor
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/30—Assembling printed circuits with electric components, e.g. with resistor
- H05K3/32—Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
- H05K3/34—Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by soldering
- H05K3/341—Surface mounted components
- H05K3/3431—Leadless components
- H05K3/3442—Leadless components having edge contacts, e.g. leadless chip capacitors, chip carriers
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02P—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN THE PRODUCTION OR PROCESSING OF GOODS
- Y02P70/00—Climate change mitigation technologies in the production process for final industrial or consumer products
- Y02P70/50—Manufacturing or production processes characterised by the final manufactured product
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Manufacturing & Machinery (AREA)
- Fixed Capacitors And Capacitor Manufacturing Machines (AREA)
- Ceramic Capacitors (AREA)
Abstract
본 발명은 전자부품 실장용 전극 패드에 관한 것으로서, 본 발명의 일 측면은 회로 기판의 표면에 전자부품을 실장하기 위한 전극 패드에 있어서, 서로 대향하는 제1 및 제2 전극부 및 서로 대향하며, 상기 제1 및 제2 전극부와 일정 간격 이격되어 배치되고, 상기 제1 및 제2 전극부와 함께 상기 전극 패드의 모퉁이를 형성하도록 배치된 제3 및 제4 전극부를 포함하며, 상기 제1 내지 제4 전극부 중 적어도 하나는 상기 모퉁이를 이루는 모서리가 절제되어 형성된 모따기면을 구비하고, 상기 모따기면은 상기 제1 내지 제4 전극부 중 적어도 2개의 서로 인접한 전극부가 마주보는 면에 형성되며, 서로 마주보는 상기 모따기면은 서로 평행한 것을 특징으로 하는 전자부품 실장용 전극 패드를 제공한다. 본 발명에 따른 전자제품 실장용 전극 패드를 사용할 경우, 전자부품의 외부전극 폭을 충분히 증가시킬 수 있어 외부전극의 형상 크기 등을 조절하기가 용이하다.
전극 패드, 모따기, 적층형 칩 커패시터, MLCC, ESL
Description
본 발명은 전자부품 실장용 전극 패드 및 전자부품의 실장 구조에 관한 것이다.
일반적으로 전극 패드는 회로 기판 표면에 금속 등으로 이루어지며, 커패시터 등의 전자소자나 광소자(이하, 전자부품이라 함)를 구동하기 위한 전기 신호를 외부로부터 공급하거나 전자부품으로 증폭, 검출되는 전기 신호를 외부로 추출하는 역할을 담당한다. 도 1은 종래의 4단자 구조의 전극 패드를 나타내는 평면도이다.
도 1을 참조하면, 회로 기판(101) 상에 형성된 전극 패드는 제1 내지 제4 전극부(102 ~ 105)로 구성된 4단자 구조를 갖는다. 이러한 4단자 전극 패드는 4개의 외부전극이 형성된 전자부품의 실장에 사용될 수 있으며, 도 2는 도 1의 전극 패드에 전자부품이 실장된 형태를 나타내는 평면도이다. 도 2를 참조하면, 4단자 전자부품은 그 본체(201)에 형성된 4개의 외부전극(202 ~ 205)을 구비하며, 상기 4개의 외부전극(202 ~ 205)은 각각 대응하는 제1 및 제4 전극부(102 ~ 105)와 접합 된다.
이 경우, 일반적으로 상기 제3 및 제4 전극부(104, 105)와 접촉하는 전자부품의 길이(B)는 약 250㎛ 정도이며, 실장 마진(D-T)은 약 100㎛ 확보되어야 한다. 또한, 전극 패드에서 인접한 전극부들의 사이 간격(G)은 미세 패턴의 구현이 가능한 경우라도 약 50㎛ 이상 확보되어야 한다. 이에 따라, 전자부품에서 인접한 외부전극, 예컨대, 상기 본체(201)의 단측면으로부터 상기 제1 외부전극(202) 간의 거리(A)는 B + G + (D-T)/2의 계산에 의해 약 350㎛이 얻어진다.
이와 같이, 전자 부품을 회로 기판에 실장할 경우, 전자 부품 자체 요인이 아닌 실장을 위해 제공되는 전극 패드에 의해 외부전극의 크기 또는 인접한 것 간의 간격이 제한되는 문제가 있다.
본 발명의 일 목적은 외부전극의 폭이 충분히 확보된 전자부품을 실장하기 위한 전극 패드를 제공하며, 나아가, 전자부품의 실장 구조를 제공하는 것이 있다.
상기 기술적 과제를 실현하기 위해서, 본 발명의 일 측면은,
회로 기판의 표면에 전자부품을 실장하기 위한 전극 패드에 있어서, 서로 대향하는 제1 및 제2 전극부 및 서로 대향하며, 상기 제1 및 제2 전극부와 일정 간격 이격되어 배치되고, 상기 제1 및 제2 전극부와 함께 상기 전극 패드의 모퉁이를 형성하도록 배치된 제3 및 제4 전극부를 포함하며, 상기 제1 내지 제4 전극부 중 적어도 하나는 상기 모퉁이를 이루는 모서리가 절제되어 형성된 모따기면을 구비하며, 상기 모따기면은 상기 제1 내지 제4 전극부 중 적어도 2개의 서로 인접한 전극부가 마주보는 면에 형성되고, 서로 마주보는 상기 모따기면은 서로 평행한 것을 특징으로 하는 전자부품 실장용 전극 패드를 제공한다.
본 발명의 실시 형태에 따르면, 상기 제1 내지 제4 전극부 중 적어도 2개의 서로 인접한 전극부는 서로 마주보는 면에 모두 모따기면을 구비할 수 있다. 이 경우, 서로 평행한 상기 모따기면 간의 거리는 50 ~ 250㎛일 수 있다.
본 발명의 실시 형태에 따르면, 상기 전극 패드는 직사각형의 형상을 갖고, 상기 제1 및 제2 전극부의 길이는 상기 제3 및 제4 전극부의 길이보다 긴 것일 수 있다.
본 발명의 실시 형태에 따르면, 상기 제1 및 제2 전극부는 각각 2개 이상으로 분할될 수 있다. 이 경우, 상기 제1 및 제2 전극부는 각각 3개 이상으로 분할되되, 분할된 부분의 경우, 인접한 것 간의 극성이 서로 다를 수 있다.
본 발명의 실시 형태에 따르면, 회로 기판의 표면에 전자부품을 실장하기 위한 전극 패드에 있어서, 제1 전극부 및 상기 제1 전극부의 끝단에서 이격되어 배치되는 제3 전극부를 포함하며, 상기 제1 전극부와 상기 제3 전극부 중 적어도 하나는 상기 제1 전극부의 끝단과 상기 제3 전극부가 마주보는 면에 모서리가 제거된 모따기면을 구비할 수 있다.
본 발명의 실시 형태에 따르면, 회로 기판의 표면에 전자부품을 실장하기 위한 전극 패드에 있어서, 제1 전극부 및 상기 제1 전극부의 끝단에서 이격되어 배치되는 제3 전극부를 포함하며, 상기 제1 전극부와 상기 제3 전극부 중 적어도 하나는 상기 제1 전극부의 끝단과 상기 제3 전극부가 마주보는 면에 모서리가 제거된 모따기면을 구비할 수 있다.
한편, 본 발명의 다른 측면은,
회로 기판과, 상기 회로 기판 상에 형성되며, 서로 대향하는 제1 및 제2 전극부 및 서로 대향하고, 상기 제1 및 제2 전극부와 일정 간격 이격되어 배치되고, 각각 상기 제1 및 제2 전극부와 함께 모퉁이를 형성하도록 배치된 제3 및 제4 전극부를 갖되, 상기 제1 내지 제4 전극부 중 적어도 하나는 상기 모퉁이를 이루는 모서리가 절제되어 형성된 모따기면을 구비하는 것을 특징으로 하는 전극 패드 및 본체 및 상기 본체의 외부 면에 형성된 제1 내지 제4 외부전극을 구비하며, 상기 제1 내지 제4 외부전극이 각각 상기 제1 내지 제4 전극부와 접합 됨으로써 상기 회로 기판 상에 실장된 전자부품을 포함하며, 상기 모따기면은 상기 제1 내지 제4 전극부 중 적어도 2개의 서로 인접한 전극부가 마주보는 면에 형성되고, 서로 마주보는 상기 모따기면은 서로 평행한 것을 특징으로 하는 전자부품의 실장 구조를 제공한다.
본 발명의 실시 형태에 따르면, 상기 전자부품은 상기 본체가 세라믹 물질로 이루어진 세라믹 전자부품일 수 있다. 구체적으로, 상기 전자부품은 상기 본체가 복수의 유전체층의 적층 구조 및 상기 유전체층을 사이에 두고 교대로 적층된 복수의 내부전극을 구비하는 적층형 칩 커패시터일 수 있다. 이 경우, 상기 적층형 칩 커패시터는 상기 제1 및 제4 외부전극과 각각 리드에 의해 연결된 제1 내지 제4 내 부전극을 구비할 수 있다. 또한, 상기 적층형 칩 커패시터는 상기 제1 및 제4 외부전극을 각각 1개씩 구비하는 4단자 적층형 칩 커패시터일 수 있다.
본 발명의 실시 형태에 따르면, 상기 제1 내지 제4 외부전극 중 적어도 하나는 상기 전극 패드와 접합되는 부분은 활꼴 형상일 수 있다. 이 경우, 상기 제1 내지 제4 외부전극 중 서로 인접한 2개의 외부전극의 꼭지점 간의 간격은 100 ~ 150㎛일 수 있다.
한편, 본 발명의 또 다른 측면은,
회로 기판의 표면에 전자부품을 실장하기 위한 전극 패드에 있어서, 제1 전극부, 및 상기 제1 전극부의 끝단에서 이격되어 배치되는 제3 전극부를 포함하며, 상기 제1 전극부와 상기 제3 전극부 중 적어도 하나는 상기 제1 전극부의 끝단과 상기 제3 전극부가 마주보는 면에 모서리가 제거된 모따기면을 구비하고, 서로 마주보는 상기 모따기면은 서로 평행한 것을 특징으로 하는 전자부품 실장용 전극 패드를 제공한다.
한편, 본 발명의 또 다른 측면은,
회로 기판의 표면에 전자부품을 실장하기 위한 전극 패드에 있어서, 제1 전극부, 및 상기 제1 전극부의 끝단에서 이격되어 배치되는 제3 전극부를 포함하며, 상기 제1 전극부와 상기 제3 전극부 중 적어도 하나는 상기 제1 전극부의 끝단과 상기 제3 전극부가 마주보는 면에 모서리가 제거된 모따기면을 구비하고, 서로 마주보는 상기 모따기면은 서로 평행한 것을 특징으로 하는 전자부품 실장용 전극 패드를 제공한다.
본 발명에 따른 전자제품 실장용 전극 패드를 사용할 경우, 전자부품의 외부전극 폭을 충분히 증가시킬 수 있어 외부전극의 형상 크기 등을 조절하기가 용이하다. 나아가, 전자부품으로서 적층형 칩 커패시터에 사용할 경우, 늘어난 외부전극 폭에 의해 내부전극의 폭도 넓어질 수 있어 고주파 영역에서의 임피던스를 저감시킬 수 있다.
이하, 첨부된 도면을 참조하여 본 발명의 바람직한 실시형태들을 설명한다.
그러나, 본 발명의 실시형태는 여러 가지 다른 형태로 변형될 수 있으며, 본 발명의 범위가 이하 설명하는 실시 형태로 한정되는 것은 아니다. 또한, 본 발명의 실시형태는 당해 기술 분야에서 평균적인 지식을 가진 자에게 본 발명을 더욱 완전 하게 설명하기 위해서 제공되는 것이다. 따라서, 도면에서의 요소들의 형상 및 크기 등은 명확한 설명을 위해 과장될 수 있으며, 도면상의 동일한 부호로 표시되는 요소는 동일한 요소이다.
도 3은 본 발명의 일 실시형태에 따른 전자부품 실장용 전극 패드의 외형을 나타낸 평면도이며, 도 4는 도 3의 전극 패드에 전자부품이 실장된 형태를 나타낸 평면도이다. 또한, 도 5는 도 4에서 전극 패드에 실장된 전자부품의 외형을 나타낸 사시도이다. 또한, 도 6은 도 5의 전자부품을 X-X' 라인을 따라 자른 단면도를 나타낸다.
우선, 도 3을 참조하면, 본 실시 형태에 따른 전자부품 실장용 전극 패드(300, 이하, 전극 패드라 함)는 금속 등의 도전성 물질로 이루어진 제1 내지 제4 전극부(302 ~ 305)를 구비하는 4단자 전극 패드에 해당한다. 본 실시 형태의 경우, 상기 전극 패드(300)는 모퉁이(R)에 위치한 상기 제1 내지 제4 전극부(302 ~ 305)의 모서리가 모따기(chamfering) 처리된 형상을 갖는다. 즉, 도 3에 도시된 바와 같이, 상기 전극 패드(300)의 일 모퉁이를 형성하는 제1 전극부(302)와 제3 및 제4 전극부(304, 305)의 인접 영역, 제2 전극부(303)와 제3 및 제4 전극부(304, 305)의 인접 영역에 위치한 상기 제1 내지 제4 전극부(302 ~ 305)의 모서리는 제거되어 모따기면을 형성한다. 이 경우, 상기 제1 내지 제4 전극부(302 ~ 305)에 형성된 모따기면은 인접한 전극부에 형성된 모따기면과 평행하게 형성될 수 있다. 다만, 도 3 에서는 상기 제1 내지 제4 전극부(302 ~ 305) 모두에 모따기면이 형성된 구조를 설명하였으나, 필요에 따라, 상기 제1 내지 제4 전극부(302 ~ 305) 중 일부에만 모따기 면이 형성될 수도 있을 것이다.
본 실시 형태와 같이, 상기 제1 내지 제4 전극부(302 ~ 305)의 모서리가 모따기 처리됨에 따라 전극 패드(300)를 이루는 상기 제1 내지 제4 전극부(302 ~ 305) 중 인접한 것 간의 간격(G)을 약 250㎛ 정도로 확보할 수 있다. 이렇게 확보된 간격(G)에 의해 상기 제1 내지 제4 전극부(302 ~ 305)의 길이를 증가시킬 수 있으며, 이에 의해 전자부품의 외부전극의 길이도 증가시킬 수 있다. 도 4 및 도 5를 참조하면, 상기 전극 패드(300)에 실장된 전자부품(400)은 본체(401)의 외부면에 형성된 제1 내지 제4 외부전극(402 ~ 405)을 구비하며, 인접한 외부전극 간의 간격(A)을 150㎛ 까지 감소시킬 수 있다. 이 경우, 상기 전자부품(400)은 도 6의 S면을 통해 전극 패드(300)와 접합 된 것으로 이해할 수 있다.
모따기 처리를 하지 않은 전극 패드에 실장할 경우, 외부전극 간 간격을 350㎛ 이하로 형성하기 어려웠던 종래 기술에 비해 본 실시 형태에서는 외부전극 간 간격을 현저히 줄였으며, 이에 따라, 외부전극의 길이를 증가시킬 수 있다. 특히, 도 4 및 도 5에 도시된 바와 같이, 외부전극(402 ~ 405)의 형상은 사각형이 아닌 활꼴(segment of a circle) 형상을 가질 수 있으며, 이에 의해 본체(401)의 모서리 영역에서의 길이를 더욱 증가시킬 수 있다. 이러한 외부전극(402 ~ 405)의 활꼴 형 상은 디핑(dipping)이나 휠(wheel) 방식으로 본체(401)에 외부전극물질을 도포하여 얻어질 수 있다.
한편, 상기 전자부품(400)은 회로 기판에 실장될 수 있는 어떠한 것도 사용할 수 있으며, 이하에서는, 세라믹 전자 부품의 하나인 적층형 칩 커패시터(MLCC)를 사용한 예를 들어 외부전극 길이의 증가로 인한 영향을 설명한다. 적층형 칩 커패시터는 MPU(Micro Process Unit)의 전력 분배망에서 디커플링 커패시터로 사용될 수 있으며, 이 경우, 고주파 노이즈 제거 및 감쇄 특성이 우수하기 위해서는 ESL(Equivalent Series Inductance: 등가직렬 인덕턴스)이 낮은 것이 바람직하다.
도 6에 도시된 바와 같이 MLCC인 상기 전자부품(400)은 복수의 유전체층이 적층된 구조를 갖는 본체(401)를 구비하며, 상기 본체(401)에는 정전용량을 형성하기 위해 유전체층을 사이에 두고 배치된 제1 내지 제4 내부전극(406 ~ 409)이 구비된다. 이 경우, 상기 제1 및 제2 내부전극(406, 407)은 상기 제1 및 제2 외부전극(402, 403)과 각각 연결되고, 상기 제3 및 제4 내부전극(406, 407)은 상기 제3 및 제4 외부전극(404, 405)과 각각 연결된다. 도 7은 도 6에 도시된 내부전극의 형상을 나타내는 평면도이며, 도 7을 참조하면, 상기 제1 내지 제4 내부전극(406 ~ 409)은 리드(R1 ~ R4)에 의해 각각 제1 내지 제4 외부전극(402 ~ 405)과 연결된다.
이 경우, ESL을 낮추기 위해서는 전류가 흐름의 폭이 넓어지도록 내부전극의 리드 폭을 넓게 할 필요가 있다. 본 실시 형태에 따른 전극 패드에 MLCC를 실장할 시에는 상술한 바와 같이, 외부전극의 길이를 충분히 확보할 수 있으며, 이에 따라, 외부전극과 연결되는 내부전극의 폭도 넓어질 수 있다. 즉, 도 7에 도시된 바와 같이, 상기 제1 내지 제4 외부전극(406 ~ 409) 각각의 리드(R1 ~ R4)는 그 폭(W1 ~ W4)이 종래의 전극 패드에 실장할 경우보다 충분히 넓어질 수 있다.
도 8은 도 5의 구조를 갖는 적층형 칩 커패시터(실선)의 임피던스 특성을 종래(점선)의 경우와 비교하기 위한 시뮬레이션 그래프이다. 여기서, 종래의 적층형 칩 커패시터는 모따기되지 않은 전극 패드에 실장하기 위한 것으로서 인접한 외부전극 간의 간격이 약 350㎛에 해당한다. 도 8을 참조하면, 본 실시 형태에 따라 얻어진 적층형 칩 커패시터는 종래에 비하여 고주파(특히, 공진 주파수 이상)에서 임피던스가 낮아짐을 확인할 수 있으며, 이는 폭이 넓어진 내부전극에 의해 커패시터 전체에서 ESL이 낮아졌기 때문으로 이해할 수 있다.
도 9 및 도 10은 각각 본 발명의 변형 예에 따른 전극 패드 및 전자부품의 실장 구조를 나타내는 평면도이다. 우선, 도 9를 참조하면, 전극 패드(500)는 제1 내지 제4 전극부(502 ~ 505)를 구비하며, 모퉁이에 위치한 상기 제1 내지 제4 전극부(502 ~ 505)의 모서리는 모따기 처리가 되어있다. 또한, 전자부품은 본체(601)에 형성된 제1 내지 제4 외부전극(602 ~ 605)에 의해 상기 전극 패드(500)에 실장될 수 있다. 도 9의 구조에 의할 경우, 인접한 외부전극 간 거리(A)를 약 150㎛ 까지 줄일 수 있다.
다음으로, 도 10을 참조하면, 전극 패드(700)는 제1 내지 제4 전극부(702 ~ 705)를 구비하되, 도 9의 구조에 비해 제1 및 제2 전극부(702, 703)의 길이가 짧다. 이 경우, 상기 전극 패드(700)의 모퉁이에 위치한 상기 제1 내지 제4 전극부(702 ~ 705)의 모서리는 모따기 처리가 되어있다. 또한, 전자부품은 본체(801)에 형성된 제1 내지 제4 외부전극(802 ~ 805)에 의해 상기 전극 패드(700)에 실장될 수 있다. 도 9의 구조에 의할 경우, 인접한 외부전극 간 거리(A)를 약 100㎛ 까지 줄일 수 있다.
도 11은 본 발명의 또 다른 변형 예에 의한 전극 패드를 나타내는 평면도이다. 도 11을 참조하면, 전극 패드(900)는 제1 내지 제4 전극부(902 ~ 905)를 구비하며, 모퉁이에 위치한 상기 제1 내지 제4 전극부(902 ~ 905)의 모서리는 모따기 처리가 되어있다. 본 실시 형태의 경우, 상기 제1 내지 제4 전극부(902 ~ 905)는 다수로 분할되어 있어 8단자 전자부품의 실장용으로 제공될 수 있으며, 도시하지는 않았으나, 더욱 분할되어 10단자, 12단자 등의 전자부품에도 사용될 수 있다.
본 발명은 상술한 실시형태 및 첨부된 도면에 의해 한정되는 것이 아니며, 첨부된 청구범위에 의해 한정된다. 따라서, 청구범위에 기재된 본 발명의 기술적 사상을 벗어나지 않는 범위 내에서 다양한 형태의 치환, 변형 및 변경이 가능하다 는 것은 당 기술분야의 통상의 지식을 가진 자에게는 자명할 것이며, 이 또한 첨부된 청구범위에 기재된 기술적 사상에 속한다 할 것이다.
도 1은 종래의 4단자 구조의 전극 패드를 나타내는 평면도이다.
도 2는 도 1의 전극 패드에 전자부품이 실장된 형태를 나타내는 평면도이다.
도 3은 본 발명의 일 실시형태에 따른 전자부품 실장용 전극 패드의 외형을 나타낸 평면도이며, 도 4는 도 3의 전극 패드에 전자부품이 실장된 형태를 나타낸 평면도이다.
도 5는 도 4에서 전극 패드에 실장된 전자부품의 외형을 나타낸 사시도이다.
도 6은 도 5의 전자부품을 X-X' 라인을 따라 자른 단면도를 나타낸다.
도 7은 도 6에 도시된 내부전극의 형상을 나타내는 평면도이다.
도 8은 도 5의 구조를 갖는 적층형 칩 커패시터(실선)의 임피던스 특성을 종래(점선)의 경우와 비교하기 위한 시뮬레이션 그래프이다.
도 9 및 도 10은 각각 본 발명의 변형 예에 따른 전극 패드 및 전자부품의 실장 구조를 나타내는 평면도이다.
도 11은 본 발명의 또 다른 변형 예에 의한 전극 패드를 나타내는 평면도이다.
<도면의 주요부분에 대한 부호의 설명>
302 ~ 305: 제1 내지 제4 전극부 401: 본체
402 ~ 405: 제1 내지 제4 외부전극 406 ~ 409: 제1 내지 제4 내부전극
Claims (15)
- 전자부품의 외부 전극이 직접 실장되는 회로 기판의 전극 패드로,서로 대향하는 제1 및 제2 전극; 및서로 대향하며, 상기 제1 및 제2 전극과 일정 간격 이격되어 배치되고, 상기 제1 및 제2 전극과 함께 상기 전극 패드의 모퉁이를 형성하도록 배치된 제3 및 제4 전극;을 포함하며,상기 제1 내지 제4 전극은 전체적인 외형이 사각 형상을 형성하고, 상기 제1 내지 제4 전극 중 적어도 2개의 서로 인접한 전극이 마주보는 면에는 각각 모서리가 제거된 형태의 모따기면이 형성되며, 서로 마주보는 상기 모따기면은 서로 평행하고,서로 평행한 상기 모따기면 간의 거리는 50 ~ 250㎛이며, 상기 전자부품의 외부전극들 중 서로 인접한 2개의 외부전극의 꼭지점 간의 간격은 100 ~ 150㎛인 것을 특징으로 하는 전자부품 실장용 전극 패드.
- 제1항에 있어서,상기 2개의 서로 인접한 전극은 서로 마주보는 면에 모두 모따기면을 구비하는 것을 특징으로 하는 전자부품 실장용 전극 패드.
- 삭제
- 삭제
- 제1항에 있어서,상기 전극 패드는 직사각형의 형상을 갖고,상기 제1 및 제2 전극의 길이는 상기 제3 및 제4 전극의 길이보다 긴 것을 특징으로 하는 전자부품 실장용 전극 패드.
- 제1항에 있어서,상기 제1 및 제2 전극은 각각 2개 이상으로 분할된 것을 특징으로 하는 전자부품 실장용 전극 패드.
- 제6항에 있어서,상기 제1 및 제2 전극은 각각 3개 이상으로 분할되되, 분할된 부분의 경우, 인접한 것 간의 극성이 서로 다른 것을 특징으로 하는 전자부품 실장용 전극 패드.
- 회로 기판;상기 회로 기판 상에 형성되며, 서로 대향하는 제1 및 제2 전극 및 서로 대향하고, 상기 제1 및 제2 전극과 일정 간격 이격되어 배치되고 상기 제1 및 제2 전극과 함께 모퉁이를 형성하도록 배치된 제3 및 제4 전극을 갖되, 상기 제1 내지 제4 전극은 전체적인 외형이 사각 형상을 형성하고, 상기 제1 내지 제4 전극 중 적어도 하나는 상기 모퉁이를 이루는 모서리가 제거된 형태의 모따기면을 구비하는 것을 특징으로 하는 전극 패드; 및본체 및 상기 본체의 외부 면에 형성된 제1 내지 제4 외부전극을 구비하며, 상기 제1 내지 제4 외부전극이 각각 상기 제1 내지 제4 전극과 직접 접합 됨으로써 상기 회로 기판 상에 실장된 전자부품;을 포함하며,상기 모따기면은 상기 제1 내지 제4 전극 중 적어도 2개의 서로 인접한 전극부가 마주보는 면에 형성되고, 서로 마주보는 상기 모따기면은 서로 평행하며,서로 평행한 상기 모따기면 간의 거리는 50 ~ 250㎛이고, 상기 전자부품의 외부전극들 중 서로 인접한 2개의 외부전극의 꼭지점 간의 간격은 100 ~ 150㎛인 것을 특징으로 하는 전자부품의 실장 구조.
- 제8항에 있어서,상기 전자부품은 상기 본체가 세라믹 물질로 이루어진 세라믹 전자부품인 것을 특징으로 하는 전자부품의 실장 구조.
- 제8항에 있어서,상기 전자부품은 상기 본체가 복수의 유전체층의 적층 구조 및 상기 유전체층을 사이에 두고 교대로 적층된 복수의 내부전극을 구비하는 적층형 칩 커패시터인 것을 특징으로 하는 전자부품의 실장 구조.
- 제10항에 있어서,상기 적층형 칩 커패시터는 상기 제1 및 제4 외부전극과 각각 리드에 의해 연결된 제1 내지 제4 내부전극을 구비하는 것을 특징으로 하는 전자부품의 실장 구 조.
- 제10항에 있어서,상기 적층형 칩 커패시터는 상기 제1 및 제4 외부전극을 각각 1개씩 구비하는 4단자 적층형 칩 커패시터인 것을 특징으로 하는 전자부품의 실장 구조.
- 제8항에 있어서,상기 제1 내지 제4 외부전극 중 적어도 하나는 상기 전극 패드와 접합되는 부분은 활꼴 형상인 것을 특징으로 하는 전자부품의 실장 구조.
- 삭제
- 회로 기판의 표면에 전자부품을 직접 실장하기 위한 전극 패드에 있어서,제1 전극; 및상기 제1 전극의 끝단에서 이격되어 배치되는 제3 전극;를 포함하며,상기 전극 패드는 전체적인 외형이 사각 형상을 형성하고, 상기 제1 전극과 상기 제3 전극은 서로 마주보는 면에 모서리가 제거된 형태의 모따기면을 구비하며, 서로 마주보는 상기 모따기면은 서로 평행하고,서로 평행한 상기 모따기면 간의 거리는 50 ~ 250㎛이며, 상기 전자부품의 외부전극들 중 서로 인접한 2개의 외부전극의 꼭지점 간의 간격은 100 ~ 150㎛인 것을 특징으로 하는 전자부품 실장용 전극 패드.
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020080077972A KR101170871B1 (ko) | 2008-08-08 | 2008-08-08 | 전자부품 실장용 전극 패드 및 전자부품의 실장 구조 |
US12/425,068 US8184444B2 (en) | 2008-08-08 | 2009-04-16 | Electrode pad for mounting electronic component and structure for mounting electronic component |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020080077972A KR101170871B1 (ko) | 2008-08-08 | 2008-08-08 | 전자부품 실장용 전극 패드 및 전자부품의 실장 구조 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20100019109A KR20100019109A (ko) | 2010-02-18 |
KR101170871B1 true KR101170871B1 (ko) | 2012-08-02 |
Family
ID=41651850
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020080077972A KR101170871B1 (ko) | 2008-08-08 | 2008-08-08 | 전자부품 실장용 전극 패드 및 전자부품의 실장 구조 |
Country Status (2)
Country | Link |
---|---|
US (1) | US8184444B2 (ko) |
KR (1) | KR101170871B1 (ko) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2012101978A1 (ja) * | 2011-01-25 | 2012-08-02 | 株式会社村田製作所 | 電子部品 |
JP5908508B2 (ja) * | 2014-02-25 | 2016-04-26 | ファナック株式会社 | プリント基板 |
US11056435B2 (en) | 2017-11-16 | 2021-07-06 | Advanced Semiconductor Engineering, Inc. | Semiconductor package with chamfered pads |
US11800650B2 (en) * | 2021-03-31 | 2023-10-24 | ITG Electronics, Inc. | Pin-aligned magnetic device |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH10135492A (ja) * | 1996-10-29 | 1998-05-22 | Citizen Electron Co Ltd | スルーホール電極付き電子部品およびその製造方法 |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR960004563B1 (ko) | 1990-12-20 | 1996-04-09 | 가부시키가이샤 도시바 | 상호연결회로기판을 갖춘 반도체장치의 제조방법 |
JP3011510B2 (ja) * | 1990-12-20 | 2000-02-21 | 株式会社東芝 | 相互連結回路基板を有する半導体装置およびその製造方法 |
US6545875B1 (en) * | 2000-05-10 | 2003-04-08 | Rambus, Inc. | Multiple channel modules and bus systems using same |
US7196908B2 (en) * | 2003-06-05 | 2007-03-27 | International Business Machines Corporation | Dual pitch contact pad footprint for flip-chip chips and modules |
JP2005044871A (ja) | 2003-07-24 | 2005-02-17 | Tdk Corp | 3端子貫通型コンデンサ |
KR100550873B1 (ko) | 2003-12-29 | 2006-02-10 | 삼성전기주식회사 | 수정발진기 |
JP2006100451A (ja) | 2004-09-28 | 2006-04-13 | Taiyo Yuden Co Ltd | 3端子積層コンデンサ及び実装構造 |
US8238116B2 (en) * | 2007-04-13 | 2012-08-07 | Avx Corporation | Land grid feedthrough low ESL technology |
-
2008
- 2008-08-08 KR KR1020080077972A patent/KR101170871B1/ko active IP Right Grant
-
2009
- 2009-04-16 US US12/425,068 patent/US8184444B2/en not_active Expired - Fee Related
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH10135492A (ja) * | 1996-10-29 | 1998-05-22 | Citizen Electron Co Ltd | スルーホール電極付き電子部品およびその製造方法 |
Also Published As
Publication number | Publication date |
---|---|
US20100032193A1 (en) | 2010-02-11 |
US8184444B2 (en) | 2012-05-22 |
KR20100019109A (ko) | 2010-02-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4378371B2 (ja) | 積層コンデンサ | |
KR102171678B1 (ko) | 적층 세라믹 커패시터 및 그 실장 기판 | |
KR100761624B1 (ko) | 적층 콘덴서 | |
US7310217B2 (en) | Monolithic capacitor and mounting structure thereof | |
JP4374041B2 (ja) | 積層コンデンサ | |
US10707021B2 (en) | Multilayer ceramic electronic component and board having the same | |
KR20100068056A (ko) | 회로기판 장치 및 집적회로 장치 | |
JP2004140183A (ja) | 積層コンデンサ | |
KR101386540B1 (ko) | 적층 콘덴서 | |
JP4911036B2 (ja) | 積層コンデンサおよびその実装構造 | |
JP5870674B2 (ja) | 積層コンデンサアレイ | |
KR101170871B1 (ko) | 전자부품 실장용 전극 패드 및 전자부품의 실장 구조 | |
KR101051620B1 (ko) | 적층 콘덴서 | |
JP6273672B2 (ja) | 積層貫通コンデンサ | |
JP6201477B2 (ja) | 積層コンデンサ | |
KR20170113280A (ko) | 적층 커패시터 | |
JP2008193062A (ja) | 積層型チップキャパシタ | |
JP2017139403A (ja) | 積層貫通コンデンサ及び電子部品装置 | |
JPH07226331A (ja) | 積層セラミックコンデンサー | |
KR100835051B1 (ko) | 저esl 적층형 커패시터와 배선기판 | |
JP4748177B2 (ja) | 積層コンデンサ | |
JP2008211238A (ja) | 積層コンデンサ | |
KR20180063781A (ko) | 적층 세라믹 전자부품 및 그 실장 기판 | |
JP2010278602A (ja) | 積層型誘電体フィルタ | |
JP2013235975A (ja) | 積層コンデンサ |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
AMND | Amendment | ||
E902 | Notification of reason for refusal | ||
AMND | Amendment | ||
E902 | Notification of reason for refusal | ||
E601 | Decision to refuse application | ||
AMND | Amendment | ||
J201 | Request for trial against refusal decision | ||
B701 | Decision to grant | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20150707 Year of fee payment: 4 |
|
FPAY | Annual fee payment |
Payment date: 20160701 Year of fee payment: 5 |
|
FPAY | Annual fee payment |
Payment date: 20170703 Year of fee payment: 6 |
|
FPAY | Annual fee payment |
Payment date: 20180702 Year of fee payment: 7 |
|
FPAY | Annual fee payment |
Payment date: 20190701 Year of fee payment: 8 |