KR101117736B1 - 디스플레이 장치 - Google Patents

디스플레이 장치 Download PDF

Info

Publication number
KR101117736B1
KR101117736B1 KR1020100011176A KR20100011176A KR101117736B1 KR 101117736 B1 KR101117736 B1 KR 101117736B1 KR 1020100011176 A KR1020100011176 A KR 1020100011176A KR 20100011176 A KR20100011176 A KR 20100011176A KR 101117736 B1 KR101117736 B1 KR 101117736B1
Authority
KR
South Korea
Prior art keywords
panel
gate
driver
data
signal
Prior art date
Application number
KR1020100011176A
Other languages
English (en)
Other versions
KR20110091369A (ko
Inventor
조연제
Original Assignee
삼성모바일디스플레이주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성모바일디스플레이주식회사 filed Critical 삼성모바일디스플레이주식회사
Priority to KR1020100011176A priority Critical patent/KR101117736B1/ko
Priority to JP2010238561A priority patent/JP2011164580A/ja
Priority to US13/005,144 priority patent/US8659583B2/en
Priority to TW100102015A priority patent/TWI514344B/zh
Publication of KR20110091369A publication Critical patent/KR20110091369A/ko
Application granted granted Critical
Publication of KR101117736B1 publication Critical patent/KR101117736B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0218Addressing of scan or signal lines with collection of electrodes in groups for n-dimensional addressing

Abstract

본 발명은 디스플레이 장치에 관한 것으로, 본 발명의 일 실시 예에 따른 디스플레이 장치는 좌우 패널의 데이터 선들이 연결되고, 좌우 패널을 분리 구동하는 각각의 게이트 구동부와 좌우 패널 중 어느 한 족의 패널의 데이터 선에만 데이터 신호를 제공함으로써, 드라이버 IC의 많은 부분을 차지하는 데이터 구동 블록을 면적으로 줄여 드라이버 IC의 칩 감소를 극대화할 수 있다.

Description

디스플레이 장치{Display apparatus}
본 발명은 디스플레이 장치에 관한 것으로, 더 상세하게는 장치에 관한 것으로, 게이트 구동 회로가 패널 내에 설계되는 ASG 및 LTPS 패널용 디스플레이 장치에 관한 것이다.
일반적으로 이동 통신 단말기 등 휴대용 디스플레이 장치에 적용되는 소형 박막 트랜지스터형 액정 표시 장치(TFT-LCD)는 소스 라인(source line) 구동을 위한 소스 드라이버(source driver), 게이트 라인(gate line) 구동을 위한 게이트 드라이버(gate driver) 그리고 차지 펌프(charge pump) 방식을 이용하여 패널(panel) 및 각 구동 드라이버의 전원 전압을 공급하는 파워 집적 회로(Power Integrated Circuit)를 구비한다.
한편, 아몰퍼스 실리콘 게이트(Amorphous Silicon Gate, 이하 'ASG'라 한다)기술은 유기 기판 위에 게이트 IC 기능 장착하고 타이밍 컨트롤 기능을 드라이버 IC안에 내장함으로써 회로 면적과 부품 수를 줄일 수 있다. ASG 패널 또는 LTPS(Low Temperature Poly Silicon, 이하 'LTPS'라 한다) 패널은 패널 내부에 게이트 시프트 레지스터 블록을 내장할 수 있다. 따라서, 드라이버 IC는 게이트 시프트 레지스터를 제어하는 신호만 필요하므로 드라이버 IC내의 게이트 블록의 면적을 크게 줄일 수 있다.
본 발명의 일 실시 예는 드라이버 IC의 많은 부분을 차지하는 데이터 구동 블록을 면적으로 줄여 IC 감소를 극대화할 수 있는 디스플레이 장치를 제공하는 것이다.
상기 기술적 과제를 달성하기 위한, 본 발명의 일 실시 예에 따른 디스플레이 장치는 좌측 패널과 우측 패널의 데이터 선들이 연결된 디스플레이 패널, 상기 좌측 패널에 게이트 신호를 제공하는 제1 게이트 구동부, 상기 우측 패널에 게이트 신호를 제공하는 제2 게이트 구동부 및 상기 제1 게이트 구동부 및 상기 제2 게이트 구동부를 제어하고, 상기 좌측 패널 또는 상기 우측 패널 중 어느 하나의 패널에 데이터 신호를 제공하는 드라이버 IC를 포함하여 이루어진다.
상기 디스플레이 패널은 상기 좌측 패널의 데이터 선들과 상기 우측 패널의 데이터 선들이 대칭적으로 연결된 것을 특징으로 한다.
상기 드라이버 IC는 상기 좌측 패널 또는 상기 우측 패널 중 어느 하나의 패널에 데이터 신호를 제공하는 데이터 구동부 및 상기 제1 게이트 구동부에 제1 게이트 제어 신호를 제공하고, 상기 제2 게이트 구동부에 제2 게이트 제어 신호를 제공하고, 상기 데이터 구동부에 데이터 제어 신호를 제공하는 신호 제어부를 포함하는 것을 특징으로 한다.
상기 제1 게이트 구동부 및 상기 제2 게이트 구동부는 상기 디스플레이 패널에 실장된 것을 특징으로 한다.
상기 디스플레이 패널은 ASG(Amorphous Silicon Gate) 패널인 것을 특징으로 한다.
상기 디스플레이 패널은 LTPS(Low Temperature Poli Silicon) 패널인 것을 특징으로 한다.
상기 디스플레이 패널은 LCD 패널인 것을 특징으로 한다.
상기 디스플레이 패널은 OLED 패널인 것을 특징으로 한다.
상기 다른 기술적 과제를 달성하기 위한, 본 발명의 다른 실시 예에 따른 디스플레이 장치는 제1 내지 m/2 데이터 선들과 제m 내지 (m+2)/2 데이터 선들이 각각 순차적으로 연결되고, 제n 게이트 선들과 상기 제1 내지 m/2 데이터 선들이 교차하는 영역에 화소부를 구비한 좌측 패널과, 제n 게이트 선들과 상기 제(m+2)/2 내지 m 데이터 선들이 교차하는 영역에 화소부를 구비한 우측 패널을 구비하는 디스플레이 패널, 상기 제n 게이트 선들을 통해 상기 좌측 패널에 게이트 신호를 제공하는 제1 게이트 구동부, 상기 제n 게이트 선들을 통해 상기 우측 패널에 게이트 신호를 제공하는 제2 게이트 구동부, 및 상기 제1 게이트 구동부 및 상기 제2 게이트 구동부를 제어하고, 상기 제1 내지 m/2 데이터 선들을 통해 상기 좌측 패널에 데이터 신호를 제공하는 드라이버 IC를 포함하여 이루어진다.
상기 드라이버 IC는 상기 제1 내지 m/2 데이터 선들을 통해 상기 좌측 패널에 데이터 신호를 제공하는 데이터 구동부 및 상기 제1 게이트 구동부에 제1 게이트 제어 신호를 제공하고, 상기 제2 게이트 구동부에 제2 게이트 제어 신호를 제공하고, 상기 데이터 구동부에 데이터 제어 신호를 제공하는 신호 제어부를 포함하는 것을 특징으로 한다.
상기 제1 게이트 구동부 및 상기 제2 게이트 구동부는 상기 디스플레이 패널에 실장된 것을 특징으로 한다.
상기 디스플레이 패널은 ASG(Amorphous Silicon Gate) 패널인 것을 특징으로 한다.
상기 디스플레이 패널은 LTPS(Low Temperature Poli Silicon) 패널인 것을 특징으로 한다.
상기 디스플레이 패널은 LCD 패널인 것을 특징으로 한다.
상기 디스플레이 패널은 OLED 패널인 것을 특징으로 한다.
본 발명의 일 실시 예에 따른 디스플레이 장치는 좌우 패널의 데이터 선들이 연결되고, 좌우 패널을 분리 구동하는 각각의 게이트 구동부와 좌우 패널 중 어느 한 족의 패널의 데이터 선에만 데이터 신호를 제공함으로써, 드라이버 IC의 많은 부분을 차지하는 데이터 구동 블록을 면적으로 줄여 드라이버 IC의 칩 감소를 극대화할 수 있다.
도 1은 ASG(Amorphous Silicon Gate) 패널(Panel)의 구조를 설명하는 도면이다.
도 2는 종래의 패널 구조에서의 게이트 구동부와 드라이버 IC의 연결관계를 도시한 도면이다.
도 3은 본 발명의 일 실시 예에 따른 디스플레이 장치에서의 게이트 구동부와 드라이버 IC의 연결 관계를 도시한 도면이다.
도 4는 본 발명의 다른 실시 예에 따른 디스플레이 장치에서의 게이트 구동부와 드라이버 IC의 연결 관계를 도시한 도면이다.
이하, 첨부한 도면들을 참조하여 본 발명의 바람직한 실시 예들을 상세히 설명한다. 하기의 설명에서는 본 발명에 따른 동작을 이해하는데 필요한 부분만이 설명되며 그 이외 부분의 설명은 본 발명의 요지를 흩트리지 않도록 생략될 수 있다.
또한, 이하에서 설명되는 본 명세서 및 청구범위에 사용된 용어나 단어는 통상적이거나 사전적인 의미로 한정해서 해석되어서는 아니 되며, 본 발명을 가장 적절하게 표현할 수 있도록 본 발명의 기술적 사상에 부합하는 의미와 개념으로 해석되어야 한다.
도 1은 ASG(Amorphous Silicon Gate) 패널(Panel)의 구조를 설명하는 도면이다.
도 1을 참조하면, 종래의 2 칩 구조에서 게이트 IC를 제거한 ASG 패널 구조의 1 칩 구조가 도시되어 있다. ASG 기술은 a-Si TFT를 이용하여 유리기판 위에 게이트 회로를 집적하여 패널 내부에 게이트 드라이버를 실장하는 것을 의미한다. 종래의 패널 외부에 배치되었던 게이트 드라이버 IC를 제거하여 2 칩에서 1 칩 모듈로 전환하였다. 이러한 ASG 기술은 컬러 필터의 BM(Black Matrix, 이하 'BM'이라 한다) 아래에 ASG를 집적함으로써 대칭적인 narrow bezel을 얻을 수 있어 디스플레이 모듈의 슬림화를 이룰 수 있다. 하지만, ASG 기술에서도 드라이버 IC는 패널 외부에 위치하고 드라이버 IC의 대부분을 차지하는 데이터 구동 블록은 여전히 같은 면적이 필요하다.
또한, LTPS 기술은 게이트 드라이버뿐만 아니라 기존 드라이버 IC에 포함되었던 디-멀티플렉싱부까지도 패널 내에 집적할 수 있어서, 게이트 회로만을 패널에 집적할 수 있는 ASG 기술보다 집적도가 뛰어나다. 하지만, LTPS 기술에서도 드라이버 IC의 다른 부품들, 소스 드라이버, SRAM, 타이밍 제어부, DC/DC컨버터 등은 여전히 드라이버 IC의 일부로서 일정한 면적을 차지하여야만 한다. 여기서, 드라이버 IC의 대부분을 차지하는 소스 블록의 크기를 줄여서, 드라이버 IC의 크기를 줄이는 것이 필요하다.
도 2는 종래의 패널 구조에서의 게이트 구동부와 드라이버 IC의 연결관계를 도시한 도면이다.
도 2를 참조하면, 디스플레이 패널(100) 내부에 게이트 구동부(110)와 게이트 구동부(110)로부터의 게이트 선들(G1,...G320)과 데이터 선들(S1,...S720)의 교차하는 부분에 배치된 화소부들이 도시되어 있다. 여기서, 디스플레이 패널은 LCD(Liquid Cristal Display, 이하 'LCD'라 한다) 패널 또는 OLED(Organic Light Emitting Diode, 이하 'OLED'라 한다) 패널일 수 있다. 따라서, 화소부들은 액정 소자와 구동 회로 및 유기발광다이오드와 구동 회로일 수 있다. 도 2에 도시된 디스플레이 장치는 QVGA(Quarter Video Graphics Array)를 구현하기 위해 320×240의 해상도를 구현한다. 따라서, 320개의 게이트 선들과 240×RGB, 즉 720개의 데이터 선들이 도시되어 있다.
드라이버 IC(120)의 출력은 디스플레이 패널(100) 내부의 게이트 구동부(110)을 제어하기 위한 게이트 제어 신호(130)와 720개의 데이터 선들(S1,...S720)을 통한 데이터 신호들이다.
도 2에 도시된 디스플레이 장치는 디스플레이 패널(100) 내부에 게이트 구동부(110)가 배치되어 드라이버 IC(120)에서는 게이트 구동부(110)의 시프트 레지스터를 제어하기 위한 게이트 제어 신호(130)만을 출력하면 되지만, 여전히 720개의 데이터 신호 선들을 통해 데이터 신호들을 출력해야만 한다.
도 3은 본 발명의 일 실시 예에 따른 디스플레이 장치에서의 게이트 구동부와 드라이버 IC의 연결 관계를 도시한 도면이다.
도 3을 참조하면, 디스플레이 패널(100) 내에 제1 게이트 구동부(110)과 제2 게이트 구동부(111)가 존재한다. 제1 게이트 구동부(110)는 디스플레이 패널(100)의 좌측 표시 영역의 화소부들에 게이트 신호(G1,...G320)를 제공하고, 제2 게이트 구동부(111)는 디스플레이 패널(100)의 우측 표시 영역의 화소부들에 게이트 신호(G321,...G640)를 제공한다. 또한, 좌측 패널의 화소부들의 데이터 신호들은 우측 패널의 화소부들의 데이터 신호선과 연결선들(140)으로 공유되어 있다. 즉, 좌측 패널의 제1 데이터 선(S1)은 우측 패널의 제720 데이터 선(S720)과 연결되고, 좌측 패널의 제2 데이터 선(S2)은 우측 패널의 제719 데이터 선(S719)과 연결된다. 이러한 방식으로 좌측 패널의 데이터 선들과 우측 패널의 데이터 선들이 대칭적으로 연결된다.
디스플레이 패널(100) 외부에는 드라이버 IC(120)가 제1 게이트 구동부(110) 및 제2 게이트 구동부(111)를 제어하고, 좌측 패널에 데이터 신호들(S1,...S360)을 제공한다. 드라이버 IC(120) 내의 데이터 신호 제공을 위한 데이터 선들이 도 2에 도시된 데이터 선들과 비교해서 절반으로 줄어든 것을 알 수 있다. 즉, 디스플레이 패널을 좌우로 나누어서 게이트를 구동함으로써, 패널 내부의 게이트 수는 2배로 늘어나지만, 패널 외부의 드라이버 IC의 데이터 채널은 절반으로 줄어든다. 또한, 제1 게이트 구동부(110)과 제2 게이트 구동부(111)의 시프트 레지스터에 게이트 제어 신호만 제공하면 된다. 따라서 드라이버 IC내 대부분을 차지하는 데이터 블록 또는 소스 블록의 면적을 반으로 줄일 수 있다.
도 4는 본 발명의 다른 실시 예에 따른 디스플레이 장치에서의 게이트 구동부와 드라이버 IC의 연결 관계를 도시한 도면이다.
도 4를 참조하면, 드라이버 IC(120)는 신호 제어부(121)와 데이터 구동부(122)를 포함한다. 여기서, 드라이버 IC(120)의 다른 구성요소들, 예를 들면 SRAM, 전원 공급부 등은 생략되었다.
신호 제어부(121)는 외부의 그래픽 제어기(미도시)로부터 입력 화상 신호 및 입력 제어 신호를 제공받는다. 예를 들어, 화상 데이터(R, G, B)를 포함하는 입력 화상 신호 및 수직 동기 신호(Vsync), 수평 동기 신호(Hsync), 메인 클럭(MCLK) 및 데이터 인에이블 신호(DE)를 포함하는 입력 제어 신호를 제공받는다. 또한, 신호 제어부(121)는 입력 화상 신호를 디스플레이 패널(100)의 동작 조건에 적합하게 처리하여 내부적인 화상 데이터(R, G, B)를 생성하고, 게이트 제어 신호 및 데이터 제어 신호를 생성한 후, 상기 화상 데이터(R, G, B) 및 데이터 제어 신호를 데이터 구동부(122)로 전송하고, 게이트 제어 신호를 제1 게이트 구동부(110) 및 제2 게이트 구동부(111)로 전송한다. 여기서, 화상 데이터(R, G, B)는 디스플레이 패널(100)의 화소 배열에 따라 재배열되며, 화상 보정 회로를 통해 보정될 수 있다. 그리고 데이터 제어 신호는 화상 데이터의 전송 시작을 알려주는 수평 동기시작 신호(STH), 해당 데이터 라인에 데이터 신호를 인가하라는 로드 신호(LOAD) 등을 포함한다. 게이트 제어 신호는 게이트 온 전압(Von)의 출력 시작을 지시하는 수직 동기 시작 신호(STV), 게이트 클럭 신호(CKV) 및 출력 인에이블 신호(OE)등을 포함한다.
데이터 구동부(122)는 계조 전압 생성부(미도시)로부터의 계조 전압을 이용하여 디지털 형태의 화상 데이터를 아날로그 형태로 변환하고, 이를 데이터 신호로서 좌측 패널(101)의 각 데이터 선에 인가한다. 여기서는 좌측 패널(101)에 인가하는 것으로 설명되었지만, 우측 패널(102)에 인가하도록 구성할 수 있음은 물론이다. 즉, 데이터 구동부(122)는 어느 한쪽의 패널의 데이터 선들을 통해 데이터 신호를 인가함으로써, 드라이버 IC(120)에서 차지하는 데이터 구동부(122)의 면적을 반으로 줄일 수 있다. 도 4에 도시된 실시 예에서, 데이터 구동부(122)는 좌측 패널의 데이터 선들(S1,...S360)에만 데이터 신호를 인가한다.
본 발명의 이해를 위하여, 도면에 도시된 바람직한 실시 예들에서 참조 부호를 기재하였으며, 본 발명의 실시 예들을 설명하기 위하여 특정 용어들을 사용하였으나, 특정 용어에 의해 본 발명이 한정되는 것은 아니며, 본 발명은 당업자에 있어서 통상적으로 생각할 수 있는 모든 구성 요소들을 포함할 수 있다.
본 발명은 기능적인 블록 구성들 및 다양한 처리 단계들로 나타내어질 수 있다. 이러한 기능 블록들은 특정 기능들을 실행하는 다양한 개수의 하드웨어 또는/및 소프트웨어 구성들로 구현될 수 있다. 예를 들어, 본 발명은 하나 이상의 마이크로프로세서들의 제어 또는 다른 제어 장치들에 의해서 다양한 기능들을 실행할 수 있는, 메모리, 프로세싱, 로직(logic), 룩업 테이블(look-up table) 등과 같은 직접 회로 구성들을 채용할 수 있다. 본 발명에의 구성 요소들이 소프트웨어 프로그래밍 또는 소프트웨어 요소들로 실행될 수 있는 것과 유사하게, 본 발명은 데이터 구조, 프로세스들, 루틴들 또는 다른 프로그래밍 구성들의 조합으로 구현되는 다양한 알고리즘을 포함하여, C, C++, 자바(Java), 어셈블러(assembler) 등과 같은 프로그래밍 또는 스크립팅 언어로 구현될 수 있다. 기능적인 측면들은 하나 이상의 프로세서들에서 실행되는 알고리즘으로 구현될 수 있다. 또한, 본 발명은 전자적인 환경 설정, 신호 처리, 및/또는 데이터 처리 등을 위하여 종래 기술을 채용할 수 있다. “메커니즘”, “요소”, “수단”, “구성”과 같은 용어는 넓게 사용될 수 있으며, 기계적이고 물리적인 구성들로서 한정되는 것은 아니다. 상기 용어는 프로세서 등과 연계하여 소프트웨어의 일련의 처리들(routines)의 의미를 포함할 수 있다.
본 발명에서 설명하는 특정 실행들은 일 실시 예들로서, 어떠한 방법으로도 본 발명의 범위를 한정하는 것은 아니다. 명세서의 간결함을 위하여, 종래 전자적인 구성들, 제어 시스템들, 소프트웨어, 상기 시스템들의 다른 기능적인 측면들의 기재는 생략될 수 있다. 또한, 도면에 도시된 구성 요소들 간의 선들의 연결 또는 연결 부재들은 기능적인 연결 및/또는 물리적 또는 회로적 연결들을 예시적으로 나타낸 것으로서, 실제 장치에서는 대체 가능하거나 추가의 다양한 기능적인 연결, 물리적인 연결, 또는 회로 연결들로서 나타내어질 수 있다. 또한, “필수적인”, “중요하게” 등과 같이 구체적인 언급이 없다면 본 발명의 적용을 위하여 반드시 필요한 구성 요소가 아닐 수 있다.
본 발명의 명세서(특히 특허청구범위에서)에서 “상기”의 용어 및 이와 유사한 지시 용어의 사용은 단수 및 복수 모두에 해당하는 것일 수 있다. 또한, 본 발명에서 범위(range)를 기재한 경우 상기 범위에 속하는 개별적인 값을 적용한 발명을 포함하는 것으로서(이에 반하는 기재가 없다면), 발명의 상세한 설명에 상기 범위를 구성하는 각 개별적인 값을 기재한 것과 같다. 마지막으로, 본 발명에 따른 방법을 구성하는 단계들에 대하여 명백하게 순서를 기재하거나 반하는 기재가 없다면, 상기 단계들은 적당한 순서로 행해질 수 있다. 반드시 상기 단계들의 기재 순서에 따라 본 발명이 한정되는 것은 아니다. 본 발명에서 모든 예들 또는 예시적인 용어(예들 들어, 등등)의 사용은 단순히 본 발명을 상세히 설명하기 위한 것으로서 특허청구범위에 의해 한정되지 않는 이상 상기 예들 또는 예시적인 용어로 인해 본 발명의 범위가 한정되는 것은 아니다. 또한, 당업자는 다양한 수정, 조합 및 변경이 부가된 특허청구범위 또는 그 균등물의 범주 내에서 설계 조건 및 팩터에 따라 구성될 수 있음을 알 수 있다.
100: 디스플레이 패널 110: 게이트 구동부
120: 드라이버 IC 111: 제2 게이트 구동부
130,131:제1 및 제2 게이트 제어 신호
121: 신호 제어부 122: 데이터 구동부

Claims (15)

  1. 좌측 패널과 우측 패널의 데이터 선들이 연결된 디스플레이 패널;
    상기 좌측 패널에 게이트 신호를 제공하는 제1 게이트 구동부;
    상기 우측 패널에 게이트 신호를 제공하는 제2 게이트 구동부; 및
    상기 제1 게이트 구동부 및 상기 제2 게이트 구동부를 제어하고, 상기 좌측 패널 또는 상기 우측 패널 중 어느 하나의 패널에 데이터 신호를 제공하는 드라이버 IC를 포함하고,
    상기 디스플레이 패널은, 상기 좌측 패널의 데이터 선들과 상기 우측 패널의 데이터 선들이 대칭적으로 연결된, 디스플레이 장치.
  2. 삭제
  3. 제 1 항에 있어서,
    상기 드라이버 IC는,
    상기 좌측 패널 또는 상기 우측 패널 중 어느 하나의 패널에 데이터 신호를 제공하는 데이터 구동부; 및
    상기 제1 게이트 구동부에 제1 게이트 제어 신호를 제공하고, 상기 제2 게이트 구동부에 제2 게이트 제어 신호를 제공하고, 상기 데이터 구동부에 데이터 제어 신호를 제공하는 신호 제어부를 포함하는 것을 특징으로 하는 디스플레이 장치.
  4. 제 1 항에 있어서,
    상기 제1 게이트 구동부 및 상기 제2 게이트 구동부는,
    상기 디스플레이 패널에 실장된 것을 특징으로 하는 디스플레이 장치.
  5. 제 1 항에 있어서,
    상기 디스플레이 패널은,
    ASG(Amorphous Silicon Gate) 패널인 것을 특징으로 하는 디스플레이 장치.
  6. 제 1 항에 있어서,
    상기 디스플레이 패널은,
    LTPS(Low Temperature Poli Silicon) 패널인 것을 특징으로 하는 디스플레이 장치.
  7. 제 1 항에 있어서,
    상기 디스플레이 패널은,
    LCD 패널인 것을 특징으로 하는 디스플레이 장치.
  8. 제 1 항에 있어서,
    상기 디스플레이 패널은,
    OLED 패널인 것을 특징으로 하는 디스플레이 장치.
  9. m(m은 자연수)개의 데이터 선들과 n(n은 자연수)개의 게이트 선들을 구비하는 디스플레이 장치에 있어서,
    상기 m개의 데이터 선들 중 제1 내지 m/2 데이터 선들과 상기 m개의 데이터 선들 중 제m 내지 (m+2)/2 데이터 선들이 각각 순차적으로 연결되고, 상기 n개의 게이트 선들과 상기 제1 내지 m/2 데이터 선들이 교차하는 영역에 화소부를 구비한 좌측 패널과, 상기 n개의 게이트 선들과 상기 제(m+2)/2 내지 m 데이터 선들이 교차하는 영역에 화소부를 구비한 우측 패널을 구비하는 디스플레이 패널;
    상기 제n 게이트 선들을 통해 상기 좌측 패널에 게이트 신호를 제공하는 제1 게이트 구동부;
    상기 제n의 게이트 선들을 통해 상기 우측 패널에 게이트 신호를 제공하는 제2 게이트 구동부; 및
    상기 제1 게이트 구동부 및 상기 제2 게이트 구동부를 제어하고, 상기 제1 내지 m/2 데이터 선들을 통해 상기 좌측 패널에 데이터 신호를 제공하는 드라이버 IC를 포함하고,
    상기 제1 내지 m/2 데이터 선들과 상기 m 내지 (m+2)/2 데이터 선들 사이의 연결은 대칭적인, 디스플레이 장치.
  10. 제 9 항에 있어서,
    상기 드라이버 IC는,
    상기 제1 내지 m/2 데이터 선들을 통해 상기 좌측 패널에 데이터 신호를 제공하는 데이터 구동부; 및
    상기 제1 게이트 구동부에 제1 게이트 제어 신호를 제공하고, 상기 제2 게이트 구동부에 제2 게이트 제어 신호를 제공하고, 상기 데이터 구동부에 데이터 제어 신호를 제공하는 신호 제어부를 포함하는 것을 특징으로 하는 디스플레이 장치.
  11. 제 9 항에 있어서,
    상기 제1 게이트 구동부 및 상기 제2 게이트 구동부는,
    상기 디스플레이 패널에 실장된 것을 특징으로 하는 디스플레이 장치.
  12. 제 9 항에 있어서,
    상기 디스플레이 패널은,
    ASG(Amorphous Silicon Gate) 패널인 것을 특징으로 하는 디스플레이 장치.
  13. 제 9 항에 있어서,
    상기 디스플레이 패널은,
    LTPS(Low Temperature Poli Silicon) 패널인 것을 특징으로 하는 디스플레이 장치.
  14. 제 9 항에 있어서,
    상기 디스플레이 패널은,
    LCD 패널인 것을 특징으로 하는 디스플레이 장치.
  15. 제 9 항에 있어서,
    상기 디스플레이 패널은,
    OLED 패널인 것을 특징으로 하는 디스플레이 장치.
KR1020100011176A 2010-02-05 2010-02-05 디스플레이 장치 KR101117736B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020100011176A KR101117736B1 (ko) 2010-02-05 2010-02-05 디스플레이 장치
JP2010238561A JP2011164580A (ja) 2010-02-05 2010-10-25 ディスプレイ装置
US13/005,144 US8659583B2 (en) 2010-02-05 2011-01-12 Display apparatus
TW100102015A TWI514344B (zh) 2010-02-05 2011-01-19 顯示裝置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020100011176A KR101117736B1 (ko) 2010-02-05 2010-02-05 디스플레이 장치

Publications (2)

Publication Number Publication Date
KR20110091369A KR20110091369A (ko) 2011-08-11
KR101117736B1 true KR101117736B1 (ko) 2012-02-27

Family

ID=44353338

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020100011176A KR101117736B1 (ko) 2010-02-05 2010-02-05 디스플레이 장치

Country Status (4)

Country Link
US (1) US8659583B2 (ko)
JP (1) JP2011164580A (ko)
KR (1) KR101117736B1 (ko)
TW (1) TWI514344B (ko)

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101829777B1 (ko) * 2011-03-09 2018-02-20 삼성디스플레이 주식회사 광 감지 센서
KR101942984B1 (ko) * 2012-03-08 2019-01-28 엘지디스플레이 주식회사 게이트 드라이버 및 그를 포함하는 영상표시장치
KR102179541B1 (ko) 2013-12-30 2020-11-18 삼성디스플레이 주식회사 표시 장치의 전압 발생 제어 방법 및 이를 수행하는 표시 장치
KR102193574B1 (ko) 2014-01-20 2020-12-22 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
KR102250309B1 (ko) 2014-10-13 2021-05-12 삼성디스플레이 주식회사 표시 장치 및 표시 장치의 구동 방법
KR20160096791A (ko) * 2015-02-05 2016-08-17 삼성디스플레이 주식회사 비사각형 표시 장치
CN107408363A (zh) * 2015-03-02 2017-11-28 夏普株式会社 有源矩阵基板和具备该有源矩阵基板的显示装置
KR102435257B1 (ko) 2015-08-04 2022-08-25 삼성디스플레이 주식회사 게이트 보호회로 및 이를 포함하는 표시장치
KR102527222B1 (ko) 2015-08-10 2023-05-02 삼성디스플레이 주식회사 표시 장치
CN106652929B (zh) 2016-10-18 2019-11-05 武汉华星光电技术有限公司 显示模组及液晶显示屏
KR102643154B1 (ko) * 2016-12-08 2024-03-05 삼성디스플레이 주식회사 표시 장치
KR102362880B1 (ko) 2017-07-03 2022-02-15 삼성디스플레이 주식회사 표시 장치 및 이를 이용한 표시 패널의 구동 방법
KR102435226B1 (ko) 2017-11-16 2022-08-25 삼성디스플레이 주식회사 표시 장치 및 표시 장치 구동 방법
CN110473506A (zh) * 2019-08-01 2019-11-19 深圳市华星光电技术有限公司 源极驱动电路、显示面板驱动电路及显示器

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20090116941A (ko) * 2008-05-08 2009-11-12 하이맥스 테크놀로지스 리미티드 액정 디스플레이 패널

Family Cites Families (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS53105191A (en) * 1977-02-25 1978-09-13 Hitachi Ltd Electrode construction of liquid crystal display panel
JPS6039618A (ja) * 1983-08-12 1985-03-01 Hitachi Ltd 液晶表示素子の駆動方式
US5151689A (en) * 1988-04-25 1992-09-29 Hitachi, Ltd. Display device with matrix-arranged pixels having reduced number of vertical signal lines
JP3671237B2 (ja) * 1997-12-26 2005-07-13 カシオ計算機株式会社 表示装置
JP2001166753A (ja) * 1999-09-30 2001-06-22 Semiconductor Energy Lab Co Ltd 表示装置
US6885366B1 (en) * 1999-09-30 2005-04-26 Semiconductor Energy Laboratory Co., Ltd. Display device
TW521256B (en) * 2000-05-18 2003-02-21 Semiconductor Energy Lab Electronic device and method of driving the same
JP3618086B2 (ja) * 2000-07-24 2005-02-09 シャープ株式会社 複数の列電極駆動回路および表示装置
KR100733879B1 (ko) 2000-12-30 2007-07-02 엘지.필립스 엘시디 주식회사 액정표시장치
JP3786100B2 (ja) * 2003-03-11 2006-06-14 セイコーエプソン株式会社 表示ドライバ及び電気光学装置
KR100555528B1 (ko) 2003-11-13 2006-03-03 삼성전자주식회사 Asg 박막 액정 표시 장치 패널의 게이트 라인을구동하는 클럭 신호 및 반전 클럭 신호 전압 레벨을제어하는 레벨 쉬프터 회로 및 전압 레벨 제어 방법
US7119341B2 (en) * 2003-12-08 2006-10-10 General Electric Company Split scan line and combined data line x-ray detectors
CN1890599B (zh) * 2003-12-11 2010-05-26 东芝松下显示技术有限公司 液晶显示装置
JP2005181830A (ja) * 2003-12-22 2005-07-07 Seiko Epson Corp 電気光学装置及び電子機器
US7606321B2 (en) * 2004-01-22 2009-10-20 Broadcom Corporation System and method for simplifying analog processing in a transmitter incorporating a randomization circuit
JP4290661B2 (ja) * 2004-04-19 2009-07-08 シャープ株式会社 表示装置およびその駆動方法
TWI304563B (en) * 2005-03-11 2008-12-21 Himax Tech Inc Apparatus and method for generating gate control signals of lcd
JP2006276545A (ja) * 2005-03-30 2006-10-12 Hitachi Ltd 表示装置
JP4831657B2 (ja) * 2005-05-18 2011-12-07 ルネサスエレクトロニクス株式会社 液晶表示駆動用半導体集積回路
US8619016B2 (en) * 2005-12-16 2013-12-31 Entropic Communications, Inc. Apparatus and method for color shift compensation in displays
JP2007233202A (ja) * 2006-03-02 2007-09-13 Sharp Corp 液晶表示装置
KR20080006363A (ko) 2006-07-12 2008-01-16 삼성전자주식회사 표시 장치 및 이의 구동 방법
KR101282401B1 (ko) * 2006-09-26 2013-07-04 삼성디스플레이 주식회사 액정 표시 장치
TWI360087B (en) * 2007-02-13 2012-03-11 Au Optronics Corp Display panel
KR101332798B1 (ko) * 2007-08-29 2013-11-26 삼성디스플레이 주식회사 전원 생성 모듈 및 이를 구비하는 액정 표시 장치
KR100983392B1 (ko) * 2008-08-19 2010-09-20 매그나칩 반도체 유한회사 칼럼 데이터 구동회로, 이를 구비한 표시장치 및 그의 구동방법

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20090116941A (ko) * 2008-05-08 2009-11-12 하이맥스 테크놀로지스 리미티드 액정 디스플레이 패널

Also Published As

Publication number Publication date
US20110193830A1 (en) 2011-08-11
TWI514344B (zh) 2015-12-21
KR20110091369A (ko) 2011-08-11
US8659583B2 (en) 2014-02-25
TW201133445A (en) 2011-10-01
JP2011164580A (ja) 2011-08-25

Similar Documents

Publication Publication Date Title
KR101117736B1 (ko) 디스플레이 장치
US9704429B2 (en) Display device
US8223097B2 (en) Pixel array structure, flat display panel and method for driving flat display panel thereof
CN105788544B (zh) 显示设备
US20080001898A1 (en) Data bus power down for low power lcd source driver
US10699616B2 (en) Scan driver
US10127874B2 (en) Scan driver and display device using the same
US10803835B2 (en) Method for driving multiplexer and display device
US20100265226A1 (en) Display device
US9165528B2 (en) Display systems for reducing power consumption and methods for driving the same
US8207959B2 (en) Display device
US20110304594A1 (en) Driver ic, panel driving system, and panel driving method
KR101112063B1 (ko) 게이트드라이버 및 이를 구비한 액정표시장치
US10304406B2 (en) Display apparatus with reduced flash noise, and a method of driving the display apparatus
KR20110072116A (ko) 액정 표시장치 및 그의 구동방법
KR101456989B1 (ko) 액정표시장치용 게이트구동부
KR101622641B1 (ko) 액정 표시장치의 구동장치와 그 구동방법
US20220208138A1 (en) Display apparatus
KR102148489B1 (ko) 표시장치의 전원 공급 장치
US11769436B2 (en) Display apparatus including display driving circuit and display panel
US9311879B2 (en) Liquid crystal display device and driving method thereof
KR20040016184A (ko) 제어신호발생회로와 구동회로가 일체화된 액정표시장치
KR101054328B1 (ko) 액정표시장치용 레벨쉬프터 패키지
US20140028653A1 (en) Display device
KR102458522B1 (ko) 표시장치용 게이트 구동회로 및 그를 포함하는 표시장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20150130

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20180201

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20190129

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20200203

Year of fee payment: 9