KR101093593B1 - 스토리지 시스템 및 스토리지 장치 - Google Patents

스토리지 시스템 및 스토리지 장치 Download PDF

Info

Publication number
KR101093593B1
KR101093593B1 KR1020070133258A KR20070133258A KR101093593B1 KR 101093593 B1 KR101093593 B1 KR 101093593B1 KR 1020070133258 A KR1020070133258 A KR 1020070133258A KR 20070133258 A KR20070133258 A KR 20070133258A KR 101093593 B1 KR101093593 B1 KR 101093593B1
Authority
KR
South Korea
Prior art keywords
data
range information
input
storage
host
Prior art date
Application number
KR1020070133258A
Other languages
English (en)
Other versions
KR20080100754A (ko
Inventor
세이지 스즈키
구니히로 세노
다케시 가미무라
노부오 모리
준지 오카다
노리히코 구로이시
마나부 아카마츠
Original Assignee
후지제롯쿠스 가부시끼가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 후지제롯쿠스 가부시끼가이샤 filed Critical 후지제롯쿠스 가부시끼가이샤
Publication of KR20080100754A publication Critical patent/KR20080100754A/ko
Application granted granted Critical
Publication of KR101093593B1 publication Critical patent/KR101093593B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/08Error detection or correction by redundancy in data representation, e.g. by using checking codes
    • G06F11/10Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's
    • G06F11/1008Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's in individual solid state devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F17/00Digital computing or data processing equipment or methods, specially adapted for specific functions
    • G06F17/40Data acquisition and logging
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0668Interfaces specially adapted for storage systems adopting a particular infrastructure
    • G06F3/0671In-line storage system
    • G06F3/0673Single storage device
    • G06F3/0679Non-volatile semiconductor memory device, e.g. flash memory, one time programmable memory [OTP]

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Quality & Reliability (AREA)
  • Data Mining & Analysis (AREA)
  • Databases & Information Systems (AREA)
  • Mathematical Physics (AREA)
  • Software Systems (AREA)
  • Computer Hardware Design (AREA)
  • Information Retrieval, Db Structures And Fs Structures Therefor (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)

Abstract

[과제] 기억영역을 유효하게 활용할 수 있는 동시에, 시스템의 구성을 간소화할 수 있는 스토리지 시스템 및 스토리지 장치를 제공한다.
[해결 수단] 스토리지 시스템(100)은, 데이터를 기억하는 스토리지 장치(1)에 데이터의 독출-기입을 행하는 제 2 제어부(104A, 104B)가 접속되고, 스토리지 장치(1)는, 데이터가 입출력되는 제 1 및 제 2 데이터 입출력부(101A, 101B)와, 데이터를 기억하는 데이터 기억부(103)와, 데이터의 독출-기입 제어를 행하는 제 1 제어부(102)로 구성된다. 제 1 제어부(102)는, 데이터 기억부(103)의 기억영역 중 제 1 및 제 2 데이터 입출력부(101A, 101B)에 각각 할당한 범위를 나타낸 범위정보를 범위정보 기억부(102a)에 기억하고, 제 1 및 제 2 데이터 입출력부(101A, 101B)로부터 소정의 신호가 입력되었을 때, 그 범위정보를 미리 정해진 범위정보로 재기입한다.
Figure R1020070133258
스토리지 시스템, 스토리지 장치, 기억영역

Description

스토리지 시스템 및 스토리지 장치{STORAGE SYSTEM AND STORAGE DEVICE}
본 발명은 스토리지 시스템 및 스토리지 장치에 관한 것이다.
종래, 호스트 컴퓨터(이하, ‘호스트’로 칭함)에 반도체 디스크 장치를 접속하고, 반도체 디스크 장치에 기억된 데이터를 백업하는 기술이 제안되어 있다 (예를 들면, 특허문헌 1 참조).
특허문헌 1에 의하면, 이 반도체 디스크 장치는 기억매체로서의 반도체 메모리와 백업 디스크를 구비한다. 그리고, 이 반도체 디스크 장치는 반도체 메모리에 기억된 데이터를 필요에 따라 백업 디스크에 기억하고, 장해 발생시에 백업 디스크에 기억된 데이터를 반도체 메모리로 복원할 수 있다.
[특허문헌 1] 일본국 공개특허공보 평6-89148호
본 발명의 목적은, 기억영역을 유효하게 활용할 수 있는 동시에, 시스템의 구성을 간소화할 수 있는 스토리지 시스템 및 스토리지 장치를 제공하는 것에 있다.
[1] 데이터가 입출력되는 복수의 데이터 입출력부와, 상기 복수의 데이터 입출력부를 통해 입출력되는 상기 데이터를 기억하는 데이터 기억부와, 상기 데이터 기억부의 기억영역을 상기 복수의 데이터 입출력부에 각각 할당한 범위를 나타내는 범위정보를 기억하는 범위정보 기억부와, 상기 범위정보 기억부에 기억된 상기 범위정보에 의거하여 상기 데이터 기억부에 대하여 상기 데이터의 독출-기입(read and write) 제어를 행하는 동시에, 상기 범위정보의 재기입 원인을 나타내는 신호가 상기 데이터 입출력부로부터 입력되었을 때, 상기 범위정보 기억부가 기억하는 상기 범위정보를 미리 정해진 범위정보로 재기입하는 메인 콘트롤러와, 상기 복수의 데이터 입출력부에 대응해서 설치되고, 상기 복수의 데이터 입출력부와의 사이에서 데이터의 입출력을 행하는 동시에, 상기 범위정보의 재기입 원인이 발생한 경우에 상기 범위정보의 재기입 원인을 나타내는 신호를 상기 데이터 입출력부에 입력하는 복수의 호스트를 포함하는 스토리지 시스템.
[2] 상기 호스트는, 상기 호스트와 상기 데이터 입출력부와의 사이에서의 데이터의 입출력 상에서 하드웨어 장해를 검출했을 때, 장해통지신호를 상기 범위정보의 재기입 원인을 나타내는 신호로서 입력하고, 상기 메인 콘트롤러는, 상기 장해통지신호가 상기 데이터 입출력부로부터 입력 되었을 때, 그 데이터 입출력부에 할당된 상기 기억영역이 상기 장해통지신호를 입력하지 않은 상기 데이터 입출력부에 할당되도록, 상기 범위정보를 재기입하는 상기 [1]에 기재된 스토리지 시스템.
[3] 데이터 기억부는, 상기 기억영역을 복수로 분할한 복수의 분할 기억영역을 구비하고, 상기 호스트는, 상기 분할 기억영역에 대하여 상기 데이터의 입출력을 행할 때, 상기 데이터의 선입-선출(first-in and first-out)을 제어하기 위한 선입-선출 제어신호를 상기 범위정보의 재기입 원인을 나타내는 신호로서 입력하고, 상기 메인 콘트롤러는, 상기 선입-선출 제어신호가 입력되었을 때, 상기 복수의 분할 기억영역 중 하나의 분할 기억영역이 상기 데이터 입출력부에 할당되도록 상기 범위정보를 재기입하여, 상기 분할 기억영역에 대하여 상기 데이터의 독출-기입 제어를 행하는 상기 [1]에 기재된 스토리지 시스템.
[4] 상기 데이터 기억부는 상기 기억영역을 복수로 분할한 복수의 분할 기억영역을 구비하고, 상기 호스트는 상기 기억영역 전체에 대하여 상기 데이터의 입출력을 행할 때 상기 데이터의 입출력을 지시하는 데이터세트 신호(data set signal) 및 상기 데이터를 복수로 분할한 분할 데이터를 순차적으로 입출력하도록 지시하는 시프트 신호(shift signal)를 상기 범위정보의 재기입 원인을 나타내는 신호로서 입력하고, 상기 메인 콘트롤러는, 상기 데이터세트 신호가 입력되었을 때 상기 기억영역 전체가 상기 데이터 입출력부에 할당되도록 상기 범위정보를 재기입하고, 상기 기억영역 전체에 대하여 상기 독출-기입 제어를 행하고, 상기 시프트 신호가 입력되었을 때 상기 복수의 분할 기억영역 중 하나의 분할 기억영역이 상기 데이터 입출력부에 할당되도록 상기 범위정보를 재기입하여, 상기 분할 기억영역에 대하여 상기 분할 데이터의 독출-기입 제어를 행하는 상기 [1]에 기재된 스토리지 시스템.
[5] 데이터가 입출력되는 복수의 데이터 입출력부와, 상기 복수의 데이터 입출력부를 통해 입출력되는 상기 데이터를 기억하는 데이터 기억부와, 상기 데이터 기억부의 기억영역을 상기 복수의 데이터 입출력부로 각각 할당하는 범위를 나타내는 범위정보를 기억하는 범위정보 기억부와, 상기 범위정보 기억부에 기억된 상기 범위정보에 의거하여 상기 데이터 기억부에 대하여 상기 데이터의 독출-기입 제어를 행하는 동시에, 상기 범위정보의 재기입 원인을 나타내는 신호가 상기 데이터 입출력부로부터 입력되었을 때, 상기 범위정보 기억부가 기억하는 상기 범위정보를 미리 정해진 범위정보로 재기입하는 메인 콘트롤러를 포함하는 스토리지 장치.
청구항 1에 관계되는 스토리지 시스템에 따르면, 기억영역을 유효하게 활용할 수 있는 동시에, 시스템의 구성을 간소화할 수 있다.
청구항 2에 관계되는 스토리지 시스템에 따르면, 장해 발생시에 데이터의 백업을 간편하게 행할 수 있다.
청구항 3에 관계되는 스토리지 시스템 에 따르면, 데이터 처리 효율을 향상시키는 동시에、FIFO(First In First Out)로서 동작하는 시스템을 간편하게 구축할 수 있다.
청구항 4에 관계되는 스토리지 시스템에 따르면, 시프트 레지스터(shift register)로서 동작하는 시스템을 간편하게 구축할 수 있다.
청구항 5에 관계되는 스토리지 장치에 따르면, 기억영역을 유효하게 활용할 수 있는 동시에, 기억영역의 할당을 유연하게 변경할 수 있다.
[제 1 실시형태]
도 1은, 본 발명의 제 1 실시형태에 관계되는 스토리지 시스템의 개략 구성 예를 나타낸 블럭도이다. 이 스토리지 시스템(100)은, 데이터를 기억하는 스토리지 장치(1)와, 스토리지 장치(1)에 기억된 데이터의 독출-기입을 행하는 제 2 제어부(104A, 104B)로 구성되어 있다. 또한, 제 2 제어부의 갯수는, 2개로 한정되지 않고 3개 이상이라도 좋다.
스토리지 장치(1)는, 데이터가 입출력되는 제 1 및 제 2 데이터 입출력부 (101A, 101B)와, 제 1 및 제 2 데이터 입출력부(101A, 101B)를 통해 입출력되는 데이터를 기억하는 데이터 기억부(103)와, 데이터 기억부(103)에 대하여 데이터의 독출-기입 제어를 행하는 제 1 제어부(102)로 구성되어 있다.
제 1 및 제 2 데이터 입출력부(101A, 101B)는, 제 2 제어부(104A, 1O4B)에 각각 접속되어서, 예를 들면 “PCI Express”(등록상표) 등의 인터페이스 규격에 준해서 데이터의 입출력을 행한다.
제 1 제어부(102)에 설치된 범위정보 기억부(102a)는, 제 1 제어부(102)에 의하여 관리된 내부적인 정보를 기억하는 기억부이다. 범위정보 기억부(102a)에는, 데이터 기억부(103)로 이루어진 기억영역을 제 1 및 제 2 데이터 입출력부(101A, 10lB)에 각각 할당하는 기억영역의 범위를 나타낸 범위정보가 기억되어 있다.
제 1 제어부(102)는, 기억영역을 하나의 공유메모리 공간으로서 취급하기 위한 메모리 관리를 행하는 회로를 구비한다. 또한, 제 1 제어부(102)는, 범위정보 기억부(102a)에 기억된 범위정보에 의거하여, 데이터 기억부(103)에 대한 데이터의 독출-기입 제어를 행하는 회로를 구비한다.
또한, 제 1 제어부(102)는, 후술하는 소정의 신호가 제 1 및 제 2 데이터 입 출력부(101A, 101B)로부터 입력되었을 때, 범위정보 기억부(102a)가 기억하는 범위정보를 미리 정해진 범위정보로 재기입한다.
데이터 기억부는, 예를 들면 DRAM 등의 휘발성의 반도체 메모리나 플래시 메모리 등의 비휘발성의 반도체 메모리로 이루어진다. 또한, 데이터 기억부는, 복수의 반도체 메모리에 의해 구성되어도 좋고, 자기 디스크 장치에 의해 구성되어도 좋다. 또한, 데이터 기억부는, 반도체 메모리와 자기 디스크 장치를 조합시켜 구성되어도 좋으며, 그것들에 한정되지 않는다.
제 2 제어부(104A, 104B)는, 제 1 및 제 2 데이터 입출력부(101A, 101B)에 대응해서 설치되어, 제 1 및 제 2 데이터 입출력부(101A,101B) 사이에서 데이터의 입출력을 행하는 동시에, 소정의 경우에, 소정의 신호를 제 1 및 제 2 데이터 입출력부(1O1A, 1O1B)에 입력한다.
여기서, 소정의 경우는, 예를 들면 제 2 제어부(104A, 104B)가 제 1 및 제 2 데이터 입출력부(101A, 101B) 사이에서의 데이터의 입출력 상에 장해를 검출했을 경우이거나, 기억영역을 복수로 분할한 복수의 분할 기억영역에 대한 데이터의 입출력을 행할 경우이며, 그들의 경우에 한정되지 않는다.
또한, 제 2 제어부(104A, 104B)는, 소정의 신호로서, 예를 들면 제 1 및 제 2 데이터 입출력부(1O1A, 1O1B) 사이에서의 데이터의 입출력 상에 장해를 검출했을 때는, 장해통지신호를 제 1 및 제 2 데이터 입출력부(101A, 101B)에 입력한다. 또한, 소정의 신호는, 분할 기억영역에 대한 데이터의 선입-선출(first-in and first-out)을 제어하기 위한 타이밍 신호이어도 좋고, 기억영역 전체에 대해 데이 터의 입출력을 지시하는 데이터세트 신호(data set signal), 및 분할 기억영역에 대해 그 데이터를 복수로 분할한 분할 데이터의 입출력을 지시하는 시프트 신호(shift signal)이어도 좋으며, 그들의 신호에 한정되지 않는다.
이상의 구성에서, 한쪽의 제 2 제어부(104A)로부터 보내진 소정의 신호가, 제 1 데이터 입출력부(101A)를 통해 제 1 제어부(102)에 입력되면, 제 1 제어부(102)는, 범위정보 기억부가 기억하는 범위정보를 미리 정해진 범위정보로 재기입한다.
[제 2 실시형태]
도 2는, 본 발명의 제 2 실시형태에 관계되는 스토리지 시스템의 개략 구성예를 나타낸 블럭도이다. 이 스토리지 시스템(1OOA)은, 데이터를 기억하는 반도체 스토리지 장치(1A)와, 반도체 스토리지 장치(1A)에 기억된 데이터의 독출-기입을 행하는 제 1 및 제 2 호스트(2A, 2B)로 구성되어 있다. 또한, 호스트의 갯수는, 2개로 한정되지 않고, 1개 또는 3개 이상이라도 좋다.
(호스트의 구성)
제 1 및 제 2 호스트(2A, 2B)는, 호스트의 각 부분을 제어하는 CPU 등으로 이루어진 제어부(제 2 제어부)(20A, 20B)와, 데이터를 입력 또는 출력하는 통신부(21A, 21B)와, 영역설정 프로그램(220)이 기억된 기억부(22A, 22B)와, 키보드 및 마우스 등으로 이루어진 입력부(23A, 23B)와, 각종 화면 등을 표시하는 LCD(액정 모니터) 등으로 이루어진 표시부(24A, 24B)로 각각 구성되어 있다. 이러한 제 1 및 제 2 호스트(2A, 2B)는, 예를 들면, 서버, 퍼스널 컴퓨터(PC), 워크스테이션(WS) 등으로 구성되어 있다.
제어부(20A, 20B)는, 영역설정 프로그램(220)에 따라 동작하여, 반도체 스토리지 장치(1A)와의 데이터 입출력에서 장해를 검출하는 장해검출수단, 및 장해검출수단에 의해 검출된 장해를 통신부(21A, 21B)를 통해 장해통지신호로 통지하는 장해통지수단 등으로서 각각 기능한다.
(반도체 스토리지 장치의 구성)
반도체 스토리지 장치(1A)는, 데이터가 입출력되는 제 1 및 제 2 호스트 인터페이스부(데이터 입출력부, 이하 '호스트l/F부'로 칭함)(11A, l1B)와, 제 1 및 제 2 호스트I/F부(11A, 1lB)를 통해 입출력되는 데이터의 독출-기입 제어를 행하는 메인 콘트롤러(제 1 제어부)(12)와, 메인 콘트롤러(12)로부터 전송된 데이터를 기억하는 복수의 메모리카드(데이터 기억부)(13)로 구성되어 있다.
복수의 메모리카드(13)는 메모리 콘트롤러(130)와 반도체 메모리(131)로 구성되어 있다.
메모리 콘트롤러(130)는 메인 콘트롤러(12)와의 사이에서 시리얼 전송을 행하고, 데이터 기입시에는 메인 콘트롤러(12)로부터 보내진 데이터를 지정된 반도체 메모리(131)의 어드레스에 기입하며, 데이터의 독출시에는 지정된 반도체 메모리(131)의 어드레스로부터 데이터를 독출하고, 그 독출한 데이터를 메인 콘트롤러(12)로 전송한다.
레지스터(범위정보 기억부)(120)는, 메인 콘트롤러(12)에 설치된 기억부이며, 레지스터(120)에는 복수의 메모리카드(13)로 이루어지는 기억영역 중, 제 1 및 제 2 호스트I/F부(11A, 11B)에 각각 할당된 기억영역의 범위를 나타내는 범위정보가 기억되어 있다.
메인 콘트롤러(12)는, 복수의 메모리카드(13)로 이루어지는 기억영역을 하나의 공유메모리 공간으로서 취급하기 위한 메모리 관리를 행하는 회로를 구비하고, 레지스터(120)에 기억된 범위정보에 의거하여 메모리카드(13)에 대한 데이터의 독출-기입 제어를 행하는 회로를 구비한다. 그 외에는 제 1 실시형태에 관계되는 제 1 제어부(102)와 동일하게 구성되어 있다.
도 3은, 레지스터(120)에 기억된 범위정보와, 그 범위정보에 의거하여 제 1 및 제 2 호스트I/F부(11A, 11B)에 할당된 기억영역의 일례를 나타낸 도면이다. 범위정보(120a∼120c)에서, 제 1 선두 어드레스, 및 말단 어드레스는, 제 1 호스트I/F부(11A)에 할당된 기억영역의 선두 및 말단 어드레스를 각각 나타낸다. 또한, 제 2 선두 어드레스 및 말단 어드레스는, 동일하게, 제 2 호스트I/F부(11B)에 할당된 기억영역의 선두 및 말단 어드레스를 나타낸다.
또한, 기억영역(13a∼13c)은 복수의 메모리카드(13)로 이루어진 기억영역을 나타내고, 어드레스 「0xO00000」부터 「Oxlfffff」까지의 각 어드레스에 대하여, 각각 1바이트(byte) 또는 1워드(word)의 데이터를 기억하는 것이다. 또한, 데이터의 기록단위는, 1바이트 또는 1워드 단위에 한하지 않고, 예를 들면 512바이트를 1블록으로 하는 블록 단위어도 좋고, 그들에 한정되지 않는다. 또한, 기억영역(13a∼13c)은 임의의 기억용량을 가질 수 있고, 기억 용량은 반도체 메모리(131)의 기억 용량에 따라 변경해도 좋고, 메모리카드(13)의 갯수에 따라 변경해도 좋다.
도 3(a)는, 기억영역(13a)을 2분할하는 경우의 범위정보(120a)의 일례를 나타낸다. 즉, 제 1 호스트I/F부(11A)에는, 어드레스「Ox000O0O」부터「0xOfffff」까지의 기억영역이 할당되어 있고, 제 2 호스트I/F부(11B)에는, 어드레스「0x100000」부터「Ox1fffff」까지의 기억영역이 할당되어 있다.
도 3(b)는, 제 1 및 제 2 호스트I/F부(11A, 11B)에 할당된 기억영역 사이에, 미사용 영역(블랭크)을 만들었을 경우의 범위정보(120b)의 일례를 나타낸다. 즉, 제 1 호스트I/F부(11A)에는, 어드레스「0x180000」부터「0x1fffff」까지의 기억영역이 할당되어 있고, 제 2 호스트I/F부(11B)에는, 어드레스「Ox080000」부터「0x0fffff」까지의 기억영역이 할당되어 있다. 그리고, 기억영역(13b)에는, 어드레스「0x000000」부터「0x07ffff」까지의 미사용 영역과, 어드레스「0x100000」부터「0x17ffff」까지의 미사용 영역이 존재한다.
도 3(c)는, 제 1 및 제 2 호스트I/F부(11A, 1lB)에 할당된 기억영역을 중복해서 만들었을 경우의 범위정보(120c)의 일례를 나타낸다. 즉, 제 1 호스트I/F부(11A)에는, 어드레스「OxOOOOOO」부터「OxOfffff」까지의 기억영역이 할당되어 있고, 제 2 호스트I/F부(11B)에는, 어드레스「OxO00000」부터 「Ox1fffff」까지의 기억영역이 할당되어 있다. 그리고, 어드레스「Ox000000」부터「0x0fffff」까지의 기억영역이, 제 1 및 제 2 호스트I/F부(11A, 11B)의 어느쪽에서도 데이터 입출력이 가능한 중복된 기억영역에 해당한다.
또한, 범위정보는, 제 1 호스트I/F부(11A)에 할당된 기억영역과, 제 2 호스트I/F부(11B)에 할당된 기억영역이 부분적으로 중복해도 좋고, 어느쪽의 기억영역 이 다른 기억영역을 포함하여도 좋다.
(제 2 실시형태의 동작)
다음, 제 2 실시형태에 관계되는 스토리지 시스템(10OA)의 동작의 일례를 도 4를 사용하여 설명한다. 도 4(a)는, 스토리지 시스템(100A)의 정상 동작시의 범위정보의 일례를 나타낸다. 범위정보(120d)에 따라서, 제 1 호스트I/F부(11A)에는 어드레스「Ox000000」부터「0x0fffff」까지의 제 1 기억영역이 할당되어 있고, 제 2 호스트I/F부(11B)에는 어드레스「Ox100O00」부터「0x1fffff」까지의 제 2 기억영역이 할당되어 있다. 따라서, 제 1 호스트(1A)는, 제 1 호스트I/F부(11A)를 통해 제 1 기억영역에 대한 데이터 입출력을 행하고, 제 2 호스트(1B)는, 제 2 호스트I/F부(11B)를 통해 제 2 기억영역에 대한 데이터 입출력을 행한다.
여기서, 제 1 호스트(1A)에서 장해가 발생한다면, 제 1 호스트(1A)의 장해검출수단은 그 장해를 검출한다. 다음, 장해검출수단이 그 장해를 검출한 취지를 장해통지수단에 전송하면, 장해통지수단은 통신부(21A)를 통해 장해통지신호를 반도체 스토리지 장치(1A)로 송신한다.
다음, 반도체 스토리지 장치(1A)의 제 1 호스트I/F부(11A)가, 그 장해통지신호를 수신하면, 그 장해통지신호를 메인 콘트롤러(12)로 전송한다.
다음, 메인 콘트롤러(12)가 그 장해통지신호를 수신하면, 장해통지신호의 송신원이 아닌 제 2 호스트I/F부(11B)로 기억영역의 교환을 통지하는 교환 통지신호를 전송한다.
다음, 제 2 호스트I/F부(11B)는 메인 콘트롤러(12)로부터의 교환통지신호를 수신하면, 교환통지신호를 제 2 호스트(2B)로 전송한다.
다음, 제 2 호스트(2B)의 제어부(20B)가 그 교환통지신호를 통신부(21B)를 통해 수신하면, 제어부(20B)는, 반도체 스토리지 장치(1A)와의 데이터 입출력을 일단 정지하고, 교환준비 완료신호를 반도체 스토리지 장치(1A)로 반송한다. 또한, 제어부(20B)는, 교환준비 완료신호를 반송하기 전에, 표시부(24B)에 교환통지신호를 수신한 취지를 표시하여도 좋다.
다음, 제 2 호스트I/F부(11B)는, 그 교환준비 완료신호를 수신하면, 그 교환준비 완료신호를 메인 콘트롤러(12)로 전송한다.
다음, 메인 콘트롤러(12)는, 제 1 호스트I/F부(11A)로부터 교환준비 완료신호가 입력되면, 제 1 및 제 2 호스트I/F부(11A, 11B)에 할당된 기억영역을 교환하기 위해서, 레지스터(120)의 범위정보를 재기입한다.
도 4(b)는 기억영역을 교환했을 때의 범위정보의 일례를 나타낸다. 즉, 범위정보(120e)에서는, 제 1 호스트I/F부(11A)에 제 2 기억영역이 할당되어 있고, 제 2 호스트I/F부(11B)에 제 1 기억영역이 할당되어 있다.
다음, 메인 콘트롤러(12)는 제 2 호스트I/F부(11B)를 통해, 제 2 호스트(2B)에 기억영역의 교환을 통지하는 교환완료신호를 전송한다.
다음, 제 2 호스트(2B)의 제어부(20B)가 통신부(21B)를 통해 그 교환완료신호를 수신하면, 제어부(20B)는, 제 1 기억영역에 기억된 데이터의 출력을 반도체 스토리지 장치(1A)에 요구한다. 또한, 제어부(20B)는, 데이터의 출력을 요구하기 전에, 표시부(24B)에 데이터의 출력을 요구하는지 여부를 확인하는 화면을 표시하 여도 좋다.
다음, 반도체 스토리지 장치(1A)의 제 2 호스트I/F부(11B)는, 제 2 호스트(2B)로부터 데이터 출력 요구를 수신하면, 그 요구를 메인 콘트롤러(12)에 전송한다.
다음, 메인 콘트롤러(12)는 그 요구에 의거하여 제 1 기억영역에 기억된 데이터의 독출을 복수의 메모리 콘트롤러(130)에 요구한다.
다음, 메모리 콘트롤러(130)는, 그 요구를 수신하면, 제 1 기억영역의 어드레스「0x000000」부터「0x0fffff」까지의 어드레스에 해당하는 반도체 메모리(131)로부터, 그 반도체 메모리(131)에 기억되어 있는 데이터를 독출한다. 그리고, 메모리 콘트롤러(130)는, 그 독출된 데이터를 메인 콘트롤러(12)에 독출 데이터로서 전송한다.
메인 콘트롤러(12)는 그 독출 데이터를 수신하면, 제 2 호스트I/F부(11B)를 통해 제 2 호스트(2B)에 전송한다.
제 2 호스트(2B)의 제어부(20)는 그 독출 데이터를 통신부(21B)를 통해 수신하면, 그 수신한 데이터를 기억부(22)에 기억한다.
[제 3 실시형태]
다음, 본 발명의 제 3 실시형태에 관계되는 스토리지 시스템에 관하여 설명한다. 본 실시형태에 관계되는 스토리지 시스템은, 제 2 실시형태에 관계되는 스토리지 시스템(100A)과 비교하여, 기억영역을 교환할 때의 동작을 변경한 것이다. 즉, 본 실시형태에 관계되는 제 1 및 제 2 호스트(2A, 2B)는, 제어부(20A, 20B)가 영역설정 프로그램(220)에 따라 동작함으로써, 표시부(24A, 24B)에 기억영역을 교환 및 변경하는 화면을 표시하고, 범위정보 교환 등의 지시가 입력부(23A, 23B)에 의해 입력되었을 때에, 반도체 스토리지(1A)의 범위정보의 교환 등을 행하는 것이다. 또한, 본 실시형태에 관계되는 스토리지 시스템의 그 외의 구성은, 제 2 실시형태에 관계되는 스토리지 시스템(1OOA)과 공통이므로, 그 설명을 생략한다.
(제 3 실시형태의 동작)
다음, 제 3 실시형태에 관계되는 스토리지 시스템 동작의 일례를 설명한다. 우선, 유저가 제 1 호스트(2A)의 입력부(23A)에 의해 영역설정 프로그램(220)의 기동을 지시하면, 제어부(20A)는, 그 입력부(23A)로부터 전송된 기동 지시를 수취하여, 영역설정 프로그램(220)을 기동한다. 또한, 제 2 호스트(2B)의 입력부(23B)에 의해 유저로부터의 지시를 접수하여, 제어부(20B)가 영역설정 프로그램(220)을 기동해도 좋다.
다음, 제어부(20A)는 그 기동한 영역설정 프로그램(220)을 따라서 동작하고, 표시부(24A)에 기억영역을 교환하는 화면을 표시한다.
도 5는, 제 1 호스트(2A)의 표시부(24A)에 표시되는 영역설정 화면의 일례를 나타낸다. 이 영역설정 화면(240)은, 유저로부터의 명령(command)을 접수하는 커맨드 프롬프트(command prompt)로서 기능하는 것이다. 즉, 제어부(20A)는, 입력부(23A)에 의해 입력된 커맨드를 수취하면, 그 커맨드를 해석하여 통신부(21A)를 통해 반도체 스토리지(1A)의 레지스터(120)에 기억된 범위정보에 억세스하고, 그 커맨드를 실행하며, 그 실행한 결과를 영역설정 화면(240)에 표시하는 것이다.
우선, 유저가 범위정보를 표시하는 표시 커맨드(241A)로서「VIEW」를 입력하면, 제어부(20A)는 레지스터(120)의 범위정보에 억세스하고, 레지스터(120)에 기억된 범위정보를 판독하여, 그 결과를 표시한다. 여기에서는, 제 1 및 제 2 호스트I/F부(11A, 11B)에는, 중복된 기억영역으로서, 어드레스「OxOOOO000」부터「0x1ffffff」까지의 어드레스가 할당되어 있다.
다음, 유저가 기억영역의 할당을 변경하는 설정 커맨드(242)로서「Set 2 : 1」을 입력하면, 제어부(20A)는 레지스터(120)의 범위정보에 억세스하고, 제 1 호스트I/F부(11A)의 기억영역과, 제 2 호스트I/F부(11B)의 기억영역과의 기억용량의 비율이 2 대 1이 되도록 범위정보를 재기입한다. 그리고, 유저가 표시 커맨드(241B)를 입력하면, 제어부(20A)는, 재기입된 범위정보에 억세스하고, 제 1 호스트I/F부(11A)에 어드레스「0x0000000」부터 「0x14fffff」까지의 기억영역이 할당되고, 제 2 호스트I/F부(11B)에 어드레스「Ox1500000」부터「0x1f7ffff」까지의 기억영역이 할당되어 있는 것을 나타내는 내용을 영역설정 화면(240)에 표시한다.
다음, 유저가 기억영역의 교환을 행하는 교환 커맨드(243)로서 「Exchange 」를 입력하면, 제어부(20A)는 레지스터(120)의 범위정보에 억세스하고, 제 1 및 제 2 호스트I/F부(11A, 11B)의 기억영역을 교환하도록, 범위정보를 재기입한다. 그리고, 유저가 표시 커맨드(241C)를 입력하면, 제어부(20A)는, 교환된 범위정보에 억세스하고, 제 1 호스트I/F부(11A)에 어드레스「0x1500000」부터「0x1f7ffff」까지의 기억영역이 할당되고, 제 2 호스트I/F부(11B)에 어드레스「0x0000000」부터「Ox14fffff」까지의 기억영역이 할당되어 있는 것을 나타내는 내용을 영역설정 화 면(240)에 표시한다.
[제 4 실시형태]
도 6은, 본 발명의 제 4 실시형태에 관계되는 스토리지 시스템의 개략 구성예를 나타낸 블럭도이다. 이 스토리지 시스템(100B)을 구성하는 반도체 스토리지 장치(1B)는, 제 2 실시형태에 관계되는 반도체 스토리지 장치(1A)와 비교하여, 제 1 및 제 2 호스트I/F부(11A, 11B)에, 제 1 및 제 2 호스트(2A, 2B) 사이의 데이터 입출력 상에서 장해가 발생한 것인지 여부를 검출하는 에러 검출부(110A, 110B)를 더 구비하고 있다. 또한, 스토리지 시스템(10OB)의 그 외의 구성은, 제 2 실시형태에 관계되는 스토리지 시스템(1OOA)과 공통이므로, 그 설명을 생략한다.
에러 검출부(110A, 110B)는, 제 1 및 제 2 호스트I/F부(11A, 11B)와 통신부 (2A, 2B) 사이의 데이터 입출력 상에서 하드웨어 장해가 발생한 것을 검출한다. 하드웨어 장해의 검출은, 예를 들면 허밍(humming) 부호방식이나 리드 솔로몬(reed solomon) 부호방식 등의 오류 정정부호에 의해 행하여도 좋고, 검출한 장해의 검출 빈도를 나타내는 에러 레이트(error rate)에 의해 행하여도 좋으며, 전원 이상, 온도 이상 등을 감시하는 감시 회로에 의해 행하여도 좋다. 또한, 그것들을 조합시킨 것도 좋으며, 그들에 한정되지 않는다. 그리고, 에러 검출부(11OA, 110B)는, 하드웨어 장해를 검출하면, 그 취지를 장해통지신호로서 메인 콘트롤러(12)로 전송한다.
(제 4 실시형태의 동작)
다음, 제 4 실시형태에 관계되는 스토리지 시스템(100B)의 동작의 일례를 설 명한다. 우선, 제 1 호스트(2A)가 반도체 스토리지 장치(1B)에 대하여 데이터의 기입을 요구할 경우, 제 1 호스트(2A)의 제어부(20A)는 그 기입 데이터와 그 기입 데이터의 기입 어드레스를 반도체 스토리지 장치(1B)에 송신한다. 여기에서는, 제 2 실시형태와 동일하게, 제 1 호스트I/F부(11A)에는 제 1 기억영역이 할당되고, 제 2 호스트I/F부(11B)에는 제 2 기억영역이 할당되어 있다.
다음, 반도체 스토리지 장치(1B)의 제 1 호스트I/F부(11A)가 그 기입 데이터를 수신하면, 제 1 호스트I/F부(11A)에 설치된 에러 검출부(11OA)는, 그 기입 데이터의 입력에서 하드웨어 장해가 발생했는지 여부를 확인한다.
다음, 에러 검출부(11OA)가 그 기입 데이터의 입력에서 하드웨어 장해를 검출하지 않은 경우에는, 기입 데이터를 메인 콘트롤러(12)에 전송한다. 그리고, 메인 콘트롤러(12)는 메모리 콘트롤러(130)를 통해, 기입 어드레스에 해당하는 반도체 메모리(131)에 기입 데이터를 기입한다.
또한, 에러 검출부(11OA)가, 그 기입 데이터의 입력에서 하드웨어 장해를 검출한 경우에는, 장해통지신호를 메인 콘트롤러(12)에 전송한다.
다음, 메인 콘트롤러(12)는, 에러 검출부(110A)로부터 장해통지신호를 수신하면, 기억영역의 교환을 통지하는 교환통지신호를, 장해통지신호의 송신원이 아닌 제 2 호스트I/F부(11B)를 통해, 제 2 호스트(2B)에 전송한다.
다음, 제 2 호스트(2B)의 제어부(20B)가 그 교환통지신호를 수신하면, 제어부(2OB)는 반도체 스토리지 장치(1A)와의 데이터 입출력을 일단 정지하고, 교환준비 완료신호를 반도체 스토리지 장치(1B)에 전송한다.
다음, 반도체 스토리지 장치(1B)의 메인 콘트롤러(12)는, 제 1 호스트I/F부(11A)를 통해, 교환준비 완료신호를 수신하면, 제 1 및 제 2 호스트I/F부(11A, 11B)에 할당된 기억영역을 교환하기 위해서, 레지스터(120)의 범위정보를 재기입하고, 제 2 호스트I/F부(11B)를 통해, 제 2 호스트(2B)에 기억영역의 교환을 통지하는 교환완료신호를 전송한다.
다음, 제 2 호스트(2B)가, 통신부(21B)를 통해 그 교환완료신호를 수신하면, 제 2 실시형태와 동일하게, 제어부(20B)는 제 1 기억영역에 기억된 데이터의 출력을 반도체 스토리지 장치(1B)에 요구한다.
다음, 반도체 스토리지 장치(1B)는, 그 요구에 의거하여, 메모리 콘트롤러(130)를 통해 제 1 기억영역에 기억된 데이터를 독출하고, 그 독출한 데이터를 제 2 호스트(2B)에 독출 데이터로서 전송한다.
제 2 호스트(2B)의 제어부(20B)는, 통신부(21B)를 통해 그 독출 데이터를 수신하고, 그 수신한 독출 데이터를 기억부(22)에 기억한다.
[제 5 실시형태]
도 7은, 본 발명의 제 5 실시형태에 관계되는 스토리지 시스템의 개략 구성예를 나타낸 블럭도이다. 이 스토리지 시스템(100C)은, 제 2 내지 제 4 의 어느 실시형태에 관계되는 반도체 스토리지 장치(1C)에, 데이터의 선입-선출(first-in and first-out)을 행하는 하나의 호스트(2C)가 접속되어 있다.
호스트(2C)는, 데이터를 기입하기 위한 기입용 통신부(25) 및 데이터를 독출하기 위한 독출용 통신부(26)의 두개 통신부를 구비하고, 그들 통신부는, 반도체 스토리지 장치(1C)의 제 1 및 제 2 호스트I/F부(11A, 11B)에 각각 접속되어 있다. 또한, 기입용 통신부(25) 및 독출용 통신부(26)는, 제 2 실시형태에 관계되는 통신부(21)를 두개 설치한 것이라도 좋다.
제어부(20C)는, 기억부(22)에 기억되어 있는 제어프로그램(221)에 따라 동작하는 것에 의해 데이터 처리를 행하고, 데이터 처리의 때에 중간 데이터나 처리완료 데이터 등의 각종 데이터를 생성하는 데이터 처리수단과, 반도체 스토리지 장치(1C)의 기억영역을 FIFO(First In First Out)로하여, 데이터 처리수단에 의해 생성된 각종 데이터의 선입-선출을 제어하는 데이터 제어수단 등으로서 기능한다.
(제 5 실시형태의 동작)
다음, 제 5 실시형태에 관계되는 스토리지 시스템(100C)의 동작의 일례를 도 8, 도 9를 사용하여, 도 10에 나타낸 순서도에 따라 설명한다.
우선, 호스트(2C)의 제어부(20C)가, 데이터 처리수단에 의해 데이터 처리를 행하고, 그 때 중간 데이터가 생성된 것으로 한다. 다음, 데이터 처리수단은, 그 중간 데이터를 기입 데이터로서 데이터 제어수단에 전송한다.
다음, 데이터 제어수단이 데이터 처리수단으로부터 기입 데이터를 수신하면, 데이터 제어 수단은 기입용 통신부(25)를 통해, 기입 신호 및 기입 데이터를 반도체 스토리지 장치(1C)에 전송한다(S100).
다음, 반도체 스토리지 장치(1C)의 메인 콘트롤러(12)가 제 1 호스트I/F부(11A)를 통해 그 기입 신호 및 기입 데이터를 수신하면, 메인 콘트롤러(12)는 기입 데이터를 레지스터(120)에 기억되어 있는 범위정보에 의거하여 메모리카드(13) 에 기억한다(S101).
여기서, 도 8(a)는, 레지스터(120)에 기억되어 있는 범위정보를 나타낸다. 이 범위정보(120f)에는, 제 1 호스트I/F부(11A)에 대응하는 제 1 선두 어드레스에 「5M+1」, 제 1 말단 어드레스에 「6M」이라고 기억되어 있다. 따라서, 메인 콘트롤러(12)는, 도 8(b)에 나타낸 기억영역(13f)을 8분할한 분할 기억영역 중의 하나인 제 6 기입 영역(132f)에 기입 데이터를 기억한다. 또한, 도 8(b)에서의 제 1 내지 제 8 기억영역(132a~132h)에는, 각각 별개인 데이터를 기억할 수 있다.
다음, 호스트(2C)의 데이터 제어수단은, 제 1 호스트I/F부(11A)에 대응하는 기입 영역을 증분(increment)한다(S101). 예를 들면, 도8(a)에 나타낸 바와 같이 제 1 호스트I/F부(11A)에 할당된 범위정보에 선두 어드레스「5M+1」, 말단 어드레스「6M」이라고 기억되어 있는 경우에는, 데이터 제어수단은 그들 어드레스에 분할 기억영역의 기억용량 M을 가산한 선두 어드레스「6M+1」, 말단 어드레스 「7M」, 즉 제 7 기억영역(132g)에 범위정보를 재기입하도록, 기입용 통신부(25)를 통해 반도체 스토리지 장치(1C)에 제어신호(타이밍신호)를 전송한다.
그리고, 메인 콘트롤러(12)는, 그 제어신호를 제 1 호스트I/F부(11A)를 통해 수신하면, 제 1 선두 어드레스를「6M+1」로, 제 1 말단 어드레스를 「7M」으로 재기입한다. 여기서, 도 9(a)는, 재기입된 범위정보(120g)을 나타낸다. 또한, 기입 신호와 제어 신호는, 동시에 송신되어도 좋고, 하나의 신호에 양쪽신호를 겸한 것이라도 좋다.
다음, 데이터 제어수단은, 증분(increment)한 기입 영역이 기억영역의 범위 밖에 있는지 여부를 판단한다(S103). 즉, 도 8(c)에 나타낸 바와 같이 제 8 기억영역(132h)의 다음에 제 1 기억영역(132a)이 배치되도록 기억영역(13f)을 링 모양으로 볼 경우에, 증분(increment) 하기 전의 기입 영역이, 제 8 기억영역(132h)일 때는, 제 8 기억영역(132h)을 증분한 기입 영역은, 기억영역의 범위 밖에 있다고 판단한다.
다음, 데이터 제어수단이, 증분한 기입 영역이 기억영역의 범위 밖에 있다고 판단한 경우에는(S1O3 : Yes), 기입 영역을 초기영역, 즉 제 1 기억영역(132a)으로 되돌리기 위해서, 범위정보의 선두 어드레스를 「1」로, 말단 어드레스를 「M」으로 재기입하도록, 스텝 S101과 동일하게, 반도체 스토리지 장치(1C)에 제어신호를 보낸다(S104). 그리고, 메인 콘트롤러(12)는, 그 제어신호를 수신하면, 제 1 호스트I/F부(11A)에 대응하는 범위정보를 초기영역을 나타내는 어드레스에 재기입한다.
상기 스텝 S103에서, 데이터 제어수단이, 기입 영역이 기억영역의 범위 밖에 있지 않다고 판단한 경우에는(S103 : Yes), 기입 영역을 초기영역으로 되돌리지 않고 다음 스텝을 진행한다.
다음, 데이터 제어수단은 기입 영역이 독출 영역을 초과하는지 여부를 판단한다(S105). 즉, 기억영역(13f)을 링 모양으로 볼 경우에, 기입 영역이 독출 영역을 초과하여, 데이터가 아직 독출되지 않은 분할 기억영역에 기입 데이터를 덮어 쓰지 않도록 확인하는 것이다. 예를 들면, 범위정보에 다음 기입 영역의 선두 어드레스로「5M+1」, 말단 어드레스로「6M」이라고 기억되고, 독출 영역에도 선두 어드레스로「5M+1」, 말단 어드레스로「6M」이라고 기억되어 있는 경우에는, 기입 영역 이 독출 영역을 초과하고 있다고 판단한다.
다음, 기입 영역이 독출 영역을 초과하지 않고 있는 경우에는(S1O5 : Yes), 스텝 S100에 돌아가고, 데이터 제어수단은, 다음 기입 신호가 데이터 처리수단으로부터 입력될 때까지 대기한다.
그 후, 데이터 제어수단이, 데이터 처리수단으로부터 다음 기입 요구를 수신하면, 상기 동일하게, 다음 기입 신호 및 기입 데이터를 반도체 스토리지 장치(1C)에 전송한다(S100). 그리고, 메인 콘트롤러(12)는, 그 기입 신호 및 기입 데이터를 수신하면, 도 9(a)에 나타낸 범위정보(120g)에 의거하여, 제 7 기억영역(132g)에 그 기입 데이터를 기억한다.
상기 스텝 S105에서, 기입 영역이 독출 영역을 초과하고 있는 경우에는(S 105 : No), 스텝 S100으로 돌아가지 않고, 데이터 제어수단은, 독출 영역이 증분(increment)될 때까지 대기한다.
한편, 호스트(2C)의 제어부(20C)는 데이터 처리수단에 의해 처리해야 할 데이터를 취득하기 위해서, 반도체 스토리지 장치(1C)에 기억된 중간 데이터의 독출을 요구한다. 다음, 데이터 처리수단은 그 독출 요구를 데이터 제어수단에 전송한다.
다음, 데이터 제어수단이 데이터 처리수단으로부터 독출 요구를 수신하면, 데이터 제어수단은, 독출용 통신부(26)를 통해, 반도체 스토리지 장치(1C)에 독출 신호를 전송한다(S200). 또한, 데이터 제어수단은, 기입 신호와 독출 신호를 동시에 송신해도 좋고, 다른 타이밍에서 각각 송신해도 좋다. 또한 데이터 제어수단은, 기입 신호를 연속해서 송신해도 좋고, 독출 신호를 연속해서 송신해도 좋다.
다음, 반도체 스토리지 장치(1C)의 메인 콘트롤러(12)가 제 2 호스트I/F부(11B)를 통해 독출 신호를 수신하면, 메인 콘트롤러(12)는 범위정보에 의거하여, 제 2 호스트I/F부(11B)에 할당된 분할 기억영역에 해당하는 메모리카드(13)로부터 데이터를 독출한다(S201).
여기서, 도 8(a)에 나타낸 바와 같이, 제 2 호스트I/F부(11B)의 범위정보에 선두 어드레스「1」, 말단 어드레스「M」이라고 기억되어 있는 경우에는, 그들 어드레스가 나타내는 기억영역, 즉 도 8(b)에 나타낸 제 1 기억영역 (132a)으로부터 데이터를 독출한다.
다음, 메인 콘트롤러(12)는, 그 독출한 데이터를 독출 데이터로하여, 호스트I/F부(11B)를 통해 호스트(2C)에 전송한다.
다음, 호스트(2C)의 데이터 제어수단이 그 독출 데이터를 수신하면, 데이터 제어수단은 그 독출 데이터를 데이터 처리수단에 전송한다.
다음, 데이터 제어수단은, 제 2 호스트I/F부(11B)에 대응하는 독출 영역을 스텝 S102와 동일하게 증분하고(S202), 증분한 독출 영역이 기억영역의 범위 밖에 있는지 여부를 판단한다(S203).
다음, 데이터 제어수단은, 증분한 독출 영역이 기억영역의 범위 밖에 있다고 판단하는 경우에는(S203 : Yes), 독출 영역을 초기영역으로 되돌린다(S204).
상기 스텝 S203에서, 데이터 제어수단이, 독출 영역이 기억영역의 범위 밖에 있지 않다고 판단하는 경우에는(S203 : No), 독출 영역을 초기영역으로 되돌리지 않고 다음 스텝을 진행한다.
다음, 데이터 제어수단은, 독출 영역이 기입 영역을 초과하는지 여부를 판단하고, 스텝 105와 동일하게 판단하여(S205), 독출 영역이 기입 영역을 초과하지 않는 경우에는(S205 : Yes), 스텝 S200으로 돌아가고, 데이터 제어수단은, 다음 기입 신호가 데이터 처리수단으로부터 입력될 때까지 대기한다.
그 후, 데이터 제어수단이 데이터 처리수단으로부터 다음 독출 요구를 수신하면, 상기와 동일하게, 다음 독출 신호를 반도체 스토리지 장치(1C)에 전송한다(S200). 그리고 메인 콘트롤러(12)는, 그 독출 신호를 수신하면, 도 9(a)에 나타낸 범위정보(120g)에 의거하여 제 2 기억영역(132b)로부터 독출 데이터를 독출하고, 호스트(2C)에 송신한다.
상기 스텝 S205에서, 독출 영역이 기입 영역을 초과하고 있는 경우에는(S 205 : No), 스텝 S200으로 돌아가지 않고, 기입 영역이 증분(increment) 될 때까지 대기한다.
[제 6 실시형태]
도 11은, 본 발명의 제 6 실시형태에 관계되는 스토리지 시스템의 개략 구성예를 나타낸 블럭도이다. 이 스토리지 시스템(100D)은, 제 1 내지 제 3 호스트I/F부(11A∼11C)를 갖는 반도체 스토리지 장치(1D)에, 3개의 호스트(2D∼2F)가 각각 접속되어 있다.
제 1 호스트(2D)는 반도체 스토리지 장치(1D)에 데이터를 기입하기 위한 기입용 통신부(25)를 구비하고, 기입용 통신부(25)는 반도체 스토리지 장치 (1D)의 제 1 호스트I/F부(11A)에 접속되어 있다. 또한, 제 2 및 제 3 호스트(2E, 2F)는, 반도체 스토리지 장치(1D)의 데이터를 독출하기 위한 독출용 통신부(26A, 26B)를 각각 구비하고, 그들 통신부는 반도체 스토리지 장치(1D)의 제 2 및 제 3 호스트I/F부(11B,11C)에 각각 접속되어 있다. 또한, 스토리지 시스템(1OOD)의 그 외의 구성은, 제 5 실시형태에 관계되는 스토리지 시스템(100C)과 공통이므로, 그 설명을 생략한다.
(제 6 실시형태의 동작)
다음, 제 6 실시형태에 관계되는 스토리지 시스템(10OD)의 동작의 일례를 도 12 및 도 13을 사용하여 설명한다.
우선, 제 1 호스트(2D)가 기입용 통신부(25)를 통해, 제 5 실시형태와 동일하게 생성수단에 의해 생성된 기입 데이터를 기입 데이터와 함께 반도체 스토리지 장치(1D)에 전송한다.
다음, 반도체 스토리지 장치(1D)의 메인 콘트롤러(12)는, 제 1 호스트I/F부(11A)를 통해 기입 신호 및 기입 데이터를 수신하면, 그 기입 데이터를 레지스터(120)에 기억되어 있는 범위정보에 의거하여, 메모리카드(13)에 기억한다.
여기서, 도 12(a)는, 레지스터(120)에 기억되어 있는 범위정보를 나타낸다.
이 범위정보(120h)에는, 제 1 호스트I/F부(11A)에 제 6 기억영역(132f)이 할당되고, 메인 콘트롤러(12)는, 도 12(b)에 나타낸 제 6 기억영역(132f)에 기입 데이터를 기억한다.
다음, 제 1 호스트(2D)가 다음 기입 신호 및 기입 데이터를 반도체 스토리지 장치(1D)에 전송하는 경우에는, 전회(前回) 기입한 분할 기억영역의 다음 분할 기억영역에 기입 데이터가 기입되도록 범위정보를 재기입하는 제어신호를 보낸다. 또한 전회 기입한 분할 기억영역이 제 8 기억영역(132h)인 경우에는, 제 1 호스트(2D)는, 다음 분할 기억영역이 제 1 기억영역(132a)이 되도록 범위정보를 재기입하는 제어신호를 보낸다. 또한, 다음 분할 기억영역에 데이터가 기입되어 있는 경우에는, 제 2 및 제 3 호스트(2E, 2F)가 그 데이터를 독출할 때까지, 제 1 호스트(2D)는 기입 데이터의 송신을 대기한다.
여기서, 도 13(a)는 재기입된 범위정보를 나타낸다. 이 범위정보(120i)에서는, 제 1 호스트l/F부(11A)에 제 7 기억영역(132g)이 할당되고, 메인 콘트롤러(12)는 다음 기입 데이터를 도 13(b)에 나타낸 제 7 기억영역(132g)에 기억한다.
한편, 제 2 및 제 3 호스트(2E, 2F) 중 제 2 호스트(2E)가 독출용 통신부(26A)를 통해 데이터의 독출 신호를 반도체 스토리지 장치(1D)에 보낸 것으로 한다. 또한, 제 3 호스트(2F)가 독출 신호를 보낸 경우에도 같은 동작을 수행한다.
다음, 반도체 스토리지 장치(1D)의 메인 콘트롤러(12)는, 제 2 호스트I/F부(11B)를 통해 독출 신호를 수신하면, 범위정보에 의거하여 제 2 호스트I/F부(11B)에 할당된 분할 기억영역에 해당하는 메모리카드(13)로부터 데이터를 독출한다.
여기서, 도 12(a)에 나타낸 범위정보(120h)에서는, 제 2 호스트I/F부(11B)에 제 1 기억영역(132a)이 할당되고, 메인 콘트롤러(12)는 제 1 기억영역(132a)으로부터 데이터를 독출한다.
다음, 메인 콘트롤러(12)는 그 독출한 데이터를 독출 데이터로하여, 제 2 호스트I/F부(11B)를 통해 제 2 호스트(2E)에 전송한다. 그리고, 제 2 호스트(2E)는, 그 독출 데이터를 독출용 통신부(26A)를 통해 수신한다.
다음, 제 2 호스트(2E)가 다음 독출 신호를 반도체 스토리지 장치(1D)에 전송하는 경우에는, 전회(前回) 독출한 분할 기억영역의 다음 분할 기억영역으로부터 데이터를 독출하도록 범위정보를 재기입하는 제어신호를 반도체 스토리지 장치(1D)에 보낸다.
또한, 전회 독출한 분할 기억영역이 제 8 기억영역(132h)인 경우에는, 제 2 호스트(2E)는 다음 분할 기억영역이 제 1 기억영역(132a)이 되도록 범위정보를 재기입하는 제어신호를 보낸다.
또한, 다음 분할 기억영역에 데이터가 기입되어 있지 않은 경우에는, 제 1 호스트(2D)가 데이터를 기입할 때까지, 제 2 호스트(2E)는 독출 신호의 송신을 대기한다. 또한, 제 2 호스트(2E)는 양 호스트 사이에서 다음 분할 기억영역이 중복되지 않도록 독출 영역을 제어한다.
여기서, 도 13(a)에 나타낸 범위정보(120i)에서는, 제 2 호스트I/F부(11A)에 제 7 기억영역(132g)이 할당되고, 메인 콘트롤러(12)는 다음 독출 데이터를 도 13(b)에 나타낸 제 3 기억영역(132c)으로부터 독출한다.
[제 7 실시형태]
도 14는, 본 발명의 제 7 실시형태에 관계되는 스토리지 시스템의 개략 구성예를 나타낸 블럭도이다. 이 스토리지 시스템(10OE)은 제 1 내지 제 4 호스트I/F 부(11A∼11D)를 갖는 반도체 스토리지 장치(1E)에, 기입용 통신부(25A∼25C)를 갖는 제 1 내지 제 3 호스트(2D∼2F)와, 독출용 통신부(26)를 제 4 호스트(2G)와 합한, 총 4개의 호스트가 각각 접속되어 있다. 또한, 스토리지 시스템(10OE)의 그 외의 구성은 제 6 실시형태에 관계되는 스토리지 시스템(10OD)과 공통이므로 그 설명을 생략한다.
(제 7 실시형태의 동작)
다음, 제 7 실시형태에 관계되는 스토리지 시스템(10OE)의 동작의 일례를 도 15 및 도 16을 사용하여 설명한다.
우선, 제 1 내지 제 3 호스트(2D∼2F)가 기입용 통신부(25A∼25B)를 통해, 기입 데이터를 기입 신호와 함께 반도체 스토리지 장치(1D)에 전송한다.
다음, 반도체 스토리지 장치(1E)의 메인 콘트롤러(12)는, 제 1 내지 제 3 호스트I/F부(11A∼11C)를 통해 기입 신호 및 기입 데이터를 수신하면, 그 기입 데이터를 레지스터(120)에 기억되어 있는 범위정보에 의거하여 메모리카드(13)에 기억한다. 즉, 도 15(a)가 나타내는 범위정보(120j)에 의거하여 메인 콘트롤러(12)는, 도 15(b)에 나타낸 제 4 내지 제 6 기억영역(132d∼132f)에 기입 데이터를 각각 기억한다.
다음, 제 1 내지 제 3 호스트(2D∼2F)는, 제 6 실시형태의 동작과 동일하게, 전회(前回) 기입한 분할 기억영역의 다음 분할 기억영역에 기입 영역을 재기입하고, 전회 기입한 분할 기억영역이 제 8 기억영역(132h)인 경우에는, 제 1 기억영역(132a)을 기입 영역으로 하는 제어신호를 반도체 스토리지 장치(1E)에 보낸다. 또한, 다음 기입 영역에 데이터가 기입되어 있는 경우에는, 제 4 호스트(2G)가 그 데이터를 독출할 때까지 대기한다. 또한, 제 1 내지 제 3 호스트(2D∼2F)는, 3개의 호스트 사이에서 다음 분할 기억영역이 중복되지 않도록 기입 영역을 제어한다.
여기서, 도 16(a)는 재기입되는 범위정보를 나타낸다. 이 범위정보(120k)에서는, 제 1 내지 제 3 호스트I/F부(11A∼11C)에 대한 기입 영역이 제 7 기억영역(132g), 제 8 기억영역(132h), 제 1 기억영역 (132a)에 각각 할당되어 있다. 따라서, 메인 콘트롤러(12)는 제 1 내지 제 3 호스트(2D∼2F)로부터 전송된 다음 기입 데이터를 도 16(b)에 나타낸 제 7 기억영역(132g), 제 8 기억영역(132h), 제 1 기억영역(132a)에 각각 기억한다.
한편, 제 4 호스트(2G)가 독출용 통신부(26)를 통해 데이터의 독출 신호를 반도체 스토리지 장치(1D)에 전송한 경우에는, 제 6 실시형태의 동작과 동일하게,범위정보에 의거하여 데이터의 독출을 행한다.
[제 8 실시형태]
도 17은, 본 발명의 제 8 실시형태에 관계되는 스토리지 시스템의 개략 구성예를 나타낸 블럭도다. 이 스토리지 시스템(10OF)은 제 1 및 제 2 호스트I/F부(11A, 11B)를 갖는 반도체 스토리지 장치(1F)에, 기입용 통신부(25)를 구비한 제 1 호스트(2D)와 독출용 통신부(26)를 구비한 제 2 호스트(2E)가 각각 접속되어 있다. 또한, 호스트의 갯수는, 2개로 한정되지 않고, 1개 또는 3개 이상이라도 좋다.
(제 8 실시형태의 동작)
다음, 제 8 실시형태에 관계되는 스토리지 시스템(10OF)의 동작의 일례를 도 18을 사용하여 설명한다. 우선, 제 1 호스트(2D)가 기입용 통신부(25)를 통해 기입 요구(데이터세트 신호)와 함께 기입 데이터를 반도체 스토리지 장치(1F)에 전송하는 것으로 한다.
다음, 반도체 스토리지 장치(1F)의 메인 콘트롤러(12)는, 제 1 호스트I/F부(11A)를 통해 기입 데이터를 수신하면, 범위정보에 의거하여 그 기입 데이터를 복수의 메모리카드(13)로 이루어진 기억영역 전체에 기억한다.
여기서, 도 18(a)는 범위정보와 기억영역을 나타낸다. 이 범위정보(120m)에서는, 제 1 호스트1/F부(11A)에 기억영역 전체가 할당되고, 메인 콘트롤러(12)는, 도 18(b)에 나타낸 바와 같이, 데이터 1로부터 데이터 8까지의 기입 데이터를 기억영역 전체에 기억한다.
다음, 제 2 호스트(2E)가 독출용 통신부(26)를 통해 데이터의 독출 신호를 반도체 스토리지 장치(1F)에 보낸다.
다음, 반도체 스토리지 장치(1F)의 메인 콘트롤러(12)는, 제 2 호스트I/F부(11B)를 통해 그 독출 신호를 수신하면, 제 2 호스트I/F부(11B)에 할당된 분할 기억영역에 해당하는 메모리카드(13)로부터 데이터를 독출한다. 즉, 범위정보(120m)에서는, 제 2 호스트I/F부(11B)에 제 1 기억영역(132a)이 할당되어 있기 때문에, 메인 콘트롤러(12)는 제 1 기억영역(132a)으로부터 데이터를 독출한다.
다음, 메인 콘트롤러(12)는, 그 독출한 데이터를 독출 데이터로하여, 제 2 호스트I/F부(11B)를 통해 제 2 호스트(2E)에 전송한다. 그리고, 제 2 호스트(2E)는 그 독출 데이터를 독출용 통신부(26)를 통해 수신한다.
다음, 제 2 호스트(2E)는 전회 독출한 분할 기억영역의 다음 분할 기억영역으로부터 데이터를 독출하도록, 범위정보를 재기입하는 시프트 신호(shift signal)를 보낸다. 다음, 메인 콘트롤러(12)는, 그 시프트 신호를 수신하면, 제 2 호스트I/F부(11B)에 대응하는 범위정보를 재기입한다.
여기서, 도 18(d)는, 재기입된 범위정보를 나타낸다. 이 범위정보(120n)에서는, 제 1 기억영역(132a)의 다음 분할 기억영역으로서 제 2 기억영역(132b)이 제 2 호스트I/F부(11B)에 할당되어 있다.
다음, 반도체 스토리지 장치(1F)의 메인 콘트롤러(12)는, 제 2 호스트I/F부(11B)를 통해 다음 독출 신호를 수신하면, 범위정보(120n)에 의거하여, 도 18(d)에 나타낸 바와 같이 제 2 기억영역(132b)으로부터 데이터를 독출한다. 또한, 시프트 신호와 독출 신호는 동시에 송신되어도 좋고, 하나의 신호에서 양쪽신호를 겸한 것이라도 좋다.
다음, 메인 콘트롤러(12)는, 제 8 기억영역(132h)까지 순차적으로 데이터를 독출하면, 다음 독출 영역을 제 1 기억영역(132a)으로 재기입한다. 그리고, 제 2 호스트(2E)는, 제 1 호스트(2D)가 다음 데이터를 기억영역 전체에 기입할 때까지 대기한다.
다음, 제 1 호스트(2D)가 다음 데이터를 기억영역 전체에 기입하면, 제 2 호스트(2E)는, 동일하게, 제 1 기억영역(132a)으로부터 순차적으로 데이터를 독출한다.
[다른 실시형태]
또한, 본 발명은 상기 각 실시형태에 한정되지 않고, 본 발명의 취지를 일탈하지 않는 범위 내에서 여러가지 변형이 가능하다. 예를 들면, 제 2 및 제 4 실시형태에서는, 반도체 스토리지 장치의 메인 콘트롤러(12)가 제 1 및 제 2 호스트(2A, 2B)로부터 교환준비 완료신호를 수신하면, 제 1 및 제 2 호스트I/F부(11A, 11B)에 할당된 기억영역을 교환하도록 레지스터(120)의 범위정보를 재기입하였지만, 제 1 및 제 2 호스트(2A 2B)의 제어부(20A, 20B)가 레지스터(120)에 기억된 범위정보에 억세스하고, 기억영역을 교환하도록 범위정보를 재기입해도 좋다.
또한, 본 발명의 취지를 일탈하지 않는 범위 내에서 상기 각 실시형태의 구성요소를 임의로 조합시킬 수 있다.
도 1은, 본 발명의 제 1 실시형태에 관계되는 스토리지 시스템의 개략 구성예를 나타낸 블럭도.
도 2는, 본 발명의 제 2 실시형태에 관계되는 스토리지 시스템의 개략 구성예를 나타낸 블럭도.
도 3은, 본 발명의 제 5 실시형태에 관계되는 스토리지 시스템의 범위정보 및 기억영역의 일례를 나타내고, 도 3(a)는 기억영역을 2분할한 경우, 도 3(b)는 기억영역에 미사용 영역(블랭크)을 만든 경우, 도 3(c)는 중복하는 기억영역을 만든 경우를 각각 나타낸 도면.
도 4는, 본 발명의 제 2 실시형태에 관계되는 스토리지 시스템의 범위정보 및 기억영역의 일례를 나타내고, 도 4(a)는 스토리지 시스템이 정상동작하고 있는 경우, 도 4(b)는 기억영역을 교환한 경우를 각각 나타낸 도면.
도 5는, 본 발명의 제 3 실시형태에 관계되는 제 1 및 제 2 호스트의 표시부에 표시되는 영역설정 화면의 일례를 나타낸 도면.
도 6은, 본 발명의 제 4 실시형태에 관계되는 스토리지 시스템의 개략 구성예를 나타낸 블럭도.
도 7은, 본 발명의 제 5 실시형태에 관계되는 스토리지 시스템의 개략 구성예를 나타낸 블럭도.
도 8은, 본 발명의 제 5 실시형태에 관계되는 스토리지 시스템의 범위정보 및 기억영역의 일례를 나타내고, 도 8(a)는 범위정보를, 도 8(b)는 기억영역을, 도 8(c)는 링 모양으로 본 기억영역을 각각 나타낸 도면.
도 9는, 본 발명의 제 5 실시형태에 관계되는 스토리지 시스템의 범위정보 및 기억영역의 일례를 나타내고, 도 9(a)는 재기입된 범위정보를, 도 9(b)는 기억영역을, 도 9(c)는 링 모양으로 본 기억영역을 각각 나타낸 도면.
도 10은, 제 5 실시형태에 관계되는 스토리지 시스템 동작의 일례를 나타낸 순서도.
도 11은, 본 발명의 제 6 실시형태에 관계되는 스토리지 시스템의 개략 구성예를 나타낸 블럭도.
도 12는, 본 발명의 제 6 실시형태에 관계되는 스토리지 시스템의 범위정보 및 기억영역의 일례를 나타내고, 도 12(a)는 범위정보를, 도 12(b)는 기억영역을, 도 12(c)는 링 모양으로 본 기억영역을 각각 나타낸 도면.
도 13은, 본 발명의 제 6 실시형태에 관계되는 스토리지 시스템의 범위정보 및 기억영역의 일례를 나타내고, 도 13(a)는 재기입된 범위정보를, 도 1 3(b)는 기억영역을, 도 13(c)는 링 모양으로 본 기억영역을 각각 나타낸 도면.
도 14는, 본 발명의 제 7 실시형태에 관계되는 스토리지 시스템의 개략 구성예를 나타낸 블럭도.
도 15는, 본 발명의 제 7 실시형태에 관계되는 스토리지 시스템의 범위정보 및 기억영역의 일례를 나타내고, 도 15(a)는 범위정보를, 도 15(b)는 기억영역을, 도 15(c)는 링 모양으로 본 기억영역을 각각 나타낸 도면.
도 16은, 본 발명의 제 7 실시형태에 관계되는 스토리지 시스템의 범위정보 및 기억영역의 일례를 나타내고, 도 16(a)는 재기입된 범위정보를, 도 16(b)는 기억영역을, 도 16(c)는 링 모양으로 본 기억영역을 각각 나타낸 도면.
도 17은, 본 발명의 제 8 실시형태에 관계되는 스토리지 시스템의 개략 구성예를 나타낸 블럭도.
도 18은, 본 발명의 제 8 실시형태에 관계되는 스토리지 시스템의 범위정보 및 기억영역을 나타낸 도면.
< 도면의 주요 부분에 대한 부호의 설명 >
1: 스토리지 장치 1A∼1E: 반도체 스토리지 장치
2A∼2G: 호스트 11A, 11B: 호스트I/F부
12: 메인 콘트롤러 13: 메모리카드
13a∼13k, l3m, 13n, 13p, 13q: 기억영역 20A∼20C: 제어부
21A, 21B: 통신부 22A, 22B: 기억부
23A, 23B: 입력부 24A, 24B: 표시부
25, 25A∼25C: 기입용 통신부 26, 26A, 26B: 독출용 통신부
1OO, 1OOA∼100E: 스토리지 시스템 1O1A, lO1B: 데이터 입출력부
102: 제 1 제어부 102a: 범위정보 기억부
103: 데이터 기억부 104A, 104B: 제 2 제어부
11OA, 11OB: 에러 검출부 120: 레지스터(register)
120a∼120k, 120m, 120n, 120p, 120q: 범위정보
130: 메모리 콘트롤러 131: 반도체 메모리
220: 영역설정 프로그램 221: 제어프로그램
240: 영역설정 화면 241A∼C: 표시 커맨드
242: 설정 커맨드 243: 교환 커맨드

Claims (5)

  1. 데이터가 입출력되는 복수의 데이터 입출력부와,
    상기 복수의 데이터 입출력부를 통해 입출력되는 상기 데이터를 기억하는 데이터 기억부와,
    상기 데이터 기억부의 기억영역을 상기 복수의 데이터 입출력부에 각각 할당한 범위를 나타내는 범위정보를 기억하는 범위정보 기억부와,
    상기 범위정보 기억부에 기억된 상기 범위정보에 의거하여 상기 데이터 기억부에 대하여 상기 데이터의 독출-기입(read and write) 제어를 행하는 동시에, 상기 범위정보의 재기입 원인을 나타내는 신호가 상기 데이터 입출력부로부터 입력되었을 때, 상기 범위정보 기억부가 기억하는 상기 범위정보를 미리 정해진 범위정보로 재기입하는 메인 콘트롤러와,
    상기 복수의 데이터 입출력부에 대응해서 설치되고, 상기 복수의 데이터 입출력부와의 사이에서 데이터의 입출력을 행하는 동시에, 상기 범위정보의 재기입 원인이 발생한 경우에 상기 범위정보의 재기입 원인을 나타내는 신호를 상기 데이터 입출력부에 입력하는 복수의 호스트를 포함하는 스토리지 시스템.
  2. 제 1 항에 있어서,
    상기 호스트는, 상기 호스트와 상기 데이터 입출력부와의 사이에서의 데이터의 입출력 상에서 하드웨어 장해를 검출했을 때, 장해통지신호를 상기 범위정보의 재기입 원인을 나타내는 신호로서 입력하고,
    상기 메인 콘트롤러는, 상기 장해통지신호가 상기 데이터 입출력부로부터 입력 되었을 때, 그 데이터 입출력부에 할당된 상기 기억영역이 상기 장해통지신호를 입력하지 않은 상기 데이터 입출력부에 할당되도록, 상기 범위정보를 재기입하는 것을 특징으로 하는 스토리지 시스템.
  3. 제 1 항에 있어서,
    상기 데이터 기억부는, 상기 기억영역을 복수로 분할한 복수의 분할 기억영역을 구비하고,
    상기 호스트는, 상기 분할 기억영역에 대하여 상기 데이터의 입출력을 행할 때, 상기 데이터의 선입-선출(first-in and first-out)을 제어하기 위한 선입-선출 제어신호를 상기 범위정보의 재기입 원인을 나타내는 신호로서 입력하고,
    상기 메인 콘트롤러는, 상기 선입-선출 제어신호가 입력되었을 때, 상기 복수의 분할 기억영역 중 하나의 분할 기억영역이 상기 데이터 입출력부에 할당되도록 상기 범위정보를 재기입하여, 상기 분할 기억영역에 대하여 상기 데이터의 독출-기입 제어를 행하는 것을 특징으로 하는 스토리지 시스템.
  4. 제 1 항에 있어서,
    상기 데이터 기억부는 상기 기억영역을 복수로 분할한 복수의 분할 기억영역을 구비하고,
    상기 호스트는 상기 기억영역 전체에 대하여 상기 데이터의 입출력을 행할 때 상기 데이터의 입출력을 지시하는 데이터세트 신호(data set signal) 및 상기 데이터를 복수로 분할한 분할 데이터를 순차적으로 입출력하도록 지시하는 시프트 신호(shift signal)를 상기 범위정보의 재기입 원인을 나타내는 신호로서 입력하고,
    상기 메인 콘트롤러는, 상기 데이터세트 신호가 입력되었을 때 상기 기억영역 전체가 상기 데이터 입출력부에 할당되도록 상기 범위정보를 재기입하고, 상기 기억영역 전체에 대하여 상기 독출-기입 제어를 행하고, 상기 시프트 신호가 입력되었을 때 상기 복수의 분할 기억영역 중 하나의 분할 기억영역이 상기 데이터 입출력부에 할당되도록 상기 범위정보를 재기입하여, 상기 분할 기억영역에 대하여 상기 분할 데이터의 독출-기입 제어를 행하는 것을 특징으로 하는 스토리지 시스템.
  5. 데이터가 입출력되는 복수의 데이터 입출력부와,
    상기 복수의 데이터 입출력부를 통해 입출력되는 상기 데이터를 기억하는 데이터 기억부와,
    상기 데이터 기억부의 기억영역을 상기 복수의 데이터 입출력부로 각각 할당한 범위를 나타내는 범위정보를 기억하는 범위정보 기억부와,
    상기 범위정보 기억부에 기억된 상기 범위정보에 의거하여 상기 데이터 기억부에 대하여 상기 데이터의 독출-기입 제어를 행하는 동시에, 상기 범위정보의 재기입 원인을 나타내는 신호가 상기 데이터 입출력부로부터 입력되었을 때, 상기 범위정보 기억부가 기억하는 상기 범위정보를 미리 정해진 범위정보로 재기입하는 메인 콘트롤러를 포함하는 스토리지 장치.
KR1020070133258A 2007-05-14 2007-12-18 스토리지 시스템 및 스토리지 장치 KR101093593B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JPJP-P-2007-00128326 2007-05-14
JP2007128326A JP5045229B2 (ja) 2007-05-14 2007-05-14 ストレージシステム及びストレージ装置

Publications (2)

Publication Number Publication Date
KR20080100754A KR20080100754A (ko) 2008-11-19
KR101093593B1 true KR101093593B1 (ko) 2011-12-15

Family

ID=40028674

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020070133258A KR101093593B1 (ko) 2007-05-14 2007-12-18 스토리지 시스템 및 스토리지 장치

Country Status (4)

Country Link
US (1) US20080288674A1 (ko)
JP (1) JP5045229B2 (ko)
KR (1) KR101093593B1 (ko)
CN (1) CN101308474B (ko)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5269625B2 (ja) * 2009-01-14 2013-08-21 株式会社東芝 インタフェース制御装置
JP6196143B2 (ja) * 2013-12-13 2017-09-13 株式会社東芝 情報処理装置、情報処理方法およびプログラム
WO2015162660A1 (ja) * 2014-04-21 2015-10-29 株式会社日立製作所 計算機システム
WO2015194005A1 (ja) 2014-06-19 2015-12-23 株式会社日立製作所 ストレージ装置およびインタフェース装置
JP6338732B1 (ja) * 2017-04-21 2018-06-06 三菱電機株式会社 電子制御装置

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6629162B1 (en) 2000-06-08 2003-09-30 International Business Machines Corporation System, method, and product in a logically partitioned system for prohibiting I/O adapters from accessing memory assigned to other partitions during DMA

Family Cites Families (28)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4777595A (en) * 1982-05-07 1988-10-11 Digital Equipment Corporation Apparatus for transferring blocks of information from one node to a second node in a computer network
JPH06342398A (ja) * 1993-06-01 1994-12-13 Fuoratsukusu:Kk 入出力用メモリ空間の割り付け方法及びその装置
US6006258A (en) * 1997-09-12 1999-12-21 Sun Microsystems, Inc. Source address directed message delivery
JP3882459B2 (ja) * 1999-04-07 2007-02-14 ソニー株式会社 メモリ装置、データ処理装置、データ処理システムおよびデータ処理方法
US6847410B1 (en) * 1999-06-21 2005-01-25 Infineon Technologies Ag Picture data memory device with picture data input channels and picture data output channels
US7343469B1 (en) * 2000-09-21 2008-03-11 Intel Corporation Remapping I/O device addresses into high memory using GART
JP4187403B2 (ja) * 2000-12-20 2008-11-26 インターナショナル・ビジネス・マシーンズ・コーポレーション データ記録システム、データ記録方法およびネットワークシステム
US7016299B2 (en) * 2001-07-27 2006-03-21 International Business Machines Corporation Network node failover using path rerouting by manager component or switch port remapping
JP2003317377A (ja) * 2002-04-15 2003-11-07 Sharp Corp 記録装置
JP2004062793A (ja) * 2002-07-31 2004-02-26 I-O Data Device Inc 記憶媒体結合装置
JP2004133881A (ja) * 2002-08-14 2004-04-30 Ricoh Co Ltd カード型メモリのインターフェイス回路、その回路を搭載したasic、およびそのasicを搭載した画像形成装置
JP4160808B2 (ja) * 2002-09-18 2008-10-08 高圧ガス工業株式会社 メモリのリード/ライト制御回路、無接点メモリカード、リード/ライト装置及び無接点メモリカードのリード/ライトシステム
JP3938124B2 (ja) * 2002-11-20 2007-06-27 ソニー株式会社 データ検索装置
JP2004192567A (ja) * 2002-12-13 2004-07-08 I-O Data Device Inc データ管理装置
US6941396B1 (en) * 2003-02-19 2005-09-06 Istor Networks, Inc. Storage controller redundancy using bi-directional reflective memory channel
US7111147B1 (en) * 2003-03-21 2006-09-19 Network Appliance, Inc. Location-independent RAID group virtual block management
GB0308264D0 (en) * 2003-04-10 2003-05-14 Ibm Recovery from failures within data processing systems
US7225293B2 (en) * 2003-06-16 2007-05-29 Hitachi Global Storage Technologies Netherlands B.V. Method, system, and program for executing input/output requests
JP4433372B2 (ja) * 2003-06-18 2010-03-17 株式会社日立製作所 データアクセスシステム及び方法
JP2005084907A (ja) * 2003-09-08 2005-03-31 Sony Corp メモリ帯域制御装置
US7200687B2 (en) * 2003-09-25 2007-04-03 International Business Machines Coporation Location-based non-uniform allocation of memory resources in memory mapped input/output fabric
US7574529B2 (en) * 2004-06-22 2009-08-11 International Business Machines Corporation Addressing logical subsystems in a data storage system
JP2006146476A (ja) * 2004-11-18 2006-06-08 Hitachi Ltd ストレージシステム及びストレージシステムのデータ移行方法
JP4903415B2 (ja) * 2005-10-18 2012-03-28 株式会社日立製作所 記憶制御システム及び記憶制御方法
US7697554B1 (en) * 2005-12-27 2010-04-13 Emc Corporation On-line data migration of a logical/virtual storage array by replacing virtual names
US7509441B1 (en) * 2006-06-30 2009-03-24 Siliconsystems, Inc. Systems and methods for segmenting and protecting a storage subsystem
US7930481B1 (en) * 2006-12-18 2011-04-19 Symantec Operating Corporation Controlling cached write operations to storage arrays
US7694099B2 (en) * 2007-01-16 2010-04-06 Advanced Risc Mach Ltd Memory controller having an interface for providing a connection to a plurality of memory devices

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6629162B1 (en) 2000-06-08 2003-09-30 International Business Machines Corporation System, method, and product in a logically partitioned system for prohibiting I/O adapters from accessing memory assigned to other partitions during DMA

Also Published As

Publication number Publication date
CN101308474A (zh) 2008-11-19
KR20080100754A (ko) 2008-11-19
JP2008282345A (ja) 2008-11-20
US20080288674A1 (en) 2008-11-20
CN101308474B (zh) 2012-04-25
JP5045229B2 (ja) 2012-10-10

Similar Documents

Publication Publication Date Title
US5499346A (en) Bus-to-bus bridge for a multiple bus information handling system that optimizes data transfers between a system bus and a peripheral bus
CN103198450B (zh) 图像形成装置
KR100440610B1 (ko) 비디오디스플레이장치
KR101093593B1 (ko) 스토리지 시스템 및 스토리지 장치
KR20120064462A (ko) 메모리 컨트롤러, 이의 오류정정 방법, 및 이를 포함하는 메모리 시스템
EP1739565A1 (en) Storage system using flash memory
WO2006038717B1 (en) External data interface in a computer architecture for broadband networks
KR100742849B1 (ko) 데이타 기억 장치, 데이타 처리 시스템, 데이타 처리 방법 및 데이타 처리 장치
CN102985914A (zh) 通过端口共享硬件对存储设备的带外访问
CN103955441A (zh) 一种设备管理系统、方法及一种io扩展接口
CN101405700B (zh) 错误管理拓扑结构
EP2216720B1 (en) Parameter copying method and parameter copying device
US8402199B2 (en) Memory management system and method thereof
EP2317439B1 (en) Error Detection
US8266417B2 (en) Device having shared memory and method for transferring code data
KR20210093531A (ko) 응용 프로세서와 데이터를 제공하는 데이터 저장 장치를 포함하는 시스템
CN101777030B (zh) 数据传输系统的验证装置和方法
TWI394040B (zh) Host, memory device, and host access to the memory device
CN106406745A (zh) 根据目录信息维护Cache数据一致性的方法及装置
JP4127307B2 (ja) データ記憶装置、データ処理システム、データ処理方法及びデータ処理装置
JPS6086642A (ja) メモリ制御情報設定方式
CN105893277A (zh) 数据处理方法及数据处理装置
KR100526547B1 (ko) 듀얼 칩을 구비하는 단말기에서 nand 플래쉬 메모리관리방법
CN101551802B (zh) 用于一管理系统的文件存取方法
EP2163990A1 (en) Memory management system and method thereof

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20141120

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20151118

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20161123

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20171114

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20181121

Year of fee payment: 8