CN101405700B - 错误管理拓扑结构 - Google Patents
错误管理拓扑结构 Download PDFInfo
- Publication number
- CN101405700B CN101405700B CN200780009846.XA CN200780009846A CN101405700B CN 101405700 B CN101405700 B CN 101405700B CN 200780009846 A CN200780009846 A CN 200780009846A CN 101405700 B CN101405700 B CN 101405700B
- Authority
- CN
- China
- Prior art keywords
- data
- piecemeal
- embedding
- remote system
- write
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/0703—Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
- G06F11/0793—Remedial or corrective actions
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/0703—Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
- G06F11/0706—Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment
- G06F11/0712—Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment in a virtual computing platform, e.g. logically partitioned systems
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/0703—Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
- G06F11/0706—Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment
- G06F11/0721—Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment within a central processing unit [CPU]
- G06F11/0724—Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment within a central processing unit [CPU] in a multiprocessor or a multi-core unit
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/0703—Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
- G06F11/0706—Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment
- G06F11/0727—Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment in a storage system, e.g. in a DASD or network based storage system
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/14—Error detection or correction of the data by redundancy in operation
- G06F11/1402—Saving, restoring, recovering or retrying
- G06F11/1415—Saving, restoring, recovering or retrying at system level
- G06F11/1435—Saving, restoring, recovering or retrying at system level using file system or storage system metadata
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/18—Error detection or correction; Testing, e.g. of drop-outs
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/18—Error detection or correction; Testing, e.g. of drop-outs
- G11B20/1883—Methods for assignment of alternate areas for defective areas
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B2220/00—Record carriers by type
- G11B2220/20—Disc-shaped record carriers
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B2220/00—Record carriers by type
- G11B2220/20—Disc-shaped record carriers
- G11B2220/25—Disc-shaped record carriers characterised in that the disc is based on a specific recording technology
- G11B2220/2508—Magnetic discs
- G11B2220/2516—Hard disks
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- Quality & Reliability (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Signal Processing (AREA)
- Library & Information Science (AREA)
- Mathematical Physics (AREA)
- Information Retrieval, Db Structures And Fs Structures Therefor (AREA)
- Techniques For Improving Reliability Of Storages (AREA)
- Storage Device Security (AREA)
Abstract
根据一个实施例的一种方法可包括将多个处理器核心分为包括至少一个能够运行操作系统的处理器核心的主分块以及包括至少一个不同处理器核心的嵌入分块。这个实施例的嵌入分块可能能够执行以下操作:接收将数据写入目标存储设备的写请求;与耦合到嵌入分块的远程系统进行通信并将对应于所述写请求的数据重新映射到远程系统;检测尝试将数据写入存储设备时的错误,留下定向到目标存储设备的未提交数据;以及与所述远程系统进行通信以便检索与所述写请求相对应的未提交数据,并将未提交数据写入目标存储设备。这个实施例的嵌入分块还可能能够至少部分与运行于所述主分块上的所述操作系统无关地执行这些操作。
Description
技术领域
本公开涉及错误管理拓扑结构。
背景技术
一种常规计算机系统可包括运行一个或多个操作系统和应用程序的主处理器,并且可能能够对目标存储系统读取和写入事务。在常规计算机系统中,对目标存储设备的写事务可能遇到错误。常规系统不能根据系统策略信息来解决写错误。另外,主机系统可包括系统存储器,并且主机系统可能遇到关键性错误。常规系统不能解决关键性错误以便检索系统存储器的内容。
发明内容
根据第一实施例,本发明提供了一种用于管理目标存储设备上的错误的设备,包括:
包括具有多处理器核心的处理器的集成电路IC,所述IC具有包括能够运行操作系统的至少一个处理器核心的主分块以及包括至少一个不同处理器核心的嵌入分块,所述嵌入分块包括:
接收将数据写入目标存储设备的写请求的部件;
与耦合到所述嵌入分块的远程系统进行通信,并且将对应于所述写请求的数据重新映射到所述远程系统的部件;
检测尝试将数据写入所述存储设备时的错误,留下定向到所述目标存储设备的未提交数据的部件;以及
与所述远程系统进行通信以便检索与所述写请求相对应的所述未提交数据,并且将所述未提交数据写入所述目标存储设备的部件;
所述嵌入分块的各个部件还能够至少部分与运行于所述主分块上的所述操作系统无关地执行操作。
根据第二实施例,本发明提供了一种用于管理目标存储设备上的错误的系统,包括:
包括多个核心处理器的集成电路IC,所述IC具有包括能够运行操作系统的至少一个核心处理器的主分块以及包括至少一个不同核心处理器的嵌入分块,并且带外OOB网络接口卡能够与总线耦合,所述嵌入分块包括:
接收将数据写入目标存储设备的写请求的部件;
经由所述OOB网络接口卡与耦合到所述嵌入分块的远程系统进行通信,并且将对应于所述写请求的数据重新映射到所述远程系统的部件;
检测尝试将数据写入所述存储设备时的错误,留下定向到所述目标存储设备的未提交数据的部件;以及
经由所述OOB网络接口卡与所述远程系统进行通信以便检索与所述写请求相对应的所述未提交数据,并且将所述未提交数据写入所述目标存储设备的部件;
所述嵌入分块的各个部件还能够至少部分与运行于所述主分块上的所述操作系统无关地执行操作。
根据第三实施例,本发明提供了一种用于管理目标存储设备上的错误的系统,包括:
将多核心处理器分为包括能够运行操作系统的至少一个处理器核心的主分块以及包括至少一个不同处理器核心的嵌入分块的部件,所述嵌入分块包括:
接收将数据写入目标存储设备的写请求的部件;
与耦合到所述嵌入分块的远程系统进行通信,并且将对应于所述写请求的数据重新映射到所述远程系统的部件;
检测尝试将数据写入所述存储设备时的错误,留下定向到所述目标存储设备的未提交数据的部件;以及
与所述远程系统进行通信以便检索与所述写请求相对应的所述未提交数据,并且将所述未提交数据写入所述目标存储设备的部件;
所述嵌入分块还能够至少部分与运行于所述主分块上的操作系统无关地执行所述操作。
根据第四实施例,本发明提供了一种用于管理目标存储设备上的错误的方法,包括:
将多核心处理器分为包括能够运行操作系统的至少一个处理器核心的主分块以及包括至少一个不同处理器核心的嵌入分块,所述嵌入分块能够执行以下操作:
接收将数据写入目标存储设备的写请求;
与耦合到所述嵌入分块的远程系统进行通信,并且将对应于所述写请求的数据重新映射到所述远程系统;
检测尝试将数据写入所述存储设备时的错误,留下定向到所述目标存储设备的未提交数据;以及
与所述远程系统进行通信以便检索与所述写请求相对应的所述未提交数据,并且将所述未提交数据写入所述目标存储设备;
所述嵌入分块还能够至少部分与运行于所述主分块上的所述操作系统无关地执行所述操作。
附图说明
通过以下详细描述并参照附图,要求权益的主题的实施例的特征和优点会变得显而易见,附图中,相似的标号表示相似的部件,以及其中:
图1是示出系统实施例的简图;
图2是示出根据一个实施例的平台管理控制器的简图;
图3是示出另一个系统实施例的简图;
图4是示出根据一个实施例的示范操作的简图;
图5是示出另一个系统实施例的简图;
图6是示出根据另一个实施例的示范操作的简图;
图7是示出另一个系统实施例的简图;
图8是示出根据另一个实施例的示范操作的简图;
图9是示出另一个系统实施例的简图;
图10示出要求权益的主题的另一个系统实施例;
图11是示出根据另一个实施例的示范操作的简图;以及
图12是示出根据另一个实施例的示范操作的简图。
虽然以下详细描述将参照说明性实施例来进行,但是,本领域的技术人员会清楚地知道它们的许多备选、修改和变更。因此,要求权益的主题要广义地看待,并且仅如所附权利要求书中所阐明的来定义。
具体实施方式
图1示出要求权益的主题的一系统实施例100。系统100一般可包括主处理器112、第一总线122、第二总线126、用户接口系统116、芯片组114、系统存储器121、平台管理控制器电路110和闪存106。这个实施例还可包括存储设备118。存储设备118可包括例如磁、光和/或半导体介质,例如硬盘设备。主处理器112可包括本领域已知的任何种类的处理器,例如可向本主题申请的受让人购买的IntelPentiumIV处理器。总线122、126可包括传递数据和命令的各种总线类型。例如,总线122可符合可从PCI特别兴趣小组(美国,俄勒冈州,波特兰)得到的外设部件互连(PCI)ExpressTM基础规范修订版1.0(2002年7月22日发表)(以下称作“PCI ExpressTM总线”)。总线126可包括符合串行外设接口(SPI)规范的总线(以下称作“SPI总线”)。处理器112、系统存储器121、芯片组114、总线112和126、闪存106、平台管理控制器电路110可包含在单个电路板、如主板132中,并且这些组件可共同或单独形成主机系统。
用户接口116可包括供人类用户输入命令和/或数据以及监视系统的各种设备,例如键盘、指点设备和视频显示器。芯片组114可包括主桥/集线器系统(未示出),它将处理器112、系统存储器121、用户接口系统116、存储设备118、平台管理控制器电路110相互耦合以及与总线122耦合。芯片组114还可能能够将闪存106、主处理器112、系统存储器121、平台管理控制器电路110相互耦合以及与总线126耦合。芯片组114可包括集成电路芯片,例如从可向本主题申请的受让人购买的集成电路芯片组中选择的芯片(例如图形存储器和I/O控制器集线器芯片组),但作为附加或备选的方案,可使用其它集成电路芯片。
系统存储器121可包括下列类型的存储器的一种或多种:半导体固件存储器,可编程存储器,非易失性存储器,只读存储器,电可编程存储器,随机存取存储器,闪存(可包括例如“与非”或“或非”类型存储器结构),磁盘存储器,和/或光盘存储器。在这个实施例中,存储器106可包括闪存。作为附加或备选的方案,存储器121和/或106可包括其它和/或将来开发的类型的计算机可读存储器。机器可读固件程序指令可存储在存储器121和/或106中。如下文所述,这些指令可由主处理器112和/或平台管理控制器110来访问和运行。在由主处理器112和/或平台管理控制器110运行时,这些指令可使主处理器112和/或平台管理控制器110执行本文所述的、由主处理器112和/或平台管理控制器110所执行的操作。
除了其它操作,主处理器112还可能能够产生一个或多个输入/输出(I/O)事务来从目标存储设备118读取数据和/或对目标存储设备118写入数据。目标存储设备可包括例如本地存储设备(即,与主机系统100耦合的本地设备)和/或远程存储设备。作为备选或附加的方案,存储设备118可包括一个或多个冗余独立磁盘阵列(RAID)和/或外围设备。主处理器112可响应例如主机系统的引导操作、操作系统(OS)操作和/或应用程序(例如在主机处理器112上运行一个或多个指令的软件应用程序和/或运行于主机系统上的固件指令)而产生这些I/O事务。作为备选或附加的方案,与主机系统132和/或远程应用程序(未示出)耦合的附加设备、如附加卡(未示出)可能能够产生一个或多个输入/输出(I/O)事务来从存储设备118读取数据和/或对存储设备118写入数据。
平台管理控制器电路110可能能够经由总线122来控制对存储设备118的读和/或写访问。本文中的任何实施例中使用的“电路”可包括例如单一或任何组合的硬连线电路、可编程电路、状态机电路和/或存储由可编程电路运行的指令的固件。同样,在本文中的任何实施例中,电路110可体现为一个或多个集成电路和/或形成所述一个或多个集成电路的组成部分。本文中的任何实施例中使用的“集成电路”表示半导体器件和/或微电子器件,例如半导体集成电路芯片。本文将更详细地进行描述,电路110还可能能够发现对存储设备118的写错误,并将数据写重新映射到存储设备118的不同区域。响应读请求,电路110可能能够将数据读请求重定向到存储设备上的所述不同区域,数据由于电路110所执行的重新映射操作而可以驻留在其中。
平台管理控制器电路110还可能能够经由网络124和通信链路125与一个或多个远程系统140进行通信。远程系统140可包括例如远程服务器系统或远程工作站(它们可与主机系统132相似),它们可包括一个或多个存储设备和/或存储阵列(它可包括例如与一个或多个远程系统耦合并由其控制的存储阵列)。在这个实施例中,远程系统140可能能够至少部分存储在存储设备118上存储的数据。下面将更详细地进行描述,平台管理电路110可能能够至少部分根据对存储设备118的读和/或写访问,来控制对一个或多个远程系统140的读和/或写访问。在这个实施例中,例如,电路110还可能能够发现对存储设备118的写错误。电路110还可能能够确定与写错误关联的数据是否位于一个或多个远程系统140上,如果是的话,则创建对于远程系统140上的数据的映射。响应读请求,电路110可能能够从远程系统140检索数据。
平台管理控制器电路110可能能够经由总线122和芯片组114来控制对系统存储器121的读和/或写访问。电路110还可能能够检测至少一个主机系统关键性错误,并读取系统存储器121的内容。本文中的任何实施例中使用的“关键性错误”可包括可能使主处理器112、和/或运行在主处理器上的OS或应用程序、和/或引导指令(可存储在闪存106中)停止按预期执行(可能使计算机系统132不可工作)的条件。电路110还可能能够将系统存储器121的内容写入存储设备118和/或写入一个或多个远程系统140。
平台管理控制器电路110可能能够产生对106和/或存储设备118的带外(OOB)读和/或写操作。OOB读和/或写操作可包括例如与主机系统132中的主处理器运行的OS无关地执行的一个或多个读和/或写操作。
图2是更详细地示出平台管理控制器电路110的简图。在图2中,为了清晰起见省略了图1所示系统100的某些部分(例如电路板132),但是要理解,图2的相似部分可在不背离这个实施例的前提下,通过与图1所示实施例一致的方式或者通过其它系统实现方式来实现。电路110可包括处理器电路204,它可能能够执行本文所述的属于平台电路110的操作。处理器电路204可包括可以与兼容和/或符合“IntelXScaleTM核心开发人员手册”(本主题申请的受让人2000年12月发布)中所述的IntelXScaleTM核心微架构的相应电路。处理器电路204当然可在不背离这个实施例的前提下包括其它类型的处理器核心电路。电路110还可包括存储器210。存储器210可包括例如计算机可读程序指令存储器,它可包含处理器电路204可运行的微码程序指令的相应集合。由处理器电路204运行程序指令的这些相应集合可引起执行本文所述的、由处理器电路204所执行的操作。
存储器210可包括一个或多个平台策略指令,所述指令可定义例如可指示存储设备118的管理的规则或规则集合以及用于对闪存106进行读和/或写访问的策略规则。示范平台策略指令可包括保留部分204的大小、启用或禁用保留部分204的隐藏、启用和/或禁用对闪存106的读和/或写访问、与对闪存106的数据写和/或读事务相关联的优先级规则、和/或其它平台策略指令。处理器电路204可在平台管理控制器电路110的操作期间运行平台策略指令。当然,这些只是示范指令,并且本文中同样考虑到其它平台策略指令。
在这个实施例中,电路110还可包括PCI Express (PCIe)接口电路202,它可允许处理器电路204经由PCIe总线122与芯片组114和/或存储设备118交换命令和数据。电路110还可包括SPI接口电路208,它可允许处理器电路204经由SPI总线126与闪存106交换命令和数据。但是,这个实施例同样考虑与总线接口电路对应的其它总线技术和总线。电路110还可包括网络接口电路206,它可允许处理器电路204经由网络124和通信链路125与一个或多个远程系统交换命令和数据。
网络124可符合或兼容可能能够允许使用传输控制协议/因特网协议(TCP/IP)的通信的以太网通信协议。以太网协议可符合或兼容电气和电子工程师协会(IEEE)发布的标题为“IEEE 802.3标准”的以太网标准(2002年3月发布)和/或这个标准的更后版本。作为备选或附加的方案,网络124可能能够使用X.25通信协议进行通信。X.25通信协议可符合或兼容国际电信联盟-电信标准化部门(ITU-T)颁布的标准。作为备选或附加的方案,网络124可能能够使用帧中继通信协议进行通信。帧中继通信协议可符合或兼容国际电报电话咨询委员会(CCITT)和/或美国国家标准协会(ANSI)颁布的标准。作为备选或附加的方案,网络124可能能够使用异步传输模式(ATM)通信协议进行通信。ATM通信协议可符合或兼容ATM论坛发布的标题为“ATM-MPLS网络互通1.0”(2001年8月发布)的ATM标准和/或这个标准的更后版本。本文当然同样考虑不同的和/或以后开发的通信协议。
图3是示出另一个系统实施例300的简图。在图3中,为了清晰起见省略了图1所示系统100和图2所示平台管理控制器电路110的某些部分(例如电路板132、网络124和远程系统140),但是要理解,图3的相似部分可在不背离这个实施例的前提下,通过与图1和/或图2所示实施例一致的方式或者备选地通过其它系统实现方式来实现。
在这个实施例中,存储设备118可包括数据区域302和保留区域304。数据区域302可包括多个扇区1...n,所述扇区可由主处理器112、电路110和/或芯片组114进行访问以便在所述扇区上读取和/或写入数据的。在这个实施例中,平台管理控制器电路110可能能够控制存储设备118以便对保留区域304进行保留。本文对于存储设备118所使用的“保留区域”可包括存储设备118的一部分,该部分一般可以是控制器电路110可存取的并且可以是从主机系统132所运行的OS不可存取的。根据存储设备118的介质类型,保留区域304的大小可通过例如所选LBA地址范围和/或扇区的所选数量(例如扇区1...m)来定义。平台管理控制器电路110还可能能够隐藏保留区域304以免被其它电路访问,例如对主处理器112、和/或运行于主机系统132的OS或应用程序、和/或芯片组114、和/或一个或多个远程系统(未示出)隐藏保留部分304,从而防止主机处理器112、和/或运行于主机系统132的OS或应用程序、和/或芯片组、和/或一个或多个远程系统访问存储设备118的保留区域304。在这个实施例中,电路110可能能够接收将数据写入存储设备118的数据区域302的请求。写请求可由例如主处理器112和/或芯片组114来产生。如果在数据写尝试期间遇到错误,则存储设备118可能能够发信号通知已经发生错误。响应来自存储设备118的关于已经发生写错误的信号,电路110还可能能够检测存储设备118中在数据写操作期间可能产生的写错误。错误可包括例如对存储设备118的一个或多个扇区失败的数据写尝试,图3中表示为“X”。
响应写错误,电路110可能能够将数据重新映射到存储设备118的保留区域304。本文所使用的“重新映射”可定义为将数据的物理位置从一个扇区改变到另一个扇区。“重新映射”还可包括更新和/或改变可定义数据在存储设备118中驻留的位置的分配表。因此,如图3所示,扇区“X”可以是出错扇区,并且电路110可能能够将数据写尝试重新映射到保留区域304的扇区“Y”。电路110还可能能够创建将保留区域304上的“Y”数据的位置与数据区域302上的“X”扇区相关的映射图。电路110还可能能够接收读请求,并针对映射表来检验读请求,如果读请求是针对可能已经位于数据区域302的扇区“X”上的数据,则电路110可能能够将读请求重定向到保留区域304的扇区“Y”上的重新映射数据。
平台管理控制器电路110还可能能够仲裁对存储设备118的读和/或写访问,以便防止保留区域304被访问。因此,例如,如果主处理器112产生I/O事务来对存储设备118读或写数据,则平台管理控制器电路110可接收这个请求(经由总线120),并且在数据存储于(或者将被写入)存储设备118的保留区域304时拒绝读和/或写请求,和/或在数据存储于(或者将被写入)存储设备118的数据区域302时允许读和/或写请求。
图4是示出可根据一实施例执行的示范操作的流程图400。操作可包括保留存储设备中的保留区域(402)。操作还可包括接收将数据写入存储设备的写请求(404)。操作还可包括检测存储设备中的写错误(406)。操作还可包括将数据重新映射到存储设备中的保留区域(408)。操作还可包括接收对于存储设备中的数据的读请求(410)。如果已经将与读请求相关联的数据重新映射到存储设备的保留区域,则操作还可包括将读请求重定向到存储设备的保留区域中的重新映射数据(412)。
图5是示出另一个系统实施例500的简图。在图5中,为了清晰起见省略了图1所示系统100和图2所示平台管理控制器电路110的某些部分(例如电路板132),但是要理解,图5的相似部分可在不背离这个实施例的前提下,通过与图1和/或图2所示的实施例一致的方式或者备选地通过其它系统实现方式来实现。
在这个实施例中,存储设备118可包括数据区域302。数据区域302可包括多个扇区1...n,所述扇区可由主处理器112、芯片组114、远程系统140和/或电路110进行访问以便在所述扇区上读取和/或写入数据。电路110可能能够经由网络142来与一个或多个远程系统140进行通信。如上所述,一个或多个远程系统140可能能够以冗余方式将数据完整或部分地存储在存储设备118上。在这个实施例中,电路110可能能够接收将数据写入存储设备118的数据区域302的请求。写请求可由例如主处理器112和/或芯片组114来产生。在这个实施例中,电路110可能能够响应来自例如主处理器112和/或芯片组114的数据读和/或写请求(可包括OS读和/或写请求)而执行定向到存储设备118的数据读和/或写请求。如果在数据写尝试期间遇到错误,则存储设备118可能能够发信号通知已经发生错误。响应来自存储设备118关于已经发生写错误的信号,电路110还可能能够检测存储设备118中在数据写操作期间可能产生的写错误。错误可包括例如对存储设备118的一个或多个出错扇区的数据写尝试,图5中表示为多个“X”。
响应写错误,电路110可能能够(经由网络124)来与一个或多个远程系统140进行通信,以便确定在一个或多个远程系统140上是否存在与写请求相关联的数据。这在图5中示为多个“Y”,表示远程系统140上可用的数据。如果数据在远程存在,则电路110可能能够创建将远程系统上的“Y”数据的位置与存储设备118的数据区域302上的对应“X”扇区相关的映射表。电路110还可能能够接收读请求,并针对映射表来检验读请求,如果读请求是针对可能已经位于数据区域302中的一个或多个“X”扇区上的数据,则电路110可能能够将读请求重定向到远程系统140的对应“Y”扇区上的重新映射数据,并且从远程系统140中检索数据。
如果远程系统不可用或者不包含“Y”数据(与供存储设备118的“X”扇区使用的数据相对应),则作为备选或附加的方案,电路110可通过以上参照图3的实施例所述的方式将数据重新映射到存储设备118的保留区域304。电路110还可能能够创建将保留区域304上的“Y”数据的位置与数据区域302上的“X”扇区相关的映射表,并且通过以上参照图3所述的方式,将对于那个数据的读请求重新映射到保留区域304。作为备选或附加的方案,如果远程系统140不包含“Y”数据(与供存储设备118的“X”扇区使用的数据相对应),则电路110可能能够将数据重新映射到远程系统140,从而远程存储数据。
图6是示出可根据另一个实施例执行的示范操作600的流程图。操作可包括与远程系统进行通信(602)。操作还可包括接收将数据写入目标存储设备的写请求(604)。操作还可包括检测目标存储设备中的写错误(606)。操作还可包括发现远程系统上与写请求相关联的数据(608)。如果数据位于远程,则操作还可包括创建对远程系统上的数据的映射表(610)。操作还可包括接收对于目标存储设备上的数据的读请求(612)。如果已经将与读请求相关联的数据重新映射到远程系统,则操作还可包括从远程系统中检索数据(612)。
图7是示出另一个系统实施例700的简图。在图7中,为了清晰起见省略了图1所示系统100和图2所示平台管理控制器电路110的某些部分(例如电路板132),但是要理解,图7的相似部分可在不背离这个实施例的前提下,通过与图1和/或图2所示的实施例一致的方式或者备选地通过其它系统实现方式来实现。
在这个实施例中,平台管理控制器电路110可能能够读取系统存储器121的存储内容702。电路110还可能能够将系统存储器121的存储内容720写入存储设备118(并且这个操作可通过与以上参照图3所述的实施例相似的方式来执行)。作为备选或附加的方案,电路110还可能能够经由网络124将系统存储器121的存储内容720写入一个或多个远程系统140(并且这个操作可通过与以上参照图5所述的实施例相似的方式来执行)。例如,可能发生关键性错误,这可阻止运行于主机系统的OS和/或应用程序访问存储器。如果发生关键性错误,则存储器处理器112和/或芯片组114可能能够发信号通知已经发生错误。响应来自处理器112和/或芯片组114关于已经发生关键性错误的信号,电路110可能能够检测关键性错误,并将存储内容121存储到存储设备118或者远程系统140(或者它们两者)。例如,这可在关键性错误时实现系统存储器121中的数据的审计。
图8是示出可根据另一个实施例执行的示范操作800的流程图。操作可包括检测关键性错误(802)。操作还可包括读取系统存储器的存储内容(804)。操作还可包括将存储内容写入目标存储设备(806)。作为备选或附加的方案,操作可包括与远程系统进行通信(808),并将存储内容写入远程系统(810)。
图9示出要求权益的主题的另一个系统实施例900。在这个实施例中,平台管理控制器电路110’可包含在可与总线122耦合的电路卡120中。如同图1的实施例那样,平台管理控制器电路110’可包含在一个或多个集成电路芯片中或者形成它们的一部分。这个实施例可包括电路卡插槽130。电路卡120可构造成允许它被插入插槽130。当电路卡120被正确插入插槽130时,连接器134和137可成为相互进行电气和机械耦合。当连接器134和137这样相互耦合时,卡120可成为与总线122进行电耦合,并且可经由总线122和/或总线126及芯片组114与系统存储器121、主处理器112、用户接口系统116和/或闪存106交换数据和/或命令。作为备选或附加的方案,平台管理控制器电路110’可经由通信链路125’与主机系统132以及与网络124’耦合的一个或多个远程系统交换命令和数据。在这个实施例中,平台管理电路110的操作可与以上参照图1-8所述的操作相同,但是可省略SPI总线接口电路308,改为可经由芯片组114在电路卡120与闪存106之间交换命令和数据。
图10示出要求权益的主题的另一个系统实施例1000。系统1000一般可包括多核心(多核)主处理器112’、芯片组114、系统存储器121’、带内网络接口电路1006、存储设备118以及能够经由通信链路125、通过网络124与一个或多个远程系统140进行通信的带外(OOB)网络接口电路1008。多核处理器112’可包括本领域已知的具有多个核心的任何种类的处理器,例如可向本主题申请的受让人购买的IntelPentiumD双核处理器。
在这个实施例中,多核处理器112’可包括多个核心CPU,例如CPU1、CPU2、CPU3和CPU4。在这个实施例中当然可使用附加或更少的核心。多核处理器112’可在逻辑上和/或物理上分为多个分块。例如,在这个实施例中,处理器112’可分为包括CPU1和CPU2的主分块1004以及包括CPU3和CPU4的嵌入分块1002。主分块1004可能能够运行操作系统(例如Windows、Linux等)。嵌入分块1002可能能够运行与存储设备118和/或OOB网络接口1008的I/O事务,下面更详细地进行描述。
在这个实施例中,存储器121’可在逻辑和/或物理上分为能够存储用于主分块1004的操作的命令、指令和/或数据的系统存储器1以及能够存储用于嵌入分块1002的操作的命令、指令和/或数据的系统存储器2。OOB网络接口1008和/或带内网络接口1006可包括能够与总线耦合的卡(与图9的卡120相似)上的网络接口电路。在这个实施例中,OOB网络接口1008可能能够响应来自嵌入分块1002的OOB命令而与远程系统140进行通信,以便从远程系统140读取数据和/或向远程系统140写入数据。带内网络接口1006可能能够响应来自主分块1004的命令而与远程系统(未示出)进行通信。
一般来说,这个实施例的操作特征可与以上参照图1-9所述的操作特征相似。但是,在这个实施例中,嵌入分块1002可能能够执行属于平台管理控制器110(上文中详细描述)的操作。主分块1004可能能够运行OS以及与目标存储设备118的I/O事务,而嵌入分块1002可能能够相对于主分块进行带外操作,表示嵌入分块可能能够与运行于主分块1004上的OS无关地进行操作。在那个方面,嵌入分块1002可作为目标设备委托代理进行操作,以便与运行于主分块的OS无关地为主分块1004处理与目标设备118的I/O事务。
在这个实施例中,嵌入分块1002可能能够接收将数据写入目标存储设备118的写命令。写命令可由例如主分块1004来产生。响应定向到目标设备118的挂起写请求,嵌入分块1002可将写请求分割成将数据写入存储设备118和/或远程系统140。如果存在挂起写请求并且发生错误(例如写错误、导致主分块崩溃和重置的关键性系统错误、监视器超时错误等),则可能存在未被写入目标设备118的未提交数据(和/或部分提交数据)。在这种情况下,嵌入分块1002可能能够检测进行中的错误,使得完成对目标设备118的挂起写请求的情况不会发生,并将对应于挂起写请求的未提交数据写入远程系统140。在重置主分块1004时,嵌入分块1002可能能够(经由OOB网络接口1008)向远程系统140发送请求,以便检索未提交数据,并将未提交数据写入目标设备118。
为此,在处理器112’重置之后的初始化时,嵌入分块1002可在系统存储器2中创建“邮箱”。邮箱可包括例如系统1000中的一个或多个指定设备的存储器分配。因此,例如,嵌入分块1002可创建OOB网络接口1008的邮箱。嵌入分块1002可在OOB网络接口1008的邮箱中包括例如可由OOB网络接口1008访问的指令,从而与远程系统140进行通信以便检索未提交数据。邮箱还可包括LBA(例如扇区、簇等)和/或与远程系统140上的未提交数据的位置相关联的指针信息。
图11是示出可根据另一个实施例执行的示范操作1100的流程图。操作可包括在多核处理器中创建包括至少一个核心的主分块以及包括至少一个不同核心的嵌入分块(1102)。操作还可包括使用主分块来运行操作系统(1104)。操作还可包括通过嵌入分块来路由目标设备I/O业务(1106)。操作还可包括以上参照图4所述的写和读错误操作、以上参照图6所述的远程数据恢复、以上参照图8所述的系统差错恢复操作和/或下面参照图12所述的操作。
图12是示出可根据另一个实施例执行的示范操作1200的流程图。操作可包括接收将数据写入目标设备的请求(1202)。操作还可包括与远程系统进行通信,并且将对应于写请求的数据重新映射到远程系统(1204)。操作还可包括检测写入目标设备时的错误,使得可存在未提交数据(1206)。操作还可包括与远程系统进行通信以便检索未提交数据,并且将未提交数据写入目标设备(1208)。
因此,总之,本文中的至少一个实施例可包括集成电路(IC),所述集成电路包括多处理器核心的处理器。IC可包括:主分块,包括至少一个能够运行操作系统的处理器核心;以及嵌入分块,包括至少一个不同的处理器核心。嵌入分块可能能够进行以下操作:接收将数据写入目标存储设备的写请求,与耦合到嵌入分块的远程系统进行通信并将对应于写请求的数据重新映射到远程系统;检测尝试将数据写入存储设备时的错误,留下定向到目标存储设备的未提交数据;以及与远程系统进行通信以便检索与所述写请求相对应的未提交数据,并将未提交数据写入目标存储设备。嵌入分块还可能能够至少部分与运行于主分块上的操作系统无关地执行这些操作。
有利的是,这个实施例的集成电路可允许在存储设备的保留部分存储可用于系统审计的事件日志和数据。还有利的是,这个实施例的集成电路可能能够将数据存储在存储设备的安全(隐藏)的保留部分中,该部分可能是操作系统读/写操作不可访问。这个实施例的集成电路还可能能够将主机系统存储内容保存到存储设备的保留部分和/或保存到远程系统,以便允许例如在发生主机系统关键性错误时审计和恢复存储内容。这个实施例的集成电路还可能能够与操作系统无关地执行一个或多个操作。在一备选实施例中,可使用软件平台驱动器,它接收与目标存储设备相关联的写和/或读错误,并将这类错误传递给嵌入分块。这样一种驱动程序可在运行于主分块的软件中发生错误时实现例如本文提供的一个或多个错误恢复策略(即,在将读或写指令传递给嵌入分块之前)。
本文所使用的术语和表达用作描述而非限制性的方面,并且在使用这类术语和表达时,不是要排除所示和所述的特征的任何等同内容(或者它们的一部分),并且要认识到,在权利要求书的范围之内,各种修改是可能的。其它修改、变更和备选也是可能的。因此,权利要求书意在涵盖所有这类等同内容。
Claims (21)
1.一种用于管理目标存储设备上的错误的设备,包括:
包括具有多处理器核心的处理器的集成电路IC,所述IC具有包括能够运行操作系统的至少一个处理器核心的主分块以及包括至少一个不同处理器核心的嵌入分块,所述嵌入分块包括:
接收将数据写入目标存储设备的写请求的部件;
与耦合到所述嵌入分块的远程系统进行通信,并且将对应于所述写请求的数据重新映射到所述远程系统的部件;
检测尝试将数据写入所述存储设备时的错误,留下定向到所述目标存储设备的未提交数据的部件;以及
与所述远程系统进行通信以便检索与所述写请求相对应的所述未提交数据,并且将所述未提交数据写入所述目标存储设备的部件;
所述嵌入分块的各个部件还能够至少部分与运行于所述主分块上的所述操作系统无关地执行操作。
2.如权利要求1所述的设备,其中:
所述嵌入分块还能够将对应于所述写请求的数据重新映射到所述目标存储设备的保留区域,所述嵌入分块还能够接收读取与所述错误相对应的所述数据的至少一个数据读请求,并将所述数据读请求重定向到所述目标存储设备的所述保留区域。
3.如权利要求1所述的设备,其中:
所述嵌入分块还能够接收对于所述目标设备上的数据的至少一个数据读请求,并将所述读请求重定向到所述远程系统以便检索所述数据。
4.如权利要求1所述的设备,其中:
所述嵌入分块还能够检测主机系统关键性错误,并读取主机系统存储器的存储内容,所述嵌入分块还能够与耦合到所述嵌入分块的所述远程系统进行通信,并且将所述存储内容写入所述远程系统。
5.如权利要求1所述的设备,其中:
所述错误包括涉及所述主分块、能够使所述主分块重置的关键性错误,所述嵌入分块还能够将所述未提交数据写入所述远程系统,并且在从所述重置进行初始化时,所述嵌入分块还能够从所述远程系统中检索所述未提交数据,并将所述未提交数据存储在所述目标存储设备上。
6.一种用于管理目标存储设备上的错误的系统,包括:
包括多个核心处理器的集成电路IC,所述IC具有包括能够运行操作系统的至少一个核心处理器的主分块以及包括至少一个不同核心处理器的嵌入分块,并且带外OOB网络接口卡能够与总线耦合,所述嵌入分块包括:
接收将数据写入目标存储设备的写请求的部件;
经由所述OOB网络接口卡与耦合到所述嵌入分块的远程系统进行通信,并且将对应于所述写请求的数据重新映射到所述远程系统的部件;
检测尝试将数据写入所述存储设备时的错误,留下定向到所述目标存储设备的未提交数据的部件;以及
经由所述OOB网络接口卡与所述远程系统进行通信以便检索与所述写请求相对应的所述未提交数据,并且将所述未提交数据写入所述目标存储设备的部件;
所述嵌入分块的各个部件还能够至少部分与运行于所述主分块上的所述操作系统无关地执行操作。
7.如权利要求6所述的系统,其中:
所述嵌入分块还能够将对应于所述写请求的数据重新映射到所述目标存储设备的保留区域,所述嵌入分块还能够接收读取与所述错误相对应的所述数据的至少一个数据读请求,并将所述数据读请求重定向到所述目标存储设备的所述保留区域。
8.如权利要求6所述的系统,其中:
所述嵌入分块还能够接收对于所述目标设备上的数据的至少一个数据读请求,并将所述读请求重定向到所述远程系统以便检索所述数据。
9.如权利要求6所述的系统,其中:
所述嵌入分块还能够检测主机系统关键性错误,并读取主机系统存储器的存储内容,所述嵌入分块还能够与耦合到所述嵌入分块的所述远程系统进行通信,并且将所述存储内容写入所述远程系统。
10.如权利要求6所述的系统,其中:
所述错误包括涉及所述主分块、能够使所述主分块重置的关键性错误,所述嵌入分块还能够将所述未提交数据写入所述远程系统,并且在从所述重置进行初始化时,所述嵌入分块还能够从所述远程系统中检索所述未提交数据,并将所述未提交数据存储在所述目标存储设备上。
11.一种用于管理目标存储设备上的错误的系统,包括:
将多核心处理器分为包括能够运行操作系统的至少一个处理器核心的主分块以及包括至少一个不同处理器核心的嵌入分块的部件,所述嵌入分块包括:
接收将数据写入目标存储设备的写请求的部件;
与耦合到所述嵌入分块的远程系统进行通信,并且将对应于所述写请求的数据重新映射到所述远程系统的部件;
检测尝试将数据写入所述存储设备时的错误,留下定向到所述目标存储设备的未提交数据的部件;以及
与所述远程系统进行通信以便检索与所述写请求相对应的所述未提交数据,并且将所述未提交数据写入所述目标存储设备的部件;
所述嵌入分块还能够至少部分与运行于所述主分块上的操作系统无关地执行所述操作。
12.如权利要求11所述的系统,还包括:
将对应于所述写请求的数据重新映射到所述目标存储设备的保留区域的部件;接收读取与所述错误相对应的所述数据的至少一个数据读请求的部件;以及将所述数据读请求重定向到所述目标存储设备的所述保留区域的部件。
13.如权利要求11所述的系统,还包括:
接收对于所述目标设备上的数据的至少一个数据读请求并将所述读请求重定向到所述远程系统以便检索所述数据的部件。
14.如权利要求11所述的系统,还包括:
检测主机系统关键性错误并读取主机系统存储器的存储内容的部件;与耦合到所述嵌入分块的所述远程系统进行通信并且将所述存储内容写入所述远程系统的部件。
15.如权利要求11所述的系统,还包括:
响应涉及所述主分块、能够使所述主分块重置的关键性错误,将所述未提交数据写入所述远程系统的部件,以及在从所述重置进行初始化时,从所述远程系统中检索所述未提交数据,并将所述未提交数据存储在所述目标存储设备上的部件。
16.一种用于管理目标存储设备上的错误的方法,包括:
将多核心处理器分为包括能够运行操作系统的至少一个处理器核心的主分块以及包括至少一个不同处理器核心的嵌入分块,所述嵌入分块能够执行以下操作:
接收将数据写入目标存储设备的写请求;
与耦合到所述嵌入分块的远程系统进行通信,并且将对应于所述写请求的数据重新映射到所述远程系统;
检测尝试将数据写入所述存储设备时的错误,留下定向到所述目标存储设备的未提交数据;以及
与所述远程系统进行通信以便检索与所述写请求相对应的所述未提交数据,并且将所述未提交数据写入所述目标存储设备;
所述嵌入分块还能够至少部分与运行于所述主分块上的所述操作系统无关地执行所述操作。
17.如权利要求16所述的方法,还包括:
将对应于所述写请求的数据重新映射到所述目标存储设备的保留区域;接收读取与所述错误相对应的所述数据的至少一个数据读请求;以及将所述数据读请求重定向到所述目标存储设备的所述保留区域。
18.如权利要求16所述的方法,还包括:
接收对于所述目标设备上的数据的至少一个数据读请求,并将所述读请求重定向到所述远程系统以便检索所述数据。
19.如权利要求16所述的方法,还包括:
检测主机系统关键性错误,并读取主机系统存储器的存储内容;与耦合到所述嵌入分块的所述远程系统进行通信,并且将所述存储内容写入所述远程系统。
20.如权利要求16所述的方法,还包括:
响应涉及所述主分块、能够使所述主分块重置的关键性错误,将所述未提交数据写入所述远程系统,并且在从所述重置进行初始化时,从所述远程系统中检索所述未提交数据,并将所述未提交数据存储在所述目标存储设备上。
21.如权利要求19所述的方法,还包括:
响应涉及所述主分块、能够使所述主分块重置的关键性错误,将所述未提交数据写入所述远程系统,并且在从所述重置进行初始化时,从所述远程系统中检索所述未提交数据,并将所述未提交数据存储在所述目标存储设备上。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US11/385,305 US7543179B2 (en) | 2005-03-21 | 2006-03-21 | Error management topologies |
US11/385,305 | 2006-03-21 | ||
PCT/US2007/063980 WO2007109476A1 (en) | 2006-03-21 | 2007-03-14 | Error management topologies |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101405700A CN101405700A (zh) | 2009-04-08 |
CN101405700B true CN101405700B (zh) | 2011-03-09 |
Family
ID=38522768
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN200780009846.XA Expired - Fee Related CN101405700B (zh) | 2006-03-21 | 2007-03-14 | 错误管理拓扑结构 |
Country Status (5)
Country | Link |
---|---|
US (1) | US7543179B2 (zh) |
CN (1) | CN101405700B (zh) |
DE (1) | DE112007000688B4 (zh) |
TW (1) | TWI333144B (zh) |
WO (1) | WO2007109476A1 (zh) |
Families Citing this family (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7412619B2 (en) | 2005-03-21 | 2008-08-12 | Intel Corporation | Integrated circuit capable of error management |
US7543179B2 (en) | 2005-03-21 | 2009-06-02 | Intel Corporation | Error management topologies |
US8327228B2 (en) * | 2009-09-30 | 2012-12-04 | Intel Corporation | Home agent data and memory management |
US8799586B2 (en) * | 2009-09-30 | 2014-08-05 | Intel Corporation | Memory mirroring and migration at home agent |
US9262270B2 (en) | 2012-12-28 | 2016-02-16 | Intel Corporation | Live error recovery |
US9208817B1 (en) | 2015-03-10 | 2015-12-08 | Alibaba Group Holding Limited | System and method for determination and reallocation of pending sectors caused by media fatigue |
US10375038B2 (en) | 2016-11-30 | 2019-08-06 | International Business Machines Corporation | Symmetric multiprocessing management |
US10582636B2 (en) * | 2017-08-07 | 2020-03-03 | Lenovo Enterprise Solutions (Singapore) Pte. Ltd. | Server having a dual-mode serial bus port enabling selective access to a baseboard management controller |
US11645155B2 (en) * | 2021-02-22 | 2023-05-09 | Nxp B.V. | Safe-stating a system interconnect within a data processing system |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5524212A (en) * | 1992-04-27 | 1996-06-04 | University Of Washington | Multiprocessor system with write generate method for updating cache |
US6973517B1 (en) * | 2000-08-31 | 2005-12-06 | Hewlett-Packard Development Company, L.P. | Partition formation using microprocessors in a multiprocessor computer system |
Family Cites Families (30)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4471427A (en) | 1981-12-01 | 1984-09-11 | Burroughs Corporation | Direct memory access logic system for a data transfer network |
US5778418A (en) | 1991-09-27 | 1998-07-07 | Sandisk Corporation | Mass computer storage system having both solid state and rotating disk types of memory |
TW261687B (zh) * | 1991-11-26 | 1995-11-01 | Hitachi Seisakusyo Kk | |
WO1993018461A1 (en) | 1992-03-09 | 1993-09-16 | Auspex Systems, Inc. | High-performance non-volatile ram protected write cache accelerator system |
GB9613088D0 (en) | 1996-06-21 | 1996-08-28 | Memory Corp Plc | Memory device |
US5862314A (en) | 1996-11-01 | 1999-01-19 | Micron Electronics, Inc. | System and method for remapping defective memory locations |
US5933852A (en) | 1996-11-07 | 1999-08-03 | Micron Electronics, Inc. | System and method for accelerated remapping of defective memory locations |
JPH10154101A (ja) | 1996-11-26 | 1998-06-09 | Toshiba Corp | データ記憶システム及び同システムに適用するキャッシュ制御方法 |
US6073209A (en) | 1997-03-31 | 2000-06-06 | Ark Research Corporation | Data storage controller providing multiple hosts with access to multiple storage subsystems |
US6578120B1 (en) | 1997-06-24 | 2003-06-10 | International Business Machines Corporation | Synchronization and resynchronization of loosely-coupled copy operations between a primary and a remote secondary DASD volume under concurrent updating |
US7055055B1 (en) | 1999-04-23 | 2006-05-30 | Symantec Corporation | Write cache flushing method for reducing data corruption |
US6446175B1 (en) | 1999-07-28 | 2002-09-03 | Storage Technology Corporation | Storing and retrieving data on tape backup system located at remote storage system site |
US6467048B1 (en) * | 1999-10-07 | 2002-10-15 | Compaq Information Technologies Group, L.P. | Apparatus, method and system for using cache memory as fail-over memory |
US6629192B1 (en) | 1999-12-30 | 2003-09-30 | Intel Corporation | Method and apparatus for use of a non-volatile storage management system for PC/AT compatible system firmware |
US6785767B2 (en) | 2000-12-26 | 2004-08-31 | Intel Corporation | Hybrid mass storage system and method with two different types of storage medium |
US20060195667A1 (en) | 2001-05-10 | 2006-08-31 | Hitachi, Ltd. | Remote copy for a storage controller with consistent write order |
WO2003001524A2 (en) | 2001-06-21 | 2003-01-03 | Steven Bress | Systems and methods for removing data stored on long-term memory devices |
US6836438B2 (en) | 2002-01-11 | 2004-12-28 | Macronix International Co., Ltd. | Method and apparatus for dynamically hiding a defect in an embedded memory |
US6782453B2 (en) | 2002-02-12 | 2004-08-24 | Hewlett-Packard Development Company, L.P. | Storing data in memory |
US6845470B2 (en) * | 2002-02-27 | 2005-01-18 | International Business Machines Corporation | Method and system to identify a memory corruption source within a multiprocessor system |
US6907505B2 (en) | 2002-07-31 | 2005-06-14 | Hewlett-Packard Development Company, L.P. | Immediately available, statically allocated, full-logical-unit copy with a transient, snapshot-copy-like intermediate stage |
CN100347731C (zh) | 2003-01-31 | 2007-11-07 | 松下电器产业株式会社 | 半导体存储卡及对其进行控制的程序 |
US7275179B1 (en) | 2003-04-24 | 2007-09-25 | Network Appliance, Inc. | System and method for reducing unrecoverable media errors in a disk subsystem |
US6925533B2 (en) | 2003-05-07 | 2005-08-02 | International Business Machines Corporation | Virtual disk image system with local cache disk for iSCSI communications |
US7047361B2 (en) | 2003-08-04 | 2006-05-16 | Phison Electronics Corp. | Data storage device using SDRAM |
KR100558551B1 (ko) | 2003-12-22 | 2006-03-10 | 삼성전자주식회사 | 불휘발성 메모리 소자에서의 전원 검출장치 및 그에 따른검출방법 |
US8055745B2 (en) | 2004-06-01 | 2011-11-08 | Inmage Systems, Inc. | Methods and apparatus for accessing data from a primary data storage system for secondary storage |
US20060184717A1 (en) | 2005-02-17 | 2006-08-17 | Intel Corporation | Integrated circuit capable of flash memory storage management |
US7543179B2 (en) | 2005-03-21 | 2009-06-02 | Intel Corporation | Error management topologies |
US7412619B2 (en) | 2005-03-21 | 2008-08-12 | Intel Corporation | Integrated circuit capable of error management |
-
2006
- 2006-03-21 US US11/385,305 patent/US7543179B2/en not_active Expired - Fee Related
-
2007
- 2007-03-14 CN CN200780009846.XA patent/CN101405700B/zh not_active Expired - Fee Related
- 2007-03-14 DE DE112007000688.9T patent/DE112007000688B4/de not_active Expired - Fee Related
- 2007-03-14 WO PCT/US2007/063980 patent/WO2007109476A1/en active Application Filing
- 2007-03-15 TW TW096108907A patent/TWI333144B/zh active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5524212A (en) * | 1992-04-27 | 1996-06-04 | University Of Washington | Multiprocessor system with write generate method for updating cache |
US6973517B1 (en) * | 2000-08-31 | 2005-12-06 | Hewlett-Packard Development Company, L.P. | Partition formation using microprocessors in a multiprocessor computer system |
Also Published As
Publication number | Publication date |
---|---|
TWI333144B (en) | 2010-11-11 |
CN101405700A (zh) | 2009-04-08 |
DE112007000688T5 (de) | 2009-02-12 |
WO2007109476A1 (en) | 2007-09-27 |
US20060212762A1 (en) | 2006-09-21 |
US7543179B2 (en) | 2009-06-02 |
DE112007000688B4 (de) | 2016-08-18 |
TW200813707A (en) | 2008-03-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101405700B (zh) | 错误管理拓扑结构 | |
US5682512A (en) | Use of deferred bus access for address translation in a shared memory clustered computer system | |
US5935252A (en) | Apparatus and method for determining and setting system device configuration relating to power and cooling using VPD circuits associated with system devices | |
CN101120324B (zh) | 用于在存储设备中设置保留区域的存储管理装置和方法 | |
CN100524154C (zh) | 包含用于连接安全服务处理器的总线桥的计算机系统 | |
US6427198B1 (en) | Method, system, and program for determining system configuration | |
US20150143095A1 (en) | Bios failover update with service processor | |
CN106484549B (zh) | 一种交互方法、NVMe设备、HOST及物理机系统 | |
JP2006227856A (ja) | アクセス制御装置及びそれに搭載されるインターフェース | |
US20050021933A1 (en) | Method for booting computer system with memory card | |
WO2007117937A1 (en) | System, method and apparatus to aggregate heterogeneous raid sets | |
US11137935B2 (en) | Storage system with plurality of storage controllers communicatively coupled for determination of storage controller indentifiers | |
US7080164B2 (en) | Peripheral device having a programmable identification configuration register | |
US9740423B2 (en) | Computer system | |
CN101620652B (zh) | 一种保护存储器数据的主板、计算机和方法 | |
US7412619B2 (en) | Integrated circuit capable of error management | |
JP5103823B2 (ja) | 情報処理装置および入出力要求制御方法 | |
US10732901B2 (en) | Storage system and storage control method | |
US7418545B2 (en) | Integrated circuit capable of persistent reservations | |
CN112860595B (zh) | Pci设备或pcie设备、数据存取方法及相关组件 | |
US11093431B2 (en) | Automated device discovery system | |
US20060047934A1 (en) | Integrated circuit capable of memory access control | |
CN114217737A (zh) | 一种数据存储处理方法、数据存储处理电路及电子设备 | |
US20140173366A1 (en) | Transmitting a diagnostic code from a processor | |
KR20170056269A (ko) | 데이터 전송 장비의 제어관리를 위한 다중부팅 장치 및 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20110309 Termination date: 20210314 |
|
CF01 | Termination of patent right due to non-payment of annual fee |