CN114217737A - 一种数据存储处理方法、数据存储处理电路及电子设备 - Google Patents

一种数据存储处理方法、数据存储处理电路及电子设备 Download PDF

Info

Publication number
CN114217737A
CN114217737A CN202111385870.1A CN202111385870A CN114217737A CN 114217737 A CN114217737 A CN 114217737A CN 202111385870 A CN202111385870 A CN 202111385870A CN 114217737 A CN114217737 A CN 114217737A
Authority
CN
China
Prior art keywords
data
emmc
management module
management
motherboard
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202111385870.1A
Other languages
English (en)
Inventor
李永成
杜克宏
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Lenovo Beijing Ltd
Original Assignee
Lenovo Beijing Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Lenovo Beijing Ltd filed Critical Lenovo Beijing Ltd
Priority to CN202111385870.1A priority Critical patent/CN114217737A/zh
Publication of CN114217737A publication Critical patent/CN114217737A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/062Securing storage systems
    • G06F3/0622Securing storage systems in relation to access
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0629Configuration or reconfiguration of storage systems
    • G06F3/0635Configuration or reconfiguration of storage systems by changing the path, e.g. traffic rerouting, path reconfiguration
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0668Interfaces specially adapted for storage systems adopting a particular infrastructure
    • G06F3/0671In-line storage system
    • G06F3/0683Plurality of storage devices
    • G06F3/0685Hybrid storage combining heterogeneous device types, e.g. hierarchical storage, hybrid arrays
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/445Program loading or initiating
    • G06F9/44505Configuring for program initiating, e.g. using registry, configuration files

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Human Computer Interaction (AREA)
  • Software Systems (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Stored Programmes (AREA)

Abstract

本发明公开了一种数据存储处理方法、数据存储处理电路及电子设备,数据存储处理方法包括:将电子设备的主板的多个系统启动过程中需要读取的非易失性数据存储至所述主板的EMMC中;根据电子设备的BIOS和管理模块的工作状态,确定管理所述主板EMMC中数据的管理策略,并依据所述策略进行数据管理。如此,将多种分散存储的主板数据保存在EMMC中,并通过特定管理策略进行管理,例如:可以利用特定数据格式进行保存,并可以通过FPGA作为转换器,加速读取EMMC中的数据。从而有效降低主板数据维护复杂度,避免电子设备系统启动和运行过渡依赖管理模块,有效提高了电子设备得系统的韧性。

Description

一种数据存储处理方法、数据存储处理电路及电子设备
技术领域
本发明涉及计算机存储技术领域,尤其涉及一种数据存储处理方法、数据存储处理电路及电子设备。
背景技术
电子设备主板上非易失数据包含如下四部分:1、用于描述主板FRU(FieldReplace Unit现场可更换单元)的数据;2、主板管理模块保存在EMMC(Embedded MultiMedia Card,内嵌式存储器)中的数据;3、BIOS(Basic Input Output System,基本输入输出系统)保存在PCH(电脑主板BGA)RTC(Real Time Clock,时钟芯片)非易失ROM中的数据;4、保存在管理模块FLASH中的主板FPGA上电时需要恢复的数据。
目前,对于以上四部分数据分别保存在不同的芯片,分散存储,单独维护。其中,第1部分数据使用独立的Flash芯片,占用主板的布局空间,并且在Flash芯片出现故障需要更换时,易因为不同厂商和型号的Flash芯片的指令差异带来代码开发和维护复杂等问题。具体的,独立的Flash芯片在主板上的位置可以参考图1所示的U72位置,占用主板layout(布局)空间,并且在读取和写入FRU数据时需要将独立的Flash芯片连接到一个I2C总线上,使用预设的slave address(从地址)进行读取和写入等操作,占用了I2C资源。在主板管理模块出现故障的情况下,即使第2部分数据也无法直接读取。第3部分数据需要独立的电池供电,当电池电量无法满足时,将导致数据丢失。总之,目前对主板的非易失性存储数据分散存储、单独维护的数据管理形式,占用资源、数据维护困难。
发明内容
本发明实施例提供一种数据存储处理方法、数据存储处理电路及电子设备。
根据本发明第一方面,提供了一种数据存储处理方法,所述方法包括:将电子设备的主板的多个系统启动过程中需要读取的非易失性数据存储至所述主板的EMMC中;根据电子设备的BIOS和管理模块的工作状态,确定管理所述主板EMMC中数据的管理策略,并依据所述策略进行数据管理。
根据本发明一实施方式,所述多个系统启动过程中需要读取的非易失性数据包括以下数据至少之一:第一数据,用于描述主板现场可更换单元的数据;第二数据,BIOS的系统数据;第三数据,主板FPGA上电时需要恢复的数据;第四数据,主板管理模块保存在EMMC中的数据。
根据本发明一实施方式,将电子设备的主板的多个非易失性数据存储至所述主板的EMMC中,包括:将所述EMMC进行分区,得到多个存储区域;将存储区域格式化为指定的文件系统;将所述第一数据保存至多个存储区域中的第一指定存储区域,并基于指定文件区域的文件系统,对所述第一数据进行文件管理。
根据本发明一实施方式,将电子设备的主板的多个非易失性数据存储至所述主板的EMMC中,包括:将所述第二数据保存至多个存储区域中的第二指定存储区域,并基于所述第二数据在所述第二指定存储区域的数据偏移对所述第二数据进行管理;将所述第三数据保存至多个存储区域中的第三指定存储区域,并基于所述第三数据在所述第三指定存储区域的数据偏移对所述第三数据进行管理。
根据本发明一实施方式,根据电子设备的BIOS和管理模块的工作状态,确定管理所述主板EMMC中数据的管理策略,并依据所述策略进行数据管理,包括:在所述管理模块正常工作的情况下,通过所述管理模块从所述EMMC中读取和在所述EMMC中写入多个非易失性数据。
根据本发明一实施方式,根据电子设备的BIOS和管理模块的工作状态,确定管理所述主板EMMC中数据的管理策略,并依据所述策略进行数据管理,包括:在所述管理模块发生故障,所述BIOS正常工作的情况下,所述BIOS通过所述主板的控制器从所述EMMC中读取和在所述EMMC中写入多个非易失性数据。
根据本发明一实施方式,根据电子设备的BIOS和管理模块的工作状态,确定管理所述主板EMMC中数据的管理策略,并依据所述策略进行数据管理,包括:在所述管理模块的工作状态示出所述管理模块和所述BIOS均发生故障的情况下,通过与所述EMMC连接的外部通用读写设备从所述EMMC中读取和在所述EMMC中写入多个非易失性数据。
根据本发明第二方面,还提供一种数据存储处理电路,所述数据存储处理电路,包括:电子设备的主板的EMMC,通过独立通信线路与主板的控制器连接,所述EMMC用于存储所述主板的多个非易失性数据,并且所述电子设备能够根据电子设备的BIOS和管理模块的工作状态,确定管理所述主板EMMC中数据的管理策略,并依据所述策略进行数据管理。
根据本发明一实施方式,所述数据存储处理电路,还包括:通用读写器,通过所述控制器与所述EMMC连接,用于在所述管理模块的工作状态示出所述管理模块和所述BIOS均发生故障的情况下,从所述EMMC中读取和在所述EMMC中写入多个非易失性数据。
根据本发明第三方面,还提供一种电子设备,所述电子设备包括至少一个处理器、以及与所述处理器连接的至少一个存储器、总线;其中,所述处理器、所述存储器通过所述总线完成相互间的通信;所述处理器用于调用所述存储器中的程序指令,以执行上述数据存储处理方法。
本发明实施例数据存储处理方法、数据存储处理电路及电子设备中,数据存储处理方法包括:将电子设备的主板的多个系统启动过程中需要读取的非易失性数据存储至所述主板的EMMC中;根据电子设备的BIOS和管理模块的工作状态,确定管理所述主板EMMC中数据的管理策略,并依据所述策略进行数据管理。如此,将多种分散存储的主板数据保存在EMMC中,并通过特定管理策略进行管理,例如:可以利用特定数据格式进行保存,并可以通过FPGA作为转换器,加速读取EMMC中的数据。从而有效降低主板数据维护复杂度,避免电子设备系统启动和运行过渡依赖管理模块,有效提高了电子设备得系统的韧性。
需要理解的是,本发明的教导并不需要实现上面所述的全部有益效果,而是特定的技术方案可以实现特定的技术效果,并且本发明的其他实施方式还能够实现上面未提到的有益效果。
附图说明
通过参考附图阅读下文的详细描述,本发明示例性实施方式的上述以及其他目的、特征和优点将变得易于理解。在附图中,以示例性而非限制性的方式示出了本发明的若干实施方式,其中:
在附图中,相同或对应的标号表示相同或对应的部分。
图1示出了现有技术中存储FRU数据都独立Flash芯片在主板上的位置;
图2示出了本发明实施例一实施方式中EMMC在主板上的布局示意图;
图3示出了本发明实施例数据存储处理方法的实现流程示意图;
图4示出了本发明实施例电子设备的组成结构示意图。
具体实施方式
下面将参考若干示例性实施方式来描述本发明的原理和精神。应当理解,给出这些实施方式仅仅是为使本领域技术人员能够更好地理解进而实现本发明,而并非以任何方式限制本发明的范围。相反,提供这些实施方式是为使本发明更加透彻和完整,并能够将本发明的范围完整地传达给本领域的技术人员。
下面结合附图和具体实施例对本发明的技术方案进一步详细阐述。
图2示出了本发明实施例一实施方式中EMMC在主板上的布局示意图。
参考图2所示,EMMC芯片可以布局在主板layout的U64位置。EMMC芯片由一个嵌入式存储解决方案组成,带有MMC(多媒体卡)接口、快闪存储器设备及主控制器。并且所有的接口和控制器都封装在一个小型的BGA结构上。其接口速度高达每秒52MBytes,EMMC具有快速、可升级的性能,其在NAND闪存芯片的基础上,额外集成了控制器,并将二者封装成一颗BGA结构的芯片,从而大大减少了对PCB主板的空间占用。因此,EMMC芯片具有强大的数据存储容量和快速的数据处理能力,并且其所占用的主板布局空间非常小。此外,EMMC在其内部集成了Flash Controller(Flash芯片控制器),用于完成擦写均衡、坏块管理、ECC(ErrorCorrecting Code,误差校正码)校验等功能。同时,eMMC可以通过使用Cache、Memory Array等技术,具有非常好的读写性能。
因此,本发明实施例数据存储处理方法中,将电子设备的主板的多个系统启动过程中需要读取的非易失性数据存储至主板的EMMC中,并采用合适的数据管理策略对其上存储的非易失性数据进行管理。
图3示出了本发明实施例数据存储处理方法的实现流程示意图。
参考图3,本发明实施例数据存储处理方法,至少包括如下操作流程:操作301,将电子设备的主板的多个系统启动过程中需要读取的非易失性数据存储至主板的EMMC中;操作302,根据电子设备的BIOS和管理模块的工作状态,确定管理主板EMMC中数据的管理策略,并依据策略进行数据管理。
在操作301,将电子设备的主板的多个系统启动过程中需要读取的非易失性数据存储至主板的EMMC中。
在本发明这一实施方式中,多个系统启动过程中需要读取的非易失性数据可以包括以下数据至少之一:第一数据,用于描述主板现场可更换单元的数据;第二数据,BIOS的系统数据;第三数据,主板FPGA上电时需要恢复的数据;第四数据,主板管理模块保存在EMMC中的数据。
具体的,将用于描述主板FRU(Field Replace Unit现场可更换单元)的数据保存至EMMC之后,首先可以不再使用独立的Flash来保存这些数据,能够有效节约主板layout空间。其次,无需连接预设I2C总线来对这些数据进行读取和写入,有效提升了管理模块对于描述主板FRU(Field Replace Unit现场可更换单元)的数据的处理效率。并且,避免了对于独立的Flash芯片的选型,以及在访问不同厂商和型号的Flash芯片时存在指令差异和由此导致的复杂繁琐的代码开发和维护操作。由此,进一步避免了当Flash芯片出现损毁时,导致整个主板需要更换的问题。
BIOS的系统数据可以包括保存在PCH RTC(Platform Controller Hub Real_TimeClock,南桥芯片上的实时时钟)上的非易失ROM中的数据。将BIOS的系统数据保存在EMMC芯片之后,可以有效避免PCH RTC的传统方案中独立供电电池出现故障无法正常供电之后,PCH RTC掉电导致的非易失ROM中的数据丢失问题。从而,有效避免保存在PCH RTC非易失ROM中的数据导致的BIOS POST异常时,无法获取数据进行具体分析而只能清除数据的问题。
对于保存在管理模块FLASH中的FPGA上电需要恢复的数据,存储至EMMC,能够保证无论管理模块是否能够正常工作,FPGA上电过程中均可以正常复原这些数据,从而保证主板系统正常启动。
而对于主板管理模块保存在EMMC(Embedded Multi Media Card,内嵌式存储器)中的数据,能够保证BIOS的顺利启动。
在本发明这一实施方式中,对于用于描述主板现场可更换单元的第一数据,可以采用如下操作实现将电子设备的主板的多个非易失性数据存储至主板的EMMC中:将EMMC进行分区,得到多个存储区域,并将存储区域格式化为指定的文件系统,进一步将第一数据保存至多个存储区域中的第一指定存储区域,并基于指定文件区域的文件系统,对第一数据进行文件管理。
具体的,EMMC内部把NAND Flash芯片(Flash内存阵列)、Device Controller芯片(也叫Flash控制器、eMMC控制器)封装在一块。Flash控制器负责管理内存,并且提供标准接口,使得EMMC能够自动调整主机与从机的工作方式,没有位数限制,不需要处理其他繁杂的NAND Flash兼容性和管理问题,同时,控制器是其卡的应用和多媒体总线之间的联系介质,它能在应用程序总线和标准多媒体总线之前完成协议转换。
NAND Flash是一种非易失性的存储器,通常在嵌入式系统中用于存放系统、应用和数据等,类似与PC系统中的硬盘。EMMC在内部将NAND Flash划分为几个主要区域。例如:可以将EMMC划分为Boot Area Partitions、RPMB(Replay Protected Memory Block,重放保护内存块)Partition、General Purpose partition、User Data Area等区域。
其中,Boot Area Partitions还可以包括Boot Area Partition 1和Boot AreaPartition 2,该分区主要是为了支持从eMMC启动系统而设计的。该分区的数据,在eMMC上电后,可以通过很简单的协议就可以读取出来。
而RPMB Partition则通过HMAC SHA-256和Write Counter来保证保存在RPMB内部的数据不被非法篡改。在实际应用中,RPMB Partition通常用来保存安全相关的数据,例如指纹数据、安全支付相关的密钥等。
General Purpose Partition还可以包括General Purpose Partition 1~4等多个子区域,General Purpose Partition则主要用于存储系统或者用户数据。GeneralPurpose Partition在EMMC芯片出厂时,通常是不存在的,需要主动进行配置后,才会存在。
举例说明,用于描述主板现场可更换单元的第一数据即可存储至该分区。EMMC芯片的NAND Flash芯片内存阵列能够配置文件系统,文件系统指定命名文件的规则,例如文件名的字符数最大量,哪种字符可以使用,以及某些系统中文件名后缀可以有多长。文件系统还包括通过目录结构找到文件的指定路径的格式。文件系统可以是FAT、NTFS、CDFS、RAW、JFFS2或YAFFS2等多种文件系统中的一种,至于具体采用哪种文件系统,这里不做具体限定。
User Data Area主要用于存储系统和用户数据。User Data Area通常会进行再分区,例如Android系统中,通常在此区域分出boot、system、user data等子区域。
如此,将主板FRU信息存储至EMMC,则可以从主板上移走独立保存主板FRU信息的Flash芯片,有效释放主板Layout空间和该Flash芯片所占用的i2c资源。
在本发明这一实施方式中,对于BIOS的系统数据这一第二数据和主板FPGA上电时需要恢复第三数据,可以采用如下操作将电子设备的主板的多个非易失性数据存储至主板的EMMC中:将第二数据保存至多个存储区域中的第二指定存储区域,并基于第二数据在第二指定存储区域的数据偏移对第二数据进行管理,以及将第三数据保存至多个存储区域中的第三指定存储区域,并基于第三数据在第三指定存储区域的数据偏移对第三数据进行管理。
举例说明,第二数据和第三数据可以存储至EMMC芯片的User Data Area区域。EMMC中NAND Flash配置有多个区域,对于每一分区,文件在EMMC中存储的位置通过数据偏移对数据进行管理。
在操作302,根据电子设备的BIOS和管理模块的工作状态,确定管理主板EMMC中数据的管理策略,并依据策略进行数据管理。
在本发明这一实施方式中,根据电子设备的BIOS和管理模块的工作状态,确定管理主板EMMC中数据的管理策略,并依据策略进行数据管理,包括:在管理模块正常工作的情况下,通过管理模块从EMMC中读取和在EMMC中写入多个非易失性数据。
具体的,在管理模块正常工作的情况下,管理模块自身会管理主板FPGA上电时需要恢复的数据所包含的数据,以及将相关信息保存到EMMC中。管理模块也会在上电时或者FPGA更新后主动从EMMC中读取主板FPGA上电时需要恢复的数据传递给FPGA来进行数据的复原。此外,BIOS可以通过带内命令来读取、修改BIOS的系统数据所包含的信息。
在本发明这一实施方式中,根据电子设备的BIOS和管理模块的工作状态,确定管理主板EMMC中数据的管理策略,并依据策略进行数据管理,包括:在管理模块发生故障,BIOS正常工作的情况下,BIOS通过主板的控制器从EMMC中读取和在EMMC中写入多个非易失性数据。
具体的,当管理模块出现异常无法正常工作时,在BIOS可以正常工作的情况下,BIOS可以通过与FPGA通讯来读取、修改BIOS的系统数据所包含的信息。此外,可以通过BIOS集成的shell工具与FPGA通讯读取出EMMC指定位置中的数据。此时,FPGA自身可以从EMMC中读取数据来完成数据的复原。
在本发明这一实施方式中,根据电子设备的BIOS和管理模块的工作状态,确定管理主板EMMC中数据的管理策略,并依据策略进行数据管理,包括:在管理模块的工作状态示出管理模块和BIOS均发生故障的情况下,通过与EMMC连接的外部通用读写设备从EMMC中读取和在EMMC中写入多个非易失性数据。
具体的,可以通过EMMC芯片预留引脚,以使得EMMC可以通过外部读写器进行数据读写操作。在管理模块、BIOS都无法正常工作的情况下,可以借助外部通用读写器通过EMMC芯片预留出来的引脚来读取、写入EMMC中的数据。
举例说明,可以将EMMC芯片到管脚VCC、VCCQ、GND(或者VSS)、CLK、CMD和D0连接至主板上独立的跳线,以便可以借助外部通用读写器来读取EMMC中的数据或者向EMMC写入数据。同时,也将这些管脚连接到FPGA。FPGA通过实现EMMC读写协议来通过这些管脚对EMMC中的数据进行读取、修改操作。
本发明实施例数据存储处理方法,将电子设备的主板的多个系统启动过程中需要读取的非易失性数据存储至主板的EMMC中;根据电子设备的BIOS和管理模块的工作状态,确定管理主板EMMC中数据的管理策略,并依据策略进行数据管理。如此,将多种分散存储的主板数据保存在EMMC中,并通过特定管理策略进行管理,例如:可以利用特定数据格式进行保存,并可以通过FPGA作为转换器,加速读取EMMC中的数据。从而有效降低主板数据维护复杂度,避免电子设备系统启动和运行过渡依赖管理模块,有效提高了电子设备得系统的韧性。
同理,基于上文数据存储处理方法,本发明实施例还提供一种计算机可读存储介质,计算机可读存储介质存储有程序,当程序被处理器执行时,使得处理器至少执行如下的操作步骤:操作301,将电子设备的主板的多个系统启动过程中需要读取的非易失性数据存储至主板的EMMC中;操作302,根据电子设备的BIOS和管理模块的工作状态,确定管理主板EMMC中数据的管理策略,并依据策略进行数据管理。
进一步,基于如上文数据存储处理方法,本发明实施例还提供一种数据存储处理电路,包括:电子设备的主板的EMMC,通过独立通信线路与主板的控制器连接,EMMC用于存储主板的多个非易失性数据,并且电子设备能够根据电子设备的BIOS和管理模块的工作状态,确定管理主板EMMC中数据的管理策略,并依据策略进行数据管理。
在本发明这一实施方式中,数据存储处理电路,还包括:通用读写器,通过控制器与EMMC连接,用于在管理模块的工作状态示出管理模块和BIOS均发生故障的情况下,从EMMC中读取和在EMMC中写入多个非易失性数据。
进一步,基于如上文数据存储处理方法,本发明实施例还提供一种电子设备,如图4,该电子设备40包括至少一个处理器401、以及与处理器401连接的至少一个存储器402、总线403;其中,处理器402、存储器402通过总线403完成相互间的通信;处理器401用于调用存储器402中的程序指令,以执行上述数据存储处理方法。
这里需要指出的是:以上对针对数据存储处理电路和电子设备实施例的描述,与前述图1至3所示的方法实施例的描述是类似的,具有同前述图1至3所示的方法实施例相似的有益效果,因此不做赘述。对于本发明数据存储处理电路和电子设备实施例中未披露的技术细节,请参照本发明前述图1至3所示的方法实施例的描述而理解,为节约篇幅,因此不再赘述。
需要说明的是,在本文中,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者装置不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者装置所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括该要素的过程、方法、物品或者装置中还存在另外的相同要素。
在本申请所提供的几个实施例中,应该理解到,所揭露的设备和方法,可以通过其它的方式实现。以上所描述的设备实施例仅仅是示意性的,例如,单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,如:多个单元或组件可以结合,或可以集成到另一个系统,或一些特征可以忽略,或不执行。另外,所显示或讨论的各组成部分相互之间的耦合、或直接耦合、或通信连接可以是通过一些接口,设备或单元的间接耦合或通信连接,可以是电性的、机械的或其它形式的。
上述作为分离部件说明的单元可以是、或也可以不是物理上分开的,作为单元显示的部件可以是、或也可以不是物理单元;既可以位于一个地方,也可以分布到多个网络单元上;可以根据实际的需要选择其中的部分或全部单元来实现本实施例方案的目的。
另外,在本发明各实施例中的各功能单元可以全部集成在一个处理单元中,也可以是各单元分别单独作为一个单元,也可以两个或两个以上单元集成在一个单元中;上述集成的单元既可以采用硬件的形式实现,也可以采用硬件加软件功能单元的形式实现。
本领域普通技术人员可以理解:实现上述方法实施例的全部或部分步骤可以通过程序指令相关的硬件来完成,前述的程序可以存储于计算机可读取存储介质中,该程序在执行时,执行包括上述方法实施例的步骤;而前述的存储介质包括:移动存储设备、只读存储器(Read Only Memory,ROM)、磁碟或者光盘等各种可以存储程序代码的介质。
或者,本发明上述集成的单元如果以软件功能模块的形式实现并作为独立的产品销售或使用时,也可以存储在一个计算机可读取存储介质中。基于这样的理解,本发明实施例的技术方案本质上或者说对现有技术做出贡献的部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可以是个人计算机、服务器、或者网络设备等)执行本发明各个实施例方法的全部或部分。而前述的存储介质包括:移动存储设备、ROM、磁碟或者光盘等各种可以存储程序代码的介质。
以上,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以权利要求的保护范围为准。

Claims (10)

1.一种数据存储处理方法,所述方法包括:
将电子设备的主板的多个系统启动过程中需要读取的非易失性数据存储至所述主板的EMMC中;
根据电子设备的BIOS和管理模块的工作状态,确定管理所述主板EMMC中数据的管理策略,并依据所述策略进行数据管理。
2.根据权利要求1所述的方法,所述多个系统启动过程中需要读取的非易失性数据包括以下数据至少之一:
第一数据,用于描述主板现场可更换单元的数据;
第二数据,BIOS的系统数据;
第三数据,主板FPGA上电时需要恢复的数据;
第四数据,主板管理模块保存在EMMC中的数据。
3.根据权利要求2所述的方法,将电子设备的主板的多个非易失性数据存储至所述主板的EMMC中,包括:
将所述EMMC进行分区,得到多个存储区域;
将存储区域格式化为指定的文件系统;
将所述第一数据保存至多个存储区域中的第一指定存储区域,并基于指定文件区域的文件系统,对所述第一数据进行文件管理。
4.根据权利要求2所述的方法,将电子设备的主板的多个非易失性数据存储至所述主板的EMMC中,包括:
将所述第二数据保存至多个存储区域中的第二指定存储区域,并基于所述第二数据在所述第二指定存储区域的数据偏移对所述第二数据进行管理;
将所述第三数据保存至多个存储区域中的第三指定存储区域,并基于所述第三数据在所述第三指定存储区域的数据偏移对所述第三数据进行管理。
5.根据权利要求1所述的方法,根据电子设备的BIOS和管理模块的工作状态,确定管理所述主板EMMC中数据的管理策略,并依据所述策略进行数据管理,包括:
在所述管理模块正常工作的情况下,通过所述管理模块从所述EMMC中读取和在所述EMMC中写入多个非易失性数据。
6.根据权利要求1所述的方法,根据电子设备的BIOS和管理模块的工作状态,确定管理所述主板EMMC中数据的管理策略,并依据所述策略进行数据管理,包括:
在所述管理模块发生故障,所述BIOS正常工作的情况下,所述BIOS通过所述主板的控制器从所述EMMC中读取和在所述EMMC中写入多个非易失性数据。
7.根据权利要求1所述的方法,根据电子设备的BIOS和管理模块的工作状态,确定管理所述主板EMMC中数据的管理策略,并依据所述策略进行数据管理,包括:
在所述管理模块的工作状态示出所述管理模块和所述BIOS均发生故障的情况下,通过与所述EMMC连接的外部通用读写设备从所述EMMC中读取和在所述EMMC中写入多个非易失性数据。
8.一种数据存储处理电路,所述数据存储处理电路,包括:
电子设备的主板的EMMC,通过独立通信线路与主板的控制器连接,所述EMMC用于存储所述主板的多个非易失性数据,并且所述电子设备能够根据电子设备的BIOS和管理模块的工作状态,确定管理所述主板EMMC中数据的管理策略,并依据所述策略进行数据管理。
9.根据权利要求8所述的数据存储处理电路,所述数据存储处理电路,还包括:
通用读写器,通过所述控制器与所述EMMC连接,用于在所述管理模块的工作状态示出所述管理模块和所述BIOS均发生故障的情况下,从所述EMMC中读取和在所述EMMC中写入多个非易失性数据。
10.一种电子设备,所述电子设备包括至少一个处理器、以及与所述处理器连接的至少一个存储器、总线;其中,所述处理器、所述存储器通过所述总线完成相互间的通信;所述处理器用于调用所述存储器中的程序指令,以执行权利要求1-7中任一项所述的数据存储处理方法。
CN202111385870.1A 2021-11-22 2021-11-22 一种数据存储处理方法、数据存储处理电路及电子设备 Pending CN114217737A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202111385870.1A CN114217737A (zh) 2021-11-22 2021-11-22 一种数据存储处理方法、数据存储处理电路及电子设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202111385870.1A CN114217737A (zh) 2021-11-22 2021-11-22 一种数据存储处理方法、数据存储处理电路及电子设备

Publications (1)

Publication Number Publication Date
CN114217737A true CN114217737A (zh) 2022-03-22

Family

ID=80697801

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202111385870.1A Pending CN114217737A (zh) 2021-11-22 2021-11-22 一种数据存储处理方法、数据存储处理电路及电子设备

Country Status (1)

Country Link
CN (1) CN114217737A (zh)

Similar Documents

Publication Publication Date Title
CN103119554B (zh) 提供平台无关的存储器逻辑
CN101120324B (zh) 用于在存储设备中设置保留区域的存储管理装置和方法
CN101918928B (zh) 包括一次写入存储器器件和多次写入存储器器件的用于计算机的存储子系统及相关方法
CN101369247B (zh) 创建存储器缺陷映射表并使用该映射表优化性能的方法
JP2015057726A (ja) メモリインターフェイスを利用してメモリモジュールのパーティショニングを制御する方法
CN105164657A (zh) 程序数据至非易失性存储器的选择性备份
CN102193869B (zh) 存储器管理与写入方法及其存储器控制器与储存系统
CN107797642B (zh) 一种备电方法及装置
KR20080084082A (ko) 메모리 카드 및 그것을 포함하는 메모리 시스템 그리고그것의 동작 방법
US7188235B2 (en) Method for booting computer system with memory card
KR100816763B1 (ko) 플래시 메모리 모듈을 주기억장치로 사용하는 전자 시스템및 그것의 부팅 방법
CN101576966A (zh) 一种读写存储卡的方法及装置
CN102207905A (zh) 系统恢复方法、存储媒体控制器及存储系统
CN111124294B (zh) 一种扇区映射信息的管理方法及装置、存储介质和设备
CN103377132B (zh) 管理存储器空间的方法、存储器控制器与存储器储存装置
WO2024077847A1 (zh) 一种服务器数据擦除方法、装置、设备及可读存储介质
CN114217737A (zh) 一种数据存储处理方法、数据存储处理电路及电子设备
CN113204315B (zh) 一种固态硬盘读写方法和装置
CN115374161A (zh) 一种提高事务型数据库事务提交速度的方法和系统
JP4892414B2 (ja) 制御回路、記憶媒体、処理装置、組込みシステムならびに領域管理方法
CN113778485A (zh) 电子芯片的系统运行方法、装置、电子芯片和存储介质
CN100524239C (zh) 储存装置的数据保护方法
CN113010451B (zh) 内存模拟非易失性处理方法、装置、设备及可读存储介质
CN106933558A (zh) 一种电源控制方法及装置
CN115079951A (zh) 一种共享区域的调整方法、装置以及介质

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination