CN113010451B - 内存模拟非易失性处理方法、装置、设备及可读存储介质 - Google Patents

内存模拟非易失性处理方法、装置、设备及可读存储介质 Download PDF

Info

Publication number
CN113010451B
CN113010451B CN202110222333.9A CN202110222333A CN113010451B CN 113010451 B CN113010451 B CN 113010451B CN 202110222333 A CN202110222333 A CN 202110222333A CN 113010451 B CN113010451 B CN 113010451B
Authority
CN
China
Prior art keywords
type
memory
address
specified
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202110222333.9A
Other languages
English (en)
Other versions
CN113010451A (zh
Inventor
曾军
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
New H3C Information Technologies Co Ltd
Original Assignee
New H3C Information Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by New H3C Information Technologies Co Ltd filed Critical New H3C Information Technologies Co Ltd
Priority to CN202110222333.9A priority Critical patent/CN113010451B/zh
Publication of CN113010451A publication Critical patent/CN113010451A/zh
Application granted granted Critical
Publication of CN113010451B publication Critical patent/CN113010451B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/0223User address space allocation, e.g. contiguous or non contiguous base addressing
    • G06F12/023Free address space management
    • G06F12/0238Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)

Abstract

本公开提供一种内存模拟非易失性处理方法、装置、设备及机器可读存储介质,该方法包括:设置目标内存地址空间的地址类型为指定类型;通过加载的驱动和软件接口,将目标数据写入地址类型为指定类型的内存空间;使用备用电源将地址类型为指定类型的内存空间中的数据写入非易失性存储设备的指定文件;将非易失性存储设备的指定文件写入地址类型为指定类型的内存空间。通过本公开的技术方案,通过增加设备的备用电源,使得计算机设备在掉电或关机时,将先前通过设置内存地址类型的内存空间中存储的数据复制到非易失性存储设备中,并在重新上电后加载至内存空间中,从而能够充分利用内存的高性能,且对于内存容量和其他硬件型号没有要求。

Description

内存模拟非易失性处理方法、装置、设备及可读存储介质
技术领域
本公开涉及通信技术领域,尤其是涉及一种内存模拟非易失性处理方法、装置、设备及机器可读存储介质。
背景技术
BBU,Battery Back-UP,备用电池,指用于给主板进行直流供电的备电模块。可以在系统电源输入正常时进行充电,系统电源异常时,给主板供电。NVDIMM,Non-VolatileDual In-line Memory Module,非易失性双重内联存储模型,即掉电时可以保存数据的内存模块。SCM,Storage Class Memory,存储级内存,指可以实现非易性,同时具有内存级性能的介质。Persistent Memory,永久内存,即掉电时可以保存数据的内存。AEP,ApachePass,Intel推出的第一代持久性内存产品,需要配合Cascade Lake 5系及以上CPU使用。BPS,BARLOW Pass,Intel推出的第二代持久性内存产品,需要配合Whitley 2S-Ice Lake或Cedar Island 4S/8S-Cooper Lak型号CPU使用。DIMM,Dual In-line Memory Module,双重内联存储模块,常用的内存模块。SPD,Serial Presence Detect,内存上用于存储厂商、型号、大小、运行频率等等参数的信息存储方式,通常指内存上的EEPOM。AD,App DirectMode,应用直通模式,主要指AEP和BPS工作于非易失性的模式。AC,交流电源,通常指220V的交流输入。BIOS,Basic Input Output System,指设备引导阶段的程序。Type7,Type12,实际代表一个数值,BIOS对内存进行初始化时,会对各段内存地址空间设置相应的属性,地址空间的属性通过e820-table传递给Linux系统。对于为Usable的类型地址空间Linux内核会进行使用,但对于其他的类型的地址空间,如此处的Type7,Type12,Linux内核默认不会使用。概述而言,可以简单理解Type7为AEP/BPS、Type12为NVDIMM,Linux内核中的NVDIMM驱动对这2个类型的地址段处理逻辑是一致的,会进行初始化和管理。PMDK,Persistent MemoryDevelopment Kit,Intel推出的针对非易失性内存进行编程的开发套件。BMC,BasebandManagement Controller,基板管理控制器,指带外管理系统。CPLD,Complex ProgrammableLogic Device,复杂可编程逻辑设备,指主板上的可编程逻辑模块,可以和BMC交互,可以控制主板供电及上下电时序。PCH,Platform Controller Hub,主要指配合CPU使用的桥芯片,通常称为南桥。Traning,BIOS启动过程中,对内存进行训练的初始化动作,该过程一般会清空内存中的数据。
当前的非易失性内存方案存在性能较低、容量选择不灵活及要求硬件为特定型号的技术问题。
发明内容
有鉴于此,本公开提供一种内存模拟非易失性处理方法、装置及电子设备、机器可读存储介质,以改善上述性能较低、容量选择不灵活及要求硬件为特定型号之一的技术问题。
具体地技术方案如下:
本公开提供了一种内存模拟非易失性处理方法,应用于带有易失性的内存的计算机设备,所述计算机设备设有备用电源,所述方法包括:根据第一触发条件,设置目标内存地址空间的地址类型为指定类型;通过加载的驱动和软件接口,将目标数据写入地址类型为指定类型的内存空间;根据第二触发条件,使用备用电源将地址类型为指定类型的内存空间中的数据写入非易失性存储设备的指定文件;根据第三触发条件,将非易失性存储设备的指定文件写入地址类型为指定类型的内存空间。
作为一种技术方案,所述根据第一触发条件,设置目标内存地址空间的地址类型为指定类型,包括:检测所述备用电源是否正常,并检测所述非易失性存储设备是否正常;
若均正常,则设置目标内存地址空间的地址类型为指定类型。
作为一种技术方案,所述根据第二触发条件,使用备用电源将地址类型为指定类型的内存空间中的数据写入非易失性存储设备的指定文件,包括:若所述计算机设备被下达关机命令,则使用备用电源将地址类型为指定类型的内存空间中的数据写入非易失性存储设备的指定文件,并生成特定标识。
作为一种技术方案,所述根据第三触发条件,将非易失性存储设备的指定文件写入地址类型为指定类型的内存空间,包括:计算机设备启动时,若发现存在所述特定标识,则将非易失性存储设备的指定文件写入地址类型为指定类型的内存空间。
本公开同时提供了一种内存模拟非易失性处理装置,应用于带有易失性的内存的计算机设备,所述计算机设备设有备用电源,所述装置包括:地址模块,用于根据第一触发条件,设置目标内存地址空间的地址类型为指定类型;数据模块,用于通过加载的驱动和软件接口,将目标数据写入地址类型为指定类型的内存空间;备份模块,用于根据第二触发条件,使用备用电源将地址类型为指定类型的内存空间中的数据写入非易失性存储设备的指定文件;备份模块还用于根据第三触发条件,将非易失性存储设备的指定文件写入地址类型为指定类型的内存空间。
作为一种技术方案,所述根据第一触发条件,设置目标内存地址空间的地址类型为指定类型,包括:检测所述备用电源是否正常,并检测所述非易失性存储设备是否正常;若均正常,则设置目标内存地址空间的地址类型为指定类型。
作为一种技术方案,所述根据第二触发条件,使用备用电源将地址类型为指定类型的内存空间中的数据写入非易失性存储设备的指定文件,包括:若所述计算机设备被下达关机命令,则使用备用电源将地址类型为指定类型的内存空间中的数据写入非易失性存储设备的指定文件,并生成特定标识。
作为一种技术方案,所述根据第三触发条件,将非易失性存储设备的指定文件写入地址类型为指定类型的内存空间,包括:计算机设备启动时,若发现存在所述特定标识,则将非易失性存储设备的指定文件写入地址类型为指定类型的内存空间。
本公开同时提供了一种电子设备,包括处理器和机器可读存储介质,所述机器可读存储介质存储有能够被所述处理器执行的机器可执行指令,处理器执行所述机器可执行指令以实现前述的内存模拟非易失性处理方法。
本公开同时提供了一种机器可读存储介质,所述机器可读存储介质存储有机器可执行指令,所述机器可执行指令在被处理器调用和执行时,所述机器可执行指令促使所述处理器实现前述的内存模拟非易失性处理方法。
本公开提供的上述技术方案至少带来了以下有益效果:
以易失性内存作为实施方案的硬件载体,通过增加设备的备用电源,使得计算机设备在掉电或关机时,将先前通过设置内存地址类型的内存空间中存储的数据复制到非易失性存储设备中,并在重新上电后加载至内存空间中,从而能够充分利用内存的高性能,且对于内存容量和其他硬件型号没有要求。
附图说明
为了更加清楚地说明本公开实施方式或者现有技术中的技术方案,下面将对本公开实施方式或者现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本公开中记载的一些实施方式,对于本领域普通技术人员来讲,还可以根据本公开实施方式的这些附图获得其他的附图。
图1是本公开一种实施方式中的内存模拟非易失性处理方法的流程图;
图2是本公开一种实施方式中的内存模拟非易失性处理装置的结构图;
图3是本公开一种实施方式中的电子设备的硬件结构图。
具体实施方式
在本公开实施方式使用的术语仅仅是出于描述特定实施方式的目的,而非限制本公开。本公开和权利要求书中所使用的单数形式的“一种”、“所述”和“该”也旨在包括多数形式,除非上下文清楚地表示其它含义。还应当理解,本文中使用的术语“和/或”是指包含一个或多个相关联的列出项目的任何或所有可能组合。
应当理解,尽管在本公开实施方式可能采用术语第一、第二、第三等来描述各种信息,但这些信息不应限于这些术语。这些术语仅用来将同一类型的信息彼此区分开。例如,在不脱离本公开范围的情况下,第一信息也可以被称为第二信息,类似地,第二信息也可以被称为第一信息。取决于语境,此外,所使用的词语“如果”可以被解释成为“在……时”或“当……时”或“响应于确定”。
存储系统中,IO路径的长短或者IO落入非易失性存储介质后再返回的时间关系到整个存储系统的性能。为了提升性能,系统使用缓存。缓存一般是容量较小,性能较高的介质,通过缓冲即时业务IO来提升整系统的处理能力和性能。比如常见的内存就是作为缓存的较好的选择。但是由于内存是易失性介质,在系统关机或掉电时,其中的数据会丢失,因而其作为缓存时,会存在一定的风险。于是就存储系统的技术而言,缓存的“可靠性”或“非易失性”就成了存储系统一个比较关键的技术点。
一种技术方案中,具有NVDIMM、SCM等可满足“非易失”的缓存应用技术。并且以Intel Optane Persistent Memory为代表的产品如AEP、BPS等慢慢取代了之前的NVDIMM。
但在AEP、BPS所支持的应用模式中,当其用作Persistent Memory工作于AD模式时,其性能还是比通常的DIMM要低一些,并且使用过程中对于普通DIMM的配比还有一定要求。因而从整体成本上来讲,AEP、BPS的性价比较低。
当AEP、BPS工作于AD模式时,其介质本身可以实现写入数据不丢失,但是此种模式下,性能表现要比同等内存频率的普通内存要低。AEP、BPS容量选择不够灵活,只有128G以上的先择,相应成本上升,性价比不高。AEP、BPS的应用对CPU型号有依赖,需要特定规格及以上的CPU才能支持。
有鉴于此,本公开提供一种内存模拟非易失性处理方法、装置及电子设备、机器可读存储介质,以改善上述性能较低、容量选择不灵活及要求硬件为特定型号之一的技术问题。
具体地技术方案如后述。
在一种实施方式中,本公开提供了一种内存模拟非易失性处理方法,应用于带有易失性的内存的计算机设备,所述计算机设备设有备用电源,所述方法包括:根据第一触发条件,设置目标内存地址空间的地址类型为指定类型;通过加载的驱动和软件接口,将目标数据写入地址类型为指定类型的内存空间;根据第二触发条件,使用备用电源将地址类型为指定类型的内存空间中的数据写入非易失性存储设备的指定文件;根据第三触发条件,将非易失性存储设备的指定文件写入地址类型为指定类型的内存空间。
具体地,如图1,包括以下步骤:
步骤S11,根据第一触发条件,设置目标内存地址空间的地址类型为指定类型。
步骤S12,通过加载的驱动和软件接口,将目标数据写入地址类型为指定类型的内存空间。
步骤S13,根据第二触发条件,使用备用电源将地址类型为指定类型的内存空间中的数据写入非易失性存储设备的指定文件。
步骤S14,根据第三触发条件,将非易失性存储设备的指定文件写入地址类型为指定类型的内存空间。
以易失性内存作为实施方案的硬件载体,通过增加设备的备用电源,使得计算机设备在掉电或关机时,将先前通过设置内存地址类型的内存空间中存储的数据复制到非易失性存储设备中,并在重新上电后加载至内存空间中,从而能够充分利用内存的高性能,且对于内存容量和其他硬件型号没有要求。
在一种实施方式中,所述根据第一触发条件,设置目标内存地址空间的地址类型为指定类型,包括:检测所述备用电源是否正常,并检测所述非易失性存储设备是否正常;
若均正常,则设置目标内存地址空间的地址类型为指定类型。
在一种实施方式中,所述根据第二触发条件,使用备用电源将地址类型为指定类型的内存空间中的数据写入非易失性存储设备的指定文件,包括:若所述计算机设备被下达关机命令,则使用备用电源将地址类型为指定类型的内存空间中的数据写入非易失性存储设备的指定文件,并生成特定标识。
在一种实施方式中,所述根据第三触发条件,将非易失性存储设备的指定文件写入地址类型为指定类型的内存空间,包括:计算机设备启动时,若发现存在所述特定标识,则将非易失性存储设备的指定文件写入地址类型为指定类型的内存空间。
在本公开提供的实施方式中,通过BIOS将指定槽位的内存或者某一段连续地物理内存地址空间设置成模拟的非易失性内存地址空间(如设置地址空间类型为Type12)。Linux内核不会使用Type12类型的地址空间,内核中加载的NVDIMM驱动会根据内存地址空间类型Type12识别并对该空间进行初始化和管理。业务软件通过PMDK接口访问该模拟的非易失性内存地址空间,实现数据读写。AC掉电时,通过BBU供电,在此期间由BIOS将模拟的非易失性内存地址空间的数据写入安全盘(非易失性存储设备,如SSD盘)内。设备再次上电时,再由BIOS将安全盘内的数据再拷贝到模拟的非易失性内存地址空间中,系统启动后业务上层应用程序可以通过PMDK库接口原样访问。
BIOS根据既定逻辑将某个特定槽位的内存或者某个特定地址空间(目标内存地址空间)的内存属性设置为Type12(指定类型),内存使用普通内存即可。
Linux系统内核启动后,对于Type 12类型的地址空间不会直接使用,当NVDIMM驱动加载时,则会根据这个Type12的地址类型,对其进行初始化,如映射成特定的设备文件。
上层业务的应用程序通过PMDK库接口来对NVDIMM驱动初始化的模拟的非易失性内存地址空间进行访问,如读写操作。通过PMDK库提供的接口,可以实现在特定接口执行返回时,已写入的数据确定已刷入对应的内存,无CPU缓存下刷的工作遗留。
上层业务的应用程序在使用PMDK库初始化出来的模拟的非易失性内存地址空间前,通过BMC带外管理通道来获取当前BBU状态是否正常(如是否可以在掉电时为系统提供足够的电量支撑模拟的内存区的数据落盘)、安全盘是否在位。如果BBU状态正常且安全盘在位,则可以使用映射的内存模拟非易失性缓存空间;如果BBU状态不正常或者安全盘不在位,则不使用对应的缓存空间,同时可以通过设备管模块在系统下产生BBU状态不正常或者安全盘不在位的告警。
如果上层业务应用程序通过BMC带外管理通道来获取当前BBU状态正常且安全盘在位,则可以通过设备管理的接口(经BMC带外管理通道)给主板可编程逻辑模块(CPLD)设置特定的标志量寄存器(USE_BBU)的值为1(该寄存器的值在每次上电后,默认值为0),以告知CPLD在检测到AC电源跌落时,使能BBU给主板供电(开启掉电时的数据保存功能)。如果该寄存器的值为0时,在AC电源跌落时,CPLD不使能BBU给主板供电,不执行数据保存操作。
当设备AC电源输跌落,主板的CPLD可以及时检测到,如果上述提到的标志量寄存器(USE_BBU)的值为1,CPLD在主板直流电压跌落之前,使能BBU模块供电,维持主板系统工作正常;如果标志量寄存器(USE_BBU)的值为0,CPLD不使能BBU供电,遵循默认的掉电逻辑,不执行数据保存操作。
主板可编程逻辑模块检测到AC电源跌落时,通过特定GPIO信号触发BMC对当前运行的系统执行关机操作,BMC根据检测到的CPIO信号,设置主板的CPLD的约定寄存器(NEED_SAVE_DATA_FLG)为1(该标志寄存默认值为0),然后重新引导系统启动。
系统重新启动时,在BIOS阶段判断主板的CPLD的约定寄存器的值,如果为0,则执行正常的系统启动;如果为1,则执行将数据从模拟的非易失性内存地址空间向安全盘的拷贝操作。
若数据拷贝成功,则在BIOS的非易失性存储区(如CMOS或相关区域)将数据保存成功标志量(特定标识,DATA_SAVED)置为1;若数据拷贝失败,则将在BIOS下将数据保存成功标志量(DATA_SAVED)置为0;并在操作完成后,主板的CPLD的约定寄存器(NEED_SAVE_DATA_FLG)为0,然后关闭系统。
在上述执行系统关机和重新引导BIOS启动的过程中,主板供电正常,CPU和内存均正常供电,内存刷新状态正常,内存中的数据完整性有保证。
用于保存模拟的非易失性内存地址空间数据的安全盘,需要接在CPU对应的PCH桥片下,与背板数据盘分开连接。在主板可编程逻辑模块检测到AC电源丢失,并触发BMC执行系统关闭后,可以切断背板数据盘及不需要的外设供电,减少实时功耗。
系统启动时,BIOS判断数据保存成功标志量(DATA_SAVED)的值,如果该值为1,则在启动过程中从安全盘中将其中的数据拷贝回模拟的非易失性内存地址空间;如果该值为0,则不执行数据恢复操作。
如果前1步骤中,如果数据从安全盘到模拟的非易失性内存地址空间拷贝成功,则BIOS在对内存进行Traning时,不清理这段内存空间的内容;否则,在Tranning时,清除此段内存空间的内容。
系统启动后,如果BBU状态不正常(如充电电量不够或电池健康状态异常)或者安全盘不在位时,业务层应用程序不使用模拟的非易失性内存地址空间作缓存(即不使用这个空间来存储数据)。此时,业务不使用缓存,直接读写数据盘,并且系统产生BBU状态异常或安全盘不在位的告警。
系统启动后,如果BBU状态不正常(如充电电量不够或电池健康状态异常)或者安全盘不在位时,业务层应用程序不执行通过设备管理的接口设置CPLD标志量寄存器(USE_BBU)的值为1的操作,不使能掉电时数据保存的功能。
系统启动过程如果还未完成时掉电,CPLD标志量寄存器(USE_BBU)的值为0,在掉电时执行默认正常的掉电逻辑,BBU不供电。当再次上电时,如果此前已有数据保存成功即BIOS数据保存成功标志量(DATA_SAVED)的值为1,则仍然恢复安全盘中的数据到模拟的非易失性内存地址空间。即启动过程中途断电不影响之前已保存的数据,下次启动时,仍然能正常恢复之前已完成保存的缓存数据。
如果在BBU给主板供电执行数据拷贝的过程中,AC电源又恢复,则BIOS在完成数据拷贝后,再重新启动,正常引导进入系统。
如果BIOS下的数据保存成功标志量(DATA_SAVED)已经置为1,则其不会被清除。如果已经保存了数据,再次掉电时,满足备电条件,则数据会重新保存,更新安全盘中的数据;如果已经保存了数据,再次掉电时,不满足备电条件,不会保存新的数据,此时由于BBU备电条件不满足,上层业务不会使用模拟的非易失性内存地址空间。
如果系统异常强执行强制关机操作,在CPLD收到对应的信号后,只要上层业务应用程序已通过设置CPLD的寄存器使能了掉电时数据保存的功能,则CPLD仍可以在关闭操作系统后触发BMC设置主板的CPLD的约定寄存器(NEED_SAVE_DATA_FLG)为1,并在系统关闭后重新引导BIOS启动,执行将数据从模拟的非易失性内存地址空间向安全盘的拷贝操作。此过程中,AC输入正常,CPLD根据强制关机(如长按电源键)的信号区别,可以不切换BBU供电。
本公开提供的技术方案,可以使用普通内存来实现非易失性内存的效果,对业务提供与AEP、BPS一样的PMDK库访问接口,上层使用和以前一致,性能比AEP、BPS工作在AD模式高;通过普通内存摸拟实现非易失性内存用作缓存,其容量选择可以更灵活,成本和性价比更好;通过普通内存摸拟实现非易失性内存用作缓存,对CPU的型号和代次没有强依赖;由业务决定是否使能过AC掉电或者关机、重启时,执行数据保存的操作,实现更灵活,在中途掉电或关机、重启程时间可不加长。
在一种实施方式中,本公开同时提供了一种内存模拟非易失性处理装置,如图2,应用于带有易失性的内存的计算机设备,所述计算机设备设有备用电源,所述装置包括:地址模块21,用于根据第一触发条件,设置目标内存地址空间的地址类型为指定类型;数据模块22,用于通过加载的驱动和软件接口,将目标数据写入地址类型为指定类型的内存空间;备份模块23,用于根据第二触发条件,使用备用电源将地址类型为指定类型的内存空间中的数据写入非易失性存储设备的指定文件;备份模块还用于根据第三触发条件,将非易失性存储设备的指定文件写入地址类型为指定类型的内存空间。
在一种实施方式中,所述根据第一触发条件,设置目标内存地址空间的地址类型为指定类型,包括:检测所述备用电源是否正常,并检测所述非易失性存储设备是否正常;若均正常,则设置目标内存地址空间的地址类型为指定类型。
在一种实施方式中,所述根据第二触发条件,使用备用电源将地址类型为指定类型的内存空间中的数据写入非易失性存储设备的指定文件,包括:若所述计算机设备被下达关机命令,则使用备用电源将地址类型为指定类型的内存空间中的数据写入非易失性存储设备的指定文件,并生成特定标识。
在一种实施方式中,所述根据第三触发条件,将非易失性存储设备的指定文件写入地址类型为指定类型的内存空间,包括:计算机设备启动时,若发现存在所述特定标识,则将非易失性存储设备的指定文件写入地址类型为指定类型的内存空间。
装置实施方式与对应的方法实施方式相同或相似,在此不再赘述。
在一种实施方式中,本公开提供了一种电子设备,包括处理器和机器可读存储介质,所述机器可读存储介质存储有能够被所述处理器执行的机器可执行指令,处理器执行所述机器可执行指令以实现前述的内存模拟非易失性处理方法,从硬件层面而言,硬件架构示意图可以参见图3所示。
在一种实施方式中,本公开提供了一种机器可读存储介质,所述机器可读存储介质存储有机器可执行指令,所述机器可执行指令在被处理器调用和执行时,所述机器可执行指令促使所述处理器实现前述的内存模拟非易失性处理方法。
这里,机器可读存储介质可以是任何电子、磁性、光学或其它物理存储装置,可以包含或存储信息,如可执行指令、数据,等等。例如,机器可读存储介质可以是:RAM(RadomAccess Memory,随机存取存储器)、易失存储器、非易失性存储器、闪存、存储驱动器(如硬盘驱动器)、固态硬盘、任何类型的存储盘(如光盘、dvd等),或者类似的存储介质,或者它们的组合。
上述实施方式阐明的系统、装置、模块或单元,具体可以由计算机芯片或实体实现,或者由具有某种功能的产品来实现。一种典型的实现设备为计算机,计算机的具体形式可以是个人计算机、膝上型计算机、蜂窝电话、相机电话、智能电话、个人数字助理、媒体播放器、导航设备、电子邮件收发设备、游戏控制台、平板计算机、可穿戴设备或者这些设备中的任意几种设备的组合。
为了描述的方便,描述以上装置时以功能分为各种单元分别描述。当然,在实施本公开时可以把各单元的功能在同一个或多个软件和/或硬件中实现。
本领域内的技术人员应明白,本公开的实施方式可提供为方法、系统、或计算机程序产品。因此,本公开可采用完全硬件实施方式、完全软件实施方式、或结合软件和硬件方面的实施方式的形式。而且,本公开实施方式可采用在一个或多个其中包含有计算机可用程序代码的计算机可用存储介质(包括但不限于磁盘存储器、CD-ROM、光学存储器等)上实施的计算机程序产品的形式。
本公开是参照根据本公开实施方式的方法、设备(系统)、和计算机程序产品的流程图和/或方框图来描述的。应理解可以由计算机程序指令实现流程图和/或方框图中的每一流程和/或方框、以及流程图和/或方框图中的流程和/或方框的结合。可提供这些计算机程序指令到通用计算机、专用计算机、嵌入式处理机或其它可编程数据处理设备的处理器以产生一个机器,使得通过计算机或其它可编程数据处理设备的处理器执行的指令产生用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的装置。
而且,这些计算机程序指令也可以存储在能引导计算机或其它可编程数据处理设备以特定方式工作的计算机可读存储器中,使得存储在该计算机可读存储器中的指令产生包括指令装置的制造品,该指令装置实现在流程图一个流程或者多个流程和/或方框图一个方框或者多个方框中指定的功能。
这些计算机程序指令也可装载到计算机或其它可编程数据处理设备上,使得在计算机或者其它可编程设备上执行一系列操作步骤以产生计算机实现的处理,从而在计算机或其它可编程设备上执行的指令提供用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的步骤。
本领域技术人员应明白,本公开的实施方式可提供为方法、系统或计算机程序产品。因此,本公开可以采用完全硬件实施方式、完全软件实施方式、或者结合软件和硬件方面的实施方式的形式。而且,本公开可以采用在一个或者多个其中包含有计算机可用程序代码的计算机可用存储介质(可以包括但不限于磁盘存储器、CD-ROM、光学存储器等)上实施的计算机程序产品的形式。
以上所述仅为本公开的实施方式而已,并不用于限制本公开。对于本领域技术人员来说,本公开可以有各种更改和变化。凡在本公开的精神和原理之内所作的任何修改、等同替换、改进等,均应包含在本公开的权利要求范围之内。

Claims (10)

1.一种内存模拟非易失性处理方法,其特征在于,应用于带有易失性的内存的计算机设备,所述计算机设备设有备用电源,所述方法包括:
根据第一触发条件,设置目标内存地址空间的地址类型为指定类型;
通过加载的驱动和软件接口,将目标数据写入地址类型为指定类型的内存空间,具体包括,通过加载的驱动,对指定类型的内存空间初始化模拟为非易失性内存,通过软件接口,以访问该非易失性内存的方式将目标数据写入地址类型为指定类型的内存空间;
根据第二触发条件,使用备用电源将地址类型为指定类型的内存空间中的数据写入非易失性存储设备的指定文件;
根据第三触发条件,将非易失性存储设备的指定文件写入地址类型为指定类型的内存空间。
2.根据权利要求1所述的方法,其特征在于,所述根据第一触发条件,设置目标内存地址空间的地址类型为指定类型,包括:
检测所述备用电源是否正常,并检测所述非易失性存储设备是否正常;
若均正常,则设置目标内存地址空间的地址类型为指定类型。
3.根据权利要求1所述的方法,其特征在于,所述根据第二触发条件,使用备用电源将地址类型为指定类型的内存空间中的数据写入非易失性存储设备的指定文件,包括:
若所述计算机设备被下达关机命令,则使用备用电源将地址类型为指定类型的内存空间中的数据写入非易失性存储设备的指定文件,并生成特定标识。
4.根据权利要求3所述的方法,其特征在于,所述根据第三触发条件,将非易失性存储设备的指定文件写入地址类型为指定类型的内存空间,包括:
计算机设备启动时,若发现存在所述特定标识,则将非易失性存储设备的指定文件写入地址类型为指定类型的内存空间。
5.一种内存模拟非易失性处理装置,其特征在于,应用于带有易失性的内存的计算机设备,所述计算机设备设有备用电源,所述装置包括:
地址模块,用于根据第一触发条件,设置目标内存地址空间的地址类型为指定类型;
数据模块,用于通过加载的驱动和软件接口,将目标数据写入地址类型为指定类型的内存空间,具体包括,通过加载的驱动,对指定类型的内存空间初始化模拟为非易失性内存,通过软件接口,以访问该非易失性内存的方式将目标数据写入地址类型为指定类型的内存空间;
备份模块,用于根据第二触发条件,使用备用电源将地址类型为指定类型的内存空间中的数据写入非易失性存储设备的指定文件;
备份模块还用于根据第三触发条件,将非易失性存储设备的指定文件写入地址类型为指定类型的内存空间。
6.根据权利要求5所述的装置,其特征在于,所述根据第一触发条件,设置目标内存地址空间的地址类型为指定类型,包括:
检测所述备用电源是否正常,并检测所述非易失性存储设备是否正常;
若均正常,则设置目标内存地址空间的地址类型为指定类型。
7.根据权利要求5所述的装置,其特征在于,所述根据第二触发条件,使用备用电源将地址类型为指定类型的内存空间中的数据写入非易失性存储设备的指定文件,包括:
若所述计算机设备被下达关机命令,则使用备用电源将地址类型为指定类型的内存空间中的数据写入非易失性存储设备的指定文件,并生成特定标识。
8.根据权利要求7所述的装置,其特征在于,所述根据第三触发条件,将非易失性存储设备的指定文件写入地址类型为指定类型的内存空间,包括:
计算机设备启动时,若发现存在所述特定标识,则将非易失性存储设备的指定文件写入地址类型为指定类型的内存空间。
9.一种电子设备,其特征在于,包括:处理器和机器可读存储介质,所述机器可读存储介质存储有能够被所述处理器执行的机器可执行指令,所述处理器执行所述机器可执行指令,以实现权利要求1-4任一所述的方法。
10.一种机器可读存储介质,其特征在于,所述机器可读存储介质存储有机器可执行指令,所述机器可执行指令在被处理器调用和执行时,所述机器可执行指令促使所述处理器实现权利要求1-4任一所述的方法。
CN202110222333.9A 2021-02-28 2021-02-28 内存模拟非易失性处理方法、装置、设备及可读存储介质 Active CN113010451B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202110222333.9A CN113010451B (zh) 2021-02-28 2021-02-28 内存模拟非易失性处理方法、装置、设备及可读存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110222333.9A CN113010451B (zh) 2021-02-28 2021-02-28 内存模拟非易失性处理方法、装置、设备及可读存储介质

Publications (2)

Publication Number Publication Date
CN113010451A CN113010451A (zh) 2021-06-22
CN113010451B true CN113010451B (zh) 2023-06-09

Family

ID=76386772

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110222333.9A Active CN113010451B (zh) 2021-02-28 2021-02-28 内存模拟非易失性处理方法、装置、设备及可读存储介质

Country Status (1)

Country Link
CN (1) CN113010451B (zh)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110780729A (zh) * 2019-09-12 2020-02-11 华为技术有限公司 数据处理方法及设备

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101183801B (zh) * 2007-12-07 2011-03-16 杭州华三通信技术有限公司 一种掉电保护方法、系统和装置
CN106933706A (zh) * 2017-03-10 2017-07-07 联想(北京)有限公司 非易失性内存的掉电保护方法及装置
CN110618892B (zh) * 2019-09-19 2023-01-10 苏州浪潮智能科技有限公司 一种固态硬盘的bug定位方法、装置、电子设备及介质

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110780729A (zh) * 2019-09-12 2020-02-11 华为技术有限公司 数据处理方法及设备

Also Published As

Publication number Publication date
CN113010451A (zh) 2021-06-22

Similar Documents

Publication Publication Date Title
JP2988866B2 (ja) コンピュータシステム
US10387313B2 (en) Method and system for ensuring reliability of cache data and metadata subsequent to a reboot
CN102207881B (zh) 一种基于Android的操作系统快速启动方法
KR101818599B1 (ko) 비휘발성 임시 데이터 핸들링
CN109739563B (zh) 终端的控制方法、装置、系统及存储介质
US8032707B2 (en) Managing cache data and metadata
US20120284551A1 (en) Deep standby method and device for embedded system
US20020078338A1 (en) Method and apparatus for fast computer initialization
US20070038850A1 (en) System boot and resume time reduction method
JP5860543B2 (ja) ブートデータのロード
CN105164657A (zh) 程序数据至非易失性存储器的选择性备份
US20070150713A1 (en) Methods and arrangements to dynamically modify the number of active processors in a multi-node system
CN107797642B (zh) 一种备电方法及装置
US20130166866A1 (en) Systems and methods of performing a data save operation
TW201520895A (zh) Bios自動恢復系統及方法
TW201525869A (zh) 用於雙作業系統記憶體切換的系統及方法
US20130061090A1 (en) Partial rebooting recovery apparatus and method
TWI546661B (zh) 使用狀態資訊回復系統之技術
CN117931091B (zh) 一种异常掉电处理方法、装置、设备、介质及产品
CN110727470B (zh) 一种混合式非失性存储装置
CN113010451B (zh) 内存模拟非易失性处理方法、装置、设备及可读存储介质
CN110134545B (zh) 基于可信执行环境的提供虚拟nvram的方法及系统
US20130166852A1 (en) Method for hibernation mechanism and computer system therefor
CN114756355A (zh) 一种计算机操作系统的进程自动快速恢复的方法和装置
CN103677875A (zh) 一种电子设备启动的方法、权限控制方法和电子设备

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant