KR101050496B1 - 적응 비트 복구 방법 - Google Patents

적응 비트 복구 방법 Download PDF

Info

Publication number
KR101050496B1
KR101050496B1 KR1020040042570A KR20040042570A KR101050496B1 KR 101050496 B1 KR101050496 B1 KR 101050496B1 KR 1020040042570 A KR1020040042570 A KR 1020040042570A KR 20040042570 A KR20040042570 A KR 20040042570A KR 101050496 B1 KR101050496 B1 KR 101050496B1
Authority
KR
South Korea
Prior art keywords
signal processor
bit
rdch
data stream
main signal
Prior art date
Application number
KR1020040042570A
Other languages
English (en)
Other versions
KR20050007119A (ko
Inventor
슈테판 라프
악셀 코할레
Original Assignee
톰슨 라이센싱
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 톰슨 라이센싱 filed Critical 톰슨 라이센싱
Publication of KR20050007119A publication Critical patent/KR20050007119A/ko
Application granted granted Critical
Publication of KR101050496B1 publication Critical patent/KR101050496B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/37Decoding methods or techniques, not specific to the particular type of coding provided for in groups H03M13/03 - H03M13/35
    • H03M13/39Sequence estimation, i.e. using statistical methods for the reconstruction of the original codes
    • H03M13/41Sequence estimation, i.e. using statistical methods for the reconstruction of the original codes using the Viterbi algorithm or Viterbi processors
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10009Improvement or modification of read or write signals
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10009Improvement or modification of read or write signals
    • G11B20/10018Improvement or modification of read or write signals analog processing for digital recording or reproduction
    • G11B20/10027Improvement or modification of read or write signals analog processing for digital recording or reproduction adjusting the signal strength during recording or reproduction, e.g. variable gain amplifiers
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10009Improvement or modification of read or write signals
    • G11B20/10046Improvement or modification of read or write signals filtering or equalising, e.g. setting the tap weights of an FIR filter
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10009Improvement or modification of read or write signals
    • G11B20/10046Improvement or modification of read or write signals filtering or equalising, e.g. setting the tap weights of an FIR filter
    • G11B20/10055Improvement or modification of read or write signals filtering or equalising, e.g. setting the tap weights of an FIR filter using partial response filtering when writing the signal to the medium or reading it therefrom
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10009Improvement or modification of read or write signals
    • G11B20/10046Improvement or modification of read or write signals filtering or equalising, e.g. setting the tap weights of an FIR filter
    • G11B20/10055Improvement or modification of read or write signals filtering or equalising, e.g. setting the tap weights of an FIR filter using partial response filtering when writing the signal to the medium or reading it therefrom
    • G11B20/10111Improvement or modification of read or write signals filtering or equalising, e.g. setting the tap weights of an FIR filter using partial response filtering when writing the signal to the medium or reading it therefrom partial response PR(1,2,2,1)
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10009Improvement or modification of read or write signals
    • G11B20/10046Improvement or modification of read or write signals filtering or equalising, e.g. setting the tap weights of an FIR filter
    • G11B20/10194Improvement or modification of read or write signals filtering or equalising, e.g. setting the tap weights of an FIR filter using predistortion during writing
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10009Improvement or modification of read or write signals
    • G11B20/10268Improvement or modification of read or write signals bit detection or demodulation methods
    • G11B20/10287Improvement or modification of read or write signals bit detection or demodulation methods using probabilistic methods, e.g. maximum likelihood detectors
    • G11B20/10296Improvement or modification of read or write signals bit detection or demodulation methods using probabilistic methods, e.g. maximum likelihood detectors using the Viterbi algorithm
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10009Improvement or modification of read or write signals
    • G11B20/10305Improvement or modification of read or write signals signal quality assessment
    • G11B20/10398Improvement or modification of read or write signals signal quality assessment jitter, timing deviations or phase and frequency errors
    • G11B20/10425Improvement or modification of read or write signals signal quality assessment jitter, timing deviations or phase and frequency errors by counting out-of-lock events of a PLL
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/63Joint error correction and other techniques
    • H03M13/6331Error control coding in combination with equalisation
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/63Joint error correction and other techniques
    • H03M13/6343Error control coding in combination with techniques for partial response channels, e.g. recording
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/12Formatting, e.g. arrangement of data block or words on the record carriers
    • G11B2020/1264Formatting, e.g. arrangement of data block or words on the record carriers wherein the formatting concerns a specific kind of data
    • G11B2020/1288Formatting by padding empty spaces with dummy data, e.g. writing zeroes or random data when de-icing optical discs
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B2220/00Record carriers by type
    • G11B2220/20Disc-shaped record carriers
    • G11B2220/25Disc-shaped record carriers characterised in that the disc is based on a specific recording technology
    • G11B2220/2537Optical discs
    • G11B2220/2541Blu-ray discs; Blue laser DVR discs

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Probability & Statistics with Applications (AREA)
  • Theoretical Computer Science (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)
  • Dc Digital Transmission (AREA)

Abstract

본 발명은 열화된 데이터 채널에서의 비트 복구를 위한 방법 및 디바이스에 관한 것이다.
본 발명에 따르면, 데이터 채널에서 비트 복구를 위한 방법은
- 판독 채널 신호(A_RDCH, D_RDCH)를 입력하는 단계;
- 상기 판독 채널 신호(A_RDCH, D_RDCH)로부터의 적응 비트 복구용 메인(main) 신호 프로세서(3)를 제공하는 단계;
- 상기 판독 채널 신호(A_RDCH, D_RDCH)로부터의 비트 복구용 보조 신호 프로세서(10)를 제공하는 단계;
- 상기 메인 신호 프로세서(3)의 적응을 위해 보조 신호 프로세서(10)의 출력(NRZ2)을 사용하는 단계;
- 복구된 2진 비트 스트림(UD)을 출력하는 단계를 포함한다.

Description

적응 비트 복구 방법{METHOD FOR ADAPTIVE BIT RECOVERY}
도 1은 적응 검출기의 배치를 도시하는 도면.
도 2는 본 발명에 따른 검출기 배치를 도시하는 도면.
※도면의 주요 부분에 대한 간단한 설명※
1 : 오프셋 가산기 블록 2 : 아날로그/디지털 변환기
3 : 메인 신호 프로세서 4 : 이퀄라이저
5 : 비터비(Viterbi) 검출기 6 : 계수 및 기준 레벨 적응 블록
7 : 이득 및 오프셋 제어 블록 8 : 기준 레벨 적응 블록
9 : 계수 적응 블록 10 : 보조 신호 프로세서
11 : 한계 이퀄라이저 블록
12 : 비트 바이 비트(bit-by-bit) 검출기
본 발명은 열화된 데이터 채널에서 비트 복구를 위한 방법과 디바이스 및 그러한 방법 또는 디바이스를 사용하여 기록 매체로부터의 판독 및/또는 그 매체에 기록하기 위한 장치에 관한 것이다.
오늘날 많은 애플리케이션에 있어서, 대량의 데이터가 저장될 필요가 있다. 개인용 컴퓨터 분야뿐만 아니라 가전 분야에서, 고정 저장 매체로서 하드디스크와 착탈 가능한 저장 매체로서 광 디스크가 이러한 목적으로 일반적으로 사용된다. 점증하는 데이터 대역폭 요구의 증가로 인해(HDTV, 고속 복사), 애플리케이션의 데이터 처리량이 계속해서 증가한다. 그 결과, 해당하는 디스크 디바이스들도 적절한 데이터와 데이터 대역폭을 제공해야 한다. 그러므로, 판독 및 기록용으로 디지털 다목적 디스크(DVD)나 블루(blue) 레이저광을 사용하는 블루-레이(Blu-Ray) 디스크(BD)와 같은 복수의 고밀도 광 기록 매체가 개발되었다.
이러한 고밀도 광 디스크로부터의 판독 신호는 주로 2개의 인자들에 의해 열화된다. 제 1 인자는 런렝스(run-length)가 가장 짧은 심볼의 진폭과 런렝스가 가장 긴 심볼 사이의 작은 비율(예를 들면, 블루-레이 디스크의 경우 I2/I8 비율)이고, 이것은 높은 정보 밀도, 즉 레이저 스폿(laser spot)의 직경과 채널 비트의 물리적인 길이 사이의 비율에 의해 생긴다. 이 비율은 디스크 기울어짐(tilt)이나 초점 이탈과 같은 효과들로 인한 시변 사항(time-variant)이다. 제 2 인자는 파형 비대칭성으로, 이것은 기록 및/또는 마스터링 결함으로 인한 피트(pit)와 랜드(land)의 길이가 같지 않음으로 인해 생긴다. 이러한 비대칭성은 도메인 브룸(domain bloom)이라고도 알려져 있다.
타케하라 등은 "고밀도 광디스크를 위한 결합된 적응 제어 부분 응답 및 최대 유사 신호 처리"{combined Adaptive Controlled Partial Response and Maximum Likelihood Signal Processing for High-Density Optical disks, Jpn. J. Appl. Phys. vol. 42(2003), pp 924-930}에서 저장된 사용자 데이터를 높은 신뢰도를 가지고 복구하도록 하기 위해 적응 기준 레벨들을 갖는 적응 이퀄라이저와 비터비 검출기 모두를 사용하는 것을 제안한다. 그러나, 이러한 적응 기법 모두 복구된 비트 스트림에 의존하고 실제로 이득 제어 루프이다. 그러므로, 적응은 제어하기 어렵고 불안정한 경향을 보인다. 또한, 이러한 검출기 배치는 시동시 문제점을 가지는데, 즉 모든 계수들의 적절한 사전 세팅과 적응 프로세스 동안에 복잡한 범위 확인을 필요로 한다. 마지막으로, 또한 반드시 존재하는 추가 자동 이득 제어 루프는 이득을 변경하는 제 3 루프를 형성한다.
본 발명의 목적은 적응 비트 복구를 위한 개선된 방법을 제안하는 것이다.
본 발명에 따르면, 데이터 채널에서의 비트 복구 방법은
- 판독 채널 신호를 입력하는 단계;
- 상기 판독 채널 신호로부터의 적응 비트 복구용 메인 신호 프로세서를 제공하는 단계;
- 상기 판독 채널 신호로부터의 비트 복구용 보조 신호 프로세서를 제공하는 단계;
- 상기 메인 신호 프로세서의 적응을 위해 보조 신호 프로세서의 출력을 사용하는 단계; 및
- 복구된 2진 비트 스트림을 출력하는 단계를 포함한다.
적응 회로에 대한 비트 스트림은 추가적이고 좀더 단순하지만 매우 강한(robust) 신호 프로세서에 의해 발생된다. 이러한 방식으로 상호 작용하는 제어 루프들이 분리된다. 시동 문제점들은, 보조 신호 프로세서가 임의의 조정없이 메인 신호 프로세서의 적응을 위해 수용 가능한 비트 에러율을 공급하므로 회피된다. 이 적응은 기본적으로 저역 통과 필터링 프로세스이고, 따라서 이따금씩의 비트 에러들에 의해 크게 영향을 받지 않는다.
유리하게, 적응 이퀄라이저와 적응 검출기는 메인 신호 프로세서용으로 사용된다. 이는 판독 채널 신호가 높은 정보 밀도, 디스크 기울어짐 또는 초점 이탈 영향 또는 신호 비대칭성으로 방해를 받을 때라도 저장된 사용자 데이터를 높은 신뢰도를 가지고 복구할 수 있게 한다.
유리하게, 적응 이퀄라이저는 마크(mark), 제로(zero) 및 스페이스(space)에 대해서 상이한 중앙 계수를 가진다. 이는 판독 채널 신호에서의 가능한 비대칭성을 매우 양호하게 보상할 수 있게 한다. 공지된 시스템에서 상이한 계수들이 마크와 스페이스에 대해서만 사용된다. 마크, 제로 및 스페이스에 대해서 상이한 중앙 계수들을 사용하는 것은 본 발명에 한정되지 않고, 전술한 바와 같은 종래 기술 또는 기타 방법들로부터 알려진 방법을 개선하기 위해서도, 또한 채택될 수 있다.
본 발명의 또다른 양상에 따르면, 메인 신호 프로세서로부터의 데이터 스트림은 메인 신호 프로세서의 미세한 적응을 위해 사용된다. 비록, 이 미세한 적응이 표준 조건들 하에서 반드시 필요한 것은 아니지만, 신호 품질 또는 동작 속도를 더 개선하기 위해서 유리할 수 있다.
본 발명의 개선 사항에 따라, 보조 신호 프로세서로부터의 데이터 스트림은 메인 신호 프로세서로부터의 출력이 신뢰성이 있을 때까지 복구된 2진 비트 스트림으로서 사용된다. 이 경우, 멀티플렉서가 적응에 따라 적절한 신호를 선택하는데 사용된다. 복구된 2진 비트 스트림으로서 보조 신호 프로세서로부터의 데이터 스트림을 사용하는 것은, 시동 후 회로 배치로부터 출력 신호가 얻어질 때까지 필요한 시간을 감소시킨다.
보조 신호 프로세서로부터의 데이터 스트림은 고속 동작을 위해 복구된 2진 비트 스트림으로서 유리하게 사용된다. 고속 판독 동작에 있어서, 메인 신호 프로세서는 그것의 복잡한 처리로 인해 매우 느릴 수 있다. 이 경우, 보조 신호 프로세서로부터 오는 데이터 스트림이 사용된다. 양호한 신호 품질로만 고속 동작이 가능하므로, 이러한 신호 프로세서는 이 경우 충분하다. 동작 모드에 따라, 보조 신호 프로세서로부터의 데이터 스트림이나 메인 신호 프로세서로부터의 데이터 스트림을 선택하는데, 멀티플렉서가 사용된다.
한계 이퀄라이저 블록과 비트 바이 비트 검출기가 보조 신호 프로세서용으로 유리하게 사용된다. 이러한 타입의 신호 프로세서는 잘 알려져 있다. 비록, 이퀄라이저 계수와 비터비 검출기 기준 레벨들의 적절한 적응 후, 보조 신호 프로세서에 의해 공급된 비트 에러율이 메인 신호 프로세서의 비트 에러율 만큼 양호하지 않을지라도, 메인 신호 프로세서의 적응용으로는 여전히 충분하다.
보조 신호 프로세서의 한계 이퀄라이저 블록의 전치 이퀄라이저와 한계 이퀄라이저 사이에는 슬라이서가 유리하게 삽입된다. 한계 이퀄라이저는 신호 비대칭성 에 매우 민감하므로, 이러한 추가적인 슬라이서의 삽입은 비대칭성이 심할 경우에는 상당한 성능 개선을 가져온다.
본 발명에 의하면, 데이터 채널에서 비트 복구를 위한 디바이스는
- 판독 채널 신호 입력용 입력;
- 상기 판독 채널 신호로부터 적응 비트 복구용 메인 신호 프로세서;
- 상기 판독 채널 신호로부터 비트 복구용 보조 신호 프로세서로서, 상기 보조 신호 프로세서의 출력은 상기 메인 신호 프로세서의 적응을 위해 사용되는, 보조 신호 프로세서; 및
- 복구된 2진 비트 스트림 출력용 출력을 포함한다.
이러한 디바이스는 본 발명에 의한 방법을 수행하는데 매우 적합하다. 유리하게, 메인 신호 프로세서는 적응 이퀄라이저와 적응 검출기를 포함하고, 이러한 점은 저장된 사용자 데이터를 높은 신뢰도로 복구할 수 있게 한다. 판독 채널 신호에서 가능한 비대칭성을 보상하기 위해, 적응 이퀄라이저는 마크, 제로 및 스페이스에 대해서 상이한 중앙 계수들을 가지는 것이 유리하다.
유리하게, 보조 신호 프로세서는 한계 이퀄라이저 블록과 비트 바이 비트 검출기를 포함한다. 비록, 이러한 보조 신호 프로세서가 적절한 적응 후 메인 신호 프로세서의 비트 에러율에 비해 증가된 비트 에러율을 가지지만, 메인 신호 프로세서의 적응용으로 여전히 충분하다. 한계 이퀄라이저 블록의 전치 이퀄라이저와 한계 이퀄라이저 사이에 슬라이서를 제공함으로써, 비대칭성이 심할 경우에 상당한 성능 개선이 이루어진다.
본 발명의 또다른 양상에 의하면, 기록 매체로부터의 판독 및/또는 이 매체에 기록하기 위한 장치는 본 발명에 따른 방법을 사용하거나 또는 데이터 채널에서의 비트 복구를 위해 본 발명에 따른 디바이스를 포함한다. 이러한 장치는 광 기록 매체로부터의 판독 및/또는 이 매체에 기록하는데 유리하게 사용된다. 그러나, 본 발명은 이러한 타입들의 기록 매체에 한정되지 않는다.
본 발명의 더 나은 이해를 위해, 도면을 참조하여 하기 설명에 예시적인 실시예가 기술되고 있다. 본 발명은 이러한 예시적인 실시예에 한정되지 않고, 명시된 특징들은 본 발명의 범위를 벗어나지 않으면서 조합 및/또는 변경될 수도 있는 것으로 이해된다.
도 1에는 적응 신호 프로세서(3)의 배치가 도시되어 있다. 광 검출기(도면에는 미도시)의 4개 사분 구간의 총합인 아날로그 판독 채널 신호(A_RDCH)는 가변 이득 증폭기와 오프셋 가산기 블록(1)에 의해 먼저 처리된다. 가변 이득 증폭기는 제어 가능한 이득 인자를 가진 증폭기이다. 기록 매체로부터 오는 아날로그 신호(A_RDCH)는, 예를 들어 지문 또는 스크래치로 인해 진폭과 오프셋 모두가 변한다. 그러나, 적응 신호 프로세서(3)는 입력 신호가 진폭과 오프셋 모두에서 일정할 때는 최적의 성능, 즉 가장 낮은 비트 에러율을 제공한다. 그러므로, 이득 및 오프셋 제어 블록(7)은 가변 이득 증폭기의 이득을 변하게 하고 입력 신호(A_RDCH)에 오프셋을 더한다. 디지털화된 판독 채널 신호(D_RDCH)를 얻기 위해, 이득- 과 오프셋-정정 신호가 아날로그/디지털 변환기(2)에 의해 디지털화된다. 이 디지털화된 판독 채널 신호(D_RDCH)는 폐쇄 루프를 형성하기 위해서, 이득 및 오프셋 제어 블 록(7)에 입력된다. 아날로그/디지털 변환기(2)는 기록 매체로부터 오는 비트 스트림과 동기되는 가변 클록과 클로킹되거나 고정된 클록 속도로 비동기적으로 클로킹된다. 후자의 경우에 신호는 샘플 속도 변환기(미도시)에 의해 재샘플링된다. 단순화를 위해, 전체 위상 동기 루프(phase locked loop)는 도면에서 생략된다. 어느 경우이든, 아날로그/디지털 변환기(2) 이후에 디지털화된 판독 채널 신호(D_RDCH)는 채널 비트 클록과 동기화되고 이득 및 오프셋 제어 루프로 인해 진폭과 오프셋이 모두 거의 일정하다.
디지털화된 판독 채널 신호(D_RDCH)는 적응 이퀄라이저(4)에 의해 변경되고, 추가 처리를 위해 적응 비터비 검출기(5)에 의해 2진 데이터 스트림(UD)으로 변환된다. 적응 이퀄라이저(4)는 인입 신호(D_RDCH)의 파형이 부분 응답 목표 파형과 가능한 많이 닮도록 인입 신호(D_RDCH)의 파형을 변경시킨다. 이퀄라이저(4)는 상이한 기록 동안이나 심지어 반사율의 변화로 인한 하나의 기록 매체의 재생 동안에, 인입 신호(D_RDCH)의 주파수 특성이 상이한 기록 매체에 대해서 상이하므로, 적응성을 가지도록 만들어진다. 이퀄라이저(4)에 대한 계수는 계수 및 기준 레벨 적응 블록(6)에 의해 계산되고, 이러한 계수 및 기준 레벨 적응 블록(6)은 잘 알려진 최소 평균제곱(least-mean-square) 알고리듬의 하드웨어 구현이다. 실제로, 이것은 이퀄라이저(4)의 출력 신호(E_RDCH), 즉 실제 값으로서의 이퀄라이징된(equalized) 판독 채널 신호를 가진 피드백 제어 시스템이다. 필요한 목표 값은 복구된 2진 비트 스트림(UD), 즉 적응 비터비 검출기(5)로부터의 출력으로부터 유도된다. 이 비트 스트림(UD)은 소위 목표 필터라고 하는 유한 임펄스 응 답 필터를 사용해서 부분 응답 목표 파형으로 변환된다. 이퀄라이징된 신호(E_RDCH)는 적응 비터비 검출기(5)로 공급되고, 이 적응 비터비 검출기(5)는 잘 알려진 비터비 검출기에 해당한다. 광 저장 채널들에 대한 비터비 검출의 주요 문제점은 아이 패턴(eye-pattern)의 비대칭성이다. 그러므로, 비터비 검출기(5)의 기준 레벨들은 고정되지 않지만, 계수 및 기준 레벨 적응 블록(6)으로부터 얻어진다. 이것은 이드(Ide)가 작성한 "Adaptive Partial-Response Maximum-Likelihood Detection in Optical Recording Media", Jpn. J. Appl. Phys. vol. 41(2002), pp. 1789-1790에 좀더 상세히 기재되어 있다. 계수 및 기준 레벨 적응 블록(6)은 복구된 2진 비트 스트림(NRZ1), 즉 적응 비터비 검출기(5)의 출력에 기초한 기준 레벨들에 적응한다. 물론, 가변 이득 증폭기와 오프셋 가산기 블록(1), 아날로그/디지털 변환기(2), 및 이득 및 오프셋 제어 블록(7)이 또한 신호 프로세서(3)에 포함될 수 있다.
도 2는 본 발명에 따른 검출기 배치를 도시한다. 이 배치는 도 1에 도시된 배치에 주로 해당한다. 그러나, 신호 프로세서(3)에서 계수 및 기준 레벨 적응 블록(6)은 계수 적응 블록(9)과 기준 레벨 적응 블록(8)으로 나뉘어진다. 주요 차이점은 적응 회로에 대한 추가 비트 스트림(NRZ2)은, 추가적이고 좀더 단순하지만 매우 강한 보조 신호 프로세서(10)에 의해 발생된다는 점이다. 이 보조 신호 프로세서(10)는 한계 이퀄라이저 블록(11)과, 유리하게는 임계값 검출기인, 이어지는 비트 바이 비트 검출기(12)를 포함한다. 한계 이퀄라이저는 신호 비대칭성에 매우 민감하므로, 슬라이서(미도시)가 한계 이퀄라이저 블록(11)에서, 전치 이퀄라이저(pre-equalizer)와 실제 한계 이퀄라이저 사이에 추가로 삽입된다. 이렇게 함으로써, 심한 비대칭인 경우 상당한 성능 개선이 이루어진다. 비록 보조 신호 프로세서(10)에 의해 공급된 비트 에러율이, 이퀄라이저 계수와 비터비 검출기 기준 레벨들의 적절한 조정 후의 메인 신호 프로세서(3)로부터의 비트 에러율만큼 양호하지는 않지만, 이러한 적응이 기본적으로 저역 통과 필터링 프로세스이고 따라서 이따금씩의 비트 에러들에 의해 크게 영향을 받지 않으므로, 메인 신호 프로세서(3)의 적응에 있어 여전히 충분하다. 물론 도 1에 도시된 바와 같이, 보조 신호 프로세서(10)의 출력(NRZ2)에 기초한 예비 적응 후에 메인 신호 프로세서(3)의 미세한 적응을 위해 메인 신호 프로세서(3)의 출력(NRZ1)을 사용하는 것도 가능하다.
고속 판독 동작을 있어서, 메인 신호 프로세서(3)는 그것의 복잡한 처리로 인해 너무 느릴 수 있다. 이 경우, 보조 신호 프로세서(10)로부터 오는 데이터 스트림(NRZ2)은 사용자 데이터 출력 신호(UD)로서 유리하게 사용된다. 충분한 신호 품질로만 고속 동작이 가능하므로, 이 경우 신호 프로세서(10)는 만족스럽다. 동작 모드에 따라, 보조 신호 프로세서(10)로부터의 데이터 스트림(NRZ2)이나 메인 신호 프로세서(3)로부터의 데이터 스트림(NRZ1)을 선택하는데, 멀티플렉서(14)가 사용된다. 물론 이러한 접근은 또한 비트 에러율의 증가가 용인될 수 있다면 적용 가능하다.
비터비 검출기(5)는 제약 길이(constraint length)가 3이고, 경로(path) 메모리 길이가 16인 것이 유리하다. 블루-레이 디스크 타입의 기록 매체용으로, 부분 응답 이퀄라이제이션 적응이 PR(1, 2, 2, 1)에 대해서나 PR(2, 3, 3, 2)에 대해서 행해진다. PR(1, 2, 2, 1)은 목표 레벨들의 간격이 고르게 분포되어 있다는 장점을 가진다. 그러나, 이 경우 PR(2, 3, 3, 2)에 대해서보다 2T 심볼들의 더 강한 부스트(boost), 즉 I2pp/I8pp비가 5%인 25기가바이트(GByte) 블루-레이 디스크의 최악의 경우에 대해서는 10㏈ 대신 13㏈가 필요하다. 한편, PR(2, 3, 3, 2)은 더 높은 주파수에서 더 강한 부스트를 필요로 하고, 목표 레벨들이 고르게 분포되지 않는다는 결점을 가진다. DVD의 경우에는 PR(1, 1, 1, 1)이 유리하게 사용된다.
이퀄라이저(4)는 7개 또는 그 이상의 탭들을 가진 대칭성 유한 임펄스 응답 필터와 최소 평균 제곱 계수 적응으로 이루어진다. 중앙 탭은 비대칭성을 매우 양호하게 보상하는, 마크, 제로, 및 스페이스용 분리된 계수를 유리하게 가진다.
본 발명은 열화된 데이터 채널에서 적응 비트를 복구하는데 사용되어 기록 매체로부터의 판독 및/또는 이 매체에 기록하는 것을 필요로 하는 장치에 적용할 수 있다.

Claims (12)

  1. 데이터 채널에서의 비트 복구 방법으로서,
    - 판독 채널 신호(A_RDCH, D_RDCH)를 입력하는 단계;
    - 상기 판독 채널 신호(A_RDCH, D_RDCH)로부터의 적응 비트 복구를 메인 신호 프로세서(3)를 가지고 수행하는 단계;
    - 상기 판독 채널 신호(A_RDCH, D_RDCH)로부터의 비트 복구를 보조 신호 프로세서(10)를 가지고 수행하는 단계로서, 상기 적응 비트 복구를 메인 신호 프로세서(3)를 가지고 수행하는 단계와는 병렬로 수행되는, 비트 복구를 보조 신호 프로세서(10)를 가지고 수행하는 단계;
    - 복구된 2진 비트 스트림(UD)을 출력하는 단계로서, 상기 복구된 2진 비트 스트림(UD)은, 동작 모드에 따라서 상기 메인 신호 프로세서(3)로부터의 데이터 스트림(NRZ1) 및 상기 보조 신호 프로세서(10)로부터의 데이터 스트림(NRZ2) 중 하나의 데이터 스트림으로 선택되는, 복구된 2진 비트 스트림을 출력하는 단계를 포함하며,
    보조 신호 프로세서(10)는 한계 이퀄라이저 블록(11)과 비트 바이 비트 검출기(12)를 포함하는 것을 특징으로 하고, 보조 신호 프로세서(10)로부터의 데이터 스트림(NRZ2)은 메인 신호 프로세서(3)로부터의 데이터 스트림(NRZ1)의 적응을 위해 메인 신호 프로세서(3)에 제공되는 것을 특징으로 하는, 데이터 채널에서의 비트 복구 방법.
  2. 제 1항에 있어서, 메인 신호 프로세서(3)는 적응 이퀄라이저(4)와 적응 검출기(5)를 포함하는, 데이터 채널에서의 비트 복구 방법.
  3. 제 2항에 있어서, 상기 적응 이퀄라이저(4)는 마크, 제로, 및 스페이스용의 상이한 중간 계수들을 가지는 것을 특징으로 하는, 데이터 채널에서의 비트 복구 방법.
  4. 제 1항 내지 제 3항 중 어느 한 항에 있어서, 상기 적응 비트 복구를 메인 신호 프로세서(3)를 가지고 수행하는 단계는, 상기 메인 신호 프로세서(3)로부터의 상기 데이터 스트림(NRZ1)을 사용하는 단계를 포함하며,
    상기 데이터 스트림(NRZ1)은, 상기 데이터 스트림(NRZ1) 이후의 상기 메인 신호 프로세서(3)로부터의 데이터 스트림(NRZ1) 출력의 미세한 적응을 위해 사용되어지는, 데이터 채널에서의 비트 복구 방법.
  5. 제 1항 내지 제 3항 중 어느 한 항에 있어서, 상기 메인 신호 프로세서(3)의 시동 과정(start-up phase) 동안에, 복구된 2진 비트 스트림(UD)으로서 상기 보조 신호 프로세서(10)로부터의 데이터 스트림(NRZ2)을 사용하는 단계를 더 포함하는, 데이터 채널에서의 비트 복구 방법.
  6. 제 1항 내지 제 3항 중 어느 한 항에 있어서, 고속 동작을 위해 복구된 2진 비트 스트림(UD)으로서 상기 보조 신호 프로세서(10)로부터의 데이터 스트림(NRZ2)을 사용하는 단계를 더 포함하는, 데이터 채널에서의 비트 복구 방법.
  7. 제 1항에 있어서, 상기 비트 복구를 보조 신호 프로세서(10)를 가지고 수행하는 단계는, 상기 판독 채널 신호(A_RDCH, D_RDCH)의 비대칭성(asymmetry)의 적응을 위해, 보조 신호 프로세서(10)의 한계 이퀄라이저 블록(11)의 전치 이퀄라이저와 한계 이퀄라이저 사이의 슬라이서를 사용하는 단계를 포함하는, 데이터 채널에서의 비트 복구 방법.
  8. 데이터 채널에서 비트 복구용 디바이스로서,
    - 판독 채널 신호(A_RDCH, D_RDCH)로부터 적응 비트 복구용 메인 신호 프로세서(3);
    - 상기 판독 채널 신호(A_RDCH, D_RDCH)로부터 비트 복구용 보조 신호 프로세서(10)로서, 상기 메인 신호 프로세서(3)의 수행과는 병렬로 수행되는, 보조 신호 프로세서(10); 및
    - 복구된 2진 비트 스트림(UD)을 출력하기 위한 멀티플렉서(14)로서, 동작 모드에 따라서 상기 메인 신호 프로세서(3)의 데이터 스트림(NRZ1) 및 상기 보조 신호 프로세서(10)의 데이터 스트림(NRZ2) 중 하나의 데이터 스트림을 선택하는, 멀티플렉서(14)를 포함하며,
    상기 보조 신호 프로세서(10)는 한계 이퀄라이저 블록(11)과 비트 바이 비트 검출기(12)를 포함하는 것을 특징으로 하고, 보조 신호 프로세서(10)로부터의 데이터 스트림(NRZ2)은 메인 신호 프로세서(3)로부터의 데이터 스트림(NRZ1)의 적응을 위해 메인 신호 프로세서(3)에 제공되는 것을 특징으로 하는, 데이터 채널에서의 비트 복구용 디바이스.
  9. 제 8항에 있어서, 상기 메인 신호 프로세서(3)는 적응 이퀄라이저(4)와 적응 검출기(5)를 포함하는 것을 특징으로 하는, 데이터 채널에서의 비트 복구용 디바이스.
  10. 제 9항에 있어서, 상기 적응 이퀄라이저(4)는 마크, 제로 및 스페이스에 대해서 상이한 중간 계수를 가지는 것을 특징으로 하는, 데이터 채널에서의 비트 복구용 디바이스.
  11. 제 8항에 있어서, 보조 신호 프로세서(10)의 한계 이퀄라이저 블록(11)의 전 치 이퀄라이저와 한계 이퀄라이저 사이에 슬라이서가 제공되는 것을 특징으로 하는, 데이터 채널에서의 비트 복구용 디바이스.
  12. 기록 매체로부터의 판독 또는 이 매체에 기록하기 위한 장치에 있어서, 상기 장치는 데이터 채널에서의 비트 복구용 디바이스를 포함하며, 상기 디바이스는,
    - 판독 채널 신호(A_RDCH, D_RDCH)로부터 적응 비트 복구용 메인 신호 프로세서(3);
    - 상기 메인 신호 프로세서(3)의 수행과는 병렬로 수행되는, 상기 판독 채널 신호(A_RDCH, D_RDCH)로부터 비트 복구용 보조 신호 프로세서(10)로서, 상기 보조 신호 프로세서(10)는 한계 이퀄라이저 블록(11)과 비트 바이 비트 검출기(12)를 포함하며, 보조 신호 프로세서(10)로부터의 데이터 스트림(NRZ2)은 메인 신호 프로세서(3)로부터의 데이터 스트림(NRZ1)의 적응을 위해 메인 신호 프로세서(3)에 제공되는, 보조 신호 프로세서(10); 및
    - 복구된 2진 비트 스트림(UD)을 출력하기 위한 멀티플렉서(14)로서, 동작 모드에 따라서 상기 메인 신호 프로세서(3)의 데이터 스트림(NRZ1) 및 상기 보조 신호 프로세서(10)의 데이터 스트림(NRZ2) 중 하나의 데이터 스트림을 선택하는 멀티플렉서(14)를 포함하는, 기록 매체로부터의 판독 또는 이 매체에 기록하기 위한 장치.
KR1020040042570A 2003-07-09 2004-06-10 적응 비트 복구 방법 KR101050496B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
EP03015702.8 2003-07-09
EP03015702A EP1496512A1 (en) 2003-07-09 2003-07-09 Method for adaptive bit recovery

Publications (2)

Publication Number Publication Date
KR20050007119A KR20050007119A (ko) 2005-01-17
KR101050496B1 true KR101050496B1 (ko) 2011-07-20

Family

ID=33442773

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040042570A KR101050496B1 (ko) 2003-07-09 2004-06-10 적응 비트 복구 방법

Country Status (7)

Country Link
US (1) US7697640B2 (ko)
EP (2) EP1496512A1 (ko)
JP (1) JP4466239B2 (ko)
KR (1) KR101050496B1 (ko)
CN (1) CN100568365C (ko)
MY (1) MY143820A (ko)
TW (1) TWI351025B (ko)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200725578A (en) * 2005-12-16 2007-07-01 Mediatek Inc Controller of discrete data in overwrite area or write power calibration area of disc
US8284870B1 (en) * 2006-02-07 2012-10-09 Link—A—Media Devices Corporation Timing loop
JP2009532816A (ja) * 2006-04-04 2009-09-10 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ 最尤系列推定デコーダ
TWI368219B (en) 2006-04-06 2012-07-11 Mediatek Inc Data recovery system and method
KR20090051622A (ko) * 2007-11-19 2009-05-22 삼성전자주식회사 데이터 재생 장치 및 방법
US20110090773A1 (en) * 2009-10-16 2011-04-21 Chih-Ching Yu Apparatus for generating viterbi-processed data using an input signal obtained from reading an optical disc
US8432780B1 (en) * 2012-05-10 2013-04-30 Mediatek Inc. Viterbi decoding apparatus using level information generator supporting different hardware configurations to generate level information to Viterbi decoder and related method thereof

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10241296A (ja) 1997-02-28 1998-09-11 Sony Corp 情報再生装置および再生方法
JPH11259985A (ja) 1998-03-06 1999-09-24 Pioneer Electron Corp 波形等化器
JP2003085764A (ja) * 2000-10-31 2003-03-20 Matsushita Electric Ind Co Ltd 波形等化器およびprml検出器

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4885757A (en) * 1987-06-01 1989-12-05 Texas Instruments Incorporated Digital adaptive receiver employing maximum-likelihood sequence estimation with neural networks
US5285480A (en) * 1991-09-03 1994-02-08 General Electric Company Adaptive MLSE-VA receiver for digital cellular radio
CA2076099A1 (en) * 1991-09-03 1993-03-04 Howard Leroy Lester Automatic simulcast alignment
SE513657C2 (sv) * 1993-06-24 2000-10-16 Ericsson Telefon Ab L M Sätt och anordning att vid digital signalöverföring estimera överförda symboler hos en mottagare
DE69424908T2 (de) 1993-09-20 2000-11-09 Canon Kk Signalverarbeitungsapparat
JPH07220409A (ja) 1994-02-04 1995-08-18 Pioneer Electron Corp ディジタル信号再生装置
US5901128A (en) * 1996-05-14 1999-05-04 Pioneer Electronic Corporation Recorded information reproducing apparatus
IT1284712B1 (it) * 1996-07-29 1998-05-21 Roberto Cusani Ricevitore map per trasmissioni numeriche ad alta velocita' attraverso canali di rayleigh rumorosi e dispersivi nel tempo e nella frequenza.
US6445662B1 (en) * 1998-12-24 2002-09-03 Victor Company Of Japan, Ltd. Reproducing apparatus
JP2002542567A (ja) * 1999-04-20 2002-12-10 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ ハードディスク用サーボフォーマット、好適にはハードディスク
US6678230B2 (en) 2000-10-31 2004-01-13 Matsushita Electric Industrial Co., Ltd. Waveform equalizer for a reproduction signal obtained by reproducing marks and non-marks recorded on a recording medium
JP3657901B2 (ja) 2001-10-10 2005-06-08 株式会社東芝 光ディスク装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10241296A (ja) 1997-02-28 1998-09-11 Sony Corp 情報再生装置および再生方法
JPH11259985A (ja) 1998-03-06 1999-09-24 Pioneer Electron Corp 波形等化器
JP2003085764A (ja) * 2000-10-31 2003-03-20 Matsushita Electric Ind Co Ltd 波形等化器およびprml検出器

Also Published As

Publication number Publication date
EP1496515B1 (en) 2014-06-11
US20050008102A1 (en) 2005-01-13
JP4466239B2 (ja) 2010-05-26
CN100568365C (zh) 2009-12-09
US7697640B2 (en) 2010-04-13
TW200509073A (en) 2005-03-01
JP2005032419A (ja) 2005-02-03
MY143820A (en) 2011-07-15
CN1577566A (zh) 2005-02-09
KR20050007119A (ko) 2005-01-17
EP1496512A1 (en) 2005-01-12
EP1496515A1 (en) 2005-01-12
TWI351025B (en) 2011-10-21

Similar Documents

Publication Publication Date Title
JP5054791B2 (ja) Prml検出器
JP2005276412A (ja) 動的な等化器最適化を行うための装置
JP3996601B2 (ja) 信号処理装置及び信号処理方法
JP2011103153A (ja) 情報検出装置及び光ディスク装置
WO2005101714A1 (en) Adaptive viterbi detector
KR101050496B1 (ko) 적응 비트 복구 방법
JP2008181617A (ja) 情報再生装置
JP4109173B2 (ja) 適応等化装置、及び適応等化方法
US7221638B2 (en) Electronic circuit for decoding a read signal from an optical storage medium
JP2005071565A (ja) 非対称データ・チャネルに関するビット復元スキーム
US20050053174A1 (en) Device and method for data reproduction
JP2004326839A (ja) 情報再生方法及びそれを用いた情報再生装置
JP2004342290A (ja) 光学記憶媒体からの読み出し信号を復号するための電子回路、光学記憶媒体を読み出すための電子装置、光学記憶媒体を読み出すための方法及びコンピュータプログラム製品
US20080310494A1 (en) Leakage Scheme for Receiver
JP4234042B2 (ja) 多値情報記録媒体,多値情報波形等化装置,多値情報再生装置
KR20000034470A (ko) 디브이디 재생장치의 적응 등화기
JP4612615B2 (ja) Prml検出器
JP2009087411A (ja) 信号処理装置および信号処理方法
JP2007273016A (ja) 再生信号処理装置
KR20030044206A (ko) 부분응답 등화기와 비터비 검출기가 구비된 고밀도광디스크 장치
JP2005142628A (ja) 信号処理装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20140630

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20150619

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20160624

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee