KR100921060B1 - 신호 처리 장치와 방법, 신호 처리 시스템 및 기록 매체 - Google Patents

신호 처리 장치와 방법, 신호 처리 시스템 및 기록 매체 Download PDF

Info

Publication number
KR100921060B1
KR100921060B1 KR1020027016891A KR20027016891A KR100921060B1 KR 100921060 B1 KR100921060 B1 KR 100921060B1 KR 1020027016891 A KR1020027016891 A KR 1020027016891A KR 20027016891 A KR20027016891 A KR 20027016891A KR 100921060 B1 KR100921060 B1 KR 100921060B1
Authority
KR
South Korea
Prior art keywords
signal processing
signal
tap
processing
delete delete
Prior art date
Application number
KR1020027016891A
Other languages
English (en)
Other versions
KR20030009521A (ko
Inventor
데쯔지로 곤도
Original Assignee
소니 가부시끼 가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP2001113416A external-priority patent/JP4604382B2/ja
Application filed by 소니 가부시끼 가이샤 filed Critical 소니 가부시끼 가이샤
Publication of KR20030009521A publication Critical patent/KR20030009521A/ko
Application granted granted Critical
Publication of KR100921060B1 publication Critical patent/KR100921060B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/765Interface circuits between an apparatus for recording and another apparatus
    • H04N5/775Interface circuits between an apparatus for recording and another apparatus between a recording apparatus and a television receiver
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06QINFORMATION AND COMMUNICATION TECHNOLOGY [ICT] SPECIALLY ADAPTED FOR ADMINISTRATIVE, COMMERCIAL, FINANCIAL, MANAGERIAL OR SUPERVISORY PURPOSES; SYSTEMS OR METHODS SPECIALLY ADAPTED FOR ADMINISTRATIVE, COMMERCIAL, FINANCIAL, MANAGERIAL OR SUPERVISORY PURPOSES, NOT OTHERWISE PROVIDED FOR
    • G06Q50/00Systems or methods specially adapted for specific business sectors, e.g. utilities or tourism
    • G06Q50/10Services
    • G06Q50/18Legal services; Handling legal documents
    • G06Q50/188Electronic negotiation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/41Structure of client; Structure of client peripherals
    • H04N21/4104Peripherals receiving signals from specially adapted client devices
    • H04N21/4112Peripherals receiving signals from specially adapted client devices having fewer capabilities than the client, e.g. thin client having less processing power or no tuning capabilities
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/442Monitoring of processes or resources, e.g. detecting the failure of a recording device, monitoring the downstream bandwidth, the number of times a movie has been viewed, the storage space available from the internal hard disk
    • H04N21/44231Monitoring of peripheral device or external card, e.g. to detect processing problems in a handheld device or the failure of an external recording device
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/64Constructional details of receivers, e.g. cabinets or dust covers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N11/00Colour television systems
    • H04N11/24High-definition television systems
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/41Structure of client; Structure of client peripherals
    • H04N21/4104Peripherals receiving signals from specially adapted client devices
    • H04N21/4108Peripherals receiving signals from specially adapted client devices characterised by an identification number or address, e.g. local network address
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/765Interface circuits between an apparatus for recording and another apparatus
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/84Television signal recording using optical recording
    • H04N5/85Television signal recording using optical recording on discs or drums
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/79Processing of colour television signals in connection with recording
    • H04N9/7908Suppression of interfering signals at the reproducing side, e.g. noise
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/79Processing of colour television signals in connection with recording
    • H04N9/80Transformation of the television signal for recording, e.g. modulation, frequency changing; Inverse transformation for playback
    • H04N9/804Transformation of the television signal for recording, e.g. modulation, frequency changing; Inverse transformation for playback involving pulse code modulation of the colour picture signal components
    • H04N9/8042Transformation of the television signal for recording, e.g. modulation, frequency changing; Inverse transformation for playback involving pulse code modulation of the colour picture signal components involving data reduction

Abstract

컨트롤러(112)는 전자 기기(11)가 전기적으로 접속되어 있는지를 체크하여 판단한다. TV 신호 처리부(106)가 다른 전자 기기(11)와 접속되어 있지 않을 때에는 신호 처리 회로(113)는 통상의 신호 처리를 행한다. TV 신호 처리부(106)가 다른 전자 기기(11)과 접속되었을 때에는 그 대응 전자 기기와 일체가 되어, 전체로 1개의 장치인 것처럼 협조하여, 입력 신호에 대하여 최적의 처리를 실시한다. 상기 컨트롤러(112)에 기억되어 있는 ID 테이블에는 대응 전자 기기와 협조하여 분담하여야 할 처리에 관한 처리 정보가 대응 전자 기기의 기능 ID에 대응되어 있다.
Figure R1020027016891
전자 기기, 탭 계수, 디지털 VTR, 접속 패널, 베이

Description

신호 처리 장치와 방법, 신호 처리 시스템 및 기록 매체{SIGNAL PROCESSING DEVICE AND METHOD, SIGNAL PROCESSING SYSTEM, AND RECORDING MEDIUM}
본 발명은, 신호 처리 장치에 관한 것으로, 특히 복수의 장치가 접속되었을 때에, 장치의 기능을 변경함으로써, 복수의 장치가 입력 신호에 대한 처리를 협조하여 분담할 수 있도록 함으로써, 하나의 장치 단독의 경우보다도 고품질의 처리 결과를 얻을 수 있도록 하는 신호 처리 장치에 관한 것이다. 또한, 본 발명은 수납 래크 및 접속 장치에 관한 것으로, 특히 예를 들면 AV(Audio Visual) 기기 등의 전자 기기끼리 용이하게 접속할 수 있도록 하는 수납 래크 및 접속 장치에 관한 것이다.
예를 들면, 디지털 VTR(Video Tape Recorder)이나 DVD(Digital Versatile Disc) 플레이어 등은 재생된 화상이나 음성을 시청하기 위해서 텔레비전 수상기 등에 접속되어 사용된다. 즉, 디지털 VTR 등으로 재생된 화상과 음성은 텔레비전 수상기에 공급되고, 화상은 화면에 표시되며, 음성은 스피커로부터 출력된다.
그런데, 상술된 바와 같이, 텔레비전 수상기에 있어서, 디지털 VTR에서 재생된 화상과 음성이 출력되는 경우에는 텔레비전 수상기가 갖는 신호 처리 회로 중에는 특히 처리를 행하지 않은 것이 있다.
즉, 예를 들면 디지털 VTR에서 콤포넌트 신호가 출력되는 경우에는, 텔레비전 수상기에서의 콤포지트 신호를 콤포넌트 신호로 변환하는 신호 처리 회로는, 특히 처리를 행할 필요가 없어 말하자면 사용되지 않게 된다.
또한, 상술된 바와 같이, 텔레비전 수상기와 디지털 VTR이 접속되는 경우에, 텔레비전 수상기가 갖는 신호 처리 회로와 디지털 VTR이 갖는 신호 처리 회로가, 화상이나 음성 등의 신호에 대한 처리를 분담하고, 상호 협조하여, 처리를 행하도록 할 수 있으면, 사용자에 대하여 보다 고품질의 화상이나 음성의 제공을 행할 수 있다고 생각된다.
한편, 예를 들면 디지털 VTR이나, DVD 플레이어, 텔레비전 수상기 등의 AV 기기는, 그 자체로 단독으로 동작하지만, 디지털 VTR이나 DVD 플레이어로 재생한 화상이나 음성을 시청하기 위해서는, 디지털 VTR이나 DVD 플레이어를 텔레비전 수상기에 접속해야 한다.
즉, 디지털 VTR이나 DVD 플레이어, 텔레비전 수상기에는, 일반적으로 그 배면에, 화상이나 음성의 입력 또는 출력을 행하는 단자가 외부로 노출된 상태로 설치되어 있으며, 디지털 VTR이나 DVD 플레이어의 출력 단자와, 텔레비전 수상기의 입력 단자를 소정의 케이블로 접속함으로써, 디지털 VTR이나 DVD 플레이어로 재생된 화상이나 음성이 텔레비전 수상기로부터 출력된다.
그러나, 예를 들면 2대의 AV 기기끼리 접속하는 경우에도, 화상, 및 L(Left) 채널 및 R(Right) 채널의 음성을 위해, 3개의 케이블이 필요하게 되기 때문에, 케이블에 의해서 AV 기기끼리 접속하는 것은 번거롭다. 또한, 접속하는 AV 기기의 수가 증가하면, 그 접속에 요하는 케이블도 많아지기 때문에, 케이블의 처리(인출 등)도 용이하지 않게 된다.
<발명의 개시>
본 발명은 이러한 상황에 감안하여 이루어진 것으로, 장치의 기능을 변경함으로써, 복수의 장치가 입력 신호에 대한 처리를 협조하여 분담할 수 있도록 함으로써, 1개의 장치 단독의 경우보다도 고품질의 처리 결과를 얻을 수 있도록 하는 것이다.
또한, 본 발명은 전자 기기끼리 용이하게 접속할 수 있도록 하는 것이다.
본 발명의 신호 처리 장치는 소정의 기능을 갖고 입력 신호를 처리하는 신호 처리 수단과, 다른 장치가 접속되어 있는지의 여부를 판정하는 판정 수단과, 다른 장치가 접속되어 있을 때와, 접속되어 있지 않을 때로 신호 처리 수단의 기능을 변화시키는 제어 수단을 포함하는 것을 특징으로 한다.
본 발명의 신호 처리 방법은 소정의 기능을 갖고 입력 신호를 처리하는 신호 처리 단계와, 다른 장치가 접속되어 있는지를 판정하는 판정 단계와, 다른 장치가 접속되어 있을 때와, 접속되어 있지 않을 때로 신호 처리 단계의 기능을 변화시키는 제어 단계를 구비하는 것을 특징으로 한다.
본 발명의 프로그램은 소정의 기능을 갖고, 입력 신호를 처리하는 신호 처리 단계와, 다른 장치가 접속되어 있는지를 판정하는 판정 단계와, 다른 장치가 접속되어 있을 때와, 접속되어 있을 때로 신호 처리 단계의 기능을 변화시키는 제어 단계를 구비하는 것을 특징으로 한다.
본 발명의 기록 매체는 소정의 기능을 갖고 입력 신호를 처리하는 신호 처리 단계와, 다른 장치가 접속되어 있는지를 판정하는 판정 단계와, 다른 장치가 접속되어 있을 때와, 접속되어 있지 않을 때에, 신호 처리 단계의 기능을 변화시키는 제어 단계를 구비하는 프로그램이 기록되어 있는 것을 특징으로 한다.
본 발명의 신호 처리 시스템은 제1과 제2 신호 처리 장치가 소정의 기능을 갖고 입력 신호를 처리하는 신호 처리 수단과, 다른 쪽 신호 처리 장치가 접속되어 있는지를 판정하는 판정 수단과, 다른 쪽 신호 처리 장치가 접속되어 있을 때와, 접속되어 있지 않을 때로 신호 처리 수단의 기능을 변화시키는 제어 수단을 포함하는 것을 특징으로 한다.
본 발명의 수납 래크는 단독으로 작동하고 또한 신호의 입력 또는 출력을 행하는 1 이상의 신호 단자가 외부로 노출되어 있는 전자 기기를 수납하는 오목 형상으로 형성된 1 이상의 수납부와, 전자 기기의 신호 단자와 접속하는 접속 단자가 설치된, 수납부 내의 접속 패널을 구비하는 것을 특징으로 한다.
본 발명의 접속 장치는 전자 기기의 신호 단자와 전기적으로 접속되는 접속 단자가 설치된 접속 패널을, 오목 형상으로 형성된 1 이상의 수납부 내에 갖는 수납 래크의 접속 패널에 설치된 접속 단자와 접속하는 제1 단자가 설치된 제1 면과, 단독으로 작동하고 또한 신호의 입력 또는 출력을 행하는 1 이상의 신호 단자가 외부로 노출되어 있는 전자 기기의 신호 단자와 접속하는 제2 단자가 설치된 제2 면을 구비하는 것을 특징으로 한다.
본 발명의 수납 래크 시스템은 단독으로 작동하고 또한 신호의 입력 또는 출 력을 행하는 1 이상의 신호 단자가 외부로 노출되어 있는 전자 기기를 수납하는 수납 래크가 전자 기기를 수납하는 오목 형상으로 형성된 1 이상의 수납부와, 전자 기기의 신호 단자와 접속하는 접속 단자가 설치된, 수납부 내의 접속 패널을 갖는 것을 특징으로 한다.
본 발명의 다른 신호 처리 장치는 다른 장치가 접속되는 접속 수단과, 접속 수단에 접속된 다른 장치가 특정한 장치인지의 여부를 판정하는 판정 수단과, 학습에 의해 미리 요구된 탭 계수를 갖고, 그 탭 계수와 입력 신호를 이용한 연산 처리에 의해, 입력 신호에 대하여 제1 또는 제2 기능의 신호 처리를 실시하는 신호 처리 수단과, 판정 수단에 의한 판정 결과에 기초하여 탭 계수를 변경함으로써, 신호 처리 수단이 행하는 신호 처리의 기능을 변경하는 제어를 행하는 제어 수단을 구비하며, 신호 처리 수단은 탭 계수를 저장하는 저장부와, 제어 수단에 의한 제어에 따라서, 탭 계수와 입력 신호를 이용한 연산 처리를 행하는 연산 처리부를 갖고, 연산 처리부는 1개의 처리 수순으로 특화한 처리를 행하는 회로의 물리적 구성을 변경하지 않고, 제1과 제2 기능의 신호 처리를 행하는 것을 특징으로 한다.
본 발명의 신호 처리 장치 및 신호 처리 방법, 프로그램 및 기록 매체, 및 신호 처리 시스템에 있어서는 다른 장치가 접속되어 있는지를 판정하고, 다른 장치가 접속되어 있을 때와, 접속되어 있지 않을 때에, 입력 신호의 처리 기능이 변화한다.
본 발명의 수납 래크에 있어서는, 단독으로 작동하고 또한 신호의 입력 또는 출력을 행하는 1 이상의 신호 단자가 외부로 노출되어 있는 전자 기기가 오목 형상 으로 형성된 수납부에 수납되고, 그 수납부 내의 접속 패널에 설치된 접속 단자가 전자 기기의 신호 단자와 접속된다.
본 발명의 접속 장치에서는 전자 기기의 신호 단자와 전기적으로 접속되는 접속 단자가 설치된 접속 패널을 수납부 내에 갖는 수납 래크의 접속 패널에 설치된 접속 단자와 접속하는 제1 단자가, 제1 면에 설치되어 있음과 함께, 단독으로 작동하고, 또한 신호의 입력 또는 출력을 행하는 1 이상의 신호 단자가 외부로 노출되어 있는 전자 기기의 신호 단자와 접속하는 제2 단자가 제2 면에 설치되어 있다.
본 발명의 수납 래크 시스템에 있어서는, 단독으로 작동하고 또한 신호의 입력 또는 출력을 행하는 1 이상의 신호 단자가 외부로 노출되어 있는 전자 기기를 수납하는 수납 래크가, 전자 기기를 수납하는 오목 형상으로 형성된 1 이상의 수납부와, 전자 기기의 신호 단자와 접속하는 접속 단자가 설치된, 수납부 내의 접속 패널을 갖고 있다.
본 발명의 다른 신호 처리 장치에서는 학습에 의해 미리 구해진 탭 계수와 입력 신호를 이용한 연산 처리에 의해 입력 신호에 대하여 제1 또는 제2 기능의 신호 처리가 실시된다. 한편, 접속 수단에 접속된 다른 장치가 특정한 장치인지의 여부가 판정되고, 판정 수단에 의한 판정 결과에 기초하여 탭 계수를 변경함으로써 신호 처리의 기능을 변경하는 제어가 행해진다. 이 경우에 있어서, 신호 처리를 행하는 신호 처리 수단은, 탭 계수를 저장하는 저장부와, 제어 수단에 의한 제어에 따라서, 탭 계수와 입력 신호를 이용한 연산 처리를 행하는 연산 처리부를 갖고, 연산 처리부는 1개의 처리 수순으로 특화한 처리를 행하는 회로의 물리적 구성을 변경하지 않고서, 제1과 제2 기능의 신호 처리를 행한다.
도 1은 본 발명을 적용한 베이 구조형 텔레비전 수상기의 일 실시 형태의 구성예를 도시하는 사시도.
도 2는 전자 기기가 수납된 상태의 베이 구조형 텔레비전 수상기를 도시하는 사시도.
도 3은 베이 내 접속 패널(5)의 구성예를 도시하는 평면도.
도 4는 전자 기기(11, (12))를 배면측으로부터 본 경우의 사시도.
도 5는 베이 어댑터 박스(14)의 구성예를 도시하는 사시도.
도 6a는 어댑터 내 접속 패널(15A)의 구성예를 도시하는 평면도, 도 6b는 어댑터 배면 패널(15B)의 구성예를 도시하는 평면도.
도 7은 배면 패널부(15)의 착탈이 가능한 베이 어댑터 박스(14)를 도시하는 사시도.
도 8은 어댑터 배면 패널(15B)의 착탈이 가능한 베이 어댑터 박스(14)를 도시하는 사시도.
도 9는 단자가 이동 가능한 배면 패널부(15)의 구성예를 도시하는 사시도.
도 10은 단자가 이동 가능한 배면 패널부(15)를 도시하는 단면도.
도 11은 단자가 이동 가능한 배면 패널부(15)를 도시하는 단면도.
도 12는 단자가 이동 가능한 배면 패널부(15)의 다른 구성예를 도시하는 사 시도.
도 13은 단자가 이동 가능한 배면 패널부(15)의 또 다른 구성예를 도시하는 사시도.
도 14a는 접속판(81)의 구성예를 도시하는 사시도, 도 14b는 패치판(83)의 구성예를 도시하는 사시도, 도 14c는 패치판(83)의 구성예를 나타내는 측면도, 도 14d는 패치판(83)의 구성예를 도시하는 평면도, 도 14e는 도전부(89)의 구성예를 도시하는 사시도.
도 15는 베이 구조형 텔레비전 수상기의 전기적 구성예를 도시하는 블록도.
도 16은 TV 신호 처리부(106)의 구성예를 도시하는 블록도.
도 17은 전자 기기(11, (12))의 구성예를 도시하는 블록도.
도 18은 TV 신호 처리부(106)(전자 기기(11, (12)))의 처리를 설명하는 흐름도.
도 19a는 TV 신호 처리부(106)가 단독으로 행하는 처리를 설명하기 위한 도면.
도 19b는 전자 기기(11)가 단독으로 행하는 처리를 설명하기 위한 도면.
도 20은 TV 신호 처리부(106)와 전자 기기(11)가 협조 분담하여 행하는 처리를 설명하기 위한 도면.
도 21은 TV 신호 처리부(106)와 전자 기기(11)가 협조 분담하여 행하는 처리를 설명하는 흐름도.
도 22는 신호 처리 회로(113)의 구성예를 도시하는 도면.
도 23은 계수 기억부(135)에 기억시키는 탭 계수를 학습하는 학습 장치의 구성예를 도시하는 블록도.
도 24는 학습 장치에 의한 학습 처리를 설명하는 흐름도.
도 25는 계수 기억부(135)의 구성예를 도시하는 블록도.
도 26은 클래스 분류 적응 처리 회로로 구성되는 신호 처리 회로(113)의 처리를 설명하는 흐름도.
도 27a는 TV 신호 처리부(106)가 단독으로 행하는 처리를 설명하기 위한 도면.
도 27b는 전자 기기(11)가 단독으로 행하는 처리를 설명하기 위한 도면.
도 28은 TV 신호 처리부(106)와 전자 기기(11)가 협조 분담하여 행하는 처리를 설명하기 위한 도면.
도 29는 본 발명을 적용한 컴퓨터의 일 실시 형태의 구성예를 도시하는 블록도.
<발명을 실시하기 위한 최량의 형태>
도 1은 본 발명을 적용한 베이 구조형 텔레비전 수상기의 일 실시 형태의 구성예를 도시하는 사시도.
장치의 케이스로도 되어 있는 TV(Television) 래크(1)에는 그 정면 상부의 중앙에, CRT(Cathode Ray Tube)(2)가 배치되어 있고, 그 좌우에, L(Left) 채널과 R(Right) 채널용 스피커(3)가 배치되어 있다.
또한, TV 래크(1)의 정면 하부에는 6개의 베이(bay)(4A, 4B, 4C, 4D, 4E, 4F)가 설치되어 있다. 여기서, 이하, 적절하게, 베이(4A 내지 4F)를 특별히 구별할 필요가 없는 한, 베이(4)로 기술한다.
베이(4)에는 단독으로 작동하고, 또한 신호의 입력 또는 출력을 행하는 1 이상의 신호 단자가 외부로 노출되어 있는 전자 기기로서의, 예를 들면 디지털 VTR이나 DVD 플레이어 등을 수납할 수 있도록, 오목 형상으로 형성되어 있고, 그 내부 정면에는, 베이(4)에 수납되는 전자 기기의 신호 단자와 접속하는 접속 단자가 배치된 후술하는 베이 내 접속 패널(5)(도 3)이 설치되어 있다.
또한, TV 래크(1)의 상면의 오른쪽 앞쪽에는 역시 오목 형상으로 형성된 베이(4G)가 설치되어 있다. 단지, 베이(4A 내지 4F)는 디지털 VTR 등의 비교적 대형의 전자 기기를 수납할 수 있도록, 큰 오목 형상으로 되어 있는데 대하여, 베이(4G)는, 예를 들면 휴대 전화기 그 밖의 PDA(Personal Digital Assistant) 등의 비교적 소형의 전자 기기를 수납할 수 있도록, 작은 오목 형상으로 되어 있다. 또, 베이(4G)의 내부에도 거기에 수용되는 전자 기기의 신호 단자와 접속하는 접속 단자가 배치된 베이 내 접속 패널이 설치되어 있다. 단, 베이(4G)에 설치되어 있는 베이 내 접속 패널은 휴대 전화기 등의 소형의 전자 기기의 신호 단자와 접속되는 것이므로, 디지털 VTR 등의 대형의 전자 기기의 신호 단자와 접속되는 베이(4A 내지 4F)에 설치되어 있는 베이 내 접속 패널(5)과는 다르게 되어 있다.
도 2는 베이(4)에 전자 기기가 수납된 상태의 도 1의 베이 구조형 텔레비전 수상기의 사시도이다.
도 2의 실시 형태에서는 베이(4A, 4D)에, 전자 기기(11, 12)가 각각 직접 수 납되어 있고, 베이(4B)에 베이 어댑터 박스(14)에 수납된 상태의 전자 기기(13)가 수납되어 있다.
즉, 전자 기기(11, 12)는 베이 구조형 텔레비전 수상기에 대응한 전자 기기(예를 들면, 베이 구조형 텔레비전 수상기와 동일한 제조 메이커에 의한 전자 기기)이고, 베이 어댑터 박스(14)를 사용하지 않아도, 직접 베이(4)에 수납할 수 있도록 되어 있다.
한편, 전자 기기(13)는 베이 구조형 텔레비전 수상기에 대응하지 않는 전자 기기(예를 들면, 베이 구조형 텔레비전 수상기와는 다른 제조 메이커에 의한 전자 기기)로, 베이 어댑터 박스(14)를 사용함으로써, 베이(4)에 수납할 수 있도록 되어 있다.
또, 베이(4)(베이(4G)에 대해서도 마찬가지임)의 개구 부분에는, 예를 들면 VTR의 테이프 삽입구에 설치되는 것과 마찬가지의 덮개를 설치하도록 할 수 있으며, 이 경우 전자 기기가 수납되어 있지 않은 베이(4)의 내부에, 먼지 등이 들어 가는 것을 방지할 수 있다.
다음에, 도 3은 베이(4)의 내부 정면에 설치되어 있는 베이 내 접속 패널(5)의 구성예를 도시하는 평면도이다.
베이 내 접속 패널(5)에는, RGB(Red, Green, Blue)용 출력 단자(21), RGB용 입력 단자(22), 오디오 출력 단자(23), 오디오 입력 단자(24), 출력용 S(Separate(Special/Super)) 단자(25), 입력용 S 단자(26), IEEE(Institute of Electrical and Electronics Engineers) 1394 단자(27), USB(Universal Serial Bus) 단자(28), 및 전원 단자(29) 등의, 전자 기기 사이에서 신호의 교환을 하기 위한 단자가 설치되어 있다.
RGB용 출력 단자(21)는 베이 구조형 TV 수상기로 얻어지는 화상 신호(화상 데이터)인 RGB 신호를 베이(4)에 수납되는 전자 기기에 출력하기 위한 단자이며, RGB용 입력 단자(22)는 베이(4)에 수납되는 전자 기기가 출력하는 RGB 신호를, 베이 구조형 텔레비전 수상기에 입력하기 위한 단자이다. 오디오 출력 단자(23)는 베이 구조형 텔레비전 수상기로 얻어지는 L 및 R 채널의 음성 신호를 베이(4)에 수납되는 전자 기기에 출력하기 위한 단자이며, 오디오 입력 단자(24)는 베이(4)에 수납되는 전자 기기가 출력하는 L 및 R 채널의 음성 신호를 베이 구조형 텔레비전 수상기에 입력하기 위한 단자이다. 출력용 S 단자(25)는 베이 구조형 텔레비전 수상기로 얻어지는 화상 신호인 휘도 신호 및 색 신호를 베이(4)에 수납되는 전자 기기에 출력하기 위한 단자이며, 입력용 S 단자(26)는 베이(4)에 수납되는 전자 기기가 출력하는 휘도 신호 및 색 신호를, 베이 구조형 텔레비전 수상기에 입력하기 위한 단자이다. IEEE1394 단자(27)는 베이 구조형 텔레비전 수상기와 베이(4)에 수납되는 전자 기기 사이에서, IEEE1394 규격에 준거한 통신을 행하기 위한 단자이며, USB 단자(28)는 베이 구조형 텔레비전 수상기와 베이(4)에 수납되는 전자 기기 사이에서, USB 규격에 준거한 통신을 행하기 위한 단자이다. 전원 단자(29)는 베이(4)에 수납되는 전자 기기에 대하여, 베이 구조형 텔레비전 수상기로부터 전원을 공급하기 위한 단자이다.
도 3의 실시 형태에서는, RGB용 출력 단자(21), RGB용 입력 단자(22), 오디 오 출력 단자(23), 오디오 입력 단자(24), 출력용 S 단자(25), 입력용 S 단자(26), IEEE1394 단자(27), USB 단자(28), 및 전원 단자(29)는 베이 내 접속 패널(5)의 고정 위치에 배치되어 있다.
도 4는 베이 구조형 텔레비전 수상기에 대응한 전자 기기(11, (12))의 구성예를 나타낸다, 그 배면 방향에서 본 사시도이다.
전자 기기(11)의 배면 패널에는, RGB용 입력 단자(31), RGB용 출력 단자(32), 오디오 입력 단자(33), 오디오 출력 단자(34), 입력용 S 단자(35), 출력용 S 단자(36), IEEE1394 단자(37), USB 단자(38), 및 전원 단자(39) 등이 설치되어 있다.
베이 구조형 텔레비전 수상기의 베이(4)는, 전자 기기(11)를 수납 할 수 있는 크기로 구성되어 있고, 또한 그 베이 내 접속 패널(5)의 RGB용 출력 단자(21) 내지 전원 단자(29)는, 전자 기기(11)가 베이(4)에 수납되었을 때에, 그 전자 기기(11)의 RGB용 입력 단자(31) 내지 전원 단자(39)와 각각 전기적으로 접속되는 위치에 배치되어 있다.
따라서, 사용자는 베이 구조형 텔레비전 수상기에 대응한 전자 기기(11, 12)에 대해서는, 전자 기기(11)를 베이(4)에 수납하는 것만으로, 케이블을 이용하지 않아도, 전자 기기(11)와 베이 구조형 텔레비전 수상기를 전기적으로 접속할 수 있다.
또한, 전자 기기(11, 12)를 베이 구조형 텔레비전 수상기의 베이(4)에 수납함으로써, 전자 기기(11, 12)도 베이 구조형 텔레비전 수상기를 통해 전기적으로 접속된다. 따라서, 사용자는, 역시, 전자 기기(11, 12)를 베이(4)에 수납하는 것만으로, 케이블을 이용하지 않아도, 전기적으로 접속할 수 있다.
이상과 같이, 사용자는 전자 기기를 베이(4)에 수납하는 것만으로, 전자 기기끼리 용이하게 접속할 수 있다.
또, 베이(4)에 수납되는 전자 기기가, 예를 들면 재생 전용의 전자 기기인 경우, 그와 같은 전자 기기에 대해서는 기본적으로, 화상이나 음성 등의 입력 단자를 설치할 필요는 없다.
한편, 베이(4)에는, 재생 전용의 전자 기기만이 수납되는 데 한하지 않고, 예를 들면 기록과 재생의 쌍방이 가능한 전자 기기가 수납되는 경우도 있으며, 그와 같은 전자 기기에 대해서는 화상이나 음성 등의 입력 단자와 출력 단자의 쌍방이 설치된다.
따라서, 베이(4)의 내부에 설치되는 베이 내 접속 패널(5)(도 3)에는, 베이(4)에 수납될 수 있는 전자 기기의 모든 단자에 대응하는 위치에 그 단자와 전기적으로 접속하는 단자를 설치해 놓는 것이 바람직하다. 또, 이 경우, 베이 내 접속 패널(5)에 설치된 단자에 대해서는 베이(4)에 수납되는 전자 기기에 따라서는, 말하자면 사용하지 않게 되는 상태로 되는 경우가 생길 수 있지만, 특별히 문제는 없다.
다음에, 상술한 바와 같이, 전자 기기(11, 12)는 베이 구조형 텔레비전 수상기에 대응한 것으로, 베이 내 접속 패널(5)의 RGB용 출력 단자(21) 내지 전원 단자(29)는 전자 기기(11, 12)가 베이(4)에 수납되었을 때에, 그 전자 기기(11, 12)의 RGB용 입력 단자(31) 내지 전원 단자(39)와 각각 전기적으로 접속되는 위치에 배치되어 있기 때문에, 전자 기기(11, 12)는 베이(4)에 수납되는 것만으로, 베이 구조형 텔레비전 수상기와 전기적으로 접속된다.
그러나, 전자 기기(13)는 베이 구조형 텔레비전 수상기에 비대응(대응하지 않음)이므로, 베이(4)에 직접 수납해도, 전자 기기(13)의 단자와 베이 내 접속 패널(5)의 대응하는 단자와는, 그 배치 위치가 다르며, 전기적으로 접속되는 데 한하지 않고, 오히려 대부분은 접속되지 않는다.
그래서, 베이 구조형 텔레비전 수상기에 비대응의 전자 기기(13)에 대해서는, 베이 어댑터 박스(14)를 이용하는 것으로, 베이 구조형 텔레비전 수상기와 용이하게 전기적으로 접속할 수 있도록 되어 있다.
즉, 도 5는 베이 어댑터 박스(14)의 구성예를 도시하는 사시도이다.
베이 어댑터 박스(14)에는 그 정면측에서, 전자 기기(13)를 수납할 수 있도록, 오목 형상의 슬롯(14A)이 설치되어 있다. 전자 기기(13)는, 베이 어댑터 박스(14)에 수납하고, 이 베이 어댑터 박스(14)채로 베이 구조형 텔레비전 수상기의 베이(4)에 수납함으로써, 베이 구조형 텔레비전 수상기와 전기적으로 접속되도록 되어 있다.
즉, 베이 어댑터 박스(14)의 배면 부분에는 배면 패널부(15)가 설치되고 있으며, 배면 패널부(15)는 슬롯(14A)측을 정면으로 하는 어댑터 내 접속 패널(15A)과, 베이 어댑터 박스(14)의 배면측을 정면으로 하는 어댑터 배면 패널(15B)로 구성되어 있다. 즉, 베이 어댑터 박스(14)의 슬롯(14A)측을 정면이라고 하면, 어댑 터 내 접속 패널(15A)은 정면측에, 어댑터 배면 패널(15B)은 그 배면측에 각각 설치된다.
도 6은 어댑터 내 접속 패널(15A)과 어댑터 배면 패널(15B)의 구성예를 도시하는 평면도이다.
어댑터 내 접속 패널(15A)에는, 전자 기기(13)와 같이, 베이 구조형 텔레비전 수상기에 비대응의 전자 기기(이하, 적절하게, 비대응 전자 기기라 함)가 베이 어댑터 박스(14)에 수납되었을 때에, 그 비대응 전자 기기의 배면 패널에 설치된 신호 단자와 접속하는 위치에, 대응하는 접속 단자가 설치되어 있다.
여기서, 비대응 전자 기기에 대해서는, 예를 들면 메이커마다 그 신호 단자의 배치 위치가 다르다. 그래서, 어댑터 내 접속 패널(15A)에서는, 도 6a에 도시한 바와 같이, 각 메이커마다 그 메이커의 비대응 전자 기기의 배면 패널에 설치된 신호 단자에 대응하는 고정 위치에, 그 신호 단자와 접속되는 단자가 설치되어 있다. 또, 도 6a에서는 A사, B사, C사의 비대응 전자 기기용의 어댑터 내 접속 패널(15)을 도시하고 있다.
한편, 어댑터 배면 패널(15B)에는 도 6b에 도시한 바와 같이, 베이(4)의 베이 내 접속 패널(5)(도 3)에 설치된 RGB용 출력 단자(21) 내지 전원 단자(29)에 대응하는 고정 위치에, RGB용 입력 단자(41) 내지 전원 단자(49)가 각각 설치되어 있다. 따라서, 베이 어댑터 박스(14)를 그 어댑터 배면 패널(15B)과, 베이(4)의 베이 내 접속 패널(5)이 대향하도록 베이(4)에 수납하면, 어댑터 배면 패널(15B)에 설치된 RGB용 입력 단자(41) 내지 전원 단자(49)는 베이(4) 내의 베이 내 접속 패 널(5)에 설치된 RGB용 출력 단자(21) 내지 전원 단자(29)와 각각 전기적으로 접속된다.
그리고, 어댑터 내 접속 패널(15A)에 설치된 단자는 어댑터 배면 패널(15B)에 설치된 RGB용 입력 단자(41) 내지 전원 단자(49) 중 대응하는 것에 접속되어 있고, 따라서, 비대응 전자 기기라도, 그 비대응 전자 기기에 대응하는 어댑터 내 접속 패널(15A)을 갖는 베이 어댑터 박스(14)에 수납하고, 또한 그 비대응 전자 기기가 수납된 베이 어댑터 박스(14)를 베이(4)에 수납함으로써, 비대응 전자 기기는 베이 구조형 텔레비전 수상기(또한, 베이 구조형 텔레비전 수상기를 통해 베이(4)에 수납된 다른 전자 기기)에 전기적으로 접속되게 된다.
이상으로부터, 역시 사용자는 비대응 전자 기기에 대해서도, 용이하게 접속을 행할 수 있다.
그런데, 비대응 전자 기기에 대해서는 상술된 바와 같이, 베이 어댑터 박스(14)를 통함으로써 베이 구조형 텔레비전 수상기와 용이하게 접속할 수 있지만, 이 경우, 사용자는 비대응 전자 기기에 대응하는 어댑터 내 접속 패널(15A)을 갖는 베이 어댑터 박스(14) 전체를 준비해야 한다.
그래서, 베이 어댑터 박스(14)는, 예를 들면 도 7에 도시한 바와 같이, 그 배면 패널부(15)를 다른 부분에 대하여 착탈 가능하도록 구성할 수 있다. 이 경우, 비대응 전자 기기의 메이커마다 베이 어댑터 박스(14) 전체를 준비할 필요는 없고, 배면 패널부(15)만을 교환하면 된다. 또한, 이 경우, 비대응 전자 기기는 그 배면의 단자에 배면 패널부(15)의 어댑터 내 접속 패널(15A)에 설치된 단자를 삽입한(에 접속한) 상태에서, 베이(4)에 수납하는 것이 가능하다. 즉, 비대응 전자 기기와 베이 구조형 텔레비전 수상기와의 접속은 비대응 전자 기기가 수납된 베이 어댑터 박스(14) 전체를 베이(4)에 수납함으로써 행하는 것 외에, 비대응 전자 기기가 어댑터 내 접속 패널(15A)에 접속된 배면 패널부(15)를 그 비대응 전자 기기와 함께, 베이(4)에 수납함으로써 행하는 것이 가능하다.
또, 배면 패널부(15)는 어댑터 내 접속 패널(15A)과 어댑터 배면 패널(15B)을 일체화하여 구성하는 것 외에, 어댑터 내 접속 패널(15A)과 어댑터 배면 패널(15B)을 분리할 수 있도록 구성하는 것도 가능하다.
또한, 배면 패널부(15)는, 예를 들면 도 8에 도시한 바와 같이, 어댑터 배면 패널(15B)만을 베이 어댑터 박스(14)로부터 분리할 수 있도록 구성하는 것도 가능하다.
여기서, 도 8의 실시 형태에 있어서는, 분리 가능한 어댑터 배면 패널(15B)에, 복수의 수컷 핀으로 구성되는 수컷 핀군(16B)이 설치되어 있고, 베이 어댑터 박스(14)에는 복수의 암컷 핀으로 구성되는 암컷 핀군(16A)이 설치되어 있다. 베이 어댑터 배면 패널(15B)을 베이 어댑터 박스(14)에 장착하면, 어댑터 배면 패널(15B)의 수컷 핀군(16B)을 구성하는 각 수컷 핀이 베이 어댑터 박스(14)의 암컷 핀군(16A)을 구성하는 대응하는 암컷 핀에 끼워져, 이에 따라, 베이 어댑터 배면 패널(15B)과, 베이 어댑터 박스(14)측의 어댑터 내 접속 패널(15A)이 전기적으로 접속된다. 즉, 어댑터 배면 패널(15B)에 설치된 RGB용 입력 단자(41) 내지 전원 단자(49)는 수컷 핀군(16B)을 구성하는 소정의 수컷 핀과 전기적으로 접속되어 있고, 어댑터 내 접속 패널(15A)에 설치된 단자도 암컷 핀군(16A)을 구성하는 소정의 암컷 핀과 전기적으로 접속되어 있다. 그리고, 어댑터 배면 패널(15B)의 수컷 핀군(16B)을 구성하는 각 수컷 핀이 베이 어댑터 박스(14)의 암컷 핀군(16A)을 구성하는 대응하는 암컷 핀에 끼워짐으로써, 그 암컷 핀군(16A) 및 수컷 핀군(16B)을 통해, 어댑터 배면 패널(15B)에 설치된 RGB용 입력 단자(41) 내지 전원 단자(49) 각각과, 어댑터 내 접속 패널(15A)에 설치된 대응하는 단자 각각이 전기적으로 접속된다.
다음에, 상술된 바와 같이, 어댑터 내 접속 패널(15A)에서, 각 메이커의 비대응 전자 기기의 신호 단자의 위치에 대응한 고정 위치에, 그 신호 단자와 접속되는 접속 단자를 설치하는 경우에는, 예를 들면 도 7에 도시한 바와 같이, 배면 패널부(15)를 빼고 꽂을 수 있게 구성한다고 해도 각 메이커마다 그 메이커의 비대응 전자 기기의 신호 단자의 위치에 대응한 고정 위치에 접속 단자가 설치된 어댑터 내 접속 패널(15A)를 갖는 배면 패널부(15)가 필요해진다.
도 9는 복수(혹은, 전부)의 메이커의 비대응 전자 기기에 대처할 수 있는 배면 패널부(15)의 구성예를 도시하는 사시도이다.
즉, 도 9의 실시 형태에 있어서는, 어댑터 내 접속 패널(15A)에 설치된 비대응 전자 기기의 신호 단자와 접속되는 단자(53, 54)를 이동시킬 수 있게 되어 있다. 즉, 단자(53, 54)는 비대응 전자 기기의 신호 단자와 접속하는 위치로 이동할 수 있도록 되어 있다.
또, 도 9의 실시 형태에서는, 도면이 복잡해지는 것을 피하기 위해서, 어댑 터 내 접속 패널(15A)에는 2개의 단자(53, 54)만을 도시하고 있다.
도 9의 실시 형태에 있어서는, 어댑터 내 접속 패널(15A)은 복수의 슬릿판(51)으로 구성되어 있다.
즉, 슬릿판(51)은, 예를 들면 도전성이 있는 평판 형상의 판(박막)으로 구성되고, 각 슬릿판(51)에는 격자형으로 슬릿(구멍)(52)이 설치되어 있다. 그리고, 단자(53, 54)는 이 슬릿(52)을 따라서, 도 9에서 화살표로 도시한 바와 같이 이동할 수 있도록 되어 있다.
도 10은 도 9에 도시한 어댑터 내 접속 패널(15A)의 측면의 단면도이다. 복수의 슬릿판(51)은 절연체(62)에 끼워져 접착되어 있고, 어댑터 배면 패널(15B) 측에 가장 가까운 절연체(62)는 바닥판(61)에 고정되어 있다. 또, 절연체(62)끼리는 슬릿판(51)에 설치된 슬릿(52)끼리의 간격보다도 큰 간격을 비우고 배치되어 있다.
또한, 단자(53, 54)측에 가장 가까운 슬릿판(51)의 표면에는 절연막(66)이 형성되어 있다. 이 절연막(66)은 단자(53, 54)가 복수의 슬릿판(51) 중 가장 단자(53)측에 가까이 있는 것과 전기적으로 접속되는 것을 방지한다.
단자(53)에는(단자(54)도 마찬가지), 슬릿(52)의 폭보다도 약간 작은 직경을 갖는 막대 형상의 동체부(63, (67))가 부착되고 있고, 이 동체부(63)가 슬릿(51)을 따라서 슬라이드함으로써, 단자(53)를 슬릿(51) 상의 임의의 위치로 이동시킬 수 있게 되어 있다.
또한, 동체부(63)의, 단자(53)가 부착되어 있지 않은 쪽의 단부에는 도체로 구성되는 접점 금속 부재(64, (68))가 고정되어 있으며, 이 접점 금속 부재(64)가 복수의 슬릿판(51) 중 소정의 것과 접하도록 되어 있다. 여기서, 도 10의 실시 형태에서는 단자(53)의 동체부(63)에 부착된 접점 금속 부재(64)는 바닥판(61)측에 가장 가까운 2매의 슬릿판(51)과 접하고 있다.
그리고, 복수의 슬릿판(51) 각각은 어댑터 배면 패널(15B)에 설치된 RGB용 입력 단자(41) 내지 전원 단자(49) 중 소정의 것과 접속되어 있고, 따라서, 단자(53)는, 동체부(63)의 내부, 접점 금속 부재(64), 및 슬릿판(51)을 통해 어댑터 배면 패널(15B)에 설치된 RGB용 입력 단자(41) 내지 전원 단자(49) 중의 소정의 것과 전기적으로 접속된다.
또, 단자(54)의 동체부(67)는 단자(53)의 동체부(63)보다도 짧게 되어 있고, 이에 따라, 단자(54)의 동체부(67)에 고정된 접점 금속 부재(68)는 단자(53)의 동체부(63)에 고정된 접점 금속 부재(64)가 접하고 있는 슬릿판(51)보다도, 단자(53, (54))측에 있는 슬릿판(51)에 접하도록 되어 있다. 이에 따라, 단자(53)는 그것에 대응하는 어댑터 배면 패널(15B)의 단자에, 단자(54)도 그에 대응하는 어댑터 배면 패널(15B)의 단자에, 각각 전기적으로 접속되도록 되어 있다.
또한, 단자(53)의 동체부(63)에는(단자(54)의 동체부(67)도 마찬가지), 그 표면에 절연막이 형성되어 있고, 이에 따라 단자(53)가, 접점 금속 부재(64)가 접하는 슬릿판(51) 이외의 슬릿판(51)과 전기적으로 접속되는 것이 방지되도록 되어 있다.
동체부(63)의 단자(53)측의 단부에는 도 11에 도시한 바와 같이, 나사 홈이 있는 나사부(65)가 설치되어 있다. 또한, 단자(53)의 내부에도 나사 홈이 있어, 단자(53)는 동체부(63)의 나사부(65)에 나사 결합하고 있다.
단자(53)를 그 단자(53)측으로부터 보아, 예를 들면 반시계 방향으로 돌리면, 나사가 풀어져, 도 11에 도시한 바와 같이, 단자(53)가 절연막(66)으로부터 분리됨과 함께, 동체부(63)의 접점 금속 부재(64)가 슬릿판(51)으로부터 분리된다. 이에 따라, 단자(53)는 나사부(63)와 함께, 슬릿(52)을 따라서 이동 가능한 상태가 된다.
또, 도 11의 실시 형태에 있어서는, 단자(54), 동체부(67), 및 접점 금속 부재(68)의 도시를 생략하고 있지만, 단자(54)도 단자(53)와 같이 하여, 슬릿(52)을 따라서 이동할 수 있도록 되어 있다.
한편, 단자(53)를 그 단자(53)측으로부터 보아, 예를 들면 시계 방향으로 돌리면, 나사가 조여져, 도 10에 도시한 바와 같이, 단자(53)의, 절연막(66)측의 단부가 절연막(66)에 눌러지고, 또한 동체부(63)의 접점 금속 부재(64)가 본래 접하여야 할 슬릿판(51)에 소정의 압력으로 눌린다. 이에 따라, 단자(53)는 슬릿(52)을 따른 소정의 위치에 고정되고, 또한 동체부(64) 및 접점 금속 부재(64)를 통해 슬릿판(51)과 전기적으로 접속된다.
다음에, 도 12는 비대응 전자 기기의 신호 단자와 접속되는 단자(53, 54)를 이동시킬 수 있는 배면 패널부(15)의 다른 구성예를 도시하는 사시도이다.
도 12의 실시 형태에 있어서는, 다수의 삽입구(구멍)(71)가 설치되고 있고, 단자(53, 54)는 다수의 삽입구(71) 중 임의의 위치로 이동할 수 있도록 되어 있다.
즉, 단자(53)는, 예를 들면 삽입구(71)에 삽입할 수 있는 핀 잭(pin jack) 형상의 동체부(53A)를 갖고 있고, 이 동체부(53A)를 삽입구(71)에 삽입하는 것으로, 단자(53)는 그 삽입구(71)의 위치에 고정된다.
또, 단자(53)의 동체부(53A)와 단자(54)의 동체부(54A)는, 서로 다른 길이로 되어 있고, 이에 따라 단자(53)의 동체부(53A)를 삽입구(71)에 삽입한 경우와 단자(54)의 동체부(54A)를 삽입구(71)에 삽입한 경우에, 어댑터 배면 패널(15B)의 서로 다른 단자에 전기적으로 접속되도록 되어 있다.
다음에, 도 13은 어댑터 내 접속 패널(15A)의 단자를 이동시킬 수 있는 배면 패널부(15)의 또 다른 구성예를 도시하는 사시도이다. 또, 도 13 중 도 8에서의 경우와 대응하는 부분에 대해서는, 동일한 부호를 붙이고 있다.
도 13의 실시 형태에 있어서는, 배면 패널부(15)의 어댑터 배면 패널(15B)이 도 8의 실시 형태로 설명한 바와 같이 빼고 꽂을 수 있게 되어 있다.
또한, 도 13의 실시 형태에서는, 어댑터 내 접속 패널(15A)이 복수의 접속판(81)으로 구성되어 있다. 베이 어댑터 박스(14)의 좌우 각각에는 U자형의 삽입용 슬릿(82L, 82R)이 설치되어 있고, 접속판(81)은 이 삽입용 슬릿(82L, 82R)에 삽입됨으로써 고정되도록 되어 있다. 또, 접속판(81)은 삽입용 슬릿(82L, 82R)을 따라서 슬라이드함으로써, 용이하게 착탈할 수 있도록 되어 있다.
접속판(81)은, 예를 들면 도 14a에 도시한 바와 같이, 격자형으로 틀(88)이 형성되어 있고, 또한 그 틀(88)의 내주면에는 후술하는 패치판(83)을 끼워 넣을 수 있는 홈으로서의 틀 홈(87)이 형성되어 있다. 틀(88)으로 구획된 구멍(공간)인 틀 구멍(85)은 도 14b의 사시도, 도 14c의 측면도, 및 도 14d의 평면도에 도시한 평판 형상의 패치판(83)과 거의 마찬가지의 크기로 구성되어 있고, 이 패치판(83)은 그 외주 부분이 틀(88)의 내주에 형성된 틀 홈(87)에 감합됨으로써, 틀 구멍(85)에 고정할 수 있도록 되어 있다.
그리고, 패치판(83)에는 도 14b 내지 도 14d에 도시한 바와 같이, 단자(84)가 설치되어 있고, 따라서 패치판(83)을 삽입한 틀 구멍(85)을 바꾸는 것으로, 그 패치판(83)에 설치된 단자(84)의 배치 위치를 이동시킬 수 있게 되어 있다.
단자(84)는 패치판(83)이 틀(88)에 삽입됨으로써, 그 틀(88)과 전기적으로 접속된다. 또한, 접속판(81)에는 삽입 슬릿(82R)(도 13)과 감합하는 외주 부분에 접속 단자(86)가 설치되어 있고, 틀(88)은 이 접속 단자(86)와 전기적으로 접속되어 있다. 또한, 삽입용 슬릿(82R)에는 도 14e에 도시한 바와 같이, 도전부(89)가 설치되고 있고, 접속판(81)이 삽입용 슬릿(82R)에 삽입됨으로써, 접속 단자(86)는 도전부(89)와 전기적으로 접속된다. 그리고, 도전부(89)는 암컷 핀군(16A) 및 수컷 핀군(16B)을 통해, 어댑터 배면 패널(15B)의 소정의 단자와 접속되도록 되어 있으며, 따라서, 틀(88)에 패치판(83)이 삽입된 단자(84)는 패치판(83), 틀(88), 접속 단자(86), 도전부(89), 및 암컷 핀군(16A) 및 수컷 핀군(16B)를 통해, 어댑터 배면 패널(15B)의 소정의 단자와 전기적으로 접속된다.
여기서, 복수의 접속판(81) 각각에 있어서는, 접속 단자(86)가 다른 위치에 설치되어 있고, 또한 삽입용 슬릿(82R)의 도전부(89)는 그 삽입용 슬릿(82R)에 삽입되는 접속판(81)의 접속 단자(86)에 대응하는 위치에 설치되어 있다. 따라서, 접속판(81)의 접속 단자(86)는 그 접속판(81)이 올바른 삽입용 슬릿(82R)에 삽입되 었을 때에, 그 삽입용 슬릿(82R)에 설치된 도전부(89)와 접속하도록 되어 있으며, 이에 따라, 접속판(81)이 잘못된 삽입용 슬릿(82R)에 삽입되었을 때라도, 그 접속판(81)에 삽입된 단자(84)와, 암컷 핀군(16A) 및 수컷 핀군(16B)를 통해 도전부(89)에 접속되는 어댑터 배면 패널(15B)의 단자(단자(84)에 접속되어야 하는 단자가 아닌 단자)가 전기적으로 접속되는 것을 방지하도록 되어 있다.
또, 기타, 예를 들면 접속판(81)이 삽입되어야 하는 삽입용 슬릿(82L, 82R)에만, 그 접속판(81)이 삽입 가능하도록, 접속판(81) 및 삽입용 슬릿(82L, 82R)을 구성함으로써, 본래 접속되면 안되는 접속판(81)에 삽입된 단자(84)와 어댑터 배면 패널(15B)의 단자가 전기적으로 접속되는 것을 방지하는 것도 가능하다.
패치판(83)이 틀 구멍(85)에 삽입됨으로써, 접속판(81)의 소정의 위치에 고정된 단자(84)는 직접, 혹은 그 전방(도 13의 베이 어댑터 박스(14)에서의 슬롯(14A)(도 5)이 개방되어 있는 쪽)에 배치되는 접속판(81)의 틀 구멍(85)을 통해, 베이 어댑터 박스(14)에서의 슬롯(14A)의 개구 방향으로 노출되고, 이에 따라 베이 어댑터 박스(14)의 슬롯(14A)에 수납되는 비대응 전자 기기의 단자와 접속된다.
이상과 같이, 어댑터 내 접속 패널(15A)에 설치된, 비대응 전자 기기의 신호 단자와 접속되는 단자를 이동시킬 수 있는 경우에는 비대응 전자 기기의 메이커마다, 베이 어댑터 박스(14)나 배면 패널부(15)를 준비할 필요가 없기 때문에, 사용자의 비용 부담을 저감할 수 있다.
또, 상술된 바와 같이, 어댑터 내 접속 패널(15A)의 단자가 이동 가능한 경 우, 어떤 단자를 어떤 위치에서 이동시키면 좋은지를 잘 모르는 경우가 있다. 그래서, 예를 들면 어댑터 내 접속 패널(15A) 등에는 비대응 전자 기기의 메이커마다 단자의 위치를 기술해 두도록 하는 것이 바람직하다.
또한, 여기서는 어댑터 내 접속 패널(15A)에 설치된 단자를 이동 가능하도록 구성함으로써, 각 메이커의 비대응 전자 기기에 대처하도록 하였지만, 그 외에, 예를 들면 베이(4) 내의 베이 내 접속 패널(5)(도 3)에 설치된 RGB용 출력 단자(21) 내지 전원 단자(29)를 이동 가능하도록 구성하는 것도 가능하다. 이 경우, 베이 어댑터 박스(14)(혹은, 배면 패널부(15))를 사용하지 않아도 비대응 전자 기기와 베이 구조형 텔레비전 수상기를 전기적으로 접속하는 것이 가능해진다.
다음에, 도 15는 도 1의 베이 구조형 텔레비전 수상기의 전기적 구성예를 도시하는 블록도이다.
리모트 커맨더(이하, 적절하게, 리모콘이라함)(101)는 시청하는 텔레비전 방송의 채널을 선택할 때나 음량 조정할 때, 또한 후술하는 셀렉터(104)에 의해 전자 기기 사이에서의 신호의 입출력을 전환할 때 등에, 사용자에 의해서 조작되어, 그 조작에 대응하는 신호를, 적외선에 의해서 메인 컨트롤러(102)에 송출한다. 또, 도 1 및 도 2에서는 리모콘(101)의 도시를 생략하고 있다.
메인 컨트롤러(102)는 리모콘(101)으로부터의 적외선 신호 또는 그 외에 따라, 셀렉터 컨트롤러(103)를 제어하고, 또한 필요에 따라서 베이 구조형 텔레비전 수상기를 구성하는 각 블록을 제어한다.
셀렉터 컨트롤러(103)는 메인 컨트롤러(102)의 제어 등에 따라, 셀렉터(104) 를 제어한다.
셀렉터(104)는 CRT(2), 스피커(3), 튜너(105), TV 신호 처리부(106)와 접속되어 있다. 또한, 셀렉터(104)는 베이(4A 내지 4G) 각각에 설치된 베이 내 접속 패널(5)의 단자와도 접속되어 있다. 그리고, 셀렉터(104)는 셀렉터 컨트롤러(103)의 제어에 따라, 입력되는 입력 신호의 출력처를 전환한다.
튜너(105)에는 도시하지 않은 안테나로 수신된 텔레비전 방송 신호(이하, 적절하게, TV 신호라 함)가 공급되도록 되어 있고, 튜너(105)는 메인 컨트롤러(102)의 제어에 따라, 소정 채널의 TV 신호를 검파, 복조하고, 기저 대역의 신호를 셀렉터(104)에 출력한다.
TV 신호 처리부(106)는 셀렉터(104)가 출력하는 화상 신호(예를 들면, 튜너(105)가 출력하는 기저 대역의 화상 신호)를 처리하고, 그 처리의 결과 얻어지는 화상 신호를 셀렉터(104)에 출력한다.
또, CRT(2)는 셀렉터(104)가 출력하는 화상 신호를 표시하고, 스피커(3)는 셀렉터(104)가 출력하는 음성 신호를 출력한다.
또한, 이상에서 CRT(2), 스피커(3), 튜너(105), 및 TV 신호 처리부(106)가 전자 기기로서의 텔레비전 수상기로서 기능한다.
다음에, 도 16은 도 15의 TV 신호 처리부(106)의 구성예를 나타내고 있다.
TV 신호 처리부(106)는 I/F(Interface)(111), 컨트롤러(112), 및 신호 처리 회로(113)로 구성되어 있다.
I/F(111)는 셀렉터(104), 컨트롤러(112), 신호 처리 회로(113) 각각과의 사 이의 신호의 교환을 제어한다.
컨트롤러(112)는 베이(4)에 전자 기기가 수납되어 셀렉터(104)에 전기적으로 접속되어 있는지를, I/F(111) 및 셀렉터(104)를 통하여 판정하고, 그 판정 결과에 기초하여 신호 처리 회로(113)를 제어한다. 여기서, 이 접속의 유무의 판정 방법으로는, 여러가지 방법이 생각되지만, 예를 들면 베이(4)에 수납된 전기 기기로부터의 신호의 유무에 기초하여 판정하는 방법 등을 채용할 수 있다.
또한, 컨트롤러(112)는 기능 ID와 ID 테이블을 기억하고 있다. 기능 ID는 신호 처리 회로(113)가 어떠한 기능을 갖는지를 식별하기 위한 고유한 ID(Identification)이며, ID 테이블에는 기능 ID에 대하여 후술하는 처리 정보가 대응되어 있다.
신호 처리 회로(113)는 기본적으로는, 예를 들면 콤포지트 신호의 화상 신호를 콤포넌트 신호의 화상 신호로 변환하는 기능과, 콤포넌트 신호의 표준 해상도의 화상 신호(이하, 적절하게, SD(Standard Definition) 화상 신호라 함)를, 고해상도의 화상 신호(이하, 적절하게, HD(High Definition) 화상 신호라 함)로 변환하는 기능을 갖고 있다. 단, 신호 처리 회로(113)는 컨트롤러(112)의 제어에 따라 그 기능을 변화시킬 수 있게 되어 있다.
다음에, 도 17은 베이(4)에 수납되는 전자 기기(11)의 전기적 구성예를 나타내고 있다. 또, 전자 기기(11)는, 상술한 바와 같이, 베이 구조형 텔레비전 수상기에 대응한 전자 기기(이하, 적절하게, 대응 전자 기기라 함)이지만, 대응 전자 기기는 전자 기기(11)에 한하지 않고, 도 17에 도시한 바와 같이 구성된다.
전자 기기(11)는 I/F(121), 컨트롤러(122), 신호 처리 회로(123), 및 특유 블록(124)으로 구성되어 있다.
I/F(121), 컨트롤러(122), 및 신호 처리 회로(123)는 도 16의 I/F(111), 컨트롤러(112), 및 신호 처리 회로(113)와, 각각 마찬가지로 구성된다.
특유 블록(124)은 전자 기기(11)에 특유한 블록으로, 예를 들면 전자 기기(11)가 DVD 플레이어인 경우에는, 특유 블록(124)은 도시하지 않은 DVD에 레이저광을 조사하고, 그 반사광을 수광하여 광전 변환하는 광 픽업 등으로 구성된다. 또한, 특유 블록(124)은, 전자 기기(11)가 예를 들면 디지털 VTR인 경우에는 비디오 테이프를 구동하는 구동 기구나, 비디오 테이프에 대하여 신호의 기록/재생을 행하는 자기 헤드 등으로 구성된다.
또, 전자 기기(11)가 예를 들면 DVD 플레이어인 경우에서는, DVD에 기록된 신호는 MPEG(Moving Picture Expert Group) 부호화된 것이기 때문에, 신호 처리 회로(123)는, 기본적으로 MPEG 부호화된 신호를 MPEG 복호하는 기능을 갖는다. 단지, 본 실시 형태에서는, 신호 처리 회로(123)는 또한, 예를 들면 공간 해상도 향상 처리를 행하는 기능도 갖고 있는 것으로 한다.
다음에, 도 18의 흐름도를 참조하여, 도 16의 TV 신호 처리부(106)의 동작에 대하여 설명한다.
컨트롤러(112)는 우선 최초로, 단계 S1에서, 전자 기기가 I/F(111) 및 셀렉터(104)를 통해 전기적으로 접속되어 있는지를 체크하고, 단계 S2로 진행한다. 단계 S2에서는 컨트롤러(112)는 단계 S1의 체크의 결과에 기초하여, 전자 기기가 전 기적으로 접속되어 있는지를 판정한다.
단계 S2에서, TV 신호 처리부(106)와 전기적으로 접속되어 있는 전자 기기가 없다고 판정된 경우, 즉 베이(4)에 전자 기기가 수납되어 있지 않은 경우, 혹은, 베이(4)에 전자 기기가 수납되어 있어도, 셀렉터(104)에서, 그 전자 기기와 TV 신호 처리부(106)가 전기적으로 접속되도록 선택이 행해지고 있지 않은 경우, 단계 S3으로 진행하며, 컨트롤러(112)는 신호 처리 회로(113)에 대하여 통상의 기능에 따른 처리를 행할 것을 명령한다. 이에 따라, 단계 S3에서 신호 처리 회로(113)는 통상의 신호 처리를 행하고, 그 후, 처리를 종료한다.
즉, TV 신호 처리부(106)가 다른 전자 기기와 접속되어 있지 않은 경우, 튜너(105)(도 15)는 TV 신호로부터 소정의 채널의 기저 대역의 신호를 추출하고, 셀렉터(104)를 통해 TV 신호 처리부(106)에 공급한다. TV 신호 처리부(106)에서는 I/F(111)가 셀렉터(104)를 통해 공급되는 기저 대역의 화상 신호를 수신하고, 신호 처리 회로(113)에 공급한다. 신호 처리 회로(113)는 I/F(111)로부터의 화상 신호에 대하여, 콤포지트 신호를 콤포넌트 신호로 변환하는 콤포지트/콤포넌트 변환 처리와, SD 화상 신호를 HD 화상 신호로 변환함으로써 공간 해상도를 향상시키는 공간 해상도 향상 처리를 일괄로 실시하는 기능을 갖고 있고, 그 기능에 기초하는 처리를 행하고, 또한 그 결과 얻어지는 콤포넌트 신호의 HD 화상 신호를 I/F(111) 및 셀렉터(104)을 통해 CRT(2)에 공급한다. 이에 따라, CRT(2)에서는 고해상도의 화상인 HD 화상이 표시된다.
한편, 단계 S2에서 TV 신호 처리부(106)와 전기적으로 접속되어 있는 전자 기기가 있다고 판정된 경우, 즉, 베이(4)에 전자 기기가 수납되어 있고, 또한 필요에 따라서 셀렉터(104)에서, 그 전자 기기와 TV 신호 처리부(106)가 전기적으로 접속되도록 선택이 행해지고 있는 경우, 단계 S4로 진행하여, 컨트롤러(112)는 I/F(111) 및 셀렉터(104)를 통해 TV 신호 처리부(106)와 전기적으로 접속되어 있는 전자 기기(이하, 적절하게, 접속 기기라 함)에 대하여 기능 ID를 요구하고 단계 S5로 진행한다.
단계 S5에서는, 컨트롤러(112)는 단계 S4에서의 기능 ID의 요구에 대응하여, 접속 기기로부터 그 기능 ID가 송신되어 왔는지를 판정한다. 단계 S5에서 접속 기기로부터 기능 ID가 송신되어 오지 않았다고 판정된 경우, 단계 S3으로 진행하고, 이하 기본적으로는 상술한 경우와 마찬가지의 처리가 행해진다.
즉, 접속 기기로부터 기능 ID가 송신되어 오지 않은 것은, 그 접속 기기가 도 17에 도시한 전자 기기(11)와 같은 대응 전자 기기가 아니라는 것이다. TV 신호 처리부(106)에서는 접속 기기가 대응 전자 기기가 아닌 경우, 즉 접속 기기가 비대응 전자 기기인 경우에는 신호 처리 회로(113)에서, 그 비대응 전자 기기로부터 셀렉터(104) 및 I/F(111)를 통해 공급되는 화상 신호에 대하여 상술한 경우와 마찬가지의 처리를 실시한다.
한편, 단계 S5에서, 접속 기기로부터 기능 ID가 송신되어 왔다고 판정된 경우, 단계 S6으로 진행하여, 컨트롤러(112)는 접속 기기로부터의 기능 ID를 수신하고, 그 기능 ID에 기초하여 ID 테이블을 참조함으로써, 처리 분담을 인식하고, 또한 신호 패스를 설정한다.
즉, ID 테이블에는 전자 기기의 기능 ID와, 그 기능 ID를 갖는 전자 기기와 접속되었을 때에 신호 처리 회로(113)에 행하게 하는 처리의 내용을 나타내는 처리 정보가 대응되어 있고, 컨트롤러(112)는 접속 기기로부터 수신한 기능 ID에 대응되어 있는 처리 정보를 인식한다. 그리고, 컨트롤러(112)는 그 처리 정보가 나타내는 처리를 신호 처리 회로(113)가 분담해야 할 처리로서 인식한다.
여기서, TV 신호 처리부(106)는 대응 전자 기기와 전기적으로 접속되었을 때에, 그 대응 전자 기기와, 말하자면 일체가 되어, 전체로 1개의 장치인 것처럼 협조하여, 입력 신호에 대하여 최적의 처리를 실시하게 된다. 즉, 장치 각각에 있어, 각 장치의 신호 처리의 효과나 기능은 접속된 장치에 대응하여 변화한다. 이 신호 처리의 효과나 기능의 변화에 의해, 각 장치로 이루어지는 시스템 전체에서의 입력 신호에 대한 최적의 처리가 실현된다. 따라서, 이 경우, TV 신호 처리부(106)와 대응 전자 기기는 전체로서 입력 신호에 대하여 최적의 처리를 분담하여 실시한다. TV 신호 처리부(106)의 컨트롤러(112)에 기억되어 있는 ID 테이블에는 그와 같은 최적의 처리를 행하기 위해서, TV 신호 처리부(106)가 대응 전자 기기와 협조하여 분담(협조 분담)해야 할 처리에 관한 처리 정보가 대응 전자 기기의 기능 ID에 대응되어 있다.
컨트롤러(112)는 입력 신호에 대한 처리의 분담을 인식하면, 신호 처리 회로(113)와 접속 기기에서의, 입력 신호의 처리 순서를 나타내는 경로로서의 신호 패스를 설정한다.
그 후, 단계 S7로 진행하여, 컨트롤러(112)는 신호 처리 회로(113)에 분담한 처리(단계 S6에서 인식한 처리 정보가 나타내는 처리)를 행하게 할 수 있도록, 신호 처리 회로(113)의 기능을 제어하는 제어 신호를 생성하여, 신호 처리 회로(113)에 공급한다. 신호 처리 회로(113)는 컨트롤러(112)로부터의 제어 신호에 따라 그 기능을 변화시키고, 단계 S8로 진행한다.
단계 S8에서는, 신호 처리 회로(113)는 신호 패스에 따라 공급되는 입력 신호에 대하여 변화 후의 기능에 대응하는 처리를 실시하고, 그 처리 결과를 신호 패스에 따라 출력한다. 그리고, 입력 신호에 대한 처리가 종료하면, 단계 S9로 진행하여, 컨트롤러(112)는 신호 처리 회로(113)에 제어 신호를 송신하고, 이에 따라, 신호 처리 회로(113)의 기능이 원래대로 복원되고 처리가 종료한다.
또, 접속 기기가, 예를 들면 도 17에 도시한 대응 전자 기기인 전자 기기(11)인 경우에는 전자 기기(11)라도, 도 18의 흐름도를 따른 처리와 마찬가지의 처리가 행해진다. 이 경우, 전자 기기(11)는 TV 신호 처리부(106)에 대하여 기능 ID를 요구한다. 이 요구는 TV 신호 처리부(106)의 컨트롤러(112)로 수신되고, 컨트롤러(112)는 자신이 기억하고 있는 기능 ID를 전자 기기(11)에 송신한다. 전자 기기(11)의 컨트롤러(122)는 TV 신호 처리부(106)로부터의 기능 ID를 수신하고, 그 기능 ID에 기초하여 자신이 기억하고 있는 ID 테이블을 참조함으로써, 전자 기기(11)가 TV 신호 처리부(106)와 협조하여 분담(협조 분담)하여야 할 처리에 관한 처리 정보를 인식한다. 그리고, 전자 기기(11)에서는 컨트롤러(122)에 있어서, 신호 처리 회로(123)의 기능을, 인식된 처리 정보에 따라서 변화시키도록 제어가 행해진다.
이상과 같이, TV 신호 처리 회로(113)나 전자 기기(11)는 다른 장치가 접속되어 있을 때와 접속되어 있지 않을 때로, 그 기능을 변화시켜 입력 신호에 대한 처리를 다른 장치와 협조하여 분담하기 때문에, TV 신호 처리 회로(113)(또는 다른 장치) 단독의 경우나, 전자 기기(11) 단독의 경우보다도 고품질의 처리 결과를 얻는 것이 가능해진다.
즉, TV 신호 처리부(106)와 전자 기기(11)가 전기적으로 접속되어 있지 않은 경우, TV 신호 처리부(106)와 전자 기기(11)는 도 19에 도시한 바와 같이, 각각 단독으로 처리를 행한다. 또, 여기서는, 전자 기기(11)는, 예를 들면 DVD 플레이어로 한다.
도 19의 실시 형태에서는, TV 신호 처리부(106)는, 예를 들면 도 19a에 도시한 바와 같이, 신호 처리 회로(113)에서, 튜너(105)(도 15)로부터 셀렉터(104) 및 I/F(111)를 통해 공급되는 콤포지트 신호의 SD 화상 신호에 대하여, 콤포지트/콤포넌트 변환 처리와 공간 해상도 향상 처리를 일괄로 실시하고, 그 결과 얻어지는 콤포넌트 신호의 HD 화상 신호를 I/F(111) 및 셀렉터(104)를 통해 CRT(2)에 공급한다.
또한, DVD 플레이어인 전자 기기(11)는 도 19b에 도시한 바와 같이, 특유 블록(124)에서 DVD에 기록된 신호를 재생하여 신호 처리 회로(123)에 공급한다. 신호 처리 회로(123)는 DVD로부터의 재생 신호에 대하여, 예를 들면 MPEG 복호 처리와 공간 해상도 향상 처리를 일괄로 실시하고, 그 결과 얻어지는 콤포넌트 신호의 HD 화상 신호를 I/F(121)를 통해 출력한다.
한편, TV 신호 처리부(106)와 전자 기기(11)가 전기적으로 접속되어 있는 경우, TV 신호 처리부(106)와 전자 기기(11)는 도 20에 도시한 바와 같이, 입력 신호에 대한 처리를 협조 분담한다. TV 신호 처리부(106)와 전자 기기(11)는, 각각에 분담된 처리를 자신의 기능을 변화시키는 것으로 행한다.
즉, 도 20의 실시 형태에서는 TV 신호 처리부(106)에서의 신호 처리 회로(113)의 기능은 콤포지트/콤포넌트 변환 처리와 공간 해상도 향상 처리를 일괄로 실시하는 기능으로부터, 공간 해상도 향상 처리만을 실시하는 기능으로 변화하고 있다. 한편, 전자 기기(11)에서의 신호 처리 회로(123)의 기능은, MPEG 복호 처리 및 공간 해상도 향상 처리를 일괄로 실시하는 기능으로부터, MPEG 복호 처리 및 왜곡 제거 처리를 일괄로 실시하는 기능으로 변화하고 있다. 또한, 도 20의 실시 형태에서는, 신호 패스가, 전자 기기(11)에서의 특유 블록(124), 신호 처리 회로(123), I/F(121), 셀렉터(104), TV 신호 처리부(106)에서의 I/F(111), 신호 처리 회로(113), I/F(111), 셀렉터(104)의 순으로 설정되어 있다.
이상과 같이, 신호 처리 회로(113, 123)의 기능이 변경되고, 또한 신호 패스가 설정되면, 전기적으로 접속되어 있는 TV 신호 처리부(106)와 전자 기기(11)에서는, 도 21의 흐름도에 도시한 바와 같은 처리가 행해진다.
즉, DVD 플레이어인 전자 기기(11)의 특유 블록(124)에서, DVD에 기록된 신호가 재생되어 신호 처리 회로(123)에 공급된다. 신호 처리 회로(123)는 단계 S11에서, DVD로부터의 재생 신호에 대하여 MPEG 복호 처리와 왜곡 제거 처리를 일괄로 실시하고, 그 결과 얻어지는 콤포넌트 신호의 SD 화상 신호(왜곡이 제거된 것)를 I/F(121)를 통해 출력한다.
여기서, 왜곡 제거 처리로는 MPEG 부호화에 기인하여 생기는 블록 왜곡 등의 왜곡이 제거된다.
이상과 같이 하여, 전자 기기(11)의 I/F(121)가 출력하는 콤포넌트 신호의 SD 화상 신호는 셀렉터(104)로 수신되어, TV 신호 처리부(106)에 공급된다.
TV 신호 처리부(106)에서는 신호 처리 회로(113)가, 셀렉터(104)로부터의 콤포넌트 신호의 SD 화상 신호를 I/F(111)를 통해 수신하고, 단계 S12에서, 그 SD 화상 신호를 대상으로 공간 해상도 향상 처리를 행한다. 신호 처리 회로(113)에서 공간 해상도 향상 처리가 행해짐으로써 얻어지는 콤포넌트 신호의 HD 화상 신호는 I/F(111)를 통해 셀렉터(104)에 공급된다.
셀렉터(104)는 HD 화상 신호를, 예를 들면 CRT(2)(도 15)에 공급하고, 이에 따라, CRT(2)에서는 DVD에 기록된 신호를 MPEG 복호하고, 왜곡 제거를 행하여, 그 공간 해상도를 향상시킨 콤포넌트 신호의 HD 화상이 표시된다.
다음에, TV 신호 처리부(106)의 신호 처리 회로(113)의 기능은, 상술된 바와 같이, 콤포지트/콤포넌트 변환 처리와 공간 해상도 향상 처리를 일괄로 실시하는 기능으로부터, 공간 해상도 향상 처리만을 실시하는 기능으로 변화한다. 또한, 전자 기기(11)에서의 신호 처리 회로(123)의 기능도, 상술된 바와 같이, MPEG 복호 처리 및 공간 해상도 향상 처리를 일괄로 실시하는 기능으로부터, MPEC 복호 처리 및 왜곡 제거 처리를 일괄로 실시하는 기능으로 변화한다.
이와 같이 기능이 변화하는 신호 처리 회로는, 예를 들면 본건 출원인이 먼 저 제안하고 있는 클래스 분류 적응 처리에 의해서 실현하는 것이 가능하다.
클래스 분류 적응 처리는 클래스 분류 처리와 적응 처리로 이루어지고, 클래스 분류 처리에 의해서 신호(데이터)가 그 성질에 기초하여 클래스 분리되어, 각 클래스마다 적응 처리가 실시된다.
여기서, 적응 처리에 대하여, SD 화상을 HD 화상으로 변환하는 공간 해상도 향상 처리를 행하는 경우를 예로 설명한다.
이 경우, 적응 처리에서는 SD 화상을 구성하는 화소(이하, 적절하게, SD 화소라 함)와 소정의 탭 계수와의 선형 결합에 의해 그 SD 화상의 공간 해상도를 향상시킨 HD 화상의 화소의 예측치를 구하는 것으로, 그 SD 화상의 해상도를 향상시킨 화상이 얻어진다.
구체적으로는, 예를 들면 지금, 어떤 HD 화상을 교사 데이터(모델 데이터로 사용됨)로 함과 함께, 그 HD 화상의 해상도를 열화시킨 SD 화상을 학생 데이터(모델 데이터와 동일한 정도로 변환될 것임)로서, HD 화상을 구성하는 화소(이하, 적절하게, HD 화소라 함)의 화소값 y의 예측치 E[y]를, 몇몇 SD 화소(SD 화상을 구성하는 화소)의 화소값 x1, x2, …의 집합과 소정의 탭 계수 w1, w2, …의 선형 결합에 의해 규정되는 선형 1차 결합 모델에 의해 구해지는 것을 생각한다. 이 경우, 예측치 E[y]는 다음 수학식으로 나타낼 수 있다.
Figure 112002041143492-pct00001
수학식 1을 일반화하기 위해서, 탭 계수 wj의 집합으로 이루어지는 행렬 W, 학생 데이터 xij의 집합으로 이루어지는 행렬 X, 및 예측치 E[yj]의 집합으로 이루어지는 행렬 Y'를,
Figure 112002041143492-pct00002
라고 정의하면, 다음과 같은 관측 방정식이 성립된다.
Figure 112002041143492-pct00003
여기서, 행렬 X의 성분 xij는 i번째의 학생 데이터의 집합(i번째의 교사 데이터 yi의 예측에 이용하는 학생 데이터의 집합) 중 j번째의 학생 데이터를 의미하고, 행렬 W의 성분 wj는 학생 데이터의 집합 중 j번째의 학생 데이터와의 적(積)이 연산되는 탭 계수를 나타낸다. 또한, yi는 i번째의 교사 데이터를 나타내고, 따라서 E[yi]는, i번째의 교사 데이터의 예측치를 나타낸다. 또, 수학식 1의 좌변에서의 y는 행렬 Y의 성분 yi의 첨자 i를 생략한 것이고, 또한, 수학식 1의 우변에서의 x1, x2, …도, 행렬 X의 성분 xij의 첨자 i를 생략한 것이다.
그리고, 이 관측 방정식에 최소 제곱법을 적용하여, HD 화소의 화소값 y에 가까운 예측치 E[y]를 구하는 것을 생각한다. 이 경우, 교사 데이터가 되는 HD 화소의 참된 화소값 y의 집합으로 이루어지는 행렬 Y, 및 HD 화소의 화소값 y에 대한 예측치 E[y]의 잔차 e의 집합으로 이루어지는 행렬 E를,
Figure 112002041143492-pct00004
라고 정의하면, 수학식 3으로부터, 다음과 같은 잔차 방정식이 성립된다.
Figure 112002041143492-pct00005
이 경우, HD 화소의 화소값 y에 가까운 예측치 E[y]를 구하기 위한 탭 계수 wj는 제곱 오차
Figure 112002041143492-pct00006
을 최소로 하는 것으로 구할 수 있다.
따라서, 상술한 제곱 오차를 탭 계수 wj로 미분한 것이 0이 되는 경우, 즉 다음 수학식 7을 만족하는 탭 계수 wj가, HD 화소의 화소값 y에 가까운 예측치 E[y]를 구하기 위한 최적치가 된다.
Figure 112002041143492-pct00007
그래서, 우선, 수학식 5를, 탭 계수 wj로 미분함으로써 다음 수학식 8이 성립된다.
Figure 112002041143492-pct00008
수학식 7 및 수학식 8로부터 수학식 9가 얻어진다.
Figure 112002041143492-pct00009
또한 ,수학식 5의 잔차 방정식에서의 학생 데이터 xij, 탭 계수 wj, 교사 데이터 yi, 및 잔차 ei의 관계를 고려하면, 수학식 9로부터 다음과 같은 정규 방정식을 얻을 수 있다.
Figure 112002041143492-pct00010
또, 수학식 10으로 표현한 정규 방정식은 행렬(공분산 행렬) A 및 벡터 v를,
Figure 112002041143492-pct00011
로 정의함과 함께, 벡터 W를, 수학식 2로 표현한 바와 같이 정의하면,
Figure 112002041143492-pct00012
로 나타낼 수 있다.
수학식 10에서의 각 정규 방정식은, 학생 데이터 xij 및 교사 데이터 yi의 세트를 어느 정도의 수만큼 준비함으로써, 구해야 하는 탭 계수 wj의 수 J와 동일한 수만큼 설정할 수 있고, 따라서, 수학식 12를 벡터 W에 대하여 푸는 것으로(단, 수학식 12를 풀기 위해서는 수학식 12에서의 행렬 A가 정칙일 필요가 있다), 최적의 탭 계수 wj를 구할 수 있다. 또, 수학식 12를 푸는데 있어서는, 예를 들면 소거법(Gauss-Jordan 소거법) 등을 이용하는 것이 가능하다.
이상과 같이, 학생 데이터와 교사 데이터를 이용하여 학생 데이터와 탭 계수로부터, 교사 데이터를 예측하는 데 최적인 탭 계수 wj를 구하는 학습을 해 놓고, 또한, 그 탭 계수 wj를 이용하여, 수학식 1에 의해 교사 데이터 y에 가까운 예측치 E[y]를 구하는 것이 적응 처리이다.
또, 적응 처리는 SD 화상에는 포함되어 있지 않지만, HD 화상에 포함되는 성분이 재현되는 점에서, 예를 들면 단순한 보간 처리와는 다르다. 즉, 적응 처리에서는, 수학식 1만 보면, 소위 보간 필터를 이용한 보간 처리와 동일하게 보이지만, 그 보간 필터의 탭 계수에 상당하는 탭 계수 w가 교사 데이터와 학생 데이터를 이용한 학습에 의해 구해지기 때문에, HD 화상에 포함되는 성분을 재현할 수 있다. 이것으로부터, 적응 처리는 말하자면 화상의 창조(해상도 창조) 작용이 있는 처리로 할 수 있게 된다.
또한, 여기서는 적응 처리에 대하여 공간 해상도를 향상시키는 경우를 예로 들어 설명하였지만, 적응 처리에 따르면, 교사 데이터 및 학생 데이터를 바꾸어서 학습을 행함으로써 얻어지는 여러가지의 탭 계수를 이용함으로써, 예를 들면 S/N(Signal to Noise Ratio)의 향상이나 불선명의 개선, 그 밖의 각종 처리를 행하는 것이 가능하다.
즉, 예를 들면 S/N의 향상이나 불선명의 개선을 적응 처리에 의해 행하기 위 해서는, S/N가 높은 화상 데이터를 교사 데이터로 함과 함께, 그 교사 데이터의 S/N을 저하시킨 화상이나 선명하지 않은 화상을 학생 데이터로 하여, 탭 계수를 구하면 된다.
또한, 예를 들면 콤포지트/콤포넌트 변환 처리와 공간 해상도 향상 처리를, 적응 처리에 의해서 일괄로 실시하기 위해서는 콤포넌트 신호의 HD 화상을 교사 데이터로 함과 함께, 그 교사 데이터의 공간 해상도를 저하시키고 또한 콤포지트 신호로 변환한 화상을 학생 데이터로 하여, 탭 계수를 구하면 된다.
또한, 예를 들면 콤포넌트 신호의 화상에 대하여, 공간 해상도 향상 처리를 적응 처리에 의해서 실시하기 위해서는, 콤포넌트 신호의 HD 화상을 교사 데이터로 함과 함께, 그 교사 데이터의 공간 해상도를 저하시킨 SD 화상을 학생 데이터로 하여 탭 계수를 구하면 된다.
또한, 예를 들면 MPEC 부호화된 화상에 대하여, MPEG 복호 처리 및 공간 해상도 향상 처리를 적응 처리에 의해서 일괄로 실시하기 위해서는 콤포넌트 신호의 HD 화상을 MPEG 부호화하여 복호한 것을 교사 데이터로 함과 함께, 그 교사 데이터의 공간 해상도를 저하시키고, 또한 MPEG 부호화한 부호화 데이터를 학생 데이터로 하여 탭 계수를 구하면 된다. 혹은, 콤포넌트 신호의 화상을 교사 데이터로 함과 함께, 그 교사 데이터를 MPEG 부호화한 부호화 데이터를 학생 데이터로 하여 탭 계수를 구해도 된다.
다음에, 도 22는 상술한 바와 같은 클래스 분류 적응 처리를 행하는 클래스 분류 적응 처리 회로에 의해서 실현되는 TV 신호 처리부(106)의 신호 처리 회로(113)의 구성예를 나타내고 있다. 또, 전자 기기(11)(도 17)의 신호 처리부(123)도 마찬가지로 구성된다.
신호 처리 회로(113)에서 처리하여야 할 입력 데이터(입력 신호)는 버퍼(131)에 공급되고, 버퍼(131)는 공급되는 입력 데이터를 일시 기억한다.
예측 탭 추출 회로(132)는 후술하는 곱 합 연산 회로(136)에서 구하고자 하는 출력 데이터를, 순차적으로 주목 데이터로 하고, 또한 그 주목 데이터를 예측하는 데 이용하는 입력 데이터를 버퍼(131)로부터 추출하여 예측 탭으로 한다.
즉, 예를 들면 입력 데이터가 SD 화상 데이터이고, 출력 데이터가 그 SD 화상의 공간 해상도를 향상시킨 HD 화상 데이터인 경우에는 예측 탭 추출 회로(132)는, 예를 들면 주목 데이터로서의 HD 화소에 대응하는 위치에 대하여, 공간적 또는 시간적으로 가까운 위치에 있는 SD 화상의 SD 화소의 몇몇을 예측 탭으로서 추출한다.
또한, 예를 들면 입력 데이터가 화상을 MPEG 부호화한 부호화 데이터이고, 출력 데이터가 그 부호화 데이터를 MPEG 복호한 화상 데이터인 경우에는, 예측 탭 추출 회로(132)는, 예를 들면 주목 데이터로서의 화소를 포함하는 DCT 블록(MPEG 부호화 시의 DCT(Discrete Cosine Transform) 처리의 단위가 되는 블록)을 구성하는 DCT 계수나, 그 DCT 블록으로부터 공간적 또는 시간적으로 가까운 위치에 있는 DCT 계수 등을, 또한 주목 데이터로서의 화소가 다른 틀(또는 필드)의 화상을 예측 화상으로서 MPEG 부호화된 것일 때(예를 들면, P 픽쳐나 B 픽쳐일 때)에는, 그 예측 화상을 구성하는 화소의 DCT 계수 등을 예측 탭으로서 추출한다. 또, 그 외에, 이미 출력 데이터로서 출력된 예측 화상이 되는 화상의 화소를 예측 탭으로 하는 것도 가능하다.
예측 탭 추출 회로(132)는, 주목 데이터에 대하여, 예측 탭을 얻으면, 그 주목 데이터에 대한 예측 탭을 곱 합 연산 회로(136)에 공급한다.
여기서, 예측 탭 추출 회로(132)에는 기능 제어부(137)로부터 제어 신호가 공급되도록 되어 있고, 예측 탭 추출 회로(132)는 기능 제어부(137)로부터의 제어 신호에 따라 예측 탭을 구성하는 입력 데이터(또한, 출력 데이터), 즉 예측 탭의 구조를 결정한다.
클래스 탭 추출 회로(133)는 주목 데이터를, 몇몇의 클래스 중 어느 하나로 분류하기 위한 클래스 분류에 이용하는 입력 데이터를 버퍼(131)로부터 추출하여, 클래스 탭으로 한다.
여기서, 클래스 탭 추출 회로(133)에도 기능 제어부(137)로부터 제어 신호가 공급되도록 되어 있고, 클래스 탭 추출 회로(133)도 예측 탭 추출 회로(132)와 같이, 기능 제어부(137)로부터의 제어 신호에 따라 클래스 탭을 구성하는 입력 데이터, 즉, 클래스 탭의 구조를 결정한다.
또, 여기서는 설명을 간단히 하기 위해서, 예를 들면 예측 탭 추출 회로(132)로 얻어지는 예측 탭과 클래스 탭 추출 회로(133)로 얻어지는 클래스 탭이 동일한 탭 구조를 갖는 것으로 한다. 단, 물론, 예측 탭과 클래스 탭은 독립된 탭 구조를 갖는 것으로 하는 것이 가능하다.
클래스 탭 추출 회로(133)에서 얻어진 주목 데이터에 대한 클래스 탭은 클래 스 분류 회로(134)에 공급된다. 클래스 분류 회로(134)는 클래스 탭 추출 회로(133)로부터의 클래스 탭에 기초하여 주목 데이터를 클래스 분류하고, 그 결과 얻어지는 클래스에 대응하는 클래스 코드를 출력한다.
여기서, 클래스 분류를 행하는 방법으로서는, 예를 들면 ADRC(Adaptive Dynamic Range Coding) 등을 채용할 수 있다.
ADRC를 이용하는 방법으로는, 클래스 탭을 구성하는 입력 데이터가 ADRC 처리되고, 그 결과 얻어지는 ADRC 코드에 따라서 주목 데이터의 클래스가 결정된다.
또, K 비트 ADRC에서는, 예를 들면 클래스 탭을 구성하는 입력 데이터의 최대값 MAX와 최소값 MIN이 검출되어, DR=MAX-MIN을, 집합이 국소적인 다이내믹 범위로 하고, 이 다이내믹 범위 DR에 기초하여, 클래스 탭을 구성하는 입력 데이터가 K 비트로 재양자화된다. 즉, 클래스 탭을 구성하는 각 입력 데이터로부터 최소값 MIN이 감산되고, 그 감산치가 DR/2K로 제산(양자화)된다. 그리고, 이상과 같이 하여 얻어진 클래스 탭을 구성하는 K 비트의 각 입력 데이터를, 소정의 순서로 배열한 비트 열이 ADRC 코드로서 출력된다. 따라서, 클래스 탭이, 예를 들면 1 비트 ADRC 처리된 경우에는 그 클래스 탭을 구성하는 각 입력 데이터는, 최소값 MIN이 감산된 후에, 최대값 MAX와 최소값 MIN과의 평균값으로 제산되고, 이에 따라, 각 입력 데이터가 1 비트가 된다(2치화된다). 그리고, 그 1 비트의 입력 데이터를 소정의 순서로 배열한 비트 열이 ADRC 코드로서 출력된다.
또, 클래스 분류 회로(134)에는, 예를 들면 클래스 탭을 구성하는 입력 데이 터의 레벨 분포의 패턴을 그대로 클래스 코드로서 출력시키는 것도 가능하지만, 이 경우, 클래스 탭이 N개의 입력 데이터로 구성되어, 각 입력 데이터에 K 비트가 할당되어 있다고 하면, 클래스 분류 회로(134)가 출력하는 클래스 코드의 경우의 수는 (2N)K가지가 되어, 입력 데이터의 비트수 K에 지수적으로 비례한 방대한 수가 된다.
따라서, 클래스 분류 회로(134)에서는, 클래스 탭의 정보량을 상술한 ADRC 처리나 혹은 벡터 양자화 등에 의해서 압축하고나서 클래스 분류를 행하는 것이 바람직하다.
클래스 분류 회로(134)가 출력하는 클래스 코드는 계수 기억부(135)에 어드레스로서 주어진다.
계수 기억부(135)는, 학습 처리가 행해짐으로써 얻어지는 탭 계수를 기억하고 있어, 클래스 분류 회로(134)가 출력하는 클래스 코드에 대응하는 어드레스에 기억되어 있는 탭 계수를 곱 합 연산 회로(136)에 출력한다.
또, 계수 기억부(135)에는 후술하는 바와 같이, 복수 세트의 교사 데이터와 학생 데이터를 각각 이용한 학습을 행함으로써 얻어지는 복수 세트(복수 종류)의 탭 계수가 기억되어 있다. 계수 기억부(135)에서, 복수 세트의 탭 계수 중 어떤 세트의 탭 계수를 이용하는지는, 기능 제어부(137)로부터의 제어 신호에 따라 결정된다. 즉, 계수 기억부(135)에는 기능 제어부(137)가 출력하는 제어 신호가 공급되도록 되어 있고, 계수 기억부(135)는 그 제어 신호에 따라서 이용하는 탭 계수의 세트를 결정하고, 그 탭 계수의 세트로부터, 클래스 분류 회로(134)로부터 공급되는 클래스 코드에 대응하는 것을 곱 합 연산 회로(136)에 출력한다.
곱 합 연산 회로(136)는 예측 탭 추출 회로(132)가 출력하는 예측 탭과 계수 기억부(135)가 출력하는 탭 계수를 취득하고, 그 예측 탭과 탭 계수를 이용하여, 수학식 1로 정의한 선형 예측 연산(곱 합 연산)을 행하고, 그 연산 결과를 출력 데이터로서 출력한다.
기능 제어부(137)에는 컨트롤러(112)(도 16)로부터 제어 신호가 공급되도록 되어 있고, 기능 제어부(137)는 그 제어 신호에 따라서 예측 탭 추출 회로(132), 클래스 탭 추출 회로(133) 및 계수 기억부(135)를 제어한다.
다음에, 도 23은 도 22의 계수 기억부(135)에 기억시키는 탭 계수의 학습 처리를 행하는 학습 장치의 일 실시 형태의 구성예를 나타내고 있다.
교사 데이터 생성 회로(141)에는 학습에 이용되는 학습용 데이터가 공급된다. 여기서, 학습용 데이터로서는 HD 화상 데이터 등의 품질이 높은 데이터를 이용할 수 있다.
교사 데이터 생성 회로(141)는 학습용 데이터로부터 학습의 모델 데이터가 되는 교사 데이터를 생성한다.
즉, 예를 들면 학습용 데이터가 HD 화상 데이터인 경우에서, 학습에 의해 구하고자 하는 탭 계수가 SD 화상을 HD 화상으로 변환하기 위한 것일 때나 MPEG 부호화 데이터를 HD 화상으로 변환하기 위한 것일 때 등에는, 교사 데이터 생성 회로(141)는 학습용 데이터로서의 HD 화상 데이터를 그대로 교사 데이터로서 출력 한다.
또한, 예를 들면 학습용 데이터가 HD 화상 데이터인 경우에서, 학습에 의해 구하고자 하는 탭 계수가 S/N이 낮은 SD 화상을 S/N이 높은 SD 화상으로 변환하기 위한 것일 때나 MPEG 부호화 데이터를 SD 화상으로 변환하기 위한 것일 때 등에는, 교사 데이터 생성 회로(141)는 학습용 데이터로서의 HD 화상 데이터로부터 그 화소수를 추출하는 등으로 하여, SD 화상 데이터를 생성하고, 이것을 교사 데이터로서 출력한다.
교사 데이터 생성 회로(141)가 출력하는 교사 데이터는 교사 데이터 메모리(142)에 공급된다. 교사 데이터 메모리(142)는 교사 데이터 생성 회로(141)로부터의 교사 데이터를 기억한다.
학생 데이터 생성 회로(143)는 교사 데이터 메모리(142)에 기억된 교사 데이터로부터 학습의 학생이 되는 학생 데이터를 생성한다.
즉, 예를 들면 학습에 의해 구하고자 하는 탭 계수가 SD 화상을 HD 화상으로 변환하기 위한 것인 경우에는 교사 데이터 메모리(142)에는 상술된 바와 같이, 교사 데이터로서의 HD 화상이 기억되지만, 이 경우 학생 데이터 생성 회로(143)는 교사 데이터의 화소수를 추출하는 등으로 하여, SD 화상 데이터를 생성하고, 이것을 학생 데이터로서 출력한다.
또한, 예를 들면 학습에 의해 구하고자 하는 탭 계수가 MPEG 부호화 데이터를 HD 화상으로 변환하기 위한 것인 경우에는 교사 데이터 메모리(142)에는 상술된 바와 같이, 교사 데이터로서의 HD 화상이 기억되지만, 이 경우 학생 데이터 생성 회로(143)는 교사 데이터를 MPEG 부호화함으로써 부호화 데이터를 생성하고 이것을 학생 데이터로서 출력한다.
또한, 예를 들면 학습에 의해 구하고자 하는 탭 계수가 S/N이 낮은 SD 화상을 S/N이 높은 SD 화상으로 변환하기 위한 것인 경우에는 교사 데이터 메모리(142)에는, 상술된 바와 같이 교사 데이터로서의 SD 화상이 기억되지만, 이 경우, 학생 데이터 생성 회로(143)는 교사 데이터에 노이즈를 부가함으로써, S/N이 낮은 SD 화상 데이터를 생성하고, 이것을 학생 데이터로서 출력한다.
또한, 예를 들면 학습에 의해 구하고자 하는 탭 계수가 MPEG 부호화 데이터를 SD 화상으로 변환하기 위한 것인 경우에는 교사 데이터 메모리(142)에는 상술된 바와 같이, 교사 데이터로서의 SD 화상이 기억되지만, 이 경우, 학생 데이터 생성 회로(143)는 교사 데이터를 MPEG 부호화함으로써 부호화 데이터를 생성하고, 이것을 학생 데이터로서 출력한다.
학생 데이터 생성 회로(143)가 출력하는 학생 데이터는 학생 데이터 메모리(144)에 공급된다. 학생 데이터 메모리(144)는 학생 데이터 생성 회로(143)로부터 공급되는 학생 데이터를 기억한다.
예측 탭 추출 회로(145)는 교사 데이터 메모리(142)에 기억된 교사 데이터를 순차적으로, 주목 데이터로 하고, 또한 그 주목 데이터를 예측하는 데 이용하는 학생 데이터를 학생 데이터 메모리(144)로부터 추출하여, 도 22의 예측 탭 추출 회로(132)가 구성하는 것과 동일한 탭 구조의 예측 탭을 구성한다. 예측 탭 추출 회로(145)로 얻어진 예측 탭은 정규 방정식 가산 회로(148)에 공급된다.
클래스 탭 추출 회로(146)는 주목 데이터의 클래스 분류에 이용하는 학생 데이터를 학생 데이터 메모리(144)로부터 추출하고, 도 22의 클래스 탭 추출 회로(133)가 구성하는 것과 동일한 탭 구조의 클래스 탭을 구성하여, 클래스 분류 회로(147)에 공급한다. 클래스 분류 회로(147)는 도 22의 클래스 분류 회로(134)과 같이, 클래스 탭 추출 회로(146)로부터의 클래스 탭을 이용하여 클래스 분류를 행하여, 주목 데이터의 클래스를 나타내는 클래스 코드를 정규 방정식 가산 회로(148)에 공급한다.
정규 방정식 가산 회로(148)는 교사 데이터 메모리(142)로부터 주목 데이터로 되어 있은 교사 데이터를 판독하고, 예측 탭 추출 회로(145)로부터의 예측 탭을 구성하는 학생 데이터, 및 주목 데이터로서의 교사 데이터를 대상으로 한 가산을 클래스 분류 회로(147)로부터 공급되는 클래스 코드가 나타내는 클래스마다 행한다.
즉, 정규 방정식 가산 회로(148)는 클래스 분류 회로(147)로부터 공급되는 클래스 코드에 대응하는 클래스마다 예측 탭(학생 데이터)을 이용하여, 수학식 12의 행렬 A에서의 각 콤포넌트로 되어 있는 학생 데이터끼리의 승산(xinxim)과, 서메이션(Σ)에 상당하는 연산을 행한다.
또한, 정규 방정식 가산 회로(148)는 역시, 클래스 분류 회로(147)로부터 공급되는 클래스 코드에 대응하는 클래스마다, 예측 탭(학생 데이터) 및 주목 화소(교사 데이터)를 이용하여, 수학식 12의 벡터 v에서의 각 콤포넌트로 되어 있는 학 생 데이터와 교사 데이터의 승산(xinyi)과, 서메이션(Σ)에 상당하는 연산을 행한다.
정규 방정식 가산 회로(148)는 이상의 가산을 교사 데이터 메모리(142)에 기억된 교사 데이터 전부를 주목 데이터로 하여 행하고, 이에 따라 각 클래스에 대하여 수학식 12로 정의한 정규 방정식을 세운다.
탭 계수 결정 회로(149)는 정규 방정식 가산 회로(148)에 있어서 클래스마다 생성된 정규 방정식을 푸는 것에 의해, 클래스마다 탭 계수를 구하여, 계수 테이블 기억부(150)의 각 클래스에 대응하는 어드레스에 공급한다.
또, 학습용 데이터로서 준비하는 데이터에 따라서는, 정규 방정식 가산 회로(148)에서, 탭 계수를 구하는 데 필요한 수의 정규 방정식이 얻어지지 않은 클래스가 생기는 경우가 있을 수 있지만, 탭 계수 결정 회로(149)는 그와 같은 클래스에 대해서는, 예를 들면 디폴트의 탭 계수를 출력한다.
계수 테이블 기억부(150)는 탭 계수 결정 회로(149)로부터 공급되는 클래스마다의 탭 계수를 기억한다.
제어 회로(151)는 교사 데이터 생성 회로(141), 학생 데이터 생성 회로(142), 예측 탭 추출 회로(145) 및 클래스 탭 추출 회로(146)를 제어한다.
즉, 도 23의 학습 장치에서는 어떠한 처리를 행하는 탭 계수를 학습하는지를 나타내는 정보로서, 그 탭 계수를 이용하여 행해지는 처리의 내용을 나타내는 처리 정보가, 도시하지 않은 조작부가 조작됨으로써, 제어 회로(151)에 설정되도록 되어 있다. 제어 회로(151)는 조작부가 조작됨으로써 설정되는 처리 정보에 따라, 교사 데이터 생성 회로(141), 학생 데이터 생성 회로(142), 예측 탭 추출 회로(145) 및 클래스 탭 추출 회로(146)를 제어한다.
이에 따라, 교사 데이터 생성 회로(141)에서는, 제어 회로(151)의 제어에 따라 학습용 데이터로부터 교사 데이터가 생성된다. 학생 데이터 생성 회로(143)에서도, 제어 회로(151)의 제어에 따라 교사 데이터로부터 학생 데이터가 생성된다. 또한, 예측 탭 추출 회로(145)에서도, 제어 회로(151)의 제어에 따라 예측 탭의 탭 구조가 설정되어, 그와 같은 탭 구조의 예측 탭이 생성된다. 클래스 탭 추출 회로(146)에서도, 제어 회로(151)의 제어에 따라 클래스 탭의 탭 구조가 설정되어, 그와 같은 탭 구조의 클래스 탭이 생성된다.
다음에, 도 24의 흐름도를 참조하여, 도 23의 학습 장치의 처리(학습 처리)에 대하여 설명한다.
우선 최초로, 단계 S21에서, 제어 회로(151)는 설정된 처리 정보에 기초하여, 교사 데이터 생성 회로(141), 학생 데이터 생성 회로(142), 예측 탭 추출 회로(145) 및 클래스 탭 추출 회로(146)를 제어한다. 이에 따라, 교사 데이터 생성 회로(141)에서는 학습용 데이터로부터 교사 데이터의 생성 방법이 설정되고, 학생 데이터 생성 회로(143)에서는 교사 데이터로부터 학생 데이터의 생성 방법이 설정된다. 또한, 예측 탭 추출 회로(145)에서는 예측 탭의 탭 구조가 설정되고, 클래스 탭 추출 회로(146)에서는 클래스 탭의 탭 구조가 설정된다.
그리고, 단계 S22로 진행하여, 교사 데이터 생성 회로(141)는 단계 S21에서 설정한 생성 방법에 따라, 공급되는 학습용 데이터로부터 교사 데이터를 생성하여, 교사 데이터 메모리(142)에 공급하여 기억시킨다.
그 후, 학생 데이터 생성 회로(143)는 단계 S23에서, 단계 S21에서 설정한 생성 방법에 따라, 교사 데이터 메모리(142)에 기억된 교사 데이터로부터 학생 데이터를 생성하여, 학생 데이터 메모리(144)에 공급하여 기억시킨다.
그리고, 단계 S24로 진행하여, 예측 탭 추출 회로(145)가 교사 데이터 메모리(142)에 기억된 교사 데이터 중, 아직 주목 데이터로 되어 있지 않은 것을 주목 데이터로 한다. 또한, 예측 탭 추출 회로(145)는 학생 데이터 메모리(144)로부터 학생 데이터를 판독함으로써, 주목 데이터에 대하여 단계 S21에서 설정한 탭 구조가 되는 예측 탭을 생성하여 정규 방정식 가산 회로(148)에 공급한다.
또한, 단계 S24에서는 클래스 탭 추출 회로(146)가 학생 데이터 메모리(144)로부터 학생 데이터를 판독함으로써, 주목 데이터에 대하여, 단계 S21에서 설정한 탭 구조가 되는 클래스 탭을 생성하여, 클래스 분류 회로(147)에 공급하고 단계 S25로 진행한다.
단계 S25에서는, 클래스 분류 회로(147)가 클래스 탭 추출 회로(146)로부터의 클래스 탭을 이용하여 클래스 분류를 행하여, 주목 데이터에 대한 클래스 코드를 구한다. 이 클래스 코드는 클래스 분류 회로(147)로부터 정규 방정식 가산 회로(148)에 공급된다.
정규 방정식 가산 회로(148)는 단계 S26에서, 교사 데이터 메모리(142)로부터 주목 데이터로 되어 있는 교사 데이터를 판독하고, 예측 탭 추출 회로(145)로부 터 공급되는 예측 탭을 구성하는 학생 데이터, 및 주목 데이터로서의 교사 데이터를 대상으로 하여, 수학식 12의 행렬 A와 벡터 v의 상술한 바와 같은 가산을 행한다. 또, 이 가산은 클래스 분류 회로(147)로부터의 클래스 코드에 대응하는 클래스마다 행해진다.
그리고, 단계 S27로 진행하여 예측 탭 추출 회로(145)는 교사 데이터 메모리(142)에 기억된 교사 데이터의 전부를 주목 데이터로 하여, 가산을 행하였는지를 판정한다. 단계 S27에서, 교사 데이터의 전부를 주목 데이터로 하여, 아직 가산을 행하고 있지 않다고 판정된 경우, 단계 S24로 되돌아가, 예측 탭 추출 회로(145)는 교사 데이터 중, 아직 주목 데이터로 하고 있지 않은 것을 새롭게 주목 데이터로 하여, 이하, 마찬가지의 처리를 반복한다.
또한, 단계 S27에서, 교사 데이터 전부를 주목 데이터로 하여, 가산을 행하였다고 판정된 경우, 단계 S28로 진행하여, 탭 계수 결정 회로(149)는, 정규 방정식 가산 회로(148)에서 단계 S26의 가산이 행해짐으로써, 각 클래스마다 생성된 정규 방정식을 풀어, 이에 따라 각 클래스마다의 탭 계수를 구하여, 계수 메모리(150)의 각 클래스에 대응하는 어드레스에 공급하고 기억시켜, 처리를 종료한다.
이상과 같이 하여, 계수 메모리(150)에는 제어 회로(151)에 설정된 처리 정보가 나타내는 처리를 행하기 위한 각 클래스마다의 탭 계수가 기억된다.
그리고, 이상과 같은 학습 장치에 의한 학습 처리는 제어 회로(151)에 설정하는 처리 정보를 바꾸어 행해지고, 각 처리 정보마다의 탭 계수의 세트가 구해진 다.
도 22의 신호 처리 회로(113)에서의 계수 기억부(135)에는 이와 같이 하여 복수의 처리 정보 각각에 대하여 구해진 복수의 탭 계수의 세트가 기억되어 있다.
즉, 도 25는 도 22의 계수 기억부(135)의 구성예를 나타내고 있다.
셀렉터(161, 162)는 기능 제어부(137)(도 22)로부터 공급되는 제어 신호에 따라서, N개의 계수 메모리(1631 내지 163N) 중 어느 1개를 선택한다. 또, 셀렉터(161, 162)는 동일한 계수 메모리(163n)를 선택한다.
계수 메모리(1631 내지 163N) 각각은 도 23의 학습 장치에서 구해진 탭 계수의 세트를, 처리 정보마다 기억하고 있다.
이상과 같이 구성되는 계수 기억부(135)에서는 셀렉터(161, 162)가 기능 제어부(137)로부터 공급되는 제어 신호에 따라서, N개의 계수 메모리(1631 내지 163N) 중 1개의 계수 메모리(163n)를 선택한다.
또한, 셀렉터(161)에는 클래스 분류 회로(134)로부터 클래스 코드가 공급되도록 되어 있고, 셀렉터(161)는 이 클래스 코드를, 선택하고 있는 계수 메모리(163n)에 공급한다. 계수 메모리(163n)는 자신이 기억하고 있는 소정의 처리 정보에 대응하는 탭 계수의 세트로부터, 셀렉터(161)로부터의 클래스 코드에 대응하는 어드레스에 기억된 탭 계수를 판독하여 출력한다.
계수 메모리(163n)가 출력하는 탭 계수는 그 계수 메모리(163n)를 선택하고 있는 셀렉터(162)에 공급되고, 셀렉터(162)는 계수 메모리(163n)로부터 공급되는 탭 계수를 곱 합 연산 회로(136)(도 22)에 공급한다.
또, 처리 정보마다의 탭 계수의 세트를 기억하는 계수 메모리(1631 내지 163N)는 물리적으로 별개의 메모리일 필요는 없다. 즉, 계수 메모리(1631 내지 163N)는 1개의 메모리를 뱅크 전환하여 사용함으로써 실현하는 것 등이 가능하다.
여기서, 본 실시 형태에서는 TV 신호 처리부(106)에서의 신호 처리 회로(113)의 기능은 콤포지트/콤포넌트 변환 처리와 공간 해상도 향상 처리를 일괄로 실시하는 기능으로부터, 공간 해상도 향상 처리만을 실시하는 기능으로 변화하기 때문에, 신호 처리 회로(113)의 계수 기억부(135)에는 적어도 다음과 같은 2 세트의 탭 계수가 기억되어 있다.
즉, 신호 처리 회로(113)의 계수 기억부(135)에서의 어느 하나의 계수 메모리(163i)에는 콤포넌트 신호의 HD 화상을 교사 데이터로 함과 함께, 그 교사 데이터의 공간 해상도를 저하시킨 SD 화상을 콤포넌트 신호로부터 콤포지트 신호로 변환한 것을 학생 데이터로서 학습 처리를 행함으로써 얻어지는 탭 계수의 세트가 기억되어 있다. 또한, 신호 처리 회로(113)의 계수 기억부(135)에서의 다른 1개의 계수 메모리(163j)에는 콤포넌트 신호의 HD 화상을 교사 데이터로 함과 함께, 그 교사 데이터의 공간 해상도를 저하시킨 SD 화상을 학생 데이터로서 학습 처리를 행함으로써 얻어지는 탭 계수의 세트가 기억되어 있다.
또한, 본 실시 형태에서는 전자 기기(11)(도 17)에서의 신호 처리 회로(123)의 기능은 MPEC 복호 처리 및 공간 해상도 향상 처리를 일괄로 실시하는 기능으로부터, MPEG 복호 처리 및 왜곡 제거 처리를 일괄로 실시하는 기능으로 변화하기 위해서, 전자 기기(11)의 신호 처리 회로(123)에서의 계수 기억부(135)에는 적어도 다음과 같은 2 세트의 탭 계수가 기억되어 있다.
즉, 신호 처리 회로(123)의 계수 기억부(135)에서의 어느 하나의 계수 메모리(163i)에는 콤포넌트 신호의 HD 화상을 MPEG 부호화하고, 그 부호화 데이터를 MPEG 복호하여 얻어지는 HD 화상을 교사 데이터로 함과 함께, 그 교사 데이터의 공간 해상도를 저하시킨 SD 화상을 MPEG 부호화한 부호화 데이터를 학생 데이터로서 학습 처리를 행함으로써 얻어지는 탭 계수의 세트가 기억되어 있다. 또한, 신호 처리 회로(123)의 계수 기억부(135)에서의 다른 1개의 계수 메모리(163j)에는 콤포넌트 신호의 SD 화상을 교사 데이터로 함과 함께, 그 교사 데이터를 MPEG 부호화한 부호화 데이터를 학생 데이터로서 학습 처리를 행함으로써 얻어지는 탭 계수의 세트가 기억되어 있다.
또, TV 신호 처리부(106)나 전자 기기(11)의 계수 기억부(135)에는 그 밖의 탭 계수를 기억시켜 두는 것이 가능하다. 즉, 계수 기억부(135)에는, 예를 들면 화상의 확대/축소(리사이즈)를 행하는 탭 계수나, 시간 방향의 해상도를 향상시키는 탭 계수, 계조 방향의 해상도를 향상시키는 탭 계수, 흐려짐의 개선을 행하는 탭 계수, 왜곡이나 노이즈 제거를 행하는 탭 계수 등을 기억시켜 두는 것이 가능하 다.
여기서, 예를 들면 공간 해상도나 시간 해상도를 향상시키거나, 혹은 리사이즈를 행하는 탭 계수를 이용한 클래스 분류 적응 처리에 대해서는, USP 5,666,164에 기재되어 있다. 또한, 예를 들면 MPEG 복호를 행하는 탭 계수를 이용한 클래스 분류 적응 처리에 대해서는 일본 특개 2001-320711호 공보에 기재되어 있다. 또한, 예를 들면 계조를 변화시키는 탭 계수를 이용한 클래스 분류 적응 처리에 대해서는, 일본 특개평 9-219833호 공보에 기재되어 있다. 또한, 예를 들면 흐려짐을 개선하는 탭 계수를 이용한 클래스 분류 적응 처리에 대해서는 USP 6,233,019에 기재되어 있다. 또한, 예를 들면, 왜곡이나 노이즈를 제거하는 탭 계수를 이용한 클래스 분류 적응 처리에 대해서는, USP 5,499,057에 기재되어 있다.
이상과 같이, 여러종류의 탭 계수의 세트를 계수 기억부(135)에 기억시켜두고, 그 중 어느 하나를 사용하는지를 전환하는 것으로 함으로써, TV 신호 처리부(106)의 신호 처리 회로(113)나 전자 기기(11)의 신호 처리 회로(123)의 기능을 용이하게 변화시킬 수 있다. 또, 여기서는 신호 처리의 효율화나 메모리 사용의 효율화 등을 위해, 예측 탭이나 클래스 탭의 탭 구조가 신호 처리의 기능에 따라 변화하고 있다. 그러나, 예측 탭이나 클래스 탭을, 각 신호 처리의 기능에 대하여 충분한 탭 구조가 되도록 미리 설계한 경우 등에서는, 특히 예측 탭이나 클래스 탭의 탭 구조를 변화시키지 않아도 된다.
다음에, 도 26의 흐름도를 참조하여 도 22의 신호 처리 회로(113)의 처리에 대하여 설명한다.
기능 제어부(137)는 단계 S31에서, 컨트롤러(112)로부터 신호 처리 회로(113)의 기능을 변경시키는 제어 신호를 수신하고, 그 제어 신호에 따라서 예측 탭 추출 회로(132), 클래스 탭 추출 회로(133), 및 계수 기억부(135)를 제어한다.
즉, 컨트롤러(112)로부터 기능 제어부(137)에 공급되는 제어 신호는 컨트롤러(112)가 기억하고 있는 기능 ID에 대응된 처리 정보를 포함하고 있고, 기능 제어부(137)는 그 처리 정보에 따라, 도 23의 제어 회로(151)와 같이, 예측 탭 추출 회로(132), 클래스 탭 추출 회로(133) 및 계수 기억부(135)를 제어한다.
이에 따라, 예측 탭 추출 회로(132)는 도 23의 학습 장치의 예측 탭 추출 회로(145)에서의 경우와 동일 구조의 탭 구조를 갖는 예측 탭을 생성하도록 설정되고, 클래스 탭 추출 회로(133)도 도 23의 학습 장치의 클래스 탭 추출 회로(146)에서의 경우와 동일 구조의 탭 구조를 갖는 클래스 탭을 생성하도록 설정된다.
또한, 계수 기억부(135)는 기능 제어부(137)로부터의 제어 신호에 포함되는 처리 정보에 대응하는 탭 계수의 세트를 기억하고 있는 계수 메모리(163n)(도 25)를 사용하도록 설정된다.
그 후, 버퍼(131)에 입력 데이터가 공급되어 기억되면, 단계 S32로 진행하여, 예측 탭 추출 회로(132)는, 곱 합 연산 회로(136)에 있어서 구하고자 하는 출력 데이터 중 아직 주목 데이터로 되어 있지 않은 것을 주목 데이터로 하고, 또한 버퍼(131)로부터 입력 데이터를 판독함으로써, 주목 데이터에 대하여, 단계 S31에 서 설정한 탭 구조가 되는 예측 탭을 생성(구성)하여, 곱 합 연산 회로(136)에 공급한다.
또한, 단계 S32에서는 클래스 탭 추출 회로(133)는 버퍼(131)로부터 입력 데이터를 판독함으로써, 주목 데이터에 대하여 단계 S31에서 설정한 탭 구조가 되는 클래스 탭을 생성하여, 클래스 분류 회로(134)에 공급하고 단계 S33으로 진행한다.
단계 S33에서는, 클래스 분류 회로(134)는, 클래스 탭 추출 회로(133)로부터의 클래스 탭을 이용하여 클래스 분류를 행하여, 주목 데이터에 대한 클래스 코드를 구한다. 이 클래스 코드는 계수 기억부(135)에 공급된다.
계수 기억부(135)(도 25)에서는, 셀렉터(161, 162)는 단계 S31에서 설정한 계수 메모리(163n)를 선택하고 있어, 클래스 분류 회로(134)로부터 클래스 코드가 공급되면, 단계 S34에서 그 계수 메모리(163n)의 클래스 분류 회로(134)로부터의 클래스 코드에 대응하는 어드레스로부터 탭 계수를 판독하여 곱 합 연산 회로(136)에 공급한다.
곱 합 연산 회로(136)는 계수 기억부(135)로부터 공급되는 탭 계수를 취득하고, 단계 S35에서 그 탭 계수와 단계 S32에서 예측 탭 추출 회로(132)로부터 공급되는 예측 탭을 이용하여, 수학식 1에 나타낸 곱 합 연산을 행하여, 주목 데이터의 예측치를 구하여 출력 데이터로서 출력한다.
여기서, 이와 같이 하여 곱 합 연산 회로(136)가 출력하는 출력 데이터는 처리 정보에 대응한 탭 구조의 예측 탭 및 클래스 탭과, 탭 계수의 세트를 이용하여 얻어진 것이고, 따라서 입력 데이터에 대하여 처리 정보가 나타내는 처리를 실시한 것으로 된다.
그 후, 단계 S36으로 진행하여, 예측 탭 추출 회로(132)는, 아직 주목 데이터로 하여야 할 출력 데이터가 존재하는지의 여부를 판정한다. 단계 S36에서 주목 데이터로 하여야 할 출력 데이터가 존재한다고 판정된 경우, 단계 S32로 되돌아가, 아직 주목 데이터로 하고 있지 않은 출력 데이터를 새롭게 주목 데이터로 하여, 이하, 마찬가지의 처리를 반복한다.
한편, 단계 S36에서 주목 데이터로 하여야 할 출력 데이터가 존재하지 않는다고 판정된 경우, 처리를 종료한다.
이상과 같이, TV 신호 처리부(106)의 신호 처리 회로(113)는 처리 정보에 따라서, 예측 탭 추출 회로(132)에서 생성되는 예측 탭의 탭 구조, 클래스 탭 추출 회로(133)로 구성되는 클래스 탭의 탭 구조, 및 곱 합 연산 회로(136)의 곱 합 연산에 이용하는 탭 계수의 세트의 종류를 설정함으로써, 그 기능을 변화시킨다. 또한, 전자 기기(11)(도 17)의 신호 처리 회로(123)도 신호 처리 회로(113)와 같이 하여, 그 기능을 변화시킨다. 그리고, 신호 처리 회로(113, 123)는 이와 같이 기능을 변화시킴으로써, 입력 신호에 대한 처리를 협조하여 분담한다. 따라서, 이 경우 신호 처리 회로(113, 123) 중 어느 한쪽만으로 처리를 행하는 경우보다도 고품질의 출력 데이터를 얻는 것이 가능해진다.
즉, TV 신호 처리부(106)의 신호 처리 회로(113) 단독으로는, 콤포넌트 신호의 HD 화상을 교사 데이터로 함과 함께, 그 교사 데이터의 공간 해상도를 저하시킨 SD 화상을 콤포넌트 신호로부터 콤포지트 신호로 변환한 것을 학생 데이터로 하여 학습 처리를 행함으로써 얻어지는 탭 계수(이하, 적절하게, 콤포지트/콤포넌트 변환 또한 SD/HD 변환용 탭 계수라 함)가 이용된다. 그리고, 이 탭 계수를 이용하여, 튜너(105)(도 15)가 출력하는 기저 대역의 SD 화상 신호이며, 콤포지트 신호로 되어 있은 것이 처리됨으로써, 그 콤포지트 신호의 SD 화상 신호가 콤포넌트 신호의 HD 화상 신호로 변환된다.
또한, 전자 기기(11)의 신호 처리 회로(123) 단독으로는, 콤포넌트 신호의 HD 화상을 MPEG 부호화하고, 그 부호화 데이터를 MPEG 복호하여 얻어지는 HD 화상을 교사 데이터로 함과 함께, 그 교사 데이터의 공간 해상도를 저하시킨 SD 화상을 MPEG 부호화한 부호화 데이터를 학생 데이터로 하여 학습 처리를 행함으로써 얻어지는 탭 계수(이하, 적절하게 MPEG 복호 또한 SD/HD 변환용 탭 계수라 함)가 이용된다. 그리고, 이 탭 계수를 이용하여, 특유 블록(124)(도 17)이 출력하는 콤포넌트 신호의 SD 화상 신호를 MPEG 부호화한 부호화 데이터가 처리됨으로써, 그 부호화 데이터가 콤포넌트 신호의 HD 화상 신호로 변환된다.
한편, TV 신호 처리부(106)와 전자 기기(11)가 전기적으로 접속된 경우에는, TV 신호 처리부(106)의 신호 처리 회로(113)와, 전자 기기(11)의 신호 처리 회로(123)는 각각의 기능을 변화시켜, 입력 신호에 대한 처리를 협조 분담한다.
즉, 우선, 전자 기기(11)의 신호 처리 회로(123)에서, 콤포넌트 신호의 SD 화상을 교사 데이터로 함과 함께, 그 교사 데이터를 MPEG 부호화한 부호화 데이터를 학생 데이터로서 학습 처리를 행함으로써 얻어지는 탭 계수(이하, 적절하게, MPEG 복호용 탭 계수라 함)를 이용하여, 특유 블록(124)(도 17)이 출력하는 콤포넌트 신호의 SD 화상 신호를 MPEG 부호화한 부호화 데이터가 처리됨으로써, 그 부호화 데이터가 콤포넌트 신호의 SD 화상 신호로 변환된다.
그리고, TV 신호 처리부(106)의 신호 처리 회로(113)에서 콤포넌트 신호의 HD 화상을 교사 데이터로 함과 함께, 그 교사 데이터의 공간 해상도를 저하시킨 SD 화상을 학생 데이터로서 학습 처리를 행함으로써 얻어지는 탭 계수(이하, 적절하게, SD/HD 변환용 탭 계수라 함)를 이용하여, 전자 기기(11)의 신호 처리 회로(123)에서 얻어진 콤포넌트 신호의 SD 화상 신호가 처리됨으로써, 그 SD 화상 신호가 콤포넌트 신호의 HD 화상 신호로 변환된다.
따라서, 신호 처리 회로(113, 123) 중 어느 한쪽만이 단독으로 처리를 행하는 경우에도 신호 처리 회로(113, 123)가 협조 분담하여 처리를 행하는 경우에도, 최종적으로 얻어지는 것은 콤포넌트 신호의 HD 화상 신호이다.
그러나, TV 신호 처리부(106)의 신호 처리 회로(113) 단독인 경우에 이용되는 콤포지트/콤포넌트 변환 또한 SD/HD 변환용 탭 계수에 따르면, 한번의 처리로, 콤포지트의 SD 화상을 콤포넌트 신호의 HD 화상으로 변환할 수 있지만, 그 변환 정밀도는, 콤포지트의 SD 화상을 콤포넌트 신호의 SD 화상으로 변환하는 것과 그 콤포넌트 신호의 SD 화상을 콤포넌트 신호의 HD 화상으로 변환하는 것을, 따로따로 행하는 경우에 비하여 열화하는 경우가 있다.
즉, 콤포지트의 SD 화상을 콤포넌트 신호의 SD 화상으로 변환하는 것은, 콤포넌트 신호의 SD 화상을 교사 데이터로 함과 함께, 그 교사 데이터를 콤포지트 신 호로 변환한 SD 화상을 학생 데이터로서 학습 처리를 행함으로써 얻어지는 탭 계수(이하, 적절하게, 콤포지트/콤포넌트 변환용 탭 계수라 함)를 이용하여 행할 수 있다.
또한, 콤포넌트 신호의 SD 화상을, 콤포넌트 신호의 HD 화상으로 변환하는 것은, 상술한 SD/HD 변환용 탭 계수(콤포넌트 신호의 HD 화상을 교사 데이터로 함과 함께, 그 교사 데이터의 공간 해상도를 저하시킨 SD 화상을 학생 데이터로 하여 학습 처리를 행함으로써 얻어지는 탭 계수)를 이용하여 행할 수 있다.
콤포지트/콤포넌트 변환용 탭 계수는, 콤포지트 신호의 SD 화상을 콤포넌트 신호의 SD 화상으로 변환하는 처리로 특화한 것이므로, 콤포지트 신호를 콤포넌트 신호로 변환하는 것에만 주목하면, 콤포지트의 SD 화상을 콤포넌트 신호의 HD 화상으로, 한번에 변환할 수 있는 콤포지트/콤포넌트 변환 또한 SD/HD 변환용 탭 계수보다도, 높은 정밀도로, 콤포지트 신호의 SD 화상을 콤포넌트 신호의 SD 화상으로 변환할 수 있다.
또한, SD/HD 변환용 탭 계수는 SD 화상을 HD 화상으로 변환하는 처리로 특화한 것이므로 그와 같은 공간 해상도를 향상시키는 것에만 주목하면, 역시, 콤포지트/콤포넌트 변환 또한 SD/HD 변환용 탭 계수보다도, 높은 정밀도로, SD 화상의 공간 해상도를 향상시킨 HD 화상을 얻을 수 있다.
마찬가지로, MPEG 복호 및 SD/HD 변환용 탭 계수는 콤포넌트 신호의 SD 화상 신호를 MPEG 부호화한 부호화 데이터를, 한번의 처리로 MPEG 복호하여 HD 화상으로 변환할 수 있지만, 이 MPEG 복호 및 SD/HD 변환용 탭 계수를 이용하는 경우에는 MPEG 복호용 탭 계수를 이용하는 경우보다도 복호 정밀도는 열화하고, 또한 SD/HD 변환용 탭 계수를 이용하는 경우보다도 변환 정밀도는 열화하는 경우가 있다.
이상으로부터, 신호 처리 회로(113, 123)가 협조 분담하여 처리를 행하는 경우에는 MPEG 복호용 탭 계수를 이용하여 부호화 데이터가 SD 화상으로 변환되고, 또한, 그 SD 화상이, SD/HD 변환용 탭 계수를 이용하여 HD 화상으로 변환되기 때문에, TV 신호 처리부(106)의 신호 처리 회로(113) 단독으로 콤포지트/콤포넌트 변환 및 SD/HD 변환용 탭 계수가 이용되는 경우나 전자 기기(11)의 신호 처리 회로(123) 단독으로 MPEG 복호 및 SD/HD 변환용 탭 계수가 이용되는 경우에 비하여, 화질이 좋은 HD 화상을 얻을 수 있다.
또, MPEG 복호용 탭 계수에 따르면, 부호화 데이터를 MPEG 복호하는 것뿐만 아니라, MPEG 부호화에 기인하여 생기는 블록 왜곡 등의 왜곡 제거도 행해진다.
즉, MPEG 복호탭 계수는, 상술된 바와 같이, 콤포넌트 신호의 SD 화상을 교사 데이터로 함과 함께, 그 교사 데이터를 MPEG 부호화한 부호화 데이터를 학생 데이터로 하여 학습 처리를 행함으로써 얻어지는 것이므로, 부호화 데이터를 원화상과의 제곱 오차(의 총합)가 최소가 되는 화상으로 변환하게 된다. 따라서, MPEG 복호탭 계수에 따르면, 부호화 데이터가 왜곡이 없는 원화상에 가까운 화상으로 변환되므로, MPEG 복호 외에, MPEG 부호화에 기인하는 블록 왜곡 등의 왜곡 제거도 행해지게 된다.
또, 콤포넌트 신호의 SD 화상을 MPEG 부호화하여 MPEG 복호한 것을 교사 데이터로 함과 함께, 그 교사 데이터를 MPEG 부호화한 부호화 데이터를 학생 데이터 로 하여 학습 처리를 행함으로써 탭 계수를 얻은 경우에는, 그 탭 계수는 부호화 데이터를, 통상의 MPEG 복호한 경우에 얻어지는 복호 화상, 즉 MPEG 부호화에 기인하는 블록 왜곡 등을 갖는 복호 화상에 가까운 화상으로 변환하게 된다. 따라서, 이 경우, 상술한 바와 같은 왜곡 제거는 행해지지 않게 된다.
이상과 같이, 전자 기기(11)와 같은 대응 전자 기기는 베이 구조형 텔레비전 수상기(도 1, 도 2)의 베이(4)에 대하여, 베이 어댑터 박스(14) 없이 수납할 수 있고, 또한, TV 신호 처리부(106)와 전기적으로 접속됨으로써, 협조 분담하여 처리를 행하여, 화질이 좋은 화상 등을 얻을 수 있다. 한편, 전자 기기(13)와 같은 비대응 전자 기기는 베이 구조형 텔레비전 수상기의 베이(4)에 수납하기 위해서, 베이 어댑터 박스(14)가 필요하고, 또한 TV 신호 처리부(106)와 전기적으로 접속되어도, 단독으로 처리를 행하기 위해서, TV 신호 처리부(106)와 전기적으로 접속되어 있는지에 상관없이, 협조 분담하여 처리가 행해지는 경우와 같은 화질이 좋은 화상 등을 얻을 수 없다.
따라서, 대응 전자 기기는 비대응 전자 기기에 비하여, 베이(4)에의 수납이 간이하고, 또한 품질이 좋은 데이터가 얻어진다고 하는 부가 가치를 갖게 된다.
다음에, 상술한 경우에는 TV 신호 처리부(106)의 신호 처리 회로(113)나 전자 기기(11)의 신호 처리 회로(123)를 클래스 분류 적응 처리를 행하는 클래스 분류 적응 처리 회로(도 22)로 구성함으로써, 각종 기능을 실현하도록 하였지만, 그 외에, 신호 처리 회로(113, 123)는 각종 기능의 하나하나에 대응하는 처리를 행하는 모듈(블록)로 구성하는 것이 가능하다.
그래서, 도 27은 TV 신호 처리부(106) 및 전자 기기(11)의 다른 구성예를 나타내고 있다. 또, 도 27 중, 도 16 또는 도 17에서의 경우와 대응하는 부분에 대해서는, 동일한 부호를 붙이고 있고, 이하에는 그 설명은 적절하게 생략한다.
즉, 도 27a는 TV 신호 처리부(106)의 다른 구성예를 나타내고 있고, 신호 처리부(113)가, 클래스 분류 적응 처리 회로가 아닌, 변환부(171), 공간 해상도 향상 처리부(172), 노이즈 제거 처리부(173) 및 셀렉터(174)로 구성되어 있는 것 외에는, 도 16에서의 경우와 마찬가지로 구성되어 있다.
또한, 도 27b는 전자 기기(11)의 다른 구성예를 나타내고 있고, 역시, 신호 처리부(123)가 클래스 분류 적응 처리 회로가 아닌, MPEG 디코더(175), 왜곡 제거 처리부(176) 및 셀렉터(177)로 구성되어 있는 것 외에는 도 17에서의 경우와 같이 구성되어 있다.
도 27a의 TV 신호 처리부(106)가 단독으로 처리를 행하는 경우에는 튜너(105)(도 15)가 출력하는 기저 대역의 콤포지트 신호의 SD 화상 신호가 셀렉터(104) 및 I/F(111)를 통해 신호 처리 회로(113)에 공급된다.
신호 처리 회로(113)에서는 튜너(105)로부터의 신호가, 도 27a에서 점선으로 나타낸 바와 같이 교환됨으로써 처리된다.
즉, 신호 처리 회로(113)에서는 셀렉터(174)에서 튜너(105)로부터의 콤포지트 신호의 SD 화상 신호가 수신된다. 그리고, 셀렉터(174)는 변환부(171)를 선택하고, 그 선택한 변환부(171)에 콤포지트 신호의 SD 화상 신호를 공급한다.
변환부(171)는 셀렉터(174)로부터의 콤포지트 신호의 SD 화상 신호를 콤포넌 트 신호의 SD 화상 신호로 변환하여, 셀렉터(174)에 공급한다. 셀렉터(174)는 공간 해상도 향상 처리부(172)를 선택하고, 그 선택한 공간 해상도 향상 처리부(172)에 콤포넌트 신호의 SD 화상 신호를 공급한다.
공간 해상도 향상 처리부(172)는 셀렉터(174)로부터의 콤포넌트 신호의 SD 화상 신호의 공간 해상도를 향상시키는 처리를 행하여, 그 결과 얻어진 콤포넌트 신호의 HD 화상 신호를 셀렉터(174)에 공급한다. 셀렉터(174)는 노이즈 제거 처리부(173)를 선택하고, 그 선택한 노이즈 제거 처리부(173)에 콤포넌트 신호의 HD 화상 신호를 공급한다.
노이즈 제거 처리부(173)는 셀렉터(174)로부터의 HD 화상 신호에 대하여 노이즈 제거 처리를 실시하고, 그 결과 얻어지는 HD 화상 신호를 셀렉터(174)에 공급한다. 그리고, 셀렉터(174)는 노이즈 제거 처리부(173)로부터의 HD 화상 신호를 I/F(111)를 통해 셀렉터(104)(도 15)에 출력한다.
셀렉터(104)는 이 HD 화상 신호를, 예를 들면 CRT(2)(도 15)에 공급하고 CRT(2)에서는 대응하는 HD 화상이 표시된다.
따라서, TV 신호 처리부(106)가 단독으로 처리를 행하는 경우, TV 신호 처리부(106)의 신호 처리 회로(113)는 콤포지트 신호를 콤포넌트 신호로 변환하는 기능, 공간 해상도를 향상시키는 기능(SD 화상을 HD 화상으로 변환하는 기능) 및 노이즈를 제거하는 기능을 갖는다.
한편, 도 27b의 전자 기기(11)가 단독으로 처리를 행하는 경우에는 특유 블록(124)이 출력하는, SD 화상을 MPEG 부호화하여 얻어지는 부호화 데이터가 신호 처리 회로(123)에 공급된다.
신호 처리 회로(123)에서는 부호화 데이터가 도 27b에서 점선으로 도시한 바와 같이 교환됨으로써 처리된다.
즉, 신호 처리 회로(123)에서는 셀렉터(177)에서, 특유 블록(124)으로부터의 부호화 데이터가 수신된다. 그리고, 셀렉터(177)는 MPEG 디코더(175)를 선택하고, 그 선택한 MPEG 디코더(175)에 부호화 데이터를 공급한다.
MPEG 디코더(175)는 셀렉터(177)로부터의 부호화 데이터를 MPEG 복호하고, 그 결과 얻어지는 복호 화상 신호(SD 화상 신호)를 셀렉터(177)에 공급한다. 셀렉터(177)는 왜곡 제거 처리부(176)를 선택하고, 그 선택한 왜곡 제거 처리부(176)에 복호 화상 신호를 공급한다.
왜곡 제거 처리부(176)는 셀렉터(177)로부터의 복호 화상 신호로부터 블록 왜곡 등을 제거하는 왜곡 제거 처리를 행하고, 그 결과 얻어지는 복호 화상 신호를 셀렉터(177)에 공급한다. 셀렉터(177)는 왜곡 제거 처리부(176)로부터의 복호 화상 신호를 I/F(121)를 통해 출력한다.
따라서, 전자 기기(11)가 단독으로 처리를 행하는 경우, 전자 기기(11)의 신호 처리 회로(123)는 화상을 MPEG 부호화한 부호화 데이터를 MPEC 복호하는 기능, 및 블록 왜곡 등을 제거하는 기능을 갖는다.
다음에, 전자 기기(11)가 베이(4)(도 1, 도 2)에 수납되어, TV 신호 처리부(106)와 전기적으로 접속된 경우에는, TV 신호 처리부(106)의 신호 처리 회로(113)와 전자 기기(11)의 신호 처리 회로(123)는 처리를 협조 분담하기 위해서, 상술한 바와 같이, 서로의 기능 ID를 교환함으로써, 적어도 한쪽이 그 기능을 변화시킨다.
즉, TV 신호 처리부(106)의 신호 처리 회로(113)는, 예를 들면 상술한 콤포지트 신호를 콤포넌트 신호로 변환하는 기능, 공간 해상도를 향상시키는 기능, 및 노이즈를 제거하는 기능의 3개의 기능을 갖는 것으로부터, 공간 해상도를 향상시키는 기능만을 갖는 것으로 변화한다.
또한, 전자 기기(11)의 신호 처리 회로(123)는 상술한 부호화 데이터를 MP EG 복호하는 기능, 및 블록 왜곡 등을 제거하는 기능의 2개의 기능을 갖는 그대로 된다.
그리고, TV 신호 처리부(106)의 신호 처리 회로(113)와 전자 기기(11)의 신호 처리 회로(123)에서는, 부호화 데이터가 도 28에서 점선으로 나타낸 바와 같이 교환됨으로써 처리된다.
즉, 전자 기기(11)의 신호 처리 회로(123)에서는 도 27b에서의 경우와 마찬가지의 처리가 행해지고, 이에 따라 I/F(121)로부터 왜곡 제거가 행해진 복호 화상 신호가 출력된다.
이 복호 화상 신호는 셀렉터(104)에 공급되고, 셀렉터(104)는 전자 기기(11) (의 I/F(121))로부터의 복호 화상 신호를 TV 신호 처리부(106)에 공급한다.
TV 신호 처리부(106)에서는 셀렉터(104)로부터의 복호된 화상 신호가 I/F(111)로 수신되어, 신호 처리 회로(113)에 공급된다.
신호 처리 회로(113)에서는 셀렉터(174)에서, 복호 화상 신호가 수신되고, 또한 공간 해상도 향상 처리부(172)가 선택된다. 그리고, 셀렉터(174)는 수신한 복호 화상 신호를 선택한 공간 해상도 향상 처리부(172)에 공급한다.
공간 해상도 향상 처리부(172)는 셀렉터(174)로부터의 복호 화상 신호의 공간 해상도를 향상시키는 처리를 행하고, 그 결과 얻어지는 HD 화상 신호를 셀렉터(174)에 공급한다. 셀렉터(174)는 공간 해상도 향상 처리부(172)로부터의 HD 화상 신호를 I/F(111)를 통해 셀렉터(104)에 출력한다.
셀렉터(104)는 이 HD 화상 신호를, 예를 들면 CRT(2)(도 15)에 공급하고, CRT(2)에서는 대응하는 HD 화상이 표시된다.
따라서, 전자 기기(11)가 단독으로 처리를 행하는 경우에는 부호화 데이터를 MPEG 복호하고, 그 결과 얻어지는 복호 화상 신호로부터 왜곡 제거를 행한 것이 얻어지지만, 전자 기기(11)와 TV 신호 처리부(106)가 전기적으로 접속되고, 협조 분담하여 처리가 행해지는 경우에는 왜곡 제거를 행한 복호 화상 신호의 공간 해상도를 향상시킨 HD 화상을 얻을 수 있다.
또, 도 27 및 도 28의 실시 형태에 도시한 바와 같이, 신호 처리 회로(113, 123)를, 각 기능에 대응하는 모듈(블록)을 이용하여 구성하는 경우에는 신호 처리 회로(113, 123)에 갖게 하는 기능의 수와 동일한 수의 모듈이 필요해지고, 기능의 수를 증가시키면, 모듈의 수도 증가하므로 회로 규모도 커진다.
이에 대하여, 신호 처리 회로(113, 123)를, 도 22에 도시한 바와 같이, 클래스 분류 적응 처리 회로로 구성하는 경우에는 기능의 수의 증가에 의해 증가하는 것은, 기본적으로 계수 기억부(135)의 기억 용량만이고, 따라서 회로 규모의 대형 화를 저감할 수 있다. 또한, 신호 처리로서, 클래스 분류 적응 처리를 채용함으로써, 기능의 변화에 따르는 신호 처리 수순의 변화나 회로 구성의 변화가 거의 없는 것은, 도 22나 도 25, 도 26에서 알 수 있다. 즉, 도 22의 클래스 분류 적응 처리 회로에 따르면, 탭 계수와 예측 탭과의 곱 합 연산을 행한다고 하는 하나의 처리 수순으로 특화한 처리를 행하는 곱 합 연산 회로(136)의 물리적 구성을 변경하지 않고서, 각종 기능의 신호 처리를 실현할 수 있다.
다음에, 신호 처리 회로(113, 123)에 의한 상술한 일련의 처리는 하드웨어에 의해 행할 수 있고, 소프트웨어에 의해 행할 수도 있다. 일련의 처리를 소프트웨어에 의해서 행하는 경우에는 그 소프트웨어를 구성하는 프로그램이 마이크로 컴퓨터 등의 컴퓨터에 인스톨된다.
그래서, 도 29는 상술한 일련의 처리를 실행하는 프로그램이 인스톨되는 컴퓨터의 일 실시 형태의 구성예를 나타내고 있다.
프로그램은 컴퓨터에 내장되어 있는 기록 매체로서의 하드디스크(205)나 ROM(203)에 미리 기록해 둘 수 있다.
혹은, 프로그램은 플로피 디스크, CD-ROM(Compact Disc Read Only Memory), MO(Magneto optical) 디스크, DVD(Digital Versatile Disc), 자기 디스크, 반도체 메모리 등의 리무버블 기록 매체(211)에 일시적 혹은 영속적으로 저장(기록)해 둘 수 있다. 이러한 리무버블 기록 매체(211)는 소위 패키지 소프트웨어로서 제공할 수 있다.
또, 프로그램은 상술한 바와 같은 리무버블 기록 매체(211)로부터 컴퓨터에 인스톨하는 것 외에, 다운로드 사이트로부터, 디지털 위성 방송용 인공위성을 통해, 컴퓨터에 무선으로 전송하거나 LAN(Local Area Network), 인터넷 등의 네트워크를 통해 컴퓨터에 유선으로 전송하고, 컴퓨터에서는 그와 같이 하여 전송되어 오는 프로그램을 통신부(208)로 수신하고, 내장한 하드디스크(205)에 인스톨할 수 있다.
컴퓨터는, CPU(Central Processing Unit)(202)를 내장하고 있다. CPU(202)에는 버스(201)를 통해 입출력 인터페이스(210)가 접속되어 있어, CPU(202)는 입출력 인터페이스(210)를 통해, 사용자에 의해서, 키보드나, 마우스, 마이크 등으로 구성되는 입력부(207)가 조작됨으로써 명령이 입력되면, 그에 따라서 ROM(Read Only Memory)(203)에 저장되어 있는 프로그램을 실행한다. 혹은, CPU(202)는, 하드디스크(205)에 저장되어 있는 프로그램, 위성 혹은 네트워크로부터 전송되고, 통신부(208)로 수신되어 하드디스크(205)에 인스톨된 프로그램, 또는 드라이브(209)에 장착된 리무버블 기록 매체(211)로부터 판독되어 하드디스크(205)에 인스톨된 프로그램을 RAM(Random Access Memory)(204)에 로드하여 실행한다. 이에 따라, CPU(202)는 상술한 흐름도를 따른 처리, 혹은 상술한 블록도의 구성에 의해 행해지는 처리를 행한다. 그리고, CPU(202)는 그 처리 결과를, 필요에 따라서, 예를 들면 입출력 인터페이스(210)를 통해 LCD(Liquid Crystal Display)나 스피커 등으로 구성되는 출력부(206)로부터 출력, 혹은 통신부(208)로부터 송신, 또한 하드디스크(205)에 기록시킨다.
여기서, 본 명세서에 있어서, 컴퓨터에 각종 처리를 행하게 하기 위한 프로 그램을 기술하는 처리 단계는, 반드시 흐름도로서 기재된 순서에 따라서 시계열로 처리할 필요는 없고, 병렬적 혹은 개별로 실행되는 처리(예를 들면, 병렬 처리 혹은 오브젝트에 의한 처리)도 포함하는 것이다.
또한, 프로그램은 하나의 컴퓨터에 의해 처리되는 것이어도 되며, 복수의 컴퓨터에 의해서 분산 처리되는 것이어도 된다. 또한, 프로그램은 먼 곳의 컴퓨터에 전송되고 실행되는 것이어도 된다.
또, 베이 구조형 텔레비전 수상기(도 1, 도 2)의 베이(4)에 수납하는 전자 기기는 상술한 DVD 플레이어나 디지털 VTR 등에 한정되는 것은 아니고, 예를 들면 프린터나 HD(Hard Disk) 레코더 및 그 밖의 어떠한 것이어도 된다.
또한, 본 실시 형태에서는 TV 래크(1)(도 1)에 튜너(104)나 TV 신호 처리부(106) 등을 미리 조립함으로써, 베이 구조형 텔레비전 수상기(도 1, 도 2)를 구성하도록 하였지만, 튜너(104)나 TV 신호 처리부(106) 등은 TV 래크(1)에 미리 조립해 둘 필요는 없다. 즉, 튜너(104)나 TV 신호 처리부(106) 등은 전자 기기의 하나로서, TV 래크(1)의 베이(4)에 수납하여 사용하도록 하는 것이 가능하다.
또한, 본 실시 형태에서는 TV 신호 처리부(106)와 전자 기기(11)와의 2개의 전자 기기가 처리의 협조 분담을 행하는 경우에 대해 설명하였지만, 처리의 협조 분담은, 3 이상의 전자 기기로 행하는 것도 가능하다. 또한, 처리의 내용도, 여기서 예를 든 것 이외에 시간 해상도 창조, 계조 창조 및 그 외의 것을 채용할 수 있다.
또한, 본 실시 형태에서는 베이 구조형 텔레비전 수상기의 베이(4)에 전자 기기(11)가 수납되어, TV 신호 처리부(106)와 전기적으로 접속된 경우에, 처리의 협조 분담이 행해지는 것으로 하였지만, 처리의 협조 분담은 베이(4)에 수납됨으로써 전기적으로 접속된 복수의 전자 기기끼리 행하는 것 외에, 케이블이나 무선 등을 통해 전기적으로 접속된 복수의 전자 기기끼리로 행하는 것도 가능하다.
또한, 본 실시 형태에서는 계수 기억부(135)(도 22)에 복수 종류의 탭 계수의 세트를 미리 기억시켜 두고, 사용하는 탭 계수의 세트를 전환하는 것으로, 신호 처리 회로(113)의 기능을 변화시키도록 하였지만, 이와 같이, 신호 처리 회로(113)의 기능을 변화시키기 위한 탭 계수는 계수 기억부(135)에 미리 기억시켜 두는 것은 아니고, 외부로부터 다운로드하는 것이 가능하다.
즉, 예를 들면 도 1에서 설명한 바와 같이, 베이 구조형 텔레비전 수상기의 베이(4G)에는 휴대 전화기를 수납할 수 있지만, 이와 같이, 베이(4G)에 휴대 전화기가 수납되어 있는 경우에는 그 휴대 전화기의 통신 기능에 의해, 인터넷 및 그 밖의 네트워크 상의 서버에 액세스하여, 필요한 탭 계수를 다운로드하도록 할 수 있다. 또한, 예를 들면 다른 전자 기기와 전기적으로 접속되어 있는 경우에, 그 전자 기기가 필요한 탭 계수를 기억하고 있을 때에는 그 전자 기기로부터, 탭 계수를 다운로드하도록 할 수 있다.
또, 마찬가지로 하여, 예측 탭이나 클래스 탭의 탭 구조에 관한 정보도, 외부로부터 다운로드하도록 하는 것이 가능하다.
여기서, 상술된 바와 같이, 탭 계수를 외부로부터 다운로드하는 경우에는 그 다운로드한 탭 계수(이하, 적절하게, 다운로드 탭 계수라 함)를 계수 기억부(135) (도 22)에 기억시킬 필요가 있고, 따라서, 계수 기억부(135)에는 다운로드 탭 계수를 기억시키는 기억 영역이 필요해진다.
따라서, 계수 기억부(135)는 필요 최소한의 탭 계수(TV 신호 처리부(106)에 대하여 말하면, TV 신호 처리부(106)가 갖고 있지 않으면 안되는 최소한의 기능을 실현하기 위한, 예를 들면 콤포지트/콤포넌트 변환용 탭 계수 등)를 위한 기억 영역 외에, 다운로드 탭 계수를 기억시키기 위한 기억 영역을 형성하여 구성하도록 할 수 있다.
또한, 이 경우, 다운로드 탭 계수를 사용하지 않을 때는 계수 기억부(135)의 기억 영역이 소용없게 된다. 그래서, 계수 기억부(135)에는 필요 최소한의 기억 영역만을 설치하고, 그 기억 영역에, 필요 최소한의 탭 계수를 미리 기억시켜 두고, 다운로드 탭 계수를 사용하는 경우에는 그 다운로드 탭 계수를, 덧씌우기하는 형태로 계수 기억부(135)에 기억시키도록 할 수 있다.
단, 이 경우, 다운로드 탭 계수가 불필요해졌을 때(예를 들면, 다른 전자 기기와의 전기적인 접속이 절단되었을 때 등)에는 계수 기억부(135)에, 미리 기억되어 있던 탭 계수를 다시 기억시킬 필요가 있다. 이를 위해서, 계수 기억부(135)에 다운로드 탭 계수를 덧씌우기할 때에, 미리 기억되어 있던 탭 계수를 유지해 둘 필요가 있지만, 이것은, 예를 들면 도 15에 점선으로 도시한 바와 같이, 셀렉터(104)에 접속하는 형태로, HD(Hard Disk)(107) 등의 기억 매체를 설치해 둠으로써 가능하다. 즉, 계수 기억부(135)에 미리 기억되어 있던 탭 계수는 HD(107)에 유지해 두는 것이 가능하다.
또한, 도 25의 실시 형태의 계수 기억부(135)에서의 1개의 계수 메모리(163n)에는, 기본적으로 1 세트의 탭 계수가 기억되지만, 탭 계수의 비트수가 많거나 클래스 수가 많은 것 등에 기인하여, 1개의 계수 메모리(163n)에 1 세트의 탭 계수를 전부 기억할 수 없는 경우에는 계수 메모리(1631 내지 163N) 중 복수에, 1 세트의 탭 계수를 기억시키도록 하는 것이 가능하다.
또한, 본 실시 형태에서는 화상을 처리하는 경우에 대해 설명하였지만, 본 발명은, 음성 등을 처리하는 경우에도 적용 가능하다.
이상과 같이, 본 발명에 따르면, 다른 장치가 접속되어 있는지가 판정되어, 다른 장치가 접속되어 있을 때와, 접속되어 있지 않을 때에, 입력 신호의 처리 기능이 변화한다. 따라서, 복수의 장치가 입력 신호에 대한 처리를 협조하여 분담하는 것이 가능해지고, 더욱이, 1개의 장치 단독의 경우보다도 고품질의 처리 결과를 얻는 것이 가능해진다.
또한, 본 발명에 따르면, 단독으로 작동하고, 또한 신호의 입력 또는 출력을 행하는 1 이상의 신호 단자가 외부로 노출되어 있는 전자 기기가, 오목 형상으로 형성된 수납부에 수납되어, 그 수납부 내의 접속 패널에 설치된 접속 단자가 전자 기기의 신호 단자와 접속된다. 따라서, 전자 기기끼리 용이하게 접속하는 것이 가능해진다.
또한, 본 발명에 따르면, 전자 기기의 신호 단자와 전기적으로 접속되는 접 속 단자가 설치된 접속 패널을 수납부 내에 갖는 수납 래크의 접속 패널에 설치된 접속 단자와 접속하는 제1 단자가 제1 면에 설치되어 있음과 함께, 단독으로 작동하고, 또한 신호의 입력 또는 출력을 행하는 1 이상의 신호 단자가 외부로 노출되어 있는 전자 기기의 신호 단자와 접속하는 제2 단자가 제2 면에 설치되어 있다. 따라서, 전자 기기를 수납 래크에 수납했을 때에, 전자 기기끼리 용이하게 접속하는 것이 가능해진다.
또한, 본 발명에 따르면, 단독으로 작동하고, 또한 신호의 입력 또는 출력을 행하는 1 이상의 신호 단자가 외부로 노출되어 있는 전자 기기를 수납하는 오목 형상으로 형성된 1 이상의 수납부와, 전자 기기의 신호 단자와 접속하는 접속 단자가 설치된 수납부 내의 접속 패널을 갖고 있는 수납 래크를 구비하고 있기 때문에, 전자 기기끼리 용이하게 접속하는 것이 가능해진다. 또한, 본 발명에 따르면, 신호 처리를 행하는 신호 처리 수단이, 탭 계수와 입력 신호를 이용한 연산 처리를 행하는 연산 처리부를 갖고, 그 연산 처리부는 1개의 처리 수순으로 특화한 처리를 행하는 회로의 물리적 구성을 변경하지 않고서, 제1과 제2 기능의 신호 처리를 행한다. 따라서, 회로 규모의 대형화를 방지하는 것이 가능해진다.

Claims (53)

  1. 입력 신호를 처리하는 신호 처리 장치로서,
    상기 입력 신호에 대하여, 제1 신호 처리와, 상기 제1 신호 처리와는 다른 제2 신호 처리를, 소정의 계수를 사용하여 적응 처리에 의해 일괄적으로 행하는 신호 처리 수단과,
    상기 제1 신호 처리를 행하는 다른 장치가 접속되어 있는지의 여부를 판정하는 판정 수단과,
    상기 다른 장치가 접속되어 있을 때에, 상기 소정의 계수를 상기 제2 신호 처리에 특화된 계수로 변경함으로써, 상기 신호 처리 수단이 행하는 처리를 상기 제2 신호 처리로 변화시키는 제어 수단
    을 구비하고,
    상기 입력 신호는, 상기 신호 처리 수단과 상기 다른 장치의 쌍방에서 처리되는 것을 특징으로 하는 신호 처리 장치.
  2. 제1항에 있어서,
    상기 제어 수단은, 상기 다른 장치가 접속되어 있지 않을 때에 상기 신호 처리 수단 또는 다른 장치의 단독 처리에 의해 얻어지는 출력 신호보다도, 상기 다른 장치가 접속되어 있을 때에 상기 신호 처리 수단 및 다른 장치의 처리에 의해 얻어지는 출력 신호의 품질이 향상되도록, 클래스 분류 적응 처리에 의해, 상기 소정의 계수를 상기 제2 신호 처리에 특화된 계수로 변경하는 것에 의해, 상기 신호 처리 수단이 행하는 처리를 상기 제2 신호 처리로 변화시키는 것을 특징으로 하는 신호 처리 장치.
  3. 제1항에 있어서,
    상기 신호 처리 수단은,
    상기 입력 신호로서의 입력 화상 데이터의 품질을 향상하고, 출력 신호로서의 출력 화상 데이터 중의 구하려고 하는 화소 단위의 상기 출력 화상 데이터를 주목 데이터로 해서, 상기 주목 데이터를 구하기 위한 소정의 탭 계수와의 곱 합 연산에 이용하는 화소 단위의 상기 입력 화상 데이터의 일부를 예측 탭으로서 추출하는 예측 탭 추출 수단과,
    상기 주목 데이터를, 복수의 클래스 중의 어느 한 쪽의 클래스에 분류하는데에 이용하는 화소 단위의 상기 입력 화상 데이터의 일부를, 클래스 탭으로서 추출하는 클래스 탭 추출 수단과,
    상기 주목 데이터를, 상기 클래스 탭을 구성하는 상기 입력 화상 데이터에 대응하는 클래스에 분류하는 클래스 분류를 행하는 클래스 분류 수단과,
    학습을 행함으로써 얻어지는 탭 계수로서, 상기 클래스 분류의 결과 얻어지는 클래스 코드에 대응하는 것을 취득하는 탭 계수 취득 수단과,
    상기 클래스 코드에 대응하는 탭 계수와, 상기 예측 탭과의 곱 합 연산을 행하는 것에 의해, 상기 주목 데이터를 구하는 예측 수단
    을 갖는 것을 특징으로 하는 신호 처리 장치.
  4. 제3항에 있어서,
    상기 학습의 교사가 되는 교사 데이터, 또는 상기 학습의 학생이 되는 학생 데이터를 바꾸어 학습을 행함으로써, 복수 종류의 상기 탭 계수가 준비되어 있고,
    상기 제어 수단은, 상기 신호 처리 수단에서 이용되는 상기 탭 계수의 종류를 제어함으로써, 상기 신호 처리 수단이 행하는 처리를 변화시키는 것을 특징으로 하는 신호 처리 장치.
  5. 제4항에 있어서,
    복수 종류의 상기 탭 계수를 기억하는 기억 수단을 더 구비하는 것을 특징으로 하는 신호 처리 장치.
  6. 제4항에 있어서,
    상기 제어 수단은, 필요한 종류의 상기 탭 계수를 외부로부터 다운로드하는 것을 특징으로 하는 신호 처리 장치.
  7. 제4항에 있어서,
    상기 제어 수단은, 상기 신호 처리 수단에서 이용되는 상기 예측 탭 또는 클래스 탭의 구조도 제어함으로써, 상기 신호 처리 수단이 행하는 처리를 변화시키는 것을 특징으로 하는 신호 처리 장치.
  8. 제1항에 있어서,
    상기 제어 수단은, 상기 다른 장치가 접속되어 있을 때에, 상기 다른 장치가 행하는 상기 제1 신호 처리를 나타내는 처리 정보에 기초하여, 상기 소정의 계수를 상기 제2 신호 처리에 특화된 계수로 변경하는 것에 의해, 상기 신호 처리 수단이 행하는 처리를 상기 제2 신호 처리로 변화시키고,
    상기 처리 정보는 상기 신호 처리 장치 및 상기 다른 장치가 갖는 기능을 나타내는 기능 정보에 대응지어져 있는 것을 특징으로 하는 신호 처리 장치.
  9. 제8항에 있어서,
    상기 제어 수단은, 상기 기능 정보를 상기 다른 장치로부터 수신하고, 상기기능 정보에 대응지어져 있는 처리 정보에 기초하여, 상기 소정의 계수를 상기 제2 신호 처리에 특화된 계수로 변경하는 것에 의해, 상기 신호 처리 수단이 행하는 처리를 상기 제2 신호 처리로 변화시키는 것을 특징으로 하는 신호 처리 장치.
  10. 제8항에 있어서,
    상기 신호 처리 수단이 갖는 기능을 나타내는 기능 정보를 상기 다른 장치로 공급하는 공급 수단을 더 구비하는 것을 특징으로 하는 신호 처리 장치.
  11. 입력 신호를 처리하는 신호 처리 장치의 신호 처리 방법으로서,
    상기 입력 신호에 대하여, 제1 신호 처리와, 상기 제1 신호 처리와는 다른 제2 신호 처리를, 소정의 계수를 이용하여, 적응 처리에 의해 일괄적으로 행하는 신호 처리 단계와,
    상기 제1 신호 처리를 행하는 다른 장치가 접속되어 있는지의 여부를 판정하는 판정 단계와,
    상기 다른 장치가 접속되어 있을 때에, 상기 소정의 계수를 상기 제2 신호 처리에 특화된 계수로 변경하는 것에 의해 상기 신호 처리 단계에 의해 행해지는 처리를, 상기 제2 신호 처리로 변화시키는 제어 단계
    를 구비하고,
    상기 입력 신호는 상기 신호 처리 단계와 상기 다른 장치의 쌍방에서 처리되는 것을 특징으로 하는 신호 처리 방법.
  12. 삭제
  13. 삭제
  14. 입력 신호를 처리하는 신호 처리를 컴퓨터에 행하게 하는 프로그램이 기록되어 있는 기록 매체로서,
    상기 입력 신호에 대하여, 제1 신호 처리와, 상기 제1 신호 처리와는 다른 제2 신호 처리를, 소정의 계수를 사용하여 적응 처리에 의해 일괄적으로 행하는 신호 처리 단계와,
    상기 제1 신호 처리를 행하는 다른 장치가 접속되어 있는지의 여부를 판정하는 판정 단계와,
    상기 다른 장치가 접속되어 있을 때에, 상기 소정의 계수를 상기 제2 신호 처리에 특화된 계수로 변경함으로써, 상기 신호 처리 단계에 의해 행해지는 처리를 상기 제2 신호 처리로 변화시키는 제어 단계
    를 구비하는 프로그램이 기록되고,
    상기 입력 신호는 상기 신호 처리 단계와 상기 다른 장치의 쌍방에서 처리되는 것을 특징으로 하는 기록 매체.
  15. 입력 신호를 처리하는 제1 및 제2 신호 처리 장치를 적어도 구비하는 신호 처리 시스템으로서,
    상기 제1 및 제2 신호 처리 장치는,
    상기 입력 신호에 대하여, 제1 신호 처리와, 상기 제1 신호 처리와는 다른 제2 신호 처리를, 소정의 계수를 사용하여 적응 처리에 의해 일괄적으로 행하는 신호 처리 수단과,
    상기 제1 신호 처리를 행하는 다른 쪽의 신호 처리 장치가 접속되어 있는지의 여부를 판정하는 판정 수단과,
    상기 다른 쪽의 신호 처리 장치가 접속되어 있을 때에, 상기 소정의 계수를 상기 제2 신호 처리에 특화된 계수로 변경함으로써, 상기 신호 처리 수단이 행하는 처리를 상기 제2 신호 처리로 변화시키는 제어 수단
    을 구비하고,
    상기 입력 신호는 제1 및 제2 신호 처리 장치의 쌍방에서 처리되는 것을 특징으로 하는 신호 처리 시스템.
  16. 제15항에 있어서,
    상기 신호 처리 수단은,
    상기 입력 신호로서의 입력 화상 데이터의 품질을 향상하고, 출력 신호로서의 출력 화상 데이터 중의 구하려고 하는 화소 단위의 상기 출력 화상 데이터를 주목 데이터로 해서, 상기 주목 데이터를 구하기 위한 소정의 탭 계수와의 곱 합 연산에 이용하는 화소 단위의 상기 입력 화상 데이터의 일부를 예측 탭으로서 추출하는 예측 탭 추출 수단과,
    상기 주목 데이터를, 복수의 클래스 중의 어느 한 쪽의 클래스에 분류하는데에 이용하는 화소 단위의 상기 입력 화상 데이터의 일부를, 클래스 탭으로서 추출하는 클래스 탭 추출 수단과,
    상기 주목 데이터를, 상기 클래스 탭을 구성하는 상기 입력 화상 데이터에 대응하는 클래스에 분류하는 클래스 분류를 행하는 클래스 분류 수단과,
    학습을 행함으로써 얻어지는 탭 계수로서, 상기 클래스 분류의 결과로 얻어지는 클래스 코드에 대응하는 것을 취득하는 탭 계수 취득 수단과,
    상기 클래스 코드에 대응하는 탭 계수와, 상기 예측 탭과의 곱 합 연산을 행하는 것에 의해, 상기 주목 데이터를 구하는 예측 수단
    을 구비하는 것을 특징으로 하는 신호 처리 시스템.
  17. 제15항에 있어서,
    상기 제1 또는 제2 신호 처리 장치 중의 한 쪽의 신호 처리 장치는,
    단독으로 작동하고, 또한 신호의 입력 또는 출력을 행하는 1 이상의 신호 단자가 외부로 노출되어 있는 것이며,
    상기 제1 또는 제2 신호 처리 장치 중의 다른 한 쪽의 신호 처리 장치는,
    상기 한 쪽의 신호 처리 장치를 수납하는 오목 형상으로 형성된 1 이상의 수납부와, 상기 한 쪽의 신호 처리 장치의 상기 신호 단자와 접속하고, 또한 신호의 입력 또는 출력을 행하는 1 이상의 접속 단자가 설치된, 상기 수납부 내의 접속 패널을 구비하는 수납 래크에 조립되어 있는 것이며,
    상기 신호 단자와 상기 접속 단자는, 상기 한 쪽의 신호 처리 장치가 상기 수납 래크에 수납되었을 때, 전기적으로 접속되는 위치에 배치되어 있는 것을 특징으로 하는 신호 처리 시스템.
  18. 제17항에 있어서,
    상기 수납부는, 상기 한 쪽의 신호 처리 장치와는 다른 것으로서, 단독으로 작동하고, 또한 신호의 입력 또는 출력을 행하는 1 이상의 신호 단자가 외부로 노출되어 있는 제3 신호 처리 장치를 더 수납하는 것을 특징으로 하는 신호 처리 시스템.
  19. 제15항에 있어서,
    상기 제1 및 제2 신호 처리 장치는,
    단독으로 작동하고, 또한 신호의 입력 또는 출력을 행하는 1 이상의 신호 단자가 외부로 노출되어 있는 것이며,
    상기 제1 및 제2 신호 처리 장치를 각각 수납하는 오목 형상으로 형성된 2 이상의 수납부와, 상기 제1 및 제2 신호 처리 장치의 상기 신호 단자와 접속하고, 또한 신호의 입력 또는 출력을 행하는 1 이상의 접속 단자가 설치된, 상기 수납부 내의 접속 패널을 구비한 수납 래크에 수납되고,
    상기 제1 신호 처리 장치의 상기 신호 단자와 상기 제2 신호 처리 장치의 상기 신호 단자는, 상기 제1 및 제2 신호 처리 장치가 상기 수납 래크에 수납되었을 때에 상기 접속 단자를 통해서 전기적으로 접속되는 위치에 배치되어 있는 것을 특징으로 하는 신호 처리 시스템.
  20. 삭제
  21. 삭제
  22. 삭제
  23. 삭제
  24. 삭제
  25. 삭제
  26. 삭제
  27. 삭제
  28. 삭제
  29. 삭제
  30. 삭제
  31. 삭제
  32. 삭제
  33. 삭제
  34. 삭제
  35. 삭제
  36. 삭제
  37. 삭제
  38. 삭제
  39. 삭제
  40. 삭제
  41. 삭제
  42. 삭제
  43. 삭제
  44. 삭제
  45. 삭제
  46. 삭제
  47. 삭제
  48. 삭제
  49. 삭제
  50. 삭제
  51. 삭제
  52. 삭제
  53. 삭제
KR1020027016891A 2001-04-12 2002-04-12 신호 처리 장치와 방법, 신호 처리 시스템 및 기록 매체 KR100921060B1 (ko)

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
JPJP-P-2001-00113416 2001-04-12
JP2001113416A JP4604382B2 (ja) 2001-04-12 2001-04-12 収納ラックおよび接続装置、並びに収納ラックシステム
JP2001113417 2001-04-12
JPJP-P-2001-00113417 2001-04-12
PCT/JP2002/003699 WO2002085003A1 (fr) 2001-04-12 2002-04-12 Dispositif de traitement du signal, support de rangement et connecteur

Related Child Applications (1)

Application Number Title Priority Date Filing Date
KR1020087027629A Division KR100927285B1 (ko) 2001-04-12 2002-04-12 수납 래크 및 접속 장치

Publications (2)

Publication Number Publication Date
KR20030009521A KR20030009521A (ko) 2003-01-29
KR100921060B1 true KR100921060B1 (ko) 2009-10-08

Family

ID=26613466

Family Applications (2)

Application Number Title Priority Date Filing Date
KR1020087027629A KR100927285B1 (ko) 2001-04-12 2002-04-12 수납 래크 및 접속 장치
KR1020027016891A KR100921060B1 (ko) 2001-04-12 2002-04-12 신호 처리 장치와 방법, 신호 처리 시스템 및 기록 매체

Family Applications Before (1)

Application Number Title Priority Date Filing Date
KR1020087027629A KR100927285B1 (ko) 2001-04-12 2002-04-12 수납 래크 및 접속 장치

Country Status (9)

Country Link
US (1) US7859601B2 (ko)
EP (2) EP1379081B1 (ko)
KR (2) KR100927285B1 (ko)
CN (1) CN100521748C (ko)
AU (1) AU2002248023B2 (ko)
CA (2) CA2412309C (ko)
HK (2) HK1061617A1 (ko)
SG (1) SG144737A1 (ko)
WO (1) WO2002085003A1 (ko)

Families Citing this family (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050177662A1 (en) * 2002-04-04 2005-08-11 Hauke Michael T. Modular broadcast television products
US20050105007A1 (en) * 2003-11-14 2005-05-19 Christian John P. Interchangeable media input cartridge for home entertainment
JP4449489B2 (ja) * 2004-02-19 2010-04-14 ソニー株式会社 信号処理装置および信号処理方法
US7630576B2 (en) * 2004-02-19 2009-12-08 Sony Corporation Signal processing apparatus and method, and command-sequence data structure
US20060075436A1 (en) * 2004-09-27 2006-04-06 Schedivy George C Plug-in television tuner module and method thereof
CN101035450A (zh) * 2004-10-05 2007-09-12 日本先锋公司 音频架
US8144266B2 (en) * 2007-02-27 2012-03-27 Sony Corporation Module system for permitting storage device interface with TV
JP4371133B2 (ja) * 2006-09-12 2009-11-25 ソニー株式会社 映像切替装置及びその入力設定方法
US7992184B2 (en) * 2007-09-18 2011-08-02 Sony Corporation Hardware module for adding functionality to television using mechanical and wireless links
MX2010010709A (es) * 2008-04-01 2010-11-09 Sharp Kk Sistema de bastidor audiovisual.
US20100026912A1 (en) * 2008-07-31 2010-02-04 Solomon Ho Multifunction display system
US8860893B2 (en) * 2008-08-22 2014-10-14 Sony Corporation DTV with detachable HDMI inputs
US8339514B2 (en) * 2008-09-03 2012-12-25 Sony Corporation Modular flexible software architecture for TV
CN101489059B (zh) * 2009-01-03 2011-02-09 海尔集团公司 可实现功能扩展的电视机
KR20110055337A (ko) * 2009-11-18 2011-05-25 삼성전자주식회사 디스플레이장치
JP4834779B1 (ja) * 2010-06-15 2011-12-14 株式会社東芝 映像表示装置および映像表示システム
US20120275502A1 (en) * 2011-04-26 2012-11-01 Fang-Yi Hsieh Apparatus for dynamically adjusting video decoding complexity, and associated method
WO2013100350A1 (en) 2011-12-28 2013-07-04 Samsung Electronics Co., Ltd. Image processing apparatus, upgrade apparatus, display system including the same, and control method thereof
EP2620865A3 (en) * 2012-01-27 2016-08-24 Samsung Electronics Co., Ltd. Display apparatus and control method thereof
TWM442537U (en) * 2012-05-24 2012-12-01 Nai-Chien Chang Television device connectable to external multimedia terminal and television system
CN105690382A (zh) * 2014-12-12 2016-06-22 精工爱普生株式会社 机器人控制装置
US20160088236A1 (en) * 2015-12-03 2016-03-24 Randall John Bratton Audio video content input/output chassis system
US20170171593A1 (en) * 2015-12-14 2017-06-15 Le Holdings (Beijing) Co., Ltd. Tuner unit module, tuner and electronic device
EP3185568A1 (en) * 2015-12-23 2017-06-28 Samsung Electronics Co., Ltd. Display apparatus and control method for connecting external sources
EP3900555A4 (en) * 2019-03-13 2022-08-17 Japan Tobacco Inc. ELECTRONIC DEVICE, INFORMATION PROCESSING DEVICE AND PROGRAM

Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH032694U (ko) * 1989-05-31 1991-01-11
JPH04120795A (ja) * 1990-09-11 1992-04-21 Fujitsu Ltd コネクタの可動実装構造
JPH05103376A (ja) * 1991-10-11 1993-04-23 Sony Corp 遠隔制御装置
JPH05144242A (ja) * 1991-11-21 1993-06-11 Sony Corp デイスク装置の取付けアダプタ
JPH0775029A (ja) * 1993-09-03 1995-03-17 Sony Corp 複数のvtr操作インターフェイス
US5506750A (en) 1993-04-22 1996-04-09 Bull S.A. Mass memory subsystem having plates with pluralities of disk drives connected to central electronic cards
JPH1011583A (ja) * 1996-06-27 1998-01-16 Sony Corp クラス分類適応処理装置、クラス分類適応処理用の学習装置および学習方法
JPH1044291A (ja) * 1996-08-01 1998-02-17 Nitto Denko Corp 光学フィルム及び液晶表示装置
US5902149A (en) 1996-12-10 1999-05-11 Yazaki Corporation Movable connector
JP2000307594A (ja) * 1999-04-21 2000-11-02 Nec Corp Av機器の機能の最適処理分散システム
JP2000316085A (ja) * 1998-10-05 2000-11-14 Sony Corp 画像変換装置および方法、学習装置および方法、並びに記録媒体

Family Cites Families (48)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3679829A (en) * 1970-11-27 1972-07-25 Richard J Hofmeister Electronic chassis assembly for a television receiver
US4179172A (en) * 1978-06-30 1979-12-18 Burr-Brown Research Corporation Modular hardware packaging apparatus
JPS60169440A (ja) * 1984-02-10 1985-09-02 Idemitsu Kosan Co Ltd グリコ−ルエステル類の製造方法
JPH02246400A (ja) * 1989-03-20 1990-10-02 Bunji Koshiishi バスコネクタ式avラックとav機器
JPH07109438B2 (ja) 1989-05-31 1995-11-22 動力炉・核燃料開発事業団 核燃料再処理における溶媒リサイクル方法
US5227863A (en) * 1989-11-14 1993-07-13 Intelligent Resources Integrated Systems, Inc. Programmable digital video processing system
JPH0821229B2 (ja) 1991-02-25 1996-03-04 株式会社ピーエフユー 補助記憶装置の筺体実装構造
JPH0537171A (ja) 1991-07-31 1993-02-12 Sony Corp 収納ラツクの移動装置
JPH05315770A (ja) 1992-05-06 1993-11-26 Toyo Commun Equip Co Ltd 通信機用の架の構造
JPH06169440A (ja) * 1992-11-30 1994-06-14 Hitachi Ltd テレビジョン受像機
JPH06282612A (ja) * 1993-03-29 1994-10-07 Matsushita Electric Ind Co Ltd 画像音声処理装置と画像音声処理方法
US5592234A (en) * 1994-12-22 1997-01-07 U.S. Philips Corporation Interface system for a television receiver
US6151077A (en) * 1994-12-22 2000-11-21 U.S. Philips Corporation Interface system for a television receiver
JP3464553B2 (ja) * 1995-03-06 2003-11-10 富士通株式会社 サブラック装置
JPH0998355A (ja) 1995-10-03 1997-04-08 Mitsubishi Electric Corp 液晶プロジェクションテレビ受像機
DE19625953A1 (de) * 1996-06-28 1998-01-02 Philips Patentverwaltung Anordnung zur Produktion eines Fernsehbeitrages
US5926624A (en) * 1996-09-12 1999-07-20 Audible, Inc. Digital information library and delivery system with logic for generating files targeted to the playback device
US5872565A (en) * 1996-11-26 1999-02-16 Play, Inc. Real-time video processing system
KR100225037B1 (ko) * 1996-12-23 1999-10-15 구자홍 모듈티브이와 모듈티브이 제어 방법
JPH10274950A (ja) * 1997-03-31 1998-10-13 Sony Corp 電子機器
US6160548A (en) * 1997-04-15 2000-12-12 Lea; Christopher B. Method and mechanism for synchronizing hardware and software modules
US6134615A (en) * 1997-05-13 2000-10-17 Micron Electronics, Inc. System for facilitating the replacement or insertion of devices in a computer system through the use of a graphical user interface
US7103834B1 (en) * 1997-06-25 2006-09-05 Samsung Electronics Co., Ltd. Method and apparatus for a home network auto-tree builder
US6188381B1 (en) * 1997-09-08 2001-02-13 Sarnoff Corporation Modular parallel-pipelined vision system for real-time video processing
WO1999014946A1 (en) * 1997-09-18 1999-03-25 Thomson Consumer Electronics, Inc. Digital television apparatus for controlling a peripheral device via a digital bus
US6003041A (en) * 1998-01-05 1999-12-14 Gateway 2000, Inc. Method and managing multiple channel maps from multiple input devices in a multimedia system
US6052750A (en) * 1998-01-06 2000-04-18 Sony Corporation Of Japan Home audio/video network for generating default control parameters for devices coupled to the network, and replacing updated control parameters therewith
US6340994B1 (en) * 1998-08-12 2002-01-22 Pixonics, Llc System and method for using temporal gamma and reverse super-resolution to process images for use in digital display systems
US6829779B1 (en) * 1998-09-16 2004-12-07 Webtv Networks, Inc. User interface for entertainment system setup
WO2000021301A1 (en) 1998-10-05 2000-04-13 Sony Corporation Image transform device and method, learning device and method, and recording medium
JP2000163176A (ja) * 1998-11-25 2000-06-16 Canon Inc 周辺機器及び周辺機器制御方法及び周辺機器制御システム及び周辺機器制御プログラムを記憶した記憶媒体
US6144561A (en) * 1998-12-01 2000-11-07 Scientific-Atlanta, Inc. Connectorization panel assembly for circuit board housing rack
AU2960100A (en) * 1999-01-06 2000-07-24 Robert G. Harrison Appliances with multiple modes of operation
US6363434B1 (en) * 1999-03-30 2002-03-26 Sony Corporation Of Japan Method of managing resources within a network of consumer electronic devices
US6615243B1 (en) * 1999-04-01 2003-09-02 Thomson Licensing S.A. System and method for programming and transmitting macros for controlling audio/video devices
US6469742B1 (en) * 1999-04-12 2002-10-22 Koninklijke Philips Electronics N.V. Consumer electronic devices with adaptable upgrade capability
US6690431B1 (en) * 1999-08-02 2004-02-10 Mg International (Zhong Shan) Co., Ltd. Audio/video amplifier with the function of automatic turning on/off
MXPA01004905A (es) * 1999-09-22 2003-08-01 Sony Corp Aparato de procesamiento de informacion, metodo de control de presentacion, y medio de registro.
US6771503B2 (en) * 1999-11-29 2004-08-03 General Instrument Corporation Method and apparatus for managing thermal energy emissions of a removable module in a set-top box
JP4310674B2 (ja) * 2000-01-11 2009-08-12 ソニー株式会社 電子機器に接続されているデバイスの選択方法及びこの選択方法を備えた電子機器
KR100694043B1 (ko) * 2000-05-18 2007-03-12 삼성전자주식회사 Av 시스템 및 그 기능 확장 모듈
US6735720B1 (en) * 2000-05-31 2004-05-11 Microsoft Corporation Method and system for recovering a failed device on a master-slave bus
US6795875B2 (en) * 2000-07-31 2004-09-21 Microsoft Corporation Arbitrating and servicing polychronous data requests in direct memory access
US20020161844A1 (en) * 2001-02-27 2002-10-31 Overtoom Eric J. Method and apparatus for peer to peer communication over a master slave interface
KR100377361B1 (ko) * 2001-02-27 2003-03-26 삼성전자주식회사 모듈 및/또는 모듈 기능의 선택에 대한 식별음을 제공하는모듈라 텔레비젼
US20020186329A1 (en) * 2001-06-07 2002-12-12 Ehometv [Hk] Ltd., Electronic content modules and display dock
US20030070168A1 (en) * 2001-10-09 2003-04-10 Stone Christopher J. Method and apparatus for editing an electronic program guide
US8706031B2 (en) * 2001-11-13 2014-04-22 Intel Corporation Method for switching the use of a shared set of wireless I/O devices between multiple computers

Patent Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH032694U (ko) * 1989-05-31 1991-01-11
JPH04120795A (ja) * 1990-09-11 1992-04-21 Fujitsu Ltd コネクタの可動実装構造
JPH05103376A (ja) * 1991-10-11 1993-04-23 Sony Corp 遠隔制御装置
JPH05144242A (ja) * 1991-11-21 1993-06-11 Sony Corp デイスク装置の取付けアダプタ
US5506750A (en) 1993-04-22 1996-04-09 Bull S.A. Mass memory subsystem having plates with pluralities of disk drives connected to central electronic cards
JPH0775029A (ja) * 1993-09-03 1995-03-17 Sony Corp 複数のvtr操作インターフェイス
JPH1011583A (ja) * 1996-06-27 1998-01-16 Sony Corp クラス分類適応処理装置、クラス分類適応処理用の学習装置および学習方法
JPH1044291A (ja) * 1996-08-01 1998-02-17 Nitto Denko Corp 光学フィルム及び液晶表示装置
US5902149A (en) 1996-12-10 1999-05-11 Yazaki Corporation Movable connector
JP2000316085A (ja) * 1998-10-05 2000-11-14 Sony Corp 画像変換装置および方法、学習装置および方法、並びに記録媒体
JP2000307594A (ja) * 1999-04-21 2000-11-02 Nec Corp Av機器の機能の最適処理分散システム

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
특허1998-044291

Also Published As

Publication number Publication date
CA2412309C (en) 2012-01-24
HK1061617A1 (en) 2004-09-24
CN1463538A (zh) 2003-12-24
CN100521748C (zh) 2009-07-29
CA2700310C (en) 2014-06-03
HK1128194A1 (en) 2009-10-16
KR20030009521A (ko) 2003-01-29
US7859601B2 (en) 2010-12-28
AU2002248023B2 (en) 2007-04-26
CA2700310A1 (en) 2002-10-24
WO2002085003A1 (fr) 2002-10-24
EP1379081A4 (en) 2005-11-09
EP1379081B1 (en) 2014-03-12
KR100927285B1 (ko) 2009-11-18
KR20080105178A (ko) 2008-12-03
EP1931137A1 (en) 2008-06-11
CA2412309A1 (en) 2002-12-12
EP1379081A1 (en) 2004-01-07
SG144737A1 (en) 2008-08-28
EP1931137B1 (en) 2012-12-12
US20040031060A1 (en) 2004-02-12

Similar Documents

Publication Publication Date Title
KR100921060B1 (ko) 신호 처리 장치와 방법, 신호 처리 시스템 및 기록 매체
AU2022203068B2 (en) Apparatus and method for image processing
KR100655837B1 (ko) 데이터 처리 장치, 데이터 처리 방법, 및 그에 대한 기록매체
US8037509B2 (en) Signal processing system and method, signal processing apparatus and method, recording medium, and program
CN110431843A (zh) 图像处理装置及方法
KR20000068542A (ko) 비디오 엔코더, 비디오 디코더, 비디오 프로세서 및 그 방법
CN109076217A (zh) 图像处理装置和图像处理方法
CN104641649A (zh) 图像处理装置和方法
WO2018131524A1 (ja) 画像処理装置及び画像処理方法
KR100904334B1 (ko) 화상 처리 카드, 화상 데이터 처리 장치 및 화상 데이터 처리 방법, 기록 매체, 및 화상 데이터 처리 시스템
JP4582681B2 (ja) 信号処理装置および信号処理方法、プログラムおよび記録媒体、並びに信号処理システム
JP4816722B2 (ja) 画像信号処理装置
KR20070000365A (ko) 화상 처리 장치, 화상 처리 방법, 및 프로그램
JP4604382B2 (ja) 収納ラックおよび接続装置、並びに収納ラックシステム
WO2018168484A1 (ja) 符号化装置、符号化方法、復号装置、及び、復号方法
US20200273209A1 (en) Encoding device, encoding method, decoding device, and decoding method
AU2007201044B2 (en) Storage rack and connection apparatus
EP1400928A1 (en) Data format transcoding apparatus and associated method

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
A107 Divisional application of patent
E90F Notification of reason for final refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120924

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20130923

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20140919

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee