KR100914360B1 - 텔레비전 신호 수신기에서 튜너로부터 잡음을 격리하기위한 방법 및 장치 - Google Patents

텔레비전 신호 수신기에서 튜너로부터 잡음을 격리하기위한 방법 및 장치 Download PDF

Info

Publication number
KR100914360B1
KR100914360B1 KR1020047002717A KR20047002717A KR100914360B1 KR 100914360 B1 KR100914360 B1 KR 100914360B1 KR 1020047002717 A KR1020047002717 A KR 1020047002717A KR 20047002717 A KR20047002717 A KR 20047002717A KR 100914360 B1 KR100914360 B1 KR 100914360B1
Authority
KR
South Korea
Prior art keywords
tuner module
digital bus
data signal
signal
tuner
Prior art date
Application number
KR1020047002717A
Other languages
English (en)
Other versions
KR20040029439A (ko
Inventor
데이빗 글렌 화이트
Original Assignee
톰슨 라이센싱
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 톰슨 라이센싱 filed Critical 톰슨 라이센싱
Publication of KR20040029439A publication Critical patent/KR20040029439A/ko
Application granted granted Critical
Publication of KR100914360B1 publication Critical patent/KR100914360B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/50Tuning indicators; Automatic tuning control
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/21Circuitry for suppressing or minimising disturbance, e.g. moiré or halo

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Noise Elimination (AREA)
  • Superheterodyne Receivers (AREA)

Abstract

잡음원으로부터 잡음 내성이 없는 디바이스(110)를 격리하기 위한 장치(100)는 디지털 버스(104/105)를 포함한다. 프로세서(101)는 디지털 버스(104/105)를 통해서 클록 신호 및 제 1 데이터 신호를 출력하고 제 2 데이터 신호를 수신한다. 양방향 버퍼(109)가 디지털 버스(104/105)와, 튜너 모듈에 배치된 잡음 내성이 없는 디바이스(110) 사이에 결합된다. 장치(100)는, 제어 신호에 따라서, 양방향 버퍼(109)가 클록 신호와 제 1 데이터 신호를 디지털 버스(104/105)로부터 잡음 내성이 없는 디바이스(110)에 선택적으로 전달하고, 제 2 데이터 신호를 잡음 내성이 없는 디바이스(110)로부터 디지털 버스(104/105)에 선택적으로 전달하도록 동작한다.

Description

텔레비전 신호 수신기에서 튜너로부터 잡음을 격리하기 위한 방법 및 장치{METHOD AND APPARATUS FOR ISOLATING NOISE FROM A TUNER IN A TELEVISION SIGNAL RECEIVER}
본 발명은 일반적으로 텔레비전 신호 수신기에 관한 것이며, 좀더 상세하게는 튜너 모듈과 제어기 유닛 사이에 양방향 통신을 또한 허용하면서 텔레비전 신호 수신기의 튜너 모듈에 있는 위상 동기 루프("PLL") 회로에서 잡음 간섭을 감소시키기 위한 방법에 관한 것이다.
전형적으로, 고선명 텔레비전("HDTV") 시스템과 같은 텔레비전 시스템은 튜너와, 디지털 중간 주파수("IF") 회로 및 디지털 복조 집적회로("IC")를 포함하는 프런트 엔드(front end)를 사용한다. 시스템은 상호-집적회로("IIC"-전형적으로 "I-제곱 C"로 불림) 버스를 사용하여 마이크로프로세서로부터 제어될 수 있다.
IIC 버스는 두 IC가 한번에 버스 경로 상에서 통신하게 하는 두 라인, 양방향 디지털 버스이다. "매스터" 동작 모드에서 기여하는 IC는 버스 상에서 데이터 전송 동작을 개시하며, 데이터 전송을 허용하는 클록 신호를 생성한다. "슬레이브" 동작 모드에서 기여하는 IC는 매스터 IC 상에서 동작하고 이 매스터 IC에 의해 통신되는 IC이며, 이것에 의해 슬레이브 IC는 데이터를 전달 또는 수신할 것을 지시 받는다. 각 IC는 그 자신의 고유 주소를 가지며, 매스터 IC는 통신을 개시하고 종료한다.
직렬 클록 라인("SCL")은 매스터 IC로부터 슬레이브 IC로 IIC 버스 상의 클록 신호를 전파한다. 각 매스터 IC는 데이터를 버스 상에 전송할 때 전형적으로 그 자신의 클록 신호를 생성한다. 전형적으로, IIC 버스의 제 2 양방향 라인은 직렬 디지털 트랜잭션을 사용하여 데이터를 전송하는 직렬 데이터 라인("SDA")이다. 전형적으로, 하나 이상의 비트가 승인 비트로서 사용된다. 예시적인 설계에 따라, SCL 및 SDA 둘 모두가 논리 하이 상태로 유지될 때, IIC 버스 상의 두 IC 사이에 어떠한 데이터도 전송될 수 없다. SDA 상에서 논리 하이 상태로부터 논리 로우 상태로의 전이는, SCL이 논리 하이 상태에 있는 동안은 IIC 버스를 통해 디지털 데이터 교환을 위한 시작 상태를 지시한다. 역으로, SDA 상에서 논리 로우 상태로부터 논리 하이 상태로의 전이는, SCL이 논리 하이 상태인 동안은 정지 상태를 지시한다. 전형적으로, 매스터 IC는 SDA 상에서 전송된 디지털 데이터의 각 비트에 대해 한 클록 펄스를 생성하며, SDA 상의 논리 상태는, SCL 상의 클록 신호가 논리 로우 상태에 있을 때만 변경할 수 있다.
전형적으로, 다수의 IC는 IIC 버스를 공유한다. 예컨대, 텔레비전 신호 수신기의 제어기에서 마이크로프로세서는 IIC 버스를 사용하여 수신기 내의 다수의 IC와 통신한다. 그러나, 이 통신은 텔레비전 수신기 내의 동작 문제를 생성할 수 있다. 특히, 매스터 IC로 기능하는 마이크로프로세서에 의한 동시 버스 트래픽은 텔레비전 수신기의 튜너에서 위상 잡음 간섭을 야기하는 것으로 알려져 있다. 좀더 상세하게, 위상 잡음 간섭은 IIC 버스에 직렬로 결합된 튜너의 PLL에 초래될 수 있다. PLL은 주파수 가변 신호음 생성기로 동작하며, 마이크로프로세서는 IIC 버스를 통해서 PLL의 발진기 주파수를 제어한다. PLL은 마이크로프로세서가 명령을 버스 상의 다른 IC로 전송할 때 버스 트래픽에 민감할 수 있어서, 특정 원하는 주파수에서 동기화된 신호음을 생성하는 대신 원하는 신호음 주파수 주위의 다른 주파수 범위가 생성된다.
예컨대, 4MHz 발진기를 갖는 PLL에서, 마이크로프로세서에 의해 생성된 임의의 부차적인 잡음 신호가 IIC 버스에 연결된 PLL IC의 다른 핀에 의해 수신될 수 있다. 이 잡음은 결과적인 주파수에 추가된다. 따라서, 사용자가 701MHz에서 채널을 선택하고, 텔레비전 시스템이 44MHz에서 하향-변환된 IF 신호를 필요로 하는 경우에, PLL은 745MHz의 주파수에서 동기화된 신호음을 생성해야 한다. 보통, 701MHz 텔레비전 신호 및 745MHz 신호음 신호는 44MHz에서 동기화된 IF 신호를 생성하기 위해 혼합된다. 그러나, 추가적인 잡음은 상기 신호음 주파수 주위의 다른 고조파 주파수를 생성할 것이며, 이를 통해 IF 신호가 그 대신에 44MHz 주위의 범위에서 변동하게 한다.
그 결과로, 버스 잡음은 인입 디지털 비디오 및/또는 오디오 신호에 추가되며, 텔레비전 수신기의 비트 에러율("BER") 성능의 저하를 야기한다. 결국, 비트에러는 비트에러를 사용자가 시청하고 있는 비디오에서의 추가적인 또는 분실한 휘도 및 색차 픽셀 성분으로 명시할 수 있고, 및 오디오 출력에서 "클릭스 앤 팝스(clicks and pops)"를 야기한다. 유사하게, 아날로그 텔레비전 신호를 처리할 때, IIC 버스 잡음은 왜곡된 이미지 및/또는 원치 않은 와우(wow) 및/또는 오디오 출력에서 플러터(flutter)를 야기할 수 있다.
IIC 버스 트래픽에 의해 야기된 위상 잡음 간섭은 복조 IC가 손상을 탐색(track out)할 수 있게 하기 위해 얼마간은 복조 IC의 캐리어 추적 루프의 대역폭을 넓게 함으로써 보상될 수 있다. 그러나, 이러한 방법은 추가적인 저 주파수 잡음이 비디오 및/또는 오디오 신호와 결합될 수 있게 하고, 이를 통해 텔레비전 수신기의 BER을 저하시킨다.
IIC 버스 트래픽에 의해 야기된 잡음을 격리시키기 위한 장치 및 방법은, 1999년 12월 22일자로 출원되고 출원번호 PCT/US99/30775를 갖는 "텔레비전 수신기에서 튜너로부터 IIC 버스 잡음을 격리하기 위한 방법 및 장치"라는 제목의 국제출원에 기술되어 있다. 여기 개시된 장치는, 튜닝 명령이 마이크로프로세서에 의해 발급될 때 수신기가 데이터를 튜너의 위상 동기 루프 IC에 단지 전달하게 하는 격리 버퍼를 제공한다. 한 실시예에서, 격리 버퍼는 마이크로프로세서에 결합된 각 입력 및 튜너 모듈에 결합된 각 출력을 갖는 OR 게이트 쌍을 포함한다. 이러한 장치는 마이크로프로세서가 명령을 튜너 모듈에 전송하고 있을 때 적절하다. 그러나, 데이터를 튜너 모듈로부터 마이크로프로세서에 송신하는 것이 바람직한 상황이 있을 수 있다. 예컨대, 튜너 모듈은 튜닝 이벤트 동안 마이크로프로세서가 필요로 하는 정보를 포함하는 EEPROM을 포함하는 회로기판의 일부일 수 있다.
따라서, IIC 버스 잡음이 튜너의 PLL 회로에 악영향을 미치는 것을 방지하는 개선된 방식이 필요하다. 이 필요를 이행할 때, 그러나, 마이크로프로세서는 신호를 튜너 및 그 관련 소자에 송신하고 이들로부터 신호를 수신할 수 있는 것이 바람직할 수 있다. 이러한 양방향 통신 성능은, 예컨대 마이크로프로세서가 좀더 효과적인 방식으로 텔레비전 수신기의 동작을 제어할 수 있게 하고, 또한 소자의 좀더 효과적인 배치를 허용할 수 있으며, 이는 잡음 격리를 필요로 하는 소자가 메인 처리 유닛과의 양방향 통신 성능을 필요로 하는 소자와 동일한 회로 기판 상에 배치될 수 있기 때문이다. 본 발명은 이들 및 다른 문제를 처리한다.
본 발명에 따라, 잡음 내성이 없는 디바이스를 갖는 튜너 모듈을 잡음원으로부터 격리하기 위한 장치가 제공된다. 장치는 디지털 버스를 포함한다. 프로세서는 디지털 버스를 통해서 클록 신호 및 제 1 데이터 신호를 출력하고, 제 2 데이터 신호를 수신한다. 양방향 버퍼가 디지털 버스와 모듈 사이에 결합되며, 이 모듈은 잡음 내성이 없는 디바이스 및, 프로세서에 전송되어야 하는 데이터를 포함하는 디바이스를 포함한다. 장치는, 제어 신호에 따라 양방향 버퍼는 제 1 동작 모드에서 이 모듈을 디지털 버스 상의 다른 소자로부터 격리하고, 제 2 동작 모드에서 클록 신호 및 데이터 신호를 디지털 버스로부터 이 모듈에 전달하고, 데이터 신호를 이 모듈로부터 디지털 버스로 전달하도록 동작한다.
본 발명의 전술된 및 기타 특성 및 장점과, 이를 달성하는 방식은, 첨부 도면과 연계하여 선택된 본 발명의 실시예에 대한 다음의 상세한 설명을 참조하여 좀더 분명해질 것이며, 본 발명은 이를 통해 더 양호하게 이해될 것이다.
도 1은 본 발명을 구현하는데 적합한 텔레비전 신호 수신기의 관련 부분을 예시한 도면.
도 2는 도 1의 튜너의 좀더 상세한 사항을 예시한 도면.
도 3은 본 발명을 실현하기 위한 예시적인 단계를 예시한 흐름도.
여기서 제시된 예시는 본 발명의 바람직한 실시예를 예시하며, 이러한 예시는 임의의 방식으로 본 발명의 범위를 제한하는 것으로 해석되지 않아야 한다.
이제 도면, 좀더 상세하게 도 1을 참조하여, 본 발명을 구현하는데 적합한 텔레비전 신호 수신기(100)의 관련 부분에 대한 도면이 도시된다. 도 1에서, 텔레비전 신호 수신기(100)의 예시된 부분은 마이크로프로세서(101), 입력/출력("I/O") 포트(102), 입력 유닛(103), 직렬 클록 라인("SCL")(104), 직렬 데이터 라인("SDA")(105), 복수의 집적회로("ICs")(106 내지 108), 양방향 버퍼(109) 및 튜너 모듈(110)을 포함한다.
마이크로프로세서(101)는 I/O 포트(102)에 전기적으로 연결되며, 이 포트(102)와 신호를 교환한다. I/O 포트(102)는 예컨대 핸드-헬드 원격 제어 유닛으로 구현될 수 있는 입력 유닛(103)으로부터 입력을 수신한다. 마이크로프로세서(101)는 또한 SCL(104) 및 SDA(105)를 포함하는 상호-집적회로("IIC") 버스에 전기적으로 연결된다. 마이크로프로세서(101)는 SCL(104) 및 SDA(105)를 통해 IC(106 내지 108)와 통신한다. 이 통신 동안, 여기서 이전에 논의된 바와 같이 마이크로프로세서(101)는 매스터 IC로서 동작하고, IC(106 내지 108)는 슬레이브 IC로서 동작한다. 비록 도 1에 명백히 도시되지 않았지만, 5V 전원에 연결된 풀-업 저항이 바람직하게는 마이크로프로세서(101)에 인접하게 SCL(104) 및 SDA(105) 상에 포함된다. 예시적인 실시예에 따라, 두 저항의 값은 2.2㏀이다. 용어, "마이크로프로세서" 및 "프로세서"는 여기서 본 발명의 목적을 위해 교환할 수 있는 것으로 간주된다.
도 1에 지시된 바와 같이, SCL(104)은 마이크로프로세서(101)에 의해 생성된 클록 신호를 전하는 라인이다. 이에 반해, SDA(105)는 마이크로프로세서(101)와 IC(106 내지 108) 및 튜너 모듈(110)과 같은 다른 소자 사이에 데이터 신호를 교환하는 양방향 라인이다. 예 및 설명을 위해, 단지 세 개의 IC, 즉 IC(106 내지 108)가 도 1에 도시되어 있다. 그러나, 실제로 더 많은 또는 더 적은 수의 이러한 IC는 IIC 버스에 연결될 수 있다.
양방향 버퍼(109)는 IIC 버스, 즉 SCL(104) 및 SDA(105)를 통해 마이크로프로세서(101) 및 IC(106 내지 108)에 전기적으로 연결된다. 양방향 버퍼(109)는 트랜지스터(Q1 내지 Q4)와 저항(R1 내지 R6)을 포함한다. 트랜지스터(Q1 내지 Q4)는 각각 ST 마이크로일렉트로닉스 사로부터 구입할 수 있는 BC847B 모델 트랜지스터와 같은 NPN-유형 바이폴라 접합 트랜지스터("BJT")로 바람직하게는 구현된다. 양방향 버퍼(109)를 구현하기 위한 BJT의 사용은 특히, BJT가 여전히 양방향 성능을 가능케 하면서 전계 효과 트랜지스터("FET") 또는 IC 스위치에 비해 상당한 비용 감소를 제공하므로 유리하다. FET는 양호한 상승 및 하강 시간 측면에서 장점을 제공할 수 있다. 그러나, 개선된 상승 및 하강 시간이 필요치 않은 응용에서, BJT의 사용 은 상당히 저가로 필요한 양방향 기능을 제공한다.
저항(R1 내지 R6)은 도 1에 도시된 바람직한 임피던스 값을 나타낸다. 즉, 저항(R1 및 R4)은 각각 51㏀이고, 저항(R2, R3, R5 및 R6)은 각각 10㏀이다. 물론, 다른 임피던스 값이 또한 사용될 수 있다. 그러나, 저항(R1, R2, R4 및 R5)의 값은, IIC 버스의 동작이 악영향을 받지 않도록 조심스럽게 선택되어야 한다. 본 실시예에서, R1 및 R4의 값은, 마이크로프로세서(101)가 모듈(110) 및 다른 IC(106 내지 108)와 통신하고 있을 때 원하는 전압을 유지하도록 선택된다. 이 경우, 다른 IC(106 내지 108)가 필요한 상승 및 하강 시간을 유지하면서 승인을 제공하게 하는 레벨로 이 전압을 유지하는 것이 필요하다.
모듈(110)을 격리하는 차단 제어 신호가 바람직하게는 마이크로프로세서(101)로부터 제공되지만, 필요한 경우 다른 소스로부터 제공될 수 있다. 차단 제어 신호는 차단 제어 단자에 인가되며, 이 단자는 트랜지스터(Q2 및 Q4)의 베이스 접합에 효과적으로 연결된다. 양방향 버퍼(109)는 차단 제어 단자에 인가된 제어 신호에 따라 예컨대 마이크로프로세서(101)와 튜너 모듈(110) 사이에서 신호를 선택적으로 전달한다. 즉, 양방향 버퍼(109)는 스위치로서 기능하며, 마이크로프로세서(101)와 튜너 모듈(110) 사이에 통신을 가능케 하며, 또한 마이크로프로세서(101)가 IC(106 내지 108)와 통신할 때 튜너 모듈(110)을 IIC 버스{즉, SCL(104) 및 SDA(105)} 상의 트래픽 잡음으로부터 격리한다.
동작시, 양방향 버퍼(109)의 트랜지스터(Q1 및 Q3)는 다음과 같이 동작하도록 구성된다: (1) IIC 버스와 튜너 모듈(110) 사이에 신호 전달을 가능케 하는 포 화 모드와, (2) 신호 전달을 방지하여, 이를 통해 튜너 모듈(110)을 IIC 버스 상의 임의의 트래픽 잡음으로부터 격리하는 차단 모드. IIC 버스와 튜너 모듈(110) 사이의 신호 전달은 포화 모드에 들어가기 충분한 전류를 트랜지스터(Q1 및 Q3)의 베이스 접합에 공급함으로써 가능케 된다. 두 트랜지스터(Q1 및 Q3)에 대해, 이미터 및 컬렉터 접합은 논리 하이 상태로 인상되며(pulled), 어느 한 접합에서의 논리 로우 신호는 다른 한 접합에서 논리 로우 신호를 야기할 것이다. 공통 이미터 포화 스위치는 트랜지스터(Q2)와 저항(R2)에 의해 및 트랜지스터(Q4)와 저항(R4)에 의해 형성된다. 저항(R2 및 R4)의 임피던스 값은, 양방향 버퍼(109)가 신호 전달을 가능케 할 때 포화 모드에 들어가고 양호한 신호 전이가 튜너 모듈(110)에서 측정됨을 보장하기에 충분할 만큼만 낮게 설정된다. 저항(R2 및 R4)의 임피던스 값을 너무 낮게 설정하면, IIC 버스에 연결된 디바이스{예컨대 IC(106 내지 108)}에 의해 싱크되어야 하는 전류의 양이 과도하게 되게 할 수 있다. 예시적인 실시예에 따라, 양방향 버퍼(109)의 차단 제어 단자에 인가된 제어 신호는 600mV 이하의 논리 로우 상태 및 1.5V 이상의 논리 하이 상태를 보이는 임의의 디지털 신호일 수 있다.
튜너 모듈(110)은 튜너(111), 전기적으로 소거 가능하고 프로그램 가능한 판독-전용 메모리("EEPROM")(112), 및 중간 주파수("IF") 하향-변환기(113)를 포함한다. 예시적인 실시예에 따라, 튜너 모듈(110)은 텔레비전 신호 수신기의 메인 기판에 연결된 독립형 모듈로서 구현된다. 물론, 튜너 모듈(110)의 소자는 또한 별도의 소자로 구현될 수 있다. 튜너(111)는 디지털 및/또는 아날로그 포맷의 비디오 및/또는 오디오 신호를 수신하고 이 신호에 대해 동작하여, 이를 통해 IF 신호를 생성 한다. 튜너(111)에 관한 추가적인 상세한 사항은 도 2를 참조하여 여기서 이후에 제공될 것이다. 비록 본 실시예에서 튜너 모듈(110)은 튜너(111), EEPROM(112) 및 IF 모듈(113)을 포함하지만, 잡음 격리 또는 양방향 통신을 필요로 하는 다른 디바이스가 모듈(110)에 병합될 수 있음이 이해되어야 하며, 이 모듈은 특정한 회로기판에 배치된 복수의 소자를 포함할 수 있다.
EEPROM(112)은 전자 정렬 데이터 및/또는 기타 데이터와 같은 데이터를 저장하며, 이 데이터는 예컨대 추적 필터를 설정하고, AGC 지점을 설정하는 등을 하기 위해 특히 튜닝 이벤트 동안에 텔레비전 신호 수신기(100)의 동작을 제어하도록 예컨대 마이크로프로세서(101)에 의해 사용될 수 있다. 본 실시예에 따라, 마이크로프로세서(101)는 SDA(105) 및 양방향 버퍼(109)를 통해 EEPROM(112)으로부터 저장된 데이터를 선택적으로 판독할 수 있다. 이 판독 데이터에 기초하여, 마이크로프로세서(101)는 텔레비전 신호 수신기(100)의 여러 동작을 제어한다.
IF 하향-변환기(113)는 튜너(111)로부터 제공된 IF 신호에 대한 주파수 하향-변환 동작을 수행한다. 예시적인 실시예에 따라, IF 하향-변환기(113)는 디지털 및/또는 아날로그 포맷의 비디오 및/또는 오디오 신호를 하향-변환할 수 있다. IF 하향-변환기(113)로부터의 주파수 하향-변환된 출력은 도 1에 지시된 바와 같이 복조 회로 및/또는 추가적인 오디오 및/또는 비디오 처리 회로(미도시)에 제공된다. 예시적인 실시예에 따라, 텔레비전 신호 수신기(100)는 디지털 및/또는 아날로그 포맷의 비디오 및/또는 오디오 신호를 복조 및 처리하기 위한 회로를 포함한다.
도 2를 참조하면, 도 1의 튜너(111)의 좀더 상세한 사항을 예시한 도면이 도 시되어 있다. 도 2에 도시된 바와 같이, 튜너(111)는 발진기(예컨대, 전압-제어된 발진기)(122)를 갖는 위상 동기 루프("PLL")(121)와, 주파수 하향-변환기(123)를 포함하며, 이 변환기(123)는 신호 라인(124)을 통해서 PLL(121)에 연결된다. PLL(121)은 클록 신호 및 데이터 신호를 마이크로프로세서(101)로부터 각각 SCL(104) 및 SDA(105)를 통해 수신하고, 이때 이들 신호는 양방향 버퍼(109)에 의해 선택적으로 PLL(121)에 전달된다. 특히, 이들 수신된 신호는 발진기(122)에 의해 생성된 신호음(tone)의 주파수를 제어할 수 있다. PLL(121)은 IIC 버스를 통한 트래픽 잡음에 민감하기 때문에, 튜너(111) 및/또는 PLL(121)은 여기서 "잡음 내성이 없는 디바이스"로 지칭될 수 있다.
튜너(111)의 주파수 하향-변환기(123)는 디지털 및/또는 오디오 포맷의 비디오 및/또는 오디오 신호(예컨대, 텔레비전 신호)와 같은 신호(120)를 수신한다. 이들 수신된 신호는 예컨대 위성, 케이블, 지상, 무선, 섬유(fiber) 및/또는 기타 수단을 통해서 제공될 수 있다. 주파수 하향-변환기(123)는 PLL(121)의 발진기(122)에 의해 생성된 신호음 주파수에 따라 수신된 신호를 IF 신호로 변환하며, 이 IF 신호를 IF 하향-변환기(113)에 제공한다.
이제, 도 3을 참조하여, 본 발명을 실현하기 위한 예시적인 단계를 예시한 흐름도가 도시된다. 예 및 설명을 위해, 도 3의 단계는 도 1 및 도 2의 텔레비전 신호 수신기(100)에 관련하여 기술될 것이다.
단계(301)에서, 사용자는 특정 신호(120)를 선택하기 위해 입력 유닛(103)을 통해 입력을 제공한다. 사용자 입력에 응답하여, 마이크로프로세서(101)는 신호 전달을 허용하고 이를 통해 튜너(111)와의 통신을 가능케 하도록 단계(302)에서 양방향 버퍼(109)를 제어한다. 이런 신호 전달이 허용되면, 마이크로프로세서(101)는 신호를 IIC 버스 및 양방향 버퍼(109)를 통해서 튜너(111)에 송신하고, 이를 통해 선택된 신호(120)가 단계(303)에서 추가로 처리하기 위해 튜너(111)의 주파수 하향-변환기(123)에 결합되게 한다. 여기서 이전에 지시된 바와 같이, 선택된 신호(120)는 디지털 및/또는 아날로그 포맷의 비디오 및/또는 오디오 신호(예컨대, 텔레비전 신호)일 수 있다. 게다가, 선택된 신호(120)는 예컨대 위성, 케이블, 지상, 무선, 섬유 및/또는 기타 당업자에게 알려진 수단을 통해서 튜너(111)에 제공될 수 있다.
다음으로, 단계(304)에서, 마이크로프로세서(101)는 신호를 IIC 버스 및 양방향 버퍼(109)를 통해서 튜너(111)의 PLL(121)에 송신하고, 이를 통해 PLL(121)이 특정 주파수 신호음을 생성하게 한다. 단계(305)에서, 이때 마이크로프로세서(101)는 IIC 버스 및 양방향 버퍼(109)의 양방향 통신 성능을 사용하여 튜너 모듈(110)의 EEPROM(112)로부터 데이터를 판독한다. 예시적인 실시예에 따라, 마이크로프로세서(101)는 튜너(111)의 필터에 관한 EEPROM(112)으로부터 제어 데이터를 판독한다. 여기서, 마이크로프로세서(101)는 IIC 버스 및 양방향 버퍼(109)를 통해 튜너(111)에 적절한 제어 신호를 송신함으로써 튜너(111)의 필터 설정을 제어한다. 그러나, 다른 유형의 데이터가 마이크로프로세서(101)에 의해 판독되고, 텔레비전 신호 수신기(100)를 제어하는데 사용된다는 점이 인식된다.
단계(306)에서, 마이크로프로세서(101)는 EEPROM(112)으로부터 판독된 데이터에 기초하여 텔레비전 신호 수신기(100)를 제어한다. 단계(305 및 306)는, 튜너(111)가 마이크로프로세서(101)에 의해 액세스될 때 데이터를 EEPROM으로부터 판독해야하는지에 따라 단계(303 및 304)에 대하여 별도로 또는 함께 수행될 수 있다. 본 실시예에서, EEPROM(112)은 튜닝 이벤트 동안 텔레비전(100)에 의해 사용된 데이터를 포함하며, 따라서, 튜닝 명령이 튜너(111)에 송신될 때 데이터는 EEPROM(112)으로부터 판독된다. 단계(307)에서, 마이크로프로세서(101)는 신호 전달을 방지하고, 이를 통해 튜너 모듈(110)을 IIC 버스로부터 격리하고, 이 버스 상에서 임의의 잡음을 격리하기 위해 양방향 버퍼(109)를 제어한다.
단계(308)에서, 튜너(111)의 주파수 하향-변환기(123)는 IF 신호를 생성하기 위해 선택된 신호(120)를 PLL(121)에 의해 생성된 주파수 신호음과 결합한다. 그 다음, 단계(309)에서, 생성된 IF 신호는 비디오 및/또는 오디오 출력과 같은 출력을 생성하기 위해 IF 하향-변환기(113) 및 기타 회로(미도시)에 의해 더 처리된다. 튜닝 이벤트 동안에 마이크로프로세서(101)와 튜닝 모듈(110) 사이에 통신을 가능케 하는 것이 바람직한 본 실시예에서, 특정 필요한 시간 동안에만 통신을 가능케 하는 것이 선호된다. 예컨대, 채널 변경 이벤트 이후, 프로세서와 튜닝 모듈 사이에 통신을 가능케 하는 것이 바람직하며, 그러나, 튜닝 이벤트가 완료된 이후, 또는 튜닝 이벤트가 개시된 이후 사전에 결정된 시간 이후, 프로세서와 튜너 모듈을 격리하는 동작 모드로 양방향 버퍼를 놓는 것이 바람직할 수 있다.
여기서 기술된 바와 같이, 본 발명은 마이크로프로세서(101)와 튜너 모듈(110) 사이에 양방향 통신을 유리하게는 가능케 하며, 또한 마이크로프로세서(101)가 IIC 버스 상에서 IC(106 내지 108)와 통신할 때 이 버스 상의 트래픽 잡음으로부터 튜너 모듈(110)을 격리한다. IIC 버스 상의 트래픽 잡음으로부터 튜너 모듈(110)을 격리함으로써, 상당한 잡음이 튜너 모듈(110)의 PLL(121)로부터 제거되고, 이를 통해 PLL(121)은 특정 원하는 주파수에서 동기화될 수 있다. 그에 따라, PLL(121)은 신호 혼합을 위한 클리어 신호음(clear tone)을 생성하고, 거의 잡음이 없는 IF 신호가 생성된다.
비록 본 발명이 텔레비전 신호 수신기와 관련하여 기술되었지만, 본 발명은 디스플레이 디바이스를 갖거나 갖지 않은 여러 시스템에 응용될 수 있고, 여기서 사용된 문구, "텔레비전 신호 수신기", "텔레비전 수신기" 또는 "텔레비전 시스템"은, 디스플레이 디바이스를 포함하는 텔레비전 세트 또는 모니터를 포함하나 이에 제한되지 않는 여러 유형의 장치 및 시스템, 그리고 디스플레이 디바이스를 포함하지 않는 셋톱 박스, 비디오 테이프 레코더("VTR"), 디지털 다용도 디스크("DVD") 플레이어, 비디오게임 박스, 개인용 비디오 레코더("PVR") 또는 다른 장치와 같은 시스템 또는 장치를 포함하도록 의도된다. 게다가, 본 발명이 디지털 신호가 IIC 버스 상에서 통신되는 임의의 시스템에서 실현될 수 있음이 당업자에 의해 인정될 것이다. 다른 신호 및 시스템은 텔레비전 수신기에 송신된 등시성 정보 또는 예컨대 케이블 모뎀 또는 기타 수단을 통해 컴퓨터 사이에 송신되는 디지털화된 데이터를 예시적으로 포함할 수 있지만, 이것으로 제한되지 않는다.
본 발명이 바람직한 설계를 갖는 것으로 기재되어왔지만, 본 발명은 본 개시물의 사상과 범주 내에서 더 수정될 수 있다. 그러므로, 본 출원은 그 일반 원리를 사용하여 본 발명의 임의의 변형, 사용 또는 적응을 커버하고자 한다. 더나아가, 본 출원은 본 발명이 속해 있고 첨부된 청구항의 범위 내에 있는 종래기술에서 알려진 또는 관례화된 실현 내에 있는 것과 같은 본 개시내용에 포함되지 않은 사항도 커버하고자 한다.
상술한 바와 같이, 본 발명은 일반적으로 텔레비전 신호 수신기, 좀더 상세하게는 튜너 모듈과 제어 유닛 사이에 양방향 통신을 또한 허용하면서 텔레비전 신호 수신기의 튜너 모듈의 위상 동기 루프("PLL")에서 잡음 간섭을 감소하기 위한 방법에 이용된다.

Claims (16)

  1. 텔레비전 신호 처리 장치(100)로서,
    디지털 버스(104/105)와;
    상기 디지털 버스에 결합되되, 상기 디지털 버스(104/105)를 통해서 클록 신호 및 제 1 데이터 신호를 출력하고, 제 2 데이터 신호를 수신하는 기능을 제공하는 프로세서(101)를 포함하는 제어기 조립체와;
    주파수 하향-변환기(123)에 결합된 잡음 내성이 없는 디바이스와 데이터 저장 디바이스(112)를 갖는 튜너 모듈을 포함하는 프런트 엔드 조립체(front end assembly)와;
    상기 디지털 버스(104/105)와 상기 튜너 모듈 사이에 결합된 양방향 버퍼(109)를 포함하며,
    여기서, 제 1 동작 모드에서, 상기 양방향 버퍼(109)는 상기 튜너 모듈을 상기 프로세서로부터 격리하고, 제 2 동작 모드에서, 상기 클록 신호와 상기 제 1 데이터 신호를 상기 프로세서로부터 상기 튜너 모듈로 전달하고, 또한 상기 제 2 데이터 신호를 상기 튜너 모듈로부터 상기 프로세서로 전달하는,
    텔레비전 신호 처리 장치.
  2. 제 1항에 있어서, 상기 양방향 버퍼(109)는:
    상기 클록 신호를 상기 디지털 버스(104/105)로부터 상기 튜너 모듈로 선택 적으로 전달하기 위한 제 1 트랜지스터(Q1)와;
    상기 제 1 데이터 신호를 상기 디지털 버스로부터 상기 잡음 내성이 없는 디바이스(110)로 선택적으로 전달하고, 상기 제 2 데이터 신호를 상기 튜너 모듈로부터 상기 디지털 버스로 전달하기 위한 제 2 트랜지스터(Q3)를 포함하는, 텔레비전 신호 처리 장치.
  3. 제 2항에 있어서, 상기 제 1 및 제 2 트랜지스터(Q1/Q3)는 바이폴라 접합 트랜지스터인, 텔레비전 신호 처리 장치.
  4. 제 1항에 있어서, 상기 디지털 버스(104/105)는 상호-집적회로 버스인, 텔레비전 신호 처리 장치.
  5. 제 1항에 있어서, 상기 튜너 모듈(110)은 주파수 가변 신호음(frequency variable tones)을 생성하기 위한 위상 동기 루프(121)를 포함하는, 텔레비전 신호 처리 장치.
  6. 제 5항에 있어서, 상기 주파수 하향-변환기(123)는 복수의 텔레비전 신호(120) 중 하나를 상기 주파수 가변 신호음 중 하나와 혼합하기 위한 상기 위상 동기 루프(121)에 결합되어 중간 주파수 텔레비전 신호를 생성하는, 텔레비전 신호 처리 장치.
  7. 제 6항에 있어서, 상기 양방향 버퍼는 튜닝 이벤트를 발생하게 하는 채널 변경 명령에 응답하여 상기 제 2 동작 모드로 동작하는, 텔레비전 신호 처리 장치.
  8. 제 7항에 있어서, 상기 양방향 버퍼는 상기 채널 변경 명령을 수신하자마자 사전에 결정된 시간 기간 동안 상기 제 2 동작 모드로 동작하며, 그 이후 자동으로 상기 제 1 동작 모드로 복귀하는, 텔레비전 신호 처리 장치.
  9. 텔레비전 신호 수신기에서 잡음원으로부터 튜너 모듈(110)을 격리하기 위한 방법으로서,
    클록 신호 및 제 1 데이터 신호를 프로세서(101)로부터 디지털 버스(104/105)로 전송하는 단계와;
    상기 클록 신호 및 상기 제 1 데이터 신호를 상기 디지털 버스를 통해서 상기 튜너 모듈에서 수신하는 단계와;
    제 2 데이터 신호를 상기 튜너 모듈로부터, 상기 튜너 모듈을 상기 디지털 버스에 선택적으로 결합하는, 양방향 버퍼로 전송하는 단계와;
    상기 제 2 데이터 신호를 상기 디지털 버스 및 상기 양방향 버퍼(109)를 통해 상기 프로세서(101)에서 수신하는 단계를 포함하며,
    여기서, 제 1 동작 모드에서, 상기 양방향 버퍼는 상기 튜너 모듈을 상기 프로세서로부터 격리시키며, 제 2 동작 모드에서, 상기 클록 신호 및 상기 제 1 데이터 신호를 상기 디지털 버스로부터 상기 잡음 내성이 없는 디바이스에 전달하며, 또한 상기 제 2 데이터 신호를 상기 튜너 모듈로부터 상기 디지털 버스에 전달하는,
    잡음원으로부터의 튜너 모듈 격리 방법.
  10. 제 9항에 있어서,
    상기 클록 신호 수신 단계는 상기 클록 신호를 상기 디지털 버스로부터 제 1 트랜지스터(Q1)를 통해 상기 튜너 모듈에 선택적으로 전달하는 단계를 포함하며;
    상기 제 2 데이터 신호 수신 단계는 제 2 트랜지스터(Q3)를 통해 상기 제 1 데이터 신호를 상기 디지털 버스로부터 상기 튜너 모듈에 선택적으로 전달하고, 상기 제 2 데이터 신호를 상기 튜너 모듈로부터 상기 디지털 버스에 선택적으로 전달하는 단계를 포함하는, 잡음원으로부터의 튜너 모듈 격리 방법.
  11. 제 10항에 있어서, 상기 제 1 및 제 2 트랜지스터(Q1/Q3)는 바이폴라 접합 트랜지스터인, 잡음원으로부터의 튜너 모듈 격리 방법.
  12. 제 9항에 있어서, 상기 튜너 모듈은 주파수 가변 신호음을 생성하기 위한 위상 동기 루프(121)를 포함하는, 잡음원으로부터의 튜너 모듈 격리 방법.
  13. 제 12항에 있어서, 상기 튜너 모듈은 복수의 텔레비전 신호(120) 중 하나를 상기 주파수가변 신호음 중 하나와 혼합하도록 상기 위상 동기 루프(121)에 결합되어, 중간 주파수 텔레비전 신호를 생성하는 주파수 하향-변환기(123)를 더 포함하는, 잡음원으로부터의 튜너 모듈 격리 방법.
  14. 제 13항에 있어서, 튜닝 이벤트를 개시하는 채널 변경 명령을 수신하는 단계를 더 포함하며, 상기 양방향 버퍼는 상기 제 2 동작 모드로 동작하여 상기 프로세서가 튜닝 명령을 상기 튜닝 이벤트에 응답하여 상기 튜너 모듈에 전송하게 하는, 잡음원으로부터의 튜너 모듈 격리 방법.
  15. 제 14항에 있어서, 상기 채널 변경 수신 단계는 상기 양방향 버퍼가 상기 제 1 동작 모드로 복귀하여 이를 통해 상기 튜닝 이벤트가 개시된 이후 사전에 결정된 시간이 경과한 후 상기 튜너 모듈을 상기 프로세서로부터 격리하는 단계를 포함하는, 잡음원으로부터의 튜너 모듈 격리 방법.
  16. 제 9항에 있어서, 상기 클록 신호, 상기 제 1 데이터 신호 및 상기 제 2 데이터 신호는 상호-집적회로 버스를 통해 송신되는, 잡음원으로부터의 튜너 모듈 격리 방법.
KR1020047002717A 2001-08-28 2002-08-16 텔레비전 신호 수신기에서 튜너로부터 잡음을 격리하기위한 방법 및 장치 KR100914360B1 (ko)

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
US31537601P 2001-08-28 2001-08-28
US60/315,376 2001-08-28
US10/017,616 US6816203B2 (en) 2001-08-28 2001-12-14 Method and apparatus for isolating noise from a tuner in a television signal receiver
US10/017,616 2001-12-14
PCT/US2002/026104 WO2003021944A1 (en) 2001-08-28 2002-08-16 Method and apparatus for isolating noise from a tuner in a television signal receiver

Publications (2)

Publication Number Publication Date
KR20040029439A KR20040029439A (ko) 2004-04-06
KR100914360B1 true KR100914360B1 (ko) 2009-08-28

Family

ID=26690106

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020047002717A KR100914360B1 (ko) 2001-08-28 2002-08-16 텔레비전 신호 수신기에서 튜너로부터 잡음을 격리하기위한 방법 및 장치

Country Status (9)

Country Link
US (1) US6816203B2 (ko)
EP (1) EP1428381B1 (ko)
JP (1) JP4064922B2 (ko)
KR (1) KR100914360B1 (ko)
CN (1) CN1247016C (ko)
DE (1) DE60209015T2 (ko)
MX (1) MXPA04001938A (ko)
MY (1) MY147569A (ko)
WO (1) WO2003021944A1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20120004766A (ko) * 2010-07-07 2012-01-13 엘지이노텍 주식회사 디스플레이 장치

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7369827B1 (en) * 2001-09-07 2008-05-06 Microtune (Texas), L.P. System and method for communicating stored power measurement parameters between devices in a communications system
JP2003219291A (ja) * 2002-01-22 2003-07-31 Alps Electric Co Ltd チューナ用集積回路及び該チューナ用集積回路を用いたテレビジョンチューナ
US7292067B2 (en) * 2005-05-13 2007-11-06 Itt Manufacturing Enterprises, Inc. Method and apparatus for buffering bi-directional open drain signal lines
US7885630B2 (en) * 2005-11-30 2011-02-08 Research In Motion Limited Mobile wireless communications device having buffered clock distribution network for microprocessor and RF circuits
US7840734B2 (en) * 2006-12-21 2010-11-23 Hendon Semiconductors Pty Ltd. Simple bus buffer
US7882282B2 (en) * 2008-05-21 2011-02-01 Silicon Laboratories Inc. Controlling passthrough of communications between multiple buses
US10198276B2 (en) * 2015-12-18 2019-02-05 Rohde & Schwarz Ghbh & Co. Kg Configuration of a frequency converter, frequency converter kit and method for configuring a frequency converter

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2001006767A2 (en) * 1999-07-15 2001-01-25 Thomson Licensing S.A. Method and appratus for isolating iic bus noise from a tuner in a television receiver

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4027332A (en) * 1975-11-21 1977-05-31 Time And Frequency Technology Inc. Apparatus for monitoring television receivers
US4042959A (en) * 1976-05-07 1977-08-16 Gte Sylvania Incorporated Noise suppression circuit
US4689740A (en) * 1980-10-31 1987-08-25 U.S. Philips Corporation Two-wire bus-system comprising a clock wire and a data wire for interconnecting a number of stations
JPS60144857A (ja) 1984-01-06 1985-07-31 Nec Corp Cpu周辺回路
KR930006670B1 (ko) * 1991-07-08 1993-07-22 삼성전자 주식회사 영상 시스템의 화면 안정화방법
US5652795A (en) * 1994-11-14 1997-07-29 Hughes Electronics Method and apparatus for an adapter card providing conditional access in a communication system
JP2988844B2 (ja) * 1995-04-25 1999-12-13 シャープ株式会社 衛星放送用コンバータのスイッチング回路
US5870439A (en) * 1997-06-18 1999-02-09 Lsi Logic Corporation Satellite receiver tuner chip having reduced digital noise interference
US6693678B1 (en) * 1997-12-18 2004-02-17 Thomson Licensing S.A. Data bus driver having first and second operating modes for coupling data to the bus at first and second rates
US6219095B1 (en) * 1998-02-10 2001-04-17 Wavetek Corporation Noise measurement system
JP3466073B2 (ja) 1998-02-19 2003-11-10 シャープ株式会社 チューナ及び放送受信装置
GB2343815B (en) * 1998-11-12 2003-10-22 Sony Uk Ltd Digital receiver
KR100561385B1 (ko) * 1999-05-27 2006-03-16 삼성전자주식회사 노이즈 저감장치
US6433830B1 (en) * 1999-06-14 2002-08-13 General Instrument Corporation Off-air phase lock technique
JP3725402B2 (ja) * 2000-03-23 2005-12-14 アルプス電気株式会社 テレビジョンチューナ
GB0020528D0 (en) * 2000-08-22 2000-10-11 Mitel Semiconductor Ltd Multiple conversion tuner

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2001006767A2 (en) * 1999-07-15 2001-01-25 Thomson Licensing S.A. Method and appratus for isolating iic bus noise from a tuner in a television receiver

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20120004766A (ko) * 2010-07-07 2012-01-13 엘지이노텍 주식회사 디스플레이 장치
KR101693860B1 (ko) 2010-07-07 2017-01-06 엘지이노텍 주식회사 디스플레이 장치

Also Published As

Publication number Publication date
EP1428381B1 (en) 2006-02-01
KR20040029439A (ko) 2004-04-06
US6816203B2 (en) 2004-11-09
CN1547847A (zh) 2004-11-17
JP2005502280A (ja) 2005-01-20
US20030043300A1 (en) 2003-03-06
EP1428381A1 (en) 2004-06-16
MY147569A (en) 2012-12-31
MXPA04001938A (es) 2004-06-15
DE60209015T2 (de) 2006-08-10
DE60209015D1 (de) 2006-04-13
WO2003021944A1 (en) 2003-03-13
CN1247016C (zh) 2006-03-22
JP4064922B2 (ja) 2008-03-19

Similar Documents

Publication Publication Date Title
US7268831B2 (en) Method and apparatus for isolating IIC bus noise from a tuner in a television receiver
KR100914360B1 (ko) 텔레비전 신호 수신기에서 튜너로부터 잡음을 격리하기위한 방법 및 장치
US6002449A (en) Integrated television processor
US7847866B2 (en) Method and apparatus for isolating IIC bus noise from a tuner in a television receiver
JP4753274B2 (ja) 混在信号集積回路における単一ピン・リセットのための方法および集積回路
JP3225837B2 (ja) 高周波信号受信装置
JP4695800B2 (ja) テレビジョン受像機においてバス(母線)ノイズをチューナから分離する方法および装置
JP3096674U (ja) バス通信装置
US20070047736A1 (en) Sound signal processing device
KR100826456B1 (ko) 아날로그 방송 수신 장치
JP2000270381A (ja) データ通信機器及びデータ通信システム
JP2005520226A (ja) 周辺icでの動作パラメータの設定方法および装置
JP3220008B2 (ja) 衛星放送受信用dbsチューナ
JPH11234158A (ja) チューナ及び放送受信装置
JPH05244214A (ja) ディジタル信号送受信装置
JP2004364003A (ja) 分配回路、および、信号処理装置
JPH07122050A (ja) ビデオテープレコーダ
KR20110064250A (ko) Rf 신호처리 회로
JP2001292182A (ja) ディジタル放送受信機
JP2002176323A (ja) 結合回路
KR20000051166A (ko) 2튜너 사용 자동 미조정방법
JP2000276271A (ja) データ転送システム

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120719

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20130722

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20140722

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20150717

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20160720

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20170719

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20180718

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20190820

Year of fee payment: 11