KR100882469B1 - 이미지센서 및 그 제조방법 - Google Patents
이미지센서 및 그 제조방법 Download PDFInfo
- Publication number
- KR100882469B1 KR100882469B1 KR1020070141000A KR20070141000A KR100882469B1 KR 100882469 B1 KR100882469 B1 KR 100882469B1 KR 1020070141000 A KR1020070141000 A KR 1020070141000A KR 20070141000 A KR20070141000 A KR 20070141000A KR 100882469 B1 KR100882469 B1 KR 100882469B1
- Authority
- KR
- South Korea
- Prior art keywords
- transistor
- substrate
- conductivity type
- image sensor
- region
- Prior art date
Links
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 20
- 238000000034 method Methods 0.000 title claims description 16
- 239000000758 substrate Substances 0.000 claims abstract description 58
- 238000005468 ion implantation Methods 0.000 claims description 17
- 230000010354 integration Effects 0.000 abstract description 8
- 239000010410 layer Substances 0.000 description 69
- 239000004065 semiconductor Substances 0.000 description 10
- 229910021417 amorphous silicon Inorganic materials 0.000 description 8
- 230000035945 sensitivity Effects 0.000 description 7
- 238000005229 chemical vapour deposition Methods 0.000 description 6
- 238000000623 plasma-assisted chemical vapour deposition Methods 0.000 description 6
- 229910052751 metal Inorganic materials 0.000 description 5
- 239000002184 metal Substances 0.000 description 5
- BLRPTPMANUNPDV-UHFFFAOYSA-N Silane Chemical compound [SiH4] BLRPTPMANUNPDV-UHFFFAOYSA-N 0.000 description 3
- 230000002596 correlated effect Effects 0.000 description 3
- 230000007547 defect Effects 0.000 description 3
- 238000009792 diffusion process Methods 0.000 description 3
- 239000007789 gas Substances 0.000 description 3
- 150000002500 ions Chemical class 0.000 description 3
- 238000005070 sampling Methods 0.000 description 3
- 229910000077 silane Inorganic materials 0.000 description 3
- IJGRMHOSHXDMSA-UHFFFAOYSA-N Atomic nitrogen Chemical compound N#N IJGRMHOSHXDMSA-UHFFFAOYSA-N 0.000 description 2
- UFHFLCQGNIYNRP-UHFFFAOYSA-N Hydrogen Chemical compound [H][H] UFHFLCQGNIYNRP-UHFFFAOYSA-N 0.000 description 2
- 239000001257 hydrogen Substances 0.000 description 2
- 229910052739 hydrogen Inorganic materials 0.000 description 2
- -1 hydrogen ions Chemical class 0.000 description 2
- GPRLSGONYQIRFK-UHFFFAOYSA-N hydron Chemical compound [H+] GPRLSGONYQIRFK-UHFFFAOYSA-N 0.000 description 2
- ZOXJGFHDIHLPTG-UHFFFAOYSA-N Boron Chemical compound [B] ZOXJGFHDIHLPTG-UHFFFAOYSA-N 0.000 description 1
- OKTJSMMVPCPJKN-UHFFFAOYSA-N Carbon Chemical compound [C] OKTJSMMVPCPJKN-UHFFFAOYSA-N 0.000 description 1
- 241000123112 Cardium Species 0.000 description 1
- 229910000577 Silicon-germanium Inorganic materials 0.000 description 1
- 229910017875 a-SiN Inorganic materials 0.000 description 1
- 230000004913 activation Effects 0.000 description 1
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 229910052796 boron Inorganic materials 0.000 description 1
- 229910052799 carbon Inorganic materials 0.000 description 1
- 230000000295 complement effect Effects 0.000 description 1
- 238000010924 continuous production Methods 0.000 description 1
- 229910052732 germanium Inorganic materials 0.000 description 1
- GNPVGFCGXDBREM-UHFFFAOYSA-N germanium atom Chemical compound [Ge] GNPVGFCGXDBREM-UHFFFAOYSA-N 0.000 description 1
- 238000010438 heat treatment Methods 0.000 description 1
- 238000003384 imaging method Methods 0.000 description 1
- 238000002513 implantation Methods 0.000 description 1
- AMGQUBHHOARCQH-UHFFFAOYSA-N indium;oxotin Chemical compound [In].[Sn]=O AMGQUBHHOARCQH-UHFFFAOYSA-N 0.000 description 1
- 238000009413 insulation Methods 0.000 description 1
- 239000011229 interlayer Substances 0.000 description 1
- 238000002955 isolation Methods 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 229910052757 nitrogen Inorganic materials 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 238000005457 optimization Methods 0.000 description 1
- 239000001301 oxygen Substances 0.000 description 1
- 229910052760 oxygen Inorganic materials 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
- XOLBLPGZBRYERU-UHFFFAOYSA-N tin dioxide Chemical compound O=[Sn]=O XOLBLPGZBRYERU-UHFFFAOYSA-N 0.000 description 1
- 229910001887 tin oxide Inorganic materials 0.000 description 1
- 238000002834 transmittance Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/14—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
- H01L27/144—Devices controlled by radiation
- H01L27/146—Imager structures
- H01L27/14683—Processes or apparatus peculiar to the manufacture or treatment of these devices or parts thereof
- H01L27/1469—Assemblies, i.e. hybrid integration
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/14—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
- H01L27/144—Devices controlled by radiation
- H01L27/146—Imager structures
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/14—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
- H01L27/144—Devices controlled by radiation
- H01L27/146—Imager structures
- H01L27/14601—Structural or functional details thereof
- H01L27/14634—Assemblies, i.e. Hybrid structures
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/14—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
- H01L27/144—Devices controlled by radiation
- H01L27/146—Imager structures
- H01L27/14665—Imagers using a photoconductor layer
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Electromagnetism (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Solid State Image Pick-Up Elements (AREA)
- Transforming Light Signals Into Electric Signals (AREA)
Abstract
실시예에 따른 이미지센서는 배선을 포함하는 회로(circuitry)가 형성된 제1 기판; 상기 배선과 접촉하면서 상기 제1 기판상에 형성된 포토다이오드;를 포함하며, 상기 제1 기판의 회로는, 상기 제1 기판에 형성된 제1 트랜지스터와 제2 트랜지스터; 상기 제1 트랜지스터와 상기 제2 트랜지스터 사이에 형성된 전기접합영역; 및 상기 제2 트랜지스터의 일측에 상기 배선과 연결도록 형성된 고농도 제1 도전형 영역;을 포함하는 것을 특징으로 한다.
이미지센서, 포토다이오드
Description
실시예는 이미지센서 및 그 제조방법에 관한 것이다.
일반적으로, 이미지 센서(Image sensor)는 광학적 영상(optical image)을 전기적 신호로 변환시키는 반도체 소자로써, 크게 전하결합소자(charge coupled device: CCD)와 씨모스(CMOS; Complementary Metal Oxide Silicon) 이미지 센서(Image Sensor)(CIS)로 구분된다.
씨모스 이미지 센서는 단위 화소 내에 포토 다이오드와 모스 트랜지스터를 형성시킴으로써 스위칭 방식으로 각 단위 화소의 전기적 신호를 순차적으로 검출하여 영상을 구현한다.
한편, 종래기술에 따른 씨모스 이미지센서는 포토다이오드가 트랜지스터와 수평으로 배치되는 구조이다.
물론, 종래기술에 의한 수평형의 씨모스 이미지센서에 의해 CCD 이미지센서의 단점이 해결되기는 하였으나, 종래기술에 의한 수평형의 씨모스 이미지센서에는 여전히 문제점들이 있다.
즉, 종래기술에 의한 수평형의 씨모스 이미지센서에 의하면 포토다이오드와 트랜지스터가 기판상에 상호 수평으로 인접하여 제조된다. 이에 따라, 포토다이오드를 위한 추가적인 영역이 요구되며, 이에 의해 필팩터(fill factor) 영역을 감소시키고 또한 레졀류션(Resolution)의 가능성을 제한하는 문제가 있다.
또한, 종래기술에 의한 수평형의 씨모스 이미지센서에 의하면 포토다이오드와 트랜지스터를 동시에 제조하는 공정에 대한 최적화를 달성하는 점이 매우 어려운 문제가 있다. 즉, 신속한 트랜지스터 공정에서는 작은 면저항(low sheet resistance)을 위해 샐로우 졍션(shallow junction)이 요구되나, 포토다이오드에는 이러한 샐로우 졍션(shallow junction)이 적절하지 않을 수 있다.
또한, 종래기술에 의한 수평형의 씨모스 이미지센서에 의하면 추가적인 온칩(on-chip) 기능들이 이미지센서에 부가되면서 단위화소의 크기가 이미지센서의 센서티버티(sensitivity)를 유지하기 위해 증가되거나 또는 포토다이오드를 위한 면적이 픽셀사이즈를 유지하기 위해 감소되야한다. 그런데, 픽셀사이즈가 증가되면 이미지센서의 레졀류션(Resolution)이 감소하게되며, 또한, 포토다이오드의 면적이 감소되면 이미지센서의 센서티버티(sensitivity)가 감소하는 문제가 발생한다.
실시예는 회로(circuitry)와 포토다이오드의 새로운 집적을 제공할 수 있는 이미지센서 및 그 제조방법을 제공하고자 한다.
또한, 실시예는 수직형 포토다이오드가 비정질(amorphous) 또는 결정질(crystalline)이면서, 수직형 포토다이오드에 적합한 리드아웃 회로(Read Out Circuit)을 포함하는 이미지센서 및 그 제조방법을 제공하고자 한다.
또한, 실시예는 레졀류션(Resolution)과 센서티버티(sensitivity)가 함께 개선될 수 있는 이미지센서 및 그 제조방법을 제공하고자 한다.
또한, 실시예는 수직형의 포토다이오드를 채용하면서 포토다이오드 내에 디펙트를 방지할 수 있는 이미지센서 및 그 제조방법을 제공하고자 한다.
실시예에 따른 이미지센서는 배선을 포함하는 회로(circuitry)가 형성된 제1 기판; 상기 배선과 접촉하면서 상기 제1 기판상에 형성된 포토다이오드;를 포함하며, 상기 제1 기판의 회로는, 상기 제1 기판에 형성된 제1 트랜지스터와 제2 트랜지스터; 상기 제1 트랜지스터와 상기 제2 트랜지스터 사이에 형성된 전기접합영역; 및 상기 제2 트랜지스터의 일측에 상기 배선과 연결도록 형성된 고농도 제1 도전형 영역;을 포함하는 것을 특징으로 한다.
또한, 실시예에 따른 이미지센서의 제조방법은 제1 기판에 배선을 포함하는 회로(circuitry)를 형성하는 단계; 상기 배선 상에 포토다이오드를 형성하는 단계; 를 포함하며, 상기 제1 기판의 회로를 형성하는 단계는, 상기 제1 기판에 제1 트랜지스터와 제2 트랜지스터를 형성하는 단계; 상기 제1 트랜지스터와 상기 제2 트랜지스터 사이에 전기접합영역을 형성하는 단계; 및 상기 제2 트랜지스터의 일측에 상기 배선과 연결되는 고농도 제1 도전형 영역을 형성하는 단계;를 포함하는 것을 특징으로 한다.
실시예에 따른 이미지센서 및 그 제조방법에 의하면 회로(circuitry)와 포토다이오드의 수직형 집적을 제공할 수 있다.
실시예에 의하면 수직형으로 3차원(3-D) 이미지센서(Image Sensor)를 제조할 경우 칩(Chip) 상부에 형성된 포토다이오드(Photodiode)와 회로가 형성된 기판(Si-Sub)을 연결시키기 위한 컨택에치(Contact Etch) 공정 및 고농도 N+ 도핑(Doping) 공정 중 발생 가능한 암전류(Dark Current)를 최소화시키면서 4-Tr Pixel 작동(Operation)과 동일한 CDS(Correlated Double Sampling)가 가능하게 되어 암전류(Dark Current) 및 노이즈(Noise)를 최소화시킬 수 있다.
또한, 실시예에 의하면 회로(circuitry)와 포토다이오드의 수직형 집적에 의해 필팩터(fill factor)를 100%에 근접시킬 수 있다.
또한, 실시예에 의하면 종래기술보다 수직형 집적에 의해 같은 픽셀 사이즈에서 높은 센서티버티(sensitivity)를 제공할 수 있다.
또한, 실시예에 의하면 종래기술보다 같은 레졀류션(Resolution)을 위해 공정비용을 감축할 수 있다.
또한, 실시예에 의하면 각 단위 픽셀은 센서티버티(sensitivity)의 감소 없이 보다 복잡한 회로(circuitry)를 구현할 수 있다.
또한, 실시예에 의해 집적될 수 있는 추가적인 온칩 회로(on-chip circuitry)는 이미지센서의 퍼포먼스(performance)를 증가시키고, 나아가 소자의 소형화 및 제조비용을 절감을 획득할 수 있다.
이하, 실시예에 따른 이미지센서 및 그 제조방법을 첨부된 도면을 참조하여 상세히 설명한다.
실시예의 설명에 있어서, 각 층의 "상/아래(on/under)"에 형성되는 것으로 기재되는 경우에 있어, 상/아래는 직접(directly)와 또는 다른 층을 개재하여(indirectly) 형성되는 것을 모두 포함한다.
본 발명은 씨모스이미지센서에 한정되는 것이 아니며, 포토다이오드가 필요한 이미지센서에 적용이 가능하다.
(제1 실시예)
도 1은 제1 실시예에 따른 이미지센서의 단면도이다.
제1 실시예에 따른 이미지젠서는 배선(150)과 회로(circuitry)(120)가 형성된 제1 기판(100); 상기 배선(150)과 접촉하면서 상기 제1 기판(100)상에 형성된 포토다이오드(210);를 포함하며, 상기 제1 기판(100)의 회로(120)는 상기 제1 기판(100)에 형성된 제1 트랜지스터(121a)와 제2 트랜지스터(121b); 상기 제1 트랜지스터(121a)와 상기 제2 트랜지스터(121b) 사이에 형성된 전기접합영역(140); 및 상 기 제2 트랜지스터(121b)의 일측에 상기 배선(150)과 연결도록 형성된 고농도 제1 도전형 영역(131b);을 포함할 수 있다.
제1 실시예는 상기 포토다이오드(210)가 결정형 반도체층(crystalline semiconductor layer)(210a)(도 3 참조)에 형성된 예이다. 이로써, 제1 실시예에 의하면 포토다이오드가 회로(circuitry)의 상측에 위치하는 수직형의 포토다이오드를 채용하면서 포토다이오드를 결정형 반도체층(crystalline semiconductor layer) 내에 형성함으로써 포토다이오드 내의 디펙트를 방지할 수 있다.
도 1의 도면 부호 중 미설명 도면 부호는 이하 제조방법에서 설명하기로 한다.
이하, 도 2 내지 도 6를 참조하여 제1 실시예에 따른 이미지센서의 제조방법을 설명한다.
우선, 도 2와 같이 배선(150)과 회로(circuitry)(120)가 형성된 제1 기판(100)을 준비한다. 예를 들어, 제2 도전형 제1 기판(100)에 소자분리막(110)을 형성하여 액티브영역을 정의하고, 상기 액티브영역에 트랜지스터를 포함하는 회로(120)를 형성한다. 예를 들어, 회로(120)는 제1 트랜스퍼트랜지스터(Tx)(121), 리셋트랜지스터(Rx)(123), 드라이브트랜지스터(Dx)(125), 실렉트랜지스터(Sx)(127)를 포함하여 형성할 수 있다. 이후, 제1 플로팅디퓨젼영역(FD)(131a), 소스/드레인영역(133, 135, 137)을 포함하는 이온주입영역(130)을 형성할 수 있다.
한편, 제1 실시예에서 상기 제1 기판(100)에 회로(120)를 형성하는 단계를 좀 더 구체적으로 설명한다.
우선, 상기 제1 기판(100)에 제1 트랜지스터(121a)와 제2 트랜지스터(121b)를 형성한다. 예를 들어, 상기 제1 트랜지스터(121a)와 제2 트랜지스터(121b)는 각각 제1 트랜스퍼 트랜지스터(121), 제2 트랜스퍼 트랜지스터(121b)일 수 있으나 이에 한정되는 것은 아니다. 상기 제1 트랜지스터(121a)와 상기 제2 트랜지스터(121b)는 동시 또는 순차적으로 형성될 수 있다.
이후, 상기 제1 트랜지스터(121a)와 상기 제2 트랜지스터(121b) 사이에 전기접합영역(140)을 형성한다. 예를 들어, 상기 전기접합영역(140)은 PN 졍션(junction)(140) 일 수 있으나 이에 한정되는 것은 아니다.
예를 들어, 실시예의 PN 졍션(junction)(140)은 제2 도전형 에피(또는 웰)(141) 상에 형성된 제1 도전형 이온주입층(143), 상기 제1 도전형 이온주입층(143) 상에 형성된 제2 도전형 이온주입층(145)을 포함할 수 있다.
예를 들어, 상기 PN 졍션(junction)(140)은 도 2와 같이 P0(145)/N-(143)/P-(141) Junction 일 수 있으나 이에 한정되는 것은 아니다.
이후, 상기 제2 트랜지스터(121b)의 일측에 상기 배선(150)과 연결되는 고농도 제1 도전형 영역(131b)을 형성한다. 상기 고농도 제1 도전형 영역(131b)은 고농도 N+ 이온주입영역(N+ Junction)으로서 제2 플로팅디퓨젼영역(FD 2)(131b) 역할을 할 수 있으나 이에 한정되는 것은 아니다.
실시예에서의 리드아웃 서킷부(Readout Circuit)는 칩(Chip) 상부의 포토다이오드(Photodiode)에서 생성된 전자를 회로가 형성된 기판(Si Sub)의 N+ Junction(131b)으로 이동시키기 위한 부분과 N+ Junction(131b)의 전자를 다시 N- Junction(143) 으로 이동시켜 4Tr Operation이 가능할 수 있다.
제1 실시예에서 도 2와 같이 P0/N-/P- Junction(140)과 N+ Junction(131b)을 분리하여 형성시킨 이유는 다음과 같다.
예를 들어, P0/N-/P-Epi(140)의 P/N/P Junction(140)에 N+ Doping 및 Contact을 형성시키게 되면 N+ Layer(131b) 및 컨택에치(Contact Etch) 대미지(Damage)에 의해 암전류(Dark Current)가 발생하게 되므로 이를 방지하고자 컨택 형성부인 N+ Junction(131b)을 P/N/P junction(140) 부와 분리시켰다.
즉, P/N/P junction(140)의 표면(surface)에 N+ Doping 및 Contact Etch가 진행되면 리키지소스(Leakage Source)가 되므로 이를 방지하고자 N+/P-Epi Junction(131b)에 컨택(Contact)을 형성시킨 것이다.
시그널 리드아웃(Signal Readout) 시에는 제2 트랜지스터(Tx 2)(121b)의 게이트(Gate)가 On되므로 Chip 상부의 포토다이오드(Photodiode)(210)에서 생성된 전자가 P0/N-/P-Epi Junction부(140)를 거쳐 제1 플로팅디퓨젼영역(FD 1)(131a) Node로 이동되므로 CDS(Correlated Double Sampling)이 가능하게 된다.
그 다음으로, 상기 제1 기판(100) 상에 층간절연층(160)을 형성하고, 배선(150)을 형성할 수 있다. 상기 배선(150)은 제1 메탈컨택(151a), 제1 메탈(151), 제2 메탈(152), 제3 메탈(153), 제4 메탈컨택(154a)을 포함할 수 있으나 이에 한정되는 것은 아니다.
다음으로, 도 3과 같이 제2 기판(200) 상에 결정형 반도체층(crystalline semiconductor layer)(210a)을 형성한다. 이러한 결정형 반도체층(210a)에 포토다 이오드가 형성됨으로써 포토다이오드 내의 디펙트를 방지할 수 있다.
예를 들어, 상기 제2 기판(200) 상에 에패택시얼에 의해 결정형 반도체층(210a)을 형성한다. 이후, 제2 기판(200)과 결정형 반도체층(210a)의 경계에 수소이온을 주입하여 수소이온 주입층(207a)을 형성한다. 상기 수소이온의 주입은 포토다이오드(210) 형성을 위한 이온주입 후에 진행될 수도 있다.
다음으로, 도 4와 같이 결정형 반도체층(210a)에 이온주입에 의해 포토다이오드(210)를 형성한다.
예를 들어, 상기 결정형 반도체층(210a) 상부에 제2 도전형 전도층(216)을 형성한다. 예를 들어, 상기 결정형 반도체층(210a) 상부에 마스크 없이 블랭킷으로 제2 기판(200) 전면에 이온주입하여 고농도 P형 전도층(216)을 형성할 수 있다. 예를 들어, 상기 제2 도전형 전도층(216)은 약 0.5 ㎛ 이내의 졍션뎁스(junction depth)로 형성될 수 있다.
이후, 상기 제2 도전형 전도층(216) 하부에 제1 도전형 전도층(214)을 형성한다. 예를 들어, 상기 2 도전형 전도층(216)의 하부에 마스크 없이 블랭킷으로 제2 기판(200) 전면에 이온주입하여 저농도 N형 전도층(214)을 형성할 수 있다. 예를 들어, 상기 저농도 제1 도전형 전도층(214)은 약 1.0~2.0 ㎛의 졍션뎁스(junction depth)로 형성될 수 있다.
이후, 제1 실시예는 상기 제1 도전형 전도층(214) 하측에 고농도 제1 도전형 전도층(212)을 형성하는 단계를 더 포함할 수 있다. 예를 들어, 상기 1 도전형 전도층(214)의 하측에 마스크 없이 블랭킷으로 제2 기판(200) 전면에 이온주입하여 고농도 N+형 전도층(212)을 더 형성함으로써 오믹컨택에 기여할 수 있다.
그 다음으로, 도 5와 같이 상기 포토다이오드(210)와 상기 배선(150)이 접촉하도록 상기 제1 기판(100)과 상기 제2 기판(200)을 본딩(bonding)한다. 예를 들어, 상기 제1 기판(100)과 제2 기판(200)을 본딩하기 전에 플라즈마에 의한 액티베이션에 의해 본딩되는 면의 표면에너지를 높임으로써 본딩을 진행할 수 있다.
이후, 제2 기판(200)에 열처리를 통해 수소이온 주입층(207a)이 수소기체층(미도시)으로 변하게 할 수 있다.
다음으로, 도 6과 같이 수소기체층을 기준으로 제2 기판(200)을 하측을 블레이드 등을 이용하여 제거하여 포토다이오드(210)가 노출되도록 할 수 있다.
이후, 상기 포토다이오드(210)를 픽셀별로 분리하는 식각을 진행하고, 필셀간절연층(미도시)으로 식각된 부분을 채울 수 있다. 이후, 상부전극(미도시), 컬러필터(미도시) 등의 공정을 진행할 수 있다.
(제2 실시예)
도 7은 제2 실시예에 따른 이미지센서의 단면도이다.
제2 실시예에 따른 이미지센서는 배선(150)과 회로(circuitry)(120)가 형성된 제1 기판(100); 상기 배선(150)과 접촉하면서 상기 제1 기판(100)상에 형성된 포토다이오드(220);를 포함하며, 상기 제1 기판(100)의 회로(120)는 상기 제1 기판(100)에 형성된 제1 트랜지스터(121a)와 제2 트랜지스터(121b); 상기 제1 트랜지스터(121a)와 상기 제2 트랜지스터(121b) 사이에 형성된 전기접합영역(140); 및 상기 제2 트랜지스터(121b)의 일측에 상기 배선(150)과 연결도록 형성된 고농도 제1 도전형 영역(131b);을 포함할 수 있다.
제2 실시예는 상기 제1 실시예의 기술적인 특징을 채용할 수 있다.
한편, 제2 실시예는 상기 제1 실시예와 달리 포토다이오드(220)가 비정질층에 형성될 수 있다.
예를 들어, 상기 포토다이오드(220)는 상기 배선(150)과 전기적으로 연결되는 진성층(intrinsic layer)(223); 및 상기 진성층(223) 상에 형성된 제2 도전형 전도층(225);을 포함할 수 있다.
제2 실시예는 상기 배선(150)과 진성층(223) 사이에 형성된 제1 도전형 전도층(221)을 더 포함할 수 있다.
이하, 제2 실시예에서 포토다이오드(220) 형성방법을 설명한다.
제2 실시예는 상기 제1 실시예와 달리 기판간의 본딩에 의한 것이 아니라 배선(150)을 포함하는 회로(120)가 형성된 제1 기판(100) 상에 포토다이오드(220)를 증착 등의 방법에 형성한다.
예를 들어, 상기 배선(150)과 접촉하도록 상기 제1 기판(100) 상에 제1 도전형 전도층(221)을 형성한다. 한편, 경우에 따라서는 상기 제1 도전형 전도층(221)이 형성되지 않고 이후의 공정이 진행될 수도 있다. 상기 제1 도전형 전도층(221)은 제2 실시예에서 채용하는 PIN 다이오드의 N층의 역할을 할 수 있다. 즉, 상기 제1 도전형 전도층(221)은 N 타입 도전형 전도층일 수 있으나 이에 한정되는 것은 아니다.
상기 제1 도전형 전도층(221)은 N 도핑된 비정질 실리콘(n-doped amorphous silicon)을 이용하여 형성될 수 있으나, 이에 한정되는 것은 아니다.
즉, 상기 제1 도전형 전도층(221)은 비정질 실리콘에 게르마늄, 탄소, 질소 또는 산소 등을 첨가하여 a-Si:H, a-SiGe:H, a-SiC, a-SiN:H a-SiO:H 등으로 형성될 수도 있다.
상기 제1 도전형 전도층(221)은 화학기상증착(CVD) 특히, PECVD 등에 의해 형성될 수 있다. 예를 들어, 상기 제1 도전형 전도층(221)은 실란가스(SiH4)에 PH3, P2H5 등을 혼합하여 PECVD에 의해 비정질 실리콘으로 형성될 수 있다.
다음으로, 상기 제1 도전형 전도층(221) 상에 진성층(intrinsic layer)(223)을 형성한다. 상기 진성층(223)은 본 발명의 실시예에서 채용하는 PIN 다이오드의 I층의 역할을 할 수 있다.
상기 진성층(223)은 비정질 실리콘(amorphous silicon)을 이용하여 형성될 수 있다. 상기 진성층(223)은 화학기상증착(CVD) 특히, PECVD 등에 의해 형성될 수 있다. 예를 들어, 상기 진성층(223)은 실란가스(SiH4) 등을 이용하여 PECVD에 의해 비정질 실리콘으로 형성될 수 있다.
그 후, 상기 진성층(223) 상에 제2 도전형 전도층(225)을 형성한다. 상기 제2 도전형 전도층(225)은 상기 진성층(223)의 형성과 연속공정으로 형성될 수 있다. 상기 제2 도전형 전도층(225)은 제2 실시예에서 채용하는 PIN 다이오드의 P층의 역할을 할 수 있다. 즉, 상기 제2 도전형 전도층(225)은 P 타입 도전형 전도층일 수 있으나 이에 한정되는 것은 아니다.
상기 제2 도전형 전도층(225)은 P 도핑된 비정질 실리콘(p-doped amorphous silicon)을 이용하여 형성될 수 있으나, 이에 한정되는 것은 아니다.
상기 제2 도전형 전도층(225)은 화학기상증착(CVD) 특히, PECVD 등에 의해 형성될 수 있다. 예를 들어, 상기 제2 도전형 전도층(225)은 실란가스(SiH4)에 보론 등을 혼합하여 PECVD에 의해 비정질 실리콘으로 형성될 수 있다.
상기 제2 도전형 전도층(225) 상에 상부전극(240)을 형성할 수 있다. 예를 들어, 상기 상부전극(240)은 빛의 투과성이 높고 전도성이 높은 투명전극으로 형성될 수 있다. 예를 들어, 상기 상부전극(240)은 ITO(indium tin oxide) 또는 CTO(cardium tin oxide) 등으로 형성될 수 있다.
실시예에 따른 이미지센서 및 그 제조방법에 의하면 회로(circuitry)와 포토다이오드의 수직형 집적을 제공할 수 있다.
실시예에 의하면 수직형으로 3차원(3-D) 이미지센서(Image Sensor)를 제조할 경우 칩(Chip) 상부에 형성된 포토다이오드(Photodiode)와 회로가 형성된 기판(Si-Sub)을 연결시키기 위한 컨택에치(Contact Etch) 공정 및 고농도 N+ 도핑(Doping) 공정 중 발생 가능한 암전류(Dark Current)를 최소화시키면서 4-Tr Pixel 작동(Operation)과 동일한 CDS(Correlated Double Sampling)가 가능하게 되어 암전류(Dark Current) 및 노이즈(Noise)를 최소화시킬 수 있다.
또한, 실시예에 의하면 회로(circuitry)와 포토다이오드의 수직형 집적에 의해 필팩터(fill factor)를 100%에 근접시킬 수 있다.
또한, 실시예에 의하면 종래기술보다 수직형 집적에 의해 같은 픽셀 사이즈 에서 높은 센서티버티(sensitivity)를 제공할 수 있다.
본 발명은 기재된 실시예 및 도면에 의해 한정되는 것이 아니고, 청구항의 권리범위에 속하는 범위 안에서 다양한 다른 실시예가 가능하다.
도 1은 제1 실시예에 따른 이미지센서의 단면도.
도 2 내지 도 6은 제1 실시예에 따른 이미지센서의 제조방법의 공정단면도.
도 7은 제2 실시예에 따른 이미지센서의 단면도.
Claims (11)
- 배선을 포함하는 회로(circuitry)가 형성된 제1 기판;상기 배선과 접촉하면서 상기 제1 기판상에 형성된 포토다이오드;를 포함하며,상기 제1 기판의 회로는,상기 제1 기판에 형성된 제1 트랜지스터와 제2 트랜지스터;상기 제1 트랜지스터와 상기 제2 트랜지스터 사이에 형성된 전기접합영역; 및상기 제2 트랜지스터의 일측에 상기 배선과 연결되도록 형성된 제1 도전형 영역;을 포함하며,상기 전기접합영역은상기 제1 기판에 형성된 제1 도전형 이온주입영역; 및상기 제1 도전형 이온주입영역 상에 형성된 제2 도전형 이온주입영역;을 포함하는 것을 포함하는 것을 특징으로 하는 이미지센서.
- 제1 항에 있어서,상기 전기접합영역은PN 졍션(junction)인 것을 특징으로 하는 이미지센서.
- 삭제
- 제1 항에 있어서,상기 제1 도전형 영역은,N+ 영역인 것을 특징으로 하는 이미지센서.
- 제1 기판에 배선을 포함하는 회로(circuitry)를 형성하는 단계;상기 배선 상에 포토다이오드를 형성하는 단계;를 포함하며,상기 제1 기판의 회로를 형성하는 단계는,상기 제1 기판에 제1 트랜지스터와 제2 트랜지스터를 형성하는 단계;상기 제1 트랜지스터와 상기 제2 트랜지스터 사이에 전기접합영역을 형성하는 단계; 및상기 제2 트랜지스터의 일측에 상기 배선과 연결되는 제1 도전형 영역을 형성하는 단계;를 포함하며,상기 전기접합영역을 형성하는 단계는,상기 제1 기판에 제1 도전형 이온주입영역을 형성하는 단계; 및상기 제1 도전형 이온주입영역 상에 제2 도전형 이온주입영역을 형성하는 단계;를 포함하는 것을 포함하는 것을 특징으로 하는 이미지센서의 제조방법.
- 제5 항에 있어서,상기 전기접합영역을 형성하는 단계는,PN 졍션(junction)을 형성하는 단계인 것을 특징으로 하는 이미지센서의 제조방법.
- 삭제
- 제5 항에 있어서,상기 제1 도전형 영역은,N+ 영역으로 형성하는 것을 특징으로 하는 이미지센서의 제조방법.
- 배선을 포함하는 회로(circuitry)가 형성된 제1 기판;상기 배선과 접촉하면서 상기 제1 기판상에 형성된 포토다이오드;를 포함하며,상기 제1 기판의 회로는,상기 제1 기판에 형성된 제1 트랜지스터와 제2 트랜지스터;상기 제1 트랜지스터와 상기 제2 트랜지스터 사이에 형성된 전기접합영역; 및상기 제2 트랜지스터의 일측에 상기 배선과 연결되도록 형성된 제1 도전형 영역;을 포함하며,상기 제1 기판의 상측은 제2 도전형으로 도전되어 있으며,상기 전기접합영역은상기 제1 기판의 제2 도전형 영역 상에 형성된 제1 도전형 이온주입영역; 및상기 제1 도전형 이온주입영역 상에 형성된 제2 도전형 이온주입영역;을 포함하는 것을 포함하는 것을 특징으로 하는 이미지센서.
- 제9 항에 있어서,상기 제1 기판의 상측은 P형으로 도전되어 있으며,상기 전기접합영역은PN 졍션(junction)인 것을 특징으로 하는 이미지센서.
- 제9 항에 있어서,상기 제1 트랜지스터 및 제2 트랜지스터는트랜스퍼 트랜지스터인 것을 특징으로 하는 이미지센서.
Priority Applications (6)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020070141000A KR100882469B1 (ko) | 2007-12-28 | 2007-12-28 | 이미지센서 및 그 제조방법 |
JP2008304752A JP2009164585A (ja) | 2007-12-28 | 2008-11-28 | イメージセンサー及びその製造方法 |
TW097149272A TW200935597A (en) | 2007-12-28 | 2008-12-17 | Image sensor and method for manufacturing the same |
DE102008063739A DE102008063739A1 (de) | 2007-12-28 | 2008-12-18 | Bildsensor und Verfahren zu dessen Herstellung |
CN2008101865357A CN101471364B (zh) | 2007-12-28 | 2008-12-25 | 图像传感器及其制造方法 |
US12/344,540 US7880196B2 (en) | 2007-12-28 | 2008-12-28 | Image sensor and method for manufacturing the same |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020070141000A KR100882469B1 (ko) | 2007-12-28 | 2007-12-28 | 이미지센서 및 그 제조방법 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR100882469B1 true KR100882469B1 (ko) | 2009-02-09 |
Family
ID=40681247
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020070141000A KR100882469B1 (ko) | 2007-12-28 | 2007-12-28 | 이미지센서 및 그 제조방법 |
Country Status (6)
Country | Link |
---|---|
US (1) | US7880196B2 (ko) |
JP (1) | JP2009164585A (ko) |
KR (1) | KR100882469B1 (ko) |
CN (1) | CN101471364B (ko) |
DE (1) | DE102008063739A1 (ko) |
TW (1) | TW200935597A (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2013176456A1 (ko) * | 2012-05-24 | 2013-11-28 | 한양대학교 산학협력단 | 이미지 센서 및 그 구동 방법 |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101002158B1 (ko) * | 2008-07-29 | 2010-12-17 | 주식회사 동부하이텍 | 이미지센서 및 그 제조방법 |
KR101046060B1 (ko) * | 2008-07-29 | 2011-07-01 | 주식회사 동부하이텍 | 이미지센서 제조방법 |
JP2014103133A (ja) * | 2011-03-10 | 2014-06-05 | Panasonic Corp | 固体撮像装置 |
CN102413288B (zh) * | 2011-11-02 | 2017-07-11 | 上海华虹宏力半导体制造有限公司 | 用于图像传感器的传输管结构以及图像传感器 |
CN102685404B (zh) * | 2012-05-25 | 2014-12-03 | 中国科学院上海高等研究院 | 图像传感器及其像素读出方法 |
CN102740009B (zh) * | 2012-07-16 | 2014-10-22 | 中国科学院上海高等研究院 | 图像传感器及其像素读出方法 |
CN102903782B (zh) * | 2012-10-17 | 2016-02-03 | 上海华虹宏力半导体制造有限公司 | 光电探测器及其制作方法 |
CN115425042A (zh) * | 2022-09-28 | 2022-12-02 | 中国电子科技集团公司第五十五研究所 | 一种单片集成光接收芯片的制备方法 |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20070000578A (ko) * | 2005-06-28 | 2007-01-03 | (주)실리콘화일 | 3차원 구조를 갖는 이미지 센서의 분리형 단위화소 및 그제조방법 |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3018669B2 (ja) * | 1991-10-04 | 2000-03-13 | 富士ゼロックス株式会社 | 半導体センサ |
US6677628B2 (en) * | 1998-09-17 | 2004-01-13 | Micron Technology, Inc. | Pinned floating photoreceptor with active pixel sensor |
US6168965B1 (en) * | 1999-08-12 | 2001-01-02 | Tower Semiconductor Ltd. | Method for making backside illuminated image sensor |
JP4700947B2 (ja) * | 2004-10-20 | 2011-06-15 | 富士フイルム株式会社 | 光電変換膜積層型単板式カラー固体撮像装置 |
-
2007
- 2007-12-28 KR KR1020070141000A patent/KR100882469B1/ko not_active IP Right Cessation
-
2008
- 2008-11-28 JP JP2008304752A patent/JP2009164585A/ja active Pending
- 2008-12-17 TW TW097149272A patent/TW200935597A/zh unknown
- 2008-12-18 DE DE102008063739A patent/DE102008063739A1/de not_active Ceased
- 2008-12-25 CN CN2008101865357A patent/CN101471364B/zh not_active Expired - Fee Related
- 2008-12-28 US US12/344,540 patent/US7880196B2/en not_active Expired - Fee Related
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20070000578A (ko) * | 2005-06-28 | 2007-01-03 | (주)실리콘화일 | 3차원 구조를 갖는 이미지 센서의 분리형 단위화소 및 그제조방법 |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2013176456A1 (ko) * | 2012-05-24 | 2013-11-28 | 한양대학교 산학협력단 | 이미지 센서 및 그 구동 방법 |
US9711569B2 (en) | 2012-05-24 | 2017-07-18 | Iucf-Hyu | Image sensor and method for driving same |
Also Published As
Publication number | Publication date |
---|---|
JP2009164585A (ja) | 2009-07-23 |
CN101471364B (zh) | 2011-04-27 |
CN101471364A (zh) | 2009-07-01 |
US7880196B2 (en) | 2011-02-01 |
TW200935597A (en) | 2009-08-16 |
DE102008063739A1 (de) | 2009-07-23 |
US20090166792A1 (en) | 2009-07-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100882467B1 (ko) | 이미지센서 및 그 제조방법 | |
KR100882469B1 (ko) | 이미지센서 및 그 제조방법 | |
KR100851756B1 (ko) | 이미지 센서 및 그 제조방법 | |
KR101002121B1 (ko) | 이미지센서 및 그 제조방법 | |
US8133754B2 (en) | Image sensor and method for manufacturing the same | |
KR100922924B1 (ko) | 이미지센서 및 그 제조방법 | |
KR100882468B1 (ko) | 이미지센서 및 그 제조방법 | |
KR100898473B1 (ko) | 이미지센서 | |
KR100863361B1 (ko) | 이미지센서 및 그 제조방법 | |
KR20090072924A (ko) | 이미지센서 및 그 제조방법 | |
US20090166628A1 (en) | Image sensor and method for manufacturing the same | |
KR101053773B1 (ko) | 이미지센서 및 그 제조방법 | |
KR100922922B1 (ko) | 이미지센서 및 그 제조방법 | |
KR101046051B1 (ko) | 이미지센서 및 그 제조방법 | |
KR20100077564A (ko) | 이미지센서 및 그 제조방법 | |
KR20090071831A (ko) | 이미지센서 및 그 제조방법 | |
KR100898472B1 (ko) | 이미지센서의 제조방법 | |
KR101045744B1 (ko) | 이미지 센서의 제조 방법 | |
KR101016514B1 (ko) | 이미지센서 및 그 제조방법 | |
KR100904828B1 (ko) | 이미지센서 및 그 제조방법 | |
KR20100077589A (ko) | 이미지센서 및 그 제조방법 | |
KR20100077566A (ko) | 이미지센서 및 그 제조방법 | |
KR20100080170A (ko) | 이미지 센서 및 그 제조 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
A302 | Request for accelerated examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20120119 Year of fee payment: 4 |
|
LAPS | Lapse due to unpaid annual fee |