KR100833209B1 - 열팽창에 의한 미스매치를 해결할 수 있는 원주형 회전결합체 및 이를 포함하는 반도체 소자 - Google Patents

열팽창에 의한 미스매치를 해결할 수 있는 원주형 회전결합체 및 이를 포함하는 반도체 소자 Download PDF

Info

Publication number
KR100833209B1
KR100833209B1 KR1020060118553A KR20060118553A KR100833209B1 KR 100833209 B1 KR100833209 B1 KR 100833209B1 KR 1020060118553 A KR1020060118553 A KR 1020060118553A KR 20060118553 A KR20060118553 A KR 20060118553A KR 100833209 B1 KR100833209 B1 KR 100833209B1
Authority
KR
South Korea
Prior art keywords
thermal expansion
semiconductor device
columnar
mismatch
bearing joint
Prior art date
Application number
KR1020060118553A
Other languages
English (en)
Inventor
양세영
이왕주
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020060118553A priority Critical patent/KR100833209B1/ko
Priority to US11/942,483 priority patent/US7884487B2/en
Priority to JP2007306377A priority patent/JP2008172207A/ja
Application granted granted Critical
Publication of KR100833209B1 publication Critical patent/KR100833209B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/50Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor for integrated circuit devices, e.g. power bus, number of leads
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • H05K3/325Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by abutting or pinching, i.e. without alloying process; mechanical auxiliary parts therefor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49811Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L24/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • H05K3/34Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by soldering
    • H05K3/341Surface mounted components
    • H05K3/3431Leadless components
    • H05K3/3436Leadless components having an array of bottom contacts, e.g. pad grid array or ball grid array components
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/13117Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
    • H01L2224/13124Aluminium [Al] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/13138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/13147Copper [Cu] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/1354Coating
    • H01L2224/13599Material
    • H01L2224/136Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/13617Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
    • H01L2224/13624Aluminium [Al] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/1354Coating
    • H01L2224/13599Material
    • H01L2224/136Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/13638Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/13647Copper [Cu] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/17Structure, shape, material or disposition of the bump connectors after the connecting process of a plurality of bump connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/73Means for bonding being of different types provided for in two or more of groups H01L24/10, H01L24/18, H01L24/26, H01L24/34, H01L24/42, H01L24/50, H01L24/63, H01L24/71
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00011Not relevant to the scope of the group, the symbol of which is combined with the symbol of this group
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00013Fully indexed content
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01013Aluminum [Al]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01082Lead [Pb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/014Solder alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/35Mechanical effects
    • H01L2924/351Thermal stress
    • H01L2924/3511Warping
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0271Arrangements for reducing stress or warp in rigid printed circuit boards, e.g. caused by loads, vibrations or differences in thermal expansion
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10227Other objects, e.g. metallic pieces
    • H05K2201/10242Metallic cylinders
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10613Details of electrical connections of non-printed components, e.g. special leads
    • H05K2201/10621Components characterised by their electrical contacts
    • H05K2201/10719Land grid array [LGA]
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/12Using specific substances
    • H05K2203/127Lubricants, e.g. during drilling of holes
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02PCLIMATE CHANGE MITIGATION TECHNOLOGIES IN THE PRODUCTION OR PROCESSING OF GOODS
    • Y02P70/00Climate change mitigation technologies in the production process for final industrial or consumer products
    • Y02P70/50Manufacturing or production processes characterised by the final manufactured product

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Metallurgy (AREA)
  • Wire Bonding (AREA)
  • Connecting Device With Holders (AREA)

Abstract

열팽창에 의한 미스매치를 해결할 수 있는 원주형 회전 결합체 및 이를 포함하는 반도체 소자에 관해 개시한다. 이를 위해 본 발명은 일 측면에 솔더볼 형상의 베어링 조인트(bearing joint)가 장착될 수 볼 지지부가 있는 원주형 기둥(column joint)과, 상기 원주형 기둥의 일 측면에 장착되어 반도체 소자 내부의 인쇄회로기판이나 반도체 칩에 접착되는 솔더볼 형상의 베어링 조인트를 구비하는 것을 특징으로 하는 원주형 회전 결합체와, 상기 원주형 회전 결합체를 포함하는 반도체 소자를 제공한다.
회전 결합체, 솔더 접합 신뢰도(SJR), 솔더볼, 플립칩.

Description

열팽창에 의한 미스매치를 해결할 수 있는 원주형 회전 결합체 및 이를 포함하는 반도체 소자{CTE mismatch free column type rotation joint and semiconductor device including the same}
도 1은 솔더볼 혹은 범프를 이용한 반도체 소자의 단면도이다.
도 2는 상기 도 1에서 열팽창에 의한 미스매치에 의해 발생된 솔더볼 결함을 설명하기 위한 단면도이다.
도 3은 본 발명의 바람직한 실시예에 의한 열팽창에 의한 미스매치를 해결할 수 있는 원주형 회전 결합체를 이용한 반도체 소자의 단면도이다.
도 4는 도 3에서 원주형 회전 결합체를 확대한 사시도이다.
도 5는 상기 도 4에서 베어링 조인트가 회전할 수 있는 반경을 도시한 사시도이다.
도 6은 도 3의 변형예로서 인쇄회로기판 표면에 전도성 윤활 소재를 적용한 단면도이다.
도 7은 도 6의 전도성 윤활 소재가 인쇄회로기판 표면에 형성되는 모양을 보여주는 평면도이다.
도 8은 도 3의 실시예에서 휨 결함(warpage defect)이 발생한 단면도이다.
도 9은 상기 도 8에서 원주형 회전 결합체가 동작하는 것을 설명하는 단면도 이다.
도 10 및 도 11은 원주형 기둥과 베어링 조인트가 휘어질 수 있는 재질의 와이어로 연결된 것을 설명하기 위한 단면도이다.
도 12는 본 발명에 의한 원주형 회전 결합체를 다른 종류의 반도체 소자에 적용한 단면도이다.
본 발명은 반도체 소자의 연결에 사용되는 부품 및 이를 포함하는 반도체 소자에 관한 것으로, 더욱 상세하게는 열팽창에 의한 미스매치를 해결할 수 있는 원주형 회전 결합체 및 이를 포함하는 POP(Package On Package), 플립 칩(flip chip), 웨이퍼 레벨 패키지(WLP: Wafer Level Package) 및 메모리 모듈(memory module)과 같은 반도체 소자에 관한 것이다.
일반적으로 반도체 소자가 동작하는 환경은 상온에서 작동되는 것이 가장 적합하다. 그러나 우주선과 군사장비와 같이 혹독한 온도 환경에서 사용되는 반도체 소자는 급격한 온도 변화에 따라 반도체 소자 내부의 기능에 있어서 문제가 발생하지 않아야 한다.
한편, 반도체 패키지나 메모리 모듈과 같은 반도체 소자는 내부에서 사용되는 반도체 칩, 솔더볼(solder ball) 혹은 범프(bump) 및 인쇄회로기판 (PCB: Print Circuit Board))사이의 열팽창 계수(CTE: Coefficient of Thermal Expansion) 차이 에 의하여 문제가 발생할 수 있다. 이러한 문제 중에서 대표적인 것은, 급격한 온도 변화가 빈번히 발생할 경우에 반도체 소자 내부의 솔더 접합 신뢰도(SJR: Solder Joint Reliability)가 저하하는 것이다. 솔더 접합 신뢰도(SJR)과 같은 신뢰성 문제는, 신뢰도 검사 중에서 온도적응검사(Temperature cycling test)를 통해 쉽게 확인할 수 있다. 상기 온도적응검사는, 반도체 소자를 -55℃와 125℃의 혹독한 온도 환경에서 각각 5분 혹은 10분씩 방치하는 과정을 수십 혹은 수백회 반복하면서 온도변화에 따른 반도체 소자 내부의 상태 및 기능을 점검하는 검사이다.
도 1은 솔더볼 혹은 범프를 이용한 반도체 소자의 단면도이다.
도 1을 참조하면, 일반적으로 플립 칩이나 메모리 모듈과 같이 반도체 칩을 직접 인쇄회로기판에 직접적으로 부착시키는 반도체 소자(20)는, 범프를(10)을 이용하여 반도체 칩(40)과 인쇄회로기판(30)을 전기적으로 서로 접속한다. 여기서 상기 범프(10)는 솔더볼로 대체할 수 있다. 그러나 반도체 소자(20)를 구성하는 반도체 칩(40), 범프(10) 및 인쇄회로기판(30)은, 온도 변화에 대한 열팽창계수가 서로 다르다. 이 때문에 반도체 소자(20)에 급격한 온도변화가 빈번히 발생하면, 반도체 소자(20)에 있는 반도체 칩(40)에 도면의 화살표 방향으로 스트레스(stress)가 집중된다. 특히 이러한 스트레스는 반도체 소자(20)가 동작하는 환경의 온도 변화가 심하면 심할수록 더욱 악화된다.
도 2는 상기 도 1에서 열팽창에 의한 미스매치에 의해 발생된 솔더볼 결함을 설명하기 위한 단면도이다.
도 2를 참조하면, 반도체 칩(40)과 인쇄회로기판(30)을 서로 연결하는 범 프(10')는, 열팽창계수 차이에 의한 스트레스가 반복적으로 가해지면, 기계적 내구성이 떨어져 도면과 같이 수평방향으로 크랙(crack, 12, 14) 결함을 유발시킨다. 도면에서 참조부호 46은 반도체 칩(40)의 표면에 형성된 본드 패드(bond pad)를 가리키고, 33은 인쇄회로기판 표면에 형성된 솔더볼 패드(solder ball pad)를 각각 가리킨다.
따라서, 상술한 범프를 이용하는 반도체 소자(20)는, 솔더볼이나 범프(10') 내에 크랙(12, 14)과 같은 결함을 발생시켜 반도체 소자의 신뢰성을 저하시키며, 이러한 크랙 결함은 누설전류의 원인이 되기 때문에 이에 대한 개선이 필요한 실정이다.
본 발명이 이루고자 하는 기술적 과제는 상술한 문제점들을 해결할 수 있도록 새로운 개념으로 반도체 소자의 내부에 있는 부품을 서로 연결하면서 열팽창 계수 차이에 의한 미스매치를 해결할 수 있는 원주형 회전 결합체를 제공하는데 있다.
본 발명이 이루고자 하는 다른 기술적 과제는 상기 원주형 회전 결합체를 포함하는 반도체 소자를 제공하는데 있다.
상기 기술적 과제를 달성하기 위한 본 발명에 의한 열팽창에 의한 미스매치를 해결할 수 있는 원주형 회전 결합체는, 일 측면에 솔더볼 형상의 베어링 조인트(bearing joint)가 장착될 수 볼 지지부가 있는 원주형 기둥(column joint)과, 상기 원주형 기둥의 일 측면에 장착되어 반도체 소자 내부의 인쇄회로기판이나 반도체 칩에 접착되는 솔더볼 형상의 베어링 조인트를 구비하는 것을 특징으로 한다.
본 발명의 바람직한 실시예에 의하면, 상기 원주형 기둥은, 상기 일 측면과 반대 방향에 다른 볼 지지부가 마련되어 있고, 상기 다른 볼 지지부는 반도체 패키지 내부의 인쇄회로기판이나 반도체 칩에 접착되는 솔더볼 형상의 다른 베어링 조인트를 더 구비할 수 있다.
이때, 상기 베어링 조인트와 다른 베어링 조인트는, 상기 원주형 기둥 내에서 회전 가능한 구조인 것이 적합하다.
또한, 본 발명의 바람직한 실시예에 의하면, 상기 베어링 조인트는, 상기 원주형 기둥의 볼 지지부내에서 일정한 갭(gap)을 갖도록 장착되는 것이 적합하고, 상기 원주형 기둥의 볼 지지부는 상기 베어링 조인트와의 휘어질 수 있는 재질의 와이어를 통해 전기적으로 서로 연결된 것이 적합하다. 여기서 상기 휘어질 수 있는 재질의 와이어는 상기 원주형 기둥과 평행 혹은 수직방향에서 연결될 수 있다.
바람직하게는, 상기 원주형 기둥 및 상기 베어링 조인트는 전도성 재질인 것이 적합하다.
상기 다른 기술적 과제를 달성하기 위하여 본 발명은, 반도체 소자 내부의 제1 부품과, 상기 제1 부품과 전기적 연결을 필요로 하는 반도체 소자 내부의 제2 부품과, 상기 제1 부품 및 상기 제2 부품을 전기적으로 서로 연결하는 원주형 회전 결합체를 구비하는 특징으로 하는 열팽창에 의한 미스매치를 해결할 수 있는 반도체 소자를 제공한다.
본 발명의 바람직한 실시예에 의하면, 상기 제1 부품은 반도체 칩이고, 상기 제2 부품은 인쇄회로기판일 수 있다. 이때, 상기 원주형 회전 결합체가 접합하는 제2 부품은, 그 표면에 전도성 윤활 소재를 더 구비할 수 있다.
또한 본 발명의 바람직한 실시예에 의하면, 상기 제1 부품은 인쇄회로기판이고, 상기 제2 부품은 다른 인쇄회로기판일 수 있으며, 상기 원주형 회전 결합체가 접합하는 제1 및 제2 부품은, 그 표면에 각각 전도성 윤활 소재를 더 구비할 수 있다.
바람직하게는, 상기 반도체 소자는 패키지 온 패키지(POP), 플립 칩(flip chip) 패키지, 웨이퍼 레벨 패키지(WLP) 및 메모리 모듈 중에서 선택된 하나인 것이 적합하다.
본 발명에 따르면, 패키지 온 패키지(POP), 플립 칩(flip chip) 패키지, 웨이퍼 레벨 패키지(WLP) 및 메모리 모듈과 같은 반도체 소자에서 반도체 칩, 범프 및 인쇄회로기판 사이의 열팽창계수 차이에 의한 스트레스가 발생하더라도, 원주형 회전 결합체의 베어링 조인트의 회전에 의하여 이를 흡수할 수 있기 때문에 크랙과 같은 불량 발생을 억제할 수 있다.
이하, 첨부된 도면을 참조하여 본 발명의 바람직한 실시예를 상세히 설명하기로 한다. 그러나, 아래의 상세한 설명에서 개시되는 실시예는 본 발명을 한정하려는 의미가 아니라, 본 발명이 속한 기술분야에서 통상의 지식을 가진 자에게, 본 발명의 개시가 실시 가능한 형태로 완전해지도록 발명의 범주를 알려주기 위해 제공되는 것이다.
도 3은 본 발명의 바람직한 실시예에 의한 열팽창에 의한 미스매치를 해결할 수 있는 원주형 회전 결합체를 이용한 반도체 소자의 단면도이고, 도 4는 도 3에서 원주형 회전 결합체를 확대한 사시도이다.
도 3 및 도 4를 참조하면, 본 발명에 의한 반도체 소자(100)에 사용되는 원주형 회전 결합체(110)는, 기존에 사용되는 솔더볼 혹은 범프의 기능을 대체하는 연결수단으로서, 양 끝단의 베어링 조인트(114, 116)는 반도체 칩(200)이나, 인쇄회로기판(300)의 패드에 접합되고, 접합되지 않은 쪽은 베어링 조인트(114, 116)는 원주형 기둥(112) 내에서 회전하면서 움직일 수 있는 구조로 되어 있다. 이러한 구조의 원주형 회전 결합체(110)는, 플립 칩 패키지 혹은 메모리 모듈 혹은 웨이퍼 레벨 패키지 등에 적용될 수 있는 구조이다.
도 4를 참조하여 본 발명의 바람직한 실시예에 의한 열팽창에 의한 미스매치를 해결할 수 있는 원주형 회전 결합체(110)의 구조를 설명하면, 본 발명의 바람직한 실시예에 의한 원주형 회전 결합체(110)는, 일 측면에 솔더볼 형상의 베어링 조인트(bearing joint, 114)가 장착될 수 볼 지지부(도8의 118 참조)가 있는 원주형 기둥(column joint, 112)과, 상기 원주형 기둥(112)의 일 측면에 장착되어 반도체 패키지 내부의 인쇄회로기판(300)이나 반도체 칩(200)에 접착되는 솔더볼 형상의 베어링 조인트(114) 및 상기 일 측면과 반대 방향에 볼 지지부에 추가로 장착된 다른 베어링 조인트(116)로 이루어진다.
상기 원주형 회전 결합체(110)의 동작 원리는. 우리가 일상에서 흔히 볼 수 있는 볼펜의 끝단에서 볼이 자유롭게 회전하듯이 내부에 포함된 구 형상의 베어링 조인트(114, 116)가 회전할 수 있도록 설계되어 있다. 이로 인하여 반도체 칩(200), 원주형 회전 조인트(110) 및 인쇄회로기판(300)의 재질이 갖는 열팽창계수의 차이로 인하여 반복적인 스트레스가 발생하더라도 원주형 회전 결합체(110) 내부에 있는 베어링 조인트(114, 116)의 회전에 의하여 스트레스를 흡수하기 때문에 종래 기술과 같이 반도체 칩(200)과 인쇄회로기판(300)의 연결 부분에서 크랙(crack)이 발생되는 문제점을 원천적으로 해결할 수 있다.
상기 베어링 조인트(114, 116)의 회전시 표면 마찰이 발생하기 때문에, 상기 원주형 기둥(112) 및 베어링 조인트(114, 116)는 내마모성이 특성이 우수하고 충분한 강도를 지닌 전도성 재질을 사용하여 제작하는 것이 적합하다.
도 5는 상기 도 4에서 베어링 조인트가 회전할 수 있는 반경을 도시한 사시도이다.
도 5를 참조하면, 베어링 조인트(116)의 끝단은 반도체 칩이나 인쇄회로기판과 접착되어 고정되지만, 접착되지 않은 방향의 베어링 조인트(116)는 도면과 같이 θ의 각도로 회전할 수 있도록 되어 있다. 이러한 회전각도 θ는 10도 미만이면 충분히 열팽창 계수 차이에 의한 미스 매치 문제를 흡수할 수 있다. 또한 도면에 나타난 바와 같이 어느 방향으로든 회전이 가능하기 때문에, 반도체 소자 내부에 사용된 재질의 열팽창계수 차이에 의하여 스트레스가 어떠한 방향으로 발생하든지 이를 흡수하여 크랙과 같은 결함을 방지할 수 있는 구조이다.
도 6은 도 3의 변형예로서 인쇄회로기판 표면에 전도성 윤활 소재를 적용한 단면도이고, 도 7은 도 6의 전도성 윤활 소재가 인쇄회로기판 표면에 형성되는 모 양을 보여주는 평면도이다.
도 6 및 도 7을 참조하면, 상기 원주형 회전 결합체(110) 내부에서 회전하는 베어링 조인트는, 회전시 마찰을 발생시키므로, 도 6과 같이 반도체 칩(200)이나 인쇄회로기판(300)의 접착면에 전도성 윤활 소재(120)를 도포하면 더욱 효과적으로 마찰에 의한 마모를 줄일 수 있다. 이러한 전도성 윤활 소재(120)는 솔더 페이스트(solder paste) 혹은 솔더 크림(solder cream)과 같은 소재를 사용할 수 있으며, 도 7과 같이 인쇄회로기판(300) 내부에서 원주형 회전 결합체(110)가 접착되는 솔더볼 패드(302) 내부에만 형성하여 인접하는 단자끼리의 합선(short)을 방지하는 것이 적합하다.
도 8은 도 3의 실시예에서 휨 결함(warpage defect)이 발생한 단면도이고, 도 9은 상기 도 8에서 원주형 회전 결합체가 동작하는 것을 설명하는 단면도이다.
도 8 및 도 9를 참조하면, 반도체 소자(100) 내부에서 발생하는 열팽창계수 차이에 의한 변형은 X, Y축인 수평방향으로도 발생하지만, Z축과 같이 수직방향으로도 발생하기 때문에 도8에 도시된 반도체 소자(100)의 휨(warpage)과 같은 불량을 발생시킨다.
이때 본 발명에 의한 원주형 회전 결합체(110A, 110B)는 베어링 조인트(116)와 원주형 기둥(112)의 결합구조가 볼 지지부(118)의 모양에 의하여 갭(G)을 발생시킬 수 있는 구조이기 때문에 수직방향의 변형 역시 흡수할 수 있도록 되어있다. 따라서 반도체 칩(200)의 가장자리에 형성된 원주형 결합체(110B)는 베어링 조인트와 원주형 기둥 사이에 갭을 도면과 같이 발생시킴으로써 열팽창 계수차이에 의한 수직방향의 변형을 흡수하게 된다. 이를 위하여 상기 원주형 기둥(112)의 재질을 구리 혹은 알루미늄과 같은 재질을 사용할 수 있다. 상기 갭(G)의 범위는 원주형 회전 결합체(110)가 만들어지는 높이에 따라 그 범위를 조절하는 것이 적합하다.
도 10 및 도 11은 원주형 기둥과 베어링 조인트가 휘어질 수 있는 재질의 와이어로 연결된 것을 설명하기 위한 단면도이다.
도 10 및 도 11을 참조하면, 본 발명에 의한 원주형 회전 결합체(110)는 상기 원주형 기둥(112)과 베어링 조인트(114, 116)의 전기적 연결을 확실히 하기 위하여 볼 지지부(118)에 휘어질 수 있는 재질의 연성 와이어(soft type wire, 130, 132)를 사용할 수 있다. 도 10은 원주형 기둥(112)과 수직방향으로 연성 와이어(130)를 연결한 경우이고, 도 11은 원주형 기둥(112)과 평행하도록 연성 와이어(132)를 연결한 경우이다. 상기 연성 와이어(130, 132)의 재질은 구리, 주석의 합금을 사용할 수 있다.
도 12는 본 발명에 의한 원주형 회전 결합체를 다른 종류의 반도체 소자에 적용한 단면도이다.
도 12를 참조하면, 도 3에서는 원주형 회전 결합체(110)가 반도체 칩과 인쇄회로기판의 전기적 연결을 위하여 사용되었다. 그러나 이러한 원주형 회전 결합체(110)를 반도체 패키지(400)와 다른 반도체 패키지(500)를 서로 연결하는 기능으로 사용할 수도 있다. 도면에서는 패키지 온 패키지(POP, 101)에서 상부 반도체 패키지(400)의 인쇄회로기판(402)과 하부 반도체 패키지(500)의 인쇄회로기판(502)을 서로 연결하는 용도로 원주형 회전 결합체(110C)가 사용된 예를 보여준다.
본 발명은 상기한 실시예에 한정되지 않으며, 본 발명이 속한 기술적 사상 내에서 당 분야의 통상의 지식을 가진 자에 의해 많은 변형이 가능함이 명백하다.
따라서, 상술한 본 발명에 따르면, 패키지 온 패키지(POP), 플립 칩(flip chip) 패키지, 웨이퍼 레벨 패키지(WLP) 및 메모리 모듈과 같은 반도체 소자에서 반도체 칩, 범프 및 인쇄회로기판 사이의 열팽창계수 차이에 의한 스트레스가 발생하더라도, 원주형 회전 결합체의 베어링 조인트의 회전에 의하여 이를 흡수할 수 있기 때문에 크랙과 같은 불량의 발생을 억제할 수 있다.

Claims (20)

  1. 일 측면에 솔더볼 형상의 베어링 조인트(bearing joint)가 장착될 수 볼 지지부가 있는 원주형 기둥(column joint); 및
    상기 원주형 기둥의 일 측면에 장착되어 반도체 소자 내부의 인쇄회로기판이나 반도체 칩에 접착되는 솔더볼 형상의 베어링 조인트(bearing joint)를 구비하는 것을 특징으로 하는 열팽창에 의한 미스매치를 해결할 수 있는 원주형 회전 결합체.
  2. 제1항에 있어서,
    상기 원주형 기둥은,
    상기 일 측면과 반대 방향에 다른 볼 지지부가 마련되어 있고, 상기 다른 볼 지지부는 반도체 소자 내부의 인쇄회로기판이나 반도체 칩에 접착되는 솔더볼 형상의 다른 베어링 조인트를 더 구비하는 것을 특징으로 하는 열팽창에 의한 미스매치를 해결할 수 있는 원주형 회전 결합체.
  3. 제1항에 있어서,
    상기 베어링 조인트는,
    상기 원주형 기둥 내에서 회전 가능한 구조인 것을 특징으로 하는 열팽창에 의한 미스매치를 해결할 수 있는 원주형 회전 결합체.
  4. 제2항에 있어서,
    상기 다른 베어링 조인트는,
    상기 원주형 기둥 내에서 회전 가능한 구조인 것을 특징으로 하는 열팽창에 의한 미스매치를 해결할 수 있는 원주형 회전 결합체.
  5. 제1항에 있어서,
    상기 베어링 조인트는,
    상기 원주형 기둥의 볼 지지부내에서 일정한 갭(gap)을 갖도록 장착되는 것을 특징으로 하는 열팽창에 의한 미스매치를 해결할 수 있는 원주형 회전 결합체.
  6. 제1항에 있어서,
    상기 원주형 기둥의 볼 지지부는,
    상기 베어링 조인트와의 휘어질 수 있는 재질의 와이어를 통해 전기적으로 서로 연결된 것을 특징으로 하는 열팽창에 의한 미스매치를 해결할 수 있는 원주형 회전 결합체.
  7. 제6항에 있어서,
    상기 휘어질 수 있는 재질의 와이어는,
    상기 원주형 기둥과 평행 방향으로 연결된 것을 특징으로 하는 열팽창에 의 한 미스매치를 해결할 수 있는 원주형 회전 결합체.
  8. 제6항에 있어서,
    상기 휘어질 수 있는 재질의 와이어는,
    상기 원주형 기둥과 수직 방향으로 연결된 것을 특징으로 하는 열팽창에 의한 미스매치를 해결할 수 있는 원주형 회전 결합체.
  9. 제1항에 있어서,
    상기 원주형 기둥은,
    전도성 재질인 것을 특징으로 하는 열팽창에 의한 미스매치를 해결할 수 있는 원주형 회전 결합체.
  10. 제1항에 있어서,
    상기 베어링 조인트는,
    전도성 재질인 것을 특징으로 하는 열팽창에 의한 미스매치를 해결할 수 있는 원주형 회전 결합체.
  11. 반도체 소자 내부의 제1 부품;
    상기 제1 부품과 전기적 연결을 필요로 하는 반도체 소자 내부의 제2 부품; 및
    상기 제1 부품 및 상기 제2 부품을 전기적으로 서로 연결하는 원주형 회전 결합체를 구비하는 특징으로 하는 열팽창에 의한 미스매치를 해결할 수 있는 반도체 소자.
  12. 제11항에 있어서,
    상기 원주형 회전 결합체는,
    일 측면에 솔더볼 형상의 베어링 조인트(bearing joint)가 장착될 수 볼 지지부가 있는 원주형 기둥(column joint); 및
    상기 원주형 기둥의 일 측면에 장착되어 반도체 소자 내부의 인쇄회로기판이나 반도체 칩에 접착되는 솔더볼 형상의 베어링 조인트를 구비하는 것을 특징으로 하는 열팽창에 의한 미스매치를 해결할 수 있는 반도체 소자.
  13. 제12항에 있어서,
    상기 원주형 기둥은,
    상기 일 측면과 반대 방향에 다른 볼 지지부가 마련되어 있고, 상기 다른 볼 지지부는 반도체 패키지 내부의 인쇄회로기판이나 반도체 칩에 접착되는 솔더볼 형상의 다른 베어링 조인트를 더 구비하는 것을 특징으로 하는 열팽창에 의한 미스매치를 해결할 수 있는 반도체 소자.
  14. 제12항에 있어서,
    상기 베어링 조인트는,
    상기 원주형 기둥 내에서 회전 가능한 구조인 것을 특징으로 하는 열팽창에 의한 미스매치를 해결할 수 있는 반도체 소자.
  15. 제12항에 있어서,
    상기 베어링 조인트는,
    상기 원주형 기둥의 볼 지지부내에서 일정한 갭(gap)을 갖도록 장착되는 것을 특징으로 하는 열팽창에 의한 미스매치를 해결할 수 있는 반도체 소자.
  16. 제11항에 있어서,
    상기 제1 부품은 반도체 칩이고, 상기 제2 부품은 인쇄회로기판인 것을 특징으로 하는 열팽창에 의한 미스매치를 해결할 수 있는 반도체 소자.
  17. 제16항에 있어서,
    상기 원주형 회전 결합체가 접합하는 제2 부품은,
    그 표면에 전도성 윤활 소재를 더 구비하는 것을 특징으로 하는 열팽창에 의한 미스매치를 해결할 수 있는 반도체 소자.
  18. 제11항에 있어서,
    상기 제1 부품은 인쇄회로기판이고, 상기 제2 부품은 다른 인쇄회로기판인 것을 특징으로 하는 열팽창에 의한 미스매치를 해결할 수 있는 반도체 소자.
  19. 제18항에 있어서,
    상기 원주형 회전 결합체가 접합하는 제1 및 제2 부품은,
    그 표면에 전도성 윤활 소재를 더 구비하는 것을 특징으로 하는 열팽창에 의한 미스매치를 해결할 수 있는 반도체 소자.
  20. 제11항에 있어서,
    상기 반도체 소자는, 패키지 온 패키지(POP), 플립 칩(flip chip) 패키지, 웨이퍼 레벨 패키지(WLP) 및 메모리 모듈 중에서 선택된 하나인 것을 특징으로 열팽창에 의한 미스매치를 해결할 수 있는 반도체 소자.
KR1020060118553A 2006-11-28 2006-11-28 열팽창에 의한 미스매치를 해결할 수 있는 원주형 회전결합체 및 이를 포함하는 반도체 소자 KR100833209B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020060118553A KR100833209B1 (ko) 2006-11-28 2006-11-28 열팽창에 의한 미스매치를 해결할 수 있는 원주형 회전결합체 및 이를 포함하는 반도체 소자
US11/942,483 US7884487B2 (en) 2006-11-28 2007-11-19 Rotation joint and semiconductor device having the same
JP2007306377A JP2008172207A (ja) 2006-11-28 2007-11-27 円柱型回転結合体及びそれを備える半導体素子

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060118553A KR100833209B1 (ko) 2006-11-28 2006-11-28 열팽창에 의한 미스매치를 해결할 수 있는 원주형 회전결합체 및 이를 포함하는 반도체 소자

Publications (1)

Publication Number Publication Date
KR100833209B1 true KR100833209B1 (ko) 2008-05-28

Family

ID=39462832

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060118553A KR100833209B1 (ko) 2006-11-28 2006-11-28 열팽창에 의한 미스매치를 해결할 수 있는 원주형 회전결합체 및 이를 포함하는 반도체 소자

Country Status (3)

Country Link
US (1) US7884487B2 (ko)
JP (1) JP2008172207A (ko)
KR (1) KR100833209B1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9041180B2 (en) 2013-06-10 2015-05-26 Samsung Electronics Co., Ltd. Semiconductor package and method of manufacturing the semiconductor package
KR20220165533A (ko) 2021-06-08 2022-12-15 (주)에이지피 열충격 버퍼부를 포함하는 패키지 및 상기 패키지의 제조방법

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20110186899A1 (en) * 2010-02-03 2011-08-04 Polymer Vision Limited Semiconductor device with a variable integrated circuit chip bump pitch
CN102157481B (zh) * 2011-03-31 2012-07-04 无锡中微高科电子有限公司 用于集成电路封装的应力应变焊柱
US10076034B2 (en) 2016-10-26 2018-09-11 Nanya Technology Corporation Electronic structure

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10275828A (ja) 1997-03-31 1998-10-13 Hitachi Ltd 半導体装置の実装構造およびその検査方法
JP2001168224A (ja) 1999-12-08 2001-06-22 Sony Corp 半導体装置、電子回路装置および製造方法
US6358627B2 (en) 1999-04-03 2002-03-19 International Business Machines Corporation Rolling ball connector
KR20020046003A (ko) * 2000-12-12 2002-06-20 윤종용 열팽창에 의한 신뢰성 저하를 개선할 수 있는 반도체 모듈
KR20030024533A (ko) * 2001-09-18 2003-03-26 삼성전자주식회사 신뢰성이 높은 공동의 솔더 구조 및 그의 제조 방법
KR20050038499A (ko) * 2003-10-22 2005-04-27 삼성전자주식회사 댐이 형성된 반도체 장치 및 그 반도체 장치의 실장 구조

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4565314A (en) * 1983-09-09 1986-01-21 At&T Bell Laboratories Registration and assembly of integrated circuit packages
JPH11233561A (ja) 1998-02-12 1999-08-27 Oki Electric Ind Co Ltd 半導体チップ部品の実装構造
US6518675B2 (en) 2000-12-29 2003-02-11 Samsung Electronics Co., Ltd. Wafer level package and method for manufacturing the same
US7619312B2 (en) * 2005-10-03 2009-11-17 Sun Microsystems, Inc. Method and apparatus for precisely aligning integrated circuit chips

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10275828A (ja) 1997-03-31 1998-10-13 Hitachi Ltd 半導体装置の実装構造およびその検査方法
US6358627B2 (en) 1999-04-03 2002-03-19 International Business Machines Corporation Rolling ball connector
JP2001168224A (ja) 1999-12-08 2001-06-22 Sony Corp 半導体装置、電子回路装置および製造方法
KR20020046003A (ko) * 2000-12-12 2002-06-20 윤종용 열팽창에 의한 신뢰성 저하를 개선할 수 있는 반도체 모듈
KR20030024533A (ko) * 2001-09-18 2003-03-26 삼성전자주식회사 신뢰성이 높은 공동의 솔더 구조 및 그의 제조 방법
KR20050038499A (ko) * 2003-10-22 2005-04-27 삼성전자주식회사 댐이 형성된 반도체 장치 및 그 반도체 장치의 실장 구조

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9041180B2 (en) 2013-06-10 2015-05-26 Samsung Electronics Co., Ltd. Semiconductor package and method of manufacturing the semiconductor package
KR20220165533A (ko) 2021-06-08 2022-12-15 (주)에이지피 열충격 버퍼부를 포함하는 패키지 및 상기 패키지의 제조방법
KR102535250B1 (ko) 2021-06-08 2023-05-26 (주)에이지피 열충격 버퍼부를 포함하는 패키지 및 상기 패키지의 제조방법

Also Published As

Publication number Publication date
US20080122108A1 (en) 2008-05-29
US7884487B2 (en) 2011-02-08
JP2008172207A (ja) 2008-07-24

Similar Documents

Publication Publication Date Title
US6610591B1 (en) Methods of ball grid array
JP5851878B2 (ja) 半導体モジュールの製造方法
US9129914B2 (en) Electronic device, test board, and semiconductor device manufacturing method
JP4828164B2 (ja) インタポーザおよび半導体装置
US7462939B2 (en) Interposer for compliant interfacial coupling
KR100855114B1 (ko) 반도체 디바이스에서 볼 리미팅 메탈러지 박리와 균열 포텐셜을 감소시키는 언더필 재료
TWI635593B (zh) 基板結構
JP2006502587A (ja) マルチチップパッケージ用のコンポーネント、方法およびアセンブリ
JP2007123520A (ja) 積層型半導体モジュール
KR100833209B1 (ko) 열팽창에 의한 미스매치를 해결할 수 있는 원주형 회전결합체 및 이를 포함하는 반도체 소자
JP2005512335A (ja) ボールグリッドアレイパッケージ
KR20080017162A (ko) 솔더링 플럭스 및 언더 필 수지층을 구비하는 반도체 소자실장 구조체 및 반도체 소자 실장 방법
US7994428B2 (en) Electronic carrier board
US6757968B2 (en) Chip scale packaging on CTE matched printed wiring boards
KR100366409B1 (ko) 접착성 전도체 및 이를 사용한 칩실장구조
JPH11211755A (ja) 電子装置用試験装置
US20070063325A1 (en) Chip package structure and bumping process
JP2010118472A (ja) 電子装置の接続状態検査方法
US20130087371A1 (en) Electronic packaging connector and methods for its production
JP3070544B2 (ja) ボール・グリッド・アレイ型半導体装置
JP3895465B2 (ja) 基板の実装方法、基板の実装構造
JPH08191128A (ja) 電子装置
JP2015115567A (ja) 電子装置
JP2009231467A (ja) 基板ユニット,電子装置,及び基板ユニット製造方法
JP6511181B2 (ja) 半導体装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130430

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20140430

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee