KR100809698B1 - 솔더링 플럭스 및 언더 필 수지층을 구비하는 반도체 소자실장 구조체 및 반도체 소자 실장 방법 - Google Patents

솔더링 플럭스 및 언더 필 수지층을 구비하는 반도체 소자실장 구조체 및 반도체 소자 실장 방법 Download PDF

Info

Publication number
KR100809698B1
KR100809698B1 KR1020060078917A KR20060078917A KR100809698B1 KR 100809698 B1 KR100809698 B1 KR 100809698B1 KR 1020060078917 A KR1020060078917 A KR 1020060078917A KR 20060078917 A KR20060078917 A KR 20060078917A KR 100809698 B1 KR100809698 B1 KR 100809698B1
Authority
KR
South Korea
Prior art keywords
ball
soldering flux
pad
wiring board
solder
Prior art date
Application number
KR1020060078917A
Other languages
English (en)
Other versions
KR20080017162A (ko
Inventor
방효재
신화수
이성열
김용현
한성찬
김중현
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020060078917A priority Critical patent/KR100809698B1/ko
Priority to US11/842,858 priority patent/US20080042279A1/en
Publication of KR20080017162A publication Critical patent/KR20080017162A/ko
Application granted granted Critical
Publication of KR100809698B1 publication Critical patent/KR100809698B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
    • H01L21/4814Conductive parts
    • H01L21/4846Leads on or in insulating or insulated substrates, e.g. metallisation
    • H01L21/4853Connection or disconnection of other leads to or from a metallisation, e.g. pins, wires, bumps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/11Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L24/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/40Forming printed elements for providing electric connections to or between printed circuits
    • H05K3/4007Surface contacts, e.g. bumps
    • H05K3/4015Surface contacts, e.g. bumps using auxiliary conductive elements, e.g. pieces of metal foil, metallic spheres
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/03Manufacturing methods
    • H01L2224/038Post-treatment of the bonding area
    • H01L2224/03828Applying flux
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0556Disposition
    • H01L2224/05567Disposition the external layer being at least partially embedded in the surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05573Single external layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05601Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of less than 400°C
    • H01L2224/05609Indium [In] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05601Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of less than 400°C
    • H01L2224/05611Tin [Sn] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05601Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of less than 400°C
    • H01L2224/05613Bismuth [Bi] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05601Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of less than 400°C
    • H01L2224/05616Lead [Pb] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05617Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
    • H01L2224/05624Aluminium [Al] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05638Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/05639Silver [Ag] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05638Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/05644Gold [Au] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05638Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/05647Copper [Cu] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05638Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/05655Nickel [Ni] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05663Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than 1550°C
    • H01L2224/05669Platinum [Pt] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods
    • H01L2224/111Manufacture and pre-treatment of the bump connector preform
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods
    • H01L2224/113Manufacturing methods by local deposition of the material of the bump connector
    • H01L2224/1133Manufacturing methods by local deposition of the material of the bump connector in solid form
    • H01L2224/11334Manufacturing methods by local deposition of the material of the bump connector in solid form using preformed bumps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/1354Coating
    • H01L2224/13599Material
    • H01L2224/1369Material with a principal constituent of the material being a polymer, e.g. polyester, phenolic based polymer, epoxy
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/81009Pre-treatment of the bump connector or the bonding area
    • H01L2224/8101Cleaning the bump connector, e.g. oxide removal step, desmearing
    • H01L2224/81011Chemical cleaning, e.g. etching, flux
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/8119Arrangement of the bump connectors prior to mounting
    • H01L2224/81191Arrangement of the bump connectors prior to mounting wherein the bump connectors are disposed only on the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/8119Arrangement of the bump connectors prior to mounting
    • H01L2224/81193Arrangement of the bump connectors prior to mounting wherein the bump connectors are disposed on both the semiconductor or solid-state body and another item or body to be connected to the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/818Bonding techniques
    • H01L2224/81801Soldering or alloying
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/831Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector the layer connector being supplied to the parts to be connected in the bonding apparatus
    • H01L2224/83102Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector the layer connector being supplied to the parts to be connected in the bonding apparatus using surface energy, e.g. capillary forces
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/91Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L2224/80 - H01L2224/90
    • H01L2224/92Specific sequence of method steps
    • H01L2224/921Connecting a surface with connectors of different types
    • H01L2224/9212Sequential connecting processes
    • H01L2224/92122Sequential connecting processes the first connecting process involving a bump connector
    • H01L2224/92125Sequential connecting processes the first connecting process involving a bump connector the second connecting process involving a layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L24/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01013Aluminum [Al]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01047Silver [Ag]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01049Indium [In]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/0105Tin [Sn]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01075Rhenium [Re]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01082Lead [Pb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/014Solder alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/35Mechanical effects
    • H01L2924/351Thermal stress

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Electric Connection Of Electric Components To Printed Circuits (AREA)
  • Wire Bonding (AREA)

Abstract

반도체 소자 실장 구조체 및 반도체 소자 실장 방법을 제공한다. 상기 실장 구조체는 단자 패드를 구비하는 배선 기판을 갖는다. 상기 배선 기판 상부에 상기 단자 패드를 바라보는 면 상에 볼 패드를 구비하는 소자 기판이 위치한다. 상기 배선 기판과 상기 소자 기판 사이에 상기 단자 패드와 상기 볼 패드를 접속시키는 솔더 볼이 배치된다. 상기 솔더 볼을 상기 볼 패드에 접속시키는 에폭시 수지계의 제1 솔더링 플럭스(soldering flux)가 배치된다. 상기 배선 기판과 상기 소자 기판 사이에 상기 솔더 볼 및 상기 솔더링 플럭스를 매몰하는 언더 필 수지(under fill resin)층이 배치된다. 이러한 실장 구조체는 솔더 볼을 볼 패드 상에 접속시키는 솔더링 플럭스로 에폭시 수지계 플럭스를 사용함으로써, 온도변화에 따라 상기 소자 기판에 열적 변형이 발생하는 경우에도 상기 솔더 볼과 상기 볼 패드 사이의 솔더링 부위(solder joint)의 크랙을 방지할 수 있다.

Description

솔더링 플럭스 및 언더 필 수지층을 구비하는 반도체 소자 실장 구조체 및 반도체 소자 실장 방법{Mounting structure of semiconductor device having soldering flux and under fill resin layer and method of mounting method of semiconductor device}
도 1a, 도 1b, 도 1c 및 도 1d는 본 발명의 일 실시예 따른 반도체 소자 실장 방법을 나타낸 단면도들이다.
(도면의 주요 부분에 대한 부호의 설명)
10 : 소자 기판 11 : 볼 패드
13, 23 : 솔더링 플럭스 15 : 솔더 볼
20 : 배선 기판 21 : 단자 패드
35 : 언더 필 수지층
본 발명은 반도체 소자 실장 구조체 및 반도체 소자 실장 방법에 관한 것으로, 보다 상세하게는 솔더링 플럭스 및 언더 필 수지층을 구비하는 반도체 소자 실장 구조체 및 반도체 소자 실장 방법에 관한 것이다.
반도체 제품에 대한 소형화가 가속화됨에 따라, 반도체 칩 자체의 고집적화와 더불어, 반도체 패키지의 경박단소화가 요구되고 있다. 이를 위해, 패키지의 실장 수단으로서 솔더볼을 사용하는 볼 그리드 어레이(Ball Grid Array; 이하, BGA라 한다) 패키지와 솔더볼을 사용하여 반도체 칩을 배선 기판 상에 실장하는 플립 칩 패키지(flip chip package)의 개발이 진행되고 있다.
그러나, 이러한 BGA 패키지 또는 플립 칩 패키지의 경우, 솔더볼의 솔더링 부위(solder joint)에 크랙(crack)이 발생하기 쉽다. 플립 칩 패키지를 예로 들어 설명하면, 온도 변화가 발생할 경우 반도체 칩과 배선 기판 사이의 열팽창계수(Coefficient of Thermal Expansion; CTE)가 서로 달라, 상기 반도체 칩과 상기 배선 기판 사이에 위치한 솔더볼에 열응력(temperature stress)이 가해지게 되고, 상기 열응력으로 인해 상기 솔더볼의 솔더링 부위에 크랙이 발생하게 되는 것이다. 이러한 솔더링 부위의 크랙은 패키지의 신뢰성을 저하시키는 결과를 초래하게 된다.
본 발명이 이루고자 하는 기술적 과제는 솔더볼을 사용한 패키지에 있어서 열응력으로 인한 솔더링 부위의 크랙을 방지할 수 있는 반도체 소자 실장 구조체 및 반도체 소자 실장 방법을 제공함에 있다.
상기 기술적 과제를 이루기 위하여 본 발명의 일 측면은 반도체 소자 실장 구조체를 제공한다. 상기 실장 구조체는 단자 패드를 구비하는 배선 기판을 갖는 다. 상기 배선 기판 상부에 상기 단자 패드를 바라보는 면 상에 볼 패드를 구비하는 소자 기판이 위치한다. 상기 배선 기판과 상기 소자 기판 사이에 상기 단자 패드와 상기 볼 패드에 접속하는 솔더 볼이 배치된다. 상기 솔더 볼을 상기 볼 패드에 접속시키는 에폭시 수지계의 제1 솔더링 플럭스(soldering flux)가 배치된다. 상기 배선 기판과 상기 소자 기판 사이에 상기 솔더 볼 및 상기 솔더링 플럭스를 매몰하는 언더 필 수지(under fill resin)층이 배치된다. 이러한 실장 구조체는 솔더 볼을 볼 패드 상에 접속시키는 솔더링 플럭스로 에폭시 수지계 플럭스를 사용함으로써, 온도변화에 따라 상기 소자 기판에 열적 변형이 발생하는 경우에도 상기 솔더 볼과 상기 볼 패드 사이의 솔더링 부위(solder joint)의 크랙을 방지할 수 있다.
상기 기술적 과제를 이루기 위하여 본 발명의 일 측면은 다른 반도체 소자 실장 구조체를 제공한다. 상기 실장 구조체는 단자 패드를 갖는 배선 기판을 구비한다. 상기 배선 기판 상부에 상기 단자 패드를 바라보는 면 상에 볼 패드를 구비하는 소자 기판이 위치한다. 상기 배선 기판과 상기 소자 기판 사이에 상기 단자 패드와 상기 볼 패드에 접속하는 솔더 볼이 배치된다. 상기 솔더 볼을 상기 볼 패드에 접속시키는 제1 솔더링 플럭스가 배치된다. 상기 배선 기판과 상기 소자 기판 사이에 상기 솔더 볼 및 상기 솔더링 플럭스를 매몰하고, 상기 솔더링 플럭스에 비해 탄성계수가 작은 언더 필 수지층이 배치된다. 이러한 실장 구조체는 언더 필 수지층이 솔더링 플럭스에 비해 작은 탄성계수를 가짐으로써, 온도 변화에 기인하여 소자 기판 및/또는 배선 기판의 변형이 발생할 때, 상기 언더 필 수지층이 상기 변형을 흡수할 수 있다. 따라서, 상기 언더 필 수지층이 상기 소자 기판 및/또는 상기 배선 기판과의 접합면으로부터 박리되지 않을 수 있어, 볼 패드, 단자 패드 및 솔더볼을 외부의 수분 등으로부터 보호할 수 있다. 이와 더불어, 상기 솔더링 플럭스는 상기 언더 필 수지층에 비해 탄성계수가 커서, 온도 변화에 기인하여 상기 소자 기판의 변형이 발생할 때에도 상기 솔더 볼과 상기 볼 패드 사이의 솔더링 부위의 크랙을 방지할 수 있다.
상기 기술적 과제를 이루기 위하여 본 발명의 다른 일 측면은 반도체 소자 실장 방법을 제공한다. 먼저, 볼 패드를 구비하는 소자 기판을 제공한다. 상기 볼 패드 상에 에폭시 수지계의 제1 솔더링 플럭스를 사용하여 솔더 볼을 접속시킨다. 단자 패드를 구비하는 배선 기판 상에 소자 기판을 배치하되, 상기 솔더 볼이 상기 단자 패드에 접속하도록 한다. 상기 배선 기판과 상기 소자 기판 사이에 상기 솔더 볼 및 상기 솔더링 플럭스를 매몰하는 언더 필 수지층을 형성한다.
상기 기술적 과제를 이루기 위하여 본 발명의 다른 일 측면은 다른 반도체 소자 실장 방법을 제공한다. 먼저, 볼 패드를 구비하는 소자 기판을 제공한다. 상기 볼 패드 상에 제1 솔더링 플럭스를 사용하여 솔더 볼을 접속시킨다. 단자 패드를 구비하는 배선 기판 상에 소자 기판을 배치하되, 상기 솔더 볼이 상기 단자 패드에 접속하도록 한다. 상기 배선 기판과 상기 소자 기판 사이에 상기 솔더 볼 및 상기 솔더링 플럭스를 매몰하는 언더 필 수지층을 형성한다. 이 때, 상기 언더 필 수지는 상기 솔더링 플럭스에 비해 탄성계수가 작다.
이하, 본 발명을 보다 구체적으로 설명하기 위하여 본 발명에 따른 바람직한 실시예들을 첨부된 도면을 참조하여 보다 상세하게 설명한다. 도면들에 있어서, 층이 다른 층 또는 기판 "상"에 있다고 언급되어지는 경우에 그것은 다른 층 또는 기판 상에 직접 형성될 수 있거나 또는 그들 사이에 제 3의 층이 개재될 수도 있다. 명세서 전체에 걸쳐서 동일한 참조번호들은 실질적으로 동일한 구성요소를 나타낸다.
도 1a, 도 1b, 도 1c 및 도 1d는 본 발명의 일 실시예에 따른 반도체 소자의 실장 방법을 나타낸 단면도들이다.
도 1a를 참조하면, 볼 패드(11)를 구비하는 소자 기판(10)을 제공한다. 상기 소자 기판(10)은 후술하는 배선 기판(20) 상에 실장하고자 하는 전기부품으로서, 반도체 칩 또는 반도체 칩이 실장된 회로 기판일 수 있다. 상기 볼 패드(11)는 도전성 물질로 이루어지며, 예를 들어, 금, 은, 구리, 니켈, 알루미늄, 주석, 납, 백금, 비스무스, 인듐 등의 금속으로 이루어질 수 있다. 상기 볼 패드(11) 상에 상기 볼 패드(11)를 노출시키는 개구부를 구비하는 제1 솔더 레지스트층(12)을 형성할 수 있다.
상기 볼 패드(11) 상에 제1 솔더링 플럭스(slodering flux; 13)를 도팅(dotting)한다. 일반적으로 솔더링 플럭스는 솔더링 대상 금속 표면의 산화막을 제거하고, 솔더링 작업 중 금속의 재산화를 방지하며, 용융된 솔더의 표면장력을 저하시켜 솔더의 퍼짐성 및 젖음성을 향상시키는 역할을 한다. 이러한 솔더링 플럭스로는 수지를 함유하는 수지계 플럭스 구체적으로, 로진계 플럭스(rosin base flux)가 사용되는 것이 일반적이다. 그러나, 본 실시예에서의 상기 솔더링 플럭 스(13)는 에폭시 수지계 플럭스(epoxy base flux)이다. 상기 에폭시 수지계 플럭스는 일반적인 솔더링 플럭스인 로진계 플럭스에 비해 탄성계수(modulus of elasticity)가 크다. 구체적으로, 에폭시 수지계 플럭스의 상온에서의 탄성계수는 6GPa 내지 10GPa의 범위를 갖는다. 바람직하게는 7GPa 이상의 범위를 갖는다. 이에 더하여, 상기 에폭시 수지계 플럭스는 필러(filler)를 더 함유할 수 있다. 이로써, 상기 솔더링 플럭스(13)의 탄성계수를 더 향상시킬 수 있다. 상기 필러는 실리카, 실리콘 카바이드 또는 알루미나일 수 있다.
도 1b를 참조하면, 상기 제1 솔더링 플럭스(13)가 도팅된 상기 볼 패드(11) 상에 솔더 볼(solder ball; 15)을 접속시킨다. 구체적으로, 상기 제1 솔더링 플럭스(13)가 도팅된 상기 볼 패드(11) 상에 상기 솔더 볼(15)을 부착시키고, 열처리하여 상기 솔더 볼(15)을 상기 볼 패드(11) 상에 고정시킨다. 그 결과, 상기 제1 솔더링 플럭스(13)는 상기 솔더 볼(15)의 상기 소자 기판(10)에 인접하는 부분을 둘러싸도록 형성된다. 다시 말해서, 상기 제1 솔더링 플럭스(13)는 상기 솔더 볼(15)의 표면 전체에 걸쳐 형성되는 것이 아니고, 상기 솔더 볼(15)이 상기 소자 기판(10) 즉, 상기 볼 패드(11)에 인접한 부분에만 제한적으로 형성된다.
다른 실시예에서, 디핑법(dipping method) 등을 사용하여 상기 제1 솔더링 플럭스(13)를 상기 솔더 볼(15)에 도팅한 후, 상기 제1 솔더링 플럭스(13)가 도팅된 솔더 볼(solder ball; 15)을 상기 볼 패드(11) 상에 접속시킬 수 있다. 이 경우에도 상기 제1 솔더링 플럭스(13)는 상기 솔더 볼(15)이 상기 소자 기판(10)에 인접한 부분에만 제한적으로 형성될 수 있다.
상기 제1 솔더링 플럭스(13)의 비교적 큰 탄성계수는 온도변화에 따라 상기 소자 기판(10)에 열적 변형이 발생하는 경우에도 상기 솔더 볼(15)을 상기 소자 기판(10)에 신뢰성 있게 고정시킬 수 있어 상기 솔더 볼(15)과 상기 소자 기판(10) 즉, 볼 패드(11) 사이의 솔더링 부위(solder joint)의 크랙을 방지할 수 있다. 이에 더하여, 상기 솔더링 플럭스(13)의 유리전이온도는 본 실시예에 따라 제조되는 실장 구조체에 대한 열충격 시험의 최고 온도보다 높은 것이 바람직하다. 예를 들어, 열충격 시험이 0℃ ~ 125℃에서 수행될 때, 상기 솔더링 플럭스(13)의 유리전이온도는 125℃보다 높은 것이 바람직하다. 이로써, 상기 열충격 시험 중에도 상기 솔더링 플럭스는 큰 탄성계수를 가질 수 있어, 상기 솔더 볼(15)과 상기 볼 패드(11) 사이의 솔더링 부위(solder joint)의 크랙을 방지할 수 있다.
도 1c를 참조하면, 단자 패드(21)를 구비하는 배선 기판(20)을 제공한다. 상기 단자 패드(21) 상에 상기 단자 패드(21)를 노출시키는 개구부를 구비하는 제2 솔더 레지스트층(22)이 형성될 수 있다. 상기 배선 기판(10)은 전기 회로가 형성된 회로 기판이다. 구체적으로, 상기 배선 기판(10)은 인쇄회로기판(PCB) 또는 연성인쇄회로필름(FPC)일 수 있다. 상기 단자 패드(21)는 상기 배선 기판(20) 상에 형성된 전기 회로로 전기 신호를 입력 또는 상기 전기 회로로부터 전기 신호를 출력하기 위한 단자로서, 도전성 물질로 이루어지며, 예를 들어, 금, 은, 구리, 니켈, 알루미늄, 주석, 납, 백금, 비스무스, 인듐 등의 금속으로 이루어질 수 있다.
그 후, 상기 단자 패드(21) 상에 제2 솔더링 플럭스(23)를 도팅한다. 상기 제2 솔더링 플럭스(23) 또한 상기 제1 솔더링 플럭스(13)과 마찬가지로 탄성계수가 비교적 큰 에폭시 수지계 플럭스일 수 있다. 이에 더하여, 상기 에폭시 수지계 플럭스는 필러를 더 함유할 수 있다.
도 1d를 참조하면, 상기 배선 기판(20) 상에 상기 솔더 볼(15)이 형성된 소자 기판(10)을 배치하되, 상기 솔더 볼(15)이 상기 단자 패드(21)를 바라보도록 배치한다. 그 후, 상기 솔더 볼(15)을 상기 단자 패드(21)에 접속시킨다. 그 결과, 상기 제2 솔더링 플럭스(23)는 상기 제1 솔더링 플럭스(13)과 마찬가지로 상기 솔더 볼(15)이 상기 배선 기판(20)에 인접한 부분에만 제한적으로 형성될 수 있다.
상기 제2 솔더링 플럭스(23)의 비교적 큰 탄성계수는 온도변화에 따라 상기 배선 기판(20)에 열적 변형이 발생하는 경우에도 상기 솔더 볼(15)을 상기 배선 기판(20)에 신뢰성 있게 고정시킬 수 있어 상기 솔더 볼(15)과 상기 배선 기판(20) 즉, 단자 패드(21) 사이의 솔더링 부위(solder joint)의 크랙을 방지할 수 있다.
이어서, 상기 배선 기판(20)과 상기 소자 기판(10) 사이에 상기 솔더 볼(15) 및 상기 솔더링 플럭스들(13, 23)를 매몰하는 언더 필 수지층(under fill resin layr; 35)를 형성한다. 그 결과, 반도체 소자 실장 구조제가 완성된다. 상기 언더 필 수지층(35)는 상기 소자 기판(10)과 상기 배선 기판(20)을 견고하게 접착함과 동시에 상기 소자 기판(10) 및 상기 배선 기판(20)의 패드들(11, 21)과 솔더볼(15)이 외부의 수분에 의해 부식하는 것을 방지할 수 있다.
일 실시예에 있어서, 상기 언더 필 수지(35)는 상기 솔더링 플럭스들(13, 23)에 비해 탄성계수(modulus of elasticity)가 작은 것이 바람직하다. 이 경우, 온도 변화에 기인하여 상기 소자 기판(10) 및/또는 상기 배선 기판(20)의 변형이 발생할 때, 상기 언더 필 수지층(35)은 상기 변형을 흡수할 수 있다. 따라서, 상기 언더 필 수지층(35)이 상기 소자 기판(10) 및/또는 상기 배선 기판(20)과의 접합면으로부터 박리되지 않을 수 있어, 상기 패드들(11, 21) 및 상기 솔더볼(15)을 외부의 수분 등으로부터 보호할 수 있다. 또한, 상기 솔더링 플럭스들(13, 23)은 상기 언더 필 수지층(35)에 비해 탄성계수가 커서, 온도 변화에 기인하여 상기 소자 기판(10) 및/또는 상기 배선 기판(20)의 변형이 발생할 때에도 상기 솔더 볼과 상기 볼 패드(11) 및/또는 상기 단자 패드(21) 사이의 솔더링 부위(solder joint)의 크랙을 방지할 수 있다. 이 경우, 상기 솔더링 플럭스들(13, 23)은 탄성계수가 비교적 큰 에폭시계 플럭스인 것이 바람직하나, 상기 에폭시계 플럭스에 한정되는 것은 아니다.
상기 언더 필 수지(35)의 상온에서의 탄성계수는 1GPa 내지 5GPa의 범위를 갖는 것이 바람직하다. 더 바람직하게는 상기 언더 필 수지(35)의 상온에서의 탄성계수는 4GPa 이하이다. 또한, 상기 언더 필 수지(35)의 유리전이온도(Tg)는 본 실시예에 따라 제조된 실장 구조체에 대한 열충격 시험의 온도 범위의 최고 온도보다 낮은 것이 바람직하다. 예를 들어, 열충격 시험이 0℃ ~ 125℃에서 수행될 때, 상기 언더 필 수지(35)의 유리전이온도는 125℃보다 낮은 것이 바람직하다. 따라서, 열충격 시험의 온도 범위 내에서 상기 언더 필 수지층(35)은 충분한 탄성을 나타내어 상기 소자 기판(10) 및/또는 상기 배선 기판(20)의 변형을 흡수할 수 있다.
이러한 언더 필 수지(35)는 폴리이미드 수지(polyimide resin), 폴리우레탄 수지(polyurethane resin) 또는 실리콘 수지(silicone resin)를 함유할 수 있다.
상기 언더 필 수지층(35)은 상기 솔더 볼(15)을 사용하여 상기 소자기판(10)과 상기 배선기판(20)을 연결한 후, 캐필러리(capillary)를 사용하여 상기 소자기판(10)과 상기 배선기판(20) 사이에 언더 필 수지를 충진함으로써 형성할 수 있다. 그러나, 상기 언더 필 수지층(35)의 형성방법은 이에 한정되지 않고, 상기 솔더 볼(15)이 접속된 상기 소자 기판(10) 상에 언더 필 수지층(35)을 형성하고 상기 언더필 수지층(35)이 형성된 소자 기판(10)을 상기 배선 기판(20) 상에 위치시킨 후, 상기 솔더 볼(15)을 상기 배선 기판(20) 상에 접속시킬 수도 있다.
한편, 이러한 반도체 소자 실장 구조체는 상기 소자 기판(10) 및 상기 배선 기판(20)의 종류에 따라 그 명칭이 달라진다. 구체적으로, 상기 소자 기판(10)이 반도체 칩인 경우, 상기 반도체 소자 실장 구조체는 플립칩 패키지로 명명될 수 있으며, 상기 소자 기판(10)이 다른 반도체 칩이 실장된 회로기판인 경우 상기 반도체 소자 실장 구조체는 BGA 패키지로 명명될 수 있다. 이외에도, 상기 소자 기판(10)이 반도체 칩이 실장된 회로기판이고, 상기 배선 기판(20)이 또 다른 반도체 칩이 실장된 회로기판인 경우, 상기 반도체 소자 실장 구조체는 패키지온패키지(package on package; POP)로 명명될 수 있을 것이다.
상술한 바와 같이 본 발명에 따르면, 첫째, 솔더 볼을 볼 패드 상에 접속시키는 솔더링 플럭스로 에폭시 수지계 플럭스를 사용함으로써, 온도변화에 따라 상기 소자 기판에 열적 변형이 발생하는 경우에도 상기 솔더 볼과 상기 볼 패드 사이의 솔더링 부위의 크랙을 방지할 수 있다. 이에 더하여, 상기 솔더 볼을 단자 패 드 상에 접속시키는 솔더링 플럭스로 에폭시 수지계 플럭스를 사용함으로써, 온도변화에 따라 배선 기판에 열적 변형이 발생하는 경우에도 상기 솔더 볼과 상기 단자 패드 사이의 솔더링 부위의 크랙을 방지할 수 있다.
둘째, 언더 필 수지층이 솔더링 플럭스에 비해 작은 탄성계수를 가짐으로써, 온도 변화에 기인하여 소자 기판 및/또는 배선 기판의 변형이 발생할 때, 상기 언더 필 수지층이 상기 변형을 흡수할 수 있다. 따라서, 상기 언더 필 수지층이 상기 소자 기판 및/또는 상기 배선 기판과의 접합면으로부터 박리되지 않을 수 있어, 볼 패드, 단자 패드 및 솔더볼을 외부의 수분 등으로부터 보호할 수 있다.
상기에서는 본 발명의 바람직한 실시예를 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.

Claims (18)

  1. 단자 패드를 구비하는 배선 기판;
    상기 배선 기판 상부에 위치하고, 상기 단자 패드를 바라보는 면 상에 볼 패드를 구비하는 소자 기판;
    상기 배선 기판과 상기 소자 기판 사이에서 상기 단자 패드와 상기 볼 패드에 접속하는 솔더 볼;
    상기 솔더 볼을 상기 볼 패드에 접속시키는 에폭시 수지계의 제1 솔더링 플럭스(soldering flux);
    상기 솔더 볼을 상기 단자 패드에 접속시키는 에폭시 수지계의 제2 솔더링 플럭스; 및
    상기 배선 기판과 상기 소자 기판 사이에서 상기 솔더 볼 및 상기 솔더링 플럭스들을 매몰하는 언더 필 수지(under fill resin)층을 포함하는 것을 특징으로 하는 반도체 소자 실장 구조체.
  2. 삭제
  3. 제 1 항에 있어서,
    상기 에폭시 수지계의 솔더링 플럭스는 필러(filler)를 더 함유하는 것을 특징으로 하는 반도체 소자 실장 구조체.
  4. 제 1 항에 있어서,
    상기 솔더링 플럭스의 유리전이온도는 상기 실장 구조체에 대한 열충격 시험의 온도 범위의 최고 온도보다 높은 것을 특징으로 하는 반도체 소자 실장 구조체.
  5. 제 1 항에 있어서,
    상기 언더 필 수지의 탄성계수(modulus of elasticity)는 상기 솔더링 플럭스의 탄성계수에 비해 작은 것을 특징으로 하는 반도체 소자 실장 구조체.
  6. 제 5 항에 있어서,
    상기 언더 필 수지의 유리전이온도는 상기 실장 구조체에 대한 열충격 시험의 온도 범위의 최고 온도보다 낮은 것을 특징으로 하는 반도체 소자 실장 구조체.
  7. 제 1 항에 있어서,
    상기 소자 기판은 반도체 칩 또는 반도체 칩이 실장된 회로기판인 것을 특징으로 하는 반도체 소자 실장 구조체.
  8. 단자 패드를 구비하는 배선 기판;
    상기 배선 기판 상부에 위치하고, 상기 단자 패드를 바라보는 면 상에 볼 패드를 구비하는 소자 기판;
    상기 배선 기판과 상기 소자 기판 사이에서 상기 단자 패드와 상기 볼 패드에 접속하는 솔더 볼;
    상기 솔더 볼을 상기 볼 패드에 접속시키는 제1 솔더링 플럭스; 및
    상기 배선 기판과 상기 소자 기판 사이에서 상기 솔더 볼 및 상기 솔더링 플럭스를 매몰하고, 상기 솔더링 플럭스에 비해 탄성계수가 작은 언더 필 수지층을 포함하는 것을 특징으로 하는 반도체 소자 실장 구조체.
  9. 제 8 항에 있어서,
    상기 솔더 볼을 상기 단자 패드에 접속시키는 제2 솔더링 플럭스를 더 포함하는 것을 특징으로 하는 반도체 소자 실장 구조체.
  10. 볼 패드를 구비하는 소자 기판을 제공하고,
    상기 볼 패드 상에 에폭시 수지계의 제1 솔더링 플럭스를 사용하여 솔더 볼을 접속시키고,
    단자 패드를 구비하는 배선 기판 상에 상기 소자 기판을 배치하되, 에폭시 수지계의 제2 솔더링 플럭스를 사용하여 상기 솔더 볼을 상기 단자 패드에 접속되도록 하고,
    상기 배선 기판과 상기 소자 기판 사이에 상기 솔더 볼 및 상기 솔더링 플럭스들을 매몰하는 언더 필 수지층을 형성하는 것을 포함하는 것을 특징으로 하는 반도체 소자 실장 방법.
  11. 삭제
  12. 제 10 항에 있어서,
    상기 에폭시 수지계의 솔더링 플럭스는 필러(filler)를 더 함유하는 것을 특징으로 하는 반도체 소자 실장 방법.
  13. 제 10 항에 있어서,
    상기 솔더링 플럭스의 유리전이온도는 상기 실장 구조체에 대한 열충격 시험의 온도 범위의 최고 온도보다 높은 것을 특징으로 하는 반도체 소자 실장 방법.
  14. 제 10 항에 있어서,
    상기 언더 필 수지의 탄성계수는 상기 솔더링 플럭스의 탄성계수에 비해 작은 것을 특징으로 하는 반도체 소자 실장 방법.
  15. 제 14 항에 있어서,
    상기 언더 필 수지의 유리전이온도는 상기 실장 구조체에 대한 열충격 시험의 온도 범위의 최고 온도보다 낮은 것을 특징으로 하는 반도체 소자 실장 방법.
  16. 제 10 항에 있어서,
    상기 소자 기판은 반도체 칩 또는 반도체 칩이 실장된 회로기판인 것을 특징으로 하는 반도체 소자 실장 방법.
  17. 볼 패드를 구비하는 소자 기판을 제공하고,
    상기 볼 패드 상에 제1 솔더링 플럭스를 사용하여 솔더 볼을 접속시키고,
    단자 패드를 구비하는 배선 기판 상에 상기 소자 기판을 배치하되, 상기 솔더 볼이 상기 단자 패드에 접속하도록 하고,
    상기 배선 기판과 상기 소자 기판 사이에 상기 솔더 볼 및 상기 솔더링 플럭스를 매몰하는 언더 필 수지층을 형성하되, 상기 언더 필 수지는 상기 솔더링 플럭스에 비해 탄성계수가 작은 것을 특징으로 하는 반도체 소자 실장 방법.
  18. 제 17 항에 있어서,
    상기 솔더 볼을 상기 단자 패드에 접속시키는 것은 제2 솔더링 플럭스를 사용하여 수행하는 것을 특징으로 하는 반도체 소자 실장 방법.
KR1020060078917A 2006-08-21 2006-08-21 솔더링 플럭스 및 언더 필 수지층을 구비하는 반도체 소자실장 구조체 및 반도체 소자 실장 방법 KR100809698B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020060078917A KR100809698B1 (ko) 2006-08-21 2006-08-21 솔더링 플럭스 및 언더 필 수지층을 구비하는 반도체 소자실장 구조체 및 반도체 소자 실장 방법
US11/842,858 US20080042279A1 (en) 2006-08-21 2007-08-21 Mounting structure of semiconductor device having flux and under fill resin layer and method of mounting semiconductor device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060078917A KR100809698B1 (ko) 2006-08-21 2006-08-21 솔더링 플럭스 및 언더 필 수지층을 구비하는 반도체 소자실장 구조체 및 반도체 소자 실장 방법

Publications (2)

Publication Number Publication Date
KR20080017162A KR20080017162A (ko) 2008-02-26
KR100809698B1 true KR100809698B1 (ko) 2008-03-06

Family

ID=39100619

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060078917A KR100809698B1 (ko) 2006-08-21 2006-08-21 솔더링 플럭스 및 언더 필 수지층을 구비하는 반도체 소자실장 구조체 및 반도체 소자 실장 방법

Country Status (2)

Country Link
US (1) US20080042279A1 (ko)
KR (1) KR100809698B1 (ko)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7749806B2 (en) * 2005-09-22 2010-07-06 Chipmos Technologies Inc. Fabricating process of a chip package structure
KR100905719B1 (ko) * 2007-06-20 2009-07-01 삼성전자주식회사 열응력 흡수 부재를 구비한 반도체 패키지
US20120002386A1 (en) * 2010-07-01 2012-01-05 Nokia Corporation Method and Apparatus for Improving the Reliability of Solder Joints
US8927391B2 (en) 2011-05-27 2015-01-06 Taiwan Semiconductor Manufacturing Company, Ltd. Package-on-package process for applying molding compound
KR101939240B1 (ko) * 2011-11-25 2019-01-17 삼성전자 주식회사 반도체 패키지
JP2017183571A (ja) * 2016-03-31 2017-10-05 ルネサスエレクトロニクス株式会社 半導体装置の製造方法
US20190006531A1 (en) * 2017-06-30 2019-01-03 Semiconductor Components Industries, Llc CISCSP Package and Related Methods
US11121089B2 (en) * 2018-11-30 2021-09-14 Taiwan Semiconductor Manufacturing Company, Ltd. Integrated circuit package and method

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000100868A (ja) * 1998-09-22 2000-04-07 Toshiba Corp 半導体装置およびその製造方法
KR20040023501A (ko) * 2002-09-11 2004-03-18 후지쯔 가부시끼가이샤 기판 및 땜납 볼의 형성 방법과 그 실장 구조

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6225206B1 (en) * 1999-05-10 2001-05-01 International Business Machines Corporation Flip chip C4 extension structure and process
US7182241B2 (en) * 2002-08-09 2007-02-27 Micron Technology, Inc. Multi-functional solder and articles made therewith, such as microelectronic components
JP2005011838A (ja) * 2003-06-16 2005-01-13 Toshiba Corp 半導体装置及びその組立方法

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000100868A (ja) * 1998-09-22 2000-04-07 Toshiba Corp 半導体装置およびその製造方法
KR20040023501A (ko) * 2002-09-11 2004-03-18 후지쯔 가부시끼가이샤 기판 및 땜납 볼의 형성 방법과 그 실장 구조

Also Published As

Publication number Publication date
KR20080017162A (ko) 2008-02-26
US20080042279A1 (en) 2008-02-21

Similar Documents

Publication Publication Date Title
KR100809698B1 (ko) 솔더링 플럭스 및 언더 필 수지층을 구비하는 반도체 소자실장 구조체 및 반도체 소자 실장 방법
JP4828164B2 (ja) インタポーザおよび半導体装置
US6696644B1 (en) Polymer-embedded solder bumps for reliable plastic package attachment
JP2008226946A (ja) 半導体装置およびその製造方法
KR20080014004A (ko) 인터포저 및 반도체 장치
JPH09260527A (ja) チップキャリアおよびこれを用いた半導体装置
US20060043603A1 (en) Low temperature PB-free processing for semiconductor devices
KR100825784B1 (ko) 휨 및 와이어 단선을 억제하는 반도체 패키지 및 그제조방법
JPWO2006100738A1 (ja) 半導体装置及びその製造方法
JP4509673B2 (ja) 電子部品及びその製造方法、並びに電子装置
JP4449608B2 (ja) 半導体装置
TW201104767A (en) Semiconductor package with NSMD type solder mask and method for manufacturing the same
US7064451B2 (en) Area array semiconductor device and electronic circuit board utilizing the same
KR20010063682A (ko) 플립 칩 본딩 기술을 이용한 반도체 칩 실장 방법
JP4042539B2 (ja) Csp接続方法
KR100856341B1 (ko) 일체화된 보호막들을 구비하는 반도체 칩 패키지 및 이를형성하는 방법
KR100809254B1 (ko) 칩 스케일의 sip 모듈.
JP5267540B2 (ja) 半導体装置
KR100876083B1 (ko) 반도체 칩 패키지 및 이를 포함하는 반도체 패키지
KR20030012994A (ko) 볼 랜드패드와 접착제가 격리된 tbga 패키지와 그제조 방법 및 멀티 칩 패키지
KR100209267B1 (ko) 비.지.에이 패키지의 열방출부 형성방법
KR100737217B1 (ko) 서브스트레이트리스 플립 칩 패키지와 이의 제조 방법
JP4863861B2 (ja) 半導体装置
JPH11330158A (ja) 半導体装置およびその製造方法
JP2005101327A (ja) 半導体装置およびその製造方法

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
G170 Publication of correction
FPAY Annual fee payment

Payment date: 20130131

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20140129

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee