KR100794310B1 - 스위치드 커패시터 회로 및 그것의 증폭 방법 - Google Patents

스위치드 커패시터 회로 및 그것의 증폭 방법 Download PDF

Info

Publication number
KR100794310B1
KR100794310B1 KR1020060115386A KR20060115386A KR100794310B1 KR 100794310 B1 KR100794310 B1 KR 100794310B1 KR 1020060115386 A KR1020060115386 A KR 1020060115386A KR 20060115386 A KR20060115386 A KR 20060115386A KR 100794310 B1 KR100794310 B1 KR 100794310B1
Authority
KR
South Korea
Prior art keywords
node
signal
response
amplifier
inverting amplifier
Prior art date
Application number
KR1020060115386A
Other languages
English (en)
Inventor
채영철
한건희
함석헌
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020060115386A priority Critical patent/KR100794310B1/ko
Priority to US11/986,345 priority patent/US7800427B2/en
Application granted granted Critical
Publication of KR100794310B1 publication Critical patent/KR100794310B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H19/00Networks using time-varying elements, e.g. N-path filters
    • H03H19/004Switched capacitor networks
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/32Modifications of amplifiers to reduce non-linear distortion
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M3/00Conversion of analogue values to or from differential modulation
    • H03M3/30Delta-sigma modulation
    • H03M3/322Continuously compensating for, or preventing, undesired influence of physical parameters
    • H03M3/352Continuously compensating for, or preventing, undesired influence of physical parameters of deviations from the desired transfer characteristic
    • H03M3/354Continuously compensating for, or preventing, undesired influence of physical parameters of deviations from the desired transfer characteristic at one point, i.e. by adjusting a single reference value, e.g. bias or gain error
    • H03M3/356Offset or drift compensation
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M3/00Conversion of analogue values to or from differential modulation
    • H03M3/30Delta-sigma modulation
    • H03M3/39Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators
    • H03M3/412Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators characterised by the number of quantisers and their type and resolution
    • H03M3/422Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators characterised by the number of quantisers and their type and resolution having one quantiser only
    • H03M3/43Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators characterised by the number of quantisers and their type and resolution having one quantiser only the quantiser being a single bit one
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M3/00Conversion of analogue values to or from differential modulation
    • H03M3/30Delta-sigma modulation
    • H03M3/39Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators
    • H03M3/436Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators characterised by the order of the loop filter, e.g. error feedback type
    • H03M3/456Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators characterised by the order of the loop filter, e.g. error feedback type the modulator having a first order loop filter in the feedforward path

Abstract

본 발명에 따른 스위치드 커패시터 회로는: 적분기; 입력 노드와 제 1 노드 사이에 연결되며, 제 1 신호에 응답하여 입력 전압에 해당하는 전하를 충전하는 충전 유닛; 상기 제 1 노드와 상기 적분기의 입력단 사이에 연결되며, 상기 적분기의 입력단과 출력단 사이의 옵셋 전압에 해당하는 전하를 유지하여 상기 제 1 노드를 가상 접지로 만드는 옵셋 유닛; 및 상기 제 1 노드와 상기 적분기의 출력단 사이에 연결되며, 제 2 신호에 응답하여 상기 충전 유닛에 충전된 전하를 이동시켜 충전하기 위한 증폭 유닛을 포함한다.
스위치드 커패시터, 반전 적분기, 옵셋 전압

Description

스위치드 커패시터 회로 및 그것의 증폭 방법{Switched Capacitor Circuit and Amplifing Method thereof}
도 1은 종래의 스위치드 커패시터 회로를 보여주고 있다.
도 2는 본 발명에 따른 스위치드 커패시터 회로를 이용하여 적분기로 구현한 실시예이다.
도 3은 도 2의 스위치드 커패시터 회로의 샘플링 모드 상태를 보여주고 있다.
도 4는 도 2의 스위치드 커패시터 회로의 적분 모드 상태를 보여주고 있다.
도 5은 본 발명에 따른 스위치드 커패시터 회로를 이용하여 변형된 적분기로 구현한 실시예이다.
도 6은 본 발명에 따른 스위치드 커패시터를 이용하여 시그마-델타 모듈레이터로 구현한 실시예이다.
도 7는 도 6의 시그마-델타 모듈레이터의 z 도메인으로 표시한 블록도이다.
도 8은 본 발명의 스위치드 커패시터 회로를 이용하여 반전 증폭기로 구현한 실시예이다.
도 9은 본 발명의 스위치드 커패시터 회로를 이용하여 비반전 증폭기를 구현한 실시예이다.
도 10은 본 발명의 스위치드 커패시터를 수도-디퍼런셜 적분기로 구현한 실시예이다.
*도면의 주요부분에 대한 부호의 설명*
C1,Cos,C2,Ccm: 커패시터 OTA: 오퍼레이션 트랜스컨덕턴스 증폭기
INV: 인버터 140: 비교기
S1~S5,S21~S26,S31~S36: 스위치
N21~N24,N31~N35: 노드 Φ1,Φ2: 스위치 신호
180: 덧셈기 20: 스위치드 커패시터 회로
30: 비반전 적분기 40: 시그마-델타 모듈레이터
50: 반전 증폭기 60: 비반전 증폭기
70: 의사 차동 증폭기
본 발명은 스위치드 커패시터(Switched Capacitor) 회로에 관한 것으로, 좀 더 구체적으로 반전 적분기를 이용한 스위치드 커패시터와 그것의 적분 방법에 관한 것이다.
일반적으로, 스위치드 커패시터(Switched Capacitor) 회로는 인덕턴스나 저항을 전혀 사용하지 않고 커패시터와 스위치만으로 필터를 실현한 것으로 CMOS 소자에 매우 적합한 회로이다. 스위치드 커패시터 회로는 CMOS 공정으로 단일칩에 용 이하게 집적할 수 있으며, 저항을 사용하지 않고, 전력소비를 줄일 수 있다. 현재, 스위치드 커패시터 회로는 CMOS 아날로그 회로 기술의 발전과 더불어 급속히 발전되고 있으며 통신용 LSI를 비롯한 아날로그 신호를 처리하는 각종 소자에 적용되고 있다.
도 1은 종래의 스위치드 커패시터 회로(10)를 보여주고 있다. 도 1을 참조하면, 스위치드 커패시터 회로(1)는 OTA(Operation Transconductance Amplifier:OTA), 스위치들(S1~S5) 및 커패시터(C1,C2)를 포함하고 있다.
도 1을 참조하면, 스위치드 커패시터 회로(10)의 동작은 다음과 같다. 스위치 신호(Φ1)에 응답하여, 스위치들(S1,S3,S5)은 턴온된다. 따라서 입력 전압(Vi)은 커패시터(C1)에 충전되고, 커패시터(C2)는 리셋된다. 다음 스위치 신호(Φ2)에 응답하여, 스위치들(S2,S4)는 턴온되고, 스위치들(S1,S3,S5)는 턴오프된다. 따라서, 커패시터(C1)에 충전된 전하들은 커패시터(C2) 이동하여, 다음 수식을 만족한다.
Figure 112006085373321-pat00001
이러한 스위치드 커패시터 회로(10)는 비교적 오차가 적은 아날로그 회로들(예를 들어 적분기, 덧셈기, 적분기 등), 이산시간 아날로그 필터, 아날로그-디지털 변환기, 디지털-아날로그 변환기 등에 널리 사용되고 있다.
종래의 스위치드 커패시터 회로(10)는 피드백 루프를 구성하기 위한 적분기 로서 OTA을 사용하고 있다. 그러나 이러한 OTA는 전력 소모가 많고 면적을 크게 차지하는 문제점이 있다.
본 발명은 상술한 문제점을 해결하기 위하여 제안된 것으로, 본 발명의 목적은 전력 소모가 적고, 실리콘 면적을 크게 차지하지 않도록 하는 스위치드 커패시터 회로 및 그것의 적분 방법을 제공하는데 있다.
본 발명에 따른 스위치드 커패시터 회로는: 적분기; 입력 노드와 제 1 노드 사이에 연결되며, 제 1 신호에 응답하여 입력 전압에 해당하는 전하를 충전하는 충전 유닛; 상기 제 1 노드와 상기 적분기의 입력단 사이에 연결되며, 상기 적분기의 입력단과 출력단 사이의 옵셋 전압에 해당하는 전하를 유지하여 상기 제 1 노드를 가상 접지로 만드는 옵셋 유닛; 및 상기 제 1 노드와 상기 적분기의 출력단 사이에 연결되며, 제 2 신호에 응답하여 상기 충전 유닛에 충전된 전하를 이동시켜 충전하기 위한 증폭 유닛을 포함한다.
실시예에 있어서, 상기 제 1 신호와 상기 제 2 신호는 서로 겹치지 않는 2 상 클럭(nonoverlapping two-phase clocks)이다.
실시예에 있어서, 상기 적분기는 반전 적분기이다.
실시예에 있어서, 상기 반전 적분기는 인버터이다.
실시예에 있어서, 상기 충전 유닛은, 상기 입력노드와 제 2 노드 사이에 연결되며, 상기 제 1 신호에 응답하여 턴온되는 제 1 스위치; 상기 제 2 노드와 접지 사이에 연결되며, 상기 제 2 신호에 응답하여 턴온 되는 제 2 스위치; 상기 제 1 노드와 접지 사이에 연결되며, 상기 제 1 신호에 응답하여 턴온되는 제 3 스위치; 및 상기 제 1 노드와 상기 제 2 노드 사이에 연결된 제 1 커패시터를 포함한다.
실시예에 있어서, 상기 증폭 유닛은, 상기 제 1 노드와 제 3 노드 사이에 연결되며, 상기 제 2 신호에 응답하여 턴온되는 제 4 스위치; 및 상기 반전 적분기의 출력단과 상기 제 2 노드 사이에 연결되는 제 2 커패시터를 포함한다.
실시예에 있어서, 상기 옵셋 유닛은, 상기 제 1 노드와 상기 반전 적분기의 입력단 사이에 연결된 제 3 커패시터; 및 상기 반전 적분기의 입력단과 상기 반전 적분기의 출력단 사이에 연결되며, 상기 제 1 신호에 응답하여 턴온되는 제 5 스위치를 포함한다.
실시예에 있어서, 상기 반전 적분기의 출력단과 출력 노드 사이에 제 6 스위치를 포함하되, 상기 제 6 스위치는 상기 제 2 신호에 응답하여 턴온된다.
실시예에 있어서, 상기 증폭 유닛은, 상기 제 1 노드와 제 3 노드 사이에 연결되며, 상기 제 2 신호에 응답하여 턴온되는 제 4 스위치; 및 상기 제 3 노드와 상기 반전 적분기의 출력단 사이에 연결된 제 2 커패시터를 포함한다.
실시예에 있어서, 상기 옵셋 유닛은, 상기 제 3 노드와 상기 반전 적분기의 입력단 사이에 연결되고, 상기 제 1 신호에 응답하여 턴온되는 제 5 스위치; 및 상기 제 1 노드와 상기 반전 적분기의 입력단 사이에 연결된 제 3 커패시터를 포함한다.
실시예에 있어서, 상기 반전 적분기의 출력단과 출력 노드 사이에 제 6 스위 치를 포함하되, 상기 제 6 스위치는 상기 제 2 신호에 응답하여 턴온된다.
본 발명에 따른 반전 적분기를 이용한 스위치드 커패시터 회로의 적분 방법은: (a) 상기 반전 적분기의 옵셋 전압에 해당하는 전하를 충전하는 단계; (b) 입력 전압을 인가받아 전하를 충전하는 단계; 및 (c) 상기 (b)단계에서 충전된 전하를 출력 노드로 이동시켜 상기 입력 전압을 적분시키는 단계를 포함한다.
실시예에 있어서, 상기 (a) 단계 및 상기 (b) 단계는 동시에 수행된다.
실시예에 있어서, 상기 반전 적분기의 입력단에 옵셋 전압용 커패시터가 연결된다.
실시예에 있어서, 상기 반전 적분기는 인버터이다.
이하, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자가 본 발명의 기술적 사상을 용이하게 실시할 수 있도록 본 발명의 실시예를 첨부된 도면을 참조하여 설명한다.
도 2는 본 발명에 따른 스위치드 커패시터 회로를 이용하여 구현한 적분기(20)에 대한 실시예이다. 도 2를 참조하면, 적분기(20)는 인버터(INV), 스위치들(S21~S25) 및 커패시터들(C1,C2,Cos)을 포함하고 있다. 본 발명의 적분기(20)는 피드백 루프를 형성하기 위하여 인버터(INV)를 이용하고 있다. 또한 인버터(INV)에 발생하는 옵셋 전압을 제거하기 위하여 옵셋 커패시터(Cos)를 이용하고 있다. 옵셋 커패시터(Cos)는 옵셋 전압에 해당하는 전하를 충전한다.
샘플링 커패시터(C1)는 노드(N21)와 노드(N22)사이에 연결되어 있다. 옵셋 커패시터(Cos)는 노드(N22)와 노드(N23) 사이에 연결되어 있다. 인버터(INV)는 노 드(N23)와 노드(N24) 사이에 연결되어 있다. 피드백 커패시터(C2)는 스위치(S24)의 일단과 노드(N24)에 연결되어 있다. 스위치(S21)는 입력단자(Vi)와 노드(N21) 사이에 연결되어 있다. 스위치(S22)는 노드(N21)와 접지 사이에 연결되어 있다. 스위치(S23)는 노드(N22)와 접지 사이에 연결되어 있다. 스위치(S24)는 노드(N22)와 커패시터(C2)의 일단에 연결되어 있다. 스위치(S25)는 노드(N23)와 노드(N24) 사이에 연결되어 있다. 스위치(S26)는 노드(N24)와 출력단자(Vo)에 연결되어 있다.
본 발명의 적분기(20)는 스위치 신호(Φ1)에 응답하여 샘플링 모드 동작과 스위치 신호(Φ2)에 응답하여 적분 모드 동작을 실시한다. 여기서 스위치 신호(Φ1)와 스위치 신호(Φ2)는 겹치지 않는 2 상 클럭(nonoverlapping two-phase clocks)이다.
샘플링 모드시, 노드(N22)는 접지로 연결되며, 입력 노드(N21)는 입력 전압(Vi)는 커패시터(C1)에 샘플링된다. 노드(N22)는 적분기(20)의 가상접지 역할을 한다. 좀더 자세하게 살펴보면, 노드(N21)에는 입력 전압(Vi)에 해당하는 전하가 충전되고, 노드(N22)에는 노드(N21)에 충전된 전하와 반대 극성인 전하가 충전된다. 적분 모드시, 가상 접지(N22)는 피드백 커패시터(C2)에 연결되고, 인버터(INV)에 의하여 피드백 루프를 형성하게 된다. 이때, 샘플링 모드 시 가상 접지(N22)에 충전되었던 전하는 적분 모드 시 피드백 커패시터(C2)의 일단으로 이동하게 된다. 이에 피드백 커패시터(C2)에는 샘플링 커패시터(C1)에 충전되었던 전하를 충전하여 적분 동작을 실시하게 된다.
샘플링 모드와 적분 모드 동작을 자세히 설명하면 다음과 같다. 도 3은 도 2 의 적분기(20)의 샘플링 모드 상태를 보여주고 있다. 적분기(20)는 스위치 신호(Φ1)에 응답하여 샘플링 모드 동작을 실시한다. 샘플링 모드시, 스위치들(S21,S23,S25)을 턴온되고 스위치들(S22,S24,S26)은 턴오프된다.
도 3을 참조하면, 입력 노드(N21)는 입력전압(Vi)에 연결되고, 노드(N22)는 접지로 연결된다. 따라서, 커패시터(C1)는 입력 노드(N21)을 통하여 입력전압(Vi)에 해당하는 전하를 충전한다. 동시에 가상 접지(N22)는 입력 노드(N21)에 충전된 전하의 반대 극성인 전하를 충전한다.
Figure 112006085373321-pat00002
한편, 스위치 신호(Φ1)에 응답하여, 스위치(S25)는 턴온되어 인버터(INV)의 입력 및 출력은 단락된다. 따라서 커패시터(Cos)에는 인버터(INV)의 옵셋 전압(Vos)에 해당하는 전하가 충전된다.
Figure 112006085373321-pat00003
피드백 커패시터(C2)에는 이전 스위치 신호에 따른 전하가 충전되어 있다. 이때 피드백 커패시터(C2)의 전하는 다음 수식을 만족한다.
Figure 112006085373321-pat00004
도 4는 도 2의 적분기(20)의 증폭 모드 상태를 보여주고 있다. 적분기(20)는 스위치 신호(Φ2)에 응답하여 증폭 모드 동작을 실시한다. 증폭 모드시, 스위치들(S21,S23,S25)을 턴오프 되고 스위치들(S22,S24,S26)은 턴온된다.
도 4를 참조하면, 샘플링 커패시터(C1)는 스위치 신호(Φ2)에 응답하여 노드(N21)를 접지로 연결된다. 따라서 입력 노드(N21)에 충전되었던 전하들은 접지로 빠지게 된다. 한편 가상 접지(N22)에 충전된 반대 극성의 전하들은 피드백 커패시터(C2)의 일단으로 이동하게 된다. 따라서 샘플링 커패시터(C1)에는 전하가 없게 된다.
Figure 112006085373321-pat00005
스위치 신호(Φ1)일 때, 샘플링 커패시터(C1)에 충전되었던 전하들은 스위치 신호(Φ2)에 응답하여 피드백 커패시터(C2)로 이동한다. 왜냐하면, 인버터(INV)는 내부적으로 오픈되어 있어 가상접지(N22)에 충전되었던 전하들은 옵셋 커패시터(Cos)로는 이동하지 않는다. 따라서 커패시터(Cos)는 계속해서 옵셋 전압(Vos)에 해당하는 전하를 유지하고 있다.
Figure 112006085373321-pat00006
그리고 피드백 커패시터(C2)는 가상 접지(N22)로부터 이동한 전하들로 충전되어 아래의 수식을 만족하게 된다.
Figure 112006085373321-pat00007
본 발명의 적분기(20)는 샘플링 모드시 총 전하량과 증폭 모드시 총전하량이 동일하다. 즉, 스위치 신호(Φ1)과 스위치 신호(Φ2)에 상관없이, 적분기(20)의 전체 전하량은 변하지 않는다. 따라서, 상술한 수학식 1~6을 이용하면, 적분기(20)의 전체 전하량은 다음 수식을 만족한다.
Figure 112006085373321-pat00008
그러므로, 적분기(20)는 스위치 신호들(Φ1,Φ2)에 따라 출력전압(Vo)은 다음 수식을 만족하게 된다.
Figure 112006085373321-pat00009
스위치 신호들(Φ1,Φ2)을 시간의 순서에 따라서 구별하면, 출력전압(Vo)은 다음 수식으로 표현된다.
Figure 112006085373321-pat00010
수학식 9를 Z 도메인(Z-domain)으로 표시하면, 다음 수식을 만족한다.
Figure 112006085373321-pat00011
따라서, 전달함수(H(z))는 다음 수식을 만족한다.
Figure 112006085373321-pat00012
본 발명의 적분기(20)는 출력전압(Vo)에 인버터(INV)의 옵셋 전압(Vos)의 영향이 나타나지 않는다. 또한 본 발명의 적분기(20)는 증폭기로 인버터(INV)를 사용하여 OTA를 사용하는 종래기술보다 획기적으로 전력소모를 줄일 수 있게 된다.
본 발명의 적분기(20)는 옵셋 커패시터(Cos)에 옵셋 전압(Vos)에 해당하는 전하를 충전하고 유지하기 위하여 옵셋용 스위치 신호에 응답하여 동작하도록 하게 할 수도 있다.
도 5은 본 발명에 따른 스위치드 커패시터 회로를 이용하여 변형된 적분기(30)를 구현한 실시예이다.
본 발명의 스위치드 커패시터 회로는 다양한 형태로 변형과 적용이 가능하다. 도 6은 본 발명에 따른 스위치드 커패시터 회로를 이용하여 시그마-델타 모듈레이터(40)를 구현한 실시예이다. 도 7은 도 6의 시그마-델타 모듈레이터(40)을 z 도메인으로 표시한 블록도를 보여주고 있다. 도 7을 참조하면, 시그마-델타 모듈레이터(40)은 스위치드 커패시터(120), 스위치드 커패시터(120)의 출력을 접지전압(Vss)와 비교하는 비교기(140), 비교기(140)의 출력값(Y)을 피드백하는 피드백 게인(160), 입력 전압(X)와 비교기(140)의 출력값(Y)의 피드백 게인배의 차이를 구하는 덧셈기(180)을 포함하고 있다. 비교기(140)에 노이즈(e)가 인가된다고 보면, 시그마-델타 모듈레이터(100)은 다음 수식을 만족한다.
Figure 112006085373321-pat00013
따라서, 시그마-델타 모듈레이터(100)은 입력 전압(X)에 대하여 저대역 필터(low pass filter)가 되며, 양자화 노이즈(e)에 대하여 고대역 필터(high pass filter)가 된다.
본 발명의 스위치드 커패시터 회로를 이용하여 증폭기를 구현할 수 있다. 도 8은 본 발명의 스위치드 커패시터 회로를 이용한 반전 증폭기(50)의 실시예이다. 도 9는 본 발명의 스위치드 커패시터 회로를 이용한 비반전 증폭기(60)의 실시예이다.
본 발명의 스위치드 커패시터 회로는 의사 차동 적분기(Pseudo differential integrator)에도 이용할 수 있다. 도 10은 본 발명의 스위치드 커패시터 회로를 이용하여 의사 차동 적분기(70)를 구현한 실시예이다.
본 발명의 스위치드 커패시터 회로는 영상촬상장치의 CDS(correlated-double sampling) 증폭기에도 이용할 수 있다. 여기서 CDS는 화소에서 리드아웃(readout)시 발생하는 노이즈를 제거하기 위하여 기준 값과 신호 값을 각각 읽어 두 값의 차이로부터 순수한 신호레벨을 찾아내는 방법을 말한다.
본 발명의 스위치드 커패시터 회로는 피드백 루프를 형성하는데 반전 증폭기를 이용하고 있다. 또한 반전 증폭기의 입력단에 옵셋 전압용 커패시터를 구비하여, 스위치드 커패시터 회로의 출력 노드에 옵셋 전압의 영향을 줄일 수 있게 된다. 본 발명의 스위치드 커패시터 회로는 직접회로 내에 다양하게 구현될 수 있다.
한편, 본 발명의 상세한 설명에서는 구체적인 실시예에 관하여 설명하였으나, 본 발명의 범위에서 벗어나지 않는 한도 내에서 여러 가지로 변형할 수 있다. 그러므로 본 발명의 범위는 상술한 실시예에 국한되어 정해져서는 안되며 후술하는 특허청구범위 뿐만 아니라 이 발명의 특허청구범위와 균등한 것들에 의해 정해져야 한다.
상술한 바와 같이 본 발명에 따른 스위치드 커패시터는 반전증폭기를 사용하여, 전력 소모를 줄이게 되며, 반전증폭기 입력단에 커패시터를 구비하여 출력단에 옵셋에 대한 영향을 없앨 수 있게 된다.

Claims (15)

  1. 증폭기;
    입력 노드와 제 1 노드 사이에 연결되며, 제 1 신호에 응답하여 입력 전압에 해당하는 전하를 충전하는 충전 유닛;
    상기 제 1 노드와 상기 증폭기의 입력단 사이에 연결되며, 상기 증폭기의 입력단과 출력단 사이의 옵셋 전압에 해당하는 전하를 유지하여 상기 제 1 노드를 가상 접지로 만드는 옵셋 유닛; 및
    상기 제 1 노드와 상기 증폭기의 출력단 사이에 연결되며, 제 2 신호에 응답하여 상기 충전 유닛에 충전된 전하를 이동시켜 충전하기 위한 증폭 유닛을 포함하는 스위치드 커패시터 회로.
  2. 제 1 항에 있어서,
    상기 제 1 신호와 상기 제 2 신호는 서로 겹치지 않는 2 상 클럭(nonoverlapping two-phase clocks)인 스위치드 커패시터 회로.
  3. 제 2 항에 있어서,
    상기 증폭기는 반전 증폭기인 스위치드 커패시터 회로.
  4. 제 3 항에 있어서,
    상기 반전 증폭기는 인버터인 스위치드 커패시터 회로.
  5. 제 3 항에 있어서,
    상기 충전 유닛은,
    상기 입력노드와 제 2 노드 사이에 연결되며, 상기 제 1 신호에 응답하여 턴온되는 제 1 스위치;
    상기 제 2 노드와 접지 사이에 연결되며, 상기 제 2 신호에 응답하여 턴온 되는 제 2 스위치;
    상기 제 1 노드와 접지 사이에 연결되며, 상기 제 1 신호에 응답하여 턴온되는 제 3 스위치; 및
    상기 제 1 노드와 상기 제 2 노드 사이에 연결된 제 1 커패시터를 포함하는 스위치드 커패시터 회로.
  6. 제 5 항에 있어서,
    상기 증폭 유닛은,
    상기 제 1 노드와 제 3 노드 사이에 연결되며, 상기 제 2 신호에 응답하여 턴온되는 제 4 스위치; 및
    상기 반전 증폭기의 출력단과 상기 제 2 노드 사이에 연결되는 제 2 커패시터를 포함하는 스위치드 커패시터 회로.
  7. 제 6 항에 있어서,
    상기 옵셋 유닛은,
    상기 제 1 노드와 상기 반전 증폭기의 입력단 사이에 연결된 제 3 커패시터; 및
    상기 반전 증폭기의 입력단과 상기 반전 증폭기의 출력단 사이에 연결되며, 상기 제 1 신호에 응답하여 턴온되는 제 5 스위치를 포함하는 스위치드 커패시터 회로.
  8. 제 7 항에 있어서,
    상기 반전 증폭기의 출력단과 출력 노드 사이에 제 6 스위치를 포함하되, 상기 제 6 스위치는 상기 제 2 신호에 응답하여 턴온되는 스위치드 커패시터 회로.
  9. 제 5 항에 있어서,
    상기 증폭 유닛은,
    상기 제 1 노드와 제 3 노드 사이에 연결되며, 상기 제 2 신호에 응답하여 턴온되는 제 4 스위치; 및
    상기 제 3 노드와 상기 반전 증폭기의 출력단 사이에 연결된 제 2 커패시터를 포함하는 스위치드 커패시터 회로.
  10. 제 9 항에 있어서,
    상기 옵셋 유닛은,
    상기 제 3 노드와 상기 반전 증폭기의 입력단 사이에 연결되고, 상기 제 1 신호에 응답하여 턴온되는 제 5 스위치; 및
    상기 제 1 노드와 상기 반전 증폭기의 입력단 사이에 연결된 제 3 커패시터를 포함하는 스위치드 커패시터 회로.
  11. 제 10 항에 있어서,
    상기 반전 증폭기의 출력단과 출력 노드 사이에 제 6 스위치를 포함하되, 상기 제 6 스위치는 상기 제 2 신호에 응답하여 턴온되는 스위치드 커패시터 회로.
  12. 반전 증폭기를 이용한 스위치드 커패시터 회로의 증폭 방법에 있어서:
    (a) 상기 반전 증폭기의 옵셋 전압에 해당하는 전하를 충전하는 단계;
    (b) 입력 전압을 인가받아 전하를 충전하는 단계; 및
    (c) 상기 (b)단계에서 충전된 전하를 출력 노드로 이동시켜 상기 입력 전압을 증폭시키는 단계를 포함하는 스위치드 커패시터 회로의 증폭방법.
  13. 제 12 항에 있어서,
    상기 (a) 단계 및 상기 (b) 단계는 동시에 수행되는 스위치드 커패시터 회로의 증폭 방법.
  14. 제 12 항에 있어서,
    상기 반전 증폭기의 입력단에 옵셋 전압용 커패시터가 연결되는 스위치드 커패시터 회로의 증폭 방법.
  15. 제 12 항에 있어서,
    상기 반전 증폭기는 인버터인 스위치드 커패시터 회로의 증폭 방법.
KR1020060115386A 2006-11-21 2006-11-21 스위치드 커패시터 회로 및 그것의 증폭 방법 KR100794310B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020060115386A KR100794310B1 (ko) 2006-11-21 2006-11-21 스위치드 커패시터 회로 및 그것의 증폭 방법
US11/986,345 US7800427B2 (en) 2006-11-21 2007-11-21 Switched capacitor circuit with inverting amplifier and offset unit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060115386A KR100794310B1 (ko) 2006-11-21 2006-11-21 스위치드 커패시터 회로 및 그것의 증폭 방법

Publications (1)

Publication Number Publication Date
KR100794310B1 true KR100794310B1 (ko) 2008-01-11

Family

ID=39217712

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060115386A KR100794310B1 (ko) 2006-11-21 2006-11-21 스위치드 커패시터 회로 및 그것의 증폭 방법

Country Status (2)

Country Link
US (1) US7800427B2 (ko)
KR (1) KR100794310B1 (ko)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2011031003A2 (ko) * 2009-09-10 2011-03-17 연세대학교 산학협력단 스위치드 커패시터 회로
WO2014083736A1 (ja) * 2012-11-30 2014-06-05 パナソニック株式会社 スイッチトキャパシタ回路及びその駆動方法
KR101531877B1 (ko) * 2009-01-13 2015-06-26 삼성전자주식회사 리셋 시 플로팅 노드를 제거할 수 있는 스위치드-커패시터 적분기, 상기 스위치드-커패시터 적분기를 포함하는 장치들
KR101563304B1 (ko) * 2013-10-14 2015-10-26 선문대학교 산학협력단 재조정 스위치드 커패시터 레지스터 및 이를 이용한 비접촉식 터치 센서 리드아웃 회로
KR20180087846A (ko) * 2017-01-23 2018-08-02 삼성디스플레이 주식회사 2차 스위치드 커패시터 필터
WO2019132193A1 (ko) * 2017-12-29 2019-07-04 포항공과대학교 산학협력단 적분기-전달함수의 폴-오차를 보상하는 스위치드-커패시터 적분기회로

Families Citing this family (67)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8014218B2 (en) * 2008-12-24 2011-09-06 International Business Machines Corporation Capacitively isolated mismatch compensated sense amplifier
IT1394627B1 (it) 2009-06-05 2012-07-05 St Microelectronics Rousset Filtro passabanda a condensatori commutati di tipo tempo-discreto, in particolare per la cancellazione dell'offset e di rumore a bassa frequenza di stadi a condensatori commutati
US9112452B1 (en) 2009-07-14 2015-08-18 Rf Micro Devices, Inc. High-efficiency power supply for a modulated load
KR101633283B1 (ko) * 2009-09-18 2016-06-24 삼성전자주식회사 상관 이중 샘플링 회로, 이를 포함하는 이미지 센서, 및 상기 이미지 센서를 포함하는 이미지 처리 시스템
US9099961B2 (en) 2010-04-19 2015-08-04 Rf Micro Devices, Inc. Output impedance compensation of a pseudo-envelope follower power management system
US8493141B2 (en) 2010-04-19 2013-07-23 Rf Micro Devices, Inc. Pseudo-envelope following power management system
US9431974B2 (en) 2010-04-19 2016-08-30 Qorvo Us, Inc. Pseudo-envelope following feedback delay compensation
US8981848B2 (en) 2010-04-19 2015-03-17 Rf Micro Devices, Inc. Programmable delay circuitry
US20100321094A1 (en) * 2010-08-29 2010-12-23 Hao Luo Method and circuit implementation for reducing the parameter fluctuations in integrated circuits
WO2012047738A1 (en) 2010-09-29 2012-04-12 Rf Micro Devices, Inc. SINGLE μC-BUCKBOOST CONVERTER WITH MULTIPLE REGULATED SUPPLY OUTPUTS
WO2012068260A1 (en) 2010-11-16 2012-05-24 Rf Micro Devices, Inc. Digital gain multiplier for envelop tracking systems and corresponding method
CN103444076B (zh) 2011-02-07 2016-05-04 射频小型装置公司 用于功率放大器包络跟踪的群延迟校准方法
US8508257B2 (en) * 2011-04-28 2013-08-13 Analog Devices, Inc. Noise cancellation system and method for amplifiers
US9247496B2 (en) 2011-05-05 2016-01-26 Rf Micro Devices, Inc. Power loop control based envelope tracking
US9379667B2 (en) 2011-05-05 2016-06-28 Rf Micro Devices, Inc. Multiple power supply input parallel amplifier based envelope tracking
US9246460B2 (en) 2011-05-05 2016-01-26 Rf Micro Devices, Inc. Power management architecture for modulated and constant supply operation
EP2715945B1 (en) 2011-05-31 2017-02-01 Qorvo US, Inc. Rugged iq receiver based rf gain measurements
US9019011B2 (en) 2011-06-01 2015-04-28 Rf Micro Devices, Inc. Method of power amplifier calibration for an envelope tracking system
US8760228B2 (en) 2011-06-24 2014-06-24 Rf Micro Devices, Inc. Differential power management and power amplifier architecture
US8952710B2 (en) 2011-07-15 2015-02-10 Rf Micro Devices, Inc. Pulsed behavior modeling with steady state average conditions
US8792840B2 (en) 2011-07-15 2014-07-29 Rf Micro Devices, Inc. Modified switching ripple for envelope tracking system
US9263996B2 (en) 2011-07-20 2016-02-16 Rf Micro Devices, Inc. Quasi iso-gain supply voltage function for envelope tracking systems
US8299837B1 (en) * 2011-08-16 2012-10-30 Himax Technologies Limited Integrator-based common mode stabilization method applied to pseudo-differential switched-capacitor circuit
CN103858338B (zh) 2011-09-02 2016-09-07 射频小型装置公司 用于包络跟踪的分离vcc和共同vcc功率管理架构
US8957728B2 (en) * 2011-10-06 2015-02-17 Rf Micro Devices, Inc. Combined filter and transconductance amplifier
US9294041B2 (en) 2011-10-26 2016-03-22 Rf Micro Devices, Inc. Average frequency control of switcher for envelope tracking
US9024688B2 (en) 2011-10-26 2015-05-05 Rf Micro Devices, Inc. Dual parallel amplifier based DC-DC converter
WO2013063387A2 (en) 2011-10-26 2013-05-02 Rf Micro Devices, Inc. Inductance based parallel amplifier phase compensation
US9484797B2 (en) 2011-10-26 2016-11-01 Qorvo Us, Inc. RF switching converter with ripple correction
US9515621B2 (en) 2011-11-30 2016-12-06 Qorvo Us, Inc. Multimode RF amplifier system
US8975959B2 (en) 2011-11-30 2015-03-10 Rf Micro Devices, Inc. Monotonic conversion of RF power amplifier calibration data
US9250643B2 (en) 2011-11-30 2016-02-02 Rf Micro Devices, Inc. Using a switching signal delay to reduce noise from a switching power supply
US9041365B2 (en) 2011-12-01 2015-05-26 Rf Micro Devices, Inc. Multiple mode RF power converter
US9256234B2 (en) 2011-12-01 2016-02-09 Rf Micro Devices, Inc. Voltage offset loop for a switching controller
US9280163B2 (en) 2011-12-01 2016-03-08 Rf Micro Devices, Inc. Average power tracking controller
US8947161B2 (en) 2011-12-01 2015-02-03 Rf Micro Devices, Inc. Linear amplifier power supply modulation for envelope tracking
US9494962B2 (en) 2011-12-02 2016-11-15 Rf Micro Devices, Inc. Phase reconfigurable switching power supply
US9813036B2 (en) 2011-12-16 2017-11-07 Qorvo Us, Inc. Dynamic loadline power amplifier with baseband linearization
US9298198B2 (en) 2011-12-28 2016-03-29 Rf Micro Devices, Inc. Noise reduction for envelope tracking
CN104205650B (zh) * 2012-03-30 2016-08-24 英特尔公司 基于反相器和开关电容器的静噪检测器装置和方法
US8981839B2 (en) 2012-06-11 2015-03-17 Rf Micro Devices, Inc. Power source multiplexer
WO2014018861A1 (en) 2012-07-26 2014-01-30 Rf Micro Devices, Inc. Programmable rf notch filter for envelope tracking
US9225231B2 (en) 2012-09-14 2015-12-29 Rf Micro Devices, Inc. Open loop ripple cancellation circuit in a DC-DC converter
US9197256B2 (en) 2012-10-08 2015-11-24 Rf Micro Devices, Inc. Reducing effects of RF mixer-based artifact using pre-distortion of an envelope power supply signal
US9207692B2 (en) 2012-10-18 2015-12-08 Rf Micro Devices, Inc. Transitioning from envelope tracking to average power tracking
US9627975B2 (en) 2012-11-16 2017-04-18 Qorvo Us, Inc. Modulated power supply system and method with automatic transition between buck and boost modes
JP6168064B2 (ja) 2012-12-06 2017-07-26 パナソニックIpマネジメント株式会社 Ad変換器、イメージセンサ、およびデジタルカメラ
US9065470B2 (en) * 2012-12-19 2015-06-23 Intel Corporation Low power analog to digital converter
WO2014116933A2 (en) 2013-01-24 2014-07-31 Rf Micro Devices, Inc Communications based adjustments of an envelope tracking power supply
US9178472B2 (en) 2013-02-08 2015-11-03 Rf Micro Devices, Inc. Bi-directional power supply signal based linear amplifier
US9197162B2 (en) 2013-03-14 2015-11-24 Rf Micro Devices, Inc. Envelope tracking power supply voltage dynamic range reduction
WO2014152876A1 (en) 2013-03-14 2014-09-25 Rf Micro Devices, Inc Noise conversion gain limited rf power amplifier
US9024684B2 (en) * 2013-03-15 2015-05-05 Qualcomm Incorporated Area-efficient PLL with a low-noise low-power loop filter
US9479118B2 (en) 2013-04-16 2016-10-25 Rf Micro Devices, Inc. Dual instantaneous envelope tracking
WO2015004863A1 (ja) 2013-07-09 2015-01-15 パナソニック株式会社 スイッチトキャパシタ回路及びその駆動方法
US9374005B2 (en) 2013-08-13 2016-06-21 Rf Micro Devices, Inc. Expanded range DC-DC converter
US10712875B2 (en) * 2013-09-27 2020-07-14 Intel Corporation Digital switch-capacitor based bandgap reference and thermal sensor
US9614476B2 (en) 2014-07-01 2017-04-04 Qorvo Us, Inc. Group delay calibration of RF envelope tracking
US9444414B2 (en) * 2014-07-11 2016-09-13 Qualcomm Incorporated Current sense circuit using a single opamp having DC offset auto-zeroing
CN104579296B (zh) * 2014-12-30 2018-06-05 天津大学 基于悬浮电流源增益自举反相器的开关电容积分器
US9912297B2 (en) 2015-07-01 2018-03-06 Qorvo Us, Inc. Envelope tracking power converter circuitry
US9941844B2 (en) 2015-07-01 2018-04-10 Qorvo Us, Inc. Dual-mode envelope tracking power converter circuitry
US9973147B2 (en) 2016-05-10 2018-05-15 Qorvo Us, Inc. Envelope tracking power management circuit
US10395070B2 (en) * 2017-11-09 2019-08-27 Texas Instruments Incorporated Peak detector circuit
US10476437B2 (en) 2018-03-15 2019-11-12 Qorvo Us, Inc. Multimode voltage tracker circuit
CN110504940B (zh) * 2018-05-18 2023-05-30 华润微集成电路(无锡)有限公司 低通滤波电路及方法
US11502619B1 (en) * 2021-07-30 2022-11-15 Texas Instruments Incorporated Hybrid multi-level inverter and charge pump

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH1051270A (ja) 1996-07-31 1998-02-20 Yozan:Kk スイッチトキャパシタ回路
JP2000022500A (ja) 1998-07-06 2000-01-21 Matsushita Electric Ind Co Ltd スイッチトキャパシタ回路
KR20020091999A (ko) * 2001-06-01 2002-12-11 한건희 반전증폭기를 이용한 스위치드 커패시터 회로
KR20060077151A (ko) * 2004-12-30 2006-07-05 매그나칩 반도체 유한회사 스위치드 캐패시터 회로와 스위치드 캐패시터 회로를이용한 아날로그 메모리

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US475337A (en) * 1892-05-24 oberly
US4055777A (en) * 1976-11-02 1977-10-25 The United States Of America As Represented By The Administrator Of The National Aeronautics And Space Administration Window comparator
US5113150A (en) * 1991-05-31 1992-05-12 Intel Corporation Unity gain inverting amplifier providing linear transfer characteristics
JPH0645875A (ja) 1992-07-24 1994-02-18 Nec Corp スイッチトキャパシタ回路
US5479130A (en) * 1994-02-15 1995-12-26 Analog Devices, Inc. Auto-zero switched-capacitor integrator
WO1996037951A1 (en) * 1995-05-23 1996-11-28 Analog Devices, Inc. Switched capacitor offset suppression
US6278750B1 (en) * 1997-08-30 2001-08-21 Winbond Electronics Corp. Fully integrated architecture for improved sigma-delta modulator with automatic gain controller
JP3079368B2 (ja) * 1997-10-24 2000-08-21 セイコーインスツルメンツ株式会社 スイッチトキャパシタ増幅回路
TW427053B (en) * 1999-03-10 2001-03-21 Nat Science Council Low voltage switched capacitor integrator having offset voltage compensation and the filter using the same
JP3479506B2 (ja) * 2000-10-18 2003-12-15 有限会社リニアセル・デザイン 加重平均値演算回路
US6608575B2 (en) * 2001-01-31 2003-08-19 Qualcomm Incorporated Hybrid multi-stage circuit
JP3628636B2 (ja) * 2001-07-30 2005-03-16 シャープ株式会社 スイッチトキャパシタ回路
IL165336A0 (en) * 2002-06-27 2006-01-15 Qualcomm Inc Filtering applicable to digital to analog converter systems
US7068203B2 (en) * 2003-12-31 2006-06-27 Texas Instruments Incorporated Switched-capacitor circuits with reduced finite-gain effect
US7230479B2 (en) * 2005-08-03 2007-06-12 Micron Technology, Inc. Technique to improve the gain and signal to noise ratio in CMOS switched capacitor amplifiers
US7236113B1 (en) * 2006-01-26 2007-06-26 Emerson Process Management Capacitance-to-digital modulator with sensor failure-mode detection

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH1051270A (ja) 1996-07-31 1998-02-20 Yozan:Kk スイッチトキャパシタ回路
JP2000022500A (ja) 1998-07-06 2000-01-21 Matsushita Electric Ind Co Ltd スイッチトキャパシタ回路
KR20020091999A (ko) * 2001-06-01 2002-12-11 한건희 반전증폭기를 이용한 스위치드 커패시터 회로
KR20060077151A (ko) * 2004-12-30 2006-07-05 매그나칩 반도체 유한회사 스위치드 캐패시터 회로와 스위치드 캐패시터 회로를이용한 아날로그 메모리

Cited By (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101531877B1 (ko) * 2009-01-13 2015-06-26 삼성전자주식회사 리셋 시 플로팅 노드를 제거할 수 있는 스위치드-커패시터 적분기, 상기 스위치드-커패시터 적분기를 포함하는 장치들
WO2011031003A2 (ko) * 2009-09-10 2011-03-17 연세대학교 산학협력단 스위치드 커패시터 회로
WO2011031003A3 (ko) * 2009-09-10 2011-05-05 연세대학교 산학협력단 스위치드 커패시터 회로
KR101087246B1 (ko) 2009-09-10 2011-11-29 연세대학교 산학협력단 스위치드 커패시터 회로
US8723597B2 (en) 2009-09-10 2014-05-13 Industry-Academic Cooperation Foundation, Yonsei University Switched capacitor circuit
WO2014083736A1 (ja) * 2012-11-30 2014-06-05 パナソニック株式会社 スイッチトキャパシタ回路及びその駆動方法
KR101563304B1 (ko) * 2013-10-14 2015-10-26 선문대학교 산학협력단 재조정 스위치드 커패시터 레지스터 및 이를 이용한 비접촉식 터치 센서 리드아웃 회로
KR20180087846A (ko) * 2017-01-23 2018-08-02 삼성디스플레이 주식회사 2차 스위치드 커패시터 필터
KR102590453B1 (ko) 2017-01-23 2023-10-17 삼성디스플레이 주식회사 2차 스위치드 커패시터 필터
WO2019132193A1 (ko) * 2017-12-29 2019-07-04 포항공과대학교 산학협력단 적분기-전달함수의 폴-오차를 보상하는 스위치드-커패시터 적분기회로
KR20190081097A (ko) * 2017-12-29 2019-07-09 포항공과대학교 산학협력단 적분기-전달함수의 폴-오차를 보상하는 스위치드-커패시터 적분기회로
KR102012504B1 (ko) 2017-12-29 2019-08-20 포항공과대학교 산학협력단 적분기-전달함수의 폴-오차를 보상하는 스위치드-커패시터 적분기회로

Also Published As

Publication number Publication date
US7800427B2 (en) 2010-09-21
US20080116966A1 (en) 2008-05-22

Similar Documents

Publication Publication Date Title
KR100794310B1 (ko) 스위치드 커패시터 회로 및 그것의 증폭 방법
US7667501B2 (en) Correlated double sampling technique
JP5754550B2 (ja) Δς変調器及びδς型a/d変換器
US6909391B2 (en) Fully differential reference driver for pipeline analog to digital converter
KR101087246B1 (ko) 스위치드 커패시터 회로
JP5836020B2 (ja) A/d変換器
US6573785B1 (en) Method, apparatus, and system for common mode feedback circuit using switched capacitors
JP5565859B2 (ja) デルタシグマad変換器
KR101531877B1 (ko) 리셋 시 플로팅 노드를 제거할 수 있는 스위치드-커패시터 적분기, 상기 스위치드-커패시터 적분기를 포함하는 장치들
US7068198B2 (en) Double-sampled integrator system and method thereof
US20130207821A1 (en) Method and apparatus for separating the reference current from the input signal in sigma-delta converter
JP2002514019A (ja) キャパシタのノンリニアリティを補償するための方法および回路
JP2009260605A (ja) Δς変調器及びδς型ad変換器
US8745115B2 (en) Pixel sensor converters and associated apparatus and methods
US9787320B1 (en) Methods and apparatus for an analog-to-digital converter
JP2000022500A (ja) スイッチトキャパシタ回路
US10461769B2 (en) ΔΣ modulator
KR20130054588A (ko) 샘플링 정확도를 증가시키기 위한 아날로그 리셋 회로를 적용시킨 시그마-델타 아날로그-디지털 컨버터
KR101397252B1 (ko) 하이브리드 아날로그 디지털 변환 장치 및 이를 이용한 센싱 장치
JP2006074084A (ja) 増幅回路
JP2009044379A (ja) スイッチドキャパシタ積分器
KR20160028932A (ko) 반도체 장치 및 반도체 시스템
US11588495B2 (en) Analog front-end circuit capable of use in a sensor system
JP7450362B2 (ja) 増幅器
KR20220025517A (ko) 오픈 루프 스위치드 커패시터 적분기

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130102

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20140103

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20141231

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20160104

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20170102

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20191226

Year of fee payment: 13