KR100744938B1 - 플라즈마 디스플레이 패널용 전원공급 장치 - Google Patents

플라즈마 디스플레이 패널용 전원공급 장치 Download PDF

Info

Publication number
KR100744938B1
KR100744938B1 KR1020060058945A KR20060058945A KR100744938B1 KR 100744938 B1 KR100744938 B1 KR 100744938B1 KR 1020060058945 A KR1020060058945 A KR 1020060058945A KR 20060058945 A KR20060058945 A KR 20060058945A KR 100744938 B1 KR100744938 B1 KR 100744938B1
Authority
KR
South Korea
Prior art keywords
power supply
voltage
thyristor
anode
latch
Prior art date
Application number
KR1020060058945A
Other languages
English (en)
Inventor
류동균
이재학
김준성
김성목
김태성
조광승
Original Assignee
삼성전기주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전기주식회사 filed Critical 삼성전기주식회사
Priority to KR1020060058945A priority Critical patent/KR100744938B1/ko
Application granted granted Critical
Publication of KR100744938B1 publication Critical patent/KR100744938B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/026Arrangements or methods related to booting a display
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/027Arrangements or methods related to powering off a display

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)

Abstract

본 발명은, 이상상태가 발생하는 경우 래치업 신호를 출력하는 래치부; 상기 래치부의 출력이 게이트에 인가되고, 스탠바이 전압이 애노드에 인가되며, 접지된 캐소드를 갖는 사이리스터를 포함하며 상기 사이리스터의 애노드의 전압이 하강하는 경우 전원 전압을 차단하는 전원차단부; 상기 사이리스터의 애노드에 애노드가 연결된 다이오드; 전원공급제어신호에 따라 온/오프되어 상기 다이오드의 캐소드를 접지 또는 개방하는 스위치를 포함하여, 상기 이상상태가 발생하는 경우 상기 래치업 신호가 출력되어 상기 사이리스터가 온 됨으로써 상기 사이리스터의 애노드의 전압이 하강하여 전원 전압을 차단하고, 동시에 상기 전원공급제어신호가 하이 상태가 됨으로써 상기 사이리스터의 애노드가 상기 다이오드와 스위치를 통해 접지레벨이 되어 상기 사이리스터가 오프되는 것을 특징으로 하는 플라즈마 디스플레이 패널용 전원공급 장치를 제공한다.
플라즈마 디스플레이 패널(PDP), 이미지 보드, 전원공급 장치(SMPS), 사이리스터, 래치

Description

플라즈마 디스플레이 패널용 전원공급 장치{POWER SUPPLY FOR PLASMA DISPLAY PANEL}
도 1은 종래의 플라즈마 디스플레이 패널용 전원공급 장치를 도시한 회로구성도이다.
도 2는 종래의 플라즈마 디스플레이 패널용 전원공급 장치의 동작을 도시한 파형도이다.
도 3은 본 발명의 일실시형태에 따른 플라즈마 디스플레이 패널용 전원공급 장치의 회로구성도이다.
도 4는 본 발명의 일실시형태에 따른 플라즈마 디스플레이 패널용 전원공급 장치의 동작을 도시한 파형도이다.
*본 발명의 주요부분에 대한 부호의 설명*
31: 래치부 32: 전원차단부
35: 다이오드 36: 스위치(트랜지스터)
321: 사이리스터 Vstb: 스탠바이 전압
PS-ON: 전원공급제어신호
본 발명은 플라즈마 디스플레이 패널(Plasma Display Panel, 이하 "PDP"라 함)용 전원 장치에 관한 것으로, 더욱 상세하게는 과전압, 과전류, 저전압과 같은 이상상태에서 사이리스터가 온 됨으로써 각종 전원전압의 공급이 차단된 래치업 모드 이후, 신속한 재기동이 가능한 PDP용 전원공급 장치에 관한 것이다.
일반적으로, PDP는 가스 방전현상을 이용하여 화상을 표시하는 장치로서, 대형화가 용이하고, 상대적으로 표시용량, 휘도, 콘트라스트, 잔상, 시야각 등의 각종 표시능력이 우수하여, CRT(Cathode Ray Tube)를 대체할 수 있는 장치로 각광받고 있다. 상기 PDP에서는, 전극들 사이에 인가되는 직류 혹은 교류전압에 의하여 방전가스가 충전된 방전 셀(cell) 내에서 방전이 발생하고, 상기 방전가스로부터 방출되는 자외선이 형광체를 여기시켜 가시광선을 발광시킴으로서 원하는 화상을 구현한다.
이러한 PDP를 구동하기 위한 구동 모듈은 통상 PDP의 각 전극을 구동하기 위한 X 보드, Y 보드와, PDP 패널에 재현되는 이미지의 휘도, 색상 등을 제어하는 제어보드, 각 보드에 전원을 공급하는 전원공급 장치 등을 포함한다. 특히, 상기 이미지 보드는 상기 전원공급 장치로부터 스탠바이 전압을 인가받고, 이에 응답하여 상기 전원공급 장치로 전원공급제어신호(Power Supply-ON)신호를 제공한다. 또한, 상기 전원공급 장치는 고가의 PDP 패널의 전기적인 손상을 보호하기 위해, 과전압, 과전류 또는 저전압 등의 이상 상태를 검출하여 전원을 차단하는 보호회로를 구비한다.
도 1은 종래의 PDP용 전원 장치에서 보호회로를 간략하게 도시한 회로구성도이다. 도 1에 도시된 바와 같이, 종래의 PDP용 전원 장치는, 전원 장치 내에 과전압(OVP), 과전류(OCP) 및 저전류(UVP)가 검출되는 경우 래치 업 신호(Slatch)를 생성하는 래치부(11)와, 교류전압을 인가받아 각종 전원전압을 생성하며 상기 래치 업 신호가 생성되는 경우 전원 장치 내에 공급되는 전원전압(Vcc)을 차단하는 전원차단 신호(Vcc-OFF)를 생성하는 전원차단부(12)를 포함한다. 더하여, 스탠바이 전압(Vstb)과 전원차단부(12) 사이에 연결된 다이오드(13)와 상기 다이오드(13)의 애노드와 접지 사이에 연결되어 전원공급제어신호(PS-ON)에 따라 온/오프 되는 스위치(14)를 더 포함한다.
이와 같은 종래의 PDP용 전원공급 장치는, 과전압, 과전류, 저전압이 발생하지 않은 정상상태일 때 스탠바이 전압이 상기 다이오드(13)를 통해 스탠바이 전압이 전원차단부로 공급된다. PDP용 전원공급 장치는 상기 스탠바이 전압이 인가되는 전원차단부(12)의 입력단의 전압(Va)이 소정 전압값 이상 유지되는 경우 정상적인 전원전압을 생성하도록 동작된다.
과전압, 과전류, 저전압이 발생하는 이상상태일 때, 래치부(111)는 래치업 신호(Slatch)를 생성하여 전원차단부(12)로 전달한다. 상기 전원차단부(12)는 이 래치업 신호(Slatch)가 입력되면 전원차단부(12)의 입력단의 전압(Va)이 상기 소정 전압값 미만으로 하강시키게 되고, 이 전압 강하를 이용하여 각종 전원전압의 공급을 차단하게 된다. 이러한 동작 상태를 래치업 모드라(latch-up mode)라 한다. 상기 전원차단부(12)는 래치업 신호(Slatch)를 입력받은 이후에는 래치업 신호(Slatch)의 상태가 변동되어도 계속 래치업 모드를 유지한다.
이러한 전원보호 회로의 동작을 구현하기 위해, 통상 상기 전원차단부(12)는 사이리스터로 이루어지며, 상기 래치업 신호(Slatch)가 상기 사이리스터의 게이트로 입력되어 사이리스터의 애노드(전원차단부(12)의 입력단)와 캐소드가 도통상태가 됨으로써 사이리스터의 입력단의 전압을 하강시킴으로써 전원전압이 차단된다. 사이리스터는 그 특성 상 일단 온 상태가 된 이후, 그 애노드가 접지레벨로 하강하지 않으면 계속 온 상태를 유지한다. 따라서, 전원차단부(12)의 전원차단 동작 이후 사이리스터의 애노드를 접지레벨로 만들기 위해서는 사이리스터로 공급되는 스탠바이 전압을 접지 레벨까지 하강시켜야 한다.
도 2는 종래의 PDP용 전원공급 장치의 동작을 도시한 파형도이다. 도 2를 참조하여 종래의 PDP 전원공급 장치의 동작을 더욱 상세하게 설명한다. 도 2에 도시된 바와 같이, PDP 패널의 구동이 시작되면, 전원공급 장치에서 스탠바이 전압(Vstb)을 생성하여 이미지 보드로 공급한다(TP1). 이에 응답하여 소정시간 이후 이미지 보드는 전원공급제어신호(PS-ON)신호를 생성하여 전원공급 장치로 제공한 다(TP2). 앞서 설명한 바와 같이 전원공급제어신호(PS-ON)신호는 액티브 로우 신호이므로, 하이상태에 있다가 스탠바이 전압(Vstb)이 공급되면 로우 상태가 된다. 이 스탠바이 전압(Vstb)이 로우 상태가 됨과 동시에 전원차단부(12)의 입력단의 전압(Va)이 소정 전압값으로 유지되면서 전원 장치는 교류 전압으로부터 복수의 값을 갖는 각종 전원전압을 생성하여 출력한다(TP2).
이 과정에서 과전압 등이 검출되는 이상 상태가 발생하는 경우(TP3), 래치부(11)는 하이 상태의 래치업 신호(Slatch)를 출력하고, 이로 인해 전원차단부(12)의 사이리스터가 온되면 전원차단부(12)의 입력단의 전압(Va)이 하강하게 되어 전원공급 장치에서 제공되는 전원전압이 차단된다. 즉, 전원공급 장치는 래치업 모드에 들어간다. 래치업 모드에서 이미지보드로부터 제공되는 전원공급제어신호(PS-ON)는 소정 주기로 하이 상태와 로우 상태가 반복된다.
한편, 이상 상태가 발생하여 전원공급 장치로부터 제공되는 전원전압이 모두 차단되는 래치업 모드에 들어가더도 스탠바이 전압(Vstb)은 지속적으로 유지된다. 따라서, 전원차단부(12)의 입력단 전압(Va)는 일정한 전압값으로 유지되는 상태이다. 전원차단부(12)의 사이리스터는 게이트에 하이 상태의 래치업 신호가 입력되면 애노드와 캐소드가 도통되는 상태를 지속적으로 유지하며 그 이후에는 게이트에 입력되는 신호의 상태가 변화하더라도 도통상태를 계속 유지하게 된다. 상기 사이리스터의 도통상태를 개방상태로 변화하기 위해서는 사이리스터의 애노드의 전압, 즉 전원차단부(12)의 입력단의 전압(Va)을 접지레벨까지 하강시켜야 한다. 즉, 전원차단부(12)의 입력단의 전압(Va)을 접지 레벨이 되게 하여야, 래치업 모드가 해제되 고 다시 전원공급 장치를 재기동 할 수 있게 된다.
종래에는 래치업 모드를 해제하고 재기동하기 위해 상기 스탠바이 전압을 접지레벨까지 하강시키려면 전원공급 장치로 인가되는 교류전압을 차단하여야 하였다. 즉, 벽에 마련된 콘센트로부터 코드를 제거하야 한다. 교류전압을 차단하면(TP4) 전원공급 장치 내의 벌크 캐패시터(bulk capacitor)에 충전된 전하가 방전되고 소정시간 이후 방전이 완료되면 스탠바이 전압(Vstb)이 0V(접지 레벨)이 된다(TP5). 스탠바이 전압(Vstb)이 접지레벨이 되면 비로소 전원차단부(12)의 입력단, 즉 사이리스터의 애노드가 접지레벨이 되고 사이리스터가 도통상태에서 개방상태로 전환된다. 이후 다시 교류전압이 인가되면, 이미지 보드의 전원공급제어신호(PS-ON)가 로우 상태가 될 때 다시 스탠바이 전압(Vstb)이 제공되고 전원공급 장치가 정상적으로 동작하게 된다.
이상에서 설명한 바와 같이, 종래의 PDP용 전원공급 장치는 과전압 등의 이상태에서 전원전압이 차단되는 래치업 모드에 들어간 경우, 다시 재기동하기 위해서는 반드시 사용자가 교류전압을 제공하는 코드를 제거하여야 하는 불편함이 있다. 또한, 코드를 제거한 후에도 벌크 캐패시터가 완전히 방전되는 동안 소정 시간(약 1-2분) 동안 경과한 후에서야 재기동이 가능한 문제점이 있다. 특히, 이러한 문제점은 전원공급 장치로 제공되는 교류전압이 안정적이지 못한 환경에서 빈번하게 래치업 모드가 되는 경우 사용자에게 매우 큰 불편함을 제공하게 된다.
본 발명은 전술한 종래기술의 문제점을 해결하기 위해 제안된 것으로, 그 목적은 PDP 및 회로 등을 보호하기 위해 이상 동작 상태에서 각종 전원전압을 차단하는 래치업 모드에 진입한 후, 이를 해제하기 위해 교류전압을 제거하거나 소정 시간 동안 대기하지 않고서도 신속하게 재기동이 가능한 PDP용 전원공급 장치를 제공하는데 있다.
상기 목적을 달성하기 위한 기술적 구성으로서 본 발명은,
전원 전압이 공급되는 경우 로우상태를 가지고 상기 전원 전압이 공급되지 않는 경우 일정 주기로 하이-로우상태를 반복하는 전원공급제어신호를 출력하는 이미지보드에 상기 전원 전압 및 스탠바이 전압을 공급하고 상기 이미지보드로부터 상기 전원공급제어신호를 제공받는 플라즈마 디스플레이 패널용 전원공급 장치에 있어서,
상기 전원공급 장치에 이상상태가 발생하는 경우 래치업 신호를 출력하는 래치부;
상기 래치부의 출력이 게이트에 인가되고, 상기 스탠바이 전압이 애노드에 인가되며, 접지된 캐소드를 갖는 사이리스터를 포함하며 상기 사이리스터의 애노드의 전압이 하강하는 경우 전원 전압을 차단하는 전원차단부;
상기 사이리스터의 애노드에 애노드가 연결된 다이오드;
상기 전원공급제어신호에 따라 온/오프되어 상기 다이오드의 캐소드를 접지 또는 개방하는 스위치를 포함하여,
상기 이상상태가 발생하는 경우 상기 래치업 신호가 출력되어 상기 사이리스터가 온 됨으로써 상기 사이리스터의 애노드의 전압이 하강하여 전원 전압을 차단하고, 동시에 상기 전원공급제어신호가 하이 상태가 됨으로써 상기 사이리스터의 애노드가 상기 다이오드와 스위치를 통해 접지레벨이 되어 상기 사이리스터가 오프되는 것을 특징으로 하는 플라즈마 디스플레이 패널용 전원공급 장치를 제공한다.
바람직하게, 상기 스위치는, 상기 다이오드의 캐소드에 콜렉터가 연결되고, 상기 전원공급제어신호가 베이스로 인가되며, 에미터가 접지된 트랜지스터일 수 있다.
또한, 상기 이상상태는, 과전압 인가 상태, 과전류 인가 상태 또는 저전압 인가 상태이다.
이하, 첨부된 도면을 참조하여 본 발명의 다양한 실시형태에 대한 구성 및 작용을 더욱 상세하게 설명한다. 그러나, 본 발명의 실시형태는 여러 가지 다른 형태로 변형될 수 있으며, 본 발명의 범위가 이하 설명되는 실시형태로 한정되는 것은 아니다. 본 발명의 실시형태는 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 본 발명을 더욱 완전하게 설명하기 위해서 제공되는 것이다. 따라서, 도면에 도시된 구성요소들의 형상 및 크기 등은 보다 명확한 설명을 위해 과장될 수 있으며, 도면 상에서 실질적으로 동일한 구성과 기능을 가진 구성요소들은 동일한 참조부호를 사용할 것이다.
도 3은 본 발명의 일실시형태에 따른 플라즈마 디스플레이 패널용 전원공급 장치의 회로구성도이다.
도 3에 도시된 바와 같이, 본 발명의 일실시형태에 따른 플라즈마 디스플레이 패널(PDP)용 전원공급 장치는, 이미지 보드(미도시)에 스탠바이 전압(Vstb)을 제공하고 상기 이미지 보드로부터 전원공급제어신호(PS-ON)를 제공받는 전원공급 장치로서, 래치부(31), 전원차단부(32), 다이오드(35), 스위치(36)를 포함하여 구성된다. 상기와 같은 구성으로부터 본 발명의 일실시형태에 따른 PDP용 전원공급 장치는 과전압 인가 상태, 과전류 인가 상태 또는 저전압 인가 상태와 같은 전원공급 장치의 이상상태가 발생한 경우 전원공급을 차단하여 PDP에 사용되는 각종 장치들을 보호할 수 있게 된다.
상기 래치부(31)는 전원공급 장치에서 과전압 상태가 발생하는 경우 생성되는 과전압신호(OVP), 과전류 상태가 발생하는 경우 생성되는 과전류신호(OCP) 및 저전압 상태가 발생하는 경우 생성되는 저전압신호(UVP)가 입력되는 경우 래치업 신호(Slatch)를 출력한다.
상기 전원차단부(32)는 상기 래치업 신호에 의해 동작하는 사이리스터(321)를 포함한다. 상기 사이리스터(321)는 상기 래치업 신호가 인가되는 게이트(G)와, 스탠바이 전압이 인가되는 애노드(A)와 접지된 캐소드(C)를 갖는다. 상기 사이리스터(321)는 게이트(G)에 래치업 신호가 인가되면, 애노드(A)와 캐소드(C)를 도통상태(온상태)로 유지하며 이로써 애노드(A)의 전압(Va)을 하강시킨다. 이 애노드(A) 전압(Va)의 하강을 통해 전원공급 장치는 각종 전원전압의 공급을 차단하게 된다. 상기 사이리스터(321)는 그 특성상 게이트(G)에 래치업 신호가 입력되어 그 애노드(A)와 캐소드(C)가 도통상태가 된 이후, 게이트(G)에 입력되는 신호에 관계없이 계속 도통상태를 유지하며, 애노드(A)의 전압이 접지레벨이 되면 비로소 애노드(A)와 캐소드(C)가 개방상태, 즉 오프 상태가 된다.
상기 다이오드(35)는 애노드가 상기 사이리스터의 애노드에 애노드가 연결된다.
상기 스위치(36)는 전원공급제어신호(PS-ON)에 따라 온/오프되어 상기 다이오드(35)의 캐소드를 접지 또는 개방한다. 상기 스위치(36)는 상기 다이오드(35)의 캐소드에 콜렉터가 연결되고, 상기 전원공급제어신호(PS-ON)가 베이스로 인가되며, 에미터가 접지된 트랜지스터(36)로 구현될 수 있다.
이하, 첨부된 도면을 참조하여 본 발명의 일실시형태에 따른 PDP용 전원공급 장치의 작용을 더욱 상세하게 설명하기로 한다.
도 4는 본 발명의 일실시형태에 따른 플라즈마 디스플레이 패널용 전원공급 장치의 동작을 도시한 파형도이다.
도 3 및 도 4를 참조하면, PDP를 구동하기 위해 전원공급 장치에 교류전원이 제공되면, 즉 콘센트에 코드를 연결하면 전원공급 장치는 정류, 역률보상 등의 동작을 통해 PDP 구동을 위해 필요한 각종 장치에 사용되는 직류전원을 생성한다. 특히, 사용자로부터 PDP를 온시키는 신호가 입력될 때까지 대기 상태를 유지하는 스탠바이 전압(Vstb)을 생성하여 PDP의 이미지 보드로 공급한다. 도 4의 "T1"은 상기 교류전원의 제공을 통해 스탠바이 전압(Vstb)이 생성되기 시작하는 시점이다.
상기 스탠바이 전압(Vstb)을 제공받은 이미지 보드는 전원공급제어신호(PS-ON)를 전원공급 장치로 제공한다. 이 전원공급제어신호(PS-ON)는 액티브 로우 신호로서 스탠바이 전압(Vstb)이 제공되기 이전에는 하이상태에 있다가 스탠바이 전압(Vstb)이 공급되면 로우 상태가 된다. 상기 전원공급제어신호(PS-ON)가 로우 상태가 되면, 전원공급 장치 내의 트랜지스터(34)가 오프됨으로써 스탠바이 전압(Vstb)이 다이오드(33)을 통해 전원차단부(32)로 제공된다. 이를 통해 사이리스터(321)의 애노드(A)의 전압(Va)도 소정 레벨을 유지하게 되어 전압공급 장치를 동작하기 위한 각종 부품들의 전원전압(Vcc)이 제공된다. 도 4의 "T2"는 전원공급제어신호(PS-ON)이 로우 상태가 되어 전원공급 장치로부터 각종 전원전압들이 제공되는 시점이다.
이러한 정상상태에서, 전원공급 장치의 과전압, 과전류, 저전압 상태가 발생하는 경우, 과전류신호(OCP) 및 저전압 상태가 발생하는 경우 생성되는 저전압신호(UVP)가 래치부(31)로 입력되고, 상기 래치부(31)는 래치업 신호(Slatch)를 생성하여 출력한다. 이 래치업(Slatch) 신호는 전원차단부(32) 사이리스터(321)의 게이 트에 인가되고, 상기 사이리스터(321)는 온되어 그 애노드(A)와 캐소드(C)가 도통된다(이 상태를 "래치업 모드"라고도 함). 상기 사이리스터(321)의 애노드(A)와 캐소드(C)가 도통됨으로써 상기 사이리스터(321)의 애노드(A)의 전압(Va)이 소정 레벨이하로 하강하게 되고, 상기 사이리스터(321)의 애노드(A)의 전압(Va)의 하강을 통해 전원공급 장치로부터 제공되는 각종 전원전압(Vcc)이 오프된다. 즉, 하강된 상기 사이리스터(321)의 애노드(A)의 전압(Va)이 전원공급 장치의 각종 전원전압을 차단하는 전원차단 신호(Vcc-OFF)로 이용된다. 도 4의 "T3"는 이상상태가 발생하여 래치업 모드에 들어가는 시점이다.
전원공급 장치로부터 제공되는 각종 전원전압이 차단됨으로써 이미지 보드에 제공되는 전원전압도 차단된다. 전원전압이 차단된 이미지 보드는 소정 주기로 하이상태와 로우상태를 반복하는 펄스형태의 전원공급제어신호(PS-ON)을 전원공급 장치로 제공한다. 즉 상기 전원공급제어신호(PS-ON)는 정상상태에서 로우상태를 유지하다가 전원이 차단되면 하이상태로 전환되고 소정 시간 후 로우상태로 변환하고 다시 소정시간후 하이상태가 되는 동작을 반복한다.
전원공급이 차단된 상태에서 이미지 보드에서 제공되는 전원공급제어신호(PS-ON)가 하이 상태가 되면 스위치(36)가 온된다. 상기 스위치(36)는 상기 사이리스터(321)의 애노드에 애노드가 연결된 다이오드(35)의 캐소드에 콜렉터가 연결되고, 상기 전원공급제어신호(PS-ON)가 베이스로 인가되며, 에미터가 접지된 트랜지스터(36)이므로, 트랜지스터(36)의 베이스로 하이상태의 전원공급제어신호(PS-ON)입력되면 상기 사이리스터(321)의 애노드가 접지레벨이 됨으로써 상기 사이리스 터(321)가 오프되어 상기 사이리스터(321)의 애노드(A)와 캐소드(C)가 개방상태로 전환된다. 즉, 하이 상태의 전원공급제어신호(PS-ON)가 입력되는 순간 래치업 모드가 해제된다. 도 4의 "T4"는 래치업 모드가 해제되는 시점이다. 실질적으로 "T3"와 "T4"는 실질적으로 동일한 시점이 될 수 있다.
이어, 상기 전원공급제어신호(PS-ON)가 소정시간이 경과한 후 다시 로우상태가 되면 상기 스위치(36)가 오프되어 상기 사이리스터(321)의 애노드(A)의 전압이 정상상태의 레벨을 유지하게 되고, 다시 전원공급 장치에서 제공되는 각종 전원전압(Vcc)가 제공됨으로써 PDP를 재기동 할 수 있는 상태가 된다. 도 4의 "T5"는 PDP를 다시 재기동할 수 있는 시점이다.
이와 같이, 본 발명의 일실시형태에 따른 PDP용 전원공급 장치는, 상기 사이리스터(321)의 애노드(A)에 애노드가 연결된 다이오드(35) 및 상기 다이오드(35)의 캐소드와 접지를 전원공급제어신호(PS-ON)에 따라 연결 차단하는 스위치(36)에 의해, 이상상태가 발생한 래치업 모드에 들어감과 거의 동시에 상기 사이리스터(321)의 애노드(A)의 전압(Va)를 접지레벨로 만듬으로써, 별도로 교류전원을 공급하는 코드를 제거할 필요가 없으며, 벌크 캐패시터의 전하가 방전되는 시간동안 기다릴 필요가 없이 즉시 PDP를 재기동할 수 있다.
이상에서 설명한 바와 같이, 본 발명에 따르면 과전압, 과전류, 저전압 등의 이상상태에 의해 전원공급 장치로부터 제공되는 전원전압이 차단된 후, 별도의 조작 및 대시시간 없이 즉시 PDP를 재기동할 수 있는 효과가 있다. 이를 통해, 전원공급이 안정적이지 못한 상황에서 PDP의 동작이 정지한 후, 즉시 재기동할 수 있는 상태가 됨으로써 사용자의 편의를 향상시킬 수 있는 효과가 있다.

Claims (3)

  1. 전원 전압이 공급되는 경우 로우상태를 가지고 상기 전원 전압이 공급되지 않는 경우 일정 주기로 하이-로우상태를 반복하는 전원공급제어신호를 출력하는 이미지보드에 상기 전원 전압 및 스탠바이 전압을 공급하고 상기 이미지보드로부터 상기 전원공급제어신호를 제공받는 플라즈마 디스플레이 패널용 전원공급 장치에 있어서,
    상기 전원공급 장치에 이상상태가 발생하는 경우 래치업 신호를 출력하는 래치부;
    상기 래치부의 출력이 게이트에 인가되고, 상기 스탠바이 전압이 애노드에 인가되며, 접지된 캐소드를 갖는 사이리스터를 포함하며 상기 사이리스터의 애노드의 전압이 하강하는 경우 전원 전압을 차단하는 전원차단부;
    상기 사이리스터의 애노드에 애노드가 연결된 다이오드;
    상기 전원공급제어신호에 따라 온/오프되어 상기 다이오드의 캐소드를 접지 또는 개방하는 스위치를 포함하여,
    상기 이상상태가 발생하는 경우 상기 래치업 신호가 출력되어 상기 사이리스터가 온 됨으로써 상기 사이리스터의 애노드의 전압이 하강하여 전원 전압을 차단하고, 동시에 상기 전원공급제어신호가 하이 상태가 됨으로써 상기 사이리스터의 애노드가 상기 다이오드와 스위치를 통해 접지레벨이 되어 상기 사이리스터가 오프되는 것을 특징으로 하는 플라즈마 디스플레이 패널용 전원공급 장치.
  2. 제1항에 있어서, 상기 스위치는,
    상기 다이오드의 캐소드에 콜렉터가 연결되고, 상기 전원공급제어신호가 베이스로 인가되며, 에미터가 접지된 트랜지스터인 것을 특징으로 하는 플라즈마 디스플레이 패널용 전원공급장치.
  3. 제1항에 있어서, 상기 이상상태는,
    과전압 인가 상태, 과전류 인가 상태 또는 저전압 인가 상태인 것을 특징으로 하는 플라즈마 디스플레이 패널용 전원공급장치.
KR1020060058945A 2006-06-28 2006-06-28 플라즈마 디스플레이 패널용 전원공급 장치 KR100744938B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020060058945A KR100744938B1 (ko) 2006-06-28 2006-06-28 플라즈마 디스플레이 패널용 전원공급 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060058945A KR100744938B1 (ko) 2006-06-28 2006-06-28 플라즈마 디스플레이 패널용 전원공급 장치

Publications (1)

Publication Number Publication Date
KR100744938B1 true KR100744938B1 (ko) 2007-08-01

Family

ID=38601564

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060058945A KR100744938B1 (ko) 2006-06-28 2006-06-28 플라즈마 디스플레이 패널용 전원공급 장치

Country Status (1)

Country Link
KR (1) KR100744938B1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20150017405A (ko) * 2013-06-17 2015-02-17 삼성전기주식회사 전원 공급 장치
CN111415617A (zh) * 2020-04-02 2020-07-14 广东晟合技术有限公司 增加锁存器提高oled面板伽马电压稳定时间的方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07210112A (ja) * 1994-01-13 1995-08-11 Fujitsu General Ltd 残留電荷放電回路
JPH08194547A (ja) * 1995-01-20 1996-07-30 Fujitsu General Ltd 放電回路

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07210112A (ja) * 1994-01-13 1995-08-11 Fujitsu General Ltd 残留電荷放電回路
JPH08194547A (ja) * 1995-01-20 1996-07-30 Fujitsu General Ltd 放電回路

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20150017405A (ko) * 2013-06-17 2015-02-17 삼성전기주식회사 전원 공급 장치
KR101589475B1 (ko) 2013-06-17 2016-01-28 삼성전기 주식회사 전원 공급 장치
CN111415617A (zh) * 2020-04-02 2020-07-14 广东晟合技术有限公司 增加锁存器提高oled面板伽马电压稳定时间的方法

Similar Documents

Publication Publication Date Title
JP2002116731A (ja) 交流プラズマディスプレーパネルの維持放電回路
JPH10105114A (ja) Pdpの電力回収装置
US6377275B1 (en) Method and apparatus for outputting an on-screen display of a display device
KR100744938B1 (ko) 플라즈마 디스플레이 패널용 전원공급 장치
JP5241179B2 (ja) 投射型表示装置
KR100627398B1 (ko) 전원 공급 장치
KR100609750B1 (ko) 플라즈마 디스플레이 패널의 에너지 회수장치
CN112185305B (zh) 背光控制装置、背光控制方法和显示装置
KR20120006793A (ko) 전원 공급 장치
US6847404B1 (en) Video display protection circuit
KR102378730B1 (ko) 방전 신호 트리거링 회로 및 디스플레이 장치
JP4797279B2 (ja) プラズマディスプレイ装置
JP2008107410A (ja) フラットパネルディスプレイおよび電源回路
KR101389655B1 (ko) 잔상 방지 기능을 가지는 영상표시기기
KR100735478B1 (ko) 플라즈마 디스플레이 패널용 전원장치
EP1118209B1 (en) Video display protection circuit
KR200165107Y1 (ko) 스포트 킬러 회로
KR200179723Y1 (ko) 수평 안정화 회로
KR100574117B1 (ko) 모니터 수평 출력 안정화 회로
KR100326918B1 (ko) 프로젝션 텔레비젼의 고압 상승 억제 보호회로
KR100702699B1 (ko) 수직 블랭킹 및 스포트 제거 결합 회로
KR20090065592A (ko) 플라즈마 디스플레이 장치 및 그 전원 제어 방법
KR100318753B1 (ko) 영상표시기기의 스폿 제거 회로
JP4848790B2 (ja) プラズマディスプレイ装置
JPWO2007088804A1 (ja) プラズマディスプレイ駆動装置並びにプラズマディスプレイ

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20100701

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee