KR100702699B1 - 수직 블랭킹 및 스포트 제거 결합 회로 - Google Patents

수직 블랭킹 및 스포트 제거 결합 회로 Download PDF

Info

Publication number
KR100702699B1
KR100702699B1 KR1020000032376A KR20000032376A KR100702699B1 KR 100702699 B1 KR100702699 B1 KR 100702699B1 KR 1020000032376 A KR1020000032376 A KR 1020000032376A KR 20000032376 A KR20000032376 A KR 20000032376A KR 100702699 B1 KR100702699 B1 KR 100702699B1
Authority
KR
South Korea
Prior art keywords
vertical blanking
voltage
spot
circuit
transistor
Prior art date
Application number
KR1020000032376A
Other languages
English (en)
Other versions
KR20010111730A (ko
Inventor
강호웅
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020000032376A priority Critical patent/KR100702699B1/ko
Publication of KR20010111730A publication Critical patent/KR20010111730A/ko
Application granted granted Critical
Publication of KR100702699B1 publication Critical patent/KR100702699B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/16Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by deflecting electron beam in cathode-ray tube, e.g. scanning corrections
    • H04N3/20Prevention of damage to cathode-ray tubes in the event of failure of scanning
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/16Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by deflecting electron beam in cathode-ray tube, e.g. scanning corrections
    • H04N3/24Blanking circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Details Of Television Scanning (AREA)

Abstract

개시된 모니터의 수직 블랭킹 회로와 전원을 오프하거나 절전모드를 위해 비디오 뮤트 회로를 구동할 때 발생하는 스포트를 제거하는 회로를 결합한 수직 블랭킹 및 스포트 제거 결합 회로에 관한 것이다.
본 발명의 장치는 피드백 트랜스로부터 유도된 전압을 정류하는 정류부와, 상기 정류부에서 정류된 전압을 분압하는 분압부와, 상기 분압부에 연결된 그리드 전압을 조절하여 수직 블랭킹 및 스포트 제거를 하는 수직 블랭킹 및 스포트 제거부로 구성된 수직 블랭킹 및 스포트 제거 결합 회로에 있어서; 상기 수직 블랭킹 및 스포트 제거부는, 콜렉터는 상기 분압부에 연결되어 있고, 베이스에는 수직 블랭킹 신호가 인가되며, 이미터에는 마이크로 컴퓨터로부터 입력되는 비디오 뮤트 신호와 모니터의 전원이 인가되는 트랜지스터로 구성된다.
수직 블랭킹, 스포트, 스포트 제거

Description

수직 블랭킹 및 스포트 제거 결합 회로{A VERTICAL BLANKING AND SPOT REMOVING CIRCUIT}
도 1은 종래 기술에 따른 수직 블랭킹 및 스포트 제거 회로도,
도 2는 본 발명에 따른 수직 블랭킹 및 스포트 제거 결합 회로도이고,
도 3은 수직 블랭킹 및 스포트 제거 결합회로의 각 부 출력을 나타낸 파형도로서,
(a)는 마이크로 컴퓨터에서 출력되는 비디오 뮤트 제어 신호의 파형도,
(b)는 모니터의 전원 파형도,
(c)는 수직 블랭킹 파형도,
(d)는 트랜지스터의 온 오프 상태를 나타낸 파형도,
(e)는 그리드 단자의 전압 상태를 나타낸 파형도이다.
*도면의 주요부분에 대한 부호설명*
10: 정류부
20: 분압부
30: 수직 블랭킹 합성부
40: 스포트 제거부
60: 수직 블랭킹 및 스포트 제거 결합부
FBT : 피드백 트랜스
D1, D2, D3: 다이오드
ZD: 제너다이오드
R1~R9: 저항
C1,C2: 콘덴서
Q1, Q2: 트랜지스터
G1: 그리드 전압
본 발명은 수직 블랭킹 및 스포트 제거 결합 회로에 관한 것으로, 보다 상세하게는 CDT 모니터의 그리드 전압에 수직 블랭킹 파형을 합성하고 전원 오프나 절전모드 수행시 비디오 뮤트 회로를 구동할 때 발생하는 스포트를 제거할 수 있도록 한 수직 블랭킹 및 스포트 제거 결합 회로에 관한 것이다.
먼저, 수직 블랭킹에 대해서 설명한다.
브라운관의 전자빔은 좌에서 우로 방출되는데 라인이 바뀔 때 전자빔이 우에서 좌로 이동하는데 걸리는 시간을 귀선 시간이라고 한다. 귀선 시간 동안에는 화면에 선이 나타난다. 그리드 전압과 캐소드의 전압차가 100V이상이 되면 화면의 귀선시간 동안 나타나는 빔이 사용자의 눈에는 보이지 않는다. 따라서, 귀선 시간 동안만 그리드의 전압을 낮추어 캐소드와의 전압차를 커지게 한다. 이와 같은 동작을 하도록 입력되는 신호가 수직 블랭킹 신호이다.
다음, 스포트는 모니터의 절전모드 수행시 또는 전원 오프시 발생하는 것이다.
CDT모니터가 정상적으로 동작할 때에는 캐소드 전압이 0V~70V이고, 그리드전압은 -70V이다. 상기 두 전압의 차이에 따라서 화면의 밝기가 달라지는데 전압 차이가 적으면 더 밝아진다.
절전모드 수행시 비디오 화면을 차단하거나 전원을 오프시킬 때 그리드전압은 -70V에서 방전되고 캐소드 전압은 0V~70V에서 방전되므로 편향 구동이 멈추는 시간동안에 두 전압차는 아주 작아진다. 따라서 화면 중앙에 아주 밝은 빔 뭉침 현상이 발생하는데 이를 스포트라고 한다.
이와 같은 스포트를 없애기 위한 회로가 스포트 제거 회로이다.
도 1은 종래 기술에 따른 수직 블랭킹 및 스포트 제거 회로를 나타낸 회로도이다.
피드백 트랜스(FBT)로부터 유도된 전압을 정류하는 정류부(10)와, 상기 정류부(10)에서 정류된 전압을 분압하는 분압부(20)와, 상기 분압부(20)에서 분압된 직류-70V에 교류 수직 블랭킹 파형을 합성하는 합성부(30)와, 마이크로 컴퓨터로부터 비디오 뮤트 신호가 입력되거나 전원이 꺼지면 순간적으로 그리드 단자의 직류 전압이 -150V이하의 낮은 전압으로 바뀌도록 하는 스포트 제거부(40)로 구성된다.
상기 정류부(10)는 피드백 트랜스(FBT)에 유기되는 전압을 정류하는 다이오드(D1)와 콘덴서(C1)로 구성되어 있고, 상기 분압부(20)는 스포트 제거부(40)의 트 랜지스터(Q1)가 턴 온일 때 -70V의 전압으로 분압하는 저항(R1), 저항(R2), 저항(R3)으로 구성되어 있다.
상기 수직 블랭킹 합성부(30)는 수직 블랭킹 신호가 저항(R4)을 통해 트랜지스터(Q2)의 베이스에 인가되고, 트랜지스터(Q2)의 콜렉터에는 전원 50V가 저항(R5)을 통해 인가되며, 그 접속점에 콘덴서(C2)가 연결되어 있다. 그리고, 상기 접속점과 콘덴서(C2) 사이의 접점에는 저항(R6)이 연결되어 있고, 상기 저항(R6)은 접지되어 있다.
상기 스포트 제거부(40)는 마이크로 컴퓨터로부터 입력되는 비디오 뮤트 신호가 저항(R8)을 거쳐 트랜지스터(Q1)의 베이스에 인가되고, 트랜지스터(Q1)의 콜렉터에는 전원 50V가 저항(R7)을 거쳐 인가되며, 이미터는 상기 분압부(20)의 저항(R3)에 연결되어 있다. 그리고, 상기 저항(R7)과 트랜지스터(Q1)의 콜렉터 사이의 접점에는 제너 다이오드(ZD)가 연결되어 있다.
또한, 상기 합성부(30)의 콘덴서(C2) 타측과 분압부(20)의 저항(R1) 사이에는 다이오드(D2)가 연결되어 있고, 상기 다이오드(D2)와 병렬로 연결되어 그리드 전압(G1)이 서서히 방전되도록 하는 저항(R9)이 있다.
이와 같이 구성된 종래 기술에 따른 수직 블랭킹 및 스포트 제거 회로를 설명하면 다음과 같다.
먼저 수직 블랭킹 신호 합성에 대해서 설명한다.
트랜지스터(Q2)의 베이스에 인가되는 수직 블랭킹 신호에 따라서 트랜지스터(Q2)는 턴 온 또는 턴 오프된다. 트랜지스터(Q2)가 턴 온되면 그리드 전 압(G1)은 -150V로 낮아지고, 트랜지스터(Q2)가 턴 오프되면 그리드 전압(G1)은 -70V 정도가 된다.
즉, 전자 빔이 좌에서 우로 방출될 때는 그리드 전압(G1)이 -70V이고, 우에서 좌로 라인이 바뀔때는 그리드 전압(G1)이 -150V로 낮아져 캐소드 전압과의 차가 커지므로 귀선 시간 동안 화면상에 선이 보이지 않도록 한다.
다음은 스포트 제거에 대해서 설명한다.
모니터가 정상으로 동작할 경우, 즉 마이크로 컴퓨터로부터 입력되는 비디오 뮤트 신호가 "로우"이고, 50V의 전압이 인가되는 상태이면 트랜지스터(Q1)은 턴 온이 된다. 이때 피드백 트랜스(FBT)로부터 유도된 -200V의 전압은 다이오드(D1)과 콘덴서(C1)에 의해 정류되고, 트랜지스터(Q1)가 턴 온이므로 저항(R1), 저항(R2), 저항(R3)에 의해 분압되어 그리드전압(G1)은 -70V 정도가 된다.
모니터의 전원이 오프되거나 비디도 뮤트 회로가 동작할 경우에는 다음과 같다.
모니터의 전원이 오프되어 50V의 전원이 0V가 되거나, 마이크로 컴퓨터로부터 비디오 뮤트 신호 "하이"가 입력되면 트랜지스터(Q1)은 턴 오프되고, -70V로 분압된 그리드 전압(G1)은 순간적으로 -150V 이하로 낮아진다.
이때, 그리드전압(G1)이 순간적으로 -150V로 바뀔 때 다이오드(D2)는 콘덴서(D2)의 충전 전압을 빠르게 방전하여 순간적으로 스포트 제거를 하고, 그리드전압에 합성되는 수직 블랭킹 파형의 폴링 에지가 직각에 가깝도록 하므로 완벽한 블랭킹 효과가 가능하도록 한다.
그리고, 저항(R9)는 그리드전압(G1)이 서서히 방전되도록 함으로써 스포트 제거동작이 모니터의 캐소드로부터의 빔 방출이 완전히 멈출 때까지 지속되도록 한다.
이상에서 설명한 종래 기술에 따른 회로의 경우, 수직 블랭킹을 합성하는 과정에서 콘덴서(C2)의 양단 전압은 100V 이상의 전압이 형성되어야 하므로 내압이 높아야 한다. 그리고 콘덴서(C2)의 용량이 클수록 수직 블랭킹 파형이 본래 신호의 수직 블랭킹의 액티브폭과 비슷해진다.
그러나, 용량도 크고 내압도 높은 콘덴서는 비용이 높은 문제점이 있었다.
따라서, 본 발명의 목적은 전술한 문제점을 해결할 수 있도록 용량 및 내압이 높은 콘덴서를 제거하여 재료비는 줄이고, 종래 기술과 같은 효과의 수직 블랭킹 및 스포트 제거 회로를 구현한 수직 블랭킹 및 스포트 제거 결합 회로를 제공함에 있다.
이와같은 목적을 달성하기 위한 본 발명에 따른 수직 블랭킹 및 스포트 제거 결합 회로에 있어서, 본 발명의 장치는 피드백 트랜스로부터 유도된 전압을 정류하는 정류부와, 상기 정류부에서 정류된 전압을 분압하는 분압부와, 상기 분압부에 연결된 그리드 전압을 조절하여 수직 블랭킹 및 스포트 제거를 하는 수직 블랭킹 및 스포트 제거부로 구성된 수직 블랭킹 및 스포트 제거 결합 회로에 있어서; 상기 수직 블랭킹 및 스포트 제거부는, 콜렉터는 상기 분압부에 연결되어 있고, 베이스 에는 수직 블랭킹 신호가 인가되며, 이미터에는 마이크로 컴퓨터로부터 입력되는 비디오 뮤트 신호와 모니터의 전원이 인가되는 트랜지스터로 구성되어 있다.
이하, 첨부한 도면들을 참조하여 본 발명의 바람직한 실시예를 상세히 기술하기로 한다.
도 2는 본 발명에 따른 수직 블랭킹 및 스포트 제거 결합 회로도이다.
피드백 트랜스(FBT)로부터 유도된 -200V의 낮은 직류 전압을 정류하는 정류부(10)와, 상기 정류부(10)에서 정류된 전압을 후술되는 트랜지스터(Q1)가 턴온일 때 그리드 전압(G1)이 -70V정도 되도록 하는 분압부(20)와, 콜렉터에는 상기 분압부(20)에 연결되어 있고, 베이스는 수직 블랭킹 신호가 저항(R4)을 거쳐 입력되며, 이미터에는 마이크로 컴퓨터로부터 비디오 뮤트 신호가 다이오드(D3)를 통해 입력되는 트랜지스터로 구성된다. 그리고, 상기 다이오드(D3)와 트랜지스터(Q1) 사이의 접점에는 50V전원이 저항(R7)을 거쳐 인가되고, 상기 접점에는 제너다이오드(ZD)가 접지되어 있다.
상기 정류부(10)와 분압부(20)는 종래 기술과 동일하므로 상세한 구성 설명은 생략한다.
이와같이 구성된 본 발명에 따른 수직 블랭킹 및 스포트 제거 결합 회로의 동작을 좀 더 구체적으로 설명한다.
다이오드(D1)와 콘덴서(C1)는 피드백 트랜스(FBT)로부터 -200V 정도의 낮은 직류전압을 유도 정류하고, 트랜지스터(Q1)가 턴 온 상태일 때 저항(R1), 저항(R2), 저항(R3)은 그리드 전압(G1)이 -70V 정도 되도록 한다.
도 3은 본 발명에 따른 회로의 각부의 파형도이다. 이를 참조하여 수직 블랭킹 및 스포트 제거 회로의 동작을 설명한다.
먼저, 수직 블랭킹 합성 회로에 대해서 설명한다.
전원은 50V가 인가되고, 비디오 뮤트를 동작 시키지 않으므로 마이크로 컴퓨터는 비디오 뮤트 신호를 "하이" 레벨로 출력한다. 따라서, 트랜지스터(Q1)는 베이스의 수직 블랭킹 신호에 따라 턴 온 턴 오프를 반복한다.
즉, 수직 블랭킹 신호가 "로우"이면 트랜지스터(Q1)는 턴 온되고, 그리드 전압(G1)은 -70V가 된다. 이때는 전자 빔이 좌에서 우로 방출되는 경우이다. 도 3 (a)~(e)의 ①번 시점에 해당한다.
그리고, 수직 블랭킹 신호가 "하이"이면 트랜지스터(Q1)는 턴 오프되고, 콘덴서(C1)에 충전되어 있는 -200V의 전압이 저항(R1)과 저항(R2)에 의해 분압되어 그리드 전압(G1)은 -150V가 된다. 이때에는 전자 빔이 우에서 다음 라인의 좌로 옮겨가는 경우로서 귀선시간동안만 -150V를 유지한다. 도 3(a)~(e)의 ②번 시점에 해당한다.
모니터가 정상 동작인 경우 그리드 전압(G1)은 수직 블랭킹의 신호에 따라서 계속 -70V 와 -150V를 반복한다.
다음은 스포트 제거 회로를 설명한다.
절전 모드 수행시 비디오의 화면을 차단하기 위하여 마이크로 컴퓨터에서 비디오 뮤트 신호를 "로우"로 출력하거나, 또는 모니터의 전원을 오프시키므로써 전원 50V가 입력되지 않으면 트랜지스터(Q1)는 턴 오프된다. 따라서, 그리드 전압(G1)은 순간적으로 -150V가 되고 서서히 방전된다. 도 3(a)~(e)의 ③번 시점에 해당한다.
종래 기술의 콘덴서(C2)와 같은 부품이 없어도 스포트 제거 동작 중에 그리드 전압(G1)의 마이너스 전압 지속 시간은 종래 기술의 지속 시간과 동일하므로 같은 효과의 스포트 제거 기능을 가진다.
상술한 바와 같이 본 발명은 수직 블랭킹 파형을 합성하는 과정에서 사용하던 용량이 크고 내압이 높은 콘덴서를 사용하지 않고 간단한 회로를 구현하여 수직 블랭킹 및 스포트 제거가 가능하도록 함으로써, 재료비를 절감하는 효과를 제공한다.










Claims (1)

  1. 피드백 트랜스로부터 유도된 전압을 정류하는 정류부와, 상기 정류부에서 정류된 전압을 분압하는 분압부와, 상기 분압부에 연결된 그리드 전압을 조절하여 수직 블랭킹 및 스포트 제거를 하는 수직 블랭킹 및 스포트 제거부로 구성된 수직 블랭킹 및 스포트 제거 결합 회로에 있어서;
    상기 수직 블랭킹 및 스포트 제거부는,
    콜렉터는 상기 분압부에 연결되어 있고, 베이스에는 수직 블랭킹 신호가 인가되며, 이미터에는 마이크로 컴퓨터로부터 입력되는 비디오 뮤트 신호와 모니터의 전원이 인가되는 트랜지스터로 구성된 것을 특징으로 하는 수직 블랭킹 및 스포트 제거 결합 회로.
KR1020000032376A 2000-06-13 2000-06-13 수직 블랭킹 및 스포트 제거 결합 회로 KR100702699B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020000032376A KR100702699B1 (ko) 2000-06-13 2000-06-13 수직 블랭킹 및 스포트 제거 결합 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020000032376A KR100702699B1 (ko) 2000-06-13 2000-06-13 수직 블랭킹 및 스포트 제거 결합 회로

Publications (2)

Publication Number Publication Date
KR20010111730A KR20010111730A (ko) 2001-12-20
KR100702699B1 true KR100702699B1 (ko) 2007-04-02

Family

ID=41624349

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020000032376A KR100702699B1 (ko) 2000-06-13 2000-06-13 수직 블랭킹 및 스포트 제거 결합 회로

Country Status (1)

Country Link
KR (1) KR100702699B1 (ko)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20000013382A (ko) * 1998-08-07 2000-03-06 윤종용 디스플레이장치의 스포트 제거회로
KR20190000910A (ko) * 2009-08-03 2019-01-03 유니버시티 오브 마이애미 T 조절 세포의 생체 내 확장 방법

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20000013382A (ko) * 1998-08-07 2000-03-06 윤종용 디스플레이장치의 스포트 제거회로
KR20190000910A (ko) * 2009-08-03 2019-01-03 유니버시티 오브 마이애미 T 조절 세포의 생체 내 확장 방법

Also Published As

Publication number Publication date
KR20010111730A (ko) 2001-12-20

Similar Documents

Publication Publication Date Title
KR100702699B1 (ko) 수직 블랭킹 및 스포트 제거 결합 회로
KR100512747B1 (ko) 디스플레이장치의 전원공급시스템 및 그 제어방법
KR0116710Y1 (ko) 스포트 킬러 회로
KR100241400B1 (ko) 음극선관의 스폿 제거회로
KR100226686B1 (ko) Crt 보호 장치
EP0840273A2 (en) Method for reducing power consumption in a display unit
KR100744938B1 (ko) 플라즈마 디스플레이 패널용 전원공급 장치
KR200165107Y1 (ko) 스포트 킬러 회로
KR200266878Y1 (ko) 모니터의고압레귤레이션보호회로
KR0135999B1 (ko) 음극선관의 스폿(spot) 제거회로
KR100208990B1 (ko) 절전형 모니터의 순간 제어 장치
KR0119284B1 (ko) 모드 절환시 고압 출력 방지회로
KR0140104Y1 (ko) 티브이의 섬광잡음 제거회로
KR100208993B1 (ko) 절전형 모니터의 순간 제어 장치
KR100247596B1 (ko) 디스플레이장치의 라스터 제어회로
JP2005100829A (ja) 高圧放電灯点灯装置及びこれを用いた照明装置
KR100637507B1 (ko) 역률 보상 회로 및 이를 이용한 ic 바이어스 전압 생성방법
KR20000007851A (ko) 양전원을 갖는 스위칭모드 전원공급장치
KR0125024Y1 (ko) 음극선관의 스폿 제거회로
KR19980085723A (ko) 초절전형 모니터의 전원회로
Park et al. A new sustainer with primary sided integrated of DC/DC converter and energy recovery circuit for AC-PDP
KR0143255B1 (ko) 모니터의 스포트 킬러회로
KR20060055843A (ko) 전원 공급 장치 및 이의 ic 바이어스 전압 공급 방법
KR970001888Y1 (ko) 모니터용 스포트 킬러 회로
KR19990052739A (ko) 모니터의 전원회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130227

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20140227

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20150226

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee