KR100723478B1 - 액정 표시 장치의 무반전 출력 특성을 구현하는 소스드라이버와 게이트 드라이버 - Google Patents

액정 표시 장치의 무반전 출력 특성을 구현하는 소스드라이버와 게이트 드라이버 Download PDF

Info

Publication number
KR100723478B1
KR100723478B1 KR1020040097049A KR20040097049A KR100723478B1 KR 100723478 B1 KR100723478 B1 KR 100723478B1 KR 1020040097049 A KR1020040097049 A KR 1020040097049A KR 20040097049 A KR20040097049 A KR 20040097049A KR 100723478 B1 KR100723478 B1 KR 100723478B1
Authority
KR
South Korea
Prior art keywords
source
liquid crystal
polarity
lines
driver
Prior art date
Application number
KR1020040097049A
Other languages
English (en)
Other versions
KR20060057860A (ko
Inventor
박현상
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020040097049A priority Critical patent/KR100723478B1/ko
Priority to US11/185,824 priority patent/US20060109227A1/en
Publication of KR20060057860A publication Critical patent/KR20060057860A/ko
Application granted granted Critical
Publication of KR100723478B1 publication Critical patent/KR100723478B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3659Control of matrices with row and column drivers using an active matrix the addressing of the pixel involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependant on signal of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/043Compensation electrodes or other additional electrodes in matrix displays related to distortions or compensation signals, e.g. for modifying TFT threshold voltage in column driver
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)

Abstract

본 발명은 액정 표시 장치의 무반전 출력 특성을 구현하는 소스 드라이버와 게이트 드라이버에 대하여 개시된다. 액정 표시 장치는 각기 다른 소스 라인들과 각기 다른 게이트 라인들에 연결된 2개의 TFT에 공통으로 연결된 픽셀들로 구성된 액정 패널, 화상 신호와 제어 신호들을 수신하여 각기 다른 소스 라인들에 서로 다른 고정된 극성의 화상 신호를 인가하는 소스 드라이버, 그리고 제어 신호들을 수신하여 각기 다른 게이트 라인들을 프레임마다 교대로 구동하는 게이트 드라이버를 포함한다.
액정 표시 장치, 소스 드라이버, 게이트 드라이버, 제어 신호들

Description

액정 표시 장치의 무반전 출력 특성을 구현하는 소스 드라이버와 게이트 드라이버{Source driver and Gate driver for implementing non-inversion ouput of liquid crystal display device}
도 1은 일반적인 액정 표시 장치의 구성을 보여주는 도면이다.
도 2a 및 도 2b는 점 반전 구동 방식을 설명하는 도면이다.
도 3a 및 도 3b는 종래의 소스 드라이버를 설명하는 도면이다.
도 4a 및 도 4b는 본 발명에서 채용하는 무반전 도트 디스플레이 식을 설명하는 도면이다.
도 5a 내지 도 5c는 도 4a 및 도 4b의 무반전 디스플레이 도트 반전 동작을 설명하는 도면이다.
도 6a 및 도 6b는 본 발명의 일실시예에 따른 소스 드라이버를 설명하는 도면이다.
도 7은 도 6a 및 도 6b의 소스 드라이버(60)의 동작을 설명하는 타이밍 다이어그램이다.
도 8은 본 발명의 일실시예에 따른 게이트 드라이버를 설명하는 도면이다.
도 9는 본 발명의 소스 드라이버와 게이트 드라이버의 동작에 따른 주요 신호들의 타이밍 다이어그램이다.
본 발명은 액정 표시 장치에 관한 것으로, 특히 액정 표시 장치를 구동하는 무반전 출력 특성을 갖는 소스 드라이버와 게이트 드라이버에 관한 것이다.
도 1은 일반적인 액정 표시 장치의 구성을 보여주는 도면이다. 도 1을 참조하면, 액정 표시 장치(100)는 화상 신호를 각 픽셀에 제공하는 소스 드라이버(10), 각 픽셀의 트랜지스터 게이트의 온/오프 동작을 제어하는 게이트 드라이버(20), 소스 드라이버(10)와 게이트 드라이버(20)를 제어하는 제어 회로(40) 및 복수개의 픽셀들이 배열되는 판넬(30)로 구성되어 있다. 액정 표시 장치(100)는 픽셀에 인가되는 전압의 반전이 요구된다. 이 동작은 단일 극성을 갖는 전계가 장시간 인가되면 액정 재료 또는 배향막의 열화 또는 불순물에 의한 기생 전하가 생기기 때문에 잔상(image persistence) 현상과 같은 표시 악화를 방지하기 위하여 행하여 진다.
픽셀들의 열화를 방지하기 위하여, 매 프레임마다 각 픽셀의 극성을 반전시켜 주어야 하는 데, 이 때 극성 간의 미세한 휘도 차이로 인하여 판넬(30)의 플리커(flicker)가 발생된다. 이를 완화시키는 방법으로 행 반전, 열 반전, 점 반전 등의 구동 방식들이 쓰이고 있다. 행 반전은 액정의 음양 조합이 이웃하는 게이트 라인끼리 역으로 디스플레이 되도록 구동하는 것이고, 열 반전은 이웃하는 데이터 라인끼리 역으로 디스플레이 되도록 구동하는 것이며, 점 반전은 상기 두 방식을 혼합한 개념으로 한 점을 기준으로 서로 이웃하는 사방의 점끼리 역의 극성으로 디스플레이 되도록 구동하는 방식이다.
이러한 방법들은 사람의 눈이 여러 점들을 동시에 인식한다는 점을 이용하여 일정한 면적 내에서 각 점들의 휘도의 평균값의 차이를 줄이는 것을 목적으로 한다. 일반적으로 점 구동 방식은 사용자가 불편함을 느끼지 못하는 가장 유효한 방식으로 알려져 있으며, 액정 표시 장치의 반전 구동 방법으로 가장 널리 사용되고 있다. 도 2a 및 도 2b에 도시된 점 반전 구동 방식의 경우, 매 수평 주기 및 수직 주기 마다 소스 라인들(Y1,...,Yj-1, Yj, Yj+1,...의 극성을 반전하여 출력하며, 게이트 드라이버(20)에 의해 해당 전압이 각 픽셀에 충전된다. 이 때 이웃한 소스 라인들은 서로 극성이 반대이기 때문에 효율성을 높이고자 디코더를 공유하고 이를 위하여 소스 드라이버(10)에 멀티플렉서가 필요하다.
도 3a 및 도 3b는 종래의 소스 드라이버를 설명하는 도면이다. 소스 드라이버(10)는 데이터 레지스터(51), 데이터 멀티플렉서(52), 레벨 쉬프터(53), 디코더(54), 출력 멀티플렉서(55) 및 앰프(56)로 구성되어 있다. 데이터 레지스터(51)는 화상 신호를 저장하고 있고, 데이터 멀티 플렉서(52)는 제1 극성 제어 신호 (POL_LV)를 이용하여 화상 신호를 멀티플렉싱을 한 후 레벨 쉬프터(53)로 전송한다. 레벨 쉬프터(53)은 화상 신호의 출력 레벨을 조정하고 디코더(54)는 화상 신호를 디코딩한다. 디코딩된 신호는 제2 극성 제어 신호(POL_HV)에 따라 출력 멀티플렉서(55)를 거쳐 앰프(56)에서 증폭된 후 소스 라인에 제공된다.
이 때 각 소스 라인은 정(+)의 화상 신호와 부(-)의 화상 신호를 제공해야 하고 디코더(54)를 공유한다. 즉 Yk 소스 라인과 Yk+1 소스 라인은 한 쌍을 이루어 디코더(54)를 공유한다. 그리고 화상 신호는 그 극성에 따라 제1 및 제2 극성 제어 신호에 의해서 사용되어질 디코더를 이용한다. 즉 도 3a에서와 같이 N번째 프레임에서, Yk 소스 라인이 부(-)의 화상 신호이고, Y_k+1 소스 라인이 정(+)의 화상 신호일 때 , Yk 소스 라인의 부(-)의 화상 신호는 디코더(54) 중에서 음의 화상 신호를 처리하는 엔디코더(NDEC)를 경유하여 Yk 소스 라인에 인가되고, Yk+1 소스 라인의 정(+)의 화상 신호는 정(+)의 화상 신호를 처리하는 피디코더(PDEC)를 경유하여 Yk+1 소스 라인에 인가된다. 이후, 도 3b에서와 같이 N+1 번째 프레임에서, Yk 소스 라인의 정(+)의 화상 신호는 데이터 멀티플렉서(52)에서 경로가 바뀌어 정(+)의 화상 신호를 처리할 수 있는 피디코더(PDEC)를 거친 이후 다시 출력 멀티플렉서(56)에 의해서 다시 경로가 바뀌어 처음 위치인 Yk 소스 라인에 인가된다. 즉 Y_k 소스 라인은 부(-)의 화상 신호를 처리할 수 있는 엔디코더(NDEC)만 가지고도 데이터 멀티플렉서(52)와 출력 멀티플렉서(55)를 이용하여 쌍을 이루는 Yk_+1 소스 라인의 피디코더(PDEC)를 이용하여 정(+)의 화상 신호도 이용할 수 있다. 앰프 (56)은 정(+)의 화상 신호와 부(-)의 화상 신호를 모두 처리 할 수 있는 앰프로 구성된다.
그런데, 이렇게 데이터 멀티플렉서(52)와 출력 멀티플렉서(55)를 소스 드라이버(10) 내부에 추가하게 되면 소스 드라이버(10)의 칩 면적이 커지는 문제점이 발생한다. 또한 소스 라인의 극성을 반전 시켜 줌에 따라 소비 전류 증가와 발열 문제가 추가적으로 발생한다.
따라서, 액정 패널의 반전 출력 특성에 따른 문제점을 해결하기 위한 방안으로 무반전 출력 특성을 채용하는 액정 표시 장치가 요구된다. 그리고 액정 표시 장치를 구동하는 무반전 출력 특성을 갖는 소스 드라이버와 게이트 드라이버의 존재가 요구된다.
본 발명의 목적은 액정 표시 장치를 구동하는 무반전 출력 특성을 갖는 소스 드라이버를 제공하는 데 있다.
본 발명의 다른 목적은 액정 표시 장치를 구동하는 무반전 출력 특성을 갖는 소스 드라이버를 적용함에 있어 요구되는 기능을 갖춘 게이트 드라이버를 제공하는 데 있다.
본 발명의 또 다른 목적은 무반전 출력 특성을 갖는 액정 표시 장치에 관한 것이다.
상기 목적을 달성하기 위하여, 본 발명의 일면에 따른 소스 드라이버는, 픽셀의 전극이 그 드레인들에 공통으로 연결되고, 인접한 소스 라인들이 그 소스들에 각각 연결되고, 게이트 라인들이 그 게이트들에 각각 연결되는 2개의 TFT 트랜지스터로 구성된 단위 픽셀들이 배열되는 액정 패널의 n개의 소스 라인들을 구동한다. 무반전 출력 특성을 갖는 소스 드라이버는, 제1 제어 신호에 응답하여 제2 데이터 레지스터부터 제n+1 데이터 레지스터까지 n개의 화상 신호를 저장하고 제2 제어 신호에 응답하여 제1 레지스터부터 제n 레지스터까지 n개의 화상 데이터를 저장하는 데이터 레지스터부와, 홀수번의 소스 라인들과 연결되는 디코더들은 제1 극성으로 화상 신호를 디코딩하고 짝수번의 소스 라인들과 연결되는 디코더들은 제2 극성으로 화상 신호를 디코딩하여 소스 라인들로 제공하는 디코더부를 포함한다.
상기 다른 목적을 달성하기 위하여, 본 발명의 다른 면에 따른 게이트 드라이버는, 픽셀의 전극이 그 드레인들에 공통으로 연결되고, 인접한 소스 라인들이 그 소스들에 각각 연결되고, 제1 및 제2 게이트 라인들이 그 게이트들에 각각 연결되는 2개의 TFT 트랜지스터로 구성된 단위 픽셀들이 배열되는 액정 패널의 게이트 라인들을 구동한다. 게이트 드라이버는, 제1 극성의 소스 라인들을 픽셀의 전극과 연결시키는 제1 게이트 라인들에 연결되는 제1 쉬프터 레지스터들과 제2 극성의 소스 라인들을 픽셀의 전극과 연결시키는 제2 게이트 라인들에 연결되는 제2 쉬프트 레지스터들을 포함하고 제1 또는 제2 제어 신호에 응답하여 액정 패널의 인접한 픽셀들이 제1 극성 또는 제2 극성으로 교번적으로 디스플레이되도록 제1 및 제2 쉬프트 레지스터들에 제1 또는 제2 제어 신호들을 저장하는 쉬프터 레지스터부와, 쉬프터 레지스터에 저장된 제1 제어 신호 또는 제2 제어 신호에 응답하여 게이트 라인들을 구동하는 출력 버퍼부를 포함한다.
상기 또다른 목적을 달성하기 위하여, 본 발명의 액정 표시 장치는 복수개의 소스 라인들, 복수개의 게이트 라인들 그리고 소스 라인들과 게이트 라인들 사이의 교차점에 배열된 픽셀들을 포함하는 액정 패널, 픽셀의 전극이 그 드레인들에 공통으로 연결되고 인접한 소스 라인들이 그 소스들에 각각 연결되고 제1 및 제2 게이트 라인들이 그 게이트들에 각각 연결되는 2개의 TFT 트랜지스터들로 각각 구성되는 픽셀들, 제1 제어 신호에 응답하여 제2 데이터 레지스터부터 제n+1 데이터 레지스터까지 n개의 화상 신호를 저장하고 제2 제어 신호에 응답하여 제1 레지스터부터 제n 레지스터까지 n개의 화상 신호를 저장하고 홀수번의 소스 라인들은 제1 극성으로 상기 화상 신호들을 디코딩하고 짝수번의 소스 라인들은 제2 극성으로 화상 신호들을 디코딩하여 소스 라인들로 제공하는 소스 드라이버, 그리고 홀수번 소스 라인들을 픽셀의 전극과 연결시키는 제1 게이트 라인들에 연결되는 제1 쉬프터 레지스터들과, 짝수번 소스 라인들을 픽셀의 전극과 연결시키는 제2 게이트 라인들에 연결되는 제2 쉬프트 레지스터들을 포함하고, 제1 및 제2 쉬프트 레지스터들에 제1 또는 제2 제어 신호들을 저장하고 제1 또는 제2 제어 신호에 응답하여 게이트 라인들을 구동하는 게이트 드라이버를 포함한다.
따라서, 본 발명은 액정 패널의 무반전 출력 특성을 구동하는 소스 드라이버 내부에 종래의 소스 라인의 극성 반전을 위한 데이터 멀티플렉서와 출력 멀티플렉서를 필요로 하지 않기 때문에, 소스 드라이버의 회로 구성이 단순해지고 칩 면적 이 줄어드는 이점이 있다. 또한, 본 발명의 소스 드라이버는 소스 라인으로 고정된 극성의 화상 신호를 제공하기 때문에 소비 전력을 줄이고 발열 문제도 해결한다.
이하에서는 첨부된 도면을 참조하여 본 발명에 따른 액정 표시 장치의 바람직한 실시예를 자세히 설명하도록 한다.
도 4a 및 도 4b는 본 발명에서 채용하는 무반전 도트 디스플레이 식을 설명하는 도면이다. 도 4a은 N번째 프레임의 디스플레이 태양을 나타내고, 도 4b는 N+1번째 프레임의 디스플레이 태양을 나타낸다. 각 픽셀(31)은 픽셀의 온/오프를 제어하는 제1 및 제2 트랜지스터(32,34)를 가지고 있다. 각 픽셀(31)의 해당 게이트 라인도 2개로 구분되어 있으며, 각 픽셀(31)에 정(+) 극성의 화상 신호를 인가할 때 선택되는 제1 트랜지스터(32)에 연결된 G1+ 게이트 라인과 부(-) 극성의 화상 신호를 인가할 때 선택되는 제2 트랜지스터(34)에 연결된 G1- 게이트 라인으로 구성된다. 그리고 각 소스 라인들(Y1-Yn+1)의 극성은 고정되어 있다. 예컨대, 홀수번 소스 라인들(Y1, Y3, Y5, …)은 부(-) 극성의 화상 신호로 고정되고, 짝수번 소스 라인들(Y2, Y4, Y6, …)은 정(+) 극성의 화상 신호로 고정된다. 마지막 소스 라인(Yn+1)은 마지막 소스 라인의 바로 앞 소스 라인의 극성의 반대 극성을 제공한다.
매 프레임마다 픽셀들에 제공되는 화상 신호의 극성을 바꾸기 위하여, 도 4a의 N번째 프레임에서는 G1+, G2-, G3+, G4-, G5+ 게이트 라인들이 순차적으로 선택되고, 도 4b의 N+1번째 프레임에서는 G1-, G2+, G3-, G4+,G5- 게이트 라인들이 순차적으로 선택된다.
도 5a 내지 도 5c는 도 4a 및 도 4b의 무반전 디스플레이 도트 반전 동작을 설명하는 도면이다. 도 5a에서, N 번째 프레임의 첫 번째 수평열의 픽셀들은 온시키기 위하여 G1+ 게이트 라인이 선택된다. 이 때 Y2 소스 라인에는 정(+)의 화상 신호가, Y3 소스 라인에는 부(-)의 화상 신호가, Y4 소스 라인에는 정(+)의 화상 신호가 인가된다. 이에 따라 첫 번째 수평열의 픽셀들은 +,-,+,-....의 극성으로 충전된다. 도 5b에서, 두 번째 수평열의 픽셀들을 온시키기 위해서 G2- 게이트 라인이 선택된다. 이 경우에도 Y2 소스 라인에는 정(+)의 화상 신호가, Y3 소스 라인에는 부(-)의 화상 신호가 인가된다. 여기에 추가적으로 Y1 소스 라인에는 부(-)의 화상 신호가 인가되고, Yn+1 소스 라인에는 부(-)의 화상 신호가 인가된다. 이렇게 화상 신호가 인가됨에 따라 픽셀들은 -,+,-,+,...의 극성으로 충전된다. 이 때 Y2 소스 라인은 항상 정(+)의 화상 신호만을 제공하며 경우에 따라서 첫 번째 수직열의 픽셀들에 화상 신호를 제공하거나 두 번째 수직열의 픽셀들에 화상 신호를 제공한다. 도 5c에서, 세 번째 수평열의 픽셀들을 온시키기 위해서 G3+ 게이트 라인이 선택되고, 이 경우에도 Y2 소스 라인에는 정(+)의 화상 신호가, Y3 소스 라인에는 부(-)의 화상 신호가, 그리고 Y4 소스 라인에는 정(+)의 화상 신호가 인가된다. 이에 따라 세 번째 수평열의 픽셀들은 +,-,+,-,... 의 극성으로 충전된다. 이 후 마지막 수평열까지 위와 같은 과정이 반복되어 하나의 프레임, 즉 도 3a의 N번째 프레임을 이루게 된다.
이후 N+1 번째 프레임에서는 (도 3b 참조) 첫 번째 수평열의 픽셀들을 온시키기 위해서 G1- 게이트 라인이 선택되고 이에 따라 픽셀들은 -,+,-,+,...의 순서로 충전된다. 이 후 두 번째 수평열의 픽실들은 온시키기 위해서 G2+ 게이트 라인 이 선택되고 이에 따라 픽셀들은 +,-,+,-,...의 순서로 충전된다. N+1 번째 프레임도 역시 Y2 소스 라인에는 정(+)의 화상 신호가 인가되고, Y3 소스 라인에는 부(-)의 화상 신호가 인가된다. 상술한 바와 같이 소스 라인들과 게이트 라인들이 선택되면서 점 반전을 구현할 수 있다.
도 6a 및 도 6b는 본 발명의 일실시예에 따른 소스 드라이버를 설명하는 도면이다. 소스 드라이버(60)는 데이터 레지스터(61), 레벨 쉬프터(63), 디코더(64) 및 앰프(66)을 포함한다. 데이터 레지스터(61)는 화상 신호를 저장하고 있고, 레벨 쉬프터(63)은 화상 신호의 출력 레벨을 조정하고, 디코더(64)는 화상 신호를 디코딩한다. 디코딩된 화상 신호는 앰프(67)에서 증폭된 후 소스 라인들(Yk, Yk+1)에 인가된다. 본 발명에서 Yk 소스 라인은 항상 부(-)의 화상 신호를 받고, Yk+1 소스 라인은 항상 정(+)의 화상 신호를 받는다. 이 때문에 화상 신호의 경로가 변경될 필요가 없으므로 종래의 소스 드라이버(10, 도 3a 및 도 3b)에서 사용된 데이터 멀티플렉서(52)와 출력 멀티플렉서(55)가 필요 없게 된다. 이에 따라 소스 드라이버(60)의 칩 면적이 줄어든다. 또한 앰프(66)는 각각 정해진 부(-)의 영역 또는 정(+)의 영역만을 증폭하면 되기 때문에 종래의 앰프(56)에 비해서 그 크기는 작아지고 더욱 정밀한 제어가 가능하다.
도 7은 도 6a 및 도 6b의 소스 드라이버(60)의 동작을 설명하는 도면이다. Y1 소스 라인에는 부(-)의 화상 신호를, Y2 소스 라인에는 정(+)의 화상 신호를, Y3 소스 라인에는 부(-)의 화상 신호를 인가한다고 가정하자. 첫 번째 수직열의 픽셀들로는 부(-)의 화상 신호가 Y1 소스 라인을 통해 제공되고, 정(+)의 화상 신호가 Y2 소스 라인을 통해 제공된다. 그리고 두 번째 수직열의 픽셀들로는 정(+)의 화상 신호가 Y2 소스 라인을 통해 제공되고, 부(-)의 화상 신호가 Y3 소스 라인을 통해 제공된다. 이렇게 각 수직열의 픽셀들로 제공되는 정(+)의 화상 신호 또는 부(-)의 화상 신호가 두 개의 소스 라인 중 어느 것에 의해 제공 받을 지는 제어 회로(40, 도 1)에서 제공되는 제1 및 제2 프레임 스타트 신호(STV1, STV2)에 의해 결정된다. 즉 제1 프레임 스타트 신호(STV1)가 인가되면 전체 화상 신호는 두 번째 데이터 레지스터(61_2)부터 마지막 N+1번째 데이터 레지스터(61_n+1)까지 저장되고, Y2 소스 라인부터 Yn+1 소스 라인을 통해서 각 수직열의 픽셀들에 화상 신호가 인가된다. 그리고 제2 프레임 스타트 신호(STV2)가 인가되면 전체 화상 신호는 첫 번째 데이터 레지스터(61_1)부터 N번째 데이터 레지스터(61_n)까지 저장되어, Y1 소스 라인부터 Yn 소스 라인을 통하여 각 수직열의 픽셀들에 화상 신호가 인가된다.
도 8은 본 발명의 일실시예에 따른 게이트 드라이버를 설명하는 도면이다. 게이트 드라이버(80)는 쉬프트 레지스터(82), 레벨 쉬프터(84) 및 출력 버퍼(86)로 구성되어 있다. 쉬프터 레지스터(82)는 제1 프레임 스타트 신호(STV1)나 제2 프레임 스타트 신호(STV2)를 받아 저장하고 출력한다. 제1 프레임 스타트 신호(STV1)는 G1+, G2-, G3+, G4-,... 등의 게이트 라인에 연결된 쉬프터 레지스터(82)에 차례대로 저장되고 제2 프레임 스타트 신호(STV2)는 G1-, G2+, G3-, G4+,... 등의 게이트 라인에 연결된 쉬프터 레지스터(82)에 차례대로 저장된다. 그리고 쉬프터 레지스터(82)에 저장된 신호는 레벨 쉬프터(84)에 의해 레벨이 바뀐 이후 출력 버퍼(86)을 거쳐 각 게이트 라인에 제공된다. 위와 같은 방식에 의하여 N 번째 프레임에서는 G1+, G2-, G3+, G4-,... Gn- 게이트 라인들이 선택되고, N+1 번째 프레임에서는 G1-, G2+, G3-, G4+,...Gn+ 게이트 라인들이 선택된다.
도 9는 본 발명의 소스 드라이버(60)와 게이트 드라이버(80)의 전체적인 동작에 따른 주요 신호들의 타이밍 다이어그램이다. 각 프레임 구간은 디스플레이 기간과 수직 블랭크 기간으로 구성된다. 디스플레이 기간 동안 데이터 인에이블(DE) 신호에 의해서 픽셀들이 온된다. 제1 프레임 스타트 신호(STV1)가 N 번째 프레임에서 온되면 Y2 소스 라인부터 Yn+1 소스 라인이 선택되고, G1+ 게이트 라인, G2- 게이트 라인 등이 차례로 온된다. N+1 번째 프레임에서 제2 프레임 스타트 신호(STV2)가 온되어 Y1 소스 라인부터 Yn 소스 라인까지 선택되고, 게이트 라인들은 G1-, G2 +,...등이 차례로 온된다.
상기한 본 발명의 바람직한 실시예는 예시의 목적을 위해 개시된 것이고, 본 발명에 대한 통상의 지식을 가지는 당업자라면 본 발명의 사상과 범위 안에서 다양한 수정, 변경, 부가가 가능할 것이며, 이러한 수정, 변경 및 부가는 하기의 특허청구범위에 속하는 것으로 보아야 할 것이다.
이상에서 설명한 바와 같이, 본 발명은 액정 패널의 무반전 출력 특성을 구동하는 소스 드라이버 내부에 종래의 소스 라인의 극성 반전을 위한 데이터 멀티플렉서와 출력 멀티플렉서를 필요로 하지 않기 때문에, 소스 드라이버의 회로 구성이 단순해지고 칩 면적이 줄어드는 이점이 있다. 또한, 본 발명의 소스 드라이버는 소 스 라인으로 고정된 극성의 화상 신호를 제공하기 때문에 소비 전력을 줄이고 발열 문제도 해결한다.

Claims (20)

  1. 픽셀의 전극이 그 드레인들에 공통으로 연결되고, 인접한 소스 라인들이 그 소스들에 각각 연결되고, 게이트 라인들이 그 게이트들에 각각 연결되는 2개의 TFT 트랜지스터로 구성된 단위 픽셀들이 배열되는 액정 패널의 n개의 상기 소스 라인들을 구동하는 무반전 출력 특성을 갖는 소스 드라이버에 있어서,
    제1 제어 신호에 응답하여 제2 데이터 레지스터부터 제n+1 데이터 레지스터까지 n개의 화상 신호를 저장하고, 제2 제어 신호에 응답하여 제1 레지스터부터 제n 레지스터까지 n개의 화상 신호를 저장하는 데이터 레지스터부; 및
    상기 제1 내지 제n+1 데이터 레지스터들과 각각 연결되는 디코더들을 포함하고, 홀수번의 상기 소스 라인들과 연결되는 상기 디코더들은 제1 극성으로 상기 화상 신호를 디코딩하고, 짝수번의 상기 소스 라인들과 연결되는 상기 디코더들은 제2 극성으로 상기 화상 신호를 디코딩하여 상기 소스 라인들로 제공하는 디코더부를 구비하는 것을 특징으로 하는 소스 드라이버.
  2. 제1항에 있어서, 상기 소스 드라이버는
    상기 데이터 레지스터부의 출력 전압들을 레벨 쉬프트하여 상기 디코더부로 제공하는 레벨 쉬프터를 더 구비하는 것을 특징으로 하는 소스 드라이버.
  3. 제1항에 있어서, 상기 소스 드라이버는
    상기 제1 및 상기 제2 제어 신호들이 상기 액정 패널의 프레임마다 교번적으로 제공되는 것을 특징으로 하는 소스 드라이버.
  4. 삭제
  5. 제1항에 있어서,
    상기 제1 극성은 공통 전압을 기준으로 낮은 전압 레벨을 가지고, 상기 제2 극성은 상기 공통 전압을 기준으로 높은 전압 레벨을 갖는 것을 특징으로 하는 소스 드라이버.
  6. 삭제
  7. 픽셀의 전극이 그 드레인들에 공통으로 연결되고, 인접한 소스 라인들이 그 소스들에 각각 연결되고, 제1 및 제2 게이트 라인들이 그 게이트들에 각각 연결되는 2개의 TFT 트랜지스터로 구성된 단위 픽셀들이 배열되는 액정 패널의 게이트 라인들을 구동하는 게이트 드라이버에 있어서,
    제1 극성의 소스 라인들을 상기 픽셀의 전극과 연결시키는 상기 제1 게이트 라인들에 연결되는 제1 쉬프터 레지스터들과, 제2 극성의 소스 라인들을 상기 픽셀의 전극과 연결시키는 상기 제2 게이트 라인들에 연결되는 제2 쉬프트 레지스터들을 포함하고, 제1 또는 제2 제어 신호에 응답하여 상기 액정 패널의 인접한 픽셀들이 상기 제1 극성 또는 상기 제2 극성으로 교번적으로 디스플레이되도록, 상기 제1 및 제2 쉬프트 레지스터들에 상기 제1 또는 제2 제어 신호들을 저장하는 쉬프터 레지스터부; 및
    상기 쉬프터 레지스터에 저장된 상기 제1 제어 신호 또는 상기 제2 제어 신호에 응답하여 상기 게이트 라인들을 구동하는 출력 버퍼부를 구비하는 것을 특징으로 하는 게이트 드라이버.
  8. 제7항에 있어서, 상기 게이트 드라이버는
    상기 쉬프트 레지스터부의 출력 전압들을 레벨 쉬프트하여 상기 출력 버퍼부로 제공하는 레벨 쉬프터를 더 구비하는 것을 특징으로 하는 게이트 드라이버.
  9. 제7항에 있어서, 상기 게이트 드라이버는
    상기 제1 및 상기 제2 제어 신호들이 상기 액정 패널의 프레임 마다 교번적으로 제공되는 것을 특징으로 하는 게이트 드라이버.
  10. 제7항에 있어서,
    상기 제1 극성은 공통 전압을 기준으로 낮은 전압 레벨을 가지고, 상기 제2 극성은 상기 공통 전압을 기준으로 높은 전압 레벨을 갖는 것을 특징으로 하는 게이트 드라이버.
  11. 액정 표시 장치에 있어서,
    복수개의 소스 라인들, 복수개의 게이트 라인들 그리고 상기 소스 라인들과 상기 게이트 라인들 사이의 교차점에 배열된 픽셀들을 포함하는 액정 패널;
    상기 픽셀의 전극이 그 드레인들에 공통으로 연결되고, 인접한 상기 소스 라인들이 그 소스들에 각각 연결되고, 제1 및 제2 게이트 라인들이 그 게이트들에 각각 연결되는 2개의 TFT 트랜지스터들로 각각 구성되는 상기 픽셀들;
    제1 제어 신호에 응답하여 제2 데이터 레지스터부터 제n+1 데이터 레지스터까지 n개의 화상 신호를 저장하고, 제2 제어 신호에 응답하여 제1 레지스터부터 제n 레지스터까지 n개의 화상 신호를 저장하고, 상기 제1 내지 제n+1 데이터 레지스터들 중 홀수번의 상기 소스 라인들과 연결되는 상기 데이터 레지스터들의 상기 화상 신호들을 제1 극성으로 디코딩하고, 짝수번의 상기 소스 라인들과 연결되는 상기 데이터 레지스터들의 상기 화상 신호들을 제2 극성으로 디코딩하여 상기 소스 라인들로 제공하는 소스 드라이버;
    상기 홀수번 소스 라인들을 상기 픽셀의 전극과 연결시키는 상기 제1 게이트 라인들에 연결되는 제1 쉬프터 레지스터들과, 상기 짝수번 소스 라인들을 상기 픽셀의 전극과 연결시키는 상기 제2 게이트 라인들에 연결되는 제2 쉬프트 레지스터들을 포함하고, 상기 제1 및 제2 쉬프트 레지스터들에 상기 제1 또는 제2 제어 신호들을 저장하고, 상기 제1 또는 상기 제2 제어 신호에 응답하여 상기 게이트 라인들을 구동하는 게이트 드라이버를 구비하는 것을 특징으로 하는 액정 표시 장치.
  12. 삭제
  13. 제11항에 있어서, 상기 소스 드라이버는
    상기 제1 또는 상기 제2 제어 신호에 응답하여 상기 화상 신호들을 각각 저장하는 제1 내지 제n+1 데이터 레지스터들을 포함하는 데이터 레지스터부;
    상기 데이터 레지스터부의 출력 전압들을 레벨 쉬프트하는 레벨 쉬프터; 및
    상기 레벨 쉬프터의 출력 전압들을 디코딩하여 상기 소스 라인들로 제공하는 디코더부를 구비하는 것을 특징으로 하는 액정 표시 장치.
  14. 삭제
  15. 삭제
  16. 삭제
  17. 제11항에 있어서,
    상기 제1 극성은 공통 전압을 기준으로 낮은 전압 레벨을 가지고, 상기 제2 극성은 상기 공통 전압을 기준으로 높은 전압 레벨을 갖는 것을 특징으로 하는 액정 표시 장치.
  18. 제11항에 있어서, 상기 게이트 드라이버는
    상기 제1 및 상기 제2 제어 신호들을 각각 저장하는 상기 제1 및 상기 제2 쉬프터 레지스터들을 포함하는 쉬프터 레지스터부;
    상기 쉬프트 레지스터부의 출력 전압들을 레벨 쉬프트하는 레벨 쉬프터; 및
    상기 레벨 쉬프터의 출력에 응답하여 상기 액정 패널의 게이트 라인들을 구동하는 출력 버퍼부를 구비하는 것을 특징으로 하는 액정 표시 장치.
  19. 삭제
  20. 제11항에 있어서, 상기 액정 표시 장치는
    상기 제1 및 상기 제2 제어 신호들이 상기 액정 패널의 프레임마다 교번적으로 제공되는 것을 특징으로 하는 액정 표시 장치.
KR1020040097049A 2004-11-24 2004-11-24 액정 표시 장치의 무반전 출력 특성을 구현하는 소스드라이버와 게이트 드라이버 KR100723478B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020040097049A KR100723478B1 (ko) 2004-11-24 2004-11-24 액정 표시 장치의 무반전 출력 특성을 구현하는 소스드라이버와 게이트 드라이버
US11/185,824 US20060109227A1 (en) 2004-11-24 2005-07-21 Source driver, gate driver, and liquid crystal display device implementing non-inversion output

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040097049A KR100723478B1 (ko) 2004-11-24 2004-11-24 액정 표시 장치의 무반전 출력 특성을 구현하는 소스드라이버와 게이트 드라이버

Publications (2)

Publication Number Publication Date
KR20060057860A KR20060057860A (ko) 2006-05-29
KR100723478B1 true KR100723478B1 (ko) 2007-05-30

Family

ID=36460486

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040097049A KR100723478B1 (ko) 2004-11-24 2004-11-24 액정 표시 장치의 무반전 출력 특성을 구현하는 소스드라이버와 게이트 드라이버

Country Status (2)

Country Link
US (1) US20060109227A1 (ko)
KR (1) KR100723478B1 (ko)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007121767A (ja) * 2005-10-28 2007-05-17 Nec Lcd Technologies Ltd 液晶表示装置
KR101266723B1 (ko) * 2006-05-01 2013-05-28 엘지디스플레이 주식회사 액정표시장치와 그 구동방법
KR20080009889A (ko) * 2006-07-25 2008-01-30 삼성전자주식회사 액정 표시 장치
JP5074916B2 (ja) * 2007-12-25 2012-11-14 ルネサスエレクトロニクス株式会社 複数の出力を備えた信号線駆動装置
KR101607702B1 (ko) 2009-05-29 2016-03-31 삼성디스플레이 주식회사 액정 표시 장치
JP5290419B2 (ja) * 2009-07-22 2013-09-18 シャープ株式会社 アクティブマトリクス基板、液晶パネル、液晶表示装置、液晶表示ユニット、テレビジョン受像機
KR102001047B1 (ko) * 2012-07-12 2019-07-18 삼성디스플레이 주식회사 표시 패널 구동 방법 및 이를 수행하기 위한 표시 패널 구동 장치
KR101989150B1 (ko) * 2012-10-05 2019-10-01 삼성디스플레이 주식회사 표시 패널 및 이를 포함하는 표시 장치
KR102106863B1 (ko) * 2013-07-25 2020-05-07 삼성디스플레이 주식회사 표시 패널의 구동 방법 및 이를 수행하는 표시 장치
CN104200786A (zh) * 2014-07-31 2014-12-10 京东方科技集团股份有限公司 一种阵列基板及其驱动方法、显示面板、显示装置
CN104809984B (zh) * 2015-05-15 2016-04-06 京东方科技集团股份有限公司 源极驱动电路、源极驱动装置、显示面板及显示装置
CN111627393B (zh) 2020-06-24 2022-07-29 京东方科技集团股份有限公司 显示面板及其驱动方法、显示装置

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002023709A (ja) 2000-07-11 2002-01-25 Seiko Epson Corp 電気光学装置、およびその駆動方法並びにそれを用いた電子機器
KR20040075628A (ko) * 2003-02-22 2004-08-30 삼성전자주식회사 면적을 감소시키는 구조를 가지는 lcd의 소스 구동 회로

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05273522A (ja) * 1992-01-08 1993-10-22 Matsushita Electric Ind Co Ltd 表示デバイスおよびそれを用いた表示装置
GB9827964D0 (en) * 1998-12-19 1999-02-10 Secr Defence Active backplane circuitry
KR100343411B1 (ko) * 1999-05-26 2002-07-11 가네꼬 히사시 도트 역 구동 설계의 액티브 매트릭스 엘시디 디바이스를구동하는 구동 유닛
TWI286732B (en) * 2001-12-19 2007-09-11 Himax Tech Ltd Method for driving an LCD with a class-A operational amplifier
JP3906090B2 (ja) * 2002-02-05 2007-04-18 シャープ株式会社 液晶表示装置
KR100884992B1 (ko) * 2002-04-20 2009-02-20 엘지디스플레이 주식회사 액정표시장치

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002023709A (ja) 2000-07-11 2002-01-25 Seiko Epson Corp 電気光学装置、およびその駆動方法並びにそれを用いた電子機器
KR20040075628A (ko) * 2003-02-22 2004-08-30 삼성전자주식회사 면적을 감소시키는 구조를 가지는 lcd의 소스 구동 회로

Also Published As

Publication number Publication date
US20060109227A1 (en) 2006-05-25
KR20060057860A (ko) 2006-05-29

Similar Documents

Publication Publication Date Title
US20060109227A1 (en) Source driver, gate driver, and liquid crystal display device implementing non-inversion output
US8369479B2 (en) Shift register with embedded bidirectional scanning function
EP2071553B1 (en) Liquid crystal display apparatus, driver circuit, driving method and television receiver
JP5312750B2 (ja) 液晶表示装置
CN101231438B (zh) 液晶显示装置及其驱动方法
KR101982716B1 (ko) 표시장치
KR100659621B1 (ko) 액티브 매트릭스형 액정 표시 장치
KR101129426B1 (ko) 표시장치용 스캔구동장치, 이를 포함하는 표시장치 및표시장치 구동방법
JP2008116556A (ja) 液晶表示装置の駆動方法およびそのデータ側駆動回路
US20100128009A1 (en) Display driver circuit, display device, and display driving method
JP2005134864A (ja) 液晶表示パネルおよびその駆動回路
JP2010091765A (ja) 電気光学装置及び電子機器
JP2004341134A (ja) 画像表示装置
JP2009251608A (ja) 液晶ディスプレイモジュール及び液晶ディスプレイ駆動方法
TW201340084A (zh) 顯示裝置及其驅動方法
JP2005352457A (ja) 液晶画像表示装置
JP2007140192A (ja) アクティブマトリクス型液晶表示装置
JP2005326809A (ja) 動画質の向上した液晶ディスプレイ及びその駆動方法
TWI547929B (zh) 顯示裝置及其驅動方法
WO2013118685A1 (ja) 表示装置およびその駆動方法
JP2007163913A (ja) 液晶表示駆動装置
KR20110076086A (ko) 실리콘 액정 디스플레이
WO2021044701A1 (ja) 表示装置
JP2008233416A (ja) 液晶表示装置
KR20070001475A (ko) 저전력 액정 표시 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E90F Notification of reason for final refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130430

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20140430

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee