KR20040075628A - 면적을 감소시키는 구조를 가지는 lcd의 소스 구동 회로 - Google Patents

면적을 감소시키는 구조를 가지는 lcd의 소스 구동 회로 Download PDF

Info

Publication number
KR20040075628A
KR20040075628A KR1020030011208A KR20030011208A KR20040075628A KR 20040075628 A KR20040075628 A KR 20040075628A KR 1020030011208 A KR1020030011208 A KR 1020030011208A KR 20030011208 A KR20030011208 A KR 20030011208A KR 20040075628 A KR20040075628 A KR 20040075628A
Authority
KR
South Korea
Prior art keywords
latch
signal
signals
response
output
Prior art date
Application number
KR1020030011208A
Other languages
English (en)
Other versions
KR100498489B1 (ko
Inventor
김도경
전용원
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR10-2003-0011208A priority Critical patent/KR100498489B1/ko
Priority to TW093103874A priority patent/TWI253038B/zh
Priority to US10/782,168 priority patent/US7245283B2/en
Publication of KR20040075628A publication Critical patent/KR20040075628A/ko
Application granted granted Critical
Publication of KR100498489B1 publication Critical patent/KR100498489B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

면적을 감소시키는 구조를 가지는 LCD의 소스 구동 회로가 개시된다. 본 발명에 의한 LCD의 소스 구동 회로는, LCD 패널의 일측단을 따라 배치되고, 제어 회로로부터 수신되는 R, G, B의 색신호들을 포함하는 디지털 영상 신호 및 제어신호들에 응답하여 상기 LCD 패널을 구동하는 소스 구동 회로에 있어서, 복수의 래치 회로들, 복수의 레벨 쉬프터들, 복수의 제1 디코더들, 복수의 제2 디코더들, 복수의 먹스 회로들 및 복수의 앰프들을 구비하는 것을 특징으로 한다.
복수의 래치 회로들은 제어신호들 중 선택 신호와 래치 신호에 응답하여 적어도 두 개의 색신호들 중 어느 하나를 래치하고, N(N은 1이상의 자연수)비트의 래치 데이터를 출력한다. 복수의 레벨 쉬프터들은 래치 데이터의 전압 레벨을 증가시켜 출력한다. 복수의 제1 디코더들은 복수의 레벨 쉬프터들로부터 출력되는 래치 데이터들에 응답하여, 양극성의 서로 다른 전압 레벨을 가지는 복수의 제1 기준 전압들 중 어느 하나를 출력한다. 복수의 제2 디코더들은 복수의 레벨 쉬프터들로부터 출력되는 래치 데이터들에 응답하여, 음극성의 서로 다른 전압 레벨을 가지는 복수의 제2 기준 전압들 중 어느 하나를 출력한다. 복수의 먹스 회로들은 제어신호들 중 먹스 선택 신호에 응답하여 제1 기준 전압과 제2 기준 전압 중 어느 하나를 출력한다. 복수의 앰프들은 복수의 먹스 회로들로부터 출력되는 제1 기준 전압들과 제2 기준 전압들의 전류량을 증가시켜 아날로그 영상 신호들을 출력한다.
본 발명에 의한 LCD의 소스 구동 회로는 먹스 회로의 기능을 포함하는 래치회로에 의해 디지털 영상 신호를 선택적으로 래치하여, 소스 수직 채널의 면적을 감소시킬 수 있는 장점이 있다.

Description

면적을 감소시키는 구조를 가지는 LCD의 소스 구동 회로{Liquid crystal display source driving circuit with structure providing reduced size}
본 발명은 LCD의 구동 회로에 관한 것으로서, 특히, 면적을 감소시키는 구조를 가지는 TFT LCD의 소스 구동 회로에 관한 것이다.
일반적으로, LCD 장치는 도 1에 도시된 것과 같이, LCD 패널(11), 게이트 구동 회로(12), 소스 구동 회로(13) 및 제어 회로(14)를 포함한다. 상기 LCD 패널(11)은 스위칭 장치로서 TFT(thin film transistor)를 사용하는 픽셀들이 매트릭스 형태로 정렬되어 있다. 상기 LCD 패널(11)의 로우 방향을 따라 다수의 소스 구동 회로들(13)이 배치되고, 칼럼 방향을 따라 다수의 게이트 구동 회로들(12)이 배치된다. 상기 제어 회로(14)는 상기 다수의 게이트 구동 회로들(12)에 클럭 신호(CLK)를 병렬로 전송하고, 상기 다수의 게이트 구동 회로들(12) 중 상기 제어 회로(14)에 가장 근접하여 배치된 게이트 구동 회로(12)에 수직 동기 신호(CLD)를 전송한다.
또, 상기 제어 회로(14)는 상기 다수의 소스 구동 회로들(13)에 클럭 신호(CLK), 디지털 영상 신호(R, G, B), 래치 신호(CLA), 극성 신호(POL)를 전송하고, 상기 다수의 소스 구동 회로들(13) 중 상기 제어 회로(14)에 가장 근접하여 배치된 소스 구동 회로(13)에 스타트 펄스 신호(SP)를 전송한다.
상기 게이트 구동 회로(12)는 상기 LCD 패널(11)의 TFT에 소정의 제1 바이어스 전압을 인가하여 상기 TFT를 턴 온시킨다. 상기 TFT가 턴 온된 상태에서, 상기 소스 구동 회로(13)에 의해 인가되는 소정의 구동 전압에 의해 상기 픽셀들에 액정 부하 용량(liquid crystal load capacitance)이 충전된다.
이 후, 상기 게이트 구동 회로(12)에 의해 인가되는 소정의 제2 바이어스 전압에 의해 상기 TFT가 턴 오프 되고, 상기 픽셀들에 충전된 전하가 유지된다.
상기 LCD 패널(11)은 1024 ×768 픽셀을 가지며 칼라형인 XGA(eXtended Graphics Array)인 경우, 8 내지 10개의 384 출력을 갖는 소스 구동 회로들이 필요하다.
여기에서, 종래의 소스 구동 회로의 일예가 미국 특허 공보 제6,008,801호에기재되어 있다. 이러한, 종래의 소스 구동 회로를 도 2 및 도 3을 참고하여 상세히 설명하면 다음과 같다.
먼저, 도 2는 종래 기술에 따른 LCD의 소스 구동 회로를 나타내는 블록도이다.
도 2와 같이, 종래 기술에 따른 LCD의 소스 구동 회로(100)는 쉬프트 레지스터부(101), 래치 회로부(102), 제1 먹스 회로부(103), 레벨 쉬프터부(104), 디코더부(105), 제2 먹스 회로부(106) 및 앰프부(107)를 포함한다.
상기 쉬프트 레지스터부(101)는 복수의 쉬프트 레지스터들(SL1∼SLK)(K는 1이상의 자연수)을 포함하고, 제어 회로(도 1의 14 참조)로부터 래치 신호(CLA)를 수신하고 복수의 래치 신호들(EN1∼EN2K)을 출력한다.
상기 래치 회로부(102)는 복수의 래치 회로들(LA1∼LA3K)을 포함하고, 상기 복수의 래치 신호들(EN1∼EN2K)에 응답하여, 디지털 영상 신호를 래치한다. 상기 디지털 영상 신호는 6비트씩의 R신호, G신호, B신호를 포함하는 18비트의 디지털 데이터 신호이다.
상기 레벨 쉬프터부(104)는 복수의 레벨 쉬프터들(LS1∼LS3K)을 포함하고, 상기 래치된 상기 R, G, B 신호들의 전압 레벨이 상기 디코더부(105)에서 인식할 수 있는 전압 범위내에 포함될 수 있도록 레벨을 증가시켜 출력한다.
상기 디코더부(105)는 복수의 제1 디코더들(PD1∼PD2K)과, 복수의 제2 디코더들(ND1∼ND2K)을 포함한다. 상기 복수의 제1 디코더들(PD1∼PD2K)에는 + 극성을 가지는 64 레벨의 제1 기준 전압들(미도시)이 입력되고, 상기 복수의 제2디코더들(ND1∼ND2K)에는 - 극성을 가지는 64 레벨의 제2 기준 전압들(미도시)이 입력된다.
상기 복수의 제1 디코더들(PD1∼PD2K)은 상기 R, G, B 신호들에 응답하여 + 극성을 가지는 64 레벨의 상기 제1 기준 전압들 중 하나를 선택하여 출력한다. 상기 복수의 제2 디코더들(ND1∼ND2K)은 상기 R, G, B 신호들에 응답하여 - 극성을 가지는 64 레벨의 상기 제2 기준 전압들 중 하나를 선택하여 출력한다. 그 결과, 상기 제1 디코더들(PD1∼PD2K)과 상기 제2 디코더들(ND1∼ND2K)에서는 아날로그 영상 신호(R1G1B1∼RKGKBK)가 출력된다.
상기 앰프부(107)는 복수의 앰프 회로들(A1∼A3K)을 포함하고, 상기 복수의 앰프 회로들(A1∼A3K)은 상기 아날로그 영상 신호(R1G1B1∼RKGKBK)의 전압 레벨은 그대로 유지한 채 전류량을 증가시켜 출력한다.
여기에서, 도 2의 점선 블록(C, D)으로 표시된 것과 같이, 상기 소스 구동 회로(100)로부터 최종적으로 출력되는 상기 아날로그 영상 신호(R1G1B1∼RKGKBK)의 극성은 교번적으로 변경되어야 한다.
그 이유는, LDC 패널(도 1의 11 참고)에 동일한 극성의 제1 전압이 연속하여 인가된 후, 상기 제1 전압과 전압 레벨이 다른 제2 전압이 인가될 때, 액정의 고착화 현상으로 인해 액정이 상기 제2 전압에 반응하지 않기 때문이다. 따라서, 상기 소스 구동 회로(100)는 상기 제어 회로(14)로부터 출력되는 극성 신호(POL)에 따라 상기 점선 블록(C)으로 표시된 상기 아날로그 영상 신호(R1+G1-B1+∼RK-GK+BK-)를 출력하거나 또는 상기 점선 블록(D)으로 표시된 상기 아날로그 영상 신호(R1-G1+B1-∼RK+GK-BK+)를 출력한다.
또, 상기 LCD의 소스 구동 회로(100)로부터 출력되는 상기 아날로그 영상 신호(R1G1B1∼RKGKBK)는 도 2의 점선 블록(C, D)으로 표시된 것과 같이, R신호, G신호, B신호의 순서로 출력되어야 한다.
따라서, 극성을 교번적으로 변경시키면서, R신호, G신호, B신호의 순서로 상기 아날로그 영상 신호(R1G1B1∼RKGKBK)를 출력시키기 위해, 종래 기술에 따른 LCD의 소스 구동 회로(100)는 상기 제1 먹스 회로부(103)와 상기 제2 먹스 회로부(106)를 포함한다.
상기 제1 먹스 회로부(103)는 복수의 먹스 회로들(M1∼M3K)을 포함하고, 상기 제2 먹스 회로부(106)는 복수의 먹스 회로들(DM1∼DM3K)을 포함한다.
여기에서, 상기 제1 먹스 회로부(103)와 상기 래치 회로부(102)의 구성 및 동작을 도 3을 참고하여 좀 더 상세히 설명하면 다음과 같다.
도 3은 상기 디지털 영상 신호인, R 신호 및 G 신호에 따라 상기 아날로그 영상 신호인, R1 신호 및 G1 신호를 출력하는 두 개의 소스 수직 채널(LA1∼A1, LA2∼A2)에서, 상기 먹스 회로들(M1, M2)과 상기 래치 회로들(LA1, LA2)의 연결 관계를 나타낸다.
도 3과 같이, 상기 래치 회로(LA1)는 종속적으로 연결되는 제1 래치 회로(110)와 제2 래치 회로(120)를 포함하고, 상기 래치 회로(LA2) 역시 종속적으로 연결되는 제1 래치 회로(130)와 제2 래치회로(140)를 포함한다.
상기 제1 래치 회로(110)는 전송 게이트(111)와 래치부(112)를 포함하고, 상기 래치부(112)는 인버터들(113, 114), PMOS 트랜지스터(P1) 및 NMOS 트랜지스터(N1)를 포함한다. 상기 전송 게이트(111)의 NMOS 트랜지스터와 상기 래치부(112)의 PMOS 트랜지스터(P1)의 게이트에 래치 신호(EN1)가 입력된다. 또, 상기 전송 게이트(111)의 PMOS 트랜지스터와 상기 래치부(112)의 NMOS 트랜지스터(N1)의 게이트에 래치 신호(EN1B)가 입력된다. 상기 전송 게이트(111)의 출력단에는 상기 인버터들(113, 114)이 종속적으로 연결된다. 또, 상기 PMOS 트랜지스터(P1)의 소스와 상기 NMOS 트랜지스터(N1)의 드레인은 상기 인버터(113)의 입력에 연결되고, 상기 PMOS 트랜지스터(P1)의 드레인과 상기 NMOS 트랜지스터(N1)의 소스는 상기 인버터(114)의 출력에 연결된다.
여기에서, 상기 제1 래치 회로(130)와 상기 제2 래치 회로들(120, 140)의 구성은 상기 제1 래치 회로(110)와 동일하므로 이에 대한 상세한 설명을 생략하기로 한다. 다만, 상기 제2 래치 회로들(120, 140)에는 상기 래치 신호(EN1, EN1B) 대신 래치 신호(EN2, EN2B)가 입력되는 차이점이 있다.
상기 먹스 회로(M1)는 두 개의 전송 게이트들(151, 152)을 포함하고, 상기 먹스 회로(M2) 역시 두 개의 전송 게이트들(161, 162)을 포함한다. 상기 전송 게이트들(151, 152, 161, 162)은 선택 신호(SEL, SELB)에 의해 턴 온 또는 턴 오프 제어된다.
상기 전송 게이트들(151, 162)의 입력단은 상기 제2 래치 회로(120)의 출력단에 연결되고, 상기 전송 게이트들(152, 161)의 입력단은 상기 제2 래치 회로(140)의 출력단에 연결된다.
상기와 같이 구성된 상기 래치 회로들(LA1, LA2)과 상기 먹스 회로들(M1, M2)의 동작을 좀 더 상세히 살펴보면 다음과 같다.
먼저, 상기 래치 신호(EN1, EN1B)가 인에이블 됨에 따라, 상기 전송 게이트(111)와 상기 전송 게이트(131)가 턴 온된다. 상기 전송 게이트(111)는 R 신호를 수신하여 상기 래치부(112)에 출력하고, 상기 전송 게이트(131)는 G 신호를 수신하여 상기 래치부(132)에 출력한다. 이 후, 상기 래치 신호(EN1, EN1B)가 디세이블 되고, 상기 전송 게이트들(111, 131)이 턴 오프 된다.
또, 상기 래치 신호(EN1, EN1B)가 디세이블 됨에 따라, 상기 래치부(112)의 상기 PMOS 트랜지스터(P1)와 상기 NMOS 트랜지스터(N1)가 턴 온되고, 상기 래치부(132)의 상기 PMOS 트랜지스터(P3)와 상기 NMOS 트랜지스터(N3)가 턴 온된다.
상기 래치부(112)는 상기 R 신호를 래치하여 저장하고, 상기 래치부(132)는 상기 G 신호를 래치하여 저장한다.
상기 래치 신호(EN1, EN1B)가 다시 인에이블될 때, 상기 래치부들(112, 132)의 상기 PMOS 트랜지스터들(P1, P3)과 상기 NMOS 트랜지스터들(N1, N3)이 턴 오프된다.
다음으로, 상기 래치 신호(EN2, EN2B)가 인에이블 되면, 상기 전송 게이트(121)와 상기 전송 게이트(141)가 턴 온된다. 상기 전송 게이트(121)는 상기 래치부(112)로부터 출력되는 상기 R 신호를 래치부(122)에 출력한다. 상기 전송 게이트(141)는 상기 래치부(132)로부터 출력되는 상기 G 신호를 래치부(142)에 출력한다.
이 후, 상기 래치 신호(EN2, EN2B)가 디세이블 되고, 상기 전송 게이트들(121, 141)이 턴 오프된다. 또, 상기 래치 신호(EN2, EN2B)가 디세이블 됨에 따라, 상기 래치부들(122, 142)의 PMOS 트랜지스터들(P2, P4)과 상기 NMOS 트랜지스터들(N2, N4)이 턴 온된다. 상기 래치부(122)는 상기 R 신호를 래치하여 저장하고, 상기 래치부(142)는 상기 G 신호를 래치하여 저장한다.
상기 래치 신호(EN2, EN2B)가 다시 인에이블 될 때, 상기 래치부들(122, 142)의 PMOS 트랜지스터들(P2, P4)과 상기 NMOS 트랜지스터들(N2, N4)이 턴 오프된다.
다음으로, 제어 회로(도 1의 14 참조)가 하이 레벨의 극성 신호(POL)를 출력할 때, 상기 선택 신호(SEL, SELB)가 인에이블 된다. 상기 선택 신호(SEL, SELB)에 응답하여 상기 먹스 회로(M1, M2)의 상기 전송 게이트들(151, 161)이 턴 온된다. 상기 전송 게이트(151)는 상기 래치부(122)로부터 출력되는 상기 R 신호를 출력하고, 상기 전송 게이트(161)는 상기 래치부(142)로부터 출력되는 상기 G 신호를 출력한다.
여기에서, 상기 극성 신호(POL)가 로우 레벨일 때, 상기 선택 신호(SEL, SELB)가 디세이블 된다. 그 결과, 상기 전송 게이트들(152, 162)이 턴 온된다. 상기 전송 게이트(152)는 상기 래치부(142)로부터 출력되는 상기 G 신호를 출력하고, 상기 전송 게이트(162)가 상기 래치부(122)로부터 출력되는 상기 R 신호를 출력한다.
상기와 같이, 종래 기술에 따른 LCD의 소스 구동 회로(100)에서는 + 극성과 - 극성을 교번적으로 변경시키면서, R 신호, G 신호, B 신호의 순서로 상기 아날로그 영상 신호들(R1G1B1∼RKGKBK)을 출력하기 위해, 상기 제1 먹스 회로부(103)와 상기 제2 먹스 회로부(106)가 필요하다. 그 결과, LCD의 소스 구동 회로에서 소스 수직 채널의 면적이 증가된다. 상기 소스 수직 채널의 면적이 증가됨에 따라 반도체 칩내에서 활용 가능한 면적이 감소된다.
또, 도 3과 같이, 상기 래치 신호(EN1, EN1B)는 전송 게이트들(111, 131)과 래치부들(112, 132)에 동시에 인가된다. 여기에서, 상기 R 신호, 상기 G 신호, 상기 B 신호가 각각 6비트의 디지털 데이터이므로 상기 래치 신호(EN1, EN1B)는 총 18개의 전송 게이트들 및 래치부들의 동작을 제어해야 한다. 그 결과, 상기 래치 신호(EN1, EN1B)에 걸리는 부하가 커지는 단점도 있다.
본 발명이 이루고자하는 기술적 과제는, 먹스 회로의 기능을 포함하는 래치 회로에 의해 디지털 영상 신호를 선택적으로 래치하여, 소스 수직 채널의 면적을 감소시키는 LCD의 소스 구동 회로를 제공하는데 있다.
도 1은 일반적인 LCD 장치를 개략적으로 나타내는 블록도이다.
도 2는 종래 기술에 따른 LCD의 소스 구동 회로를 나타내는 블록도이다.
도 3은 도 2에 도시된 래치회로와 먹스회로의 연결 관계를 상세히 나타내는 회로도이다.
도 4는 본 발명의 일실시예에 따른 LCD의 소스 구동 회로를 나타내는 블록도이다.
도 5는 도 4에 도시된 래치 회로를 상세히 나타내는 회로도이다.
상기 기술적 과제를 달성하기 위한 본 발명의 일실시예에 따른 LCD의 소스 구동 회로는, LCD 패널의 일측단을 따라 배치되고, 제어 회로로부터 수신되는 R, G, B의 색신호들을 포함하는 디지털 영상 신호 및 제어신호들에 응답하여 상기 LCD 패널을 구동하는 소스 구동 회로에 있어서, 복수의 래치 회로들, 복수의 레벨 쉬프터들, 복수의 제1 디코더들, 복수의 제2 디코더들, 복수의 먹스 회로들 및 복수의 앰프들을 구비하는 것을 특징으로 한다.
복수의 래치 회로들은 제어신호들 중 선택 신호와 래치 신호에 응답하여 적어도 두 개의 색신호들 중 어느 하나를 래치하고, N(N은 1이상의 자연수)비트의 래치 데이터를 출력한다. 복수의 레벨 쉬프터들은 래치 데이터의 전압 레벨을 증가시켜 출력한다. 복수의 제1 디코더들은 복수의 레벨 쉬프터들로부터 출력되는 래치 데이터들에 응답하여, 양극성의 서로 다른 전압 레벨을 가지는 복수의 제1 기준 전압들 중 어느 하나를 출력한다. 복수의 제2 디코더들은 복수의 레벨 쉬프터들로부터 출력되는 래치 데이터들에 응답하여, 음극성의 서로 다른 전압 레벨을 가지는 복수의 제2 기준 전압들 중 어느 하나를 출력한다. 복수의 먹스 회로들은 제어신호들 중 먹스 선택 신호에 응답하여 제1 기준 전압과 제2 기준 전압 중 어느 하나를 출력한다. 복수의 앰프들은 복수의 먹스 회로들로부터 출력되는 제1 기준 전압들과 제2 기준 전압들의 전류량을 증가시켜 아날로그 영상 신호들을 출력한다.
본 발명과 본 발명의 동작상의 이점 및 본 발명의 실시에 의하여 달성되는 목적을 충분히 이해하기 위해서는 본 발명의 바람직한 실시예를 예시하는 첨부 도면 및 도면에 기재된 내용을 참조하여야 한다.
이하, 첨부한 도면을 참조하여 본 발명의 바람직한 실시예를 설명함으로써, 본 발명을 상세히 설명한다. 각 도면에 제시된 동일한 참조부호는 동일한 부재를 나타낸다.
도 4는 본 발명의 일실시예에 따른 LCD의 소스 구동 회로를 나타내는 블록도이다.
도 4와 같이, 본 발명의 일실시예에 따른 LCD의 소스 구동 회로(200)는 쉬프트 레지스터부(201), 래치 회로부(202), 레벨 쉬프터부(203), 디코더부(204), 먹스 회로부(205) 및 앰프부(206)를 포함한다.
상기 쉬프트 레지스터부(201)는 복수의 쉬프트 레지스터들(SL1∼SLP)(P는 1이상의 자연수)을 포함하고, 제어 회로(도 1의 14 참조)로부터 래치 신호(CLA)를 수신하고 복수의 래치 신호들(LE1∼LE2P)을 출력한다.
상기 래치 회로부(202)는 소정의 선택 신호들(S1, S2)과 상기 복수의 래치 신호들(LE1∼LE2P)에 응답하여 디지털 영상 신호를 래치한다. 상기 디지털 영상 신호는 R, G, B의 색신호들을 포함한다. 상기 래치 회로부(202)는 N(N은 1이상의 자연수)비트씩의 상기 R, G, B 색신호들을 각각 래치하는 복수의 래치 회로들(MLA1∼MLA3P)을 포함한다. 여기에서, 상기 복수의 래치 회로들(MLA1∼MLA3P) 각각은 소정의 선택 신호들(S1, S2) 및 상기 복수의 래치 신호들(LE1∼LE2P)에 응답하여 두 개의 디지털 영상 신호들 중 하나를 래치한다.
이를 좀 더 구체적으로 설명하면, 상기 래치 회로들(MLA1, MLA2) 각각은 상기 선택 신호들(S1, S2) 및 상기 래치 신호들(LE1, LE2)에 응답하여 상기 R, G 신호들 중 하나를 각각 래치한다. 여기에서, 상기 래치 회로(MLA1)가 상기 R 신호를 래치할 때, 상기 래치 회로(MLA2)는 상기 G 신호를 래치한다. 또, 상기 래치 회로(MLA1)가 상기 G 신호를 래치할 때, 상기 래치 회로(MLA2)는 상기 R 신호를 래치한다.
상기 래치 회로들(MLA3, MLA4) 각각은 상기 선택 신호들(S1, S2) 및 상기 래치 신호들(LE1∼LE4)에 응답하여 상기 B, R 신호들 중 하나를 래치한다. 상기 래치 회로들(MLA3, MLA4)은 서로 다른 신호를 각각 래치한다. 즉, 상기 래치 회로(MLA3)가 상기 B 신호를 래치할 때, 상기 래치 회로(MLA4)는 상기 R 신호를 래치한다. 또, 상기 래치 회로(MLA3)가 상기 R 신호를 래치할 때, 상기 래치 회로(MLA4)는 상기 B 신호를 래치한다.
상기 래치 회로들(MLA5, MLA6) 각각은 상기 선택 신호들(S1, S2) 및 상기 래치 신호들(LE3, LE4)에 응답하여 상기 G, B 신호들 중 하나를 래치한다. 상기 래치 회로들(MLA5, MLA6)은 서로 다른 신호를 각각 래치한다. 즉, 상기 래치 회로(MLA5)가 상기 G 신호를 래치할 때, 상기 래치 회로(MLA6)는 상기 B 신호를 래치한다. 또, 상기 래치 회로(MLA5)가 상기 B 신호를 래치할 때, 상기 래치 회로(MLA6)는 상기 G 신호를 래치한다.
상기와 같이, 상기 복수의 래치 회로들(MLA1∼MLA3P)은 두 개의 색신호들, 즉, RG, BR, GB 색신호들을 각각 래치하는 세 개의 그룹들로 구분된다.
상기 레벨 쉬프터부(203)는 복수의 레벨 쉬프터들(LS1∼LS3P)을 포함한다. 상기 복수의 레벨 쉬프터들(LS1∼LS3P)은 상기 복수의 래치 회로들(MLA1∼MLA3P)에 의해 래치된 N비트의 상기 R, G, B 신호들의 전압 레벨이 상기 디코더부(204)에서 인식할 수 있는 전압 범위내에 포함될 수 있도록 상기 R, G, B 신호들의 전압 레벨을 증가시켜 출력한다.
상기 디코더부(204)는 복수의 제1 디코더들(PD1∼PD2P)과 복수의 제2 디코더들(ND1∼ND2P)을 포함한다. 점유 면적을 줄이기 위해, 도 4에 도시된 것과 같이, 상기 복수의 제1 디코더들(PD1∼PD2P)과 상기 복수의 제2 디코더들(ND1∼ND2P)은 두 개씩 상호 교번적으로 배치된다.
상기 복수의 제1 디코더들(PD1∼PD2P)에는 + 극성을 가지는 64 레벨의 제1 기준 전압들(미도시)이 입력되고, 상기 복수의 제2 디코더들(ND1∼ND2P)에는 - 극성을 가지는 64 레벨의 제2 기준 전압들(미도시)이 입력된다.
상기 복수의 제1 디코더들(PD1∼PD2P)은 상기 복수의 레벨 쉬프터들(LS1∼LS3P)로부터 출력되는 상기 N비트의 디지털 영상 신호 R, G, B에 응답하여 + 극성을 가지는 64 레벨의 상기 제1 기준 전압들 중 하나를 선택하여 출력한다. 상기 복수의 제2 디코더들(ND1∼ND2P)은 상기 복수의 레벨 쉬프터들(LS1∼LS3P)로부터 출력되는 상기 N비트의 디지털 영상 신호 R, G, B에 응답하여 - 극성을 가지는 64 레벨의 상기 제2 기준 전압들 중 하나를 선택하여 출력한다. 그 결과, 상기 제1 디코더들(PD1∼PD2P)과 상기 제2 디코더들(ND1∼ND2P)에서는 아날로그 영상 신호(R1G1B1∼RPGPBP)가 출력된다.
상기 앰프부(107)는 복수의 앰프 회로들(A1∼A3P)을 포함하고, 상기 복수의 앰프 회로들(A1∼A3P)은 상기 아날로그 영상 신호(R1G1B1∼RPGPBP)의 전압 레벨은 그대로 유지한 채 전류량을 증가시켜 출력한다.
여기에서, 상기 래치 회로, 레벨 쉬프터, 제1 디코더, 먹스 회로 및 앰프 회로에 의해 제1 소스 수직 채널이 형성되고, 래치 회로, 레벨 쉬프터, 제2 디코더, 먹스 회로 및 앰프 회로에 의해 제2 소스 수직 채널이 형성된다. 상기 소스 구동회로(100)에서 상기 제1 소스 수직 채널과 상기 제2 소스 수직 채널이 상호 교번적으로 배치된다.
도 4의 점선 블록(E, F)으로 표시된 것과 같이, 상기 소스 구동 회로(100)로부터 최종적으로 출력되는 상기 아날로그 영상 신호(R1G1B1∼RPGPBP)의 극성은 교번적으로 변경된다.
도 5는 도 4에 도시된 래치 회로를 상세히 나타내는 회로도로서, 두 개의 소스 수직 채널에 대한 래치 회로들(MLA1, MLA2)만이 도시된다.
도 5와 같이, 상기 래치 회로(MLA1)는 종속적으로 연결되는 제1 래치 회로(210)와 제2 래치 회로(240)를 포함하고, 상기 래치 회로(MLA2) 역시 종속적으로 연결되는 제1 래치 회로(250)와 제2 래치 회로(280)를 포함한다.
여기에서, 상기 래치 회로들(MLA1, MLA2)이 각각 두 개의 래치 회로들을 포함하는 이유는, 차기 디스플레이될 디지털 영상 데이터들을 래치하기 위함이다.
상기 제1 래치 회로(210)는 게이트부(220)와 래치부(230)를 포함한다. 상기 게이트부(220)는 복수의 전송 게이트들(221, 222)을 포함하고, 상기 래치부(230)는 인버터들(231, 232), PMOS 트랜지스터(P11) 및 NMOS 트랜지스터(N11)를 포함한다.
상기 전송 게이트(221)는 소정의 제1 선택 신호(S1, S1B)에 응답하여 R 신호를 수신하여 출력한다. 상기 전송 게이트(222)는 소정의 제2 선택 신호(S2, S2B)에 응답하여 G 신호를 수신하여 출력한다.
여기에서, 상기 제1 및 상기 제2 선택 신호들(S1, S1B, S2, S2B)은 도시되지 않은 별도의 제어 회로에 의해 발생된다.
상기 전송 게이트들(221, 222)의 출력단에는 상기 인버터들(231, 232)이 종속적으로 연결된다. 또, 상기 PMOS 트랜지스터(P11)의 소스와 상기 NMOS 트랜지스터(N11)의 드레인은 상기 인버터(231)의 입력에 연결되고, 상기 PMOS 트랜지스터(P11)의 드레인과 상기 NMOS 트랜지스터(N11)의 소스는 상기 인버터(232)의 출력에 연결된다. 상기 PMOS 트랜지스터(P11)의 게이트에는 래치 신호(LE1)가 입력되고, 상기 NMOS 트랜지스터(N11)의 게이트에는 래치 신호(LE1B)가 입력된다.
상기 제2 래치 회로(240)는 전송 게이트(241)와 래치부(242)를 포함한다. 상기 래치부(242)는 인버터들(243, 244), PMOS 트랜지스터(P12) 및 NMOS 트랜지스터(N12)를 포함한다.
상기 전송 게이트(241)의 NMOS 트랜지스터와 상기 래치부(242)의 상기 PMOS 트랜지스터(P12)의 게이트에 래치 신호(LE2)가 입력된다. 또, 상기 전송 게이트(241)의 PMOS 트랜지스터와 상기 래치부(242)의 상기 NMOS 트랜지스터(N12)의 게이트에 래치 신호(LE2B)가 입력된다. 상기 전송 게이트(241)의 출력단에는 상기 인버터들(243, 244)이 종속적으로 연결된다.
또, 상기 PMOS 트랜지스터(P12)의 소스와 상기 NMOS 트랜지스터(N12)의 드레인은 상기 인버터(243)의 입력에 연결되고, 상기 PMOS 트랜지스터(P12)의 드레인과 상기 NMOS 트랜지스터(N12)의 소스는 상기 인버터(244)의 출력에 연결된다.
다음으로, 상기 래치 회로(MLA2)의 상기 제1 래치 회로(250)는 게이트부(260)와 래치부(270)를 포함한다. 상기 게이트부(260)는 복수의 전송 게이트들(261, 262)을 포함하고, 상기 래치부(270)는 인버터들(271, 272), PMOS 트랜지스터(P13) 및 NMOS 트랜지스터(N13)를 포함한다.
상기 전송 게이트(262)는 상기 제2 선택 신호(S2, S2B)에 응답하여 상기 R 신호를 수신하여 출력한다. 상기 전송 게이트(261)는 상기 제1 선택 신호(S1, S1B)에 응답하여 상기 G 신호를 수신하여 출력한다.
상기 래치부(270)와 상기 제2 래치 회로(280)는 상기 래치부(230)와 상기 제2 래치 회로(240)의 구성과 동일하므로 상세한 설명은 생략한다.
상기와 같이 구성된 본 발명의 일실시예에 따른 래치 회로의 동작을 도 5를 참고하여 설명하면 다음과 같다.
상기 제1 선택 신호(S1, S1B)가 인에이블 될 때, 상기 전송 게이트(221)와 상기 전송 게이트(261)가 턴 온된다. 또, 상기 제2 선택 신호(S2, S2B)가 인에이블 될 때, 상기 전송 게이트(222)와 상기 전송 게이트(262)가 턴 온된다.
도 5에서는 상기 제2 선택 신호(S2, S2B)가 인에이블 되고, 상기 제1 선택 신호(S1, S1B)가 디세이블 되는 경우를 예를 들어 설명하기로 한다.
먼저, 상기 제2 선택 신호(S2, S2B)가 인에이블 되고, 래치 신호(LE1, LE1B)가 인에이블 된다. 상기 제2 선택 신호(S2, S2B)에 응답하여, 상기 전송 게이트(222)가 턴 온되어 상기 G 신호를 출력하고, 상기 전송 게이트(262)가 턴 온되어 상기 R 신호를 출력한다.
또, 상기 래치 신호(LE1, LE1B)가 인에이블 될 때, 상기 래치부(230)가 상기 G 신호를 래치하고, 상기 래치부(270)는 상기 R 신호를 래치한다. 이 후, 상기 제2선택 신호(S2, S2B)가 디세이블 되어, 상기 전송 게이트들(222, 262)이 턴 오프된다.
다음으로, 상기 래치 신호(LE2, LE2B)가 인에이블 되고, 상기 래치 신호(LE1, LE1B)가 디세이블 된다. 상기 래치 신호(LE2, LE2B)에 응답하여, 상기 전송 게이트들(241, 281)이 턴 온된다.
또, 상기 래치 신호(LE1, LE1B)에 응답하여, 상기 래치부들(230, 270)의 PMOS 트랜지스터들(P11, P13)과 NMOS 트랜지스터들(N11, N13)이 턴 오프된다.
상기 전송 게이트(241)는 상기 래치부(230)로부터 상기 G 신호를 수신하여 출력하고, 상기 전송 게이트(281)는 상기 래치부(270)로부터 상기 R 신호를 수신하여 출력한다.
다음으로, 상기 래치 신호(LE2, LE2B)가 디세이블 되어, 상기 전송 게이트들(241, 281)이 턴 오프되고, 상기 래치부들(242, 282)의 PMOS 트랜지스터들(P12, P14)과 NMOS 트랜지스터들(N12, N14)이 턴 온된다.
상기 래치부(242)는 상기 전송 게이트(241)로부터 출력되는 상기 G 신호를 래치하고, 상기 래치부(282)는 상기 전송 게이트(281)로부터 출력되는 상기 R 신호를 래치한다. 이 후, 상기 래치 신호(LE2, LE2B)가 소정의 클럭 신호(미도시)에 동기하여 다시 인에이블 될 때, 상기 래치부들(242, 282)은 래치된 상기 G, R 신호를 각각 출력한다.
다음으로, 상기 제1 선택 신호(S1, S1B)가 인에이블 되고, 상기 제2 선택 신호(S2, S2B)가 디세이블 될 때의 상기 래치 회로들(MLA1, MLA2)에 대한 동작 설명은 상술한 동작과 유사하므로 생략된다. 다만, 상술한 동작과의 차이점은 상기 래치 회로(MLA1)가 상기 R 신호를 출력하고, 상기 래치 회로(MLA2)가 상기 B 신호를 출력한다는 점이다.
상기와 같이, 본 발명의 일실시예에 따른 LCD의 소스 구동 회로(200)는 상기 래치 회로들(MLA1, MLA2)이 먹스 회로의 기능과 래치 회로의 기능을 모두 포함하기 때문에, 별도의 먹스 회로를 포함하지 않아도 된다. 그 결과, LCD의 소스 구동 회로(200)에서, 소스 수직 채널의 면적이 감소되어, 반도체 칩내에서 상기 소스 수직 채널 이외의 영역에 대한 효율적인 면적 활용이 가능해 진다.
한편, 본 발명에 의한 LCD 소스 구동 회로(200)에서는 도 5에 도시된 것과 같이, 게이트부들(220, 260)의 동작을 제어하는 선택 신호들(S1, S1B, S2, S2B)이 필요하다. 상기 선택 신호들(S1, S1B, S2, S2B)은 도시되지 않은 별도의 제어회로에 의해 발생된다. 여기에서, 상기 제어회로는 반도체 칩내에서 상당한 면적을 차지하는 어레이 구조의 상기 소스 수직 채널과는 달리, 분산적으로 배치될 수 있기 때문에, 반도체 칩내에서 면적 활용에 제한적인 영향을 주지는 않는다.
또한, 본 발명의 일실시예에 따른 LCD 소스 구동 회로(200)에서는 상기 선택 신호들(S1, S1B, S2, S2B)에 의해 상기 게이트부들(220, 260)이 턴 온 또는 턴 오프 제어된다. 그 결과, 종래 기술(도 3참조)에서 전송 게이트들(111, 131)과 래치부들(112, 132)이 모두 래치 신호(EN1B, EN1)에 의해 제어되는 것에 비하여, 상기 래치 신호(LE1, LE1B)에 걸리는 부하가 감소될 수 있다.
본 발명은 도면에 도시된 실시예를 참고로 설명되었으나 이는 예시적인 것에불과하며, 본 기술 분야의 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 타 실시예가 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 진정한 기술적 보호 범위는 첨부된 등록청구범위의 기술적 사상에 의해 정해져야 할 것이다.
상기한 것과 같이, 본 발명의 일실시예에 따른 LCD의 소스 구동 회로에 의하면, 먹스 회로의 기능을 포함하는 래치 회로에 의해 디지털 영상 신호를 선택적으로 래치하여, 소스 수직 채널의 면적을 감소시킬 수 있는 효과가 있다.

Claims (7)

  1. LCD 패널의 일측단을 따라 배치되고, 제어 회로로부터 수신되는 R, G, B의 색신호들을 포함하는 디지털 영상 신호 및 제어신호들에 응답하여 상기 LCD 패널을 구동하는 소스 구동 회로에 있어서,
    상기 제어신호들 중 선택 신호와 래치 신호에 응답하여 적어도 두 개의 상기 색신호들 중 어느 하나를 래치하고, N(N은 1이상의 자연수)비트의 래치 데이터를 출력하는 복수의 래치 회로들;
    상기 래치 데이터의 전압 레벨을 증가시켜 출력하는 복수의 레벨 쉬프터들;
    상기 복수의 레벨 쉬프터들로부터 출력되는 상기 래치 데이터들에 응답하여, 양극성의 서로 다른 전압 레벨을 가지는 복수의 제1 기준 전압들 중 어느 하나를 출력하는 복수의 제1 디코더들;
    상기 복수의 레벨 쉬프터들로부터 출력되는 상기 래치 데이터들에 응답하여, 음극성의 서로 다른 전압 레벨을 가지는 복수의 제2 기준 전압들 중 어느 하나를 출력하는 복수의 제2 디코더들;
    상기 제어신호들 중 먹스 선택 신호에 응답하여 상기 제1 기준 전압과 상기 제2 기준 전압 중 어느 하나를 출력하는 복수의 먹스 회로들; 및
    상기 복수의 먹스 회로들로부터 출력되는 상기 제1 기준 전압들과 상기 제2 기준 전압들의 전류량을 증가시켜 아날로그 영상 신호들을 출력하는 복수의 앰프들을 포함하는 것을 특징으로 하는 LCD의 소스 구동 회로.
  2. 제1항에 있어서,
    상기 복수의 래치 회로들은 두 개의 색신호들인 RG신호, BR신호, GB신호를 각각 래치하는 세 개의 그룹들로 구분되고,
    상기 세 개의 그룹들 각각은,
    상기 선택 신호에 응답하여 상기 두 개의 색신호들 중 하나를 각각 래치하는 복수의 제1 색신호 래치 회로들; 및
    상기 선택 신호에 응답하여 상기 두 개의 색신호들 중 나머지 하나를 각각 래치하는 복수의 제2 색신호 래치 회로들을 포함하는 것을 특징으로 하는 LCD의 소스 구동 회로.
  3. 제2항에 있어서, 상기 복수의 제1 및 제2 색신호 래치 회로들 각각은,
    상기 선택 신호와 상기 래치 신호 중 제1 래치 신호에 응답하여 상기 두 개의 색신호들 중 어느 하나를 래치하고, 그 래치 데이터를 출력하는 제1 래치 회로; 및
    상기 래치 신호 중 제2 래치 신호에 응답하여 상기 제1 래치 회로로부터 출력되는 상기 래치 데이터를 래치하여 출력하는 제2 래치 회로를 포함하는 것을 특징으로 하는 LCD의 소스 구동 회로.
  4. 제3항에 있어서, 상기 제1 래치 회로는,
    상기 선택 신호에 응답하여, 상기 두 개의 색신호 입력들 중 어느 하나를 출력하는 게이트부; 및
    상기 제1 래치 신호에 응답하여, 상기 게이트부로부터 출력되는 상기 색신호를 래치하는 래치부를 포함하는 것을 특징으로 하는 LCD의 소스 구동 회로.
  5. 제4항에 있어서, 상기 게이트부는,
    상기 선택 신호 중 제1 선택 신호에 응답하여 상기 두 개의 색신호 중 하나를 출력하는 제1 전송 게이트; 및
    상기 선택 신호 중 제2 선택 신호에 응답하여 상기 두 개의 색신호 중 다른 하나를 출력하는 제2 전송 게이트를 포함하는 것을 특징으로 하는 LCD의 소스 구동 회로.
  6. 제5항에 있어서,
    상기 제1 선택 신호는 상기 제2 선택 신호가 인에이블 될 때, 디세이블 되는 것을 특징으로 하는 LCD의 소스 구동 회로.
  7. 제6항에 있어서, 상기 제1 및 상기 제2 선택 제어신호들은,
    상기 제어 회로로부터 출력되는 상기 제어신호 중 극성 신호에 응답하여 인에이블 또는 디세이블 되는 것을 특징으로 하는 LCD의 소스 구동 회로.
KR10-2003-0011208A 2003-02-22 2003-02-22 면적을 감소시키는 구조를 가지는 lcd의 소스 구동 회로 KR100498489B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR10-2003-0011208A KR100498489B1 (ko) 2003-02-22 2003-02-22 면적을 감소시키는 구조를 가지는 lcd의 소스 구동 회로
TW093103874A TWI253038B (en) 2003-02-22 2004-02-18 LCD source driving circuit having reduced structure including multiplexing-latch circuits
US10/782,168 US7245283B2 (en) 2003-02-22 2004-02-19 LCD source driving circuit having reduced structure including multiplexing-latch circuits

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2003-0011208A KR100498489B1 (ko) 2003-02-22 2003-02-22 면적을 감소시키는 구조를 가지는 lcd의 소스 구동 회로

Publications (2)

Publication Number Publication Date
KR20040075628A true KR20040075628A (ko) 2004-08-30
KR100498489B1 KR100498489B1 (ko) 2005-07-01

Family

ID=32866933

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2003-0011208A KR100498489B1 (ko) 2003-02-22 2003-02-22 면적을 감소시키는 구조를 가지는 lcd의 소스 구동 회로

Country Status (3)

Country Link
US (1) US7245283B2 (ko)
KR (1) KR100498489B1 (ko)
TW (1) TWI253038B (ko)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100723478B1 (ko) * 2004-11-24 2007-05-30 삼성전자주식회사 액정 표시 장치의 무반전 출력 특성을 구현하는 소스드라이버와 게이트 드라이버
KR100764736B1 (ko) * 2004-12-09 2007-10-08 삼성전자주식회사 크기가 감소된 데이터 드라이브 집적 회로 및 그것을구비한 디스플레이 장치
KR100793556B1 (ko) * 2006-06-05 2008-01-14 삼성에스디아이 주식회사 구동회로 및 이를 이용한 유기전계발광표시장치
KR100975814B1 (ko) * 2008-11-14 2010-08-13 주식회사 티엘아이 레이아웃 면적을 감소시키는 소스 드라이버
US7936321B2 (en) 2006-06-05 2011-05-03 Samsung Mobile Display Co., Ltd. Driving circuit and organic electroluminescence display thereof
US8537090B2 (en) 2006-06-05 2013-09-17 Samsung Display Co., Ltd. Driving circuit and organic electroluminescence display thereof

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100780943B1 (ko) * 2005-09-21 2007-12-03 삼성전자주식회사 디스플레이용 구동 집적회로 및 디스플레이 구동방법
TWI406252B (zh) * 2009-10-05 2013-08-21 Ili Technology Corp 驅動電路
US8717274B2 (en) * 2010-10-07 2014-05-06 Au Optronics Corporation Driving circuit and method for driving a display
TWI473072B (zh) * 2013-06-24 2015-02-11 Orise Technology Co Ltd 減少閂鎖元件數量的源極驅動裝置
KR102243267B1 (ko) 2013-11-26 2021-04-23 삼성디스플레이 주식회사 표시 장치
US10068512B2 (en) 2015-07-07 2018-09-04 Texas Instruments Incorporated Modulator for a MUX LCD
CN113889043B (zh) * 2021-09-30 2023-04-14 晟合微电子(肇庆)有限公司 显示驱动电路和显示面板

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4388696A (en) * 1980-07-14 1983-06-14 Texas Instruments Incorporated Data processing system having dual output modes
DE3645160C2 (ko) * 1985-12-09 1992-04-23 Sharp K.K., Osaka, Jp
US5420600A (en) * 1989-08-31 1995-05-30 Siemens Aktiengesellschaft IC as a timed drive of a display matrix
US5642129A (en) * 1994-03-23 1997-06-24 Kopin Corporation Color sequential display panels
JP3433337B2 (ja) * 1995-07-11 2003-08-04 日本テキサス・インスツルメンツ株式会社 液晶ディスプレイ用信号線駆動回路
US5874931A (en) * 1996-06-28 1999-02-23 Microchip Technology Incorporated Microcontroller with dual port ram for LCD display and sharing of slave ports
JP3572473B2 (ja) * 1997-01-30 2004-10-06 株式会社ルネサステクノロジ 液晶表示制御装置
KR100204909B1 (ko) 1997-02-28 1999-06-15 구본준 엘씨디 소스 드라이버
JP3993297B2 (ja) * 1998-04-01 2007-10-17 三菱電機株式会社 制御回路
JP3595153B2 (ja) * 1998-03-03 2004-12-02 株式会社 日立ディスプレイズ 液晶表示装置および映像信号線駆動手段
TW490580B (en) * 1998-11-13 2002-06-11 Hitachi Ltd Liquid crystal display apparatus and its drive method
TW567363B (en) * 1999-05-14 2003-12-21 Seiko Epson Corp Method for driving electrooptical device, drive circuit, electrooptical device, and electronic device
US6429858B1 (en) * 2000-03-29 2002-08-06 Koninklijke Philips Electronics N.V. Apparatus having a DAC-controlled ramp generator for applying voltages to individual pixels in a color electro-optic display device
JP3512710B2 (ja) * 2000-05-30 2004-03-31 Nec液晶テクノロジー株式会社 液晶表示装置
JP3533185B2 (ja) * 2001-01-16 2004-05-31 Necエレクトロニクス株式会社 液晶ディスプレイの駆動回路
US20030034942A1 (en) * 2001-08-16 2003-02-20 Janto Tjandra Electronic device with a display and method for controlling a display
JP3707680B2 (ja) * 2002-01-25 2005-10-19 松下電器産業株式会社 駆動電圧制御装置
US6947022B2 (en) * 2002-02-11 2005-09-20 National Semiconductor Corporation Display line drivers and method for signal propagation delay compensation
US7046256B2 (en) * 2003-01-22 2006-05-16 Clairvoyante, Inc System and methods of subpixel rendering implemented on display panels

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100723478B1 (ko) * 2004-11-24 2007-05-30 삼성전자주식회사 액정 표시 장치의 무반전 출력 특성을 구현하는 소스드라이버와 게이트 드라이버
KR100764736B1 (ko) * 2004-12-09 2007-10-08 삼성전자주식회사 크기가 감소된 데이터 드라이브 집적 회로 및 그것을구비한 디스플레이 장치
US7394441B2 (en) 2004-12-09 2008-07-01 Samsung Electronics Co., Ltd. Data drive integrated circuit with reduced size and display apparatus having the same
KR100793556B1 (ko) * 2006-06-05 2008-01-14 삼성에스디아이 주식회사 구동회로 및 이를 이용한 유기전계발광표시장치
US7920108B2 (en) 2006-06-05 2011-04-05 Samsung Mobile Display Co., Ltd. Driving circuit and organic electroluminescence display thereof
US7936321B2 (en) 2006-06-05 2011-05-03 Samsung Mobile Display Co., Ltd. Driving circuit and organic electroluminescence display thereof
US8537090B2 (en) 2006-06-05 2013-09-17 Samsung Display Co., Ltd. Driving circuit and organic electroluminescence display thereof
KR100975814B1 (ko) * 2008-11-14 2010-08-13 주식회사 티엘아이 레이아웃 면적을 감소시키는 소스 드라이버
US8373634B2 (en) 2008-11-14 2013-02-12 Tli Inc. Source driver for display devices

Also Published As

Publication number Publication date
US7245283B2 (en) 2007-07-17
TW200423002A (en) 2004-11-01
TWI253038B (en) 2006-04-11
KR100498489B1 (ko) 2005-07-01
US20040164941A1 (en) 2004-08-26

Similar Documents

Publication Publication Date Title
US6335721B1 (en) LCD source driver
KR100239413B1 (ko) 액정표시소자의 구동장치
US8681086B2 (en) Data driver and multiplexer circuit with body voltage switching circuit
KR100367387B1 (ko) 액티브 매트릭스 디스플레이용 고밀도 컬럼 드라이버
KR100463817B1 (ko) 데이터신호선 구동회로 및 이를 포함하는 화상표시장치
US9601076B2 (en) Source driver that generates from image data an interpolated output signal for use by a flat panel display and methods thereof
US6567066B1 (en) Driving circuit of display device
US7646371B2 (en) Driver circuit, electro-optical device, and electronic instrument
US7573333B2 (en) Amplifier and driving circuit using the same
KR100498489B1 (ko) 면적을 감소시키는 구조를 가지는 lcd의 소스 구동 회로
CN108154861B (zh) 一种削角电压产生电路及液晶显示装置
KR19980069503A (ko) 엘씨디 소스 드라이버
JP2005173592A (ja) データ駆動集積回路及びその駆動方法とそれを利用した表示装置
US7808320B1 (en) Buffer amplifier
US10026375B2 (en) Output amplifier of a source driver and control method thereof
KR20080003065A (ko) 게이트 드라이버
CN112242127B (zh) 驱动装置的输出电路
US20050264518A1 (en) Drive circuit achieving fast processing and low power consumption, image display device with the same and portable device with the same
US7589705B2 (en) Circuit and method for driving display panel
US6717468B1 (en) Dynamically biased full-swing operation amplifier for an active matrix liquid crystal display driver
US20090164859A1 (en) Driving circuit of display apparatus and driving method thereof
US6653998B2 (en) LCD driver for layout and power savings
EP0493820A1 (en) Driver circuit for liquid crystal display
US20200105217A1 (en) Gate driving circuit and driving method, array substrate, and display device
US6970033B1 (en) Two-by-two multiplexer circuit for column driver

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130531

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20140530

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee