TWI406252B - 驅動電路 - Google Patents

驅動電路 Download PDF

Info

Publication number
TWI406252B
TWI406252B TW098133767A TW98133767A TWI406252B TW I406252 B TWI406252 B TW I406252B TW 098133767 A TW098133767 A TW 098133767A TW 98133767 A TW98133767 A TW 98133767A TW I406252 B TWI406252 B TW I406252B
Authority
TW
Taiwan
Prior art keywords
control signal
signal
data
unit
data signal
Prior art date
Application number
TW098133767A
Other languages
English (en)
Other versions
TW201113852A (en
Inventor
Sung Yau Yeh
wen chi Wu
Original Assignee
Ili Technology Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ili Technology Corp filed Critical Ili Technology Corp
Priority to TW098133767A priority Critical patent/TWI406252B/zh
Priority to US12/635,647 priority patent/US20110080379A1/en
Publication of TW201113852A publication Critical patent/TW201113852A/zh
Application granted granted Critical
Publication of TWI406252B publication Critical patent/TWI406252B/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/06Handling electromagnetic interferences [EMI], covering emitted as well as received electromagnetic radiation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/08Details of image data interface between the display device controller and the data line driver circuit

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Description

驅動電路
本發明係有關於一種驅動電路,尤指一種應用於一液晶顯示面板中的一源極驅動電路(source driver),該源極驅動電路能夠有效地降低耗電量、發熱量以及電磁干擾(electromagnetic interference,EMI)。
第1圖所繪示的係為習知技術中應用於一液晶顯示面板中之一源極驅動電路100的簡化方塊示意圖。如第1圖所示,源極驅動電路100包含有:一資料邏輯單元102以及一栓鎖(latch)單元104。在習知技術中,由於RGB資料訊號是不斷地從資料邏輯單元102傳送到栓鎖單元104,當源極驅動電路需要的通道(channel)數目愈來愈多,從資料邏輯單元102到栓鎖單元104的資料訊號傳輸路徑就會愈長,負載也就隨之變得更重;另外,由於高解析度與降低成本的需求,需要的操作頻率也愈來愈高。這些因素都會導致操作電流的升高,導致源極驅動電路100的耗電量、發熱量以及電磁干擾(electromagnetic interference,EMI)變得更大,以及壽命變得更短。舉例來說,如果資料邏輯單元102所接收的數位資料訊號是6位元的RGB資料訊號,而且是RGB資料訊號分開判斷,則假設該筆數位資料訊號S是111111,而前一筆數位資料訊號是000000,那麼在第一資料邏輯單元202以及栓鎖單元204之間的資料訊號傳輸路徑上之資料訊號的總轉態次數就是6次。總轉態次數愈多,源極驅動電路100的耗電量、發熱量以及電磁干擾也會變得愈大。
有鑑於此,本發明的目的之一在於提供一種能夠有效地降低耗電量、發熱量以及電磁干擾(electromagnetic interference,EMI)的驅動電路,以解決上述的問題。
依據本發明之申請專利範圍,其係揭露一種驅動電路,該驅動電路包含有:一第一資料邏輯單元、一栓鎖(latch)單元以及一判斷單元。該第一資料邏輯單元係用來接收至少一筆N位元的數位資料訊號以及一第一控制訊號,並依據該第一控制訊號來選擇性地反相該筆N位元的數位資料訊號以產生一筆第一數位輸出資料訊號;該栓鎖單元係耦接於該第一資料邏輯單元,用來接收該筆第一數位輸出資料訊號以及一第二控制訊號,並依據該第二控制訊號來選擇性地設定所輸出之一筆第二數位輸出資料訊號是否反相於該筆第一數位輸出資料訊號;以及該判斷單元係耦接於該第一資料邏輯單元與該栓鎖單元,用來接收該筆N位元的數位資料訊號以及判斷該筆N位元的數位資料訊號相較於前一筆N位元的數位資料訊號之一轉態次數,並依據該轉態次數來輸出該第一控制訊號以及該第二控制訊號。
依據本發明之申請專利範圍,其係揭露一種驅動電路,該驅動電路包含有:一第一資料邏輯單元、一第二資料邏輯單元、一栓鎖(latch)單元、一第一判斷單元以及一第二判斷單元。該第一資料邏輯單元係用來接收至少一筆N位元的數位資料訊號以及一第一控制訊號,並且依據該第一控制訊號來選擇性地反相該筆N位元的數位資料訊號以產生一筆第一數位輸出資料訊號;該第二資料邏輯單元係用來接收該筆第一數位輸出資料訊號以及一第二控制訊號,並且依據該第二控制訊號來選擇性地反相該筆第一數位輸出資料訊號以產生一筆第二數位輸出資料訊號;該栓鎖單元係耦接於該第二資料邏輯單元,並且用來接收該筆第二數位輸出資料訊號以及一第三控制訊號,以及依據該第三控制訊號來選擇性地設定所輸出之一第三數位輸出資料訊號是否反相於該筆第二數位輸出資料訊號;該第一判斷單元係耦接於該第一資料邏輯單元,並且用來接收該筆N位元的數位資料訊號以及判斷該筆N位元的數位資料訊號相較於前一筆N位元的數位資料訊號之一轉態次數,以及依據該轉態次數來輸出該第一控制訊號以及一第四控制訊號;以及該第二判斷單元係耦接於該第二資料邏輯單元、該第一判斷單元以及該栓鎖單元,並且用來接收該筆N位元的數位資料訊號與該第四控制訊號,以及依據該第四控制訊號來選擇性地將該第四控制訊號設定為該第三控制訊號或者判斷該筆N位元的數位資料訊號相較於前一筆N位元的數位資料訊號之該轉態次數來設定該第二控制訊號與該第三控制訊號。
綜上所述,本發明所揭露的驅動電路可以在資料邏輯單元以及栓鎖單元之間的資料訊號傳輸路徑上減少資料訊號的總轉態次數,因此,本發明所揭露的驅動電路能夠有效地降低耗電量、發熱量以及電磁干擾(electromagnetic interference,EMI)。
在本說明書以及後續的申請專利範圍當中使用了某些詞彙來指稱特定的元件,而所屬領域中具有通常知識者應可理解,硬體製造商可能會用不同的名詞來稱呼同一個元件,本說明書及後續的申請專利範圍並不以名稱的差異來作為區分元件的方式,而是以元件在功能上的差異來作為區分的準則,在通篇說明書及後續的請求項當中所提及的「包含有」係為一開放式的用語,故應解釋成「包含有但不限定於」,此外,「耦接」一詞在此係包含有任何直接及間接的電氣連接手段,因此,若文中描述一第一裝置耦接於一第二裝置,則代表該第一裝置可以直接電氣連接於該第二裝置,或透過其他裝置或連接手段間接地電氣連接至該第二裝置。
請參考第2圖,第2圖所繪示的係為依據本發明之一第一實施例的應用於一液晶顯示面板中之一源極驅動電路200的簡化方塊示意圖。如第2圖所示,源極驅動電路200包含有:一第一資料邏輯單元202、一栓鎖(latch)單元204以及一判斷單元206。第一資料邏輯單元202係用來接收至少一筆N位元的數位資料訊號S以及一第一控制訊號C1,並依據第一控制訊號C1來選擇性地反相該筆N位元的數位資料訊號以產生一筆第一數位輸出資料訊號S1;栓鎖單元204係耦接於第一資料邏輯單元202,用來接收該筆第一數位輸出資料訊號S1以及一第二控制訊號C2,並依據第二控制訊號C2來選擇性地設定所輸出之一筆第二數位輸出資料訊號S2是否反相於該筆第一數位輸出資料訊號S1;以及判斷單元206係耦接於第一資料邏輯單元202與栓鎖單元204,用來接收該筆N位元的數位資料訊號以及判斷該筆N位元的數位資料訊號S相較於前一筆N位元的數位資料訊號之轉態次數,並依據轉態次數來輸出第一控制訊號C1以及第二控制訊號C2,在此請注意,第一控制訊號C1以及該第二控制訊號C2可以為相同的邏輯訊號(例如1),也可以是不相同的邏輯訊號(例如1以及0)。其中,當第一控制訊號C1觸發第一資料邏輯單元202時,第一資料邏輯單元202會將該筆N位元的數位資料訊號反相以作為該筆第一數位輸出資料訊號S1;並且當第二控制訊號C2觸發栓鎖單元204時,栓鎖單元204所輸出之該筆第二數位輸出資料訊號S2係與該筆第一數位輸出資料訊號S1反相,換句話說,就是將該筆N位元的數位資料訊號S用來作為該筆第二數位輸出資料訊號S2;以及當轉態次數大於N/2時,判斷單元206就會觸發第一控制訊號C1與第二控制訊號C2。此外,請注意第一資料邏輯單元202、栓鎖單元204以及判斷單元206係設置於一源極驅動電路晶片(source driver chip)210中。
舉例來說,如果第一資料邏輯單元202所接收的數位資料訊號是6位元的RGB資料訊號,而且是RGB資料訊號分開判斷,則假設該筆數位資料訊號S是111100,而前一筆數位資料訊號是110011,因此,判斷單元206會判斷該筆數位資料訊號S相較於前一筆數位資料訊號之一轉態次數等於4(也就是大於3),並且判斷單元206就會觸發第一控制訊號C1與第二控制訊號C2,而當第一控制訊號C1觸發第一資料邏輯單元202時,第一資料邏輯單元202會將該筆數位資料訊號S(111100)反相以作為該筆第一數位輸出資料訊號S1(000011),如此一來,在第一資料邏輯單元202以及栓鎖單元204之間的資料訊號傳輸路徑上之資料訊號的總轉態次數就可以從4次降低為2次;並且當第二控制訊號C2觸發栓鎖單元204時,栓鎖單元204所輸出之該筆第二數位輸出資料訊號S2(111100)係與該筆第一數位輸出資料訊號S1(000011)反相,換句話說,就是將該筆數位資料訊號S(111100)用來作為該筆第二數位輸出資料訊號S2(111100),亦即將栓鎖單元204所輸出的訊號還原為該筆數位資料訊號S(111100)。此外,如果是RGB資料訊號一起判斷,則第一資料邏輯單元202所接收的數位資料訊號就會變成18位元的資料訊號,換句話說,當判斷單元206判斷該筆數位資料訊號S相較於前一筆數位資料訊號之一轉態次數大於9時,判斷單元206才會觸發第一控制訊號C1與第二控制訊號C2。
如此一來,就可以在第一資料邏輯單元202以及栓鎖單元204之間的資料訊號傳輸路徑上減少資料訊號的總轉態次數,因此本發明所揭露的驅動電路200可以有效地降低耗電量、發熱量以及電磁干擾(electromagnetic interference,EMI)。此外,如果第一資料邏輯單元202所接收的數位資料訊號是6位元、2個匯流排(亦即2個像素)的RGB資料訊號,而且是RGB資料訊號分開判斷,則驅動電路晶片210會有36條訊號線用來傳輸RGB資料訊號以及6條訊號線用來傳輸第一控制訊號C1以及第二控制訊號C2;如果是RGB資料訊號一起判斷,則驅動電路晶片210會有36條訊號線用來傳輸RGB資料訊號以及1條訊號線用來傳輸第一控制訊號C1以及第二控制訊號C2。在此請注意,上述的實施例僅作為本發明的舉例說明,而不是本發明的限制條件,舉例來說,上述的RGB資料訊號之位元數以及匯流排數量均可以依據各種不同的設計需求而改變。
請參考第3圖,第3圖所繪示的係為依據本發明之一第二實施例的應用於一液晶顯示面板中之一源極驅動電路300的簡化方塊示意圖。如第3圖所示,源極驅動電路300包含有:一第一資料邏輯單元302、一栓鎖(latch)單元304、一判斷單元306以及一第二資料邏輯單元308。第一資料邏輯單元302係用來接收至少一筆N位元的數位資料訊號S以及一第一控制訊號C1,並依據第一控制訊號C1來選擇性地反相該筆N位元的數位資料訊號以產生一筆第一數位輸出資料訊號S1;栓鎖單元304係耦接於第一資料邏輯單元302,用來接收該筆第一數位輸出資料訊號S1以及一第二控制訊號C2,並依據第二控制訊號C2來選擇性地設定所輸出之一筆第二數位輸出資料訊號S2是否反相於該筆第一數位輸出資料訊號S1;以及判斷單元306係耦接於第一資料邏輯單元302與栓鎖單元304,用來接收該筆N位元的數位資料訊號以及判斷該筆N位元的數位資料訊號S相較於前一筆N位元的數位資料訊號之一轉態次數,並依據轉態次數來輸出第一控制訊號C1以及第二控制訊號C2,在此請注意,第一控制訊號C1以及該第二控制訊號C2可以為相同的邏輯訊號(例如1),也可以是不相同的邏輯訊號(例如1以及0)。第二資料邏輯單元308係耦接於第一資料邏輯單元302與該栓鎖單元304之間,並且用來接收並輸出該筆第一數位輸出資料訊號S1。其中,當第一控制訊號C1觸發第一資料邏輯單元302時,第一資料邏輯單元302會將該筆N位元的數位資料訊號反相以作為該筆第一數位輸出資料訊號S1;並且當第二控制訊號C2觸發栓鎖單元304時,栓鎖單元304所輸出之該筆第二數位輸出資料訊號S2係與該筆第一數位輸出資料訊號S1反相,換句話說,就是將該筆N位元的數位資料訊號S用來作為該筆第二數位輸出資料訊號S2;當轉態次數大於N/2時,判斷單元306就會觸發第一控制訊號C1與第二控制訊號C2。此外,請注意第二資料邏輯單元308與栓鎖單元304係設置於應用於一源極驅動電路晶片(source driver chip)310中,並且第一資料邏輯單元302以及判斷單元306係外接於源極驅動電路晶片310。
舉例來說,如果第一資料邏輯單元302所接收的數位資料訊號是6位元的RGB資料訊號,而且是RGB資料訊號分開判斷,假設該筆數位資料訊號S是111100,而前一筆數位資料訊號是110011,因此,判斷單元306會判斷該筆數位資料訊號S相較於前一筆數位資料訊號之一轉態次數等於4(也就是大於3),並且判斷單元306就會觸發第一控制訊號C1與第二控制訊號C2,而當第一控制訊號C1觸發第一資料邏輯單元302時,第一資料邏輯單元302會將該筆數位資料訊號S(111100)反相以作為該筆第一數位輸出資料訊號S1(000011)並且輸出到第二資料邏輯單元308,而第二資料邏輯單元308再將該筆第一數位輸出資料訊號S1(000011)輸出到栓鎖單元304,如此一來,在第一資料邏輯單元302以及栓鎖單元304之間的資料訊號傳輸路徑上之資料訊號的總轉態次數就可以從4次降低為2次;並且當第二控制訊號C2觸發栓鎖單元304時,栓鎖單元304所輸出之該筆第二數位輸出資料訊號S2(111100)係與該筆第一數位輸出資料訊號S1(000011)反相,換句話說,就是將該筆數位資料訊號S(111100)用來作為該筆第二數位輸出資料訊號S2(111100),亦即將栓鎖單元304所輸出的訊號還原為該筆數位資料訊號S(111100)。此外,如果是RGB資料訊號一起判斷,則第一資料邏輯單元302所接收的數位資料訊號就會變成18位元的資料訊號,換句話說,當判斷單元306判斷該筆數位資料訊號S相較於前一筆數位資料訊號之轉態次數大於9時,判斷單元306才會觸發第一控制訊號C1與第二控制訊號C2。
如此一來,就可以在第二資料邏輯單元308以及栓鎖單元304之間的資料訊號傳輸路徑上減少資料訊號的總轉態次數。因此,本發明所揭露的驅動電路300可以有效地降低耗電量、發熱量以及電磁干擾(electromagnetic interference,EMI)。此外,如果第一資料邏輯單元302所接收的數位資料訊號是6位元、2個匯流排(亦即2個像素)的RGB資料訊號,而且是RGB資料訊號分開判斷,則驅動電路晶片310會有36條訊號線用來傳輸RGB資料訊號以及6條訊號線用來傳輸第一控制訊號C1以及第二控制訊號C2;如果是RGB資料訊號一起判斷,則驅動電路晶片310會有36條訊號線用來傳輸RGB資料訊號以及1條訊號線用來傳輸第一控制訊號C1以及第二控制訊號C2。在此請注意,上述的實施例僅作為本發明的舉例說明,而不是本發明的限制條件,舉例來說,上述的RGB資料訊號之位元數以及匯流排數量均可以依據各種不同的設計需求而改變。
請參考第4圖,第4圖所繪示的係為依據本發明之一第三實施例的應用於一液晶顯示面板中之一源極驅動電路400的簡化方塊示意圖。如第4圖所示,源極驅動電路400包含有:一第一資料邏輯單元402、一第二資料邏輯單元403、一栓鎖(latch)單元404、一第一判斷單元406以及一第二判斷單元408。在此請注意,第二資料邏輯單元403、栓鎖單元404以及第二判斷單元408係設置於一源極驅動電路晶片(source driver chip)410中,而源極驅動電路晶片410係與本發明之第一實施例中的源極驅動電路晶片210相同,為簡潔起見,在此不多加贅述。在本實施例中,第一資料邏輯單元402以及第一判斷單元406係外接於源極驅動電路晶片410,並且第一資料邏輯單元402以及第一判斷單元406的功能與本發明之第二實施例中的第一資料邏輯單元302以及判斷單元306相同,因此,在源極驅動電路400中可以選擇利用源極驅動電路晶片410中的第二資料邏輯單元403以及第二判斷單元408來進行與本發明之第一實施例相同的操作,或者是利用外接於源極驅動電路晶片410的第一資料邏輯單元402以及第一判斷單元406來進行與本發明之第二實施例相同的操作,同樣地,源極驅動電路400也可以在第二資料邏輯單元403以及栓鎖單元404之間的資料訊號傳輸路徑上減少資料訊號的總轉態次數,因此本發明所揭露的驅動電路400也能夠有效地降低耗電量、發熱量以及電磁干擾。
舉例來說,第一資料邏輯單元402係用來接收至少一筆N位元的數位資料訊號S以及一第一控制訊號C1,並且依據第一控制訊號C1來選擇性地反相該筆N位元的數位資料訊號S以產生一筆第一數位輸出資料訊號S1;第二資料邏輯單元403係耦接於第一資料邏輯單元402,以及用來接收該筆第一數位輸出資料訊號S1以及一第二控制訊號C2,並且依據第二控制訊號C2來選擇性地反相該筆第一數位輸出資料訊號S1以產生一筆第二數位輸出資料訊號S2;栓鎖單元404係耦接於第二資料邏輯單元403,並且用來接收該筆第二數位輸出資料訊號S2以及一第三控制訊號C3,以及依據第三控制訊號C3來選擇性地設定所輸出之一第三數位輸出資料訊號S3是否反相於該筆第二數位輸出資料訊號S2;第一判斷單元406係耦接於第一資料邏輯單元402,並且用來接收該筆N位元的數位資料訊號S以及判斷該筆N位元的數位資料訊號S相較於前一筆N位元的數位資料訊號之一轉態次數,以及依據該轉態次數來輸出第一控制訊號C1以及一第四控制訊號C4,在此請注意,第一控制訊號C1以及第四控制訊號C4可以是相同的邏輯訊號(例如1),也可以是不相同的邏輯訊號(例如1以及0);以及第二判斷單元408係耦接於第二資料邏輯單元403、第一判斷單元406以及栓鎖單元404,並且用來接收該筆N位元的數位資料訊號S與第四控制訊號C4,以及依據第四控制訊號C4來選擇性地將第四控制訊號C4設定為第三控制訊號C3或者判斷該筆N位元的數位資料訊號S相較於前一筆N位元的數位資料訊號之該轉態次數來設定第二控制訊號C2以及第三控制訊號C3,在此請注意,第二控制訊號C2以及第三控制訊號C3可以是相同的邏輯訊號(例如1),也可以是不相同的邏輯訊號(例如1以及0)。其中,當第一控制訊號C1觸發第一資料邏輯單元402時,第一資料邏輯單元402會將該筆N位元的數位資料訊號S反相以作為該筆第一數位輸出資料訊號S1;當第二控制訊號C2觸發第二資料邏輯單元403時,第二資料邏輯單元403會將該筆第一數位輸出資料訊號S1反相以作為該筆第二數位輸出資料訊號S2;當第三控制訊號C3觸發栓鎖單元404時,栓鎖單元404所輸出之第三數位輸出資料訊號S3係與該筆第二數位輸出資料訊號S2反相;當第一判斷單元406判斷該轉態次數大於N/2時,第一判斷單元406就會觸發第一控制訊號C1與第四控制訊號C4,且第四控制訊號C4就會觸發第二判斷單元408將第四控制訊號C4設定為第三控制訊號C3;以及當第一判斷單元406判斷該轉態次數不大於N/2時,栓鎖單元404不會被第三控制訊號S3所觸發。此外,第一判斷單元406可以另接收一第五控制訊號C5,並依據第五控制訊號C5而選擇性地致能(enabled)或失能(disabled)。當第一判斷單元406依據第五控制訊號C5而失能時,第二判斷單元408就可以用來判斷該筆N位元的數位資料訊號S相較於前一筆N位元的數位資料訊號之該轉態次數來設定第二控制訊號C2以及第三控制訊號C3。
綜上所述,本發明所揭露的驅動電路可以在資料邏輯單元以及栓鎖單元之間的資料訊號傳輸路徑上減少資料訊號的總轉態次數,因此,本發明所揭露的驅動電路能夠有效地降低耗電量、發熱量以及電磁干擾。
以上所述僅為本發明之較佳實施例,凡依本發明申請專利範圍所做之均等變化與修飾,皆應屬本發明之涵蓋範圍。
100...源極驅動電路
102...資料邏輯單元
104...栓鎖單元
200...源極驅動電路
202...第一資料邏輯單元
204...栓鎖單元
206...判斷單元
210...源極驅動電路晶片
300...源極驅動電路
302...第一資料邏輯單元
304...栓鎖單元
306...判斷單元
308...第二資料邏輯單元
310...源極驅動電路晶片
400...源極驅動電路
402...第一資料邏輯單元
403...第二資料邏輯單元
404...栓鎖單元
406...第一判斷單元
408...第二判斷單元
410...源極驅動電路晶片
第1圖所繪示的係為習知技術中應用於一液晶顯示面板中之一源極驅動電路的簡化方塊示意圖。
第2圖所繪示的係為依據本發明之一第一實施例的應用於一液晶顯示面板中之一源極驅動電路的簡化方塊示意圖。
第3圖所繪示的係為依據本發明之一第二實施例的應用於一液晶顯示面板中之一源極驅動電路的簡化方塊示意圖。
第4圖所繪示的係為依據本發明之一第三實施例的應用於一液晶顯示面板中之一源極驅動電路的簡化方塊示意圖。
400...源極驅動電路
402...第一資料邏輯單元
403...第二資料邏輯單元
404...栓鎖單元
406...第一判斷單元
408...第二判斷單元
410...源極驅動電路晶片

Claims (14)

  1. 一種驅動電路,包含有:一第一資料邏輯單元,用來接收至少一筆N位元的數位資料訊號以及一第一控制訊號,並且依據該第一控制訊號來選擇性地反相該至少一筆N位元的數位資料訊號以產生一筆第一數位輸出資料訊號;一栓鎖(latch)單元,耦接於該第一資料邏輯單元,並且用來接收該筆第一數位輸出資料訊號以及一第二控制訊號,以及依據該第二控制訊號來選擇性地設定所輸出之一筆第二數位輸出資料訊號是否反相於該筆第一數位輸出資料訊號;以及一判斷單元,耦接於該第一資料邏輯單元與該栓鎖單元,並且用來接收該至少一筆N位元的數位資料訊號以及判斷該至少一筆N位元的數位資料訊號相較於前一筆N位元的數位資料訊號之一轉態次數,以及依據該轉態次數來輸出該第一控制訊號以及該第二控制訊號。
  2. 如申請專利範圍第1項所述之驅動電路,其中當該第一控制訊號觸發該第一資料邏輯單元時,該第一資料邏輯單元係將該至少一筆N位元的數位資料訊號反相以作為該筆第一數位輸出資料訊號;當該第二控制訊號觸發該栓鎖單元時,該栓鎖單元所輸出之該筆第二數位輸出資料訊號係與該筆第一數位輸出資料訊號 反相;以及當該轉態次數大於N/2時,該判斷單元係觸發該第一控制訊號以及該第二控制訊號。
  3. 如申請專利範圍第1項所述之驅動電路,其中該第一資料邏輯單元、該栓鎖單元以及該判斷單元係設置於應用於一液晶顯示面板中的一源極驅動電路晶片(source driver chip)中。
  4. 如申請專利範圍第1項所述之驅動電路,其另包含有:一第二資料邏輯單元,耦接於該第一資料邏輯單元與該栓鎖單元之間,並且用來接收並輸出該筆第一數位輸出資料訊號;其中該第二資料邏輯單元與該栓鎖單元係設置於應用於一液晶顯示面板中的一源極驅動電路晶片中,以及該第一資料邏輯單元與該判斷單元係外接於該源極驅動電路晶片。
  5. 如申請專利範圍第1項所述之驅動電路,其中該第一控制訊號以及該第二控制訊號係為相同的邏輯訊號。
  6. 如申請專利範圍第1項所述之驅動電路,其中該第一控制訊號以及該第二控制訊號係為不相同的邏輯訊號。
  7. 一種驅動電路,包含有:一第一資料邏輯單元,用來接收至少一筆N位元的數位資料訊號以及一第一控制訊號,並且依據該第一控制訊號來選擇 性地反相該至少一筆N位元的數位資料訊號以產生一筆第一數位輸出資料訊號;一第二資料邏輯單元,耦接於該第一資料邏輯單元,用來接收該筆第一數位輸出資料訊號以及一第二控制訊號,並且依據該第二控制訊號來選擇性地反相該筆第一數位輸出資料訊號以產生一筆第二數位輸出資料訊號;一栓鎖(latch)單元,耦接於該第二資料邏輯單元,並且用來接收該筆第二數位輸出資料訊號以及一第三控制訊號,以及依據該第三控制訊號來選擇性地設定所輸出之一第三數位輸出資料訊號是否反相於該筆第二數位輸出資料訊號;一第一判斷單元,耦接於該第一資料邏輯單元,並且用來接收該至少一筆N位元的數位資料訊號以及判斷該至少一筆N位元的數位資料訊號相較於前一筆N位元的數位資料訊號之一轉態次數,以及依據該轉態次數來輸出該第一控制訊號以及一第四控制訊號;以及一第二判斷單元,耦接於該第二資料邏輯單元、該第一判斷單元以及該栓鎖單元,並且用來接收該至少一筆N位元的數位資料訊號與該第四控制訊號,以及依據該第四控制訊號來選擇性地將該第四控制訊號設定為該第三控制訊號或者判斷該至少一筆N位元的數位資料訊號相較於前一筆N位元的數位資料訊號之該轉態次數來設定該第二控制訊號以及該第三控制訊號。
  8. 如申請專利範圍第7項所述之驅動電路,其中當該第一控制訊號觸發該第一資料邏輯單元時,該第一資料邏輯單元將該至少一筆N位元的數位資料訊號反相以作為該筆第一數位輸出資料訊號;當該第二控制訊號觸發該第二資料邏輯單元時,該第二資料邏輯單元將該筆第一數位輸出資料訊號反相以作為該筆第二數位輸出資料訊號;當該第三控制訊號觸發該栓鎖單元時,該栓鎖單元所輸出之該第三數位輸出資料訊號係與該筆第二數位輸出資料訊號反相;當該第一判斷單元判斷該轉態次數大於N/2時,該第一判斷單元係觸發該第一控制訊號與該第四控制訊號,且該第四控制訊號係觸發該第二判斷單元將該第四控制訊號設定為該第三控制訊號;以及當該第一判斷單元判斷該轉態次數不大於N/2時,該栓鎖單元不會被該第三控制訊號所觸發。
  9. 如申請專利範圍第7項所述之驅動電路,其中該第一判斷單元係另接收一第五控制訊號,並依據該第五控制訊號而選擇性地致能(enabled)或失能(disabled)。
  10. 如申請專利範圍第7項所述之驅動電路,其中該第二資料邏輯單元、該栓鎖單元與該第二判斷單元係設置於應用於一液晶顯示面板中的一源極驅動電路晶片(source driver chip)晶片中,以及該第一資料邏輯單元與該第一判斷單元係外接於該源極驅動電路晶片。
  11. 如申請專利範圍第7項所述之驅動電路,其中該第一控制訊號以及該第四控制訊號係為相同的邏輯訊號。
  12. 如申請專利範圍第7項所述之驅動電路,其中該第一控制訊號以及該第四控制訊號係為不相同的邏輯訊號。
  13. 如申請專利範圍第7項所述之驅動電路,其中該第二控制訊號以及該第三控制訊號係為相同的邏輯訊號。
  14. 如申請專利範圍第7項所述之驅動電路,其中該第二控制訊號以及該第三控制訊號係為不相同的邏輯訊號。
TW098133767A 2009-10-05 2009-10-05 驅動電路 TWI406252B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW098133767A TWI406252B (zh) 2009-10-05 2009-10-05 驅動電路
US12/635,647 US20110080379A1 (en) 2009-10-05 2009-12-10 Driving circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW098133767A TWI406252B (zh) 2009-10-05 2009-10-05 驅動電路

Publications (2)

Publication Number Publication Date
TW201113852A TW201113852A (en) 2011-04-16
TWI406252B true TWI406252B (zh) 2013-08-21

Family

ID=43822836

Family Applications (1)

Application Number Title Priority Date Filing Date
TW098133767A TWI406252B (zh) 2009-10-05 2009-10-05 驅動電路

Country Status (2)

Country Link
US (1) US20110080379A1 (zh)
TW (1) TWI406252B (zh)

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0497378B1 (en) * 1991-01-31 1997-04-02 Oki Electric Industry Company, Limited Cascaded drive units, for example for a liquid crystal display device
US6061046A (en) * 1996-09-16 2000-05-09 Lg Semicon Co., Ltd. LCD panel driving circuit
TW460856B (en) * 1998-02-12 2001-10-21 Photonics Sys Inc System and method for driving a flat panel display and associated driver circuit
US20050270263A1 (en) * 2004-06-08 2005-12-08 Samsung Electronics Co., Ltd. Source driver and a source line driving method using a gamma driving scheme for a liquid crystal display (LCD)
TWI246086B (en) * 2004-07-23 2005-12-21 Au Optronics Corp Single clock driven shift register utilized in display driving circuit
TWI253038B (en) * 2003-02-22 2006-04-11 Samsung Electronics Co Ltd LCD source driving circuit having reduced structure including multiplexing-latch circuits
TWI259432B (en) * 2004-05-27 2006-08-01 Novatek Microelectronics Corp Source driver, source driver array, and driver with the source driver array and display with the driver
US20060262065A1 (en) * 2005-05-23 2006-11-23 Sunplus Technology Co., Ltd. Control circuit and control method for LCD panel
US20060262071A1 (en) * 2005-05-20 2006-11-23 Ya-Wen Shieh Liquid crystal display device and driving method of the same

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7456814B2 (en) * 2001-06-07 2008-11-25 Lg Display Co., Ltd. Liquid crystal display with 2-port data polarity inverter and method of driving the same
JP2004015434A (ja) * 2002-06-06 2004-01-15 Elpida Memory Inc 多数決回路

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0497378B1 (en) * 1991-01-31 1997-04-02 Oki Electric Industry Company, Limited Cascaded drive units, for example for a liquid crystal display device
US6061046A (en) * 1996-09-16 2000-05-09 Lg Semicon Co., Ltd. LCD panel driving circuit
TW460856B (en) * 1998-02-12 2001-10-21 Photonics Sys Inc System and method for driving a flat panel display and associated driver circuit
TWI253038B (en) * 2003-02-22 2006-04-11 Samsung Electronics Co Ltd LCD source driving circuit having reduced structure including multiplexing-latch circuits
TWI259432B (en) * 2004-05-27 2006-08-01 Novatek Microelectronics Corp Source driver, source driver array, and driver with the source driver array and display with the driver
US20050270263A1 (en) * 2004-06-08 2005-12-08 Samsung Electronics Co., Ltd. Source driver and a source line driving method using a gamma driving scheme for a liquid crystal display (LCD)
TWI246086B (en) * 2004-07-23 2005-12-21 Au Optronics Corp Single clock driven shift register utilized in display driving circuit
US20060262071A1 (en) * 2005-05-20 2006-11-23 Ya-Wen Shieh Liquid crystal display device and driving method of the same
US20060262065A1 (en) * 2005-05-23 2006-11-23 Sunplus Technology Co., Ltd. Control circuit and control method for LCD panel

Also Published As

Publication number Publication date
TW201113852A (en) 2011-04-16
US20110080379A1 (en) 2011-04-07

Similar Documents

Publication Publication Date Title
US7664219B2 (en) Flip-flop and shift register
TWI508054B (zh) 源極驅動器與降低其中峰値電流的方法
US8139016B2 (en) Method for improving the EMI performance of an LCD device
US20110292005A1 (en) Display apparatus and method for eliminating ghost thereof
TWI409779B (zh) 用於插黑技術之液晶顯示器之源極驅動器及其方法
US20110063270A1 (en) Source driver of display device, and method of controlling the same
US20100225565A1 (en) Mipi analog switch for efficient selection of multiple displays
US8310507B2 (en) Display device drive circuit
JP3660126B2 (ja) データ転送回路及び液晶表示装置
KR100430097B1 (ko) 액정표시장치용 모니터 구동회로
TWI406252B (zh) 驅動電路
CN110070827B (zh) Led显示屏驱动芯片、锁存信号生成方法及系统
US20090251495A1 (en) Liquid crystal driving circuit
US20070139349A1 (en) Driving ic for a display device
US7663422B1 (en) Source driving circuit for preventing gamma coupling
US11120767B2 (en) Source driving circuit and method for driving the same, and display apparatus
JP2004302415A (ja) 液晶表示装置
US20080100343A1 (en) Source Driver and Level Shifting Apparatus Thereof
TWI398848B (zh) 源極驅動電路
KR20100133610A (ko) 전압 레벨 시프터
US8151152B2 (en) Latch circuit including data input terminal and scan data input terminal, and semiconductor device and control method
US20090073146A1 (en) Interface device and display device using the same
JP2012048153A (ja) 表示装置の駆動回路及びその制御方法
JP2009177280A (ja) レベルシフタ回路
JP2004088641A (ja) 入出力バッファ及び集積回路

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees