KR100884992B1 - 액정표시장치 - Google Patents

액정표시장치 Download PDF

Info

Publication number
KR100884992B1
KR100884992B1 KR1020020021791A KR20020021791A KR100884992B1 KR 100884992 B1 KR100884992 B1 KR 100884992B1 KR 1020020021791 A KR1020020021791 A KR 1020020021791A KR 20020021791 A KR20020021791 A KR 20020021791A KR 100884992 B1 KR100884992 B1 KR 100884992B1
Authority
KR
South Korea
Prior art keywords
liquid crystal
data lines
data
lines
thin film
Prior art date
Application number
KR1020020021791A
Other languages
English (en)
Other versions
KR20030083309A (ko
Inventor
송상무
최승규
박준호
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020020021791A priority Critical patent/KR100884992B1/ko
Priority to US10/316,890 priority patent/US6822718B2/en
Publication of KR20030083309A publication Critical patent/KR20030083309A/ko
Priority to US10/965,769 priority patent/US7176990B2/en
Application granted granted Critical
Publication of KR100884992B1 publication Critical patent/KR100884992B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1335Structural association of cells with optical devices, e.g. polarisers or reflectors
    • G02F1/133509Filters, e.g. light shielding masks
    • G02F1/133512Light shielding layers, e.g. black matrix
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals

Abstract

본 발명은 컬럼 인버젼 방식으로 구동되는 데이터 드라이버를 이용하여 액정패널을 도트인버젼 방식으로 구동함과 아울러 모든 액정셀들에서 균일한 밝기의 휘도를 표현할 수 있도록 한 액정표시장치에 관한 것이다.
본 발명의 액정표시장치는 액정패널의 좌측 끝단 및 우측 끝단에 형성됨과 아울러 교차부마다 형성되는 더미 액정셀들을 구비한다.

Description

액정표시장치{LIQUID CRYSTAL DISPLAY}
도 1은 종래 액정표시장치를 도시한 도면.
도 2a 및 도 2b는 액정표시장치의 라인 인버젼 구동방식을 설명하기 위한 도면.
도 3a 및 도 3b는 액정표시장치의 칼럼 인버젼 구동방식을 설명하기 위한 도면.
도 4a 및 도 4b는 액정표시장치의 도트 인버젼 구동방식을 설명하기 위한 도면.
도 5는 본 발명의 제 1실시예에 의한 액정표시장치를 나타내는 도면.
도 6은 도 5에 도시된 액정표시장치에 등가적으로 형성되는 기생 캐패시터를 나타내는 도면.
도 7은 본 발명의 제 2실시예에 의한 액정표시장치를 나타내는 도면.
도 8은 도 7에 도시된 액정표시장치에 등가적으로 형성되는 기생 캐패시터를 나타내는 도면.
도 9는 본 발명의 제 3실시예에 의한 액정표시장치를 나타내는 도면.
도 10은 도 9에 도시된 액정표시장치에 등가적으로 형성되는 기생 캐패시터 를 나타내는 도면.
도 11은 본 발명의 제 4실시예에 의한 액정표시장치를 나타내는 도면.
< 도면의 주요 부분에 대한 부호의 설명 >
2,12,20,30,40 : 액정패널 4,14,22,32,42 : 게이트 드라이버
6,16,24,34,44 : 데이터 드라이버 11,25,31,41 : 박막 트랜지스터
13,23,33,43 : 화소전극 18,26,36,46 : 타이밍 제어부
본 발명은 액정표시장치에 관한 것으로 특히, 컬럼 인버젼 방식으로 구동되는 데이터 드라이버를 이용하여 액정패널을 도트인버젼 방식으로 구동함과 아울러 모든 액정셀들에서 균일한 밝기의 휘도를 표현할 수 있도록 한 액정표시장치에 관한 것이다.
통상의 액정표시장치는 비디오신호에 따라 액정셀별로 광투과율을 조절함으로써 화상을 표시하게 된다. 이를 위하여, 액정표시장치는 액정셀들이 매트릭스 형태로 배열되어진 액정패널과 이 액정패널을 구동하기 위한 구동회로를 구비한다.
액정패널에는 게이트라인들과 데이터라인들의 교차로 마련되는 영역에 액정셀들이 위치하게 된다. 액정셀들 각각에는 전계를 인가하기 위한 화소전극들과 공 통전극이 마련된다. 화소전극들 각각은 스위칭 소자인 박막트랜지스터(Thin Film Transistor)를 경유하여 데이터라인들 중 어느 하나에 접속된다. 박막트랜지스터의 게이트단자는 비디오신호가 1라인분씩의 화소전극들에게 인가되게끔 하는 게이트라인들 중 어느 하나에 접속된다. 구동회로는 게이트라인들을 구동하기 위한 게이트 드라이버와, 데이터라인들을 구동하기 위한 데이터 드라이버와, 공통전극을 구동하기 위한 공통전압 발생부를 구비한다.
게이트 드라이버는 스캐닝신호, 즉 게이트신호를 게이트라인들에 순차적으로 공급하여 액정패널 상의 액정셀들을 1라인분씩 순차적으로 구동한다. 데이터 드라이버는 게이트라인들 중 어느 하나에 게이트신호가 공급될 때마다 데이터라인들 각각에 비디오신호를 공급한다. 공통전압 발생부는 공통전극에 공통전압신호를 공급한다. 이에 따라, 액정표시장치는 액정셀별로 비디오신호에 따라 화소전극과 공통전극 사이의 액정 배열상태가 변화되어 광투과율을 조절함으로써 화상을 표시한다.
실제로, 액정표시장치는 도 1에 도시된 바와 같이 액정셀들이 매트릭스 형태로 배열되어진 액정패널(2)과, 액정패널(2)의 게이트라인들(GL1 내지 GLn)을 구동하기 위한 게이트드라이버(4)와, 액정패널(2)의 데이터라인들(DL1 내지 DLm)을 구동하기 위한 데이터드라이버(6)를 구비한다.
도 1에서 액정패널(2)은 매트릭스 형태로 배열되어진 액정셀들과, n개의 게이트라인들(GL1 내지 GLn)과 m개의 데이터라인들(DL1 내지 DLm)의 교차부에 각각 형성된 박막트랜지스터(TFT)를 구비한다.
박막트랜지스터(TFT)는 게이트라인(GL1 내지 GLn)으로부터의 게이트신호에 응답하여 데이터라인(DL1 내지 DLm)으로부터의 비디오신호를 액정셀에 공급한다. 액정셀은 액정을 사이에 두고 대면하는 공통전극과 박막트랜지스터에 접속된 화소전극을 포함하는 액정용량 캐패시터(Clc)로 등가적으로 표시될 수 있다. 그리고, 액정셀 내에는 액정용량 캐패시터(Clc)에 충전된 비디오신호의 전압을 다음 비디오신호가 공급될 때까지 유지시키기 위한 스토리지 캐패시터(도시하지 않음)가 더 형성된다.
스토리지 캐패시터는 이전단 게이트전극과 화소전극 사이에 형성된다. 게이트 드라이버(4)는 게이트라인들(GL1 내지 GLn)에 순차적으로 게이트신호를 공급하여 해당 게이트라인에 접속되어진 박막트랜지스터들(TFT)이 구동되게 한다. 데이터 드라이버(6)는 비디오데이터를 아날로그신호인 비디오신호로 변환하여 게이트라인(GL)에 게이트신호가 공급되는 1수평주기동안 1수평라인분의 비디오신호를 데이터라인들(DL1 내지 DLm)에 공급한다. 이 경우 데이터 드라이버(6)는 감마전압 발생부(도시하지 않음)로부터 공급되는 감마전압들을 이용하여 비디오데이터를 비디오신호로 변환하여 공급하게 된다.
이러한 액정표시장치에서는 액정패널 상의 액정셀들을 구동하기 위하여 프레임 인버젼 방식(Frame Inversion System), 라인(컬럼) 인버젼 방식(Line(Column) Inversion System) 및 도트 인버젼 방식(Dot Inversion System)과 같은 인버젼 구동방법이 사용된다. 프레임 인버젼 방식의 액정패널 구동방법은 프레임이 변경될 때마다 액정패널 상의 액정셀들에 공급되는 비디오신호의 극성을 반전시킨다.
라인 인버젼 방식의 액정패널 구동방법에서는 액정패널에 공급되는 비디오신 호들의 극성이 도 2a 및 도 2b에서와 같이 액정패널상의 게이트 라인마다 그리고 프레임마다 반전되게 된다. 이러한 라인 인버젼 구동방식은 수평방향 화소들간의 크로스토크가 존재함에 따라 수평라인들간에 줄무늬 패턴과 같은 플리커가 발생하는 문제점이 있다.
컬럼 인버젼 방식의 액정패널 구동방법에서는 액정패널에 공급되는 비디오신호들의 극성이 도 3a 및 도 3b에서와 같이 액정패널상의 데이터 라인 및 프레임에 따라 반전되게 된다. 이러한 컬럼 인버젼 구동방식은 수직방향 화소들간에 크로스토그가 존재함에 따라 수직라인들간에 줄무늬 패턴과 같은 플리커가 발생하는 문제점이 있다.
도트 인버젼 방식의 액정패널 구동방법은 도 4a 및 도 4b에서와 같이 액정셀들 각각에 수평 및 수직 방향으로 인접하는 액정셀들 모두와 상반된 극성의 비디오신호가 공급되게 하고 프레임마다 그 비디오신호의 극성이 반전되게 한다.
다시 말하여 도트 인버젼 방식에서는 기수번째 프레임의 비디오신호가 표시될 경우에 도 4a에서와 같이 좌측상단의 액정셀로부터 우측의 액정셀로 진행함에 따라 그리고 아래측의 액정셀들로 진행함에 따라 정극성(+) 및 부극성(-)이 번갈아 나타나게끔 비디오신호들이 액정셀들 각각에 공급되고, 우수번째 프레임의 비디오신호가 표시될 경우에는 도 4b에서와 같이 좌측상단의 액정셀로부터 우측의 액정셀로 진행함에 따라 그리고 아래측의 액정셀들로 진행함에 따라 부극성(-) 및 정극성(+)이 번갈아 나타나게끔 비디오신호들이 액정셀들 각각에 공급된다.
이러한 도트 인버젼 구동방식은 수직 및 수평 방향으로 인접한 화소들간에 발생되는 플리커가 서로 상쇄되게 함으로써 다른 인버젼 방식들에 비하여 뛰어난 화질의 화상을 제공한다.
그러나, 도트 인버젼 구동방식에서는 데이터 드라이버에서 데이터라인들에 공급되는 비디오신호의 극성이 수평 및 수직 방향으로 반전되어야 함에 따라 다른 인버젼 방식들에 비하여 화소전압의 변동량, 즉 비디오신호의 주파수가 크기 때문에 소비전력이 커지는 단점을 가진다.
따라서, 본 발명의 목적은 컬럼 인버젼 방식으로 구동되는 데이터 드라이버를 이용하여 액정패널을 도트 인버젼 방식으로 구동하여 소비전력을 절감할 수 있는 액정표시장치를 제공하는 것이다.
상기 목적을 달성하기 위하여 본 발명의 액정표시장치는 액정패널의 좌측 끝단 및 우측 끝단에 형성됨과 아울러 교차부마다 형성되는 더미 액정셀들을 구비한다.
상기 좌측 끝단에 형성된 더미 액정셀들은 첫번째 데이터라인의 좌측에 형성되고, 우측 끝단에 형성된 더미 액정셀들은 마지막 데이터라인의 우측에 형성된다.
상기 게이트라인들 중 어느 하나와 데이터라인들 중 어느 하나에 접속되어 액정셀들 각각을 구동하는 박막트랜지스터를 구비한다.
상기 첫번째 데이터라인이 n(n은 홀수 또는 짝수) 번째 수평라인에 형성된 박막트랜지스터와 접속되는 경우, 액정패널의 좌측 끝단에 위치된 더미 액정셀에 포함된 박막트랜지스터 중 n+1번째 수평라인에 위치된 박막트랜지스터가 첫번째 데이터라인과 접속된다.
상기 마지막 데이터라인이 n(n은 짝수 또는 홀수) 번째 수평라인에 형성된 박막트랜지스터와 접속되는 경우, 액정패널의 우측 끝단에 위치된 더미 액정셀에 포함된 박막트랜지스터 중 n+1번째 수평라인에 위치된 박막트랜지스터가 마지막 데이터라인과 접속된다.
상기 더미 액정셀들은 블랙 매트릭스와 중첩되게 형성된다.
상기 좌측 끝단에 형성된 더미 액정셀들과 접속되도록 더미 액정셀들의 좌측에 형성된 제 1더미 데이터라인과, 우측 끝단에 형성된 더미 액정셀들과 접속되도록 더미 액정셀들의 우측에 형성된 제 2더미 데이터라인을 구비한다.
상기 제 1더미 데이터라인은 더미 액정셀에 포함된 박막트랜지스터 중 n번째 수평라인에 위치된 박막트랜지스터와 접속된다.
상기 제 2더미 데이터라인은 더미 액정셀에 포함된 박막트랜지스터 중 n번째 수평라인에 위치된 박막트랜지스터와 접속된다.
본 발명의 액정표시장치는 모든 데이터라인에 동일한 부하가 인가될 수 있도록 첫번째 데이터라인들에 다수 설치되는 제 1저항들과, 모든 데이터라인에 동일한 부하가 인가될 수 있도록 마지막 데이터라인들에 다수 설치되는 제 2저항들을 구비한다.
상기 제 1 및 제 2저항 각각의 저항값은 하나의 액정셀의 부하와 실질적으로 동일하게 설정된다.
상기 첫번째 데이터라인에는 하나의 데이터라인을 따라 컬럼방향으로 형성된 액정셀들의 수의 절반에 해당하는 제 1저항들이 설치되고, 마지막 데이터라인에는 하나의 데이터라인을 따라 컬럼방향으로 형성된 액정셀들의 수의 절반에 해당하는 제 2저항들이 설치된다.
상기 게이트라인들 중 어느 하나와 데이터라인들 중 어느 하나에 접속되어 액정셀들 각각을 구동하는 박막트랜지스터를 구비한다.
상기 첫번째 데이터라인이 n(n은 홀수 또는 짝수) 번째 수평라인에 형성된 박막트랜지스터와 접속되는 경우 제 1저항은 첫번째 데이터라인과 n+1번째 수평라인의 교차부에 설치된다.
상기 마지막 데이터라인이 n(n은 짝수 또는 홀수) 번째 수평라인에 형성된 박막트랜지스터와 접속되는 경우 제 2저항은 첫번째 데이터라인과 n+1번째 수평라인의 교차부에 설치된다.
상기 제 1 및 제 2저항값은 첫번째 및 마지막 데이터라인의 선폭 및 두께 중 적어도 하나를 가변함으로써 조절된다.
상기 목적 외에 본 발명의 다른 목적 및 특징들은 첨부도면을 참조한 실시예에 대한 설명을 통하여 명백하게 드러나게 될 것이다.
이하 도 5 내지 도 11을 참조하여 본 발명의 바람직한 실시예에 대하여 설명하기로 한다.
도 5는 본 발명의 제 1실시예에 따른 액정표시장치를 도시한 것이다.
도 5에 도시된 본 발명의 제 1실시예에 따른 액정표시장치는 액정셀들이 매트릭스 형태로 배열되어진 액정패널(12)과, 액정패널(12)의 게이트라인들(GL1 내지 GLn)을 구동하기 위한 게이트 드라이버(14)와, 액정패널(12)의 데이터라인들(DL1 내지 DLm+1)을 구동하기 위한 데이터 드라이버(16)와, 게이트 드라이버(14) 및 데이터 드라이버(16)를 제어하기 위한 타이밍 제어부(18)를 구비한다.
액정패널(12)은 다수개의 게이트라인들(GL1 내지 GLn)과, 그 게이트라인들(GL1 내지 GLn)과 절연되면서 교차하는 데이터라인들(DL1 내지 DLm+1)을 구비한다. 이러한 게이트라인들(GL1 내지 GLn)과 데이터라인들(DL1 내지 DLm+1)의 교차부마다 액정셀들이 매트릭스 형태로 배열된다. 액정셀들 각각은 n개의 게이트라인들(GL1 내지 GLn) 중 어느 하나와 m+1개의 데이터라인들(DL1 내지 DLm+1) 중 어느 하나에 접속된 박막트랜지스터(11)를 구비한다.
여기서 박막트랜지스터(11)가 데이터라인(DL1 내지 DLm+1)을 따라 지그재그형으로 배열됨에 따라 액정셀들은 데이터라인들(DL1 내지 DLm+1) 각각에 지그재그형으로 접속된다. 다시 말하여 동일한 컬럼(Column)에 포함되는 액정셀들은 수평라인마다 인접한 데이터라인(DL)들에 교번적으로 접속된다.
예를 들면 도 5와 같이 기수번째 게이트라인(GL1, GL3, GL5, ...)에 접속된 기수번째 수평라인의 액정셀들은 자신을 기준으로 -X축 방향에 위치하는 제1 내지 제m 데이터라인들(DL1 내지 DLm)에 각각 접속된다. 반면에 우수번째 게이트라인(GL2, GL4, GL6,...)에 접속된 우수번째 수평라인의 액정셀들은 자신을 기준으로 +X축 방향에 위치하는 제2 내지 제m+1 데이터라인들(DL2 내지 DLm+1)에 각각 접속된다.
이에 따라 기수번째 데이터라인들(DL1, DL3, ...)은 수평라인마다 수평방향으로 기수번째 액정셀과 우수번째 액정셀에 번갈아 접속된다. 반면에 우수번째 데이터라인들(DL2, DL4, ...)은 수평라인마다 수평방향으로 우수번째인 액정셀과 기수번째인 액정셀에 번갈아 접속된다.
박막트랜지스터(11)는 게이트라인(GL1 내지 GLn)으로부터의 게이트신호에 응답하여 데이터라인(DL1 내지 DLm+1)으로부터의 비디오신호를 액정셀에 공급한다. 액정셀은 비디오신호에 응답하여 공통전극(도시하지 않음)과 화소전극(13) 사이에 위치하는 액정을 구동함으로써 빛의 투과율을 조절하게 된다.
게이트 드라이버(14)는 게이트라인들(GL1 내지 GLn)에 순차적으로 게이트신호를 공급하여 해당 게이트라인에 접속되어진 박막트랜지스터들(TFT)이 구동되게 한다.
데이터 드라이버(16)는 입력되는 비디오데이터를 아날로그신호인 비디오신호로 변환하여 게이트라인(GL)에 게이트신호가 공급되는 1수평기간에 1수평라인분의 비디오신호를 데이터라인들(DL1 내지 DLm+1)에 공급한다. 이 경우 데이터 드라이버(16)는 감마전압 발생부(도시하지 않음)로부터 공급되는 감마전압들을 이용하여 비디오데이터를 비디오신호로 변환하여 공급하게 된다. 그리고 데이터 드라이버(16)는 컬럼 인버젼 구동방식으로 데이터라인들(DL1 내지 DLm+1)에 비디오신호를 공급한다.
다시 말하여 데이터 드라이버(16)는 기수번째 데이터라인들(DL1, DL3, ...)과 우수번째 데이터라인들(DL2, DL4, ...)에 서로 상반된 극성의 비디오신호를 공급하게 된다. 특히 데이터 드라이버(16)는 데이터라인들(DL1 내지 DLm+1)을 기준으로 지그재그형으로 배열된 액정셀들을 위해 수평기간마다 비디오신호를 그대로 공급하거나 오른쪽으로 한 채널씩 쉬프트시켜 공급하게 된다. 다시 말하여 데이터 드라이버(16)가 컬럼 인버젼 방식으로 구동되고 수평기간마다 비디오신호를 그대로 공급하거나 오른쪽으로 한 채널씩 쉬프트시켜 공급함으로써 데이터라인들(DL1 내지 DLm+1)을 따라 지그재그형으로 배열된 액정셀들은 도트 인버젼 방식으로 구동될 수 있게 된다.
예를 들어 데이터 드라이버(16)가 도 5에 도시된 액정패널(12)을 구동하는 경우 기수번째 수평라인의 비디오신호들은 그대로 제1 내지 제m 데이터라인들(DL1 내지 DLm) 각각에 공급하는 반면에, 우수번째 수평라인의 비디오신호들은 오른쪽으로 한 채널씩 쉬프트시켜 제2 내지 제m+1 데이터라인들(DL2 내지 DLm+1) 각각에 공급하게 된다.
상세히 하면, 데이터 드라이버(16)는 제1 게이트라인(GL1)이 구동되는 1수평기간동안 기수번째 데이터라인(DL1, DL3, ...)을 통해 기수번째 액정셀들에 정극성(+)의 비디오신호를 공급하는 반면에, 우수번째 데이터라인(DL2, DL4, …)을 통해 우수번째 액정셀들에는 부극성(-)의 비디오신호를 공급하게 된다. 이어서 데이터 드라이버(16)는 제2 게이트라인(GL2)이 구동되는 1수평기간동안 비디오신호들을 오른쪽으로 한 채널씩 쉬프트시켜 우수번째 데이터라인들(DL2, DL4, …)을 통해 기수번째 액정셀들에 부극성(-)의 비디오신호를 공급하는 반면에, 제1 데이터라인(DL1)을 제외한 기수번째 데이터라인들(DL3, DL5, ...)을 통해 우수번째 액정셀들에 정극성(+)의 비디오신호를 공급하게 된다. 이렇게 데이터 드라이버(16)가 컬럼 인버젼 방식으로 구동함과 아울러 우수번째 수평라인마다 비디오신호를 한 클럭만큼씩 쉬프트시켜 데이터라인들(DL1 내지 DLm+1)을 따라 지그재그형으로 배열된 액정셀들에 공급함으로써 액정패널(12)의 액정셀들은 도트 인버젼 방식으로 구동될 수 있게 된다.
즉, 본 발명의 제 1실시예에 따른 액정표시장치는 액정셀들이 데이터라인들을 따라 지그재그형으로 배치됨에 따라 컬럼 인버젼 방식의 데이터 드라이버를 이용하여 도트 인버젼 방식으로 구동할 수 있다. 이에 따라 본 발명의 제 1실시예에 따른 액정표시장치는 액정패널을 도트 인버젼 방식으로 구동하기 위하여 종래의 도트 인버젼 데이터 드라이버를 사용하는 경우 보다 소비전력을 절감할 수 있게 된다.
하지만, 이와 같은 본 발명의 제 1실시예에 따른 액정표시장치는 첫번째 데이터라인(DL1) 및 마지막 데이터라인(DLm+1)에 접속된 액정셀들의 밝기와 제 2 내지 제 m데이터라인(DL2 내지 DLm)에 접속된 액정셀들의 휘도가 상이해지는 단점이 있다.
이를 상세히 설명하면, 첫번째 데이터라인(DL1)에 접속되는 박막트랜지스터(11)는 첫번째 데이터라인(DL1) 및 기수번째 게이트라인(GL1, GL3, …)의 교차부에만 형성된다. 그리고, 마지막 데이터라인(DLm+1)에 접속되는 박막 트랜지스터(11)는 마지막 데이터라인(DLm+1) 및 우수번째 게이트라인(GL2, GL4, …)의 교차부에만 형성된다.
한편, 제 2 내지 제 m데이터라인(DL2 내지 DLm)에 접속되는 박막트랜지스터(11)는 기수 및 우수번째 게이트라인(GL1 내지 GLn)의 교차부에 형성된다. 다시 말하여, 첫번째 데이터라인(DL1) 및 마지막 데이터라인(DLm+1)에 접속되는 액정셀의 수는 제 2 내지 제 m데이터라인(DL2 내지 DLm)에 접속되는 액정셀의 수의 절반으로 설정된다. 따라서, 첫번째 데이터라인(DL1) 및 마지막 데이터라인(DLm+1)은 제 2 내지 제 m데이터라인(DL2 내지 DLm)의 절반정도의 부하(액정셀에 의한 저항성분)를 갖는다.
이와 같이 첫번째 데이터라인(DL1) 및 마지막 데이터라인(DLm+1)과 제 2 내지 제 m데이터라인(DL2 내지 DLm)의 부하가 상이해지면 데이터라인들(DL1 내지 DLm+1)을 통하여 공급되는 비디오신호의 딜레이가 상이해진다. 따라서, 첫번째 데이터라인(DL1) 및 마지막 데이터라인(DLm+1)에 접속된 액정셀과 제 2 내지 제 m데이터라인(DL2 내지 DLm)에 접속된 액정셀들에 동일한 비디오신호가 공급되더라도 균일한 휘도가 표현되지 못하는 문제점이 있다.
또한, 데이터라인(DL1 내지 DLm+1)들의 사이(또는 액정셀들의 사이)에는 도 6과 같이 기생 캐패시터(Cpp)가 존재한다. 제 2 내지 제 m데이터라인(DL2 내지 DLm)에는 액정셀들이 좌/우로 위치되기 때문에 2개의 기생 캐패시터(Cpp)와 접속된다. 하지만, 첫번째 데이터라인(DL1)은 자신의 우측에만 액정셀들이 위치되기 때문에 1개의 기생 캐패시터(Cpp)와 접속된다. 마찬가지로, 마지막 데이터라인(DLm+1)도 자신의 좌측에만 액정셀들이 위치되기 때문에 1개의 기생 캐패시터(Cpp)와 접속된다.
이와 같이 첫번째 데이터라인(DL1) 및 마지막 데이터라인(DLm+1)과 제 2 내지 제 m데이터라인(DL2 내지 DLm)에 접속된 기생 캐패시터(Cpp)의 수가 상이하게 되면 첫번째 데이터라인(DL1) 및 마지막 데이터라인(DLm+1)에 접속된 액정셀과 제 2 내지 제 m데이터라인(DL2 내지 DLm)에 접속된 액정셀들에서 표시되는 휘도가 상이해 진다. 다시 말하여, 기생 캐패시터(Cpp)에 의한 전압강하성분 등에 의하여 액정셀들의 구동조건이 상이해진다. 실례로, 동일한 휘도의 비디오신호가 공급되었을 때 첫번째 데이터라인(DL1) 및 마지막 데이터라인에 접속된 액정셀들에서 제 2 내지 제 m데이터라인(DL2 내지 DLm)에 접속된 액정셀들보다 밝은 휘도를 표시하게 된다.
이와 같이 본 발명의 제 1실시예에서는 모든 데이터라인들(DL1 내지 DLm+1)에 동일한 비디오신호가 공급되더라도 균일한 밝기의 휘도가 표시되지 못하는 문제점이 있다. 본 발명의 제 2실시예에서는 이와 같은 단점을 해결하기 위하여 도 7과 같은 액정표시장치가 제안된다.
도 7은 본 발명의 제 2실시예에 의한 액정표시장치를 나타내는 도면이다.
도 7을 참조하면, 본 발명의 제 2실시예에 따른 액정표시장치는 액정셀들이 매트릭스 형태로 배열되어진 액정패널(20)과, 액정패널(20)의 게이트라인들(GL1 내지 GLn)을 구동하기 위한 게이트 드라이버(22)와, 액정패널(20)의 데이터라인들(DL1 내지 DLm+1)을 구동하기 위한 데이터 드라이버(24)와, 게이트 드 라이버(22) 및 데이터 드라이버(24)를 제어하기 위한 타이밍 제어부(26)를 구비한다.
액정패널(20)은 다수개의 게이트라인들(GL1 내지 GLn)과, 그 게이트라인들(GL1 내지 GLn)과 절연되면서 교차하는 데이터라인들(DL1 내지 DLm+1)을 구비한다. 이러한 게이트라인들(GL1 내지 GLn)과 데이터라인들(DL1 내지 DLm+1)의 교차부마다 액정셀들이 매트릭스 형태로 배열된다. 액정셀들 각각은 n개의 게이트라인들(GL1 내지 GLn) 중 어느 하나와 m+1개의 데이터라인들(DL1 내지 DLm+1) 중 어느 하나에 접속된 제 1박막트랜지스터(21)를 구비한다. 또한, 액정셀들은 n개의 게이트라인들(GL1 내지 GLn) 중 어느 하나와 접속되고 데이터라인들(DL1 내지 DLm+1)에 접속되지 않은 제 2박막트랜지스터(25)를 구비한다. 제 2박막트랜지스터(25)들은 첫번째 데이터라인(DL1)의 좌측 및 마지막 데이터라인(DLm+1)의 우측에 형성된다.
여기서, 제 1박막트랜지스터(21)가 데이터라인(DL1 내지 DLm+1)을 따라 지그재그형으로 배열됨에 따라 액정셀들은 데이터라인들(DL1 내지 DLm+1) 각각에 지그재그형으로 접속된다. 이러한, 본 발명의 제 2실시예에서는 첫번째 데이터라인(DL1)의 좌측 컬럼(Column)과 마지막 데이터라인(DLm+1)의 우측 컬럼(Column)에 더미 액정셀들을 구비한다. 더미 액정셀들은 도시되지 않은 블랙 매트릭스(Black Matrix)와 중첩되게 설치된다.
첫번째 데이터라인(DL1)의 좌측 컬럼(Column)의 더미 액정셀들에는 제 2박막트랜지스터(25) 및 제 1박막트랜지스터(21)가 교번적으로 위치된다. 또한, 마지막 데이터라인(DLm+1)의 우측 컬럼(Column)의 더미 액정셀들에는 제 1박막트랜지스터(21) 및 제 2박막트랜지스터(25)가 교번적으로 위치된다.
이와 같이 첫번째 데이터라인(DL1)의 좌측 컬럼(Colummn)에 더미 액정셀들이 형성되면 첫번째 데이터라인(DL1)에 접속되는 박막트랜지스터(21)는 기수 및 우수번째 게이트라인(GL1 내지 GLn)의 교차부에 형성된다. 마찬가지로, 마지막 데이터라인(DLm+1)의 우측 컬럼(Column)에 더미 액정셀들이 형성되면 마지막 데이터라인(DLm+1)에 접속되는 박막트랜지스터(21)는 기수 및 우수번째 게이트라인(GL1 내지 GLn)의 교차부에 형성된다. 또한, 제 2 내지 제 m데이터라인(DL2 내지 DLm)에 접속되는 박막트랜지스터(21)도 기수 및 우수번째 게이트라인(GL1 내지 GLn)의 교차부에 형성된다.
따라서, 본 발명의 제 2실시예에서는 모든 데이터라인(DL1 내지 DLm+1)에 접속된 액정셀들의 수가 동일하게 설정된다. 따라서, 모든 데이터라인(DL1 내지 DLm+1)이 동일한 부하(액정셀에 의한 저항성분)를 갖게되어 균일한 휘도를 표시할 수 있다.
또한, 본 발명의 제 2실시예에서는 도 8과 같이 모든 데이터라인(DL1 내지 DLm+1)에 동일한 수의 기생캐패시터(Cpp)가 존재하게 된다. 다시 말하여, 첫번째 데이터라인(DL1)의 좌측에 더미 액정셀들이 형성되기 때문에 첫번째 데이터라인(DL1)의 좌/우로 인접되게 기생 캐패시터(Cpp)가 존재하게 된다. 또한, 마지막 데이터라인(DLm+1)의 우측에 더미 액정셀들이 형성되기 때문에 마지막 데이터라인(DLm+1)의 좌/우로 인접되게 기생 캐패시터(Cpp)가 존재하게 된다.
이와 같이 모든 데이터라인(DL1 내지 DLm+1)에 동일한 수의 기생 캐패시터(Cpp)가 존재하게 되면 동일한 휘도의 비디오신호가 공급되었을 때 모든 데이터라인(DL1 내지 DLm+1)에서 동일한 휘도의 영상을 표시하게 된다.
한편, 박막트랜지스터(21)는 게이트라인(GL1 내지 GLn)으로부터의 게이트신호에 응답하여 데이터라인(DL1 내지 DLm+1)으로부터의 비디오신호를 액정셀에 공급한다. 액정셀은 비디오신호에 응답하여 공통전극(도시하지 않음)과 화소전극(23) 사이에 위치하는 액정을 구동함으로써 빛의 투과율을 조절하게 된다.
게이트 드라이버(22)는 게이트라인들(GL1 내지 GLn)에 순차적으로 게이트신호를 공급하여 해당 게이트라인에 접속되어진 박막트랜지스터들(TFT)이 구동되게 한다.
데이터 드라이버(24)는 입력되는 비디오데이터를 아날로그신호인 비디오신호로 변환하여 게이트라인(GL)에 게이트신호가 공급되는 1수평기간에 1수평라인분의 비디오신호를 데이터라인들(DL1 내지 DLm+1)에 공급한다. 이 경우 데이터 드라이버(16)는 감마전압 발생부(도시하지 않음)로부터 공급되는 감마전압들을 이용하여 비디오데이터를 비디오신호로 변환하여 공급하게 된다. 그리고 데이터 드라이버(24)는 컬럼 인버젼 구동방식으로 데이터라인들(DL1 내지 DLm+1)에 비디오신호를 공급한다.
다시 말하여 데이터 드라이버(24)는 기수번째 데이터라인들(DL1, DL3, ...)과 우수번째 데이터라인들(DL2, DL4, ...)에 서로 상반된 극성의 비디오신호를 공급하게 된다. 특히 데이터 드라이버(24)는 데이터라인들(DL1 내지 DLm+1)을 기준 으로 지그재그형으로 배열된 액정셀들을 위해 수평기간마다 비디오신호를 그대로 공급하거나 오른쪽으로 한 채널씩 쉬프트시켜 공급하게 된다. 다시 말하여 데이터 드라이버(24)가 컬럼 인버젼 방식으로 구동되고 수평기간마다 비디오신호를 그대로 공급하거나 오른쪽으로 한 채널씩 쉬프트시켜 공급함으로써 데이터라인들(DL1 내지 DLm+1)을 따라 지그재그형으로 배열된 액정셀들은 도트 인버젼 방식으로 구동될 수 있게 된다.
이에 따라, 본 발명의 제 2실시예에 따른 액정표시장치는 액정셀들이 데이터라인들을 따라 지그재그형으로 배치됨에 따라 컬럼 인버젼 방식의 데이터 드라이버를 이용하여 도트 인버젼 방식으로 구동할 수 있다. 이에 따라 본 발명의 제 2실시예에 따른 액정표시장치는 액정패널을 도트 인버젼 방식으로 구동하기 위하여 종래의 도트 인버젼 데이터 드라이버를 사용하는 경우 보다 소비전력을 절감할 수 있게 된다. 아울러, 본 발명의 제 2실시예에 따른 액정표시장치는 액정패널의 좌/우측 끝단에 더미 액정셀들을 설치함으로써 모든 액정셀들에서 균일한 휘도의 영상을 표시할 수 있게 된다.
도 9는 본 발명의 제 3실시예에 의한 액정표시장치를 나타내는 도면이다.
도 9를 참조하면, 본 발명의 제 3실시예에 의한 액정표시장치는 액정셀들이 매트릭스 형태로 배열되어진 액정패널(30)과, 액정패널(30)의 게이트라인들(GL1 내지 GLn)을 구동하기 위한 게이트 드라이버(32)와, 액정패널(30)의 데이터라인들(DL0 내지 DLm+2)을 구동하기 위한 데이터 드라이버(34)와, 게이트 드라이버(32) 및 데이터 드라이버(34)를 제어하기 위한 타이밍 제어부(36)를 구비한 다.
액정패널(30)은 다수개의 게이트라인들(GL1 내지 GLn)과, 그 게이트라인들(GL1 내지 GLn)과 절연되면서 교차하는 데이터라인들(DL0 내지 DLm+2)을 구비한다. 이러한 게이트라인들(GL1 내지 GLn)과 데이터라인들(DL0 내지 DLm+2)의 교차부마다 액정셀들이 매트릭스 형태로 배열된다. 액정셀들 각각은 n개의 게이트라인들(GL1 내지 GLn) 중 어느 하나와 m+3개의 데이터라인들(DL0 내지 DLm+2) 중 어느 하나에 접속된 박막트랜지스터(31)를 구비한다.
여기서, 박막트랜지스터(31)가 데이터라인(DL0 내지 DLm+2)을 따라 지그재그형으로 배열됨에 따라 액정셀들은 데이터라인들(DL0 내지 DLm+2) 각각에 지그재그형으로 접속된다. 제 0데이터라인들(DL0) 및 제 m+2데이터라인들(DLm+2)은 더미 데이터라인(DL0,DLm+2)으로 이용된다. 또한, 제 0번째 데이터라인(DL0) 및 제 1번째 데이터라인(DL1) 사이 및 제 m+1번째 데이터라인(DLm+1) 및 제 m+2번째 데이터라인(DLm+2) 사이에 위치되는 액정셀들은 더미 액정셀들로 이용된다.
데이터 드라이버(34) 및 게이트 드라이버(32)의 동작에 의하여 더미 액정셀들에서는 실제 표시하고자 하는 화상과 관계없는 영상이 표시되게 된다. 더미 액정셀에서 영상이 외부에 표시되는 것을 방지하기 위하여 더미 액정셀들은 도시되지 않은 블랙 매트릭스와 중첩되게 설치된다.
한편, 실제 표시하고자 하는 영상에 관련된 비디오신호는 제 1 내지 제 m+1 데이터라인(DL1 내지 DLm+1)에 공급된다. 여기서, 제 1 내지 제 m+1데이터라인(DL1 내지 DLm+1)에는 자신을 기준으로 자신의 좌/우측에 액정셀들이 형성된다. 따라서, 본 발명의 제 3실시예에서는 화상에 관련된 비디오신호가 공급되는 제 1 내지 제 m+1데이터라인(DL1 내지 DLm+1)에 접속된 액정셀들의 수가 동일하다. 이에 따라, 제 1 내지 제 m+1데이터라인(DL1 내지 DLm+1)이 동일한 부하(액정셀에 의한 저항성분)를 갖게되어 액정셀들에서 균일한 휘도를 표시할 수 있다.
또한, 본 발명의 제 3실시예에서는 도 10과 같이 표시하고자 하는 화상에 대응되는 비디오신호가 공급되는 제 1 내지 제 m+1데이터라인(DL1 내지 DLm+1)에는 동일한 수의 기생캐패시터(Cpp)가 존재하게 된다. 다시 말하여, 제 1 데이터라인(DL1)의 좌측에 위치되는 더미 액정셀들과 제 m+1데이터라인(DLm+1)의 우측에 위치되는 더미 액정셀들에 의해 제 1데이터라인(DL1) 및 제 m+1데이터라인(DLm+1)에는 좌/우로 기생 캐패시터(Cpp)가 접속된다.
이와 같이, 표시하고자 하는 화상에 대응되는 비디오신호가 공급되는 제 1 내지 제 m+1데이터라인(DL1 내지 DLm+1)에 동일한 수의 기생캐패시터(Cpp)가 존재하게 되면 동일한 휘도의 비도오신호가 공급되었을 때 제 1 내지 제 m+1데이터라인(DL1 내지 DLm+1)에 접속된 액정셀들에서 동일한 휘도의 영상이 표시된다.
한편, 박막트랜지스터(31)는 게이트라인(GL1 내지 GLn)으로부터의 게이트신호에 응답하여 데이터라인(DL0 내지 DLm+2)으로부터의 비디오신호를 액정셀에 공급한다. 액정셀은 비디오신호에 응답하여 공통전극(도시하지 않음)과 화소전극(33) 사이에 위치하는 액정을 구동함으로써 빛의 투과율을 조절하게 된다.
게이트 드라이버(32)는 게이트라인들(GL1 내지 GLn)에 순차적으로 게이트신 호를 공급하여 해당 게이트라인에 접속되어진 박막트랜지스터들(TFT)이 구동되게 한다.
데이터 드라이버(34)는 입력되는 비디오데이터를 아날로그신호인 비디오신호로 변환하여 게이트라인(GL)에 게이트신호가 공급되는 1수평기간에 1수평라인분의 비디오신호를 데이터라인들(DL0 내지 DLm+2)에 공급한다. 다시 말하여, 본 발명의 제 3실시예에서는 데이터 드라이버(34)가 컬럼 인버젼 방식으로 수평기간마다 비디오신호를 공급함으로써 지그재그형으로 배열된 액정셀들은 도트 인버젼 방식으로 구동될 수 있게 된다.
이에 따라, 본 발명의 제 3실시예에 따른 액정표시장치는 액정셀들이 데이터라인들을 따라 지그재그형으로 배치됨에 따라 컬럼 인버젼 방식의 데이터 드라이버를 이용하여 도트 인버젼 방식으로 구동할 수 있다. 이에 따라 본 발명의 제 3실시예에 따른 액정표시장치는 액정패널을 도트 인버젼 방식으로 구동하기 위하여 종래의 도트 인버젼 데이터 드라이버를 사용하는 경우 보다 소비전력을 절감할 수 있게 된다. 아울러, 본 발명의 제 3실시예에 따른 액정표시장치는 액정패널의 좌/우측 끝단에 더미 액정셀들 및 더미데이터라인을 설치함으로써 모든 액정셀들에서 균일한 휘도의 영상을 표시할 수 있게 된다.
도 11은 본 발명의 제 4실시예에 의한 액정표시장치를 나타내는 도면이다.
도 11을 참조하면, 본 발명의 제 4실시예에 따른 액정표시장치는 액정셀들이 매트릭스 형태로 배열되어진 액정패널(40)과, 액정패널(40)의 게이트라인들(GL1 내지 GLn)을 구동하기 위한 게이트 드라이버(42)와, 액정패널(40)의 데이터라인들(DL1 내지 DLm+1)을 구동하기 위한 데이터 드라이버(44)와, 게이트 드라이버(42) 및 데이터 드라이버(44)를 제어하기 위한 타이밍 제어부(46)를 구비한다.
액정패널(40)은 다수개의 게이트라인들(GL1 내지 GLn)과, 그 게이트라인들(GL1 내지 GLn)과 절연되면서 교차하는 데이터라인들(DL1 내지 DLm+1)을 구비한다. 이러한 게이트라인들(GL1 내지 GLn)과 데이터라인들(DL1 내지 DLm+1)의 교차부마다 액정셀들이 매트릭스 형태로 배열된다. 액정셀들 각각은 n개의 게이트라인들(GL1 내지 GLn) 중 어느 하나와 m+1개의 데이터라인들(DL1 내지 DLm+1) 중 어느 하나에 접속된 박막트랜지스터(41)를 구비한다.
여기서, 박막트랜지스터(41)가 데이터라인(DL1 내지 DLm+1)을 따라 지그재그형으로 배열됨에 따라 액정셀들은 데이터라인들(DL1 내지 DLm+1) 각각에 지그재그형으로 접속된다. 이러한, 본 발명의 제 4실시예에서는 첫번째 데이터라인(DL1) 및 마지막 데이터라인(DLm+1)에 제 1 및 제 2저항들(48,50)이 설치된다.
첫번째 데이터라인(DL1)에 설치되는 제 1저항들(48) 각각은 하나의 액정셀의 부하에 해당하는 저항값을 갖는다. 이와 같은 제 1저항들(48)은 우수번째 게이트라인들(GL2, GL4, …) 상측에 각각 위치된다. 즉, 첫번째 데이터라인(DL1)은 기수번째 게이트라인들(GL1, GL3, …)과 자신의 교차부에 위치된 박막트랜지스터(41)에 접속되므로 다른 데이터라인들(DL2 내지 DLm)과 동일한 부하를 갖도록 제 1저항들(48)은 우수번째 게이트라인들(GL2, GL4, …) 상측에 각각 위치된다. 만약, 첫번째 데이터라인(DL1)이 우수번째 게이트라인들(GL2, GL4, …)과 자신의 교 차부에 위치된 박막트랜지스터(41)에 접속된다면 제 1저항들(48)은 기수번째 게이트라인들(GL1, GL3, …) 상측에 각각 위치된다.
마지막 데이터라인(DLm+1)에 설치되는 제 2저항들(50) 각각은 하나의 액정셀의 부하에 해당하는 저항값을 갖는다. 이와 같은 제 2저항들(50)은 기수번째 게이트라인들(GL1, GL3, …) 상측에 각각 위치된다. 즉, 마지막 데이터라인(DLm+1)은 우수번째 게이트라인들(GL2, GL4, …)과 자신의 교차부에 위치된 박막트랜지스터(41)에 접속되므로 다른 데이터라인들(DL2 내지 DLm)과 동일한 부하를 갖도록 제 2저항들(50)은 기수번째 게이트라인들(GL1, GL3, …) 상측에 각각 위치된다. 만약, 마지막 데이터라인(DLm+1)이 기수번째 게이트라인들(GL1, GL3, …)과 자신의 교차부에 위치된 박막트랜지스터(41)에 접속된다면 제 2저항들(50)은 우수번째 게이트라인들(GL2, GL4, …) 상측에 각각 위치된다.
제 1 및 제 2저항들(48,50) 각각은 컬럼 라인에 위치되는 액정셀들의 절반에 해당하는 갯수가 설치되게 된다. 이와 같이 제 1 및 제 2저항들(48,50) 첫번째 데이터라인(DL1) 및 마지막 데이터라인(DLm+1)에 설치되면 모든 데이터라인(DL1 내지 DLm+1)이 동일한 부하를 갖게되어 균일한 휘도를 표시할 수 있다. 아울러, 본 발명의 제 4실시예에 의한 제 1 및 제 2저항들(48,50)의 저항값은 첫번째 데이터라인(DL1) 및 마지막 데이터라인(DLm+1)의 선폭 및/또는 두께등을 가변시킴으로써 조절될 수 있다.
한편, 박막트랜지스터(41)는 게이트라인(GL1 내지 GLn)으로부터의 게이트신호에 응답하여 데이터라인(DL1 내지 DLm+1)으로부터의 비디오신호를 액정셀에 공급한다. 액정셀은 비디오신호에 응답하여 공통전극(도시하지 않음)과 화소전극(43) 사이에 위치하는 액정을 구동함으로써 빛의 투과율을 조절하게 된다.
게이트 드라이버(42)는 게이트라인들(GL1 내지 GLn)에 순차적으로 게이트신호를 공급하여 해당 게이트라인에 접속되어진 박막트랜지스터들(TFT)이 구동되게 한다.
데이터 드라이버(44)는 입력되는 비디오데이터를 아날로그신호인 비디오신호로 변환하여 게이트라인(GL)에 게이트신호가 공급되는 1수평기간에 1수평라인분의 비디오신호를 데이터라인들(DL1 내지 DLm+1)에 공급한다. 이 경우 데이터 드라이버(44)는 감마전압 발생부(도시하지 않음)로부터 공급되는 감마전압들을 이용하여 비디오데이터를 비디오신호로 변환하여 공급하게 된다. 그리고 데이터 드라이버(44)는 컬럼 인버젼 구동방식으로 데이터라인들(DL1 내지 DLm+1)에 비디오신호를 공급한다.
즉, 본 발명의 제 4실시예에 따른 액정표시장치는 액정셀들이 데이터라인들을 따라 지그재그형으로 배치됨에 따라 컬럼 인버젼 방식의 데이터 드라이버를 이용하여 도트 인버젼 방식으로 구동할 수 있다. 이에 따라 본 발명의 제 4실시예에 따른 액정표시장치는 액정패널을 도트 인버젼 방식으로 구동하기 위하여 종래의 도트 인버젼 데이터 드라이버를 사용하는 경우 보다 소비전력을 절감할 수 있게 된다. 아울러, 본 발명의 제 4실시예에 따른 액정표시장치는 첫번째 데이터라인 및 마지막 데이터라인에 저항을 추가함으로써 모든 액정셀들에서 균일한 휘도를 가지는 화상을 표시할 수 있다.
상술한 바와 같이, 본 발명에 따른 액정표시장치에 의하면 액정셀들이 데이터라인들을 따라 지그재그형으로 배치됨에 따라 칼럼 인버젼 방식의 데이터 드라이버를 이용하여 액정패널을 도트 인버젼 방식으로 구동할 수 있게 된다. 이에 따라 본 발명에 따른 액정표시장치는 액정패널을 도트 인버젼 방식으로 구동하기 위하여 종래의 도트 인버젼 데이터 드라이버를 사용하는 경우 보다 소비전력을 절감할 수 있게 된다.
아울러, 본 발명에 따른 액정표시장치는 액정패널의 좌측 및 우측끝단에 더미 액정셀들을 형성하거나, 첫번째 및 마지막 데이터라인에 저항성분을 추가함으로써 모든 액정셀들에서 균일한 휘도를 가지는 화상을 표시할 수 있다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.

Claims (16)

  1. 복수 개의 게이트라인들과 복수 개의 데이터라인들의 교차부마다 형성되며 상기 데이터라인들 각각을 따라 좌/우에 지그재그 형태로 복수 개의 액정셀들이 형성된 액정패널을 구비하는 액정표시장치에 있어서,
    상기 복수 개의 데이터라인들 중 첫번째 데이터라인 및 마지막 데이터라인에 형성됨과 아울러 상기 교차부마다 연속적으로 형성되는 더미 액정셀들을 구비하고,
    상기 액정셀들이 인접한 복수 개의 데이터라인들에 형성되며, 상기 복수 개의 데이터라인과 동일한 개수로 형성된 기생용량을 구비하는 것을 특징으로 하는 액정표시장치.
  2. 삭제
  3. 제 1항에 있어서,
    상기 복수 개의 게이트라인들 중 어느 하나와 상기 복수 개의 데이터라인들 중 어느 하나에 접속되어 상기 액정셀들 각각을 구동하는 박막트랜지스터를 구비하는 것을 특징으로 하는 액정표시장치.
  4. 제 3항에 있어서,
    상기 복수 개의 데이터라인들 중 첫번째 데이터라인이 n(n은 홀수 또는 짝수) 번째 게이트라인에 형성된 박막트랜지스터와 접속되는 경우, 상기 액정패널의 좌측 끝단에 위치된 상기 더미 액정셀에 포함된 박막트랜지스터 중 상기 복수 개의 게이트라인들 중 n+1번째 게이트라인에 위치된 박막트랜지스터가 상기 첫번째 데이터라인과 접속되는 것을 특징으로 하는 액정표시장치.
  5. 제 3항에 있어서,
    상기 복수 개의 데이터라인 중 마지막 데이터라인이 n(n은 짝수 또는 홀수) 번째 게이트라인에 형성된 박막트랜지스터와 접속되는 경우, 상기 액정패널의 우측 끝단에 위치된 상기 더미 액정셀에 포함된 박막트랜지스터 중 상기 복수 개의 게이트라인들 중 n+1번째 게이트라인에 위치된 박막트랜지스터가 상기 마지막 데이터라인과 접속되는 것을 특징으로 하는 액정표시장치.
  6. 제 1항에 있어서,
    상기 더미 액정셀들은 블랙 매트릭스와 중첩되게 형성되는 것을 특징으로 하는 액정표시장치.
  7. 제 1항에 있어서,
    상기 액정패널의 좌측 끝단에 형성된 상기 더미 액정셀들과 접속되도록 상기 더미 액정셀들의 좌측에 형성된 제 1더미 데이터라인과,
    상기 액정패널의 우측 끝단에 형성된 상기 더미 액정셀들과 접속되도록 상기 더미 액정셀들의 우측에 형성된 제 2더미 데이터라인을 구비하는 것을 특징으로 하는 액정표시장치.
  8. 제 7항에 있어서,
    상기 제 1더미 데이터라인은 상기 더미 액정셀에 포함된 박막트랜지스터 중 n번째 게이트라인에 위치된 박막트랜지스터와 접속되는 것을 특징으로 하는 액정표시장치.
  9. 제 7항에 있어서,
    상기 제 2더미 데이터라인은 상기 더미 액정셀에 포함된 박막트랜지스터 중 n번째 게이트라인에 위치된 박막트랜지스터와 접속되는 것을 특징으로 하는 액정표시장치.
  10. 복수 개의 게이트라인들과 복수 개의 데이터라인들의 교차부마다 형성되며 상기 데이터라인들 각각을 따라 좌/우에 지그재그 형태로 복수 개의 액정셀들이 형성된 액정패널을 구비하는 액정표시장치에 있어서,
    상기 복수 개의 데이터라인들 중 첫번째 데이터라인들에 데이터라인의 방향으로 형성된 상기 액정셀들의 수의 절반에 해당하도록 설치되어 상기 복수 개의 데이터라인들 모두에 동일한 부하가 인가되도록 하는 제 1저항들과,
    상기 복수 개의 데이터라인들 중 마지막 데이터라인들에 데이터라인의 방향으로 형성된 상기 액정셀들의 수의 절반에 해당하도록 설치되어 상기 복수 개의 데이터라인들 모두에 동일한 부하가 인가되도록 하는 제 2저항들을 구비하고,
    상기 제 1 및 제 2저항 각각의 저항값은 상기 하나의 액정셀의 부하와 동일하게 설정되는 것을 특징으로 하는 액정표시장치.
  11. 삭제
  12. 삭제
  13. 제 10항에 있어서,
    상기 복수 개의 게이트라인들 중 어느 하나와 상기 복수 개의 데이터라인들 중 어느 하나에 접속되어 상기 복수 개의 액정셀들 각각을 구동하는 박막트랜지스터를 구비하는 것을 특징으로 하는 액정표시장치.
  14. 제 13항에 있어서,
    상기 복수 개의 데이터라인들 중 첫번째 데이터라인이 n(n은 홀수 또는 짝수) 번째 게이트라인에 형성된 박막트랜지스터와 접속되는 경우 상기 제 1저항은 상기 첫번째 데이터라인과 n+1번째 게이트라인의 교차부 근처에 설치되는 것을 특징으로 하는 액정표시장치.
  15. 제 13항에 있어서,
    상기 복수 개의 데이터라인들 중 마지막 데이터라인이 n(n은 짝수 또는 홀수) 번째 게이트라인에 형성된 박막트랜지스터와 접속되는 경우 상기 제 2저항은 상기 첫번째 데이터라인과 n+1번째 게이트라인의 교차부 근처에 설치되는 것을 특징으로 하는 액정표시장치.
  16. 제 10항에 있어서,
    상기 제 1 및 제 2저항값은 상기 복수 개의 데이터라인들 중 첫번째 및 마지막 데이터라인의 선폭 및 두께 중 적어도 하나 이상을 가변함으로써 조절되는 것을 특징으로 하는 액정표시장치.
KR1020020021791A 2002-04-20 2002-04-20 액정표시장치 KR100884992B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020020021791A KR100884992B1 (ko) 2002-04-20 2002-04-20 액정표시장치
US10/316,890 US6822718B2 (en) 2002-04-20 2002-12-12 Liquid crystal display
US10/965,769 US7176990B2 (en) 2002-04-20 2004-10-18 Liquid crystal display

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020020021791A KR100884992B1 (ko) 2002-04-20 2002-04-20 액정표시장치

Publications (2)

Publication Number Publication Date
KR20030083309A KR20030083309A (ko) 2003-10-30
KR100884992B1 true KR100884992B1 (ko) 2009-02-20

Family

ID=29208746

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020020021791A KR100884992B1 (ko) 2002-04-20 2002-04-20 액정표시장치

Country Status (2)

Country Link
US (2) US6822718B2 (ko)
KR (1) KR100884992B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9601075B2 (en) 2014-01-08 2017-03-21 Samsung Display Co., Ltd. Display panel, method of manufacturing the display panel and display apparatus

Families Citing this family (33)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6631078B2 (en) * 2002-01-10 2003-10-07 International Business Machines Corporation Electronic package with thermally conductive standoff
KR100688367B1 (ko) * 2003-04-30 2007-03-02 도시바 마쯔시따 디스플레이 테크놀로지 컴퍼니, 리미티드 표시 장치용 어레이 기판 및 표시 장치
KR100945581B1 (ko) * 2003-06-23 2010-03-08 삼성전자주식회사 액정 표시 장치 및 그 구동 방법
KR20050041012A (ko) * 2003-10-29 2005-05-04 삼성전자주식회사 디에스디 액정 표시 장치
KR101030694B1 (ko) * 2004-02-19 2011-04-26 삼성전자주식회사 액정표시패널 및 이를 갖는 액정표시장치
KR100723478B1 (ko) * 2004-11-24 2007-05-30 삼성전자주식회사 액정 표시 장치의 무반전 출력 특성을 구현하는 소스드라이버와 게이트 드라이버
JP2006189477A (ja) * 2004-12-28 2006-07-20 Koninkl Philips Electronics Nv カラー液晶表示装置
TWI292901B (en) * 2005-07-12 2008-01-21 Novatek Microelectronics Corp Source driver and the data switching circuit thereof
TWI285875B (en) * 2005-07-12 2007-08-21 Novatek Microelectronics Corp Source driver and the data switching circuit thereof
US7576724B2 (en) * 2005-08-08 2009-08-18 Tpo Displays Corp. Liquid crystal display device and electronic device
US20070030237A1 (en) * 2005-08-08 2007-02-08 Toppoly Optoelectronics Corp. Source driving method and source driver for liquid crystal display device
KR20070068574A (ko) * 2005-12-27 2007-07-02 삼성전자주식회사 어레이 기판 및 이를 갖는 액정 표시 장치
TWI352843B (en) * 2006-06-16 2011-11-21 Wintek Corp Liquid crystal display
TWI348045B (en) * 2006-07-20 2011-09-01 Wintek Corp Multi-domain lcd
US8232943B2 (en) * 2006-12-20 2012-07-31 Lg Display Co., Ltd. Liquid crystal display device
KR101365912B1 (ko) * 2006-12-28 2014-02-24 엘지디스플레이 주식회사 표시장치
KR101393628B1 (ko) 2007-02-14 2014-05-12 삼성디스플레이 주식회사 액정 표시 장치
KR101357306B1 (ko) * 2007-07-13 2014-01-29 삼성전자주식회사 Lcd 드라이버 id에서 인버젼을 구현하기 위한 데이터매핑 방법 및 상기 데이터 매핑 방법을 구현하기에 적합한액정 표시 장치
TWI369530B (en) * 2007-09-19 2012-08-01 Wintek Corp Multi-domain liquid crystal display
TWI380269B (en) * 2007-10-05 2012-12-21 Au Optronics Corp Display and method of transmitting image data therein
US8179346B2 (en) * 2007-11-16 2012-05-15 Au Optronics Corporation Methods and apparatus for driving liquid crystal display device
TWI363917B (en) * 2008-02-01 2012-05-11 Au Optronics Corp Thin film transistor array substrate
TWI386902B (zh) * 2008-03-18 2013-02-21 Au Optronics Corp 基於點反轉操作之液晶顯示裝置
KR20090116095A (ko) * 2008-05-06 2009-11-11 삼성전자주식회사 액정 표시 장치
CN101587685A (zh) 2008-05-23 2009-11-25 群康科技(深圳)有限公司 液晶显示装置及其驱动方法
KR101605467B1 (ko) * 2009-10-16 2016-04-04 삼성디스플레이 주식회사 박막 트랜지스터 표시판
KR101801959B1 (ko) * 2009-10-21 2017-11-27 가부시키가이샤 한도오따이 에네루기 켄큐쇼 액정 표시 장치 및 그 액정 표시 장치를 구비하는 전자기기
KR101654834B1 (ko) 2009-11-05 2016-09-07 삼성디스플레이 주식회사 박막 트랜지스터 표시판 및 그 제조 방법
CN104678670B (zh) * 2015-03-17 2018-01-26 厦门天马微电子有限公司 一种阵列基板、显示面板和显示装置
CN105070268B (zh) * 2015-09-23 2017-10-24 深圳市华星光电技术有限公司 降低内嵌式触摸液晶面板的漏电流的方法及设备
CN106338868A (zh) * 2016-10-17 2017-01-18 深圳市华星光电技术有限公司 阵列基板像素连接结构及阵列基板
PL3646093T3 (pl) 2017-06-28 2022-04-19 Corning Research & Development Corporation Wielowłóknowe złącza światłowodowe, zespoły kabli i sposoby ich wykonywania
CN111161665B (zh) * 2020-02-13 2023-09-12 广州视源电子科技股份有限公司 信号处理方法和显示设备

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60218627A (ja) * 1984-04-13 1985-11-01 Sharp Corp カラ−液晶表示装置
JPH08101397A (ja) * 1994-09-30 1996-04-16 Nec Corp 薄膜トランジスタ型液晶表示装置とその製造方法
KR100242443B1 (ko) * 1997-06-16 2000-02-01 윤종용 도트 반전 구동을 위한 액정 패널 및 이를 이용한 액정 표시 장치

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02137828A (ja) * 1988-11-18 1990-05-28 Seiko Instr Inc 電気光学装置の入力保護装置
US5200876A (en) * 1989-04-10 1993-04-06 Matsushita Electric Industrial Co., Ltd. Electrostatic breakdown protection circuit
US5220443A (en) * 1991-04-29 1993-06-15 Nec Corporation Matrix wiring substrate and active matrix display having non-linear resistance elements for electrostatic discharge protection
US5373377A (en) * 1992-02-21 1994-12-13 Kabushiki Kaisha Toshiba Liquid crystal device with shorting ring and transistors for electrostatic discharge protection
US5233448A (en) * 1992-05-04 1993-08-03 Industrial Technology Research Institute Method of manufacturing a liquid crystal display panel including photoconductive electrostatic protection
US5657139A (en) * 1994-09-30 1997-08-12 Kabushiki Kaisha Toshiba Array substrate for a flat-display device including surge protection circuits and short circuit line or lines
JP3007025B2 (ja) * 1995-08-25 2000-02-07 シャープ株式会社 アクティブマトリクス型液晶表示装置及びその製造方法
KR0182016B1 (ko) * 1995-12-05 1999-05-01 김광호 액정 표시 장치용 박막 트랜지스터 기판
KR101060346B1 (ko) * 2004-04-06 2011-08-29 엘지디스플레이 주식회사 액정표시장치

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60218627A (ja) * 1984-04-13 1985-11-01 Sharp Corp カラ−液晶表示装置
JPH08101397A (ja) * 1994-09-30 1996-04-16 Nec Corp 薄膜トランジスタ型液晶表示装置とその製造方法
KR100242443B1 (ko) * 1997-06-16 2000-02-01 윤종용 도트 반전 구동을 위한 액정 패널 및 이를 이용한 액정 표시 장치

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9601075B2 (en) 2014-01-08 2017-03-21 Samsung Display Co., Ltd. Display panel, method of manufacturing the display panel and display apparatus

Also Published As

Publication number Publication date
KR20030083309A (ko) 2003-10-30
US20050046774A1 (en) 2005-03-03
US6822718B2 (en) 2004-11-23
US20030197815A1 (en) 2003-10-23
US7176990B2 (en) 2007-02-13

Similar Documents

Publication Publication Date Title
KR100884992B1 (ko) 액정표시장치
JP4668892B2 (ja) 液晶表示装置及びその駆動方法
KR100627762B1 (ko) 평면 표시 패널의 구동 방법 및 평면 표시 장치
KR100864922B1 (ko) 액정표시장치
KR100582203B1 (ko) 액정표시장치
KR20070000852A (ko) 액정표시장치의 게이트 구동방법
KR101296641B1 (ko) 액정 표시장치의 구동장치와 그 구동방법
KR20110067227A (ko) 액정표시장치 및 그 구동방법
KR100350645B1 (ko) 플리커링을 줄이기 위한 액정 표시 장치
KR100898785B1 (ko) 액정표시장치
KR101308442B1 (ko) 액정표시장치 및 그의 구동 방법
KR101030535B1 (ko) 액정표시장치의 구동방법
KR100853771B1 (ko) 액정표시장치
KR20050000991A (ko) 액정표시장치 및 그 구동방법
KR20090013531A (ko) 액정표시장치
KR100931488B1 (ko) 액정표시패널
KR101009671B1 (ko) 액정표시장치의 구동방법
KR100909049B1 (ko) 액정표시장치의 구동장치 및 방법
KR101238007B1 (ko) 액정 표시 장치 및 그의 구동 방법
KR100909048B1 (ko) 액정표시장치 및 그 구동방법
KR100898787B1 (ko) 액정표시장치 및 그 구동방법
KR100977224B1 (ko) 액정표시장치
KR20030029698A (ko) 2도트 인버젼 방식의 액정표시기 구동 방법 및 장치
KR19990074538A (ko) 액정 표시 장치 및 그의 구동 방법
KR20090041787A (ko) 액정표시장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E90F Notification of reason for final refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20121228

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20131227

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20150127

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20160128

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20170116

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20190114

Year of fee payment: 11