KR0182016B1 - 액정 표시 장치용 박막 트랜지스터 기판 - Google Patents

액정 표시 장치용 박막 트랜지스터 기판 Download PDF

Info

Publication number
KR0182016B1
KR0182016B1 KR1019950046790A KR19950046790A KR0182016B1 KR 0182016 B1 KR0182016 B1 KR 0182016B1 KR 1019950046790 A KR1019950046790 A KR 1019950046790A KR 19950046790 A KR19950046790 A KR 19950046790A KR 0182016 B1 KR0182016 B1 KR 0182016B1
Authority
KR
South Korea
Prior art keywords
line
thin film
film transistor
transistor substrate
signal
Prior art date
Application number
KR1019950046790A
Other languages
English (en)
Other versions
KR970048829A (ko
Inventor
김남덕
Original Assignee
김광호
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자주식회사 filed Critical 김광호
Priority to KR1019950046790A priority Critical patent/KR0182016B1/ko
Priority to US08/749,974 priority patent/US5714770A/en
Publication of KR970048829A publication Critical patent/KR970048829A/ko
Application granted granted Critical
Publication of KR0182016B1 publication Critical patent/KR0182016B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136259Repairing; Defects
    • G02F1/136263Line defects
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0223Compensation for problems related to R-C delay and attenuation in electrodes of matrix panels, e.g. in gate electrodes or on-substrate video signal electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/08Fault-tolerant or redundant circuits, or circuits in which repair of defects is prepared
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Computer Hardware Design (AREA)
  • Nonlinear Science (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

본 발명은 리페어 후 RC 딜레이로 인한 신호 지연의 발생으로 리페어하지 않은 다른 데이터선의 신호와의 광학적 밝기의 차이를 없애는 액정 표시 장치용 박막 트랜지스터 기판에 관한 것이다. 리페어에 따른 신호 지연의 단점을 해결하기 위한 것으로서 데이터선의 초입부에 신호 저항선을 형성하고 보조 신호선을 별도로 형성함으로써, 정상적인 데이터선의 화상 신호의 화소까지의 도달 시간과 리페어한 데이터선의 화상 신호의 화소까지의 도달 시간이 서로 차이가 나지 않도록하여, 리페어에 따른 화소의 광학적 밝기 차이를 없애는 효과가 있다.

Description

액정 표시 장치용 박막 트랜지스터 기판
제1도는 종래의 액정 표시 장치용 박막 트랜지스터 기판의 리페이선을 도시한 평면도이고,
제2도는 본 발명의 제1실시예에 따른 액정 표시 장치용 박막 트랜지스터 기판의 리페어선을 도시한 평면도이고,
제3도는 상기 제2도의 상세도이고,
제4도는 본 발명의 제2실시예에 따른 액정 표시 장치용 박막 트랜지스터 기판의 리페어선을 도시한 평면도이다.
본 발명은 액정 표시 장치용 박막 트랜지스터 기판에 관한 것으로서, 더욱 상세히 말하자면, RC 딜레이로 인한 신호 지연을 감소 시키기 위하여, 데이터선의 초입부에 신호 저항선을 형성한 액정 표시 장치용 박막 트랜지스터 기판에 관한 것이다.
일반적으로 액정 표시 장치는, 박막 트랜지스터와 화소 전극이 형성되어 있는 화소 단위가 행렬의 형태로 다수 개가 형성되어 있으며, 게이트선 및 데이터선이 각각 화소 단위의 행과 열을 따라 형성되어 있는 액정 표시 장치의 상부 기판인 박막 트랜지스터 기판, 그리고 공통 전극이 형성되어 있는 액정 표시 장치의 하부 기판인 컬러 필터 기판, 그리고 그 사이에 봉입되어 있는 액정 물질을 포함하고 있다.
상기 박막 트랜지스터 기판의 게이트 전극은 상기 게이트선을 통해 게이트 구동 드라이브로부터 게이트 구동 신호를 전달받아 반도체층에 채널을 형성시키며, 이에 따라 데이터 구동 드라이브로부터의 데이터 신호가 상기 데이터선을 통해 소스 전극에 전달하여, 반도체층과 드레인전극을 통하여 화소 전극에 전달된다.
이와 같은 액정 표시 장치용 박막 트랜지스터 기판은 데이터선의 오픈이 자주 발생하여 수율이 떨어지게 된다. 따라서 수율을 높이기 위해서는 상술한 데이터선의 오픈 부분을 리페어할 수 있어야 한다.
제1도는 종래의 액정 표시 장치용 박막 트랜지스터 기판의 리페어선을 도시한 평면도이다.
제1도에 도시한 바와 같이, 종래의 리페어선(2)은 다수 개의 화소 단위로 이루어진 액티브 영역의 외곽으로 둘러싸게 형성한다.
상기 제1도를 참고로 하여, 상기한 종래의 액정 표시 장치용 박막 트랜지스터 기판의 리페어 방법을 설명한다.
제1도에 도시한 바와 같이, 제1도의 A부분에서 데이터선(4) 오픈이 일어났을 경우, 리페어선(2)의 B부분, C부분을 레이저로 쇼트시켜 리페어한다.
그러나, 리페어선(2)과 데이터선(4)은 교차되게 형성되어 있어 겹치는 부분에 캐패시터가 형성되므로 RC 딜레이가 생겨 신호 지연이 일어난다. 더우기 액정 표시 장치가 고정세 대화면 되어 감에 따라 신호 지연은 더욱 심해진다.
그러므로 본 발명의 목적은 이러한 종래 기술의 문제점인 리페어에 따른 신호 지연의 단점을 해결하기 위한 것으로서 데이터선의 초입부에 신호 저항선을 형성한 액정 표시 장치용 박막 트랜지스터 기판 및 그 제조 방법을 제공하기 위한 것이다.
이러한 목적을 달성하기 위한 본 발명의 액정 표시 장치용 박막 트랜지스터 기판의 구성은,
화상 신호가 입력되도록 하는 구동 신호의 통로이며 상기 구동 신호가 입력되는 입력단 및 그 반대쪽 끝인 끝단을 가지고 있는 다수의 게이트선,
화상 신호가 입력되는 통로이며 상기 게이트선에 수직하게 교차되게 형성되어 있는 다수의 데이터선,
상기 데이터선과 교차되며 상기 게이트선의 외각을 둘러싸고 있는 리페어선,
상기 데이터선 초입부에 형성되어 있으며 상기 데이터선에 일측단자와 타측단자가 모두 연결되어 있는 신호 저항부,
상기 신호 저항부 양단과 전기적으로 절연되게 중첩되어 있는 보조 신호선을 포함하여 이루어진다.
첨부한 도면을 참고로 하여, 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 본 발명의 제1실시예를 상세하게 설명한다.
제2도는 본 발명의 제1실시예에 따른 액정 표시 장치용 박막 트랜지스터 기판의 리페어선을 도시한 평면도이고, 제3도는 상기 제2도의 상세도이다.
제2도 내지 제3도에 도시한 바와 같이, 다수 개의 화소 단위의 외곽으로 리페어선(2)이 형성되어 있으며, 데이터 구동부(100)에 연결되어 있는 데이터선(4) 초입부에 데이터선(4)과 전기적으로 접속되게 소정의 저항값을 갖는 신호 저항부(4-1)가 형성되어 있으며, 절연층(도시하지 않음)을 사이에 두고 상기 신호 저항부(4-1)와 전기적으로 절연되어 형성되어 있는 보조 신호선(4-2)을 포함하고 있다. 이때 신호 저항부(4-1)는 ITO로 형성할 수 있으며 보조 신호선(4-2)은 리페어선과 동일한 물질로 형성할 수 있다.
본 발명은 제2도의 A부분에서 리페어선(4) 오픈이 일어났을 경우, 리페어선(2)의 B부분, C부분을 레이저로 쇼트시키고, 보조 신호선(4-2)의 P1 부분과 P2 부분도 레이저로 쇼트시킨다.
이리하면, 리페어 후 보조 신호선(4-2)을 거쳐 리페어선(2)을 따라 화소에 전달되는 화상 신호(S2)는, 리페어 하지 않고 정상적인 데이터선(4)을 거쳐 전달되는 화상 신호(S3)와 거의 비슷하게 전달된다. 즉, 신호 지연을 동일하게 함으로써 광학적 밝기가 동일해진다.
제4도는 본 발명의 제2실시예에 따른 액정 표시 장치용 박막 트랜지스터 기판의 리페어선을 도시한 평면도이다.
제2실시예는 상기 제1실시예에서 절연층을 사이에 두고 신호 저항부(4-1)와 캐패시터를 이루도록 절연층 하부에 캐패시터 전극(4-3)을 더 형성한 것이다. 이때 캐패시터 전극(4-3)은 리페어선과 동일한 물질로 형성할 수 있다.
그러므로 본 발명은 리페어에 따른 신호 지연의 단점을 해결하기 위한 것으로서 데이터선 의 초입부에 신호 저항선을 형성하고 보조 신호선을 별도로 형성함으로써, 정상적인 데이터선의 화상 신호의 화소까지의 도달시간과 리페어한 데이터선의 화상 신호의 화소까지의 도달 시간이 서로 차이가 나지 않도록 하여, 리페어에 따른 화소의 광학적 밝기 차이를 없애는 효과가 있다.

Claims (6)

  1. 화상 신호가 입력되도록 하는 구동 신호의 통로이며 상기 구동 신호가 입력되는 입력단 및 그 반대쪽 끝인 끝단을 가지고 있는 다수의 게이트선, 화상 신호가 입력되는 통로이며 상기 게이트선에 수직하게 교차되게 형성되어 있는 다수의 데이터선, 상기 데이터선과 교차되며 상기 게이트선의 외각을 둘러싸고 있는 리페어선, 상기 데이터선 초입부에 형성되어 있으며 상기 데이터선에 일측단자와 타측단자가 모두 연결되어 있는 신호 저항, 상기 신호 저항부 양단과 전기적으로 절연되게 중첩되어 있는 보조 신호선을 포함하는 액정 표시장치용 박막 트랜지스터 기판.
  2. 제1항에서, 상기 신호 저항부는 ITO로 형성되어 있는 액정 표시 장치용 박막 트랜지스터 기판.
  3. 제1항에서, 상기 보조 신호선은 상기 리페어선과 같은 물질로 형성되어 있는 액정 표시 장치용 박막 트랜지스터 기판.
  4. 제1항에서, 상기 보조 신호선은 저저항 물질로 형성되어 있는 액정 표시 장치용 박막 트랜지스터 기판.
  5. 제1항에서, 상기 신호 저항부와 캐패시터를 형성하도록 절연막을 사이에 두고 형성되어 있는 캐패시터 전극을 더 포함하는 액정 표시 장치용 박막 트랜지스터 기판.
  6. 제5항에서, 상기 캐패시터 전극은 상기 리페어선과 동일한 물질로 형성되어 있는 액정 표시 장치용 박막 트랜지스터 기판.
KR1019950046790A 1995-12-05 1995-12-05 액정 표시 장치용 박막 트랜지스터 기판 KR0182016B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1019950046790A KR0182016B1 (ko) 1995-12-05 1995-12-05 액정 표시 장치용 박막 트랜지스터 기판
US08/749,974 US5714770A (en) 1995-12-05 1996-11-14 Thin film transistor substrate for a liquid crystal display

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950046790A KR0182016B1 (ko) 1995-12-05 1995-12-05 액정 표시 장치용 박막 트랜지스터 기판

Publications (2)

Publication Number Publication Date
KR970048829A KR970048829A (ko) 1997-07-29
KR0182016B1 true KR0182016B1 (ko) 1999-05-01

Family

ID=19437830

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950046790A KR0182016B1 (ko) 1995-12-05 1995-12-05 액정 표시 장치용 박막 트랜지스터 기판

Country Status (2)

Country Link
US (1) US5714770A (ko)
KR (1) KR0182016B1 (ko)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100244181B1 (ko) * 1996-07-11 2000-02-01 구본준 액정표시장치의리페어구조및그를이용한리페어방법
JPH10268794A (ja) * 1997-03-26 1998-10-09 Sharp Corp 表示パネル
JPH10288950A (ja) * 1997-04-14 1998-10-27 Casio Comput Co Ltd 液晶表示装置
TW472165B (en) * 1997-09-19 2002-01-11 Toshiba Corp Array substrate for display device, liquid crystal display device having array substrate and the manufacturing method of array substrate
KR100483386B1 (ko) * 1997-12-23 2005-08-24 삼성전자주식회사 리페어링에보상회로부를갖는액정표시장치
US6356320B1 (en) * 1999-11-03 2002-03-12 Lg. Philips Lcd Co., Ltd. LCD with TFT array having wave-shaped resistance pattern to correct stitching defect
KR100796787B1 (ko) * 2001-01-04 2008-01-22 삼성전자주식회사 게이트 신호 지연 보상 액정 디스플레이 장치, 패널 및 방법
KR20030029251A (ko) * 2001-10-05 2003-04-14 삼성전자주식회사 액정 표시 장치
KR100884992B1 (ko) * 2002-04-20 2009-02-20 엘지디스플레이 주식회사 액정표시장치
US6842200B1 (en) * 2003-06-18 2005-01-11 Hannstar Display Corporation Liquid crystal panel having compensation capacitors for balancing RC delay effect
TWI391730B (zh) * 2009-02-11 2013-04-01 Au Optronics Corp 平面顯示器

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5373377A (en) * 1992-02-21 1994-12-13 Kabushiki Kaisha Toshiba Liquid crystal device with shorting ring and transistors for electrostatic discharge protection
JPH05273595A (ja) * 1992-03-27 1993-10-22 Seiko Epson Corp 電気光学装置
US5233448A (en) * 1992-05-04 1993-08-03 Industrial Technology Research Institute Method of manufacturing a liquid crystal display panel including photoconductive electrostatic protection

Also Published As

Publication number Publication date
US5714770A (en) 1998-02-03
KR970048829A (ko) 1997-07-29

Similar Documents

Publication Publication Date Title
KR0169366B1 (ko) 액정 표시 장치용 박막 트랜지스터 기판
US6317176B1 (en) Liquid crystal display having repair lines and methods of repairing the same
US6806932B2 (en) Semiconductor device
KR950019865A (ko) 액정표시장치 및 그 제조방법
US6297520B1 (en) Active matrix substrate and correcting method of structural defect thereof
KR0182016B1 (ko) 액정 표시 장치용 박막 트랜지스터 기판
US6829029B2 (en) Liquid crystal display panel of line on glass type and method of fabricating the same
US6246460B1 (en) Active matrix liquid crystal display devices
US20010048502A1 (en) Liquid crystal displays and manufacturing methods thereof
JPS63222443A (ja) 薄膜トランジスタマトリツクスアレイ
US5715025A (en) Active matrix for liquid crystal displays in which a data bus consists of two data subbuses and each data subbus is separated from an adjacent data bus by one display electrode
KR100218508B1 (ko) 액정 표시 장치의 박막 트랜지스터 기판
JPH02234127A (ja) 液晶表示装置
KR19980031799A (ko) 액정 표시 장치
JPH02234122A (ja) 液晶表示装置
JP3279929B2 (ja) 液晶表示装置
JPH02245740A (ja) 液晶表示装置
JPH0359534A (ja) 液晶表示装置
KR0144951B1 (ko) 액정표시소자
KR950008938B1 (ko) 액정 표시장치
KR100205387B1 (ko) 액정 표시 소자의 스토리지 커패시터
JPH09113923A (ja) 液晶表示装置の製造方法
JP2620241B2 (ja) 液晶表示装置
JPH0359521A (ja) カラー液晶表示装置
JPH02188720A (ja) 液晶表示装置

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20121115

Year of fee payment: 15

FPAY Annual fee payment

Payment date: 20131129

Year of fee payment: 16

FPAY Annual fee payment

Payment date: 20141128

Year of fee payment: 17

EXPY Expiration of term