KR20070068574A - 어레이 기판 및 이를 갖는 액정 표시 장치 - Google Patents

어레이 기판 및 이를 갖는 액정 표시 장치 Download PDF

Info

Publication number
KR20070068574A
KR20070068574A KR1020050130328A KR20050130328A KR20070068574A KR 20070068574 A KR20070068574 A KR 20070068574A KR 1020050130328 A KR1020050130328 A KR 1020050130328A KR 20050130328 A KR20050130328 A KR 20050130328A KR 20070068574 A KR20070068574 A KR 20070068574A
Authority
KR
South Korea
Prior art keywords
dummy
pixel
liquid crystal
pixels
crystal display
Prior art date
Application number
KR1020050130328A
Other languages
English (en)
Inventor
홍원기
이병준
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020050130328A priority Critical patent/KR20070068574A/ko
Priority to US11/559,474 priority patent/US20070146518A1/en
Priority to CN200610163369XA priority patent/CN1991546B/zh
Publication of KR20070068574A publication Critical patent/KR20070068574A/ko

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • G02F1/134336Matrix
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/133388Constructional arrangements; Manufacturing methods with constructional differences between the display region and the peripheral region
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0232Special driving of display border areas
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Optics & Photonics (AREA)
  • Mathematical Physics (AREA)
  • Geometry (AREA)
  • Liquid Crystal (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

표시 불량을 방지하기 위한 어레이 기판 및 이를 갖는 액정 표시 장치가 개시된다. 어레이 기판은 제1 픽셀부 및 제2 픽셀부를 포함한다. 제1 픽셀부는 표시 영역에 배치된 복수의 유효 픽셀들과 주변 영역에 배치된 복수의 더미 픽셀들을 포함한다. 제2 픽셀부는 제1 픽셀부에 인접하고, 표시 영역에 배치된 복수의 유효 픽셀들과 표시 영역의 주변인 주변 영역에 배치된 복수의 더미 픽셀들을 포함한다. 이에 따라, 교호 배열 트랜지스터(AAT) 구조를 갖는 액정 표시 패널에서 첫 번째 데이터 라인과 마지막번째 데이터 라인에 대응하여 더미 픽셀을 더 형성하므로써, 컬럼 반전에 따른 충전률 차이를 보상할 수 있다.
액정, 플리커, 교호 배치, 교호 배열, 충전량 보상

Description

어레이 기판 및 이를 갖는 액정 표시 장치{ARRAY SUBSTRATE AND LIQUID CRYSTAL DISPLAY DEVICE HAVING THE SAME}
도 1은 본 발명의 일실시예에 따른 액정 표시 장치를 설명하기 위한 블록도이다.
도 2는 도 1에 도시된 액정 표시 패널의 단면도이다.
도 3은 본 발명의 다른 실시예에 따른 액정 표시 패널의 단면도이다.
도 4는 본 발명의 또 다른 실시예에 따른 액정 표시 장치를 설명하기 위한 블록도이다.
<도면의 주요부분에 대한 부호의 설명>
100, 400 : 액정 표시 장치 110 : 액정 표시 패널
112 : 제1 픽셀부 114 : 제2 픽셀부
120, 420 : 인쇄회로기판 130, 430, 440 : 데이터 구동부
132, 432, 442 : 연성인쇄회로기판 134, 436, 446 : 게이트 구동칩
210 : 어레이 기판 220, 320 : 대향 기판
224, 324 : 공통전극층 230 : 액정층
BLA : 블루 필터층 BM, BM1, BM2, BM3, BM4 : 차광층
GLA : 그린 필터층 RLA : 레드 필터층
SEAL1, SEAL2, SEAL3 : 실링 부재
본 발명은 어레이 기판 및 이를 갖는 액정 표시 장치에 관한 것으로, 보다 상세하게는 표시 불량을 방지하기 위한 어레이 기판 및 이를 갖는 액정 표시 장치에 관한 것이다.
일반적으로, 액정 표시 장치에 구비되는 액정 물질은 지속적으로 동일한 극성의 전계가 인가되면 상기 액정 물질이 열화되는 문제점이 있다. 상기한 액정 물질의 열화를 방지하기 위해 공통 전압에 대응하는 화소전압의 극성을 반전시켜 구동한다. 즉, 현재프레임에서 하나의 화소가 정극성의 신호 전압을 충전하였으면, 다음 프레임에서는 반드시 부극성의 신호 전압을 충전하여야 한다.
이러한 이유로 인해 액정 표시 장치를 반전 구동하기 위해 프레임 반전 구동 방식(frame inversion method), 라인 반전 구동 방식(line inversion method), 컬럼 반전 구동 방식(column inversion method), 도트 반전 구동 방식(dot inversion method) 등이 적용되고 있다.
이러한 반전 구동 방법들은 일정한 거리를 두고 사람의 눈이 여러 화소들을 동시에 인식하므로 일정한 면적내에서의 각 화소들의 휘도 평균값이 일정한 것을 이용하는 것이다. 이러한 반전 구동법들은 일반적인 디스플레이에서는 유효하여 사용자가 불편을 느끼지 못하지만, 만일 반전 구동법과 동일한 패턴들을 디스플레이 하는 경우 여전히 플리커링 문제가 발생한다.
상기 플리커링(flickering)은 액정의 충전 극성을 정극성(+)과 부극성(-)을 주기적으로 반전시키는 과정에서 두 극성간의 투과율 차이가 발생할 때 나타나는 화질 특성으로서, 각 도트들이 평면상에 분포하고, 각각의 도트들을 제어하는 전압의 인가가 한쪽 방향으로만 이루어지므로 액정 표시 패널의 길이에 따라 RC 지연이 발생하여 각 도트에 동일한 전압을 인가할 수 없기 때문에 발생하는 현상이다.
즉, 라인 반전에서는 가로줄 패턴, 컬럼 반전에서는 세로줄 패턴, 도트 반전에서는 도트 패턴에서 플리커가 발생한다. 이는 이러한 패턴에서는 프레임 반전에서와 같은 효과로 눈에 인식되기 때문이다.
한편, 컬럼 반전 구동을 통해 구동 IC의 스윙 횟수를 줄임으로써, 소비전력을 줄이는 교호 배열 트랜지스터(Alternative Arrange Transistor; AAT) 구조를 갖는 액정 표시 패널이 제안되었다.
상기 AAT 구조를 갖는 액정 표시 패널은 홀수번째 라인 방향으로 배열된 픽셀들은 우측에 배치된 데이터 라인들에 전기적으로 연결되고, 짝수번째 라인방향으로 배열된 픽셀들은 좌측에 배치된 데이터 라인들에 전기적으로 연결된다. 임의의 데이터 라인에 의해 전달되는 데이터 신호들은 홀수번째 라인 방향으로 배열된 픽셀들에 공급된다. 또한, 상기 임의의 데이터 라인에 인접하는 데이터 라인에 의해 전달되는 데이터 신호들은 짝수번째 라인 방향으로 배열된 픽셀들에 공급된다. 따라서, 라인방향으로 배열된 서로 인접하는 픽셀들 및 컬럼 방향으로 배열된 서로 인접하는 픽셀들은 서로 다른 극성의 데이터 신호를 충전한다.
상기한 AAT 구조를 갖는 액정 표시 패널에 의하면, 컬럼 반전 구동시 플리커성 세로줄의 발생이 저감되고, 오버레이성 커플링이 저감된다.
하지만, 첫 번째 데이터 라인과 마지막번째 데이터 라인에서, 서로 인접하는 데이터 라인들과 전기적으로 연결되어 충전하는 픽셀 수가 대략 1/2로 감소한다. 따라서, 충전률 차이로 의해 인접 라인들간의 밝기 차이가 발생되어 표시 불량이 발생되는 문제점이 있다.
이에 본 발명의 기술적 과제는 이러한 종래의 문제점을 해결하기 위한 것으로, 본 발명의 목적은 교호 배열 트랜지스터 구조를 갖는 액정 표시 패널에 채용되어 플리커성 표시 불량을 방지하기 위한 어레이 기판을 제공하는 것이다.
본 발명의 다른 목적은 상기한 어레이 기판을 갖는 액정 표시 장치를 제공하는 것이다.
상기한 본 발명의 목적을 실현하기 위하여 일실시예에 따른 어레이 기판은 제1 픽셀부 및 제2 픽셀부를 포함한다. 상기 제1 픽셀부는 표시 영역에 배치된 복수의 유효 픽셀들과 주변 영역에 배치된 복수의 더미 픽셀들을 포함한다. 상기 제2 픽셀부는 상기 제1 픽셀부에 인접하고, 상기 표시 영역에 배치된 복수의 유효 픽셀들과 상기 표시 영역의 주변인 주변 영역에 배치된 복수의 더미 픽셀들을 포함한다.
상기한 본 발명의 목적을 실현하기 위하여 다른 실시예에 따른 어레이 기판 은 복수의 게이트 라인들 및 복수의 데이터 라인들을 포함한다. 상기 데이터 라인들은 상기 게이트 라인들과 교차하여 복수의 픽셀 영역을 구획한다. 상기 데이터 라인들은 첫 번째 데이터 라인, 복수의 중간 데이터 라인들 및 마지막번째 데이터 라인을 포함한다. 상기 첫 번째 데이터 라인은 홀수번째 더미 픽셀들과 짝수번째 유효 픽셀들에 전기적으로 연결된다. 상기 중간 데이터 라인들은 상기 첫 번째 데이터 라인에 인접하고, 홀수번째 유효 픽셀들과 짝수번째 픽셀들에 전기적으로 연결된다. 상기 마지막번째 데이터 라인은 홀수번째 유효 픽셀들과 짝수번째 더미 픽셀들에 전기적으로 연결된다.
상기한 본 발명의 다른 목적을 실현하기 위하여 일실시예에 따른 액정 표시 장치는 상부 기판, 액정층 및 하부 기판을 포함한다. 상기 하부 기판은 상기 상부 기판과 합체되어 상기 액정층을 수용한다. 상기 하부 기판은 제1 픽셀부 및 제2 픽셀부를 포함한다. 상기 제1 픽셀부는 표시 영역에 배치된 복수의 유효 픽셀들과 주변 영역에 배치된 복수의 더미 픽셀들을 포함한다. 상기 제2 픽셀부는 상기 제1 픽셀부에 인접하고, 상기 표시 영역에 배치된 복수의 유효 픽셀들과 상기 표시 영역의 주변인 주변 영역에 배치된 복수의 더미 픽셀들을 포함한다.
이러한 어레이 기판 및 이를 갖는 액정 표시 장치에 의하면, 교호 배열 트랜지스터 구조를 갖는 액정 표시 패널에서 첫 번째 데이터 라인과 마지막번째 데이터 라인에 대응하여 더미 픽셀들을 형성하므로써, 컬럼 반전에 따른 충전률 차이를 보상할 수 있다.
이하, 첨부한 도면들을 참조하여, 본 발명을 보다 상세하게 설명하고자 한 다.
도 1은 본 발명의 일실시예에 따른 액정 표시 장치를 설명하기 위한 블록도이다. 특히, 더미라인을 갖는 데이터 구동칩을 탑재한 액정 표시 장치를 도시한다.
도 1을 참조하면, 본 발명의 일실시예에 따른 액정 표시 장치(100)는 액정 표시 패널(110), 인쇄회로기판(120) 및 데이터 구동부(130)를 포함한다.
상기 액정 표시 패널(110)은 복수의 데이터 라인들(DL1, DL2, ..., DLn, DLd), 복수의 게이트 라인들(GL1, GL2, ..., GLm), 제1 픽셀부(112) 및 제2 픽셀부(114)를 포함한다. 상기 제1 및 제2 픽셀부들(112, 114) 각각은 스위칭 소자(TFT), 상기 스위칭 소자(TFT)에 전기적으로 연결된 액정 캐패시터(Clc) 및 스토리지 캐패시터(Cst)를 포함한다. 상기 제1 및 제2 픽셀부들(112, 114)은 최외곽 차광층(BM)이 정의하는 영역 안에 배치된다. 상기 최외곽 차광층(BM)은 제1 실링 부재(SEAL1)가 정의하는 영역 안에 배치된다.
상기 데이터 라인들(DL1, DL2, ..., DLn, DLd)은 수직 방향으로 배치된다. 상기 데이터 라인들(DL1, DL2, ..., DLn, DLd)은 복수의 데이터 신호들을 상기 제1 픽셀부(112) 또는 상기 제2 픽셀부(114)에 전달한다. 상기 데이터 라인들(DL1, DL2, ..., DLn, DLd)은 제1 내지 제n 유효 데이터 라인들(DL1, DL2, ..., DLn) 및 더미 데이터 라인(DLd)을 포함한다.
상기 제1 내지 제n 유효 데이터 라인들(DL1, DL2, ..., DLn)은 상기 액정 표시 패널의 표시 영역에 배치된다. 상기 제1 내지 제n 유효 데이터 라인들(DL1, DL2, ..., DLn)은 상기 데이터 구동부(130)에서 제공되는 데이터 신호들을 상기 제 1 및 제2 픽셀부(112, 114)에 공급한다.
상기 게이트 라인들(GL1, GL2, ..., GLm)은 수평 방향으로 배치된다. 상기 게이트 라인들(GL1, GL2, ..., GLm)은 게이트 신호를 상기 제1 픽셀부(112) 또는 상기 제2 픽셀부(114)에 순차적으로 전달한다. 상기 게이트 신호는 상기 제1 픽셀부(112) 또는 상기 제2 픽셀부(114)에 구비되는 스위칭 소자(TFT)를 턴-온/오프시킨다.
상기 제1 픽셀부(112)는 상기 게이트 라인들(GL1, GL2, ..., GLm) 및 상기 데이터 라인들(DL1, DL2, ..., DLn, DLd)에 의해 구획되는 영역들 중 홀수번째 라인 방향으로 배치된다. 상기 제1 픽셀부(112)에 구비되는 서로 인접하는 픽셀들은 공통전압에 대해 서로 다른 극성의 데이터 신호들을 충전한다. 상기 제1 픽셀부(112)는 상기 액정 표시 패널(110)의 표시 영역에 배치된 복수의 제1 유효 픽셀들과 상기 액정 표시 패널(110)의 주변 영역에 배치된 복수의 제1 더미 픽셀들을 포함한다.
상기 제1 유효 픽셀들 각각은 제2 내지 제n 데이터 라인들(DL2, ..., DLn)과 홀수번째 게이트 라인들(GL1, GL3, ..., GLm-1)에 각각 전기적으로 연결된다. 상기 제1 더미 픽셀들은 상기 액정 표시 패널(110)의 최외곽 영역 각각에 배치된다. 상기 제1 더미 픽셀들중 하나는 상기 액정 표시 패널(110)의 최좌측 영역에 배치되고, 다른 하나는 상기 액정 표시 패널(110)의 최우측 영역에 배치된다.
상기 제2 픽셀부(114)는 상기 게이트 라인들 및 데이터 라인들에 의해 구획되는 영역들중 짝수번째 라인 방향으로 배치된다. 상기 제2 픽셀부(114)에 구비되 는 서로 인접하는 픽셀들은 서로 다른 극성의 데이터 신호를 충전한다. 상기 제2 픽셀부(114)는 상기 제1 픽셀부(112)에 인접하고, 상기 표시 영역에 배치된 복수의 제2 유효 픽셀들과 상기 표시 영역의 주변인 주변 영역에 배치된 복수의 제2 더미 픽셀들을 포함한다.
상기 제2 유효 픽셀들 각각은 제1 내지 제(n-1) 데이터 라인들(DL1, ..., DLn-1) 및 짝수번째 게이트 라인들(GL2, GL4, ..., GLm) 각각에 전기적으로 연결된다. 상기 제2 더미 픽셀들은 상기 액정 표시 패널(110)의 최외곽 영역에 배치된다. 상기 제1 더미 픽셀들중 하나는 상기 액정 표시 패널(110)의 최좌측 영역에 배치되고, 다른 하나는 상기 액정 표시 패널(110)의 최우측 영역에 배치된다.
상기 액정 표시 패널(110)은 최좌측 영역에 배치된 제1 플로팅 데이터 라인(DLf1) 및 최우측 영역에 배치된 제2 플로팅 데이터 라인(DLf2)을 더 포함한다. 상기 제1 플로팅 데이터 라인(DLf1)은 제2 픽셀부(114), 특히 제2 더미 픽셀들 각각에 전기적으로 연결된다. 상기 제2 플로팅 데이터 라인(DLf2)은 제1 픽셀부(112), 특히 제1 더미 픽셀들 각각에 전기적으로 연결된다.
상기 인쇄회로기판(120)은 상기 액정 표시 패널(110)의 일측부에 배치된다. 상기 인쇄회로기판은 외부에서 공급되는 영상신호 및 상기 영상신호에 대응하는 동기 신호를 제공받는 타이밍 제어부(미도시), 외부에서 공급되는 전원전압을 변환하는 전원변환부(미도시) 등을 포함한다.
상기 타이밍 제어부는 일례로, 상기 영상신호와 동기 신호를 액정 표시 장치에 적응하도록 변환하여 상기 데이터 구동부(130)에 제공한다. 상기 전원변환부는 일례로, 게이트 온/오프 전압(VON/VOFF) 및 공통전압(VCOM, VST)을 발생한다. 이에 의해 상기 게이트 온/오프 전압(VON/VOFF)은 상기 스위칭 소자를 턴-온/오프시킨다.
상기 데이터 구동부(130)는 상기 액정 표시 패널(110) 및 상기 인쇄회로기판(120)간에 배치된다. 상기 데이터 구동부(130)는 복수의 연성인쇄회로기판(flexible printed circuit boards, FPC)(132), 상기 연성인쇄회로기판(132)에 탑재된 게이트 구동칩(134)을 포함한다. 상기 연성인쇄회로기판(132)은 복수개로 이루어져, 라인 방향으로 배열된다. 각각의 연성인쇄회로기판(132)은 신호가 입력되는 입력패턴부, 처리된 신호가 출력되는 출력 패턴부 및 더미 패턴부를 포함한다.
상기 입력패턴부는 인쇄회로기판(120)과 전기적으로 연결되고, 출력 패턴부는 상기 액정 표시 패널(110)과 전기적으로 연결된다.
상기 출력패턴부는 도 1에서, 제1 내지 제n 채널라인들(CH1, CH2, ..., CHn-1, CHn)을 경유하여 상기 데이터 구동칩(134)에 전기적으로 연결된다. 상기 제1 내지 제n 채널라인들(CH1, CH2, ..., CHn-1, CHn) 각각은 제1 내지 제n 유효 데이터 라인들(DL1, DL2, ..., DLn) 각각에 전기적으로 연결된다.
상기 더미 패턴부는 상기 게이트 구동칩(134)에 구비되는 더미 채널에 전기적으로 연결된다. 일반적으로 WXGA(Wide XGA) 모드 해상도(1280×800)를 갖는 액정 표시 장치에 채용되는 게이트 구동칩(134)은 12개의 더미 채널들을 갖는다. 상기 더미 채널들의 하나는 더미 데이터 라인(DLd)에 전기적으로 연결된다. 상기 더미 데이터 라인(DLd)은 제1 픽셀부(112)의 최우측 픽셀에 전기적으로 연결되고, 제2 픽셀부(14)의 최우측 더미 픽셀에 전기적으로 연결된다.
따라서, 데이터 구동칩(134)에 구비되는 더미 채널과 액정 표시 패널(110)에 구비되는 더미 데이터 라인(DLn)은 전기적으로 연결되어 최외곽 영역에 배치된 픽셀과 중앙 영역에 배치된 픽셀들의 충전률은 균일하게 유지된다. 그 결과, 좌우 픽셀들의 충전률 차이에 의해 발생되는 인접 라인과의 밝기 차이에 의해 발생되는 표시 불량이 방지된다.
도 2는 도 1에 도시된 액정 표시 패널의 단면도이다. 특히, 더미 픽셀을 커버하는 최외곽 차광층을 갖는 액정 표시 패널을 도시한다.
도 1 및 도 2를 참조하면, 액정 표시 패널(110)은 어레이 기판(210), 상기 어레이 기판(210)에 대향하는 대향 기판(220) 및 상기 어레이 기판(210) 및 대향 기판(220)간에 형성된 액정층(230)을 포함한다. 상기 어레이 기판(210) 및 대향 기판(220)은 외곽 영역에 배치된 제1 실링 부재(SEAL1)에 의해 밀봉되어 일정 공간을 정의한다. 상기 정의되는 공간에는 상기 액정층(230)이 배치된다.
상기 어레이 기판(210)은 제1 투명 기판(212) 상에 형성된 제1 더미 박막트랜지스터(TFTd1), 제1 내지 제n 박막트랜지스터들(TFT1, ..., TFTm) 및 제2 더미 박막트랜지스터(TFTd2)를 포함한다. 예를들어, 제1 더미 박막트랜지스터(TFTd1)는 게이트 전극(GE), 상기 게이트 전극(GE) 위에 형성된 게이트 절연층(214), 상기 게이트 절연층(214) 위에 형성되고 상기 게이트 전극(GE)을 커버하는 채널층, 상기 채널층의 일측 및 타측 영역에 각각 형성된 소스 전극(SE) 및 드레인 전극(DE)을 포함한다. 상기 제1 더미 박막트랜지스터(TFTd1) 위에는 유기절연층(216)이 형성된 다. 상기 유기절연층(216)의 일부는 제거되어 상기 드레인 전극(DE)을 노출시킨다. 노출된 드레인 전극(DE)은 화소전극(PE)과 전기적으로 연결된다.
상기 제1 내지 제n 박막트랜지스터들(TFT1, ..., TFTn) 및 제2 더미 박막트랜지스터(TFTd2)는 상기 제1 더미 박막트랜지스터(TFTd1)와 동일한 형상을 갖는다.
상기 대향 기판(220)은 제2 투명 기판(222) 상에 픽셀 영역들을 구획하는 제1 차광층(BM1)과, 표시 영역을 둘러싸는 제2 차광층(BM2)을 포함한다. 상기 제1 차광층(BM1)은 상대적으로 좁은 폭을 갖고, 상기 제2 차광층(BM2)은 상대적으로 넓은 폭을 갖는다.
상기 제1 차광층(BM1)에 의해 구획되는 영역에는 컬러 필터층이 형성된다. 상기 컬러필터층은 일례로, 레드 필터층(RLA), 그린 필터층(GLA) 및 블루 필터층(BLA)을 포함한다.
상기 제2 차광층(BM2)은 제1 픽셀부(112)의 최외곽 영역에 배치된 제1 더미 픽셀들을 커버한다. 또한, 상기 제2 차광층(BM2)은 제2 픽셀부(114)의 최외곽 영역에 배치된 제2 더미 픽셀들을 커버한다.
상기 컬러필터층 및 상기 표시 영역을 둘러싸는 제1 및 제2 차광층(BM1, BM2) 상에는 공통전극층(224)이 형성된다.
상기 액정 표시 패널(110)은 상기 어레이 기판(210)과 대향 기판(220)간에 배치된 액정층(230)의 유출을 차단하기 위해 제1 실링 부재(SEAL1)를 포함한다.
상기 액정 표시 패널(110)에는 제1 쇼트 포인팅 부재(SP1) 및 제2 쇼트 포인팅 부재(SP2)가 형성된다. 상기 제1 쇼트 포인팅 부재(SP1)는 상기 제1 더미 박막 트랜지스터(TFTd1)에 전기적으로 연결된 화소 전극(PE)과 상기 공통전극층(224)을 전기적으로 연결한다. 상기 제2 쇼트 포인팅 부재(SP2)는 상기 제2 박막트랜지스터(TFTd2)에 전기적으로 연결된 화소 전극(PE)과 상기 공통전극층(224)을 전기적으로 연결한다.
이상에서 설명된 바와 같이, 교호 배열 트랜지스터 구조를 갖는 액정 표시 패널의 최외곽 영역에서 서로 인접하는 픽셀들간의 서로 다른 충전률을 보상하기 위해 형성된 제1 및 제2 더미 픽셀들은 최외곽 영역에 형성된 차광층에 의해 커버된다.
도 3은 본 발명의 다른 실시예에 따른 액정 표시 패널의 단면도이다. 특히, 더미 픽셀을 커버하는 실링 부재를 갖는 액정 표시 패널을 도시한다.
도 3을 참조하면, 본 발명의 다른 실시예에 따른 액정 표시 패널(310)은 어레이 기판(210), 상기 어레이 기판(210)에 대향하는 대향 기판(320) 및 상기 어레이 기판(210) 및 대향 기판(320)간에 형성된 액정층(230)을 포함한다. 상기 도 2와 비교할 때 동일한 구성 요소에 대해서는 동일한 도면 부호를 부여하고 그 상세한 설명은 생략한다.
상기 대향 기판(320)은 제3 투명 기판(322) 상에 픽셀 영역들을 구획하는 제3 차광층(BM3)과, 표시 영역을 둘러싸는 제4 차광층(BM4)을 포함한다. 상기 제3 및 제4 차광층들(BM3, BM4)의 폭은 서로 동일할 수도 있고, 상이할 수도 있다.
상기 제3 차광층(BM3)에 의해 구획되는 영역에는 컬러 필터층이 형성된다. 상기 컬러필터층은 레드 필터층(RLA), 그린 필터층(GLA) 및 블루 필터층(BLA)을 포 함한다.
상기 컬러필터층 및 상기 표시 영역을 둘러싸는 제3 및 제4 차광층(BM3, BM4) 상에는 공통전극층(324)이 형성된다.
상기 어레이 기판(210) 및 대향 기판(320)은 외곽 영역에 배치된 제2 실링 부재(SEAL2)에 의해 밀봉되어 일정 공간을 정의한다. 상기 정의되는 공간에는 상기 액정층(230)이 배치된다. 상기 제2 실링 부재(SEAL2)는 상기 제1 픽셀부(112)의 최외곽 영역에 배치된 제1 더미 픽셀들 및 상기 제2 픽셀부(114)의 최외곽 영역에 배치된 제2 더미 픽셀들을 커버한다.
상기 액정 표시 패널(310)은 도 2에 도시된 바와 같이 쇼트 포인팅 부재들(미도시)을 더 포함한다. 하나의 쇼트 포인팅 부재는 상기 제1 더미 박막트랜지스터(TFTd1)에 전기적으로 연결된 화소 전극(PE)과 상기 공통전극층(324)을 전기적으로 연결한다. 다른 하나의 쇼트 포인팅 부재는 상기 제2 박막트랜지스터(TFTd2)에 전기적으로 연결된 화소 전극(PE)과 상기 공통전극층(224)을 전기적으로 연결한다.
이상에서 설명된 바와 같이, 교호 배열 트랜지스터 구조를 갖는 액정 표시 패널의 최외곽 영역에서 서로 인접하는 픽셀들간의 서로 다른 충전률을 보상하기 위해 형성된 제1 및 제2 더미 픽셀들은 최외곽 영역에 형성된 실링 부재에 의해 커버된다.
도 4는 본 발명의 또 다른 실시예에 따른 액정 표시 장치를 설명하기 위한 블록도이다. 특히, 더미라인을 구비하지 않은 데이터 구동칩을 탑재한 액정 표시 장치를 도시한다.
도 4를 참조하면, 본 발명의 또 다른 실시예에 따른 액정 표시 장치(400)는 액정 표시 패널(110), 인쇄회로기판(420), 제1 데이터 구동부(430) 및 제2 데이터 구동부(440)를 포함한다. 도 1과 비교할 때 동일한 구성요소에 대해서는 동일한 도면번호를 부여하고, 그 상세한 설명은 생략한다.
상기 인쇄회로기판(420)은 상기 액정 표시 패널(110)의 일측부에 배치된다. 상기 인쇄회로기판은 외부에서 공급되는 영상신호 및 상기 영상신호에 대응하는 동기 신호를 제공받는 타이밍 제어부(미도시), 외부에서 공급되는 전원전압을 변환하는 전원변환부(미도시) 등을 포함한다. 또한, 상기 인쇄회로기판(420)은 제1 데이터 구동부(430)와 제2 데이터 구동부(440)를 전기적으로 연결하는 신호 배선(422)을 더 포함한다.
상기 제1 및 제2 데이터 구동부(430, 440)는 상기 액정 표시 패널(110) 및 상기 인쇄회로기판(120)간에 배치된다. 본 실시예에서는 설명의 편의를 위해 액정 표시 패널의 최좌측 영역 및 최우측 영역에 각각 배치된 제1 데이터 구동부(430) 및 제2 데이터 구동부(440)만을 도시한다.
상기 제1 데이터 구동부(430)는 제1 연성인쇄회로기판(flexible printed circuit board, FPC)(432), 상기 제1 연성인쇄회로기판(432)에 형성된 제1 더미 배선(433), 상기 제1 더미 배선(433)의 양단에 형성된 제1 연결부(434) 및 제2 연결부(435) 및 상기 제1 연성인쇄회로기판(432)에 탑재된 제1 게이트 구동칩(436)을 포함한다. 상기 제1 게이트 구동칩(436)의 첫 번째 채널(CH1)은 제1 데이터 라인(DL1)과 전기적으로 연결되어 제1 데이터 신호를 상기 제1 데이터 라인(DL1)에 전 달한다. 또한, 상기 첫 번째 채널(CH1)은 상기 제1 연결부(434)와 전기적으로 연결되어 상기 제1 데이터 신호를 상기 제1 더미 배선(433)을 경유하여 상기 제2 연결부(435)에 전달한다. 상기 제1 연결부(435)는 상기 인쇄회로기판(420)에 형성된 신호 배선(422)과 전기적으로 연결된다.
상기 제2 데이터 구동부(420)는 제2 연성인쇄회로기판(flexible printed circuit board, FPC)(442), 상기 제2 연성인쇄회로기판(442)에 형성된 제2 더미 배선(443), 상기 제2 더미 배선(443)의 양단에 형성된 제3 연결부(444) 및 제4 연결부(445) 및 상기 제2 연성인쇄회로기판(442)에 탑재된 제2 게이트 구동칩(446)을 포함한다. 상기 제2 게이트 구동칩(446)의 마지막번째 채널(CHn)은 제n 데이터 라인(DLn)과 전기적으로 연결되어 제n 데이터 신호를 상기 제n 데이터 라인(DLn)에 전달한다.
상기 제3 연결부(444)는 상기 액정 표시 패널(110)에 형성된 상기 더미 데이터 라인(DLd)과 전기적으로 연결된다. 상기 제4 연결부(445)는 상기 인쇄회로기판(420)에 형성된 신호 배선(422)과 전기적으로 연결된다.
따라서, 상기 더미 데이터 라인(DLd)에 전기적으로 연결된 수평 방향의 픽셀들은 상기 제1 데이터 라인(DL1)에 공급되는 제1 데이터 신호를 충전한다. 즉, 홀수번째 픽셀부(112)의 최우측 유효 픽셀들과 상기 홀수번째 픽셀부의 최좌측 더미 픽셀들은 동일한 극성의 동일한 데이터 신호를 충전한다. 또한, 짝수번째 픽셀부(114)의 최우측 더미 픽셀들과 상기 짝수번째 픽셀부의 최좌측 유효 픽셀들은 동일한 극성의 동일한 데이터 신호를 충전한다.
이상에서 설명한 바와 같이, 본 발명에 따르면 AAT구조를 갖는 액정 표시 장치에서 최외곽 영역(좌측/우측)에 배치된 더미 픽셀들을 더 구비한다. 이에 따라 수직 방향으로 서로 인접하는 화소들의 충전량을 동일하게 하여 서로 다른 충전량에 의해 발생되는 표시불량을 해결한다. 상기한 더미 픽셀은 최외곽 차광층 또는 실링 부재를 통해 커버한다.
이상에서는 실시예를 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.

Claims (26)

  1. 표시 영역에 배치된 복수의 유효 픽셀들과 주변 영역에 배치된 복수의 더미 픽셀들을 포함하는 제1 픽셀부; 및
    상기 제1 픽셀부에 인접하고, 상기 표시 영역에 배치된 복수의 유효 픽셀들과 상기 표시 영역의 주변인 주변 영역에 배치된 복수의 더미 픽셀들을 포함하는 제2 픽셀부를 포함하는 것을 특징으로 하는 어레이 기판.
  2. 제1항에 있어서, 상기 제1 픽셀부에 구비되는 서로 인접하는 픽셀들은 서로 다른 극성의 데이터 신호를 충전하는 것을 특징으로 하는 어레이 기판.
  3. 제1항에 있어서, 상기 제2 픽셀부에 구비되는 서로 인접하는 픽셀들은 서로 다른 극성의 데이터 신호를 충전하는 것을 특징으로 하는 어레이 기판.
  4. 제1항에 있어서, 상기 더미 픽셀들은 최외곽 영역에 배치된 것을 특징으로 하는 어레이 기판.
  5. 제1항에 있어서, 상기 제1 및 제2 픽셀부는 수평 방향으로 배치된 것을 특징으로 하는 어레이 기판.
  6. 복수의 게이트 라인들; 및
    상기 게이트 라인들과 교차하여 복수의 픽셀 영역들을 구획하는 복수의 데이터 라인들을 포함하고,
    상기 데이터 라인들은
    홀수번째 더미 픽셀들과 짝수번째 유효 픽셀들에 전기적으로 연결된 첫 번째 데이터 라인;
    상기 첫 번째 데이터 라인에 인접하고, 홀수번째 유효 픽셀들과 짝수번째 픽셀들에 전기적으로 연결된 복수의 데이터 라인들; 및
    홀수번째 유효 픽셀들과 짝수번째 더미 픽셀들에 전기적으로 연결된 마지막번째 데이터 라인을 포함하는 것을 특징으로 하는 어레이 기판.
  7. 제6항에 있어서, 상기 첫 번째 데이터 라인에 전기적으로 연결된 홀수번째 더미 픽셀들중 첫 번째 더미 픽셀과 마지막번째 더미 픽셀은 전기적으로 연결된 것을 특징으로 하는 어레이 기판.
  8. 제6항에 있어서, 상기 마지막번째 데이터 라인에 전기적으로 연결된 짝수번째 더미 픽셀들중 첫 번째 더미 픽셀과 마지막번째 더미 픽셀은 전기적으로 연결된 것을 특징으로 하는 어레이 기판.
  9. 제6항에 있어서, 상기 더미 픽셀은 상기 더미 픽셀에 인접하는 유효 픽셀의 충전율을 보상하기 위해 실질적으로 동일한 사이즈를 갖는 것을 특징으로 하는 어레이 기판.
  10. 제6항에 있어서, 상기 데이터 라인들중 홀수번째 데이터 라인과 짝수번째 데이터 라인은 서로 다른 극성의 데이터 신호들을 전달하는 것을 특징으로 하는 어레이 기판.
  11. 상부 기판;
    액정층; 및
    상기 상부 기판과 합체되어 상기 액정층을 수용하고,
    표시 영역에 배치된 복수의 유효 픽셀들과 주변 영역에 배치된 복수의 더미 픽셀들을 포함하는 제1 픽셀부와,
    상기 제1 픽셀부에 인접하고, 상기 표시 영역에 배치된 복수의 유효 픽셀들과 상기 표시 영역의 주변인 주변 영역에 배치된 복수의 더미 픽셀들을 포함하는 제2 픽셀부를 포함하는 하부 기판을 포함하는 것을 특징으로 하는 액정 표시 장치.
  12. 제11항에 있어서, 상기 더미 픽셀들은 상기 하부 기판의 최외곽 영역에 배치된 것을 특징으로 하는 액정 표시 장치.
  13. 제11항에 있어서, 상기 더미 픽셀들을 커버하는 커버부를 더 포함하는 것을 특징으로 하는 액정 표시 장치.
  14. 제13항에 있어서, 상기 커버부는 상기 상부 기판에 형성되어, 유효 표시 영역을 정의하는 차광층을 포함하는 것을 특징으로 하는 액정 표시 장치.
  15. 제13항에 있어서, 상기 커버부는 상기 하부 기판과 상부 기판간에 개재된 실런트를 포함하는 것을 특징으로 하는 액정 표시 장치.
  16. 제11항에 있어서, 상기 제1 및 제2 픽셀부들 각각에 복수의 데이터 신호들을 공급하는 복수의 데이터 구동부들을 더 포함하고,
    상기 데이터 구동부들중 최우측 데이터 구동부는 더미 라인을 더 포함하며,
    상기 더미 라인은
    상기 제1 픽셀부의 최우측 유효 픽셀과 상기 제2 픽셀부의 최우측 더미 픽셀에 전기적으로 연결된 것을 특징으로 하는 액정 표시 장치.
  17. 제16항에 있어서, 상기 제1 픽셀부의 최우측 더미 픽셀은 서로 전기적으로 연결된 것을 특징으로 하는 액정 표시 장치.
  18. 제16항에 있어서, 상기 제1 픽셀부의 최좌측 더미 픽셀은 서로 전기적으로 연결된 것을 특징으로 하는 액정 표시 장치.
  19. 제11항에 있어서, 상기 제1 및 제2 픽셀부들 각각에 복수의 데이터 신호들을 공급하는 복수의 데이터 구동부들을 더 포함하고,
    상기 데이터 구동부의 최우측 데이터 라인은 최좌측 데이터 라인에 전기적으로 연결된 것을 특징으로 하는 액정 표시 장치.
  20. 제19항에 있어서, 상기 제1 픽셀부의 최우측 유효 픽셀과 상기 제1 픽셀부의 최좌측 더미 픽셀은 동일한 데이터 신호를 충전하는 것을 특징으로 하는 액정 표시 장치.
  21. 제19항에 있어서, 상기 제2 픽셀부의 최우측 더미 픽셀과 상기 제2 픽셀부의 최좌측 유효 픽셀은 동일한 데이터 신호를 충전하는 것을 특징으로 하는 액정 표시 장치.
  22. 제19항에 있어서, 상기 제1 픽셀부의 최좌측 더미 픽셀들은 서로 전기적으로 연결된 것을 특징으로 하는 액정 표시 장치.
  23. 제19항에 있어서, 상기 제2 픽셀부의 최우측 더미 픽셀은 서로 전기적으로 연결된 것을 특징으로 하는 액정 표시 장치.
  24. 제11항에 있어서, 상기 상부 기판은 공통전극층을 더 포함하고,
    상기 제1 픽셀부에 구비된 최우측 더미 픽셀들은 쇼트 포인트를 경유하여 상기 공통전극층에 전기적으로 연결된 것을 특징으로 하는 액정 표시 장치.
  25. 제11항에 있어서, 상기 상부 기판은 공통전극층을 더 포함하고,
    상기 제2 픽셀부에 구비된 최좌측 더미 픽셀들은 쇼트 포인트를 경유하여 상기 공통전극층에 전기적으로 연결된 것을 특징으로 하는 액정 표시 장치.
  26. 제11항에 있어서, 상기 제1 및 제2 픽셀부들 각각에 복수의 데이터 신호들을 공급하는 복수의 데이터 구동부들; 및
    상기 데이터 구동부들에 전기적으로 연결된 인쇄회로기판을 더 포함하고,
    상기 인쇄회로기판은 상기 더미 라인과 최좌측 데이터 라인을 전기적으로 연결하기 위해 형성된 도전성 경로를 더 포함하는 것을 특징으로 하는 액정 표시 장치.
KR1020050130328A 2005-12-27 2005-12-27 어레이 기판 및 이를 갖는 액정 표시 장치 KR20070068574A (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020050130328A KR20070068574A (ko) 2005-12-27 2005-12-27 어레이 기판 및 이를 갖는 액정 표시 장치
US11/559,474 US20070146518A1 (en) 2005-12-27 2006-11-14 Array substrate and liquid crystal display device having the same
CN200610163369XA CN1991546B (zh) 2005-12-27 2006-12-04 阵列基底和具有该阵列基底的液晶显示设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050130328A KR20070068574A (ko) 2005-12-27 2005-12-27 어레이 기판 및 이를 갖는 액정 표시 장치

Publications (1)

Publication Number Publication Date
KR20070068574A true KR20070068574A (ko) 2007-07-02

Family

ID=38193149

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050130328A KR20070068574A (ko) 2005-12-27 2005-12-27 어레이 기판 및 이를 갖는 액정 표시 장치

Country Status (3)

Country Link
US (1) US20070146518A1 (ko)
KR (1) KR20070068574A (ko)
CN (1) CN1991546B (ko)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101386570B1 (ko) * 2007-07-24 2014-04-21 엘지디스플레이 주식회사 액정표시장치
KR20150082849A (ko) * 2014-01-08 2015-07-16 삼성디스플레이 주식회사 표시 패널, 이의 제조 방법 및 표시 장치
KR20160007895A (ko) * 2014-07-08 2016-01-21 삼성디스플레이 주식회사 유기 발광 표시 패널 및 이를 포함하는 유기 발광 표시 장치

Families Citing this family (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101082893B1 (ko) * 2005-08-24 2011-11-11 삼성전자주식회사 어레이 기판 및 이를 갖는 표시장치
CN101498870B (zh) * 2008-01-31 2012-01-18 上海天马微电子有限公司 反射透射型液晶显示装置
KR101520805B1 (ko) * 2008-10-06 2015-05-18 삼성디스플레이 주식회사 데이터 구동방법, 이를 수행하기 위한 데이터 구동회로 및 이 데이터 구동회로를 포함하는 표시 장치
US8988440B2 (en) * 2011-03-15 2015-03-24 Qualcomm Mems Technologies, Inc. Inactive dummy pixels
US20120249519A1 (en) * 2011-03-29 2012-10-04 Qualcomm Mems Technologies, Inc. Dummy pixels made inactive
JP2013020188A (ja) * 2011-07-13 2013-01-31 Panasonic Liquid Crystal Display Co Ltd 液晶表示装置
TWI442149B (zh) * 2011-08-25 2014-06-21 Au Optronics Corp 液晶顯示面板及其製造方法
KR101965207B1 (ko) * 2012-03-27 2019-04-05 삼성디스플레이 주식회사 표시 장치
CN102707525B (zh) * 2012-05-24 2015-01-28 北京京东方光电科技有限公司 一种阵列基板、液晶显示面板和液晶显示装置
CN103365015B (zh) * 2013-07-11 2016-01-06 北京京东方光电科技有限公司 一种阵列基板及液晶显示器
CN106019746A (zh) * 2016-06-24 2016-10-12 武汉华星光电技术有限公司 液晶显示面板及液晶显示装置
KR102656664B1 (ko) * 2016-10-06 2024-04-12 삼성디스플레이 주식회사 표시장치
CN109828397A (zh) * 2019-04-09 2019-05-31 惠科股份有限公司 像素电路结构
KR20200130607A (ko) * 2019-05-10 2020-11-19 삼성디스플레이 주식회사 표시 장치 및 그의 구동 방법
CN110992874B (zh) * 2019-12-30 2022-10-04 武汉天马微电子有限公司 一种显示面板及其驱动方法、显示装置
CN111429857A (zh) * 2020-04-10 2020-07-17 深圳市华星光电半导体显示技术有限公司 一种显示面板的像素驱动电路
CN115547272B (zh) * 2022-10-28 2024-03-15 惠科股份有限公司 显示面板和显示装置

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100884992B1 (ko) * 2002-04-20 2009-02-20 엘지디스플레이 주식회사 액정표시장치
KR100890022B1 (ko) * 2002-07-19 2009-03-25 삼성전자주식회사 액정 표시 장치 및 그 구동 방법

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101386570B1 (ko) * 2007-07-24 2014-04-21 엘지디스플레이 주식회사 액정표시장치
KR20150082849A (ko) * 2014-01-08 2015-07-16 삼성디스플레이 주식회사 표시 패널, 이의 제조 방법 및 표시 장치
KR20160007895A (ko) * 2014-07-08 2016-01-21 삼성디스플레이 주식회사 유기 발광 표시 패널 및 이를 포함하는 유기 발광 표시 장치

Also Published As

Publication number Publication date
US20070146518A1 (en) 2007-06-28
CN1991546B (zh) 2010-12-15
CN1991546A (zh) 2007-07-04

Similar Documents

Publication Publication Date Title
KR20070068574A (ko) 어레이 기판 및 이를 갖는 액정 표시 장치
KR101204365B1 (ko) 액정 표시 패널 및 그 제조 방법
US7548288B2 (en) Thin film transistor array panel and display device having particular data lines and pixel arrangement
KR101623593B1 (ko) 액정표시장치
EP2434339B1 (en) Liquid crystal panel
KR101196860B1 (ko) 액정 표시 장치
KR101746862B1 (ko) 액정표시장치
US20090195492A1 (en) Liquid crystal display device
GB2464789A (en) Liquid crystal display
KR20110067227A (ko) 액정표시장치 및 그 구동방법
KR20110101892A (ko) 액정 표시 장치
KR20160030598A (ko) 액정 표시장치
US10074325B2 (en) Display device having dummy pixel black image display in a non-display area
CN109599072B (zh) 一种显示装置、驱动方法和显示器
US20080150869A1 (en) Display panel and plane display device using the same
KR101335907B1 (ko) 전기 광학 장치 및 전자기기
US8188951B2 (en) Chip on glass type display device
KR20030055931A (ko) 액정표시장치
KR100226785B1 (ko) 액정표시장치
KR102404392B1 (ko) 협 베젤 구조를 갖는 대형 액정 표시장치
KR20150034892A (ko) 액정표시장치
US10930234B1 (en) Gray scale liquid crystal display panel with multiplexed analog gray levels
US20120249909A1 (en) Array substrate and liquid crystal display device
KR102326168B1 (ko) 표시장치
KR20160033287A (ko) 액정 표시장치

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
E601 Decision to refuse application