KR101520805B1 - 데이터 구동방법, 이를 수행하기 위한 데이터 구동회로 및 이 데이터 구동회로를 포함하는 표시 장치 - Google Patents

데이터 구동방법, 이를 수행하기 위한 데이터 구동회로 및 이 데이터 구동회로를 포함하는 표시 장치 Download PDF

Info

Publication number
KR101520805B1
KR101520805B1 KR1020080097586A KR20080097586A KR101520805B1 KR 101520805 B1 KR101520805 B1 KR 101520805B1 KR 1020080097586 A KR1020080097586 A KR 1020080097586A KR 20080097586 A KR20080097586 A KR 20080097586A KR 101520805 B1 KR101520805 B1 KR 101520805B1
Authority
KR
South Korea
Prior art keywords
data
dummy
voltages
voltage
output
Prior art date
Application number
KR1020080097586A
Other languages
English (en)
Other versions
KR20100038568A (ko
Inventor
이재한
손선규
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020080097586A priority Critical patent/KR101520805B1/ko
Priority to US12/420,445 priority patent/US9576546B2/en
Priority to JP2009115263A priority patent/JP5689589B2/ja
Publication of KR20100038568A publication Critical patent/KR20100038568A/ko
Application granted granted Critical
Publication of KR101520805B1 publication Critical patent/KR101520805B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0413Details of dummy pixels or dummy lines in flat panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general

Abstract

데이터 구동방법은 화소들에 대응하는 데이터들을 수신한다. 수신된 데이터들을 아날로그 형태의 데이터 전압들로 변환하여 복수의 데이터 배선들에 출력한다. 데이터 전압들의 첫 번째 데이터 전압과 마지막 데이터 전압 중 하나를 데이터 배선들과 인접하게 배치된 더미 데이터 배선에 출력한다. 이에 따라서, 데이터 구동회로의 사이즈를 줄일 수 있다.
데이터 구동회로, 데이터 배선, 더미 데이터 배선, 컬럼 반전

Description

데이터 구동방법, 이를 수행하기 위한 데이터 구동회로 및 이 데이터 구동회로를 포함하는 표시 장치{METHOD OF DRIVING DATA, DRIVING CIRCUIT FOR PERFORMING THE METHOD, AND DISPLAY APPARATUS HAVING THE DRIVING CIRCUIT}
본 발명은 데이터 구동방법, 이를 수행하기 위한 데이터 구동회로 및 이 데이터 구동회로를 포함하는 표시 장치에 관한 것으로, 보다 상세하게는 간단한 구조에 의해 수행되는 데이터 구동방법, 이를 수행하기 위한 데이터 구동회로 및 상기한 데이터 구동회로를 포함하는 표시 장치에 관한 것이다.
일반적으로 액정표시장치는 액정표시패널과, 상기 액정표시패널을 구동시키는 구동칩이 실장된 인쇄회로기판과, 상기 액정표시패널과 인쇄회로기판을 전기적으로 연결하고 소스 구동칩이 실장된 소스 테이프 캐리어 패키지들 및 게이트 구동칩이 실장된 게이트 테이프 캐리어 패키지들을 포함한다.
상기 액정표시장치는 사이즈를 줄이고 제조 원가를 절감하기 위한 방안으로, 상기 게이트 테이프 캐리어 패키지들을 제거하고, 상기 게이트 구동회로를 상기 액정표시패널에 직접 형성하는 GIL(Gate IC Less) 구조가 개발되어 적용되고 있다.
이와 더불어, 소스 구동칩의 개수를 줄이기 위해 하나의 소스 배선에 서로 다른 컬러의 화소들이 연결된 구조, 즉, 가로 화소 구조를 채용되고 있다. 상기 가로 화소 구조는 레드 컬러 화소, 그린 컬러 화소 및 블루 컬러 화소 각각은 가로 방향으로 장변이 형성되고 세로 방향으로 단변이 형성되어 레드, 그린 및 블루 화소들이 세로 방향으로 배열된 구조이다.
상기 가로 화소 구조를 채용하는 경우, 상기 레드, 그린 및 블루 화소들이 동일한 소스 배선에 연결되어 수평 구간(1H)을 1/3H로 나누어 각각 구동됨에 따라서, 소스 배선의 개수가 1/3 로 감소할 수 있다.
상기 가로 화소 구조에서 줄어든 충전시간을 보상하고 소비 전력을 줄이기 위해서 서로 인접한 소스 배선들에 서로 다른 극성의 데이터 전압을 인가하는 컬럼 반전 구동이 채용하고 있으며, 상기 컬럼 반전 구동을 통해 도트 반전 효과를 얻기 위해서 수직열의 화소들을 인접한 소스 배선들에 교대로 연결하는 구조가 채용되고 있다.
본 발명의 기술적 과제는 이러한 점에서 착안된 것으로, 본 발명의 목적은 사이즈 축소 및 구조의 간단화를 위한 데이터 구동방법을 제공하는 것이다.
본 발명의 다른 목적은 상기 데이터 구동방법을 수행하기 위한 데이터 구동회로를 제공하는 것이다.
본 발명의 또 다른 목적은 상기 데이터 구동회로를 포함하는 표시 장치를 제공하는 것이다.
상기한 본 발명의 목적을 실현하기 위한 일 실시예에 따른 데이터 구동방법은 화소들에 대응하는 데이터들을 수신한다. 수신된 상기 데이터들을 아날로그 형태의 데이터 전압들로 변환하여 복수의 데이터 배선들에 출력한다. 상기 데이터 전압들의 첫 번째 데이터 전압과 마지막 데이터 전압 중 하나를 상기 데이터 배선들과 인접하게 배치된 더미 데이터 배선에 출력한다.
상기한 본 발명의 다른 목적을 실현하기 위한 일 실시예에 따른 데이터 구동회로는 래치부, 디지털-아날로그 변환부, 출력부 및 더미 출력부를 포함한다. 상기 래치부는 화소들에 해당하는 데이터들을 수신한다. 상기 디지털-아날로그 변환부는 상기 래치부로부터 출력된 상기 데이터들을 아날로그 형태의 데이터 전압들로 변환한다. 상기 출력부는 상기 데이터 전압들을 완충하여 복수의 데이터 배선들에 출력한다. 상기 더미 출력부는 상기 출력부로부터 출력되는 데이터 전압들 중 첫 번째 데이터 전압과 마지막 데이터 전압을 수신하고, 상기 첫 번째 및 마지막 데이터 전압들 중 하나를 상기 데이터 배선들과 인접하게 배치된 더미 데이터 배선에 출력한다.
상기한 본 발명의 다른 목적을 실현하기 위한 일 실시예에 따른 표시 장치는 표시 패널 및 데이터 구동회로를 포함한다. 상기 표시 패널은 복수의 데이터 배선들과, 상기 데이터 배선들에 인접하게 배치된 더미 데이터 배선 및 상기 데이터 배선들과 교차하는 복수의 게이트 배선들을 포함한다. 상기 데이터 구동회로는 상기 데이터 배선들에 데이터 전압들을 출력하는 출력부와, 상기 데이터 전압들 중 첫 번째 데이터 전압과 마지막 데이터 전압을 수신하고 상기 첫 번째 및 마지막 데이터 전압들 중 하나를 상기 더미 데이터 배선에 출력하는 더미 출력부를 포함한다.
본 발명에 따르면, 첫 번째 및 마지막 데이터 전압들 중 하나를 더미 데이터 배선에 출력하는 더미 출력부를 구비함으로써 상기 데이터 구동회로의 사이즈를 줄일 수 있고, 또한 구조를 간단화 시킬 수 있다.
이하, 도면들을 참조하여 본 발명의 바람직한 실시예들을 보다 상세하게 설명하기로 한다. 본 발명은 다양한 변경을 가할 수 있고 여러 가지 형태를 가질 수 있는 바, 특정 실시예들을 도면에 예시하고 본문에 상세하게 설명하고자 한다. 그러나, 이는 본 발명을 특정한 개시 형태에 대해 한정하려는 것이 아니며, 본 발명의 사상 및 기술 범위에 포함되는 모든 변경, 균등물 내지 대체물을 포함하는 것으로 이해되어야 한다. 각 도면을 설명하면서 유사한 참조부호를 유사한 구성요소에 대해 사용하였다. 첨부된 도면에 있어서, 구조물들의 치수는 본 고안의 명확성을 기하기 위하여 실제보다 확대하여 도시한 것이다. 제1, 제2 등의 용어는 다양한 구성요소들을 설명하는데 사용될 수 있지만, 상기 구성요소들은 상기 용어들에 의해 한정되어서는 안 된다. 상기 용어들은 하나의 구성요소를 다른 구성요소로부터 구별하는 목적으로만 사용된다. 예를 들어, 본 발명의 권리 범위를 벗어나지 않으면서 제1 구성요소는 제2 구성요소로 명명될 수 있고, 유사하게 제2 구성요소도 제1 구성요소로 명명될 수 있다. 단수의 표현은 문맥상 명백하게 다르게 뜻하지 않 는 한, 복수의 표현을 포함한다.
본 출원에서, "포함하다" 또는 "가지다" 등의 용어는 명세서 상에 기재된 특징, 숫자, 단계, 동작, 구성요소, 부분품 또는 이들을 조합한 것이 존재함을 지정하려는 것이지, 하나 또는 그 이상의 다른 특징들이나 숫자, 단계, 동작, 구성요소, 부분품 또는 이들을 조합한 것들의 존재 또는 부가 가능성을 미리 배제하지 않는 것으로 이해되어야 한다. 또한, 층, 막, 영역, 판 등의 부분이 다른 부분 "위에" 있다고 할 경우, 이는 다른 부분 "바로 위에" 있는 경우뿐만 아니라 그 중간에 또 다른 부분이 있는 경우도 포함한다. 반대로 층, 막, 영역, 판 등의 부분이 다른 부분 "아래에" 있다고 할 경우, 이는 다른 부분 "바로 아래에" 있는 경우뿐만 아니라 그 중간에 또 다른 부분이 있는 경우도 포함한다.
도 1은 본 발명의 실시예에 따른 표시 장치의 평면도이다.
도 1을 참조하면, 표시 장치는 표시 패널(100), 제어 모듈(200) 및 구동 모듈(300)을 포함한다.
상기 표시 패널(100)은 영상을 표시하는 복수의 화소들이 배치된 표시 영역(DA)과 상기 표시 영역(DA)을 둘러싸는 주변 영역(PA)으로 이루어진다. 상기 주변 영역(PA)에는 상기 화소들을 구동하기 위한 게이트 구동회로(110)가 배치된다. 상기 게이트 구동회로(110)는 상기 주변 영역(PA)에 집적되거나, 칩 형태로 실장되거나, 테이프 캐리어 패키지를 이용해 실장 될 수 있다. 도시된 바와 같이, 상기 게이트 구동회로(110)는 게이트 배선들의 양단부에 대응하는 상기 주변 영역(PA)에 배치된다. 또는 상기 게이트 구동회로(110)는 상기 게이트 배선들의 일단부에 대 응하는 상기 주변 영역(PA)에 배치될 수 있다.
상기 표시 영역(DA)에는 제1 방향으로 연장되어 형성된 복수의 게이트 배선들(GL1,..,GLn)과 상기 제1 방향과 교차하는 제2 방향으로 연장되어 형성된 복수의 데이터 배선들(DL1,..,DLk)이 배치된다. 상기 표시 영역(DA)에는 마지막 데이터 배선(DLk)과 인접한 더미 데이터 배선(DDL)을 더 배치된다. 또는 상기 더미 데이터 배선(DDL)은 첫 번째 데이터 배선(DL1)과 인접하게 배치될 수 있다.
상기 복수의 화소들은 상기 게이트 배선들(GL1,..,GLn), 상기 데이터 배선들(DL1,..,DLk) 및 상기 더미 데이터 배선(DDL)에 의해 정의된다. 상기 'n' 및 'k'는 자연수이다. 상기 복수의 화소들은 상기 제1 방향으로 배열된 수평열과 상기 제2 방향으로 배열된 수직열을 포함하는 매트릭스 구조로 배치된다. 상기 수직열의 화소들은 인접한 두 개의 데이터 배선들에 전기적으로 연결된다.
예를 들면, 제1 데이터 배선(DL1)과 제2 데이터 배선(DL2) 사이에는 제1 수직열(V1)의 화소들이 배치된다. 상기 제1 수직열(V1)의 화소들은 상기 제1 데이터 배선(DL1)과 상기 제2 데이터 배선(DL2)에 전기적으로 연결된다. 상기 제1 수직열(V1)의 화소들 중 상기 제1 데이터 배선(DL1)과 전기적으로 연결되지 않은 화소들은 상기 제2 데이터 배선(DL2)과 전기적으로 연결된다. 같은 방식으로 상기 마지막 데이터 배선(DLk)과 상기 더미 데이터 배선(DDL) 사이에는 제k 수직열(Vk)의 화소들이 배치된다. 상기 제k 수직열(Vk)의 화소들은 상기 마지막 데이터 배선(DLk)과 상기 더미 데이터 배선(DDL)에 전기적으로 연결된다. 상기 제k 수직열(Vk)의 화소들 중 상기 마지막 데이터 배선(DLk)과 전기적으로 연결되지 않은 화 소들은 상기 더미 데이터 배선(DDL)과 전기적으로 연결된다.
상기 제어 모듈(200)은 메인 인쇄회로기판(210) 및 상기 메인 인쇄회로기판(210)에 실장된 제어회로(250)를 포함한다. 상기 제어회로(250)는 예를 들면, 타이밍 컨트롤러를 포함한다. 상기 제어회로(250)는 외부로부터 수신된 영상 신호 및 제어 신호를 수신한다. 상기 제어회로(250)는 상기 제어 신호를 이용해 상기 데이터 구동회로(400)를 구동하기 위한 데이터 제어신호를 생성하고, 상기 게이트 구동회로(110)를 구동하기 위한 게이트 제어신호를 생성한다.
상기 제어회로(250)는 상기 게이트 및 데이터 제어신호를 상기 메인 인쇄회로기판(210)을 통해 상기 게이트 구동회로(110) 및 상기 데이터 구동회로(400)에 전달한다. 또한, 상기 제어회로(250)는 수신된 상기 영상 신호를 상기 메인 인쇄회로기판(210)을 통해 상기 데이터 구동회로(400)에 전달한다.
상기 구동 모듈(300)은 소스 인쇄회로기판(310) 및 상기 소스 인쇄회로기판(310)에 실장된 데이터 구동회로(400)를 포함한다. 상기 소스 인쇄회로기판(310)은 상기 메인 인쇄회로기판(210)과 전기적으로 연결된다. 상기 소스 인쇄회로기판(310)은 상기 메인 인쇄회로기판(210)으로부터 수신된 상기 데이터 제어신호를 상기 데이터 구동회로(400)에 전달한다. 상기 소스 인쇄회로기판(210)은 상기 메인 인쇄회로기판(210)으로부터 수신된 상기 게이트 제어신호를 상기 표시 패널(100)에 집적된 배선 또는 연성인쇄회로기판을 통해 상기 게이트 구동회로(110)에 전달한다.
상기 데이터 구동회로(400)는 상기 제1 내지 제k 데이터 배선들(DL1,..., DLk)과 전기적으로 연결되어 상기 제1 내지 제k 데이터 배선들(DL1,..., DLk)에 데이터 전압들을 출력한다. 또한, 상기 데이터 구동회로(400)는 상기 더미 데이터 배선(DDL)과 전기적으로 연결되어 상기 더미 데이터 배선(DDL)에 해당하는 데이터 전압을 출력한다. 도시된 바와 같이, 상기 더미 데이터 배선(DDL)이 상기 제k 수직열(Vk)의 화소들과 전기적으로 연결된 경우 상기 데이터 구동회로(400)는 상기 더미 데이터 배선(DDL)에 제k 수직열(Vk)의 화소들에 해당하는 데이터 전압을 출력한다. 또는, 상기 더미 데이터 배선(DDL)이 상기 제1 수직열(V1)의 화소들과 전기적으로 연결된 경우 상기 데이터 구동회로(400)는 상기 더미 데이터 배선(DDL)에 상기 제1 수직열(V1)의 화소들에 해당하는 데이터 전압을 출력할 수 있다.
상기 데이터 구동회로(400)는 컬럼 반전 구동한다. 예를 들면, (M) 번째 프레임 동안, 상기 제1 데이터 배선(DL1)에는 제1 극성(-)의 데이터 전압을 출력하고, 상기 제2 데이터 배선(DL2)에는 상기 제1 극성(-)에 위상이 반전된 제2 극성(+)의 데이터 전압을 출력한다. 이어, (M+1) 번째 프레임 동안, 상기 제1 데이터 배선(DL1)에는 상기 제2 극성(+)의 데이터 전압을 출력하고, 상기 제2 데이터 배선(DL2)에는 상기 제1 극성(-)의 데이터 전압을 출력한다. 상기 'M'은 자연수이다.
상기 소스 인쇄회로기판(310)은 더미 배선(321)을 포함한다. 도시된 바와 같이, 상기 더미 배선(321)은 상기 마지막 데이터 배선(DLk)에 인접하게 배치된 상기 더미 데이터 배선(DDL)의 팬아웃 배선과 상기 데이터 구동회로(400)를 전기적으로 연결한다. 한편, 상기 더미 데이터 배선(DDL)이 상기 첫 번째 데이터 배 선(DL1)에 인접하게 배치된 경우 상기 더미 배선(321)은 상기 마지막 데이터 배선(DLk)에 인접하게 배치된 상기 더미 데이터 배선(DDL)의 팬아웃 배선과 상기 데이터 구동회로(400)를 전기적으로 연결할 수 있다.
도 2는 도 1에 도시된 표시 패널의 평면도이다.
도 1 및 도 2를 참조하면, 인접한 데이터 배선들(DL2k-1, DL2k) 사이에 배치된 수직열의 화소들은 상기 인접한 데이터 배선들(DL2k-1, DL2k) 에 교대로 연결되는 구조를 가진다. 컬럼 반전 방식에 따라 상기 인접한 데이터 배선들(DL2k-1, DL2k) 에는 기준전압 대비 반전된 제1 극성 및 제2 극성(-, +)의 데이터 전압이 인가된다. 예를 들면, 양(+)의 데이터 전압인 인가되는 제2k-1 데이터 배선(DL2k-1)과 음(-)의 데이터 전압이 인가되는 제2k 데이터 배선(DL2k) 사이에 배치된 수직열의 화소들은 1회씩 교대로 상기 제2k-1 데이터 배선(DL2k-1) 및 상기 제2k 데이터 배선(DL2k)에 연결되어, " +, -, +, - " 와 같이 반전된 데이터 전압이 인가된다.
결과적으로, 상기 표시 패널은 컬럼 반전 방식을 통해 상기 제1 방향으로는 1 도트 반전하고, 상기 제2 방향으로는 1 도트 반전하는 1×1 도트 반전 효과를 얻는다.
도 3은 도 1에 도시된 표시 패널의 다른 예에 따른 평면도이다.
도 1 및 도 3을 참조하면, 양(+)의 데이터 전압인 인가되는 제2k-1 데이터 배선(DL2k-1)과 음(-)의 데이터 전압이 인가되는 제2k 데이터 배선(DL2k) 사이에 배치된 수직열의 화소들은 2회씩 교대로 상기 제2k-1 데이터 배선(DL2k-1) 및 상기 제2k 데이터 배선(DL2k)에 연결되어, " +, +, -, - " 와 같이 반전된 데이터 전압이 인가된다.
결과적으로, 상기 표시 패널은 컬럼 반전 방식을 통해 상기 제1 방향으로는 1 도트 반전하고, 상기 제2 방향으로는 2 도트 반전하는 1×2 도트 반전 효과를 얻는다.
도 4는 도 1의 데이터 구동회로에 대한 상세한 블록도이다.
도 1 및 도 4를 참조하면, 상기 데이터 구동회로(400)는 래치부(410), 디지털-아날로그 변환부(420), 출력부(440) 및 더미 출력부(460)를 포함한다.
상기 래치부(410)는 복수의 래치들을 포함한다. 예를 들면, 제1 내지 제k 데이터 배선들(DL1 내지 DLk)에 대응하는 제1 내지 제k 데이터들(D1 내지 Dk)이 입력되는 제1 내지 제 k 래치들(411 내지 416)을 포함한다.
상기 제1 내지 제 k 래치들(411 내지 416)은 수평동기신호에 동기되어 수신되는 상기 제1 내지 제k 데이터들(D1 내지 Dk)을 일정시간 동안 저장한 후 출력한다.
상기 디지털-아날로그 변환부(420)는 상기 래치부(410)로부터 출력된 데이터들(D1 내지 Dk)을 아날로그 형태의 데이터 전압으로 변환하는 복수의 디지털-아날로그 변환기들(DAC)을 포함한다.
예를 들면, 제1 디지털-아날로그 변환기(421)는 수신된 데이터를 제1 극성의 데이터 전압(VL)으로 변환하는 VL_DAC와, 기준전압 대비 상기 제1 극성에 반전된 제2 극성의 데이터 전압(VH)으로 변환하는 VH_DAC를 포함한다. 컬럼 반전 방식에 따라서, 상기 제1 디지털-아날로그 변환기(421)는 상기 제1 래치(411)에서 출력된 제1 데이터(D1)를 상기 제1 극성의 데이터 전압(VL_d1)으로 변환하고 상기 제2 래치(412)로부터 출력된 제2 데이터(D2)를 상기 제2 극성의 데이터 전압(VH_d2)으로 변환한다.
상기 출력부(440)는 복수의 버퍼들(B) 및 복수의 데이터 다중화기들(441, 447)(Multiplixer (MUX): 이하 먹스)을 포함한다. 상기 버퍼들(B)은 상기 디지털-아날로그 변환부(420)로부터 출력된 데이터 전압들을 완충하여 출력한다.
상기 데이터 먹스들(441, 447)은 상기 버퍼들(B)로부터 출력된 데이터 전압을 반전 방식에 따라서 선택적으로 출력한다. 예를 들면, 제1 데이터 먹스(441)는 상기 제1 극성의 데이터 전압(VL_d1)을 상기 제1 데이터 배선(DL1)에 출력하고, 상기 제2 극성의 데이터 전압(VH_d2)을 상기 제2 데이터 배선(DL2)에 출력한다. 한편, 상기 출력부(440)는 상기 데이터 전압을 프레임 단위로 반전시킨다. 예를 들면, (M) 번째 프레임 동안 상기 제1 데이터 배선(DL1)에 상기 제1 극성의 데이터 전압(VL_d1)을 출력하고 (M+1) 번째 프레임 동안 상기 제2 극성의 데이터 전압(VH_d1)을 출력한다.
상기 더미 출력부(460)는 제1 더미 먹스(461) 및 제2 더미 먹스(462)를 포함한다. 상기 제1 더미 먹스(461)는 상기 출력부(440)의 첫 번째 데이터 전압이 출력되는 출력단자와 인접하게 배치된다. 상기 제1 더미 먹스(461)는 상기 출력부(440)의 첫 번째 및 마지막 출력단자로부터 출력된 데이터 전압들(d1, dk) 중 상기 제어회로(250)로부터 제공된 제어신호에 응답하여 하나의 데이터 전압을 선택하 여 상기 더미 데이터 배선(DDL)에 출력한다. 이 경우, 상기 더미 데이터 배선(DDL)은 상기 데이터 배선들 중 첫 번째 데이터 배선(DL1)과 인접하게 배치되어 제1 수직열의 화소들에 데이터 전압을 인가하는 경우이다.
상기 제2 더미 먹스(462)는 상기 출력부(440)의 마지막 데이터 전압이 출력되는 출력단자와 인접하게 배치된다. 상기 제2 더미 먹스(462)는 상기 출력부(440)의 첫 번째 및 마지막 출력단자로부터 입력된 데이터 전압들(d1, dk) 중 상기 제어회로(250)로부터 제공된 제어신호에 응답하여 하나의 데이터 전압을 선택하여 상기 더미 데이터 배선(DDL)에 출력한다. 이 경우, 상기 더미 데이터 배선(DDL)은 상기 데이터 배선들 중 마지막 데이터 배선(DL1)과 인접하게 배치되어 제k 수직열의 화소들에 데이터 전압을 인가하는 경우이다.
여기서는 상기 더미 출력부(460)가 상기 제1 및 제2 더미 먹스(461, 462)를 모두 포함하는 경우를 예시하고 있으나, 상기 더미 출력부(460)는 상기 표시 패널에 형성된 상기 더미 데이터 배선(DDL)의 위치에 따라서 하나의 더미 먹스를 포함할 수 있다. 예를 들면, 상기 더미 데이터 배선(DDL)이 상기 표시 패널의 첫 번째 데이터 배선(DL1)과 인접하게 형성된 경우 상기 더미 출력부(460)는 상기 제1 더미 먹스(461)만을 포함할 수 있고, 상기 더미 데이터 배선(DDL)이 상기 표시 패널의 마지막 데이터 배선(DLk)과 인접하게 형성된 경우 상기 더미 출력부(4600는 상기 제2 더미 먹스(462)만을 포함할 수 있다.
도 5는 도 4에 도시된 데이터 구동회로의 일 예에 따른 구동방법을 설명하기 위한 개념도이다.
도 4 및 도 5를 참조하면, 상기 더미 데이터 배선(DLL)은 마지막 데이터 배선(DLk)과 인접하게 배치되어 제k 수직열의 화소들에 데이터 전압을 인가한다. 이 경우, 상기 제1 더미 먹스(461)의 출력단은 상기 표시 패널(100)과 전기적으로 플로팅 된다.
예를 들면, 상기 래치부(410)는 제1 게이트 배선(GL1)과 전기적으로 연결된 제1 수평열의 화소들에 해당하는 데이터들(DR1, DR2,..., DRk-1, DRk)을 수신한다.
상기 래치부(410), 디지털-아날로그 변환부(420) 및 출력부(440)를 통해 수신된 상기 데이터들(DR1, DR2,..., DRk-1, DRk)은 아날로그 형태의 데이터 전압들(R1, R2,..., Rk-1, Rk)로 출력된다. 상기 제2 더미 먹스(462)는 상기 출력부(440)에서 출력되는 제1 데이터 전압(R1)과 제k 데이터 전압(Rk) 중 상기 제k 데이터 전압(Rk)을 선택하여 출력한다.
이에 따라서, 상기 데이터 구동회로(400)는 상기 제1 내지 제k 데이터 배선들(DL1,...,DLk)에 데이터 전압들(R1, R2,..., Rk-1, Rk)을 출력하고, 상기 더미 데이터 배선(DDL)에 데이터 전압(Rk)을 출력한다. 한편, 상기 제1 수평열의 화소들 중 상기 더미 데이터 배선(DDL)과 전기적으로 연결된 화소가 존재하지 않으므로, 상기 더미 데이터 배선(DDL)에 인가된 상기 데이터 전압(Rk)은 화소를 구동시키지 않는다.
1H(H : 수평주기) 이후, 상기 래치부(410)는 제2 게이트 배선(GL2)과 전기적으로 연결된 제2 수평열의 화소들에 해당하는 데이터들(DGk, DG1, DG2,..., DGk-1)을 수신한다. 수직열의 화소들은 인접한 데이터 배선들에 교대로 연결된 화소 구 조에 따라서, 상기 제2 수평열의 화소들에 해당하는 데이터들(DGk, DG1, DG2,..., DGk-1)은 상기 제1 수평열의 화소들에 해당하는 데이터들(DR1, DR2,..., DRk-1, DRk)에 대해 1 화소 만큼 앞선다.
상기 래치부(410), 디지털 아날로그 변환부(420) 및 출력부(440)를 통해 상기 수신된 데이터들(DGk, DG1, DG2,..., DGk-1)을 아날로그 형태의 데이터 전압들(Gk, G1, G2,..., Gk-2, Gk-1)로 출력된다. 상기 제2 더미 먹스(462)는 상기 출력부(440)에서 출력되는 제1 데이터 전압(Gk)과 제k 데이터 전압(Gk-1) 중 상기 제1 데이터 전압(Gk)을 선택하여 출력한다.
이에 따라서, 상기 데이터 구동회로(400)는 상기 제1 내지 제k 데이터 배선들(DL1,...,DLk)에 데이터 전압들(Gk, G1,..., Gk-2, Gk-1)을 출력하고, 상기 더미 데이터 배선(DDL)에 데이터 전압(Gk)을 출력한다. 한편, 상기 제2 수평열의 화소들 중 제1 데이터 배선(DL1)과 전기적으로 연결된 화소가 존재하지 않으므로, 상기 제1 데이터 배선(DL1)에 인가된 상기 데이터 전압(Gk)은 화소를 구동시키지 않는다.
1H 이후, 상기 래치부(410)는 제3 게이트 배선(GL3)과 전기적으로 연결된 제3 수평열의 화소들에 해당하는 데이터들(DB1, DB2,..., DBk-1, DBk)을 수신한다. 상기 교대로 연결된 화소 구조에 따라서, 상기 제3 수평열의 화소들에 해당하는 데이터들(DB1, DB2,..., DBk-1, DBk)은 상기 제2 수평열의 화소들에 해당하는 데이터들(DGk, DG1, DG2,..., DGk-1)에 대해 1 화소 만큼 지연된다.
상기 래치부(410), 디지털 아날로그 변환부(420) 및 출력부(440)를 통해 상 기 수신된 데이터들(DB1, DB2,..., DBk-1, DBk)을 아날로그 형태의 데이터 전압들(B1, B2,..., Bk-1, Bk)로 출력된다. 상기 제2 더미 먹스(462)는 상기 출력부(440)의 제1 데이터 전압(B1)과 제k 데이터 전압(Bk) 중 제k 데이터 전압(Bk)을 출력한다.
이에 따라서, 상기 데이터 구동회로(400)는 제1 내지 제k 데이터 배선들(DL1,...,DLk)에 데이터 전압들(B1, B2,..., Bk-1, Bk)을 출력하고, 더미 데이터 배선(DDL)에 데이터 전압(Bk)을 출력한다. 한편, 상기 제3 수평열의 화소들 중 상기 더미 데이터 배선(DDL)과 전기적으로 연결된 화소가 존재하지 않으므로, 상기 더미 데이터 배선(DDL)에 인가된 상기 데이터 전압(Bk)은 화소를 구동시키지 않는다.
이와 같이, 상기 더미 데이터 배선(DDL)이 상기 마지막 데이터 배선(DLk)과 인접하게 배치되는 경우, 상기 더미 데이터 배선(DDL)과 전기적으로 연결된 상기 제2 더미 먹스(462)는 제어신호에 응답하여 상기 마지막 데이터 배선(DLk)에 해당하는 데이터 전압(d1) 및 상기 첫 번째 데이터 배선(DL1)에 해당하는 데이터 전압(dk)을 선택적으로 출력한다.
도 6은 도 4에 도시된 데이터 구동회로의 다른 예에 따른 구동방법을 설명하기 위한 개념도이다.
도 4 및 도 6을 참조하면, 상기 더미 데이터 배선(DLL)은 첫 번째 데이터 배선(DL1)과 인접하게 배치되어 제1 수직열의 화소들에 데이터 전압을 인가한다. 이 경우, 상기 제2 더미 먹스(462)의 출력단은 상기 표시 패널(100)과 전기적으로 플 로팅 된다.
예를 들면, 상기 래치부(410)는 제1 게이트 배선(GL1)과 전기적으로 연결된 제1 수평열의 화소들에 해당하는 데이터들(DR1, DR2,..., DRk-1, DRk)을 수신한다.
상기 래치부(410), 디지털 아날로그 변환부(420) 및 출력부(440)를 통해 수신된 상기 데이터들(DR1, DR2,..., DRk-1, DRk)은 아날로그 형태의 데이터 전압들(R1, R2,..., Rk-1, Rk)로 출력된다. 상기 제1 더미 먹스(461)는 상기 출력부(440)에서 출력되는 첫 번째 데이터 전압(R1)과 마지막 데이터 전압(Rk) 중 상기 첫 번째 데이터 전압(R1)을 선택하여 출력한다.
이에 따라서, 상기 데이터 구동회로(400)는 상기 제1 내지 제k 데이터 배선들(DL1,...,DLk)에 데이터 전압들(R1, R2,..., Rk-1, Rk)을 출력하고, 상기 더미 데이터 배선(DDL)에 데이터 전압(Rk)을 출력한다. 한편, 상기 제1 수평열의 화소들 중 상기 더미 데이터 배선(DDL)과 전기적으로 연결된 화소가 존재하지 않으므로, 상기 더미 데이터 배선(DDL)에 인가된 상기 데이터 전압(R1)은 화소를 구동시키지 않는다.
1H(H : 수평주기) 이후, 상기 래치부(410)는 제2 게이트 배선(GL2)과 전기적으로 연결된 제2 수평열의 화소들에 해당하는 데이터들(DG2, DG3,..., DGk-1, DGk, DG1)을 수신한다. 수직열의 화소들은 인접한 데이터 배선들에 교대로 연결된 화소 구조에 따라서, 상기 제2 수평열의 화소들에 해당하는 데이터들(DG2, DG3,..., DGk-1, DGk, DG1)은 상기 제1 수평열의 화소들에 해당하는 데이터들(DR1, DR2,..., DRk-1, DRk)에 대해 1 화소 만큼 앞선다.
상기 래치부(410), 디지털 아날로그 변환부(420) 및 출력부(440)를 통해 상기 수신된 데이터들(DG2, DG3,..., DGk-1, DGk, DG1)을 아날로그 형태의 데이터 전압들(G2, G3,..., Gk-1, Gk, G1)로 출력된다. 상기 제1 더미 먹스(461)는 상기 출력부(440)에서 출력되는 첫 번째 데이터 전압(Gk)과 마지막 데이터 전압(Gk-1) 중 상기 마지막 데이터 전압(G1)을 선택하여 출력한다.
이에 따라서, 상기 데이터 구동회로(400)는 상기 제1 내지 제k 데이터 배선들(DL1,...,DLk)에 데이터 전압들(G2, G3,..., Gk-1, Gk, G1)을 출력하고, 상기 더미 데이터 배선(DDL)에 데이터 전압(G1)을 출력한다. 한편, 상기 제2 수평열의 화소들 중 제k 데이터 배선(DLk)과 전기적으로 연결된 화소가 존재하지 않으므로, 상기 제k 데이터 배선(DLk)에 인가된 상기 데이터 전압(G1)은 화소를 구동시키지 않는다.
1H 이후, 상기 래치부(410)는 제3 게이트 배선(GL3)과 전기적으로 연결된 제3 수평열의 화소들에 해당하는 데이터들(DB1, DB2,..., DBk-1, DBk)을 수신한다. 상기 교대로 연결된 화소 구조에 따라서, 상기 제3 수평열의 화소들에 해당하는 데이터들(DB1, DB2,..., DBk-1, DBk)은 상기 제2 수평열의 화소들에 해당하는 데이터들(DGk, DG1, DG2,..., DGk-1)에 대해 1 화소 만큼 지연된다.
상기 래치부(410), 디지털 아날로그 변환부(420) 및 출력부(440)를 통해 상기 수신된 데이터들(DB1, DB2,..., DBk-1, DBk)을 아날로그 형태의 데이터 전압들(B1, B2,..., Bk-1, Bk)로 출력된다. 상기 제1 더미 먹스(461)는 상기 출력 부(440)의 첫 번째 데이터 전압(B1)과 마지막 데이터 전압(Bk) 중 첫 번째 데이터 전압(B1)을 선택하여 출력한다.
이에 따라서, 상기 데이터 구동회로(400)는 제1 내지 제k 데이터 배선들(DL1,...,DLk)에 데이터 전압들(B1, B2,..., Bk-1, Bk)을 출력하고, 더미 데이터 배선(DDL)에 데이터 전압(B1)을 출력한다. 한편, 상기 제3 수평열의 화소들 중 상기 더미 데이터 배선(DDL)과 전기적으로 연결된 화소가 존재하지 않으므로, 상기 더미 데이터 배선(DDL)에 인가된 상기 데이터 전압(B1)은 화소를 구동시키지 않는다.
이와 같이, 상기 더미 데이터 배선(DDL)이 상기 첫번째 데이터 배선(DL1)과 인접하게 배치되는 경우, 상기 더미 데이터 배선(DDL)과 전기적으로 연결된 상기 제1 더미 먹스(461)는 제어신호에 응답하여 상기 마지막 데이터 배선(DLk)에 해당하는 데이터 전압(d1) 및 상기 첫 번째 데이터 배선(DL1)에 해당하는 데이터 전압(dk)을 선택적으로 출력한다.
본 발명의 실시예들에 따르면, 상기 데이터 구동회로는 제1 내지 제k 데이터 전압을 출력하는 제1 내지 제k 출력 단자들 중 제1 및 제k 출력 단자로부터 출력되는 데이터 전압들 중 하나를 더미 데이터 배선에 출력하는 더미 출력부를 구비함으로써 상기 데이터 구동회로의 사이즈를 줄일 수 있고, 또한 구조를 간단화 시킬 수 있다.
또한, 상기 더미 데이터 배선과 첫 번째 또는 마지막 데이터 배선을 전기적 으로 연결하기 위해 표시 패널 및 인쇄회로기판에 부가적으로 추가된 배선들을 제거할 수 있으며, 이에 따라서 상기 더미 데이터 배선과, 상기 더미 데이터 배선과 연결된 첫 번째 또는 마지막 데이터 배선 사이의 신호 지연을 막을 수 있다.
이상에서는 실시예들을 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
도 1은 본 발명의 실시예에 따른 표시 패널의 평면도이다.
도 2는 도 1에 도시된 표시 패널의 평면도이다.
도 3은 도 1에 도시된 표시 패널의 다른 예에 따른 평면도이다.
도 4는 도 1의 데이터 구동회로에 대한 상세한 블록도이다.
도 5는 도 4에 도시된 데이터 구동회로의 일 예에 따른 구동방법을 설명하기 위한 개념도이다.
도 6은 도 4에 도시된 데이터 구동회로의 다른 예에 따른 구동방법을 설명하기 위한 개념도이다.
<도면의 주요부분에 대한 부호의 설명>
100 : 표시 패널 200 : 제어 모듈
210 : 메인 인쇄회로기판 250 : 제어회로
300 : 구동 모듈 310 : 소스 인쇄회로기판
400 : 데이터 구동회로 410 : 래치부
420 : 디지털-아날로그 변환부 440 : 출력부
460 : 더미 출력부 461 : 제1 더미 먹스
462 : 제2 더미 먹스

Claims (15)

  1. 래치부에서 화소들에 대응하는 데이터들을 수신하는 단계;
    디지털-아날로그 변환부에서 수신된 상기 데이터들을 아날로그 형태의 데이터 전압들로 변환하고, 출력부에서 상기 변환된 데이터 전압들을 복수의 데이터 배선들에 출력하는 단계; 및
    더미 출력부에서 상기 데이터 전압들의 첫 번째 데이터 전압과 마지막 데이터 전압 중 하나를 제어신호에 응답하여 상기 데이터 배선들과 인접하게 배치된 더미 데이터 배선에 선택적으로 출력하는 단계를 포함하는 데이터 구동방법.
  2. 제1항에 있어서, 인접한 데이터 배선들에는 기준전압 대비 반전된 제1 및 제2 극성의 데이터 전압들이 인가되는 것을 특징으로 하는 데이터 구동방법.
  3. 제2항에 있어서, 상기 데이터 배선들에는 (M) 번째 프레임(여기서, 'M'은 자연수)과 (M+1) 번째 프레임에 서로 다른 극성의 데이터 전압들이 인가되는 것을 특징으로 하는 데이터 구동방법.
  4. 화소들에 해당하는 데이터들을 수신하는 래치부;
    상기 래치부로부터 출력된 상기 데이터들을 아날로그 형태의 데이터 전압들로 변환하는 디지털-아날로그 변환부;
    상기 데이터 전압들을 완충하여 복수의 데이터 배선들에 출력하는 출력부; 및
    상기 출력부로부터 출력되는 데이터 전압들 중 첫 번째 데이터 전압과 마지막 데이터 전압을 수신하고, 상기 첫 번째 및 마지막 데이터 전압들 중 하나를 제어신호에 응답하여 상기 데이터 배선들과 인접하게 배치된 더미 데이터 배선에 선택적으로 출력하는 더미 출력부를 포함하는 것을 특징으로 하는 데이터 구동회로.
  5. 제4항에 있어서, 상기 더미 출력부는
    상기 첫 번째 데이터 전압을 출력하는 출력단자와 인접하게 배치된 제1 더미 다중화기(MUX); 및
    상기 마지막 데이터 전압을 출력하는 출력단자와 인접하게 배치된 제2 더미 다중화기(MUX)를 포함하는 것을 특징으로 하는 데이터 구동회로.
  6. 제4항에 있어서, 상기 출력부는 인접한 데이터 배선들에 기준전압 대비 반전된 제1 및 제2 극성의 데이터 전압들을 출력하는 것을 특징으로 하는 데이터 구동회로.
  7. 제4항에 있어서, 상기 출력부는 상기 데이터 배선들에 (M) 번째 프레임(여기서, 'M'은 자연수)과 (M+1) 번째 프레임에 서로 다른 극성의 데이터 전압들을 출력하는 것을 특징으로 하는 데이터 구동회로.
  8. 복수의 데이터 배선들과, 상기 데이터 배선들에 인접하게 배치된 더미 데이터 배선 및 상기 데이터 배선들과 교차하는 복수의 게이트 배선들을 포함하는 표시 패널; 및
    상기 데이터 배선들에 데이터 전압들을 출력하는 출력부와, 상기 데이터 전압들 중 첫 번째 데이터 전압과 마지막 데이터 전압을 수신하고 상기 첫 번째 및 마지막 데이터 전압들 중 하나를 제어신호에 응답하여 상기 더미 데이터 배선에 선택적으로 출력하는 더미 출력부를 포함하는 데이터 구동회로를 포함하는 표시 장치.
  9. 제8항에 있어서, 상기 더미 출력부는
    상기 첫 번째 데이터 전압을 출력하는 출력단자와 인접하게 배치된 제1 더미 다중화기(MUX); 및
    상기 마지막 데이터 전압을 출력하는 출력단자와 인접하게 배치된 제2 더미 다중화기(MUX)를 포함하는 것을 특징으로 하는 표시 장치.
  10. 제9항에 있어서, 상기 더미 데이터 배선은 상기 데이터 배선들 중 첫 번째 데이터 배선에 인접하게 배치된 경우, 상기 제1 더미 다중화기는 상기 더미 데이터 배선에 데이터 전압을 출력하는 것을 특징으로 하는 표시 장치.
  11. 제9항에 있어서, 상기 더미 데이터 배선은 상기 데이터 배선들 중 마지막 데이터 배선에 인접하게 배치된 경우, 상기 제2 더미 다중화기는 상기 더미 데이터 배선에 데이터 전압을 출력하는 것을 특징으로 하는 표시 장치.
  12. 제8항에 있어서, 상기 표시 패널은 인접한 데이터 배선들 사이에 배치된 수직열의 화소들을 포함하고,
    상기 수직열의 화소들은 상기 데이터 배선들에 교대로 전기적으로 연결된 것을 특징으로 하는 표시 장치.
  13. 제8항에 있어서, 상기 데이터 구동회로가 실장되고, 상기 표시 패널과 전기적으로 연결되는 소스 인쇄회로기판을 더 포함하며,
    상기 소스 인쇄회로기판은 상기 더미 데이터 배선과 상기 더미 출력부를 전기적으로 연결하는 더미 배선을 포함하는 것을 특징으로 하는 표시 장치.
  14. 제8항에 있어서, 상기 데이터 구동회로는 인접한 데이터 배선에 기준전압 대비 반전된 제1 극성 및 제2 극성의 데이터 전압들을 출력하는 것을 특징으로 하는 표시 장치.
  15. 제8항에 있어서, 상기 데이터 구동회로는 상기 데이터 배선들에 (M) 번째 프레임(여기서, 'M'은 자연수)과 (M+1) 번째 프레임에 서로 다른 극성의 데이터 전압들을 출력하는 것을 특징으로 하는 표시 장치.
KR1020080097586A 2008-10-06 2008-10-06 데이터 구동방법, 이를 수행하기 위한 데이터 구동회로 및 이 데이터 구동회로를 포함하는 표시 장치 KR101520805B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020080097586A KR101520805B1 (ko) 2008-10-06 2008-10-06 데이터 구동방법, 이를 수행하기 위한 데이터 구동회로 및 이 데이터 구동회로를 포함하는 표시 장치
US12/420,445 US9576546B2 (en) 2008-10-06 2009-04-08 Method for driving data, data drive circuit for performing the method, and display apparatus having the data drive circuit
JP2009115263A JP5689589B2 (ja) 2008-10-06 2009-05-12 データ駆動方法、これを行うためのデータ駆動回路、及びこのデータ駆動回路を含む表示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020080097586A KR101520805B1 (ko) 2008-10-06 2008-10-06 데이터 구동방법, 이를 수행하기 위한 데이터 구동회로 및 이 데이터 구동회로를 포함하는 표시 장치

Publications (2)

Publication Number Publication Date
KR20100038568A KR20100038568A (ko) 2010-04-15
KR101520805B1 true KR101520805B1 (ko) 2015-05-18

Family

ID=42075407

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020080097586A KR101520805B1 (ko) 2008-10-06 2008-10-06 데이터 구동방법, 이를 수행하기 위한 데이터 구동회로 및 이 데이터 구동회로를 포함하는 표시 장치

Country Status (3)

Country Link
US (1) US9576546B2 (ko)
JP (1) JP5689589B2 (ko)
KR (1) KR101520805B1 (ko)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101307554B1 (ko) * 2009-07-10 2013-09-12 엘지디스플레이 주식회사 액정표시장치
JP5666883B2 (ja) * 2010-11-18 2015-02-12 京セラディスプレイ株式会社 液晶表示装置
JP2013020188A (ja) * 2011-07-13 2013-01-31 Panasonic Liquid Crystal Display Co Ltd 液晶表示装置
KR20130049618A (ko) * 2011-11-04 2013-05-14 삼성디스플레이 주식회사 표시 장치 및 표시 장치의 구동 방법
JP2013104988A (ja) * 2011-11-14 2013-05-30 Funai Electric Co Ltd 液晶表示装置
CN103280195B (zh) * 2012-06-28 2016-01-13 上海天马微电子有限公司 采用列反转驱动实现点反转的液晶显示装置及其驱动方法
US9224352B2 (en) * 2014-01-15 2015-12-29 Innolux Corporation Display device with de-multiplexers having different de-multiplex ratios
KR101669058B1 (ko) 2014-08-19 2016-10-26 엘지디스플레이 주식회사 데이터 구동부 및 이를 이용한 표시장치
KR101698801B1 (ko) * 2015-06-17 2017-01-24 삼성디스플레이 주식회사 표시 장치
KR102480833B1 (ko) * 2016-06-13 2022-12-23 엘지디스플레이 주식회사 표시 장치 및 그의 구동 방법
KR102566085B1 (ko) * 2016-07-07 2023-08-14 삼성디스플레이 주식회사 표시 패널 및 이를 포함하는 표시 장치
KR20220019905A (ko) * 2020-08-10 2022-02-18 삼성디스플레이 주식회사 표시 장치

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20050024415A (ko) * 2003-04-30 2005-03-10 도시바 마쯔시따 디스플레이 테크놀로지 컴퍼니, 리미티드 표시 장치용 어레이 기판 및 표시 장치
KR20050082488A (ko) * 2004-02-19 2005-08-24 삼성전자주식회사 액정표시패널 및 이를 갖는 액정표시장치
JP2007328073A (ja) * 2006-06-07 2007-12-20 Sharp Corp 表示装置

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0916132A (ja) 1995-06-28 1997-01-17 Casio Comput Co Ltd 液晶駆動装置
JPH11102174A (ja) 1997-09-26 1999-04-13 Texas Instr Japan Ltd 液晶表示装置
JP2001042287A (ja) 1999-07-30 2001-02-16 Sony Corp 液晶表示装置およびその駆動方法
KR100349347B1 (ko) * 2000-08-09 2002-08-21 주식회사 하이닉스반도체 엘시디 소스 드라이버
US6563743B2 (en) * 2000-11-27 2003-05-13 Hitachi, Ltd. Semiconductor device having dummy cells and semiconductor device having dummy cells for redundancy
DE10259326B4 (de) 2001-12-19 2018-11-29 Lg Display Co., Ltd. Flüssigkristallanzeige
KR100532087B1 (ko) * 2003-06-20 2005-11-30 엘지.필립스 엘시디 주식회사 액정표시장치
KR100598741B1 (ko) 2003-12-11 2006-07-10 엘지.필립스 엘시디 주식회사 액정표시장치
KR101039023B1 (ko) * 2004-04-19 2011-06-03 삼성전자주식회사 액정 표시 장치
JP2006071891A (ja) 2004-09-01 2006-03-16 Sharp Corp 液晶表示装置ならびにその駆動回路および駆動方法
KR100637369B1 (ko) 2005-09-06 2006-10-23 유상호 2액형 혼합 토출장치
KR20070068574A (ko) * 2005-12-27 2007-07-02 삼성전자주식회사 어레이 기판 및 이를 갖는 액정 표시 장치
KR101308455B1 (ko) 2007-03-07 2013-09-16 엘지디스플레이 주식회사 액정 표시장치
KR102003937B1 (ko) * 2013-06-26 2019-07-29 삼성디스플레이 주식회사 박막 트랜지스터 표시판 및 이를 포함하는 표시 장치

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20050024415A (ko) * 2003-04-30 2005-03-10 도시바 마쯔시따 디스플레이 테크놀로지 컴퍼니, 리미티드 표시 장치용 어레이 기판 및 표시 장치
KR20050082488A (ko) * 2004-02-19 2005-08-24 삼성전자주식회사 액정표시패널 및 이를 갖는 액정표시장치
JP2007524126A (ja) * 2004-02-19 2007-08-23 サムスン エレクトロニクス カンパニー リミテッド 液晶表示パネル及びこれを有する表示装置
JP2007328073A (ja) * 2006-06-07 2007-12-20 Sharp Corp 表示装置

Also Published As

Publication number Publication date
JP2010092009A (ja) 2010-04-22
US20100085293A1 (en) 2010-04-08
KR20100038568A (ko) 2010-04-15
JP5689589B2 (ja) 2015-03-25
US9576546B2 (en) 2017-02-21

Similar Documents

Publication Publication Date Title
KR101520805B1 (ko) 데이터 구동방법, 이를 수행하기 위한 데이터 구동회로 및 이 데이터 구동회로를 포함하는 표시 장치
US7382344B2 (en) Data driving apparatus and method for liquid crystal display
US8405597B2 (en) Liquid crystal display panel and display apparatus having the same
KR100840675B1 (ko) 액정표시장치의 데이터 구동 장치 및 방법
JP4104381B2 (ja) 液晶表示装置のデータ駆動装置及び方法
KR101872993B1 (ko) 액정 표시 장치
KR100531417B1 (ko) 액정패널의 구동장치 및 그 구동방법
KR20030031282A (ko) 액정표시장치의 데이터 구동 장치 및 방법
KR101351381B1 (ko) 액정표시장치와 그 구동방법
JP2008116964A (ja) 液晶表示装置及びその駆動方法
KR20070010853A (ko) 표시 장치의 구동 장치
JP2008209920A (ja) 表示装置
US20050285842A1 (en) Liquid crystal display device and method of driving the same
TWI278819B (en) Liquid-crystal driver and liquid-crystal display
KR20160057553A (ko) 표시장치
KR100920341B1 (ko) 액정 표시 장치
JP2009015009A (ja) 液晶表示装置
US7903102B2 (en) Display driving integrated circuit and method
KR20070006281A (ko) 소스 구동회로, 이를 구비한 표시장치 및 이의 구동방법
JP2005055616A (ja) 表示装置及びその駆動制御方法
KR20190033694A (ko) 필터링 기능을 포함하는 구동 회로 및 그것을 포함하는 표시 장치
KR101290017B1 (ko) 액정표시장치와 그 구동방법
KR101679068B1 (ko) 액정표시장치
KR20060135376A (ko) 액정표시장치의 데이터 구동장치
KR20110035421A (ko) 액정 표시장치의 구동장치와 그 구동방법

Legal Events

Date Code Title Description
N231 Notification of change of applicant
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee