KR100686334B1 - 표시장치 및 그의 구동방법 - Google Patents

표시장치 및 그의 구동방법 Download PDF

Info

Publication number
KR100686334B1
KR100686334B1 KR1020030080737A KR20030080737A KR100686334B1 KR 100686334 B1 KR100686334 B1 KR 100686334B1 KR 1020030080737 A KR1020030080737 A KR 1020030080737A KR 20030080737 A KR20030080737 A KR 20030080737A KR 100686334 B1 KR100686334 B1 KR 100686334B1
Authority
KR
South Korea
Prior art keywords
light emitting
elements
driving
thin film
lines
Prior art date
Application number
KR1020030080737A
Other languages
English (en)
Other versions
KR20050046467A (ko
Inventor
곽원규
이관희
김금남
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020030080737A priority Critical patent/KR100686334B1/ko
Priority to US10/963,391 priority patent/US7561124B2/en
Priority to EP04090400A priority patent/EP1531452B1/en
Priority to DE602004007739T priority patent/DE602004007739T2/de
Priority to EP07109819A priority patent/EP1821282A3/en
Priority to AT04090400T priority patent/ATE368274T1/de
Priority to CNA2004100897564A priority patent/CN1617206A/zh
Priority to JP2004330665A priority patent/JP4209831B2/ja
Publication of KR20050046467A publication Critical patent/KR20050046467A/ko
Application granted granted Critical
Publication of KR100686334B1 publication Critical patent/KR100686334B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0452Details of colour pixel setup, e.g. pixel composed of a red, a blue and two green components
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0804Sub-multiplexed active matrix panel, i.e. wherein one active driving circuit is used at pixel level for multiple image producing elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0814Several active elements per pixel in active matrix panels used for selection purposes, e.g. logical AND for partial update
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0235Field-sequential colour display
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0606Manual adjustment
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0666Adjustment of display parameters for control of colour parameters, e.g. colour temperature

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of El Displays (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Electroluminescent Light Sources (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)
  • Transforming Electric Information Into Light Information (AREA)

Abstract

본 발명은 R, G, B 발광소자를 하나의 구동소자가 순차적으로 구동시켜 주는 유기전계 발광표시장치 및 그의 구동방법을 개시한다.
본 발명의 유기전계 발광표시장치는 일정구간마다 소정의 색을 구현하는 표시장치의 픽셀회로에 있어서, 상기 일정구간내에서 각각 하나의 색을 방출하는, 적어도 2개이상의 발광 소자와; 상기 적어도 2개이상의 발광소자에 공통연결되어, 상기 적어도 2개 이상의 발광소자를 구동하기 위한 능동소자를 구비하며, 상기 능동소자는 일정구간내에서 일정기간마다 상기 적어도 2개이상의 발광소자를 순차적으로 구동하고, 상기 적어도 2개이상의 발광소자는 일정기간마다 순차적으로 해당하는 하나의 색을 방출하여 상기 일정구간에서 소정의 색을 구현한다.

Description

표시장치 및 그의 구동방법{Pixel circuit in display device and Driving method thereof}
도 1은 통상적인 유기전계 발광표시장치의 구성도,
도 2는 도 1의 유기전계 발광표시장치의 픽셀회로의 구성도,
도 3은 도 1의 유기전계 발광표시장치의 동작파형도,
도 4는 본 발명의 제1실시예에 따른 유기전계 발광표시장치의 블럭구성도,
도 5a는 도 4의 본 발명의 제1실시예에 따른 유기전계 발광표시장치의 화소부의 일 구성예,
도 5b는 도 4의 본 발명의 제1실시예에 따른 유기전계 발광표시장치의 화소부의 다른 구성예,
도 6은 본 발명의 제1실시예에 따른 유기전계 발광표시장치의 픽셀회로를 개략적으로 도시한 도면,
도 7a는 도 5a의 유기전계 발광표시장치의 픽셀회로의 블럭구성도,
도 7b는 도 5b의 유기전계 발광표시장치의 픽셀회로의 블럭구성도,
도 8a는 도 7a의 유기전계 발광표시장치의 픽셀회로의 상세회로도,
도 8b는 도 8b의 유기전계 발광표시장치의 픽셀회로의 상세회로도,
도 9는 본 발명의 제1실시예에 따른 유기전계 발광표시장치의 픽셀회로의 구 동파형도,
도 10은 본 발명의 제1실시예에 따른 유기전계 발광표시장치에 있어서, 화이트 밸런스의 구현예를 설명하기 위한 구동파형도,
도 11은 본 발명의 제2실시예에 따른 유기전계 발광표시장치의 블록구성도,
도 12는 본 발명의 제3실시예에 따른 유기전계 발광표시장치의 블럭구성도,
*도면의 주요 부분에 대한 부호의 설명*
500 : 화소부 511 - 51m : 게이트라인
510, 510a, 510b : 게이트라인 구동회로
590, 590a, 590b : 발광제어신호 발생회로
520 : 데이터라인 구동회로 590 : 능동소자
521 - 52n : 데이터라인 531 - 53n : 전원라인
540 : 구동수단 550 : 순차제어수단
P11 - Pmn : 화소 EL1_R, EL1_G, EL1_B : R, G, B EL 소자
본 발명은 자기발광형 표시장치에 관한 것으로서, 보다 구체적으로는 하나의 구동소자로 R, G, B 발광소자를 순차적으로 구동하는 순차구동방식의 유기전계 발광표시장치 및 그의 구동방법에 관한 것이다.
최근, 경량, 박형 등의 특성으로 휴대용 정보기기에 액정표시장치(LCD)와 유 기전계 발광표시장치(OLED) 등이 많이 사용되고 있다. 유기전계 발광표시장치는 액정표시장치에 비하여 휘도특성 및 시야각 특성이 우수하여 차세대 평판표시장치로 주목받고 있다.
통상적으로, 액티브 매트릭스 유기전계 발광표시장치는 하나의 화소가 R, G, B 단위화소로 구성되고, 각 R, G, B 단위화소는 EL소자를 구비한다. 각 EL 소자는 애노드전극과 캐소드전극사이에 각 R, G, B 유기발광층이 개재되어, 애노드전극과 캐소드전극에 인가되는 전압에 의해 R, G, B 유기발광층으로부터 광이 발광한다.
도 1은 종래의 액티브 매트릭스 유기전계 발광표시장치의 구성을 도시한 것이다.
도 1을 참조하면, 종래의 액티브 매트릭스 유기전계 발광표시장치(10)는 화소부(100), 게이트라인 구동회로(110), 데이터라인 구동회로(120) 및 제어부(도면상에는 도시되지 않음)를 구비한다. 상기 화소부(100)는 상기 게이트라인 구동회로(110)로부터 스캔신호(S1 - Sm)가 제공되는 다수의 게이트라인(111 - 11m)과, 상기 데이터라인 구동회로(120)로부터 데이터신호(DR1, DG1, DB1 - DRn, DGn, DBn)를 제공하기 위한 다수의 데이터라인(121 - 12n) 및 전원전압(VDD1 - VDDn)을 제공하는 다수의 전원라인(131 - 13n)을 구비한다.
상기 화소부(100)는 다수의 게이트라인(111 - 11m), 다수의 데이터라인(121 - 12n) 및 다수의 전원라인(131 - 13n)에 연결되는 다수의 화소(P11 - Pmn)가 매트릭스형태로 배열된다. 각 화소(P11 - Pmn)는 3개의 단위화소, 즉 R, G, B 단위화소(PR11, PG11, PB11) - (PRmn, PGmn, PBmn)로 구성되어, 다수의 게이트라 인, 데이터라인 및 전원공급라인중 해당하는 하나의 게이트라인, 데이터라인 및 전원공급라인에 각각 연결된다.
예를 들어, 화소(P11)는 R 단위화소(PR11), G 단위화소(PG11), B 단위화소(PB11)를 구비하며, 다수의 게이트라인(111 - 11m)중 제1스캔신호(S1)를 제공하는 제1게이트라인(111), 다수의 데이터라인(121 - 12n)중 제1데이타라인(121) 그리고 다수의 전원라인(131 - 13n)중 제1전원라인(131)에 연결된다.
즉, 상기 화소(P11)중 R 단위화소(PR11)는 제1게이트라인(111), 제1데이타라인(121)중 R 데이터신호(DR1)가 제공되는 R 데이터라인(121R) 그리고 제1전원라인(131)중 R 전원라인(131R)에 연결되고, G 단위화소(PG11)는 제1게이트라인(111), 제1데이타라인(121)중 G 데이터신호(DG1)가 제공되는 G 데이터라인(121G) 그리고 제1전원라인(131)중 G 전원라인(131G)에 연결되며, B 단위화소(PB11)는 제1게이트라인(111), 제1데이타라인(121)중 B 데이터신호(DB1)가 제공되는 B 데이터라인(121B) 그리고 제1전원라인(131)중 B 전원라인(131B)에 연결된다.
도 2는 종래의 유기전계 발광표시장치의 픽셀회로를 도시한 것으로서, 도 1에서 R, G, B 단위화소로 구성되는 하나의 화소(P11)의 회로구성도를 도시한 것이다.
도 2를 참조하면, 화소(P11)를 구성하는 R, G, B 단위화소(PR11), (PG11), (PB11)중 R 단위화소(PR11)는 제1게이트라인(111)으로부터 인가되는 스캔신호(S1) 가 게이트에 제공되고 소오스에 R 데이터라인(121R)으로부터 데이터신호(DR1)가 제공되는 스위칭 트랜지스터(M1_R)와, 상기 스위칭 트랜지스터(M1_R)의 드레인에 게이트가 연결되고 소오스에 전원라인(131R)으로부터 전원전압(VDD1)이 제공되는 구동 트랜지스터(M2_R)와, 상기 구동 트랜지스터(M2_R)의 게이트와 소오스에 연결된 캐패시터(C1_R)와, 상기 구동 트랜지스터(M2_R)의 드레인에 애노드가 연결되고 캐소드가 접지전압(VSS)에 연결된 R EL소자(EL1_R)로 구성된다.
이와 마찬가지로, G 단위화소(PG11)는 제1게이트라인(111)으로부터 인가되는 스캔신호(S1)가 게이트에 제공되고 소오스에 G 데이터라인(121G)으로부터 데이터신호(DG1)가 제공되는 스위칭 트랜지스터(M1_G)와, 상기 스위칭 트랜지스터(M1_G)의 드레인에 게이트가 연결되고 소오스에 전원라인(131G)으로부터 전원전압(VDD1)이 제공되는 구동 트랜지스터(M2_G)와, 상기 구동 트랜지스터(M2_G)의 게이트와 소오스에 연결된 캐패시터(C1_G)와, 상기 구동 트랜지스터(M2_G)의 드레인에 애노드가 연결되고 캐소드가 접지전압(VSS)에 연결된 G EL소자(EL1_G)로 구성된다.
또한, B 단위화소(PB11)는 제1게이트라인(111)으로부터 인가되는 스캔신호(S1)가 게이트에 제공되고 소오스에 B 데이터라인(121B)으로부터 데이터신호(DB1)가 제공되는 스위칭 트랜지스터(M1_B)와, 상기 스위칭 트랜지스터(M1_B)의 드레인에 게이트가 연결되고 소오스에 전원라인(131B)으로부터 전원전압(VDD1)이 제공되는 구동 트랜지스터(M2_B)와, 상기 구동 트랜지스터(M2_B)의 게이트와 소오스에 연결된 캐패시터(C1_B)와, 상기 구동 트랜지스터(M2_B)의 드레인에 애노드가 연결되고 캐소드가 접지전압(VSS)에 연결된 B EL소자(EL1_B)로 구성된다.
상기한 픽셀회로의 동작을 살펴보면, 게이트라인(111)에 스캔신호(S1)가 인가되면, 화소(P11)를 구성하는 R, G, B 단위화소의 스위칭 트랜지스터(M1_R), (M1_G), (M1_B)가 구동되고, R, G, B 데이터라인(121R), (121G), (121B)으로부터 R, G, B 데이터(DR1), (DG1), (DB1)가 구동 트랜지스터(M2_R), (M2_G), (M2_B)의 게이트에 각각 인가된다.
구동 트랜지스터(M2_R), (M2_G), (M2_B)는 게이트에 인가되는 데이터신호(DR1), (DG1), (DB1)과 R, G, B 전원라인(131R), (131G), (131B)으로부터 각각 제공되는 전원전압(VDD1)과의 차에 상응하는 구동전류를 EL 소자(EL1_R), (EL1_G), (EL1_B)를 제공한다. 각 EL 소자(EL1_R), (EL1_G), (EL1_B)는 구동 트랜지스터(M2_R), (M2_G), (M2_B)를 통해 인가되는 구동전류에 의해 구동되어 화소(P11)가 구동된다. 캐패시터(C1_R), (C1_G), (C1_B)는 각 R, G, B 데이터라인(121R), (121G), (121B)에 인가된 데이터신호(DR1), (DG1), (DB1)를 저장하기 위한 수단이다.
상기한 바와같은 구성을 갖는 종래의 유기전계 발광표시장치의 동작을 도 3의 구동 파형도를 참조하여 설명하면 다음과 같다.
먼저, 제1게이트라인(111)에 스캔신호(S1)가 인가되면 상기 제1게이트라인(111)이 구동되고, 상기 제1게이트라인(111)에 연결된 화소(P11 - P1n)가 구동된다.
즉, 제1게이트라인(111)에 인가되는 스캔신호(S1)에 의해 제1게이트라인(111)에 연결된 화소(P11 - P1n)의 R, G, B 단위화소(PR11 - PR1n), (PG11 - PG1n), (PB11 - PB1n)의 스위칭 트랜지스터가 구동된다. 스위칭 트랜지스터의 구동에 따라, 제1 내지 제n데이타라인(121 - 12n)을 구성하는 R, G, B 데이터라인(121R - 12nR), (121G - 12nG), (121B - 12nB)으로부터 R, G, B 데이터신호 D(S1) (DR1 - DRn), (DG1 - DGn), (DB1 - DBn)가 R, G, B 단위화소의 구동 트랜지스터의 게이트에 동시에 각각 인가된다.
R, G, B 단위화소의 구동트랜지스터는 R, G, B 데이터라인(121R - 12nR), (121G - 12nG), (121B - 12nB)에 각각 인가되는 R, G, B 데이터신호 D(S1) (DR1 -DRn), (DG1 - DGn), (DB1 - DBn)에 상응하는 구동전류를 R, G, B EL 소자에 제공한다. 따라서, 제1게이트라인(111)에 연결된 화소(P11 - P1n)의 R, G, B 단위화소(PR11 - PR1n), (PG11 - PG1n), (PB11 - PB1n)를 구성하는 EL 소자는 제1게이트라인(111)에 스캔신호(S1)가 인가되면, 동시에 구동된다.
이와 마찬가지로, 제2게이트라인(112)을 구동하기 위한 스캔신호(S2)가 인가되면, 제2게이트라인(112)에 연결된 화소(P21 - P2n)의 R, G, B 단위화소(PR21 - PR2n), (PG21 - PG2n), (PB21 - PB2n)에는 제1 내지 제n데이터라인(121 - 12n)을 구성하는 R, G, B 데이터라인(121R - 12nR), (121G - 12nG), (121B - 12nB)으로부터 데이터신호 D(S2) (DR1 - DRn), (DG1 - DGn), (DB1 - DBn)가 인가된다.
제2게이트라인(112)에 연결된 화소(P21 - P2n)의 R, G, B 단위화소(PR21 - PR2n), (PG21 - PG2n), (PB21 - PB2n)을 구성하는 EL 소자가 데이터신호 D(S2)(DR1- DRn), (DG1- DGn), (DB1 -DBn)에 상응하는 구동전류에 의해 동시에 구동된다.
이와 같은 동작을 반복하여 최종적으로 m 번째 게이트라인(11m)에 스캔신호(Sm)가 인가되면 R, G, B 데이터라인(121R - 12nR), (121G - 12nG), (121B - 12nB)에 인가되는 R, G, B 데이터신호 D(Sm) (DR1 - DRn), (DG1 - DGn), (DB1 - DBn)에 따라 m번째 게이트라인(11m)에 연결된 화소(Pm1 - Pmn)의 R, G, B 단위화소(PRm1 - PRmn), (PGm1 - PGmn), (PBm1 - PBmn)을 구성하는 EL소자가 동시에 구동된다.
그러므로, 제1게이트라인(111)부터 제m게이트라인(11m)으로 순차적으로 스캔신호(S1) - (Sm)가 인가되면, 각 게이트라인(111) - (11m)에 연결된 화소(P11 - P1n) - (Pm1 - Pmn)가 순차적으로 구동되어 1프레임(1F)동안 화소를 구동하여 화상을 디스플레이하게 된다.
그러나, 상기한 바와같은 구성을 갖는 유기전계 발광표시장치는 각 화소가 3개의 R, G, B 단위화소로 구성되고, 각 R, G, B 단위화소별로 R, G, B EL 소자를 구동시켜 주기 위한 구동소자, 즉 스위칭 박막 트랜지스터 및 구동박막 트랜지스터와 캐패시터가 각각 배열되고, 각 구동소자로 데이터신호와 공통전원(ELVDD)을 제공하기 위한 데이터라인 및 공통전원라인이 단위화소별로 각각 배열된다.
그러므로, 각 화소마다 3개의 데이터라인 및 3개의 전원라인이 배치되고, 3개의 스위칭 박막 트랜지스터와 3개의 구동 박막트랜지스터의 6개의 트랜지스터와 3개의 캐패시터가 요구되었다. 한편, 각 화소가 발광제어신호에 의해 콘트롤되는 경우에는 발광제어신호를 제공하기 위한 별도의 발광제어라인이 필요하므로, R, G, B 단위화소당 최소한 4개의 신호라인이 요구된다. 따라서, 각 화소마다 다수의 배 선과 다수의 소자가 배열됨에 따라 회로구성이 복잡하고, 그에 따라 결함이 발생될 확률이 증가하여 수율이 저하되는 문제점이 있다.
또한, 표시장치가 점점 고정세화됨에 따라 각 화소의 면적이 감소하고, 그에 따라 하나의 화소에 많은 요소를 배열하는 것이 어려울 뿐만 아니라 개구율이 감소하는 문제점이 있었다.
본 발명의 목적은 고정세에 적합한 유기전계 발광표시장치의 픽셀회로 및 그의 구동방법을 제공하는 데 있다.
본 발명의 다른 목적은 개구율 및 수율을 향상시킬 수 있는 유기전계 발광표시장치의 픽셀회로 및 그의 구동방법을 제공하는 데 있다.
본 발명의 또 다른 목적은 RC 딜레이 및 전압강하를 방지할 수 있는 유기전계 발광표시장치의 픽셀회로 및 그의 구동방법을 제공하는 데 있다.
본 발명의 또 다른 목적은 하나의 화소가 하나의 구동소자를 통해 구동되어 화소구성 및 배선을 단순화할 수 있는 유기전계 발광표시장치의 픽셀회로 및 그의 구동방법을 제공하는 데 있다.
상기한 바와 같은 목적을 달성하기 위하여, 본 발명은 일정구간마다 소정의 색을 구현하는 표시장치의 픽셀회로에 있어서, 상기 일정구간내에서 각각 하나의 색을 방출하는, 적어도 2개이상의 발광 소자와; 상기 적어도 2개이상의 발광소자에 공통연결되어, 상기 적어도 2개 이상의 발광소자를 구동하기 위한 능동소자를 구비 하며, 상기 능동소자는 일정구간내에서 일정기간마다 상기 적어도 2개이상의 발광소자를 순차적으로 구동하고, 상기 적어도 2개이상의 발광소자는 일정기간마다 순차적으로 해당하는 하나의 색을 방출하여 상기 일정구간에서 소정의 색을 구현하는 표시장치의 픽셀회로를 제공한다.
상기 일정구간은 1 프레임이고, 일정기간은 서브 프레임으로서, 상기 1프레임은 적어도 3개이상의 서브 프레임으로 분할되며, 적어도 2개이상의 발광소자는 1 프레임내에서 각 서브 프레임마다 순차 구동되고, 나머지 적어도 하나의 서브 프레임에서는 적어도 2개이상의 발광소자중 하나가 다시 구동되거나 또는 적어도 2개의 발광소자가 동시에 구동되어 밝기를 조절한다. 나머지 적어도 하나의 서브 프레임은 다수의 서브 프레임중 임의적으로 선택된다.
상기 적어도 2개의 발광소자의 발광시간을 조절하여 화이트 밸런스를 조절한다. 상기 발광소자는 FED 또는 PDP 이거나, 상기 발광소자는 R, G, B 또는 화이트 EL 소자이며, 상기 적어도 2개이상의 EL 소자는 제1전극이 상기 능동소자에 공통 연결되고, 제2전극이 접지전압에 공통연결된다. 발광소자는 스트라이브타입 또는 델타타입으로 배열된다.
상기 능동소자는 상기 발광소자를 구동하기 위한 적어도 하나이상의 스위칭소자로 구성되고, 상기 능동소자를 구성하는 스위칭소자는 박막 트랜지스터, 박막 다이오드, 다이오드, 또는 TRS 로 구성된다.
또한, 본 발명은 R, G, B EL 소자와; R, G, B 데이터신호를 순차 전달하기 위한 하나 또는 그이상의 스위칭 트랜지스터와; 상기 R, G, B 데이터신호에 따라 상기 R, G, B EL소자를 순차 구동하기 위한 하나 또는 그이상의 구동트랜지스터와; 상기 R, G, B 데이터신호를 저장하기 위한 저장소자를 구비하며, 상기 R, G, B EL소자는 상기 구동트랜지스터에 공통 연결되고, 해당하는 발광제어신호에 따라서 상기 구동트랜지스터로부터 순차적으로 전달되는 R, G, B 데이터신호에 상응하여 순차적으로 발광하는 표시장치의 픽셀회로를 제공한다.
또한, 본 발명은 R, G, B EL 소자와; 상기 R, G, B EL소자에 공통연결되어, R, G, B EL소자를 구동하기 위한 구동수단과; 상기 R, G, B EL소자의 구동을 순차제어하기 위한 순차제어수단을 포함하는 유기전계 발광표시장치의 픽셀회로를 제공한다. 상기 구동수단은 적어도 데이터신호를 스위칭하기 위한 하나 또는 그이상의 스위칭 트랜지스터와; 상기 데이터신호에 상응하는 구동전류를 상기 R, G, B EL소자로 제공하기 위한 하나 또는 그이상의 구동 트랜지스터와; 상기 데이터신호를 저장하기 위한 캐패시터를 포함한다. 상기 구동수단은 상기 구동 트랜지스터의 문턱전압을 보상하기 위한 문턱전압보상수단을 더 포함한다. 상기 구동 트랜지스터와 캐패시터에는 공통의 전원라인을 통해 동일한 전원전압을 제공하거나 또는 개별의 전원라인을 통해 동일한 전원전압을 개별적으로 제공한다.
상기 순차제어수단은 해당하는 R, G, B 발광제어신호에 의해 상기 구동 트랜지스터로부터 R, G, B EL소자로 구동전류가 제공되는 것을 제어하여, 상기 R, G, B EL소자의 발광을 순차 제어하는 제1 내지 제3제어수단으로 이루어진다. 상기 순차제어수단의 제1 내지 제3제어수단은 게이트에 해당하는 발광제어신호가 각각 인가되고, 소오스가 상기 구동수단에 공통 연결되며, 드레인이 상기 R, G, B EL소자에 각각 연결되는 제1 내지 제3박막 트랜지스터로 구성된다. 상기 순차제어수단에 인가되는 해당 발광제어신호의 액티브 온시간을 조절하여 상기 제1 내지 제3박막 트랜지스터에 의해 해당하는 EL소자로 구동전류가 인가되는 시간을 조절하므로써 화이트 밸런스를 조절한다.
또한, 본 발명은 게이트가 게이트라인에 연결되고, 소오스/드레인이 데이터라인에 연결된 제1박막 트랜지스터와; 상기 제1박막 트랜지스터의 드레인/소오스에 게이트가 연결되고, 소오스/드레인에 전원라인이 연결된 제2박막 트랜지스터와; 상기 제2박막 트랜지스터의 게이트와 소오스에 연결된 캐패시터와; 상기 제2박막 트랜지스터의 드레인에 소오스/드레인이 연결되고, 게이트에 제1발광제어신호가 인가되는 제3박막 트랜지스터와; 상기 제2박막 트랜지스터의 드레인/소오스에 소오스/드레인이 연결되고, 게이트에 제2발광제어신호가 인가되는 제4박막 트랜지스터와; 상기 제2박막 트랜지스터의 드레인/소오스에 소오스/드레인이 연결되고, 게이트에 제3발광제어신호가 인가되는 제5박막 트랜지스터와; 상기 제3 내지 제5박막 트랜지스터의 드레인/소오스에 각각 제1전극이 연결되고, 제2전극이 공통접지된 R, G, B EL 소자를 포함하는 유기전계 발광표시장치의 픽셀회로를 제공한다.
또한, 본 발명은 각각 일정구간마다 소정의 색을 구현하고, 상기 일정구간내에서 각각 하나의 색을 방출하는 적어도 2개이상의 발광소자를 구비하는 다수의 화소를 포함하며, 상기 적어도 2개 이상의 발광소자는 일정구간내에서 시분할적으로 순차 구동되어 하나의 색을 방출하여, 각 화소는 일정구간내에서 소정의 색을 구현하는 표시장치를 제공한다.
또한, 본 발명은 각각 일정구간마다 소정의 색을 구현하고, 상기 일정구간내에서 각각 하나의 색을 방출하는 적어도 2개이상의 발광소자를 구비하는 다수의 화소를 포함하며, 적어도 2개이상의 발광소자는 일정기간동안 하나만 발광하여, 일정구간동안 상기 적어도 2개이상의 발광 소자가 순차적으로 하나의 색을 방출하므로써, 각 화소는 일정구간동안 소정의 색을 구현하는 표시장치를 제공한다.
또한, 본 발명은 R, G, B EL소자와; 상기 R, G, B EL소자에 연결되어 상기 R, G, B 발광소자를 구동하기 위한 적어도 하나의 박막 트랜지스터를 구비하는 다수의 화소를 포함하며, 각 화소는 각 화소의 상기 R, G, B EL소자는 제1전극이 상기 적어도 하나의 박막 트랜지스터에 공통연결되고 제2전극이 접지에 공통연결되며, 각 화소는 상기 적어도 하나의 박막 트랜지스터에 의해 상기 R, G, B EL소자가 순차적으로 발광하는 표시장치를 제공한다.
또한, 본 발명은 다수의 게이트라인, 다수의 데이터라인 및 다수의 전원라인과; 상기 다수의 게이트라인, 데이터라인 및 전원라인중 해당하는 하나이 게이트라인, 데이터라인 및 전원라인에 각각 연결되는 다수의 화소를 포함하며, 각 화소는 R, G, B EL소자와; 상기 R, G, B EL소자에 공통연결되어, R, G, B EL소자를 순차 구동하기 위한 적어도 하나이상의 박막 트랜지스터와; 상기 박막 트랜지스터와 R, G, B EL소자사이에 각각 연결되어, 상기 R, G, B EL 소자가 다수의 서브 프레임으로 구성되는 한 프레임내에서 각 서브 프레임마다 순차적으로 발광하도록 제어하는 R, G, B 발광제어용 박막 트랜지스터를 포함하는 평판표시장치를 제공한다.
또한, 본 발명은 다수의 게이트라인, 다수의 데이터라인 및 다수의 전원라인 과; 다수의 게이트라인, 데이터라인 및 전원라인중 해당하는 하나의 게이트라인, 데이터라인 및 전원라인에 각각 연결되는 다수의 화소를 포함하며, 각 화소는 게이트가 게이트라인에 연결되고, 소오스가 데이터라인에 연결된 제1박막 트랜지스터와; 상기 제1박막 트랜지스터의 드레인에 게이트가 연결되고, 소오스에 전원라인이 연결된 제2박막 트랜지스터와; 상기 제2박막 트랜지스터의 게이트와 소오스에 연결된 캐패시터와; 상기 제2박막 트랜지스터의 드레인에 소오스가 연결되고, 게이트에 제1발광제어신호가 인가되는 제3박막 트랜지스터와; 상기 제2박막 트랜지스터의 드레인에 소오스가 연결되고, 게이트에 제2발광제어신호가 인가되는 제4박막 트랜지스터와; 상기 제2박막 트랜지스터의 드레인에 소오스가 연결되고, 게이트에 제3발광제어신호가 인가되는 제5박막 트랜지스터와; 상기 제3 내지 제5박막 트랜지스터의 드레인에 각각 제1전극이 연결되고, 제2전극이 공통접지된 R, G, B EL 소자를 포함하는 평판표시장치를 제공한다.
또한, 본 발명은 다수의 게이트라인, 다수의 데이터라인, 다수의 발광제어라인 및 다수의 전원라인과; 상기 다수의 게이트라인, 데이터라인, 발광제어라인 및 전원라인중 해당하는 하나이 게이트라인, 데이터라인, 발광제어라인 및 전원라인에 각각 연결되는 다수의 화소를 구비하는 화소부와; 상기 다수의 게이트라인으로 다수의 스캔신호를 제공하기 위한 적어도 하나의 게이트라인구동회로와; 상기 다수의 데이터라인으로 R, G, B 데이터신호를 순차적으로 제공하기 위한 적어도 하나의 데이터라인 구동회로와; 상기 다수의 발광제어라인으로 발광제어신호를 제공하기 위한 적어도 하나의 발광제어신호 발생회로를 구비하며, 각 화소는 R, G, B EL소자 와; 상기 R, G, B EL소자에 공통연결되어, R, G, B EL소자를 순차 구동하기 위한 적어도 하나이상의 박막 트랜지스터와; 상기 박막 트랜지스터와 R, G, B EL소자사이에 각각 연결되어, 상기 R, G, B EL 소자가 다수의 서브 프레임으로 구성되는 한 프레임내에서 각 서브 프레임마다 순차적으로 발광하도록 제어하는 R, G, B 발광제어용 박막 트랜지스터를 포함하는 평판표시장치를 제공한다.
또한, 본 발명은 다수의 게이트라인, 다수의 데이터라인 및 다수의 전원라인과; 다수의 게이트라인, 데이터라인 및 전원라인중 해당하는 하나의 게이트라인, 데이터라인 및 전원라인에 각각 연결된 다수의 화소를 포함하고, 각 화소는 적어도 R, G, B 발광소자를 구비하는 평판표시장치를 구동하는 방법에 있어서, 상기 각 화소에는 일정구간내에 일정기간마다 동일한 데이터라인을 통하여 R, G, B 데이터가 순차 제공되어, R, G, B 발광소자가 시분할적으로 순차 구동되므로써, 일정구간내에서 소정의 색을 구현하는 평판표시장치의 구동방법을 제공한다.
또한, 본 발명은 다수의 게이트라인, 다수의 데이터라인 및 다수의 전원라인과; 다수의 게이트라인, 데이터라인 및 전원라인중 해당하는 하나의 게이트라인, 데이터라인 및 전원라인에 각각 연결된 다수의 화소를 포함하고, 각 화소는 적어도 R, G, B 발광소자를 구비하는 평판표시장치를 구동하는 방법에 있어서, 상기 다수의 게이트라인중 해당하는 하나의 게이트라인에 일정구간내에 일정기간마다 스캔신호를 발생하고, 스캔신호가 발생될 때마다 상기 다수의 데이터라인중 해당하는 하나의 데이터라인으로 R, G, B 데이터를 순차인가하여 R, G, B 구동전류를 발생하며, R, G, B 발광제어신호에 상기 해당하는 하나의 게이트라인에 연결된 화소의 R, G, B 발광소자를 순차 구동하여 일정구간내에서 소정의 색을 구현하는 평판표시장치의 구동방법을 제공한다.
이하, 본 발명의 실시예를 첨부된 도면을 참조하여 설명하면 다음과 같다.
도 4는 본 발명의 제1실시예에 따른 유기전계 발광표시장치의 블럭구성도를 도시한 것이다.
도 4를 참조하면, 제1실시예에 따른 유기전계 발광표시장치(50)는 화소부(500), 게이트라인 구동회로(510), 데이터라인 구동회로(520) 및 발광제어신호 발생회로(590)를 구비한다. 상기 게이트라인 구동회로(510)는 상기 화소부(500)의 게이트라인으로 스캔신호(S1 - Sm)를 한 프레임동안 순차 발생한다. 상기 데이터라인 구동회로(520)는 상기 화소부(500)의 데이터라인으로 R, G, B 데이터신호(D1- Dn)을 한 프레임동안 스캔신호가 인가될 때마다 순차 제공한다. 상기 발광제어신호 발생회로(590)는 화소부(500)의 발광제어라인(591 - 59m)으로 R, G, B EL소자의 발광을 제어하기 위한 발광제어신호(EC_R, G, B1) - (EC_R, G, Bm)를 한 프레임동안 스캔신호가 인가될 때마다 순차 발생한다.
도 5a는 본 발명의 제1실시예에 따른 유기전계 발광표시장치에 있어서, 화소부의 블록구성의 일예를도시한 것이다.
도 5a를 참조하면, 상기 화소부(500)는 상기 게이트라인 구동회로(510)로부터 스캔신호(S1 - Sm)가 각각 제공되는 다수의 게이트라인(511 - 51m)과, 상기 데이터라인 구동회로(520)로부터 데이터신호(D1 - Dn)가 각각 제공되는 다수의 데이터라인(521 - 52n)과, 상기 발광제어신호 발생회로(590)로부터 발광제어신호(EC_R, G, B1) - (EC_R, G, Bm)가 각각 제공되는 다수의 발광제어라인(591 - 59m) 및 전원전압(VDD1)을 제공하는 다수의 전원라인(531 - 53n)을 구비한다.
상기 화소부(500)는 다수의 게이트라인(511 - 51m), 다수의 데이터라인(521 - 52n), 다수의 발광제어라인(591 - 59m) 및 다수의 전원라인(531 - 53n)에 연결되어, 매트릭스형태로 배열되는 다수의 화소(P11 - Pmn)를 더 포함한다. 다수의 화소(P11 - Pmn) 각각은 다수의 게이트라인(511 - 51m)중 해당하는 하나의 게이트라인, 다수의 데이터라인(521 - 52n)중 해당하는 하나의 데이터라인, 다수의 발광제어라인(591 - 59m)중 해당하는 하나의 발광제어라인 그리고 다수의 전원라인(531 - 53n)중 해당하는 하나의 전원라인에 연결된다.
예를 들어, 화소(P11)는 다수의 게이트라인(511 - 51m)중 제1스캔신호(S1)를 제공하는 제1게이트라인(511), 다수의 데이터라인(521 - 52n)중 제1데이타신호(D1)를 제공하는 제1데이타라인(521), 다수의 발광제어라인(591 - 59m)중 제1발광제어신호(EC_R, G, B1) 그리고 다수의 전원라인(531 - 53n)중 제1전원라인(531)에 연결된다.
따라서, 각각의 화소(P11 - Pmn)에는 해당하는 스캔라인을 통해 해당하는 스캔신호가 인가되고, 해당하는 데이터라인을 통해 해당하는 R, G, B 데이터신호가 순차 제공되며, 해당하는 발광제어라인을 통해 해당하는 R, G, B 발광제어신호가 순차 제공되고, 해당하는 전원라인을 통해 해당하는 전원전압이 인가된다. 그러므로, 각각의 화소는 해당하는 스캔신호가 인가될 때마다 해당하는 R, G, B 데이터신호가 순차 인가되고, R, G, B 발광제어신호에 따라서 R, G, B EL소자가 순차 구동 되어 상기 R, G, B 데이터신호에 상응하는 광을 순차 발광하므로, 한 프레임동안 소정의 색 즉, 화상을 표시하게 된다.
도 6은 본 발명의 제1실시예에 따른 순차구동방식의 유기전계 발광표시장치에 있어서, 한 화소에 대한 픽셀회로를 개념적으로 도시한 것이다. 도 6은 다수의 화소중 하나의 화소(P11)에 대하여 도시한 것이다.
도 6을 참조하면, 제1게이트라인(511), 제1데이타라인(521), 제1발광제어라인(591) 및 제1공통전원라인(531)에 연결된 능동소자(570)와, 상기 능동소자(570)와 접지(VSS)사이에 병렬연결되는 R, G, B EL 소자(EL1_R), (EL1_G), (EL1_B)를 구비한다. 상기 3개의 R, G, B EL 소자(EL1_R), (EL1_G), (EL1_B)는 제1전극, 예를 들어 애노드전극이 상기 능동소자(570)에 각각 연결되고, 제2전극, 예를 들어 캐소드전극이 접지전압(VSS)에 공통연결된다.
상기한 바와같은 구성을 갖는 픽셀회로는 3개의 R, G, B EL 소자(EL1_R, EL1_G, EL1_B)가 하나의 능동소자(570)를 공유하므로, 한 프레임동안 3개의 R, G, B EL 소자(EL1_R), (EL1_G), (EL1_B)가 구동되어 화소(P11)가 소정의 색을 표시하기 위해서는 R, G, B EL 소자(EL1_R), (EL1_G), (EL1_B)가 순차구동되어야 한다. 즉, 한 프레임을 3개의 서브 프레임으로 분할하고, 각 서브 프레임마다 R, G, B EL 소자(EL1_R), (EL1_G), (EL1_B)를 구동시켜 줌으로써, 한 프레임동안 R, G, B EL 소자(EL1_R), (EL1_G), (EL1_B)가 시분할적으로 순차 구동되어 화소(P11)가 소정의 색을 구현한다.
다시 말하면, 한 프레임중 제1서브 프레임에서는 게이트라인(511)에 스캔신 호(S1)가 능동소자(570)에 인가되어 데이터라인(521)에 인가되는 데이터(D1)로서 R 데이터(DR1)가 인가되면, 능동소자(570)는 발광제어신호 발생회로(530)로부터 발광제어라인(591)으로 발생되는 발광제어신호(EC_R1)에 의해 R EL 소자(EL1_R)를 구동시켜, R 데이터에 상응하는 R 색을 발광한다. 이와 마찬가지로, 제2서브 프레임에서는 게이트라인(511)에 스캔신호(S1)가 능동소자(570)에 인가되면 데이터라인(521)에 인가되는 데이터(D1)로서 G 데이터(DG1)가 인가되고, 발광제어신호 발생회로(530)로부터 발광제어라인(591)으로 발생되는 발광제어신호(EC_G1)에 의해 G EL 소자(EL1_G)가 발광하여 G 데이터에 상응하는 G 색을 발광한다. 마지막으로, 제3서브 프레임에서는 게이트라인(511)에 스캔신호(S1)가 능동소자(570)에 인가되면 데이터라인(521)에 인가되는 데이터(D1)로서 G 데이터(DG1)가 인가되고, 발광제어신호 발생회로(530)로부터 발광제어라인(591)으로 발생되는 발광제어신호(EC_G1)에 의해 G EL 소자(EL1_G)가 발광하여 G 데이터에 상응하는 G 색을 발광한다. 그러므로, 한 프레임동안 R, G, B EL소자가 시분할적으로 순차구동되어 각화소가 소정의 색을 발광하여 화상을 디스플레이하게 된다.
본 발명의 실시예에서는 한 프레임의 3서브 프레임동안 R, G, B EL소자 순으로 구동되어 R, G, B 색을 발광하므로써 소정의 색을 구현하도록 하였으나, 색도, 밝기 또는 휘도 등을 조정하기 위하여, R, G, B EL소자 또는 R, G, B, W EL소자의 발광순서를 임의적으로 변경하거나, 또는 한 프레임을 3서브 프레임이상으로 분할하여 나머지 서브 프레임에서 R, G, B 색중 적어도 하나를 더 발광시켜 줄 수도 있다. 예를 들어 한 프레임을 4서브 프레임으로 분할하여 RRGB, RGGB, RGBB, RGBW 등 과 같이 여분의 1서브 프레임동안 R, G, B 또는 W중 하나의 색을 더 발광시켜 줄 수 도 있는데, 여분으로 발광되는 색은 다수의 서브 프레임중 적당한 서브 프레임에서 발광되어진다. 이때, 여분의 서브프레임동안 R, G, B, W 색중 하나를 더 발광시켜 주기 위하여, R, G, B, W EL소자중 하나의 EL소자를 구동시키거나 또는 이들중 적어도 2개의 EL소자를 구동시켜 줄 수도 있다.
또한, 본 발명의 실시예에서는, R, G, B EL 소자가 한 프레임의 3서브 프레임동안 순차 구동되는 것을 예시하였으나, R, G, B 또는 W(white) 를 한 프레임동안 다수의 서브 프레임으로 분할하여 시분할적으로 순차 구동하거나 또는 R, G, B 그리고 W 중 적어도 2가지 색을 한 프레임동안 다수의 서브 프레임으로 분할하여 시분할적으로 순차 구동할 수도 있다.
도 7a는 본 발명의 일 실시예에 따른 순차구동방식의 유기전계 발광표시장치의 픽셀회로의 블록구성도의 일예를 도시한 것이고, 도 8a는 도 7a의 픽셀회로의 상세회로도의 일예를 도시한 것이다. 도 7a 및 도 8a의 픽셀회로는 R, G, B EL 소자(EL1_R), (EL1_G), (EL1_B)를 한 프레임동안 시분할적으로 순차 구동하기 위한 픽셀회로의 구체예를 도시한 것이다.
도 7a 및 도 8a를 참조하면, 화소(P11)는 하나의 게이트라인(511), 데이터라인(521), 3개의 발광제어라인(591r, 591g, 591b) 및 전원공급라인(531)과, 상기 라인들을 통해 인가되는 신호에 의해 순차적으로 구동되는 표시수단(560)를 구비한다. 상기 표시수단(560)은 광을 자체적으로 방출하는 발광소자로 구성되며, 발광소자는 각각 R, G, B 색을 발광하는 R, G, B EL소자(EL1_R, EL1_G, EL1_B)를 구비한 다.
또한, 화소(P11)는 상기 R, G, B EL소자(EL1_R, EL1_G, EL1_B)를 시분할적으로 순차적으로 구동하기 위한 능동소자(570)를 더 구비한다. 상기 능동소자(570)는 스캔신호(S1)가 인가될 때마다 R, G, B 데이터신호 D1(DR1, DG1, DB1)에 상응하는 구동전류를 표시수단(560)의 발광소자(EL1_R, EL1_G, EL1_B)로 제공하기 위한 구동수단(540)과, 구동수단(540)으로부터 R, G, B 데이터신호(DR1, DG1, DB1)에 상응하는 구동전류가 발광제어신호(EC_R1, EC_G1, EC_B1)에 따라서 순차적으로 상기 R, G, B EL소자(EL1_R, EL1_G, EL1_B)로 제공되는 것을 제어하기 위한 순차제어수단(550)을 구비한다.
상기 구동수단(540)은 게이트에 게이트라인(511)으로부터 스캔신호(S1)가 제공되고, 소오스에 데이터라인(521)으로부터 R, G, B 데이터신호(DR1, DG1, DB1)가 순차적으로 제공되는 스위칭 트랜지스터(M51)와, 상기 스위칭 트랜지스터(M51)의 드레인에 게이트가 연결되고 소오스에 전원전압라인(531)으로부터 전원전압(VDD1)이 제공되며, 드레인이 상기 순차제어수단(550)에 연결되는 구동 트랜지스터(M52) 및 상기 구동 트랜지스터(M52)의 게이트와 소오스사이에 연결된 캐패시터(C51)로 구성된다.
본 발명의 실시예에서는 구동수단(540)이 스위칭 트랜지스터와 구동 트랜지스터의 2개의 박막 트랜지스터와 하나의 캐패시터로 구성되었으나, 상기 표시수단(560)를 구성하는 발광소자를 구동할 수 있는 구조는 모두 가능하며, 표시수단(560)의 발광소자를 구동하는 구동특성을 향상시킬 수 있는 모든 수단, 예를 들어 문턱전압 보상수단 등이 추가될 수 있다. 또한, 구동수단(540)을 구성하는 박막 트랜지스터가 모두 P형 박막 트랜지스터로 구성되었으나, N형 박막 트랜지스터 또는 N형 박막 트랜지스터와 P형 박막 트랜지스터가 혼합된 형태로 구성가능하며, 또한 디플리션모드(depletion mode) 또는 인핸스먼트모드(enhancement mode)의 N형 또는 P형 박막 트랜지스터로 구성가능하다. 또한, 구동수단(540)을 박막 트랜지스터로 구성하는 대신 박막 다이오드(TFD, thin film diode), 다이오드, TRS 등과 같은 다양한 형태의 스위칭소자를 사용할 수 있다.
상기 순차제어수단(550)은 상기 구동수단(540)과 표시수단(560)사이에 연결되어, 발광제어신호 발생회로(590)로부터 발광제어라인(591r, 591g, 591b)을 통해 제공되는 R, G, B 발광제어신호(EC_R, EC_G, EC_B)에 따라 표시수단(560)의 R, G, B EL 소자(EL1_R, EL1_G, EL1_B)를 순차적으로 구동시켜 준다.
상기 순차제어수단(550)은 구동수단(540)의 구동트랜지스터(M52)의 드레인과 R, G, B EL 소자(EL1_R), (EL1_G), (EL1_B)의 애노드사이에 연결되어, 발광제어신호(EC_R), (EC_G), (EC_B)에 따라 R, G, B EL 소자(EL1_R, EL1_G, EL1_B)의 구동을 순차적으로 제어하기 위한 제1 내지 제3제어수단을 구비한다.
상기 제1제어수단은 제1발광제어신호(EC_R)에 의해 구동트랜지스터(M52)를 통해 인가되는 R 데이터신호에 상응하여 R EL 소자(EL1_R)를 구동시켜 주기 위한 것으로서, 게이트에 제1발광제어신호(EC_R)가 인가되고 소오스가 구동트랜지스터(M52)의 드레인에 연결되며 드레인이 상기 R EL소자(EL1_R)의 애노드에 연결되는 박막 트랜지스터(M55_R)를 구비한다.
상기 제2제어수단은 제2발광제어신호(EC_G)에 의해 구동트랜지스터(M52)를 통해 인가되는 G 데이터신호에 상응하여 G EL 소자(EL1_G)를 구동시켜 주기 위한 것으로서, 게이트에 제2발광제어신호(EC_G)가 인가되고 소오스가 구동트랜지스터(M52)의 드레인에 연결되며 드레인이 상기 G EL소자(EL1_G)의 애노드에 연결되는 박막 트랜지스터(M55_G)를 구비한다.
상기 제3제어수단은 제3발광제어신호(EC_B)에 의해 구동트랜지스터(M52)를 통해 인가되는 B 데이터신호에 상응하여 B EL 소자(EL1_B)를 구동시켜 주기 위한 것으로서, 게이트에 제3발광제어신호(EC_B)가 인가되고 소오스가 구동트랜지스터(M52)의 드레인에 연결되며 드레인이 상기 B EL소자(EL1_B)의 애노드에 연결되는 박막 트랜지스터(M55_B)를 구비한다.
상기 순차제어수단(550)은 모두 P형 박막 트랜지스터로 구성되었으나, N형 박막 트랜지스터 또는 N형 박막 트랜지스터와 P형 박막 트랜지스터가 혼합된 형태로 구성가능할 뿐만 아니라 디플리션모드 또는 인핸스먼트모드의 N형 박막 트랜지스터 또는 P형 박막 트랜지스터로 구성가능하다. 또한, 순차제어수단(550)을 박막 트랜지스터로 구성하는 대신 박막 다이오드(TFD, thin film diode), 다이오드, TRS 등과 같은 다양한 형태의 스위칭소자를 사용할 수 있으며, R, G, B EL 소자를 순차 구동시켜 줄 수 있는 다양한 형태로 구성가능하다.
본 발명의 실시예에서는 하나의 능동소자로 R, G, B 발광소자를 순차구동하는 것을 R, Gm B EL소자에 적용하여 예시하였으나, FED(field emission display), PDP(plasma display panel) 등과같은 발광소자에도 적용할 수 있다.
본 발명의 유기전계 발광표시장치의 픽셀회로의 순차구동방식을 설명하면 다음과 같다.
종래에는 도 3에 도시된 바와같이, 다수의 게이트라인에 게이트라인 구동회로(110)로부터 하나의 스캔신호(S1 - Sm)가 각각 순차적으로 인가되어 1프레임동안 m 개의 스캔신호가 인가되고, 각 스캔신호(S1 - Sm)가 인가될 때마다 데이터라인 구동회로(120)로부터 R, G, B, 데이터신호(DR1 - DRn), (DG1 - DGn), (DB1 - DBn)가 동시에 R, G, B 데이터라인에 인가되어 화소를 구동시켜 주었다.
이와는 달리, 본 발명에서는 1 프레임이 3서브 프레임으로 분할되고, 각 서브프레임동안 각 게이트라인에 게이트라인 구동회로(510)로부터 스캔신호가 각각 인가되어, 1프레임동안 3m개의 스캔신호가 인가된다. 제1화소의 경우, 제1서브 프레임동안 제1게이트라인(511)에 스캔신호(S1)가 인가되면, 스위칭 트랜지스터(M51)가 턴온되어 데이터라인(521)으로부터 R데이타신호(DR1)가 구동 트랜지스터(M52)에 제공된다. 이때, 순차제어수단(550)는 제1발광제어신호(EC_R1)에 의해 제1제어수단인 박막트랜지스터(M55_R)가 턴온되므로, R 데이터신호(DR1)에 상응하여 R EL소자(EL1_R)가 구동된다.
다음, 제2서브 프레임동안 제1게이트라인(511)에 스캔신호(S1)가 인가되어 데이터라인(521)으로부터 G데이타신호(DR1)가 구동 트랜지스터(M52)에 제공되고, 순차제어수단(550)은 제2발광제어신호(EC_G1)에 의해 제2제어수단인 박막트랜지스터(M55_G)가 턴온되므로, G 데이터신호(DG1)에 상응하여 G EL소자(EL1_G)가 구동된다.
마지막으로, 제3서브 프레임동안 제1게이트라인(511)에 스캔신호(S1)가 인가되어 데이터라인(521)으로부터 B데이타신호(DB1)가 구동 트랜지스터(M52)에 제공되고, 순차제어수단(550)은 제3발광제어신호(EC_B)에 의해 제2제어수단인 박막트랜지스터(M55_B)가 턴온되므로, B 데이터신호(DB1)에 상응하여 B EL소자(EL1_B)가 구동된다.
이와같이, 1프레임동안 각 서브프레임에서 스캔신호(S1-Sm)가 인가될 때마다 각 데이터라인에 R 데이터신호(DR1 - DRn), G 데이터신호(DG1 - DGn), B 데이터신호(DB1 - DBn)가 순차적으로 인가되어 화소(P11 - Pmn)의 R, G, B EL소자(EL_R, EL_G, EL_B)를 시분할적으로 순차구동한다.
따라서, 본 발명의 픽셀회로는 화소(P11)의 R, G, B EL 소자(EL1_R), (EL1_G), (EL1_B)가 능동소자(570)를 공유하므로, 각 화소는 하나의 게이트라인, 하나의 데이터라인, 3개의 발광제어라인 그리고 하나의 전원공급라인만이 필요하게 되므로, 회로구성을 단순화할 수 있다.
도 5b는 본 발명의 제1실시예에 따른 유기전계 발광표시장치에 있어서, 화소부의 블록구성의 또 다른 예를도시한 것이다. 도 7b는 도 5b에 도시된 본 발명의 일 실시예에 따른 순차구동방식의 유기전계 발광표시장치의 픽셀회로의 또 다른 블록구성도를 도시한 것이고, 도 8b 도 7b의 픽셀회로의 상세회로도의 다른 예를 도시한 것이다. 도 5b, 7b 및 도 8b에 도시된 픽셀회로는 도 5a, 7a 및 8a의 픽셀회로의 일예와 유사하다. 다만, 일 예에 따른 픽셀회로에서는 구동수단(540)의 캐패시터(C51)와 구동 트랜지스터(M52)의 소오스에 동일한 전원라인(531)을 통해 동일 한 전원전압(VDD1)이 제공되었으나, 다른 예에서는 별도의 전원라인을 구비하여 캐패시터(C51)에는 전원라인(531b)을 통해 전원전압(VDD1)을 제공하고, 구동트랜지스터(M52)의 소오스에는 전원라인(531a)을 통해 전원전압(VDD2)을 제공하는 것만이 다르다. 이와같이, 캐패시터(C51)에 공급되는 전원라인과 구동 트랜지스터에 공급되는 전원라인을 분리시켜 줌으로써, 캐패시터(C51)에 데이터신호를 보다 안정적으로 저장할 수 있게 된다.
상기한 바와같은 구성을 갖는 본 발명의 제1실시예에 따른 유기전계 발광표시장치를 시분할적으로 순차 구동하는 방법을 도 9의 구동 파형도를 참조하여 상세하게 설명하면 다음과 같다.
먼저, 1프레임(1F)중 제1서브 프레임(1SF_R)동안, 게이트라인 구동회로(510)로부터 제1게이트라인(511)에 스캔신호(S1(R))가 인가되면 상기 제1게이트라인(511)이 구동되고, 데이터라인 구동회로(520)으로부터 데이터신호(D1 - Dn)로서 R 데이타신호(DR1 - DRn)가 제1게이트라인(511)에 연결된 화소(P11 - P1n)의 구동트랜지스터에 제공된다.
이때, 발광제어신호 발생회로(590)로부터 발광제어라인(591r)을 통해 제1게이트라인(511)에 연결된 화소(P11 - P1n)의 R EL 소자(EL_R)를 제어하기 위한 발광제어신호(EC_R1)가 순차제어수단(550)에 인가되면, 박막 트랜지스터(M55_R)가 턴온되어 R 데이터신호(DR1 - DRn)에 상응하는 구동전류가 R EL 소자로 제공되어 구동된다.
이어서, 제1프레임(1F)의 제2서브 프레임(1SF_G)동안, 제1게이트라인(511)에 두 번째 스캔신호(S1(G))가 인가되면 데이터라인(521 - 52n)으로 G 데이터신호(DG1 - DGn)가 구동 트랜지스터(M52)에 제공된다. 이때, 발광제어신호 발생회로(590)로부터 발광제어라인(591g)을 통해 제1게이트라인(511)에 연결된 화소(P11 - P1n)의 G EL 소자(EL_G)를 제어하기 발광제어신호(EC_G1)가 순차제어수단(550)에 인가되면, 박막 트랜지스터(M55_G)가 턴온되어 G 데이터신호(DG1 - DGn)에 상응하는 구동전류가 G EL 소자로 제공되어 구동된다.
마지막으로, 제1프레임(1F)의 제3서브 프레임(1SF_B)동안, 제1게이트라인(511)에 세번째 스캔신호(S1(B))가 인가되면 데이터라인(521 - 52n)으로 B 데이터신호(DB1 - DBn)가 구동 트랜지스터(M52)에 제공된다. 이때, 발광제어신호 발생회로(590)로부터 발광제어라인(591b)을 통해 제1게이트라인(511)에 연결된 화소(P11 - P1n)의 B EL 소자(EL_B)를 제어하기 발광제어신호(EC_B1)가 순차제어수단(550)에 인가되면, 박막 트랜지스터(M55_B)가 턴온되어 B 데이터신호(DB1 - DBn)에 상응하는 구동전류가 B EL 소자로 제공되어 구동된다.
이어서, 1프레임의 각 서브 프레임마다 제2게이트라인(512)에 스캔신호(S2)가 인가되면 상기와 마찬가지로 데이터라인(521 - 52n)으로 R, G, B 데이터신호(DR1 - DRn), (DG1 - DGn), (DB1 - DBn)이 순차 인가되고, 발광제어신호 발생회로(590)로부터 발광제어라인(591a, 591b, 591c)을 통해 제2게이트라인(512)에 연결된 화소(P21 - P2n)의 R, G, B EL소자를 순차 제어하기 위한 발광제어신호(EC_R2, EC_G2, EC_B2)가 순차제어수단(550)으로 순차 발생된다. 따라서, 박막 트랜지스터(M55_R), (M55_G), (M55_B)가 순차 턴온되어 R, G, B 데이터신 호(DR1 - DRn), (DG1 - DGn), (DB1 - DBn)에 상응하는 구동전류가 R, G, B EL 소자로 순차 제공되어 구동된다.
상기와 같은 동작을 반복하여 1프레임의 각 서브 프레임마다 제m게이트라인(51m)에 스캔신호가 인가되면 데이터라인(521 - 52n)으로 R, G, B 데이터신호(DR1 - DRn), (DG1 - DGn), (DB1 - DBn)이 순차 인가되고, 발광제어신호 발생회로(590)로부터 발광제어라인(591a, 591b, 591c)을 통해 제m게이트라인(51m)에 연결된 화소(Pm1 - Pmn)의 R, G, B EL소자를 순차 제어하기 위한 발광제어신호(EC_Rm, EC_Gm, EC_Bm)가 순차제어수단(550)으로 순차 발생된다. 이에 따라, 박막 트랜지스터(M55_R), (M55_G), (M55_B)가 순차 턴온되어 R, G, B 데이터신호(DR1 - DRn), (DG1 - DGn), (DB1 - DBn)에 상응하는 구동전류가 R, G, B EL 소자로 순차 제공되어 구동된다.
따라서, 1 프레임은 3서브 프레임으로 분할되고, 3서브 프레임동안 R G, B EL 소자를 순차 구동시켜 줌으로써 화상을 디스플레이하게 된다. 이때, R, G, B EL 소자가 순차적으로 구동되지만, R, G, B EL 소자가 순차구동되는 시간이 매우 빠르므로, 사람들은 R, G, B EL 소자가 동시에 구동되는 것으로 인식되어 화상을 정상적으로 디스플레이하게 되는 것이다.
또한, 본 발명의 제1실시예에 따른 유기전계 발광표시장치는 R, G, B EL소자의 발광시간을 조절하여 화이트 밸런스를 조절할 수 있는데, 도 8a 및 도 8b의 순차제어수단(550)의 박막 트랜지스터(M55_R), (M55_G), (M55_B)의 턴온시간을 조절하여 R, G, B EL소자의 발광시간을 조절함으로써 화이트 밸런스를 조절할 수 있다.
즉, 각 서브 프레임마다 도 10에 도시된 바와같이, 발광제어신호 발생수단(590)으로부터 발생되는 R, G, B 발광제어신호(EC_R), (EC_G), (EC_B)의 턴온시간(tr), (tg), (tb)을 조절하고, 이에 따라 순차제어수단(550)의 박막 트랜지스터(M55_R), (M55_G), (M55_B)가 턴온되는 시간이 결정된다. 따라서, R, G, B EL소자의 발광시간이 조절되어 화이트 밸런스가 조절된다.
본 발명에서는 도 9에 도시된 바와같이, R, G, B 발광제어신호(EC_R), (EC_G), (EC_B)중 R 발광제어신호(EC_R)의 턴온시간(tr)을 상대적으로 G 및 B 발광제어신호(EC_G), (EC_B)의 턴온시간(tg), (tb)보다 길게 하고, G 발광제어신호(EC_G)의 턴온시간(tg)을 발광제어신호(EC_B)의, 턴온시간(tb)보다 짧게 하여 화이트 밸런스를 구현하는 것을 예시하였으나, 반드시 이에 국한되는 것이 아니라 R, G, B 발광제어신호(EC_R), (EC_G), (EC_B)의 턴온시간을 조절하여 화이트 밸런스를 조정하는 것은 모두 가능하다.
본 발명의 실시예에서는 상기한 바와같이 R, G, B 발광시간을 조정하여 화이트밸런스를 조정할 수 있을 뿐만 아니라, 도 10에서와 같이 R, G, B 발광시간이 1차로 조정되어 화이트 밸런스가 조정된 상태에서, 밝기를 최적화시키기 위하여 R, G, B 발광시간을 보다 조정할 수 있다.
도 11는 본 발명의 제2실시예에 따른 유기전계 발광표시장치의 블록구성도를 도시한 것이다. 도 11의 유기전계 발광표시장치는 도 4에 도시된 제1실시예에 따른 유기전계 발광표시장치의 구성 및 동작이 유사하다. 다만, 2개의 게이트라인 구동회로(510a), (510b)과 2개의 발광제어신호 발생회로(590a), (590b)를 배열하는 것 만이 다르다.
즉, 제1게이트라인 구동회로(510a)로부터 다수의 게이트라인(511 - 51n)중 일부 게이트라인으로 스캔신호를 제공하고, 제2게이트라인 구동회로(510b)로부터 나머지 게이트라인으로 스캔신호를 제공하도록 구성한다. 이때, 게이트라인(511 - 51n)중 상단부의 게이트라인에는 제1게이트라인 구동회로(510a)로부터 스캔신호가 인가되고, 하단부의 게이트라인으로는 제2게이트라인 구동회로(510b)로부터 스캔신호가 순차적으로 인가될 수도 있고, 또는 짝수번째 게이트라인에는 제1게이트라인 구동회로(510a)로부터 스캔신호가 인가되고 홀수번째 게이트라인에는 제2게이트라인 구동회로(510b)로부터 스캔신호가 인가되도록 하므로써, 화소부에 배열되는 게이트라인의 밀도를 감소시켜 줄수도 있다. 한편, 제1 및 제2게이트라인 구동회로(510a), (510b)로부터 동시에 게이트라인으로 스캔신호를 제공하여 신호딜레이를 감소시켜 주거나 또는 리던던시를 제공할 수도 있다.
한편, 제1발광제어신호 발생회로(590a)로부터 다수의 발광제어라인(591 - 59n)중 일부 발광제어라인으로 발광제어신호를 제공하고, 제2발광제어신호 발생회로(590b)로부터 나머지 발광제어라인으로 발광제어신호를 제공하도록 구성한다. 이때, 발광제어신호라인(591 - 59n)중 상단부의 발광제어라인에는 제1발광제어신호 발생회로(590a)로부터 발광제어신호가 인가되고, 하단부의 발광제어라인으로는 제2발광제어신호 발생회로(590b)로부터 발광제어신호가 순차적으로 인가될 수도 있고, 또는 짝수번째 발광제어라인에는 제1발광제어신호 발생회로(590a)로부터 발광제어신호가 인가되고 홀수번째 발광제어라인에는 제2발광제어신호 발생회로(590b)로부 터 발광제어신호가 인가되도록 하므로써, 화소부에 배열되는 발광제어라인의 밀도를 감소시켜 줄 수도 있다. 한편, 제1 및 제2발광제어신호 발생회로(590a), (590b)로부터 동시에 발광제어라인으로 발광제어신호를 제공하여 신호딜레이를 감소시키거나 또는 리던던시를 제공할 수도 있다.
도 12는 본 발명의 제3실시예에 따른 유기전계 발광표시장치의 블록구성도를 도시한 것이다. 도 12의 유기전계 발광표시장치는 도 11에 도시된 제2실시예에 따른 유기전계 발광표시장치의 구성 및 동작이 유사하다. 다만, 2개의 게이트라인 구동회로(510a), (510b)과 2개의 발광제어신호 발생회로(590a), (590b)의 배열위치만 상이한 것이다.
본 발명의 실시예에서는 게이트라인 구동회로와 발광제어신호 발생회로를 다수개 배열하는 것을 예시하였으나, 데이터라인 구동회로도 다수개 배열할 수도 있다.
상기한 바와 같은 본 발명의 실시예에 따른 유기전계 발광표시장치는 R, G, B EL소자가 구동박막 트랜지스터와 스위칭 박막 트랜지스터를 공유하여 시분할적으로 구동되므로 고정세화가 가능하고, 소자 및 배선수를 감소시켜 개구율 및 수율을 향상시킬 수 있다. 또한, RC 딜레이 및 전압강하(IR drop)을 감소시킬 수 있는 이점이 있다.
또한, R, G, B EL소자의 발광시간을 조정하여 화이트 밸런스와 밝기를 조정할 수 있는 이점이 있다.
상기에서는 본 발명의 바람직한 실시예를 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.

Claims (44)

  1. 일정구간마다 소정의 색을 구현하는 표시장치의 픽셀회로에 있어서,
    상기 일정구간내에서 각각 하나의 색을 방출하는, 적어도 2개이상의 발광 소자와;
    상기 적어도 2개이상의 발광소자에 공통연결되어, 상기 적어도 2개 이상의 발광소자를 구동하기 위한 능동소자를 구비하며,
    상기 능동소자는 일정구간내에서 일정기간마다 상기 적어도 2개이상의 발광소자를 순차적으로 구동하고, 상기 적어도 2개이상의 발광소자는 일정기간마다 순차적으로 해당하는 하나의 색을 방출하여 상기 일정구간에서 소정의 색을 구현하는 것을 특징으로 하는 표시장치의 픽셀회로.
  2. 제1항에 있어서, 상기 일정구간은 1 프레임이고, 일정기간은 서브 프레임으로서, 상기 1 프레임은 적어도 2개이상의 서브 프레임으로 분할되며, 적어도 2개이상의 발광소자는 1 프레임내에서 각 서브 프레임마다 순차 구동되는 것을 특징으로 하는 표시장치의 픽셀회로.
  3. 제1항에 있어서, 상기 일정구간은 1 프레임이고, 일정기간은 서브 프레임으로서, 상기 1프레임은 적어도 3개이상의 서브 프레임으로 분할되며, 적어도 2개이상의 발광소자는 1 프레임내에서 각 서브 프레임마다 순차 구동되고, 나머지 적어 도 하나의 서브 프레임에서는 적어도 2개이상의 발광소자중 하나가 다시 구동되거나 또는 적어도 2개의 발광소자가 동시에 구동되어 밝기를 조절하는 것을 특징으로 하는 표시장치의 픽셀회로.
  4. 제3항에 있어서, 나머지 적어도 하나의 서브 프레임은 다수의 서브 프레임중 임의적으로 선택되는 것을 특징으로 하는 표시장치의 픽셀회로.
  5. 제1항에 있어서, 상기 적어도 2개의 발광소자의 발광시간을 조절하여 화이트 밸런스를 조절하는 것을 특징으로 하는 표시장치의 픽셀회로.
  6. 제1항 내지 제5항중 어느 한 항에 있어서, 상기 발광소자는 FED 또는 PDP 인 것을 특징으로 하는 표시장치의 픽셀회로.
  7. 제1항 내지 제5항중 어느 한 항에 있어서, 상기 발광소자는 R, G, B 또는 화이트 EL 소자인 것을 특징으로 하는 표시장치의 픽셀회로.
  8. 제7항에 있어서, 상기 적어도 2개이상의 EL 소자는 제1전극이 상기 능동소자에 각각 연결되고, 제2전극이 접지전압에 공통연결되는 것을 특징으로 하는 표시장치의 픽셀회로.
  9. 제7항에 있어서, 발광소자는 스트라이브타입 또는 델타타입으로 배열되는 것을 특징으로 하는 표시장치의 픽셀회로.
  10. 제1항에 있어서, 상기 능동소자는 상기 발광소자를 구동하기 위한 적어도 하나이상의 스위칭소자로 구성되는 것을 특징으로 하는 표시장치의 픽셀회로.
  11. 제10항에 있어서, 상기 능동소자를 구성하는 스위칭소자는 박막 트랜지스터, 박막 다이오드, 다이오드, 또는 TRS 로 구성되는 것을 특징으로 하는 표시장치의 픽셀회로.
  12. R, G, B EL 소자와;
    R, G, B 데이터신호를 순차 전달하기 위한 하나 또는 그이상의 스위칭 트랜지스터와;
    상기 R, G, B 데이터신호에 따라 상기 R, G, B EL소자를 순차 구동하기 위한 하나 또는 그이상의 구동트랜지스터와;
    상기 R, G, B 데이터신호를 저장하기 위한 저장소자를 구비하며,
    상기 R, G, B EL소자는 상기 구동트랜지스터에 공통 연결되고, R, G, B 발광제어신호에 따라서 상기 구동트랜지스터로부터 순차적으로 전달되는 R, G, B 데이터신호에 상응하여 순차적으로 발광하는 것을 특징으로 하는 표시장치의 픽셀회로.
  13. 제12항에 있어서, 상기 R, G, B EL소자는 적어도 3서브 프레임으로 구성되는 1 프레임내에서 각 서브 프레임마다 해당하는 발광제어신호에 따라서 순차 구동되는 것을 특징으로 하는 표시장치의 픽셀회로.
  14. 제13항에 있어서, 상기 R, G, B EL 소자는 3서브 프레임내에서 순차적으로 구동되고, 나머지 서브 프레임에서는 R, G, B EL소자가 개별적으로 구동되거나 또는 적어도 2개의 EL소자가 동시에 구동되는 것을 특징으로 하는 표시장치의 픽셀회로.
  15. 제12항에 있어서, 상기 R, G, B 발광소자는 각 서브 프레임내에서 상기 해당하는 발광제어신호에 의해 발광시간이 조절되어 화이트 밸런스를 조절하는 것을 특징으로하는 표시장치의 픽셀회로.
  16. 제12항에 있어서, 상기 R, G, B EL 소자는 제1전극이 상기 구동 트랜지스터에 공통 연결되고, 제2전극이 접지전압에 공통연결되는 것을 특징으로 하는 표시장치의 픽셀회로.
  17. 제12항에 있어서, 발광소자는 스트라이브타입 또는 델타타입으로 배열되는 것을 특징으로 하는 표시장치의 픽셀회로.
  18. R, G, B EL 소자와;
    상기 R, G, B EL소자에 공통연결되어, R, G, B EL소자를 구동하기 위한 구동수단과;
    상기 R, G, B EL소자의 구동을 순차제어하기 위한 순차제어수단을 포함하는 것을 특징으로 하는 유기전계 발광표시장치의 픽셀회로.
  19. 제18항에 있어서, 상기 구동수단은 적어도
    데이터신호를 스위칭하기 위한 하나 또는 그이상의 스위칭 트랜지스터와;
    상기 데이터신호에 상응하는 구동전류를 상기 R, G, B EL소자로 제공하기 위한 하나 또는 그이상의 구동 트랜지스터와;
    상기 데이터신호를 저장하기 위한 캐패시터를 포함하는 것을 특징으로 하는 유기전계 발광표시장치의 픽셀회로.
  20. 제19항에 있어서, 상기 구동수단은 상기 구동 트랜지스터의 문턱전압을 보상하기 위한 문턱전압보상수단을 더 포함하는 것을 특징으로 하는 유기전계 발광표시장치의 픽셀회로.
  21. 제19항에 있어서, 상기 구동 트랜지스터와 캐패시터에는 공통의 전원라인을 통해 동일한 전원전압을 제공하거나 또는 개별의 전원라인을 통해 동일한 전원전압을 개별적으로 제공하는 것을 특징으로 하는 표시장치의 픽셀회로.
  22. 제18항에 있어서, 상기 순차제어수단은
    해당하는 R, G, B 발광제어신호에 의해 상기 구동 트랜지스터로부터 R, G, B EL소자로 구동전류가 제공되는 것을 제어하여, 상기 R, G, B EL소자의 발광을 순차 제어하는 제1 내지 제3제어수단으로 이루어지는 것을 특징으로 하는 유기전계 발광표시장치의 픽셀회로.
  23. 제22항에 있어서, 상기 순차제어수단의 제1 내지 제3제어수단은 게이트에 해당하는 발광제어신호가 각각 인가되고, 소오스가 상기 구동수단에 공통 연결되며, 드레인이 상기 R, G, B EL소자에 각각 연결되는 제1 내지 제3박막 트랜지스터로 구성되는 것을 특징으로 하는 유기전계 발광표시장치의 픽셀회로.
  24. 제23항에 있어서, 상기 순차제어수단에 인가되는 해당 발광제어신호의 액티브 온시간을 조절하여 상기 제1 내지 제3제어수단에 의해 해당하는 EL소자로 구동전류가 인가되는 시간을 조절하므로써 화이트 밸런스를 조절하는 것을 특징으로 하는 유기전계 발광표시장치의 픽셀회로.
  25. 제18항에 있어서, 발광소자는 스트라이브타입 또는 델타타입으로 배열되는 것을 특징으로 하는 표시장치의 픽셀회로.
  26. 게이트가 게이트라인에 연결되고, 소오스/드레인이 데이터라인에 연결된 제1박막 트랜지스터와;
    상기 제1박막 트랜지스터의 드레인/소오스에 게이트가 연결되고, 소오스/드레인에 전원라인이 연결된 제2박막 트랜지스터와;
    상기 제2박막 트랜지스터의 게이트와 소오스에 연결된 캐패시터와;
    상기 제2박막 트랜지스터의 드레인에 소오스/드레인이 연결되고, 게이트에 제1발광제어신호가 인가되는 제3박막 트랜지스터와;
    상기 제2박막 트랜지스터의 드레인/소오스에 소오스/드레인이 연결되고, 게이트에 제2발광제어신호가 인가되는 제4박막 트랜지스터와;
    상기 제2박막 트랜지스터의 드레인/소오스에 소오스/드레인이 연결되고, 게이트에 제3발광제어신호가 인가되는 제5박막 트랜지스터와;
    상기 제3 내지 제5박막 트랜지스터의 드레인/소오스에 각각 제1전극이 연결되고, 제2전극이 공통접지된 R, G, B EL 소자를 포함하는 것을 특징으로 하는 유기전계 발광표시장치의 픽셀회로.
  27. 각각 일정구간마다 소정의 색을 구현하고, 상기 일정구간내에서 각각 하나의 색을 방출하는 적어도 2개이상의 발광소자를 구비하는 다수의 화소를 포함하며,
    상기 적어도 2개 이상의 발광소자는 일정구간내에서 시분할적으로 순차 구동되어 하나의 색을 방출하여, 각 화소는 일정구간내에서 소정의 색을 구현하는 것을 특징으로 하는 표시장치.
  28. 제27항에 있어서, 상기 일정구간은 1 프레임이고, 일정기간은 서브 프레임으로서, 상기 1 프레임은 적어도 2개이상의 서브 프레임으로 분할되며, 적어도 2개이상의 발광소자는 1 프레임내에서 각 서브 프레임마다 순차 구동되는 것을 특징으로 하는 표시장치의 픽셀회로.
  29. 제27항에 있어서, 상기 일정구간은 1 프레임이고, 일정기간은 서브 프레임으로서, 상기 1프레임은 적어도 3개이상의 서브 프레임으로 분할되며, 적어도 2개이상의 발광소자는 1 프레임내에서 각 서브 프레임마다 순차 구동되고, 나머지 적어도 하나의 서브 프레임에서는 적어도 2개이상의 발광소자중 하나가 다시 구동되거나 또는 적어도 2개의 발광소자가 동시에 구동되어 밝기를 조절하는 것을 특징으로 하는 표시장치의 픽셀회로.
  30. 제27항에 있어서, 상기 적어도 2개의 발광소자의 발광시간을 조절하여 화이트 밸런스를 조절하는 것을 특징으로 하는 표시장치의 픽셀회로.
  31. 각각 일정구간마다 소정의 색을 구현하고, 상기 일정구간내에서 각각 하나의 색을 방출하는 적어도 2개이상의 발광소자를 구비하는 다수의 화소를 포함하며,
    적어도 2개이상의 발광소자는 일정기간동안 하나만 발광하여, 일정구간동안 상기 적어도 2개이상의 발광 소자가 순차적으로 하나의 색을 방출하므로써, 각 화 소는 일정구간동안 소정의 색을 구현하는 것을 특징으로 하는 표시장치.
  32. 제31항에 있어서, 상기 일정구간은 1 프레임이고, 일정기간은 서브 프레임으로서, 상기 1 프레임은 적어도 2개이상의 서브 프레임으로 분할되며, 적어도 2개이상의 발광소자는 1 프레임내에서 각 서브 프레임마다 순차 구동되는 것을 특징으로 하는 표시장치의 픽셀회로.
  33. 제31항에 있어서, 상기 일정구간은 1 프레임이고, 일정기간은 서브 프레임으로서, 상기 1프레임은 적어도 3개이상의 서브 프레임으로 분할되며, 적어도 2개이상의 발광소자는 1 프레임내에서 각 서브 프레임마다 순차 구동되고, 나머지 적어도 하나의 서브 프레임에서는 적어도 2개이상의 발광소자중 하나가 다시 구동되거나 또는 적어도 2개의 발광소자가 동시에 구동되어 밝기를 조절하는 것을 특징으로 하는 표시장치의 픽셀회로.
  34. 제32항에 있어서, 상기 적어도 2개의 발광소자의 발광시간을 조절하여 화이트 밸런스를 조절하는 것을 특징으로 하는 표시장치의 픽셀회로.
  35. R, G, B EL소자와; 상기 R, G, B EL소자에 연결되어 상기 R, G, B 발광소자를 구동하기 위한 적어도 하나의 박막 트랜지스터를 구비하는 다수의 화소를 포함하며,
    각 화소는 각 화소의 상기 R, G, B EL소자는 제1전극이 상기 적어도 하나의 박막 트랜지스터에 공통연결되고 제2전극이 접지에 공통연결되며,
    각 화소는 상기 적어도 하나의 박막 트랜지스터에 의해 상기 R, G, B EL소자가 순차적으로 발광하는 것을 특징으로 하는 표시장치.
  36. 제35항에 있어서, 상기 R, G, B EL소자는 각각 적어도 3서브 프레임으로 구성되는 1 프레임내에서 각 서브 프레임마다 순차 구동되는 것을 특징으로 하는 평판표시장치.
  37. 제35항에 있어서, 화소는 스트라이브타입 또는 델타타입으로 배열되는 것을 특징으로 하는 표시장치의 픽셀회로.
  38. 다수의 게이트라인, 다수의 데이터라인 및 다수의 전원라인과;
    상기 다수의 게이트라인, 데이터라인 및 전원라인중 해당하는 하나이 게이트라인, 데이터라인 및 전원라인에 각각 연결되는 다수의 화소를 포함하며,
    각 화소는 R, G, B EL소자와;
    상기 R, G, B EL소자에 공통연결되어, R, G, B EL소자를 순차 구동하기 위한 적어도 하나이상의 박막 트랜지스터와;
    상기 박막 트랜지스터와 R, G, B EL소자사이에 각각 연결되어, 상기 R, G, B EL 소자가 다수의 서브 프레임으로 구성되는 한 프레임내에서 각 서브 프레임마다 순차적으로 발광하도록 제어하는 R, G, B 발광제어용 박막 트랜지스터를 포함하는 것을 특징으로 하는 평판표시장치.
  39. 다수의 게이트라인, 다수의 데이터라인 및 다수의 전원라인과;
    다수의 게이트라인, 데이터라인 및 전원라인중 해당하는 하나의 게이트라인, 데이터라인 및 전원라인에 각각 연결되는 다수의 화소를 포함하며,
    각 화소는 게이트가 게이트라인에 연결되고, 소오스가 데이터라인에 연결된 제1박막 트랜지스터와;
    상기 제1박막 트랜지스터의 드레인에 게이트가 연결되고, 소오스에 전원라인이 연결된 제2박막 트랜지스터와;
    상기 제2박막 트랜지스터의 게이트와 소오스에 연결된 캐패시터와;
    상기 제2박막 트랜지스터의 드레인에 소오스가 연결되고, 게이트에 제1발광제어신호가 인가되는 제3박막 트랜지스터와;
    상기 제2박막 트랜지스터의 드레인에 소오스가 연결되고, 게이트에 제2발광제어신호가 인가되는 제4박막 트랜지스터와;
    상기 제2박막 트랜지스터의 드레인에 소오스가 연결되고, 게이트에 제3발광제어신호가 인가되는 제5박막 트랜지스터와;
    상기 제3 내지 제5박막 트랜지스터의 드레인에 각각 제1전극이 연결되고, 제2전극이 공통접지된 R, G, B EL 소자를 포함하는 것을 특징으로 하는 평판표시장치.
  40. 다수의 게이트라인, 다수의 데이터라인, 다수의 발광제어라인 및 다수의 전원라인과; 상기 다수의 게이트라인, 데이터라인, 발광제어라인 및 전원라인중 해당하는 하나이 게이트라인, 데이터라인, 발광제어라인 및 전원라인에 각각 연결되는 다수의 화소를 구비하는 화소부와;
    상기 다수의 게이트라인으로 다수의 스캔신호를 제공하기 위한 적어도 하나의 게이트라인구동회로와;
    상기 다수의 데이터라인으로 R, G, B 데이터신호를 순차적으로 제공하기 위한 적어도 하나의 데이터라인 구동회로와;
    상기 다수의 발광제어라인으로 발광제어신호를 제공하기 위한 적어도 하나의 발광제어신호 발생회로를 구비하며,
    각 화소는 R, G, B EL소자와;
    상기 R, G, B EL소자에 공통연결되어, R, G, B EL소자를 순차 구동하기 위한 적어도 하나이상의 박막 트랜지스터와;
    상기 박막 트랜지스터와 R, G, B EL소자사이에 각각 연결되어, 상기 R, G, B EL 소자가 다수의 서브 프레임으로 구성되는 한 프레임내에서 각 서브 프레임마다 순차적으로 발광하도록 제어하는 R, G, B 발광제어용 박막 트랜지스터를 포함하는 것을 특징으로 하는 평판표시장치.
  41. 제40항에 있어서, 상기 게이트라인 구동회로, 데이터라인 구동회로 및 발광 제어신호 발생회로는 리던던시 기능을 갖는 것을 특징으로 하는 평판표시장치.
  42. 다수의 게이트라인, 다수의 데이터라인 및 다수의 전원라인과;
    다수의 게이트라인, 데이터라인 및 전원라인중 해당하는 하나의 게이트라인, 데이터라인 및 전원라인에 각각 연결된 다수의 화소를 포함하고, 각 화소는 적어도 R, G, B 발광소자를 구비하는 평판표시장치를 구동하는 방법에 있어서,
    상기 각 화소에는 일정구간내에 일정기간마다 동일한 데이터라인을 통하여 R, G, B 데이터가 순차 제공되어, R, G, B 발광소자가 시분할적으로 순차 구동되므로써, 일정구간내에서 소정의 색을 구현하는 것을 특징으로 하는 평판표시장치의 구동방법.
  43. 다수의 게이트라인, 다수의 데이터라인 및 다수의 전원라인과;
    다수의 게이트라인, 데이터라인 및 전원라인중 해당하는 하나의 게이트라인, 데이터라인 및 전원라인에 각각 연결된 다수의 화소를 포함하고, 각 화소는 적어도 R, G, B 발광소자를 구비하는 평판표시장치를 구동하는 방법에 있어서,
    상기 다수의 게이트라인중 해당하는 하나의 게이트라인에 일정구간내에 일정기간마다 스캔신호를 발생하고, 스캔신호가 발생될 때마다 상기 다수의 데이터라인중 해당하는 하나의 데이터라인으로 R, G, B 데이터를 순차인가하여 R, G, B 구동전류를 발생하며, 제1 및 제2발광제어신호에 의해 상기 해당하는 하나의 게이트라인에 연결된 화소의 R, G, B 발광소자를 순차 구동하여 일정구간내에서 소정의 색 을 구현하는 것을 특징으로 하는 평판표시장치의 구동방법.
  44. 제42항 또는 제43항중 어느 한 항에 있어서, 상기 일정주기는 3개의 일정구간을 포함하며, 3개의 일정구간동안 R, G, B 발광소자는 하나씩 발광되어, 상기 일정주기동안 R, G, B 발광소자가 순차적으로 발광되는 것을 특징으로 하는 평판표시장치의 구동방법.
KR1020030080737A 2003-11-14 2003-11-14 표시장치 및 그의 구동방법 KR100686334B1 (ko)

Priority Applications (8)

Application Number Priority Date Filing Date Title
KR1020030080737A KR100686334B1 (ko) 2003-11-14 2003-11-14 표시장치 및 그의 구동방법
US10/963,391 US7561124B2 (en) 2003-11-14 2004-10-11 Display device and driving method thereof
EP04090400A EP1531452B1 (en) 2003-11-14 2004-10-18 Pixel circuit for time-divisionally driven subpixels in an OLED display
DE602004007739T DE602004007739T2 (de) 2003-11-14 2004-10-18 Pixelschaltung zur Zeitmultiplexansteuerung von Unterpixeln in einer OLED-Farbanzeige
EP07109819A EP1821282A3 (en) 2003-11-14 2004-10-18 Display device and driving method thereof
AT04090400T ATE368274T1 (de) 2003-11-14 2004-10-18 Pixelschaltung zur zeitmultiplexansteuerung von unterpixeln in einer oled-farbanzeige
CNA2004100897564A CN1617206A (zh) 2003-11-14 2004-11-05 显示装置及其驱动方法
JP2004330665A JP4209831B2 (ja) 2003-11-14 2004-11-15 表示装置のピクセル回路,表示装置,及びその駆動方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020030080737A KR100686334B1 (ko) 2003-11-14 2003-11-14 표시장치 및 그의 구동방법

Publications (2)

Publication Number Publication Date
KR20050046467A KR20050046467A (ko) 2005-05-18
KR100686334B1 true KR100686334B1 (ko) 2007-02-22

Family

ID=34431773

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020030080737A KR100686334B1 (ko) 2003-11-14 2003-11-14 표시장치 및 그의 구동방법

Country Status (7)

Country Link
US (1) US7561124B2 (ko)
EP (2) EP1531452B1 (ko)
JP (1) JP4209831B2 (ko)
KR (1) KR100686334B1 (ko)
CN (1) CN1617206A (ko)
AT (1) ATE368274T1 (ko)
DE (1) DE602004007739T2 (ko)

Families Citing this family (57)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100637433B1 (ko) * 2004-05-24 2006-10-20 삼성에스디아이 주식회사 발광 표시 장치
KR100686334B1 (ko) 2003-11-14 2007-02-22 삼성에스디아이 주식회사 표시장치 및 그의 구동방법
KR100686335B1 (ko) 2003-11-14 2007-02-22 삼성에스디아이 주식회사 표시장치 및 그의 구동방법
KR100741961B1 (ko) 2003-11-25 2007-07-23 삼성에스디아이 주식회사 평판표시장치 및 그의 구동방법
KR100560446B1 (ko) * 2004-03-15 2006-03-13 삼성에스디아이 주식회사 발광 표시 장치 및 그 구동 방법
KR100560445B1 (ko) 2004-03-15 2006-03-13 삼성에스디아이 주식회사 발광 표시 장치 및 그 구동 방법
WO2005104072A1 (en) * 2004-04-22 2005-11-03 Semiconductor Energy Laboratory Co., Ltd. Light emitting device and driving method of the same
JP3933667B2 (ja) 2004-04-29 2007-06-20 三星エスディアイ株式会社 発光表示パネル及び発光表示装置
KR100612392B1 (ko) * 2004-10-13 2006-08-16 삼성에스디아이 주식회사 발광 표시 장치 및 발광 표시 패널
KR100658624B1 (ko) * 2004-10-25 2006-12-15 삼성에스디아이 주식회사 발광 표시 장치 및 그 구동방법
KR100666637B1 (ko) * 2005-08-26 2007-01-10 삼성에스디아이 주식회사 유기 전계발광 표시장치의 발광제어 구동장치
KR100662998B1 (ko) * 2005-11-04 2006-12-28 삼성에스디아이 주식회사 유기 전계발광 표시장치 및 그 구동방법
EP1788548A1 (en) 2005-11-16 2007-05-23 Deutsche Thomson-Brandt Gmbh Display method in an active matrix display device
JP5259925B2 (ja) * 2006-02-21 2013-08-07 グローバル・オーエルイーディー・テクノロジー・リミテッド・ライアビリティ・カンパニー 画像表示装置
KR100793557B1 (ko) * 2006-06-05 2008-01-14 삼성에스디아이 주식회사 유기전계발광표시장치 및 그의 구동방법
JP2007323036A (ja) * 2006-06-05 2007-12-13 Samsung Sdi Co Ltd 有機電界発光表示装置及びその駆動方法
JP4240097B2 (ja) 2006-09-25 2009-03-18 ソニー株式会社 画素回路及び表示装置
US8816535B2 (en) * 2007-10-10 2014-08-26 Solaredge Technologies, Ltd. System and method for protection during inverter shutdown in distributed power installations
US20080165171A1 (en) * 2007-01-09 2008-07-10 Himax Technologies Limited Display Driving Circuit and Method Thereof
CN101373576B (zh) * 2007-08-24 2012-05-09 奇美电子股份有限公司 图像显示系统
JP5074879B2 (ja) * 2007-10-16 2012-11-14 双葉電子工業株式会社 電子放出素子及び表示素子
KR101489968B1 (ko) * 2008-04-18 2015-02-04 삼성디스플레이 주식회사 유기전계발광 표시장치
JP5359073B2 (ja) * 2008-07-09 2013-12-04 ソニー株式会社 表示装置
KR101341912B1 (ko) * 2009-09-25 2013-12-13 엘지디스플레이 주식회사 표시장치용 구동회로
KR101113451B1 (ko) * 2009-12-01 2012-02-29 삼성모바일디스플레이주식회사 유기 전계발광 표시장치
KR101360767B1 (ko) * 2012-08-17 2014-02-12 엘지디스플레이 주식회사 유기 발광 다이오드 표시장치 및 그 구동 방법
KR101950846B1 (ko) * 2012-12-20 2019-02-22 엘지디스플레이 주식회사 발광다이오드 표시장치
WO2014125752A1 (ja) 2013-02-15 2014-08-21 シャープ株式会社 表示装置およびその駆動方法
CN103177691A (zh) * 2013-03-26 2013-06-26 深圳市华星光电技术有限公司 平板显示器
WO2014162792A1 (ja) * 2013-04-02 2014-10-09 シャープ株式会社 表示装置およびその駆動方法
WO2015059966A1 (ja) * 2013-10-21 2015-04-30 シャープ株式会社 表示装置およびその駆動方法
JP2015114376A (ja) * 2013-12-09 2015-06-22 株式会社ジャパンディスプレイ 表示装置
KR102269785B1 (ko) * 2014-06-17 2021-06-29 삼성디스플레이 주식회사 화소 회로 및 이를 포함하는 유기 발광 표시 장치
CN106663404A (zh) * 2014-07-15 2017-05-10 夏普株式会社 显示装置及其驱动方法
CN104319281B (zh) * 2014-10-28 2017-01-25 京东方科技集团股份有限公司 一种像素显示方法及其显示装置
JPWO2016088467A1 (ja) * 2014-12-05 2017-09-07 ソニーセミコンダクタソリューションズ株式会社 表示装置および電子機器
US20190012948A1 (en) * 2015-12-29 2019-01-10 Sharp Kabushiki Kaisha Pixel circuit, and display device and driving method therefor
CN108885855A (zh) * 2016-01-13 2018-11-23 深圳云英谷科技有限公司 显示设备和像素电路
KR102552300B1 (ko) * 2018-02-08 2023-07-10 삼성디스플레이 주식회사 표시 장치
CN108717842B (zh) * 2018-05-31 2020-12-04 昆山国显光电有限公司 像素电路及其驱动方法、有机电致发光器件、显示装置
CN111968569B (zh) 2018-06-28 2021-11-16 京东方科技集团股份有限公司 一种像素电路、阵列基板及其驱动方法、显示面板
CN108847181B (zh) * 2018-07-13 2021-01-26 京东方科技集团股份有限公司 一种灰阶调节电路和显示装置
KR102655053B1 (ko) * 2018-12-27 2024-04-05 엘지디스플레이 주식회사 발광 표시장치
JP6993382B2 (ja) 2019-04-26 2022-02-04 ファナック株式会社 ロボット教示装置
TWI698850B (zh) 2019-06-14 2020-07-11 友達光電股份有限公司 畫素電路、畫素電路驅動方法、以及相關的顯示裝置
EP4000059A1 (en) * 2019-08-01 2022-05-25 Google LLC Pulse width modulation for multi-pixel density oled display
KR102253256B1 (ko) * 2019-08-13 2021-05-20 주식회사 레커스 인터페이싱 라인의 수를 최소화하는 led 디스플레이 모듈
CN110428778B (zh) * 2019-08-14 2021-08-17 京东方科技集团股份有限公司 像素电路及其驱动方法以及显示面板
KR20210056758A (ko) * 2019-11-11 2021-05-20 엘지디스플레이 주식회사 에미션 구동 회로를 포함한 전계발광 표시패널
CN110942749B (zh) * 2019-12-04 2021-07-06 深圳市华星光电半导体显示技术有限公司 像素驱动电路及其驱动方法与应用的显示面板
KR102281529B1 (ko) * 2019-12-23 2021-07-23 조민교 가요성 평판 led 디스플레이에 대한 전극배선구조
CN111243516B (zh) 2020-03-19 2021-11-05 京东方科技集团股份有限公司 驱动电路、显示面板、显示装置及电路驱动方法
CN113506536B (zh) 2020-03-23 2022-12-20 京东方科技集团股份有限公司 像素驱动电路、显示面板的驱动电路以及显示装置
CN111445864A (zh) * 2020-05-15 2020-07-24 京东方科技集团股份有限公司 显示模组、亮度调节方法和显示装置
KR102228076B1 (ko) * 2020-10-26 2021-03-15 주식회사 레커스 인터페이싱 라인의 수를 최소화하는 led 디스플레이 모듈
CN114627806A (zh) * 2020-12-08 2022-06-14 Oppo广东移动通信有限公司 显示屏及其制作方法、电子设备
US20230091644A1 (en) * 2021-09-22 2023-03-23 Apple Inc. Super pixel architecture for high dynamic range

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0746265B2 (ja) 1989-07-22 1995-05-17 株式会社半導体エネルギー研究所 表示装置
US5621359A (en) 1995-07-27 1997-04-15 Lucent Technologies Inc. Gain selection technique
US5748160A (en) 1995-08-21 1998-05-05 Mororola, Inc. Active driven LED matrices
JPH11296150A (ja) 1998-04-10 1999-10-29 Masaya Okita 液晶の高速駆動方法
US6618031B1 (en) * 1999-02-26 2003-09-09 Three-Five Systems, Inc. Method and apparatus for independent control of brightness and color balance in display and illumination systems
US6421033B1 (en) 1999-09-30 2002-07-16 Innovative Technology Licensing, Llc Current-driven emissive display addressing and fabrication scheme
JP3368890B2 (ja) 2000-02-03 2003-01-20 日亜化学工業株式会社 画像表示装置およびその制御方法
JP2001343936A (ja) 2000-03-31 2001-12-14 Ricoh Co Ltd 表示装置、画像形成装置、記録媒体、プログラム及び発光ダイオード駆動方法
JP2002082652A (ja) 2000-05-18 2002-03-22 Canon Inc 画像表示装置および方法
JP2003157053A (ja) 2001-11-19 2003-05-30 Matsushita Electric Ind Co Ltd 液晶表示装置およびその検査方法およびその検査装置
KR20040091704A (ko) 2002-03-13 2004-10-28 코닌클리케 필립스 일렉트로닉스 엔.브이. 양면 디스플레이 디바이스
JP3977675B2 (ja) 2002-03-27 2007-09-19 東芝松下ディスプレイテクノロジー株式会社 色順次表示方式の液晶表示装置およびその駆動方法
KR100686335B1 (ko) 2003-11-14 2007-02-22 삼성에스디아이 주식회사 표시장치 및 그의 구동방법
KR100686334B1 (ko) 2003-11-14 2007-02-22 삼성에스디아이 주식회사 표시장치 및 그의 구동방법

Also Published As

Publication number Publication date
ATE368274T1 (de) 2007-08-15
DE602004007739T2 (de) 2008-06-05
EP1531452A1 (en) 2005-05-18
EP1821282A3 (en) 2008-01-23
EP1821282A2 (en) 2007-08-22
DE602004007739D1 (de) 2007-09-06
EP1531452B1 (en) 2007-07-25
JP4209831B2 (ja) 2009-01-14
JP2005148749A (ja) 2005-06-09
CN1617206A (zh) 2005-05-18
KR20050046467A (ko) 2005-05-18
US7561124B2 (en) 2009-07-14
EP1531452A8 (en) 2005-08-24
US20050104875A1 (en) 2005-05-19

Similar Documents

Publication Publication Date Title
KR100686334B1 (ko) 표시장치 및 그의 구동방법
KR100686335B1 (ko) 표시장치 및 그의 구동방법
KR100741961B1 (ko) 평판표시장치 및 그의 구동방법
KR100662998B1 (ko) 유기 전계발광 표시장치 및 그 구동방법
JP4068593B2 (ja) 有機電界発光表示装置及びその駆動方法
KR100590068B1 (ko) 발광 표시 장치와, 그 표시 패널 및 화소 회로
JP4177816B2 (ja) 表示装置,表示パネル,及び表示パネルの駆動方法
JP4826597B2 (ja) 表示装置
KR100649253B1 (ko) 발광 표시 장치와, 그 표시 패널 및 구동 방법
US20210264848A1 (en) Display apparatus and control method thereof
JP2010008523A (ja) 表示装置
JP2010008521A (ja) 表示装置
KR100599606B1 (ko) 발광 표시 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130205

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20140129

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20150130

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20160129

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20180201

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20190129

Year of fee payment: 13

FPAY Annual fee payment

Payment date: 20200203

Year of fee payment: 14