KR102552300B1 - 표시 장치 - Google Patents
표시 장치 Download PDFInfo
- Publication number
- KR102552300B1 KR102552300B1 KR1020180015620A KR20180015620A KR102552300B1 KR 102552300 B1 KR102552300 B1 KR 102552300B1 KR 1020180015620 A KR1020180015620 A KR 1020180015620A KR 20180015620 A KR20180015620 A KR 20180015620A KR 102552300 B1 KR102552300 B1 KR 102552300B1
- Authority
- KR
- South Korea
- Prior art keywords
- pixel
- electrode connected
- color
- light emitting
- voltage line
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2003—Display of colours
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3266—Details of drivers for scan electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3275—Details of drivers for data electrodes
- G09G3/3291—Details of drivers for data electrodes in which the data driver supplies a variable data voltage for setting the current through, or the voltage across, the light-emitting elements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0439—Pixel structures
- G09G2300/0452—Details of colour pixel setup, e.g. pixel composed of a red, a blue and two green components
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0439—Pixel structures
- G09G2300/0465—Improved aperture ratio, e.g. by size reduction of the pixel circuit, e.g. for improving the pixel density or the maximum displayable luminance or brightness
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0804—Sub-multiplexed active matrix panel, i.e. wherein one active driving circuit is used at pixel level for multiple image producing elements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0823—Several active elements per pixel in active matrix panels used to establish symmetry in driving, e.g. with polarity inversion
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
- G09G2300/0861—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0243—Details of the generation of driving signals
- G09G2310/0254—Control of polarity reversal in general, other than for liquid crystal displays
- G09G2310/0256—Control of polarity reversal in general, other than for liquid crystal displays with the purpose of reversing the voltage across a light emitting or modulating element within a pixel
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0242—Compensation of deficiencies in the appearance of colours
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
본 발명의 표시 장치는 데이터 라인들을 통해 데이터 전압들을 공급하는 데이터 구동부; 주사 라인들을 통해 주사 신호들을 공급하는 주사 구동부; 및 상기 데이터 라인들 중 적어도 하나와 상기 주사 라인들 중 적어도 하나에 연결된 제1 화소를 포함하고, 상기 제1 화소는 애노드 전극이 제1 노드에 연결되고, 캐소드 전극이 기준 전압 라인에 연결된 제1 색상의 제1 발광 다이오드; 및 애노드 전극이 상기 기준 전압 라인에 연결되고, 캐소드 전극이 상기 제1 노드에 연결된 제2 색상의 제2 발광 다이오드를 포함하고, 상기 제1 색상과 상기 제2 색상은 서로 다른 색상이다.
Description
본 발명은 표시 장치에 관한 것이다.
정보화 기술이 발달함에 따라 사용자와 정보간의 연결매체인 표시 장치의 중요성이 부각되고 있다. 이에 부응하여 액정 표시 장치(Liquid Crystal Display Device), 유기 전계 발광 표시 장치(Organic Light Emitting Display Device), 플라즈마 표시 장치(Plasma Display Device) 등과 같은 표시 장치의 사용이 증가하고 있다.
표시 장치는 화소들의 발광 소자들을 발광시켜 영상을 표시한다. 하지만 하나의 화소에 하나의 발광 소자가 포함되는 경우, 각 화소의 면적이 크게 되어 표시 장치의 높은 해상도를 달성하기 힘들다는 문제점이 있다.
해결하고자 하는 기술적 과제는, 한 화소가 복수 색상의 발광 소자들을 포함할 수 있어 높은 해상도를 달성하면서도, 색붕괴 현상(color-breakup)이 방지 가능한 표시 장치를 제공하는 데 있다.
본 발명의 한 실시예에 따른 표시 장치는 데이터 라인들을 통해 데이터 전압들을 공급하는 데이터 구동부; 주사 라인들을 통해 주사 신호들을 공급하는 주사 구동부; 및 상기 데이터 라인들 중 적어도 하나와 상기 주사 라인들 중 적어도 하나에 연결된 제1 화소를 포함하고, 상기 제1 화소는 애노드 전극이 제1 노드에 연결되고, 캐소드 전극이 기준 전압 라인에 연결된 제1 색상의 제1 발광 다이오드; 및 애노드 전극이 상기 기준 전압 라인에 연결되고, 캐소드 전극이 상기 제1 노드에 연결된 제2 색상의 제2 발광 다이오드를 포함하고, 상기 제1 색상과 상기 제2 색상은 서로 다른 색상이다.
상기 표시 장치는 상기 데이터 라인들 중 적어도 하나와 상기 주사 라인들 중 적어도 하나에 연결된 제2 화소를 더 포함하고, 상기 제2 화소는 애노드 전극이 상기 기준 전압 라인에 연결되고, 캐소드 전극이 제2 노드에 연결된 상기 제1 색상의 제3 발광 다이오드; 및 애노드 전극이 상기 제2 노드에 연결되고, 캐소드 전극이 상기 기준 전압 라인에 연결된 상기 제2 색상의 제4 발광 다이오드를 포함할 수 있다.
상기 표시 장치는 상기 데이터 라인들 중 적어도 하나와 상기 주사 라인들 중 적어도 하나에 연결된 제2 화소를 더 포함하고, 상기 제2 화소는 애노드 전극이 제2 노드에 연결되고, 캐소드 전극이 상기 기준 전압 라인에 연결된 상기 제1 색상의 제3 발광 다이오드; 및 애노드 전극이 상기 기준 전압 라인에 연결되고, 캐소드 전극이 상기 제2 노드에 연결된 제2 색상의 제4 발광 다이오드를 포함할 수 있다.
상기 표시 장치는 상기 데이터 라인들 중 적어도 하나와 상기 주사 라인들 중 적어도 하나에 연결된 제3 화소를 더 포함하고, 상기 제3 화소는 애노드 전극이 제3 노드에 연결되고, 캐소드 전극이 상기 기준 전압 라인에 연결된 제3 색상의 제5 발광 다이오드를 포함하고, 상기 제3 색상은 상기 제1 색상 및 상기 제2 색상과 다른 색상일 수 있다.
상기 기준 전압 라인에 인가된 기준 전압에 대해서 영상 프레임 단위로 상기 제1 노드에 인가되는 제1 데이터 전압의 극성이 교번하고, 상기 기준 전압에 대해서 상기 영상 프레임 단위로 상기 제2 노드에 인가되는 제2 데이터 전압의 극성이 교번하고, 상기 제1 데이터 전압과 상기 제2 데이터 전압은 상기 영상 프레임 단위로 상기 기준 전압에 대해 그 극성이 서로 동일할 수 있다.
상기 기준 전압 라인에 인가된 기준 전압에 대해서 영상 프레임 단위로 상기 제1 노드에 인가되는 제1 데이터 전압의 극성이 교번하고, 상기 기준 전압에 대해서 상기 영상 프레임 단위로 상기 제2 노드에 인가되는 제2 데이터 전압의 극성이 교번하고, 상기 제1 데이터 전압과 상기 제2 데이터 전압은 상기 영상 프레임 단위로 상기 기준 전압에 대해 그 극성이 서로 반대일 수 있다.
상기 기준 전압에 대해 상기 영상 프레임 단위로 상기 제3 노드에 인가되는 제3 데이터 전압의 극성은 동일하게 유지될 수 있다.
본 발명의 다른 실시예에 따른 표시 장치는 데이터 라인들을 통해 데이터 전압들을 공급하는 데이터 구동부; 주사 라인들을 통해 주사 신호들을 공급하는 주사 구동부; 및 상기 데이터 라인들 중 적어도 하나와 상기 주사 라인들 중 적어도 하나에 연결된 제1 화소를 포함하고, 상기 제1 화소는 캐소드 전극이 제1 전원 전압 라인에 연결되고, 애노드 전극이 제2 전원 전압 라인에 연결되는 제1 색상의 제1 발광 다이오드; 및 캐소드 전극이 상기 제2 전원 전압 라인에 연결되고, 애노드 전극이 상기 제1 전원 전압 라인에 연결되는 제2 색상의 제2 발광 다이오드를 포함하고, 상기 제1 색상과 상기 제2 색상은 서로 다른 색상이다.
상기 표시 장치는 상기 데이터 라인들 중 적어도 하나와 상기 주사 라인들 중 적어도 하나에 연결된 제2 화소를 더 포함하고, 상기 제2 화소는 캐소드 전극이 상기 제2 전원 전압 라인에 연결되고, 애노드 전극이 상기 제1 전원 전압 라인에 연결되는 상기 제1 색상의 제3 발광 다이오드; 및 캐소드 전극이 상기 제1 전원 전압 라인에 연결되고, 애노드 전극이 상기 제2 전원 전압 라인에 연결되는 상기 제2 색상의 제4 발광 다이오드를 포함한다.
상기 표시 장치는 상기 데이터 라인들 중 적어도 하나와 상기 주사 라인들 중 적어도 하나에 연결된 제3 화소를 더 포함하고, 상기 제3 화소는 캐소드 전극이 공통 저전압 라인에 연결된 제3 색상의 제5 발광 다이오드를 포함하고, 상기 제3 색상은 상기 제1 색상 및 상기 제2 색상과 다른 색상일 수 있다.
상기 제1 화소 및 상기 제2 화소 각각은 일전극이 상기 제2 전원 전압 라인에 연결되고, 타전극이 제5 노드에 연결되고, 게이트 전극이 제1 발광 제어 라인에 연결된 제1 발광 제어 트랜지스터; 및 일전극이 상기 제1 전원 전압 라인에 연결되고, 타전극이 상기 제5 노드에 연결되고, 게이트 전극이 제2 발광 제어 라인에 연결된 제2 발광 제어 트랜지스터를 더 포함할 수 있다.
상기 제1 화소 및 상기 제2 화소 각각은 일전극이 상기 데이터 라인에 연결되고, 게이트 전극이 상기 주사 라인에 연결된 제1 트랜지스터; 일전극이 공통 고전압 라인에 연결되고, 타전극이 상기 제5 노드에 연결되고, 게이트 전극이 상기 제1 트랜지스터의 타전극에 연결된 제2 트랜지스터; 및 일전극이 상기 공통 고전압 라인에 연결되고, 타전극이 상기 제2 트랜지스터의 게이트 전극에 연결된 스토리지 커패시터를 더 포함할 수 있다.
상기 표시 장치는 상기 제1 전원 전압 라인과 상기 공통 저전압 라인을 연결하는 제1 스위치; 및 상기 제2 전원 전압 라인과 상기 공통 저전압 라인을 연결하는 제2 스위치를 더 포함할 수 있다.
상기 제1 스위치 및 상기 제2 스위치는 상기 영상 프레임 단위로 교번하여 온오프될 수 있다.
상기 제1 스위치가 턴온 상태일 때 상기 제2 스위치는 턴오프 상태이고, 상기 제2 스위치가 턴온 상태일 때 상기 제1 스위치는 턴오프 상태일 수 있다.
상기 제1 발광 제어 트랜지스터 및 상기 제2 발광 제어 트랜지스터는 상기 영상 프레임 단위로 교번하여 온오프될 수 있다.
상기 제1 발광 제어 트랜지스터가 턴온 상태일 때 상기 제2 발광 제어 트랜지스터는 턴오프 상태이고, 상기 제2 발광 제어 트랜지스터가 턴온 상태일 때 상기 제1 발광 제어 트랜지스터는 턴오프 상태일 수 있다.
상기 제1 트랜지스터가 턴온 상태일 때 상기 제1 발광 제어 트랜지스터 및 상기 제2 발광 제어 트랜지스터는 모두 턴오프 상태일 수 있다.
본 발명에 따른 표시 장치는 한 화소가 복수 색상의 발광 소자들을 포함할 수 있어 높은 해상도를 달성하면서도, 색붕괴 현상(color-breakup)이 방지 가능하다.
도 1은 본 발명의 제1 실시예에 따른 표시 장치를 설명하기 위한 도면이다.
도 2는 제1 실시예의 제1 화소를 설명하기 위한 도면이다.
도 3은 제1 실시예의 제2 화소를 설명하기 위한 도면이다.
도 4는 제1 실시예의 제3 화소를 설명하기 위한 도면이다.
도 5는 제1 실시예의 제4 화소를 설명하기 위한 도면이다.
도 6은 제1 실시예의 표시 장치의 구동 방법을 설명하기 위한 도면이다.
도 7은 제1 영상 프레임에서 제1 내지 제4 화소의 발광 색상을 설명하기 위한 도면이다.
도 8은 제2 영상 프레임에서 제1 내지 제4 화소의 발광 색상을 설명하기 위한 도면이다.
도 9는 제1 실시예의 제2 화소를 다르게 구성한 예를 설명하기 위한 도면이다.
도 10은 도 9의 실시예에 따른 제2 화소를 이용한 구동 방법을 설명하기 위한 도면이다.
도 11은 본 발명의 제2 실시예에 따른 표시 장치를 설명하기 위한 도면이다.
도 12는 제2 실시예의 제1 화소를 설명하기 위한 도면이다.
도 13은 제2 실시예의 제2 화소를 설명하기 위한 도면이다.
도 14는 제2 실시예의 제3 화소를 설명하기 위한 도면이다.
도 15는 제2 실시예의 제4 화소를 설명하기 위한 도면이다.
도 16은 제2 실시예의 표시 장치의 구동 방법을 설명하기 위한 도면이다.
도 2는 제1 실시예의 제1 화소를 설명하기 위한 도면이다.
도 3은 제1 실시예의 제2 화소를 설명하기 위한 도면이다.
도 4는 제1 실시예의 제3 화소를 설명하기 위한 도면이다.
도 5는 제1 실시예의 제4 화소를 설명하기 위한 도면이다.
도 6은 제1 실시예의 표시 장치의 구동 방법을 설명하기 위한 도면이다.
도 7은 제1 영상 프레임에서 제1 내지 제4 화소의 발광 색상을 설명하기 위한 도면이다.
도 8은 제2 영상 프레임에서 제1 내지 제4 화소의 발광 색상을 설명하기 위한 도면이다.
도 9는 제1 실시예의 제2 화소를 다르게 구성한 예를 설명하기 위한 도면이다.
도 10은 도 9의 실시예에 따른 제2 화소를 이용한 구동 방법을 설명하기 위한 도면이다.
도 11은 본 발명의 제2 실시예에 따른 표시 장치를 설명하기 위한 도면이다.
도 12는 제2 실시예의 제1 화소를 설명하기 위한 도면이다.
도 13은 제2 실시예의 제2 화소를 설명하기 위한 도면이다.
도 14는 제2 실시예의 제3 화소를 설명하기 위한 도면이다.
도 15는 제2 실시예의 제4 화소를 설명하기 위한 도면이다.
도 16은 제2 실시예의 표시 장치의 구동 방법을 설명하기 위한 도면이다.
이하, 첨부한 도면을 참고로 하여 본 발명의 여러 실시 예들에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시 예들에 한정되지 않는다.
본 발명을 명확하게 설명하기 위해서 설명과 관계없는 부분은 생략하였으며, 명세서 전체를 통하여 동일 또는 유사한 구성요소에 대해서는 동일한 참조 부호를 붙이도록 한다. 따라서 앞서 설명한 참조 부호는 다른 도면에서도 사용할 수 있다.
또한, 도면에서 나타난 각 구성의 크기 및 두께는 설명의 편의를 위해 임의로 나타내었으므로, 본 발명이 반드시 도시된 바에 한정되지 않는다. 도면에서 여러 층 및 영역을 명확하게 표현하기 위하여 두께를 과장되게 나타낼 수 있다.
도 1은 본 발명의 제1 실시예에 따른 표시 장치를 설명하기 위한 도면이다.
도 1을 참조하면 본 발명의 제1 실시예에 따른 표시 장치(10a)는 타이밍 제어부(110a), 주사 구동부(120a), 데이터 구동부(130a), 및 화소부(140a)를 포함한다.
타이밍 제어부(110a)는 외부 AP(application processor) 등의 호스트 시스템(host system)으로부터 영상 신호 및 영상 제어 신호를 수신한다. 예를 들어, 영상 신호는 적색 영상 신호, 녹색 영상 신호, 청색 영상 신호 등을 포함할 수 있다. 예를 들어, 영상 제어 신호는 데이터 인에이블 신호, 수직 동기화 신호, 수평 동기화 신호 등을 포함할 수 있다. 데이터 인에이블 신호는 영상 신호의 전송 여부를 가리키는 지시자(indicator)일 수 있다. 수직 동기화 신호는 동영상의 각 시점 화면을 구성하는 영상 프레임의 시작과 끝을 가리키는 지시자일 수 있다. 수평 동기화 신호는 영상 프레임을 구성하는 각 화소행의 시작과 끝을 가리키는 지시자일 수 있다.
타이밍 제어부(110a)는 데이터 구동부(130a) 및 주사 구동부(120a)의 사양에 맞춰 영상 신호 및 영상 제어 신호를 데이터 신호(DATA), 데이터 제어 신호(DCS), 주사 제어 신호(SCS) 등으로 변환할 수 있다. 타이밍 제어부(110a)는 데이터 신호(DATA) 및 데이터 제어 신호(DCS)를 데이터 구동부(130a)로 송신하고, 주사 제어 신호(SCS)를 주사 구동부(120a)로 송신할 수 있다.
주사 구동부(120a)는 화소부(140a)의 각 화소행에 대해서 주사 라인들(S1, S2, S3, S4, ..., Sn-1, Sn)을 통해 주사 신호들을 공급한다. 주사 구동부(120a)는 시프트 레지스터 형태로 연결된 주사 스테이지 회로들로 구성될 수 있다. 각각의 주사 스테이지 회로는 대응하는 주사 라인(S1~Sn)에 연결될 수 있다. 주사 제어 신호(SCS)는, 예를 들어, 클록 신호 및 주사 시작 신호를 포함할 수 있다. 첫 번째 주사 스테이지 회로가 주사 시작 신호를 시작점으로 하여 클록 신호에 따라 동작하여 턴온 레벨의 주사 신호를 생성하면, 두 번째 이후 주사 스테이지 회로는 전단 주사 스테이지 회로의 턴온 레벨의 주사 신호를 주사 시작 신호로 삼아 각각의 주사 신호를 생성할 수 있다. 턴온 레벨의 주사 신호는 각 화소의 스캔 트랜지스터를 턴온시킬 수 있는 전압 레벨의 주사 신호를 의미한다.
데이터 구동부(130a)는 화소부(140a)의 각 화소열에 대해서 데이터 라인들(D1, D2, D3, D4, ..., Dm)을 통해서 데이터 전압들을 공급한다. 데이터 제어 신호(DCS)는, 예를 들어, 클록 신호, 샘플링 시작 신호, 데이터 출력 신호 등을 포함할 수 있다. 데이터 구동부(130a)는 수신하는 데이터 신호(DATA)를 샘플링 시작 신호를 시작점으로 클록 신호에 따라 샘플링하고, 화소부(140a)의 사양에 맞도록 데이터 신호(DATA)를 대응하는 데이터 전압으로 변환하고, 데이터 출력 신호에 맞춰 화소행 단위로 데이터 전압들을 순차적으로 출력할 수 있다.
화소부(140a)는 데이터 라인들(D1~Dm) 중 적어도 하나와 주사 라인들(S1~Sn) 중 적어도 하나에 연결된 화소들을 포함한다. 턴온 레벨의 주사 신호에 의해 해당 주사 라인에 연결된 화소행들의 화소들이 선택되고, 선택된 화소들에 데이터 전압이 입력됨으로써, 선택된 화소들은 대응하는 데이터 전압들에 대응하는 계조로 발광하게 된다.
본 실시예에서 화소부(140a)의 화소들은 화소 그룹(PG1a, PG2a, ...)으로 그룹화될 수 있다. 각 화소 그룹은 동일한 개수의 화소들을 포함할 수 있다. 예를 들어, 제1 화소 그룹(PG1a)은 제1 화소(PX1a), 제2 화소(PX2a), 제3 화소(PX3a), 및 제4 화소(PX4a)를 포함하고, 제2 화소 그룹(PG2a)은 제1 화소(PX1a'), 제2 화소(PX2a'), 제3 화소(PX3a'), 및 제4 화소(PX4a')를 포함한다. 화소 그룹들(PG1a, PG2a, ...)의 각각 대응하는 제1 화소(PX1a, PX1a'), 제2 화소(PX2a, PX2a'), 제3 화소(PX3a, PX3a'), 및 제4 화소(PX4a, PX4a')는 서로 동일한 화소 회로 구조를 갖는다.
제1 화소 그룹(PG1a) 및 제2 화소 그룹(PG2a)은 서로 인접하여 위치할 수 있다. 예를 들어, 화소부(140a)가 행렬 형태인 경우, 제1 화소 그룹(PG1a) 및 제2 화소 그룹(PG2a)는 행 방향으로 교번하여 위치하거나, 열 방향으로 교번하여 위치할 수 있다.
예를 들어, 도 1에서는 제1 화소 그룹(PG1a) 및 제2 화소 그룹(PG2a)이 행 방향으로 교번하여 위치한다. 이때, 제1 화소 그룹(PG1a)의 제1 화소(PX1a)와 제2 화소 그룹(PG2a)의 제2 화소(PX2a')는 동일한 화소행에 위치할 수 있다. 즉, 제1 화소 그룹(PG1a)의 제1 화소(PX1a)와 제2 화소 그룹(PG2a)의 제2 화소(PX2a')는 동일한 주사 라인(S1)에 연결될 수 있다. 또한, 제1 화소 그룹(PG1a)의 제2 화소(PX2a)와 제2 화소 그룹(PG2a)의 제1 화소(PX1a')는 동일한 화소행에 위치할 수 있다. 즉, 제1 화소 그룹(PG1a)의 제2 화소(PX2a)와 제2 화소 그룹(PG2a)의 제1 화소(PX1a')는 동일한 주사 라인(S2)에 연결될 수 있다. 이러한 배치에 따르면 도 7 및 8을 참조하여 후술하는 바와 같이, 제1 내지 제3 색상이 동시에 발광하여 색 붕괴 현상을 방지할 수 있다.
이하에선 설명의 편의를 위해 제1 화소 그룹(PG1a)을 기준으로 각 화소(PX1a, PX2a, PX3a, PX4a)의 화소 회로 구조 및 구동 방법을 설명한다.
도 2는 제1 실시예의 제1 화소를 설명하기 위한 도면이다.
도 2를 참조하면 제1 화소(PX1a)는 트랜지스터(T1a), 발광 다이오드들(LD1a, LD2a)을 포함한다.
트랜지스터(T1a)는 일전극이 데이터 라인(D1)에 연결되고, 타전극이 제1 노드(N1a)에 연결되고, 게이트 전극이 주사 라인(S1)에 연결된다. 트랜지스터(T1a)는 스캔 트랜지스터로 명명될 수 있다.
제1 발광 다이오드(LD1a)는 애노드 전극이 제1 노드(N1a)에 연결되고, 캐소드 전극이 기준 전압 라인(VrefL)에 연결된다. 제1 발광 다이오드(LD1a)는 제1 색상의 발광 다이오드이다.
제2 발광 다이오드(LD2a)는 애노드 전극이 기준 전압 라인(VrefL)에 연결되고, 캐소드 전극이 제1 노드(N1a)에 연결된다. 제2 발광 다이오드(LD2a)는 제2 색상의 발광 다이오드이다.
이때, 제1 색상과 제2 색상은 서로 다른 색상일 수 있다. 색상은 발광 파장, 발광 다이오드의 밴드갭(bandgap) 등에 의해 정의될 수도 있다. 예를 들어, 제1 색상이 녹색이면 제2 색상은 청색이거나 적색일 수 있다. 마찬가지로 제1 색상이 적색이면 제2 색상은 청색이거나 녹색일 수 있고, 제1 색상이 청색이면 제2 색상은 녹색이거나 적색일 수 있다. 각 색상은 제품에 따라 달리 선정될 수 있다.
도 2에서는 각 색상에 대한 하나의 발광 다이오드만이 포함되도록 도시되었다. 하지만 다른 실시예에서 제1 화소(PX1a)는 각 색상에 대한 복수의 발광 다이오드들을 포함할 수 있다. 예를 들어, 제1 화소(PX1a)는 제1 색상의 복수의 제1 발광 다이오드들을 포함할 수 있다. 이때, 복수의 제1 발광 다이오드들은 제1 노드(N1a)에 애노드 전극이 연결되고, 기준 전압 라인(VrefL)에 캐소드 전극이 연결되어 서로 병렬로 배치될 수 있다. 마찬가지로, 제1 화소(PX1a)는 제2 색상의 복수의 제2 발광 다이오드들을 포함할 수 있다. 이때, 복수의 제2 발광 다이오드들은 기준 전압 라인(VrefL)에 애노드 전극이 연결되고, 제1 노드(N1a)에 캐소드 전극이 연결되어 서로 병렬로 배치될 수 있다.
이때, 발광 다이오드들은 나노 LED들(nano light emitting diodes)일 수 있다. 나노 LED는, 예를 들어, 그 크기가 수 마이크로 정도이기에, 한 화소에 10 내지 20개 가량이 배치될 수도 있다. 나노 LED의 소재는 일반 LED와 동일 유사할 수 있다. 예를 들어, 나노 LED는, 사파이어 기판(sapphire substrate) 등에 비도핑 GaN 층, n형 불순물이 도핑된 GaN 층, 양자 우물 층(quantum well), 및 p형 불순물이 도핑된 GaN 층을 순차적으로 적층하고, 이를 식각하고 분리함으로써 하나의 LED 웨이퍼에서 복수 개가 제작될 수 있다. 이러한 나노 LED들은 용매에 분산되어 나노 LED 잉크로 제작된 후, 슬릿(Slit)이나 잉크젯(Inkjet) 방식으로 화소 회로에 도포될 수 있다. 화소 회로에는 적절한 전계가 인가되어 원하는 극성 방향으로 나노 LED를 정렬시킬 수 있다.
도 2 및 이하 도면에서는 P 형 트랜지스터를 이용하여 예시적인 화소를 설명한다. 하지만 당업자는 N 형 트랜지스터를 이용하거나, N 형 트랜지스터 및 P 형 트랜지스터를 모두 이용하여 본 발명과 동일한 기능을 수행하는 화소를 구성할 수 있을 것이다. P 형 트랜지스터는 게이트 전극에 소스 전극보다 낮은 전압이 인가될 때 턴온되는 트랜지스터들을 통칭하며, N 형 트랜지스터는 게이트 전극에 소스 전극보다 높은 전압이 인가될 때 턴온되는 트랜지스터들을 통칭한다.
도 3은 제1 실시예의 제2 화소를 설명하기 위한 도면이다.
도 3을 참조하면 제2 화소(PX2a)는 트랜지스터(T2a), 발광 다이오드들(LD3a, LD4a)을 포함한다.
트랜지스터(T2a)는 일전극이 데이터 라인(D1)에 연결되고, 타전극이 제2 노드(N2a)에 연결되고, 게이트 전극이 주사 라인(S2)에 연결된다. 트랜지스터(T2a)는 스캔 트랜지스터로 명명될 수 있다.
제3 발광 다이오드(LD3a)는 애노드 전극이 기준 전압 라인(VrefL)에 연결되고, 캐소드 전극이 제2 노드(N2a)에 연결된다. 제3 발광 다이오드(LD3a)는 제1 색상의 발광 다이오드이다.
제4 발광 다이오드(LD4a)는 애노드 전극이 제2 노드(N2a)에 연결되고, 캐소드 전극이 기준 전압 라인(VrefL)에 연결된다. 제4 발광 다이오드(LD4a)는 제2 색상의 발광 다이오드이다.
도 3에서는 각 색상에 대한 하나의 발광 다이오드만이 포함되도록 도시되었다. 하지만 다른 실시예에서 제2 화소(PX2a)는 각 색상에 대한 복수의 발광 다이오드들을 포함할 수 있다. 예를 들어, 제2 화소(PX2a)는 제1 색상의 복수의 제3 발광 다이오드들을 포함할 수 있다. 이때, 복수의 제3 발광 다이오드들은 제2 노드(N2a)에 캐소드 전극이 연결되고, 기준 전압 라인(VrefL)에 애노드 전극이 연결되어 서로 병렬로 배치될 수 있다. 마찬가지로, 제2 화소(PX2a)는 제2 색상의 복수의 제4 발광 다이오드들을 포함할 수 있다. 이때, 복수의 제4 발광 다이오드들은 기준 전압 라인(VrefL)에 캐소드 전극이 연결되고, 제2 노드(N2a)에 애노드 전극이 연결되어 서로 병렬로 배치될 수 있다. 이때, 발광 다이오드들은 나노 LED들일 수 있다.
도 4는 제1 실시예의 제3 화소를 설명하기 위한 도면이다.
도 4를 참조하면 제3 화소(PX3a)는 트랜지스터(T3a) 및 제5 발광 다이오드(LD5a)를 포함한다.
트랜지스터(T3a)는 일전극이 데이터 라인(D2)에 연결되고, 타전극이 제3 노드(N3a)에 연결되고, 게이트 전극이 주사 라인(S1)에 연결된다. 트랜지스터(T3a)는 스캔 트랜지스터로 명명될 수 있다.
제5 발광 다이오드(LD5a)는 애노드 전극이 제3 노드(N3a)에 연결되고, 캐소드 전극이 기준 전압 라인(VrefL)에 연결된다. 제5 발광 다이오드(LD5a)는 제3 색상의 발광 다이오드이다.
이때, 제3 색상은 제1 색상 및 제2 색상과 다른 색상이다. 예를 들어, 제3 색상이 청색인 경우, 제1 색상 및 제2 색상은 녹색 및 적색, 또는 적색 및 녹색일 수 있다. 유사하게, 제3 색상이 녹색인 경우, 제1 색상 및 제2 색상은 청색 및 적색, 또는 적색 및 청색일 수 있다. 유사하게, 제3 색상이 적색인 경우, 제1 색상 및 제2 색상은 녹색 및 청색, 또는 청색 및 녹색일 수 있다.
도 4에서는 제3 색상에 대한 하나의 발광 다이오드만이 포함되도록 도시되었다. 하지만 다른 실시예에서 제3 화소(PX3a)는 제3 색상에 대한 복수의 제5 발광 다이오드들을 포함할 수 있다. 예를 들어, 제3 화소(PX3a)는 제3 색상의 복수의 제5 발광 다이오드들을 포함할 수 있다. 이때, 복수의 제5 발광 다이오드들은 제3 노드(N3a)에 애노드 전극이 연결되고, 기준 전압 라인(VrefL)에 캐소드 전극이 연결되어 서로 병렬로 배치될 수 있다. 이때, 제5 발광 다이오드들은 나노 LED들일 수 있다.
도 5는 제1 실시예의 제4 화소를 설명하기 위한 도면이다.
도 5를 참조하면 제4 화소(PX4a)는 트랜지스터(T4a) 및 제6 발광 다이오드(LD6a)를 포함한다.
트랜지스터(T4a)는 일전극이 데이터 라인(D2)에 연결되고, 타전극이 제4 노드(N4a)에 연결되고, 게이트 전극이 주사 라인(S2)에 연결된다. 트랜지스터(T4a)는 스캔 트랜지스터로 명명될 수 있다.
제6 발광 다이오드(LD6a)는 애노드 전극이 제4 노드(N4a)에 연결되고, 캐소드 전극이 기준 전압 라인(VrefL)에 연결된다. 제6 발광 다이오드(LD6a)는 제3 색상의 발광 다이오드이다.
도 5에서는 제3 색상에 대한 하나의 발광 다이오드만이 포함되도록 도시되었다. 하지만 다른 실시예에서 제4 화소(PX4a)는 제3 색상에 대한 복수의 제6 발광 다이오드들을 포함할 수 있다. 예를 들어, 제4 화소(PX4a)는 제3 색상의 복수의 제6 발광 다이오드들을 포함할 수 있다. 이때, 복수의 제6 발광 다이오드들은 제4 노드(N4a)에 애노드 전극이 연결되고, 기준 전압 라인(VrefL)에 캐소드 전극이 연결되어 서로 병렬로 배치될 수 있다. 이때, 제6 발광 다이오드들은 나노 LED들일 수 있다.
도 6은 제1 실시예의 표시 장치의 구동 방법을 설명하기 위한 도면이고, 도 7은 제1 영상 프레임에서 제1 내지 제4 화소의 발광 색상을 설명하기 위한 도면이고, 도 8은 제2 영상 프레임에서 제1 내지 제4 화소의 발광 색상을 설명하기 위한 도면이다.
이하에서는 설명의 편의를 위해 2개의 영상 프레임에서 제1 화소 그룹(PG1)의 제1 내지 제4 화소들(PX1a, PX2a, PX3a, PX4a)에 인가되는 신호들에 대해서만 설명한다.
제1 영상 프레임은 홀수 영상 프레임이고, 제2 영상 프레임은 짝수 영상 프레임을 의미할 수 있다. 따라서, 표시 장치(10a)는 제1 영상 프레임과 제2 영상 프레임을 시간에 따라 교번하여 표시함으로써, 사용자에게 영상을 표시할 수 있다.
먼저, 제1 영상 프레임에서, 주사 라인(S1)을 통해 턴온 레벨(로우 레벨)의 주사 신호가 공급된다. 이에 따라, 제1 화소(PX1a)의 트랜지스터(T1a)가 턴온되어 데이터 라인(D1)과 제1 노드(N1a)를 연결시키고, 제3 화소(PX3a)의 트랜지스터(T3a)가 턴온되어 데이터 라인(D2)과 제3 노드(N3a)를 연결시킨다.
따라서, 제1 화소(PX1a)의 제1 발광 다이오드(LD1a)의 애노드 전극에는 데이터 라인(D1)에 인가된 데이터 전압(DS1ao)이 인가되고, 캐소드 전극에는 기준 전압 라인(VrefL)에 인가된 기준 전압(Vref)이 인가된다. 데이터 전압(DS1ao)의 극성은 기준 전압(Vref)에 대해서 양극성이므로 제1 발광 다이오드(LD1a)는 데이터 전압(DS1ao)과 기준 전압(Vref)의 전위 차에 따른 계조로 발광한다.
반면, 제1 화소(PX1a)의 제2 발광 다이오드(LD2a)에는 애노드 전극에 기준 전압(Vref)이 인가되고, 캐소드 전극에 기준 전압(Vref)에 대해 양극성인 데이터 전압(DS1ao)이 인가되므로, 역방향 전압이 인가되어 발광하지 않는다.
따라서, 제1 영상 프레임의 제1 화소(PX1a)는 제1 색상(A)으로 발광하게 된다.
한편, 제3 화소(PX3a)의 제5 발광 다이오드(LD5a)의 애노드 전극에는 데이터 라인(D2)에 인가된 데이터 전압(DS3ao)이 인가되고, 캐소드 전극에는 기준 전압 라인(VrefL)에 인가된 기준 전압(Vref)이 인가된다. 따라서, 제5 발광 다이오드(LD5a)는 데이터 전압(DS3ao)과 기준 전압(Vref)의 전위 차에 따른 계조로 발광한다.
따라서, 제1 영상 프레임의 제3 화소(PX3a)는 제3 색상(C)으로 발광하게 된다.
다음으로, 제1 영상 프레임에서, 주사 라인(S2)을 통해 턴온 레벨(로우 레벨)의 주사 신호가 공급된다. 이에 따라, 제2 화소(PX2a)의 트랜지스터(T2a)가 턴온되어 데이터 라인(D1)과 제2 노드(N2a)를 연결시키고, 제4 화소(PX4a)의 트랜지스터(T4a)가 턴온되어 데이터 라인(D2)과 제4 노드(N4a)를 연결시킨다.
따라서, 제2 화소(PX2a)의 제4 발광 다이오드(LD4a)의 애노드 전극에는 데이터 라인(D1)에 인가된 데이터 전압(DS2ao)이 인가되고, 캐소드 전극에는 기준 전압 라인(VrefL)에 인가된 기준 전압(Vref)이 인가된다. 데이터 전압(DS2ao)의 극성은 기준 전압(Vref)에 대해서 양극성이므로 제4 발광 다이오드(LD4a)는 데이터 전압(DS2ao)과 기준 전압(Vref)의 전위 차에 따른 계조로 발광한다.
반면, 제2 화소(PX2a)의 제3 발광 다이오드(LD3a)에는 애노드 전극에 기준 전압(Vref)이 인가되고, 캐소드 전극에 기준 전압(Vref)에 대해 양극성인 데이터 전압(DS2ao)이 인가되므로, 역방향 전압이 인가되어 발광하지 않는다.
따라서, 제1 영상 프레임의 제2 화소(PX2a)는 제2 색상(B)으로 발광하게 된다.
한편, 제4 화소(PX4a)의 제6 발광 다이오드(LD6a)의 애노드 전극에는 데이터 라인(D2)에 인가된 데이터 전압(DS4ao)이 인가되고, 캐소드 전극에는 기준 전압 라인(VrefL)에 인가된 기준 전압(Vref)이 인가된다. 따라서, 제6 발광 다이오드(LD6a)는 데이터 전압(DS4ao)과 기준 전압(Vref)의 전위 차에 따른 계조로 발광한다.
따라서, 제1 영상 프레임의 제4 화소(PX4a)는 제3 색상(C)으로 발광하게 된다.
유사한 방식으로, 제1 영상 프레임에서, 제2 화소 그룹(PG2a)의 제1 화소(PX1a')는 제1 색상(A)으로 발광하고, 제2 화소(PX2a')는 제2 색상(B)으로 발광하고, 제3 화소(PX3a')는 제3 색상(C)으로 발광하고, 제4 화소(PX4a')는 제3 색상(C)으로 발광한다.
본 실시예에 따르면, 제1 영상 프레임의 화소 그룹들(PG1a, PG2a, ...)에서 제1 색상, 제2 색상, 및 제3 색상이 동시에 발광하므로 색 붕괴 현상은 발생하지 않는다. 색 붕괴 현상은 한 프레임에서 전체 3개 색상 중 2개 이하의 색상만이 발광하고, 다음 프레임에서 전체 3개 색상 중 다른 2개 이하의 색상만이 발광하여, 한 프레임과 다음 프레임 사이의 색차가 사용자에게 시인되는 현상을 의미한다.
또한 본 실시예에 따르면, 제1 화소 그룹(PG1a)의 색상 배치와 제1 화소 그룹(PG1a)과 최인접한 제2 화소 그룹(PG2a)의 색상 배치가 서로 상하 반전 관계를 이루므로, 색 붕괴 현상의 발생을 더욱 방지할 수 있다.
또한 본 실시예에 따르면, 제1 화소 및 제2 화소는 각각, 하나의 화소 회로에 복수 색상의 복수의 발광 다이오드들을 포함하므로, 화소 회로의 면적을 감소시킬 수 있어서 표시 장치(10a)의 해상도를 높이는데 유리하다.
다음으로, 제2 영상 프레임에서, 다시, 주사 라인(S1)을 통해 턴온 레벨(로우 레벨)의 주사 신호가 공급된다. 이에 따라, 제1 화소(PX1a)의 트랜지스터(T1a)가 턴온되어 데이터 라인(D1)과 제1 노드(N1a)를 연결시키고, 제3 화소(PX3a)의 트랜지스터(T3a)가 턴온되어 데이터 라인(D2)과 제3 노드(N3a)를 연결시킨다.
따라서, 제1 화소(PX1a)의 제1 발광 다이오드(LD1a)의 애노드 전극에는 데이터 라인(D1)에 인가된 데이터 전압(DS1ae)이 인가되고, 캐소드 전극에는 기준 전압 라인(VrefL)에 인가된 기준 전압(Vref)이 인가된다. 데이터 전압(DS1ae)의 극성은 기준 전압(Vref)에 대해서 음극성이므로 제1 발광 다이오드(LD1a)는 역방향 전위 차에 따라 발광하지 않는다.
반면, 제1 화소(PX1a)의 제2 발광 다이오드(LD2a)에는 애노드 전극에 기준 전압(Vref)이 인가되고, 캐소드 전극에 기준 전압(Vref)에 대해 음극성인 데이터 전압(DS1ae)이 인가되므로, 기준 전압(Vref)과 데이터 전압(DS1ae)의 전위 차에 대응하는 계조로 발광한다.
따라서, 제2 영상 프레임의 제1 화소(PX1a)는 제2 색상(B)으로 발광하게 된다. 즉, 기준 전압 라인(VrefL)에 인가된 기준 전압(Vref)에 대해서 영상 프레임 단위로 제1 노드(N1a)에 인가되는 전압의 극성이 교번하게 되어, 제1 화소(PX1a)는 제1 영상 프레임에서 제1 색상(A)으로 발광하고, 제2 영상 프레임에서 제2 색상(B)으로 발광하게 된다.
한편, 제3 화소(PX3a)의 제5 발광 다이오드(LD5a)의 애노드 전극에는 데이터 라인(D2)에 인가된 데이터 전압(DS3ae)이 인가되고, 캐소드 전극에는 기준 전압 라인(VrefL)에 인가된 기준 전압이 인가된다. 따라서, 제5 발광 다이오드(LD5a)는 데이터 전압(DS3ae)과 기준 전압의 전위 차에 따른 계조로 발광한다.
따라서, 제2 영상 프레임의 제3 화소(PX3a)는 제3 색상(C)으로 발광하게 된다. 즉, 기준 전압 라인(VrefL)에 인가된 기준 전압(Vref)에 대해서 영상 프레임 단위로 제3 노드(N3a)에 인가되는 전압의 극성이 동일하게 유지되어, 제3 화소(PX3a)는 제1 영상 프레임 및 제2 영상 프레임 모두에서 제3 색상(C)으로 발광하게 된다.
다음으로, 제2 영상 프레임에서, 주사 라인(S2)을 통해 턴온 레벨(로우 레벨)의 주사 신호가 공급된다. 이에 따라, 제2 화소(PX2a)의 트랜지스터(T2a)가 턴온되어 데이터 라인(D1)과 제2 노드(N2a)를 연결시키고, 제4 화소(PX4a)의 트랜지스터(T4a)가 턴온되어 데이터 라인(D2)과 제4 노드(N4a)를 연결시킨다.
따라서, 제2 화소(PX2a)의 제4 발광 다이오드(LD4a)의 애노드 전극에는 데이터 라인(D1)에 인가된 데이터 전압(DS2ae)이 인가되고, 캐소드 전극에는 기준 전압 라인(VrefL)에 인가된 기준 전압(Vref)이 인가된다. 데이터 전압(DS2ae)의 극성은 기준 전압에 대해서 음극성이므로, 제4 발광 다이오드(LD4a)는 역방향 전압이 인가되어 발광하지 않는다.
반면, 제2 화소(PX2a)의 제3 발광 다이오드(LD3a)에는 애노드 전극에 기준 전압(Vref)이 인가되고, 캐소드 전극에 기준 전압(Vref)에 대해 음극성인 데이터 전압(DS2ae)이 인가되므로, 기준 전압(Vref)과 데이터 전압(DS2ae)의 전위 차에 따른 계조로 발광한다.
따라서, 제2 영상 프레임의 제2 화소(PX2a)는 제1 색상(A)으로 발광하게 된다. 즉, 기준 전압 라인(VrefL)에 인가된 기준 전압(Vref)에 대해서 영상 프레임 단위로 제2 노드(N2a)에 인가되는 전압의 극성이 교번하게 되어, 제2 화소(PX2a)는 제1 영상 프레임에서 제2 색상(B)으로 발광하고, 제2 영상 프레임에서 제1 색상(A)으로 발광하게 된다. 도 6의 실시예에 따르면, 제1 노드(N1a)에 인가되는 전압과 제2 노드(N2a)에 인가되는 전압은 영상 프레임 단위로 기준 전압(Vref)에 대해 그 극성이 서로 동일하다.
한편, 제4 화소(PX4a)의 제6 발광 다이오드(LD6a)의 애노드 전극에는 데이터 라인(D2)에 인가된 데이터 전압(DS4ae)이 인가되고, 캐소드 전극에는 기준 전압 라인(VrefL)에 인가된 기준 전압이 인가된다. 따라서, 제6 발광 다이오드(LD6a)는 데이터 전압(DS4ae)과 기준 전압의 전위 차에 따른 계조로 발광한다.
따라서, 제2 영상 프레임의 제4 화소(PX4a)는 제3 색상(C)으로 발광하게 된다. 즉, 기준 전압 라인(VrefL)에 인가된 기준 전압(Vref)에 대해서 영상 프레임 단위로 제4 노드(N4a)에 인가되는 전압의 극성이 동일하게 유지되어, 제4 화소(PX4a)는 제1 영상 프레임 및 제2 영상 프레임 모두에서 제3 색상(C)으로 발광하게 된다.
유사한 방식으로, 제2 영상 프레임에서, 제2 화소 그룹(PG2a)의 제1 화소(PX1a')는 제2 색상(B)으로 발광하고, 제2 화소(PX2a')는 제1 색상(A)으로 발광하고, 제3 화소(PX3a')는 제3 색상(C)으로 발광하고, 제4 화소(PX4a')는 제3 색상(C)으로 발광한다.
본 발명의 실시예에 따르면, 각 화소 그룹(PG1, PG2, ...)은 제1 영상 프레임과 제2 영상 프레임에서 색상 배치가 상하 반전되므로, 색 붕괴 현상의 발생을 더욱 방지할 수 있는 장점이 있다.
도 9는 제1 실시예의 제2 화소를 다르게 구성한 예를 설명하기 위한 도면이다.
도 9를 참조하면, 제2 화소(PX2aS)는 트랜지스터(T2aS) 및 발광 다이오드들(LD3aS, LD4aS)을 포함한다.
트랜지스터(T2aS)는 일전극이 데이터 라인(D1)에 연결되고, 타전극이 제2 노드(N2aS)에 연결되고, 게이트 전극이 주사 라인(S2)에 연결된다. 트랜지스터(T2aS)는 스캔 트랜지스터로 명명될 수 있다.
제3 발광 다이오드(LD3aS)는, 도 3의 경우와 달리, 애노드 전극이 제2 노드(N2aS)에 연결되고, 캐소드 전극이 기준 전압 라인(VrefL)에 연결된다.
또한, 제4 발광 다이오드(LD4aS)는, 도 3의 경우와 달리, 애노드 전극이 기준 전압 라인(VrefL)에 연결되고, 캐소드 전극이 제2 노드(N2aS)에 연결된다.
즉, 도 9의 제2 화소(PX2aS)는 제1 화소(PX1a)와 실질적으로 동일한 화소 회로 구조를 가질 수 있다. 이러한 경우, 도 6의 구동 방법이 적용될 수 없으므로, 아래에서 도 10을 참조하여 새로운 구동 방법을 설명한다.
도 10은 도 9의 실시예에 따른 제2 화소를 이용한 구동 방법을 설명하기 위한 도면이다.
도 10의 구동 방법은 도 6의 구동 방법과 비교하여, 제1 영상 프레임에서 제2 화소(PX2aS)에 대응하여 데이터 라인(D1)에 인가되는 데이터 전압(DS2aoS) 및 제2 영상 프레임에서 제2 화소(PX2aS)에 대응하여 데이터 라인(D1)에 인가되는 데이터 전압(DS2aeS)의 극성에 차이점이 있다.
즉, 기준 전압 라인(VrefL)에 인가된 기준 전압(Vref)에 대해서 영상 프레임 단위로 제1 노드(N1a)에 인가되는 전압의 극성이 교번하고, 기준 전압(Vref)에 대해서 영상 프레임 단위로 제2 노드(N2aS)에 인가되는 전압의 극성이 교번하는 점은 동일하나, 제1 노드(N1a)에 인가되는 전압과 제2 노드(N2aS)에 인가되는 전압은 영상 프레임 단위로 기준 전압(Vref)에 대해 그 극성이 서로 반대인 점에서 차이가 있다.
도 9의 실시예를 채용하여 제2 화소(PX2aS)를 설계하더라도, 도 10의 구동 방법을 이용하면, 도 7 및 8과 같이 각 화소 그룹(PG1a, PG2a, ...)이 발광할 수 있다. 따라서, 이러한 경우에도 표시 장치(10a)의 해상도 확보와 색 붕괴 현상 방지가 가능하다.
상술한 바와 같이 도 3의 제2 화소(PX2a)에서 각 색상의 발광 다이오드의 연결 방향을 반대로 하여 도 9의 제2 화소(PX2aS)를 구성하더라도, 데이터 전압의 극성을 반전하여 도 10과 같이 구동시킬 수 있음을 확인하였다. 유사한 다른 실시예에 따르면, 제1 화소(PX1a), 제3 화소(PX3a), 또는 제4 화소(PX4a)에서 각 색상의 발광 다이오드의 연결 방향을 반대로 구성하고, 대응하는 데이터 전압의 극성을 반전하여 구동할 수 있다.
도 11은 본 발명의 제2 실시예에 따른 표시 장치를 설명하기 위한 도면이다.
도 11을 참조하면, 본 발명의 제2 실시예에 따른 표시 장치(10b)는 타이밍 제어부(110b), 주사 구동부(120b), 데이터 구동부(130b), 화소부(140b), 발광 제어부(150b), 및 전원 공급부(160b)를 포함한다.
도 11의 제2 실시예의 표시 장치(10b)를 도 1의 제1 실시예의 표시 장치(10a)와 비교했을 때, 표시 장치(10b)는 발광 제어부(150b) 및 전원 공급부(160b)를 더 포함한다. 이하에서는 도 1과 관련된 중복된 설명은 생략하고, 차이점을 위주로 설명한다.
타이밍 제어부(110b)는 발광 제어 신호(ECS) 및 전원 제어 신호(PCS)를 더 생성한다. 발광 제어 신호(ECS)는 발광 제어부(150b)로 송신되며, 전원 제어 신호(PCS)는 제1 스위치(SW1) 및 제2 스위치(SW2)로 송신된다. 본 실시예에서는 발명의 동작을 명확히 보여주기 위해서 전원 공급부(160b)와 스위치들(SW1, SW2)을 분리하여 도시하였지만, 스위치들(SW1, SW2) 또한 전원 공급부(160b)의 일부로 해석할 수도 있다. 이러한 경우 전원 제어 신호(PCS)는 전원 공급부(160b)로 송신된다고 표현될 수 있다.
발광 제어부(150b)는 제1 발광 제어 라인(Eo1, Eo2, Eo3, Eo4, ..., Eo(n-1), Eon) 및 제2 발광 제어 라인(Ee1, Ee2, Ee3, Ee4, ..., Ee(n-1), Een)을 통해서 화소부(140b)와 연결된다. 제1 발광 제어 라인(Eo1~Eon)과 제2 발광 제어 라인(Ee1~Een)은 복수 색상의 복수의 발광 다이오드들을 포함하는 제1 및 제2 화소(PX1b, PX2b, ...)에 연결된다. 본 실시예에서는 설명의 편의를 위해, 단일 색상의 발광 다이오드를 포함하는 제3 및 제4 화소(PX3b, PX4b, ...)에 대해서는 발광 제어 라인을 연결시키지 않았으나, 다른 실시예에서 제3 및 제4 화소(PX3b, PX4b, ...)의 경우에도 데이터 기록 기간과 발광 기간을 명확히 구분하기 위해서 발광 제어 라인이 연결될 수도 있다.
전원 공급부(160b)는 화소부(140b)에 전원 전압들을 공급한다. 전원 공급부(160b)는 공통 저전압을 공통 저전압 라인(QVCOML)을 통해서 공급하고, 공통 고전압을 공통 고전압 라인(QVDDL)을 통해서 공급한다. 본 실시예에서는 편의를 위해서 각 전압 라인(QVCOML, QVDDL)이 단일 레벨의 전압을 공급하는 것으로 설명하지만, 다른 실시예에서 소비 전력 저감을 위해 휘도 조건, 계조 조건, 온도 조건 등에 따라 각 전압 라인(QVCOML, QVDDL)의 전압 레벨을 조정할 수도 있다.
한편, 제1 전원 전압 라인(QV1L) 및 제2 전원 전압 라인(QV2L) 또한 화소부(140b)에 연결된다. 제1 전원 전압 라인(QV1L)은 제1 스위치(SW1)를 통해서 공통 저전압 라인(QVCOML)과 연결되고, 제2 전원 전압 라인(QV2L)은 제2 스위치(SW2)를 통해서 공통 저전압 라인(QVCOML)과 연결된다.
제1 스위치(SW1) 및 제2 스위치(SW2)는 전원 제어 신호(PCS)에 따라 온오프 제어된다. 제1 스위치(SW1) 및 제2 스위치(SW2)는 영상 프레임 단위로 교번하여 온오프 된다. 예를 들어, 제1 영상 프레임에서 제1 스위치(SW1)가 턴온 상태일 때 제2 스위치(SW2)는 턴오프 상태이고, 제2 영상 프레임에서 제2 스위치(SW2)가 턴온 상태일 때 제1 스위치(SW1)는 턴오프 상태가 된다. 스위치들(SW1, SW2) 중 턴온된 스위치는 해당 전원 전압 라인과 공통 저전압 라인(QVCOML)을 연결시키므로, 해당 전원 전압 라인에는 공통 저전압이 인가된다. 이때, 턴오프된 스위치는 다른 전원 전압 라인과 공통 저전압 라인(QVCOML)을 분리시키므로, 다른 전원 전압 라인은 플로팅(floating)되고, 이에 따라 다른 전원 전압 라인의 일단은 하이 임피던스(Hi-Z)에 연결된 것으로 해석될 수 있다. 이에 대해서는 도 16을 더 참조한다.
도 12는 제2 실시예의 제1 화소를 설명하기 위한 도면이다.
도 12를 참조하면, 제2 실시예의 제1 화소(PX1b)는 트랜지스터들(T11b, T21b, T31b, T41b), 스토리지 커패시터(Cst1b), 및 발광 다이오드들(LD1b, LD2b)을 포함한다.
트랜지스터(T11b)는 일전극이 데이터 라인(D1)에 연결되고, 타전극이 트랜지스터(T21b)의 게이트 전극에 연결되고, 게이트 전극이 주사 라인(S1)에 연결된다. 트랜지스터(T11b)는 스캔 트랜지스터로 명명될 수 있다.
트랜지스터(T21b)는 일전극이 공통 고전압 라인(QVDDL)에 연결되고, 타전극이 제5 노드(N51b)에 연결되고, 게이트 전극이 트랜지스터(T11b)의 타전극에 연결된다. 트랜지스터(T21b)는 구동 트랜지스터로 명명될 수 있다.
스토리지 커패시터(Cst1b)는 일전극이 공통 고전압 라인(QVDDL)에 연결되고, 타전극이 트랜지스터(T21b)의 게이트 전극에 연결된다.
제1 발광 제어 트랜지스터(T31b)는 일전극이 제2 전원 전압 라인(QV2L)에 연결되고, 타전극이 제5 노드(N51b)에 연결되고, 게이트 전극이 제1 발광 제어 라인(Eo1)과 연결된다.
제2 발광 제어 트랜지스터(T41b)는 일전극이 제1 전원 전압 라인(QV1L)에 연결되고, 타전극이 제5 노드(N51b)에 연결되고, 게이트 전극이 제2 발광 제어 라인(Ee1)과 연결된다.
제1 발광 다이오드(LD1b)는 캐소드 전극이 제1 전원 전압 라인(QV1L)에 연결되고, 애노드 전극이 제2 전원 전압 라인(QV2L)에 연결된다. 제1 발광 다이오드(LD1b)는 제1 색상(A)의 발광 다이오드일 수 있다.
제2 발광 다이오드(LD2b)는 캐소드 전극이 제2 전원 전압 라인(QV2L)에 연결되고, 애노드 전극이 제1 전원 전압 라인(QV1L)에 연결된다. 제2 발광 다이오드(LD2b)는 제2 색상(B)의 발광 다이오드일 수 있다. 전술한 바와 같이 제1 색상(A)과 제2 색상(B)은 서로 다른 색상이다.
도 12에서는 각 색상에 대한 하나의 발광 다이오드만이 포함되도록 도시되었다. 하지만 다른 실시예에서 제1 화소(PX1b)는 각 색상에 대한 복수의 발광 다이오드들을 포함할 수 있다. 예를 들어, 제1 화소(PX1b)는 제1 색상의 복수의 제1 발광 다이오드들을 포함할 수 있다. 이때, 복수의 제1 발광 다이오드들은 캐소드 전극이 제1 전원 전압 라인(QV1L)에 연결되고, 애노드 전극이 제2 전원 전압 라인(QV2L)에 연결되어 서로 병렬로 배치될 수 있다. 마찬가지로, 제1 화소(PX1b)는 제2 색상의 복수의 제2 발광 다이오드들을 포함할 수 있다. 이때, 복수의 제2 발광 다이오드들은 캐소드 전극이 제2 전원 전압 라인(QV2L)에 연결되고, 애노드 전극이 제1 전원 전압 라인(QV1L)에 연결되어 서로 병렬로 배치될 수 있다. 이때, 발광 다이오드들은 나노 LED들일 수 있다.
도 13은 제2 실시예의 제2 화소를 설명하기 위한 도면이다.
도 13을 참조하면, 제2 실시예의 제2 화소(PX2b)는 트랜지스터들(T12b, T22b, T32b, T42b), 스토리지 커패시터(Cst2b), 및 발광 다이오드들(LD3b, LD4b)을 포함한다.
트랜지스터(T12b)는 일전극이 데이터 라인(D1)에 연결되고, 타전극이 트랜지스터(T22b)의 게이트 전극에 연결되고, 게이트 전극이 주사 라인(S2)에 연결된다. 트랜지스터(T12b)는 스캔 트랜지스터로 명명될 수 있다.
트랜지스터(T22b)는 일전극이 공통 고전압 라인(QVDDL)에 연결되고, 타전극이 제5 노드(N52b)에 연결되고, 게이트 전극이 트랜지스터(T12b)의 타전극에 연결된다. 트랜지스터(T22b)는 구동 트랜지스터로 명명될 수 있다.
스토리지 커패시터(Cst2b)는 일전극이 공통 고전압 라인(QVDDL)에 연결되고, 타전극이 트랜지스터(T22b)의 게이트 전극에 연결된다.
제1 발광 제어 트랜지스터(T32b)는 일전극이 제2 전원 전압 라인(QV2L)에 연결되고, 타전극이 제5 노드(N52b)에 연결되고, 게이트 전극이 제1 발광 제어 라인(Eo2)과 연결된다.
제2 발광 제어 트랜지스터(T42b)는 일전극이 제1 전원 전압 라인(QV1L)에 연결되고, 타전극이 제5 노드(N52b)에 연결되고, 게이트 전극이 제2 발광 제어 라인(Ee2)과 연결된다.
제3 발광 다이오드(LD3b)는 캐소드 전극이 제2 전원 전압 라인(QV2L)에 연결되고, 애노드 전극이 제1 전원 전압 라인(QV1L)에 연결된다. 제3 발광 다이오드(LD3b)는 제1 색상(A)의 발광 다이오드일 수 있다.
제4 발광 다이오드(LD4b)는 캐소드 전극이 제1 전원 전압 라인(QV1L)에 연결되고, 애노드 전극이 제2 전원 전압 라인(QV2L)에 연결된다. 제4 발광 다이오드(LD4b)는 제2 색상(B)의 발광 다이오드일 수 있다.
도 13에서는 각 색상에 대한 하나의 발광 다이오드만이 포함되도록 도시되었다. 하지만 다른 실시예에서 제2 화소(PX2b)는 각 색상에 대한 복수의 발광 다이오드들을 포함할 수 있다. 예를 들어, 제2 화소(PX2b)는 제1 색상의 복수의 제3 발광 다이오드들을 포함할 수 있다. 이때, 복수의 제3 발광 다이오드들은 캐소드 전극이 제2 전원 전압 라인(QV2L)에 연결되고, 애노드 전극이 제1 전원 전압 라인(QV1L)에 연결되어 서로 병렬로 배치될 수 있다. 마찬가지로, 제2 화소(PX2b)는 제2 색상의 복수의 제4 발광 다이오드들을 포함할 수 있다. 이때, 복수의 제4 발광 다이오드들은 캐소드 전극이 제1 전원 전압 라인(QV1L)에 연결되고, 애노드 전극이 제2 전원 전압 라인(QV2L)에 연결되어 서로 병렬로 배치될 수 있다. 이때, 발광 다이오드들은 나노 LED들일 수 있다.
도 14는 제2 실시예의 제3 화소를 설명하기 위한 도면이다.
도 14를 참조하면, 제2 실시예의 제3 화소(PX3b)는 트랜지스터들(T13b, T23b), 스토리지 커패시터(Cst3b), 및 제5 발광 다이오드(LD5b)를 포함한다.
트랜지스터(T13b)는 일전극이 데이터 라인(D2)에 연결되고, 타전극이 트랜지스터(T23b)의 게이트 전극에 연결되고, 게이트 전극이 주사 라인(S1)에 연결된다. 트랜지스터(T13b)는 스캔 트랜지스터로 명명될 수 있다.
트랜지스터(T23b)는 일전극이 공통 고전압 라인(QVDDL)에 연결되고, 타전극이 제5 발광 다이오드(LD5b)의 애노드 전극에 연결되고, 게이트 전극이 스토리지 커패시터(Cst3b)의 타전극에 연결된다. 트랜지스터(T23b)는 구동 트랜지스터로 명명될 수 있다.
스토리지 커패시터(Cst3b)는 일전극이 공통 고전압 라인(QVDDL)에 연결되고, 타전극이 트랜지스터(T23b)의 게이트 전극에 연결된다.
제5 발광 다이오드(LD5b)는 애노드 전극이 트랜지스터(T23b)의 타전극에 연결되고, 캐소드 전극이 공통 저전압 라인(QVCOML)에 연결된다. 제5 발광 다이오드(LD5b)는 제3 색상(C)의 발광 다이오드일 수 있다. 전술한 바와 같이, 제3 색상(C)은 제1 색상(A) 및 제2 색상(B)과 다른 색상이다.
도 14에서는 하나의 제5 발광 다이오드(LD5b)만이 포함되도록 도시되었다. 하지만 다른 실시예에서 제3 화소(PX3b)는 제3 색상(C)에 대한 복수의 발광 다이오드들을 포함할 수 있다. 이때, 복수의 제5 발광 다이오드들은 애노드 전극이 트랜지스터(T23b)의 타전극에 연결되고, 캐소드 전극이 공통 저전압 라인(QVCOML)에 연결되어 서로 병렬로 배치될 수 있다. 이때, 발광 다이오드들은 나노 LED들일 수 있다.
도 15는 제2 실시예의 제4 화소를 설명하기 위한 도면이다.
도 15를 참조하면, 제2 실시예의 제4 화소(PX4b)는 트랜지스터들(T14b, T24b), 스토리지 커패시터(Cst4b), 및 제6 발광 다이오드(LD6b)를 포함한다.
트랜지스터(T14b)는 일전극이 데이터 라인(D2)에 연결되고, 타전극이 트랜지스터(T24b)의 게이트 전극에 연결되고, 게이트 전극이 주사 라인(S2)에 연결된다. 트랜지스터(T14b)는 스캔 트랜지스터로 명명될 수 있다.
트랜지스터(T24b)는 일전극이 공통 고전압 라인(QVDDL)에 연결되고, 타전극이 제6 발광 다이오드(LD6b)의 애노드 전극에 연결되고, 게이트 전극이 스토리지 커패시터(Cst4b)의 타전극에 연결된다. 트랜지스터(T24b)는 구동 트랜지스터로 명명될 수 있다.
스토리지 커패시터(Cst4b)는 일전극이 공통 고전압 라인(QVDDL)에 연결되고, 타전극이 트랜지스터(T24b)의 게이트 전극에 연결된다.
제6 발광 다이오드(LD6b)는 애노드 전극이 트랜지스터(T24b)의 타전극에 연결되고, 캐소드 전극이 공통 저전압 라인(QVCOML)에 연결된다. 제6 발광 다이오드(LD6b)는 제3 색상(C)의 발광 다이오드일 수 있다.
도 15에서는 하나의 제6 발광 다이오드(LD6b)만이 포함되도록 도시되었다. 하지만 다른 실시예에서 제4 화소(PX4b)는 제3 색상(C)에 대한 복수의 발광 다이오드들을 포함할 수 있다. 이때, 복수의 제6 발광 다이오드들은 애노드 전극이 트랜지스터(T24b)의 타전극에 연결되고, 캐소드 전극이 공통 저전압 라인(QVCOML)에 연결되어 서로 병렬로 배치될 수 있다. 이때, 발광 다이오드들은 나노 LED들일 수 있다.
도 16은 제2 실시예의 표시 장치의 구동 방법을 설명하기 위한 도면이다.
도 16에서는 제2 실시예의 표시 장치(10b)의 구동 방법을 설명함에 있어서, 제1 내지 제4 화소(PX1b, PX2b, PX3b, PX4b)를 포함하는 제1 화소 그룹에 대한 신호에 대해서만 설명한다. 다른 화소 그룹의 화소들에도 동일한 내용이 적용될 수 있다.
먼저, 도 11을 참조하여 전술한 바와 같이, 제1 영상 프레임에서 제1 스위치(SW1)가 턴온 상태이므로 제1 전원 전압 라인(QV1L)에는 공통 저전압(QVCOM)이 인가된다. 또한, 제2 스위치(SW2)가 턴오프 상태이므로 제2 전원 전압 라인(QV2L)은 플로팅 상태가 된다.
기간(t1~t2)에 주사 라인(S1)을 통해서 턴온 레벨(로우 레벨)의 주사 신호가 공급된다. 이에 따라, 제1 화소(PX1b)의 트랜지스터(T11b)가 턴온되어 데이터 라인(D1)과 스토리지 커패시터(Cst1b)의 타전극을 연결시킨다. 스토리지 커패시터(Cst1b)는 공통 고전압 라인(QVDDL)에 인가된 공통 고전압(QVDD)과 데이터 라인(D1)에 인가된 데이터 전압(DS1bo)의 전위 차를 기록한다.
유사하게, 동일한 기간(t1~t2) 동안, 제3 화소(PX3b)의 트랜지스터(T13b)가 턴온되어 데이터 라인(D2)과 스토리지 커패시터(Cst3b)의 타전극을 연결시킨다. 스토리지 커패시터(Cst3b)는 공통 고전압 라인(QVDDL)에 인가된 공통 고전압(QVDD)과 데이터 라인(D2)에 인가된 데이터 전압(DS3bo)의 전위 차를 기록한다.
다음으로, 기간(t3~t4)에 주사 라인(S2)을 통해서 턴온 레벨(로우 레벨)의 주사 신호가 공급된다. 이에 따라, 제2 화소(PX2b)의 트랜지스터(T12b)가 턴온되어 데이터 라인(D1)과 스토리지 커패시터(Cst2b)의 타전극을 연결시킨다. 스토리지 커패시터(Cst2b)는 공통 고전압 라인(QVDDL)에 인가된 공통 고전압(QVDD)과 데이터 라인(D1)에 인가된 데이터 전압(DS2bo)의 전위 차를 기록한다.
유사하게, 동일한 기간(t3~t4) 동안, 제4 화소(PX4b)의 트랜지스터(T14b)가 턴온되어 데이터 라인(D2)과 스토리지 커패시터(Cst4b)의 타전극을 연결시킨다. 스토리지 커패시터(Cst4b)는 공통 고전압 라인(QVDDL)에 인가된 공통 고전압(QVDD)과 데이터 라인(D2)에 인가된 데이터 전압(DS4bo)의 전위 차를 기록한다.
다음으로, 시점(t5)에 제1 발광 제어 라인(Eo1, Eo2, ...)을 통해서 턴온 레벨(로우 레벨)의 발광 제어 신호가 공급된다. 이에 따라, 제1 화소(PX1b)의 제1 발광 제어 트랜지스터(T31b)가 턴온된다. 스토리지 커패시터(Cst1b)에 기록된 전위 차에 따라 트랜지스터(T21b)는 턴온 상태이므로, 공통 고전압 라인(QVDLL), 트랜지스터(T21b), 제1 발광 제어 트랜지스터(T31b), 제1 발광 다이오드(LD1b), 및 제1 전원 전압 라인(QV1L)으로 이어지는 구동 전류 경로가 형성된다. 따라서, 제1 발광 다이오드(LD1b)는 스토리지 커패시터(Cst1b)에 기록된 전위 차에 따른 구동 전류에 따른 계조로 발광한다. 이때, 제2 발광 다이오드(LD2b)는 역전압이 인가되므로 발광하지 않는다. 따라서, 제1 화소(PX1b)는 제1 영상 프레임에서 제1 색상(A)으로 발광한다.
유사하게, 제2 화소(PX2b)의 제1 발광 제어 트랜지스터(T32b)가 턴온된다. 스토리지 커패시터(Cst2b)에 기록된 전위 차에 따라 트랜지스터(T22b)는 턴온 상태이므로, 공통 고전압 라인(QVDLL), 트랜지스터(T22b), 제1 발광 제어 트랜지스터(T32b), 제4 발광 다이오드(LD4b), 및 제1 전원 전압 라인(QV1L)으로 이어지는 구동 전류 경로가 형성된다. 따라서, 제4 발광 다이오드(LD4b)는 스토리지 커패시터(Cst2b)에 기록된 전위 차에 따른 구동 전류에 따른 계조로 발광한다. 이때, 제3 발광 다이오드(LD3b)는 역전압이 인가되므로 발광하지 않는다. 따라서, 제2 화소(PX2b)는 제1 영상 프레임에서 제2 색상(B)으로 발광한다.
제3 화소(PX3b) 및 제4 화소(PX4b)는 단일 색상의 발광 다이오드만을 포함하므로, 제1 영상 프레임에서 각각 제3 색상(C)으로 발광한다.
시점(t6)에서 제1 발광 제어 라인(Eo1, Eo2, ...)을 통해서 턴오프 레벨(하이 레벨)의 발광 제어 신호가 공급될 수 있다. 따라서, 제1 화소(PX1b) 및 제2 화소(PX2b)는 발광하지 않는다. 다만, 본 실시예의 제3 화소(PX3b) 및 제4 화소(PX4b)는 별도로 발광 제어 되지 않으므로, 계속 발광 상태일 수 있다.
다음으로, 도 11을 참조하여 전술한 바와 같이, 제2 영상 프레임에서 제2 스위치(SW2)가 턴온 상태이므로 제2 전원 전압 라인(QV2L)에는 공통 저전압(QVCOM)이 인가된다. 또한, 제1 스위치(SW1)가 턴오프 상태이므로 제1 전원 전압 라인(QV1L)은 플로팅 상태가 된다.
기간(t7~t8)에 주사 라인(S1)을 통해서 턴온 레벨(로우 레벨)의 주사 신호가 공급된다. 이에 따라, 제1 화소(PX1b)의 트랜지스터(T11b)가 턴온되어 데이터 라인(D1)과 스토리지 커패시터(Cst1b)의 타전극을 연결시킨다. 스토리지 커패시터(Cst1b)는 공통 고전압 라인(QVDDL)에 인가된 공통 고전압(QVDD)과 데이터 라인(D1)에 인가된 데이터 전압(DS1be)의 전위 차를 기록한다.
유사하게, 동일한 기간(t7~t8) 동안, 제3 화소(PX3b)의 트랜지스터(T13b)가 턴온되어 데이터 라인(D2)과 스토리지 커패시터(Cst3b)의 타전극을 연결시킨다. 스토리지 커패시터(Cst3b)는 공통 고전압 라인(QVDDL)에 인가된 공통 고전압(QVDD)과 데이터 라인(D2)에 인가된 데이터 전압(DS3be)의 전위 차를 기록한다.
다음으로, 기간(t9~t10)에 주사 라인(S2)을 통해서 턴온 레벨(로우 레벨)의 주사 신호가 공급된다. 이에 따라, 제2 화소(PX2b)의 트랜지스터(T12b)가 턴온되어 데이터 라인(D1)과 스토리지 커패시터(Cst2b)의 타전극을 연결시킨다. 스토리지 커패시터(Cst2b)는 공통 고전압 라인(QVDDL)에 인가된 공통 고전압(QVDD)과 데이터 라인(D1)에 인가된 데이터 전압(DS2be)의 전위 차를 기록한다.
유사하게, 동일한 기간(t9~t10) 동안, 제4 화소(PX4b)의 트랜지스터(T14b)가 턴온되어 데이터 라인(D2)과 스토리지 커패시터(Cst4b)의 타전극을 연결시킨다. 스토리지 커패시터(Cst4b)는 공통 고전압 라인(QVDDL)에 인가된 공통 고전압(QVDD)과 데이터 라인(D2)에 인가된 데이터 전압(DS4be)의 전위 차를 기록한다.
다음으로, 시점(t11)에 제2 발광 제어 라인(Ee1, Ee2, ...)을 통해서 턴온 레벨(로우 레벨)의 발광 제어 신호가 공급된다. 이에 따라, 제1 화소(PX1b)의 제2 발광 제어 트랜지스터(T41b)가 턴온된다. 스토리지 커패시터(Cst1b)에 기록된 전위 차에 따라 트랜지스터(T21b)는 턴온 상태이므로, 공통 고전압 라인(QVDLL), 트랜지스터(T21b), 제2 발광 제어 트랜지스터(T41b), 제2 발광 다이오드(LD2b), 및 제2 전원 전압 라인(QV2L)으로 이어지는 구동 전류 경로가 형성된다. 따라서, 제2 발광 다이오드(LD2b)는 스토리지 커패시터(Cst1b)에 기록된 전위 차에 따른 구동 전류에 따른 계조로 발광한다. 이때, 제1 발광 다이오드(LD1b)는 역전압이 인가되므로 발광하지 않는다. 따라서, 제1 화소(PX1b)는 제2 영상 프레임에서 제2 색상(B)으로 발광한다.
유사하게, 제2 화소(PX2b)의 제2 발광 제어 트랜지스터(T42b)가 턴온된다. 스토리지 커패시터(Cst2b)에 기록된 전위 차에 따라 트랜지스터(T22b)는 턴온 상태이므로, 공통 고전압 라인(QVDLL), 트랜지스터(T22b), 제2 발광 제어 트랜지스터(T42b), 제3 발광 다이오드(LD3b), 및 제2 전원 전압 라인(QV2L)으로 이어지는 구동 전류 경로가 형성된다. 따라서, 제3 발광 다이오드(LD3b)는 스토리지 커패시터(Cst2b)에 기록된 전위 차에 따른 구동 전류에 따른 계조로 발광한다. 이때, 제4 발광 다이오드(LD4b)는 역전압이 인가되므로 발광하지 않는다. 따라서, 제2 화소(PX2b)는 제2 영상 프레임에서 제1 색상(A)으로 발광한다.
제3 화소(PX3b) 및 제4 화소(PX4b)는 단일 색상의 발광 다이오드만을 포함하므로, 제2 영상 프레임에서 각각 제3 색상(C)으로 발광한다.
시점(t12)에서 제2 발광 제어 라인(Ee1, Ee2, ...)을 통해서 턴오프 레벨(하이 레벨)의 발광 제어 신호가 공급될 수 있다. 따라서, 제1 화소(PX1b) 및 제2 화소(PX2b)는 발광하지 않는다. 다만, 본 실시예의 제3 화소(PX3b) 및 제4 화소(PX4b)는 별도로 발광 제어 되지 않으므로, 계속 발광 상태일 수 있다.
지금까지 참조한 도면과 기재된 발명의 상세한 설명은 단지 본 발명의 예시적인 것으로서, 이는 단지 본 발명을 설명하기 위한 목적에서 사용된 것이지 의미 한정이나 특허청구범위에 기재된 본 발명의 범위를 제한하기 위하여 사용된 것은 아니다. 그러므로 본 기술 분야의 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 타 실시 예가 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 진정한 기술적 보호 범위는 첨부된 특허청구범위의 기술적 사상에 의해 정해져야 할 것이다.
10a: 표시 장치
110a: 타이밍 제어부
120a: 주사 구동부
130a: 데이터 구동부
140a: 화소부
PX1a: 제1 화소
PX2a: 제2 화소
PX3a: 제3 화소
PX4a: 제4 화소
110a: 타이밍 제어부
120a: 주사 구동부
130a: 데이터 구동부
140a: 화소부
PX1a: 제1 화소
PX2a: 제2 화소
PX3a: 제3 화소
PX4a: 제4 화소
Claims (18)
- 데이터 라인들을 통해 데이터 전압들을 공급하는 데이터 구동부;
주사 라인들을 통해 주사 신호들을 공급하는 주사 구동부; 및
상기 데이터 라인들 중 적어도 하나와 상기 주사 라인들 중 적어도 하나에 연결된 제1 화소를 포함하고,
상기 제1 화소는
제1 전극이 제1 노드에 연결되고, 제2 전극이 기준 전압 라인에 연결된 제1 색상의 제1 발광 다이오드; 및
제1 전극이 상기 기준 전압 라인에 연결되고, 제2 전극이 상기 제1 노드에 연결된 상기 제1 색상과 다른 제2 색상의 제2 발광 다이오드를 포함하고,
상기 기준 전압 라인에 인가된 기준 전압에 대해서 영상 프레임 단위로 상기 제1 노드에 인가되는 제1 데이터 전압의 극성이 교번하고,
상기 제1 화소는 제1 방향으로 발광 하고, 상기 제1 방향과 반대 방향인 제2 방향으로는 발광하지 않는,
표시 장치. - 제1 항에 있어서,
상기 데이터 라인들 중 적어도 하나와 상기 주사 라인들 중 적어도 하나에 연결된 제2 화소를 더 포함하고,
상기 제2 화소는
제1 전극이 상기 기준 전압 라인에 연결되고, 제2 전극이 제2 노드에 연결된 상기 제1 색상의 제3 발광 다이오드; 및
제1 전극이 상기 제2 노드에 연결되고, 제2 전극이 상기 기준 전압 라인에 연결된 상기 제2 색상의 제4 발광 다이오드를 포함하는,
표시 장치. - 제1 항에 있어서,
상기 데이터 라인들 중 적어도 하나와 상기 주사 라인들 중 적어도 하나에 연결된 제2 화소를 더 포함하고,
상기 제2 화소는
제1 전극이 제2 노드에 연결되고, 제2 전극이 상기 기준 전압 라인에 연결된 상기 제1 색상의 제3 발광 다이오드; 및
제1 전극이 상기 기준 전압 라인에 연결되고, 제2 전극이 상기 제2 노드에 연결된 제2 색상의 제4 발광 다이오드를 포함하는,
표시 장치. - 제2 항에 있어서,
상기 데이터 라인들 중 적어도 하나와 상기 주사 라인들 중 적어도 하나에 연결된 제3 화소를 더 포함하고,
상기 제3 화소는
제1 전극이 제3 노드에 연결되고, 제2 전극이 상기 기준 전압 라인에 연결된 제3 색상의 제5 발광 다이오드를 포함하고,
상기 제3 색상은 상기 제1 색상 및 상기 제2 색상과 다른 색상인,
표시 장치. - 제4 항에 있어서,
상기 기준 전압에 대해서 상기 영상 프레임 단위로 상기 제2 노드에 인가되는 제2 데이터 전압의 극성이 교번하고,
상기 제1 데이터 전압과 상기 제2 데이터 전압은 상기 영상 프레임 단위로 상기 기준 전압에 대해 그 극성이 서로 동일한,
표시 장치. - 제3 항에 있어서,
상기 기준 전압에 대해서 상기 영상 프레임 단위로 상기 제2 노드에 인가되는 제2 데이터 전압의 극성이 교번하고,
상기 제1 데이터 전압과 상기 제2 데이터 전압은 상기 영상 프레임 단위로 상기 기준 전압에 대해 그 극성이 서로 반대인,
표시 장치. - 제5 항에 있어서,
상기 기준 전압에 대해 상기 영상 프레임 단위로 상기 제3 노드에 인가되는 제3 데이터 전압의 극성은 동일하게 유지되는,
표시 장치. - 데이터 라인들을 통해 데이터 전압들을 공급하는 데이터 구동부;
주사 라인들을 통해 주사 신호들을 공급하는 주사 구동부; 및
상기 데이터 라인들 중 적어도 하나와 상기 주사 라인들 중 적어도 하나에 연결된 제1 화소를 포함하고,
상기 제1 화소는
일 전극이 제2 전원 전압 라인에 연결되고, 타 전극이 제5 노드에 연결되고, 게이트 전극이 제1 발광 제어 라인에 연결된 제1 발광 제어 트랜지스터;
일 전극이 제1 전원 전압 라인에 연결되고, 타 전극이 상기 제5 노드에 연결되고, 게이트 전극이 제2 발광 제어 라인에 연결된 제2 발광 제어 트랜지스터;
제2 전극이 상기 제2 발광 제어 트랜지스터의 상기 일 전극에 연결되고, 제1 전극이 상기 제1 발광 제어 트랜지스터의 상기 일 전극에 연결되는 제1 색상의 제1 발광 다이오드; 및
제2 전극이 상기 제1 발광 제어 트랜지스터의 상기 일 전극에 연결되고, 제1 전극이 상기 제2 발광 제어 트랜지스터의 상기 일 전극에 연결되는 상기 제1 색상과 다른 제2 색상의 제2 발광 다이오드를 포함하고,
상기 제1 화소는 제1 방향으로 발광 하고, 상기 제1 방향과 반대 방향인 제2 방향으로는 발광하지 않는,
표시 장치. - 제8 항에 있어서,
상기 데이터 라인들 중 적어도 하나와 상기 주사 라인들 중 적어도 하나에 연결된 제2 화소를 더 포함하고,
상기 제2 화소는
제2 전극이 상기 제2 전원 전압 라인에 연결되고, 제1 전극이 상기 제1 전원 전압 라인에 연결되는 상기 제1 색상의 제3 발광 다이오드; 및
제2 전극이 상기 제1 전원 전압 라인에 연결되고, 제1 전극이 상기 제2 전원 전압 라인에 연결되는 상기 제2 색상의 제4 발광 다이오드를 포함하는,
표시 장치. - 제9 항에 있어서,
상기 데이터 라인들 중 적어도 하나와 상기 주사 라인들 중 적어도 하나에 연결된 제3 화소를 더 포함하고,
상기 제3 화소는
제2 전극이 공통 저전압 라인에 연결된 제3 색상의 제5 발광 다이오드를 포함하고,
상기 제3 색상은 상기 제1 색상 및 상기 제2 색상과 다른 색상인,
표시 장치. - 제10 항에 있어서,
상기 제2 화소는
일전극이 상기 제2 전원 전압 라인에 연결되고, 타전극이 상기 제5 노드에 연결되고, 게이트 전극이 다른 하나의 제1 발광 제어 라인에 연결된 다른 하나의 제1 발광 제어 트랜지스터; 및
일전극이 상기 제1 전원 전압 라인에 연결되고, 타전극이 상기 제5 노드에 연결되고, 게이트 전극이 다른 하나의 제2 발광 제어 라인에 연결된 다른 하나의 제2 발광 제어 트랜지스터를 더 포함하는,
표시 장치. - 제11 항에 있어서,
상기 제1 화소 및 상기 제2 화소 각각은
일전극이 상기 데이터 라인에 연결되고, 게이트 전극이 상기 주사 라인에 연결된 제1 트랜지스터;
일전극이 공통 고전압 라인에 연결되고, 타전극이 상기 제5 노드에 연결되고, 게이트 전극이 상기 제1 트랜지스터의 타전극에 연결된 제2 트랜지스터; 및
일전극이 상기 공통 고전압 라인에 연결되고, 타전극이 상기 제2 트랜지스터의 게이트 전극에 연결된 스토리지 커패시터를 더 포함하는,
표시 장치. - 제11 항에 있어서,
상기 제1 전원 전압 라인과 상기 공통 저전압 라인을 연결하는 제1 스위치; 및
상기 제2 전원 전압 라인과 상기 공통 저전압 라인을 연결하는 제2 스위치를 더 포함하는
표시 장치. - 제13 항에 있어서,
상기 제1 스위치 및 상기 제2 스위치는 영상 프레임 단위로 교번하여 온오프되는,
표시 장치. - 제14 항에 있어서,
상기 제1 스위치가 턴온 상태일 때 상기 제2 스위치는 턴오프 상태이고,
상기 제2 스위치가 턴온 상태일 때 상기 제1 스위치는 턴오프 상태인,
표시 장치. - 제11 항에 있어서,
상기 제1 발광 제어 트랜지스터 및 상기 제2 발광 제어 트랜지스터는 영상 프레임 단위로 교번하여 온오프되는,
표시 장치. - 제16 항에 있어서,
상기 제1 발광 제어 트랜지스터가 턴온 상태일 때 상기 제2 발광 제어 트랜지스터는 턴오프 상태이고,
상기 제2 발광 제어 트랜지스터가 턴온 상태일 때 상기 제1 발광 제어 트랜지스터는 턴오프 상태인,
표시 장치. - 제12 항에 있어서,
상기 제1 트랜지스터가 턴온 상태일 때 상기 제1 발광 제어 트랜지스터 및 상기 제2 발광 제어 트랜지스터는 모두 턴오프 상태인,
표시 장치.
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020180015620A KR102552300B1 (ko) | 2018-02-08 | 2018-02-08 | 표시 장치 |
US16/191,306 US10803790B2 (en) | 2018-02-08 | 2018-11-14 | Display device |
CN201910096198.0A CN110136636B (zh) | 2018-02-08 | 2019-01-31 | 显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020180015620A KR102552300B1 (ko) | 2018-02-08 | 2018-02-08 | 표시 장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20190096465A KR20190096465A (ko) | 2019-08-20 |
KR102552300B1 true KR102552300B1 (ko) | 2023-07-10 |
Family
ID=67476913
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020180015620A KR102552300B1 (ko) | 2018-02-08 | 2018-02-08 | 표시 장치 |
Country Status (3)
Country | Link |
---|---|
US (1) | US10803790B2 (ko) |
KR (1) | KR102552300B1 (ko) |
CN (1) | CN110136636B (ko) |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR102634774B1 (ko) * | 2019-05-07 | 2024-02-13 | 삼성디스플레이 주식회사 | 표시 장치 및 그 구동 방법 |
JP7429581B2 (ja) * | 2020-03-27 | 2024-02-08 | 株式会社ジャパンディスプレイ | 表示装置 |
CN111477166B (zh) * | 2020-05-25 | 2021-08-06 | 京东方科技集团股份有限公司 | 像素电路、像素驱动方法和显示装置 |
CN111968565B (zh) * | 2020-08-11 | 2021-08-03 | Tcl华星光电技术有限公司 | 自发光型像素电路及显示面板 |
KR20220065925A (ko) * | 2020-11-13 | 2022-05-23 | 삼성디스플레이 주식회사 | 표시 패널 및 전자 장치 |
TWI755975B (zh) * | 2020-12-15 | 2022-02-21 | 錼創顯示科技股份有限公司 | 微發光二極體顯示裝置及其次畫素電路 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20040251820A1 (en) * | 2003-06-11 | 2004-12-16 | Eastman Kodak Company | Stacked OLED display having improved efficiency |
US20070114522A1 (en) * | 2005-10-31 | 2007-05-24 | Hoi-Sing Kwok | Double sided emission organic light emitting diode display |
US20100308353A1 (en) * | 2008-02-22 | 2010-12-09 | Koninklijke Philips Electronics N.V. | Double sided organic light emitting diode (oled) |
US20150317952A1 (en) * | 2013-02-15 | 2015-11-05 | Sharp Kabushiki Kaisha | Display device and method for driving same |
Family Cites Families (25)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0684491U (ja) * | 1993-05-20 | 1994-12-02 | オンキヨー株式会社 | 2色ledの中間色表示回路 |
KR100870615B1 (ko) * | 2002-06-29 | 2008-11-25 | 오리온오엘이디 주식회사 | 유기 el 패널 및 그의 결함 검사방법 |
US7009199B2 (en) * | 2002-10-22 | 2006-03-07 | Cree, Inc. | Electronic devices having a header and antiparallel connected light emitting diodes for producing light from AC current |
KR100686334B1 (ko) * | 2003-11-14 | 2007-02-22 | 삼성에스디아이 주식회사 | 표시장치 및 그의 구동방법 |
KR100699997B1 (ko) * | 2004-09-21 | 2007-03-26 | 삼성에스디아이 주식회사 | 다수개의 구동 트랜지스터와 다수개의 애노드 또는캐소드전극을 갖는 유기 전계 발광 표시장치 |
JP2006253215A (ja) * | 2005-03-08 | 2006-09-21 | Sharp Corp | 発光装置 |
JP2007005072A (ja) * | 2005-06-22 | 2007-01-11 | Toyota Industries Corp | 有機エレクトロルミネッセンス素子を利用した発光装置及び表示装置 |
KR101137853B1 (ko) * | 2005-08-05 | 2012-04-20 | 엘지디스플레이 주식회사 | 발광표시장치 |
KR20110041401A (ko) | 2009-10-15 | 2011-04-21 | 샤프 가부시키가이샤 | 발광 장치 및 그 제조 방법 |
US8872214B2 (en) | 2009-10-19 | 2014-10-28 | Sharp Kabushiki Kaisha | Rod-like light-emitting device, method of manufacturing rod-like light-emitting device, backlight, illuminating device, and display device |
KR101178912B1 (ko) * | 2010-06-01 | 2012-09-03 | 삼성디스플레이 주식회사 | 유기 전계발광 표시장치 |
KR101244926B1 (ko) | 2011-04-28 | 2013-03-18 | 피에스아이 주식회사 | 초소형 led 소자 및 그 제조방법 |
KR101960049B1 (ko) | 2012-05-11 | 2019-03-21 | 삼성디스플레이 주식회사 | 표시 장치 및 이의 구동 방법 |
KR102040872B1 (ko) * | 2012-12-13 | 2019-11-06 | 삼성디스플레이 주식회사 | 유기발광소자, 이를 포함하는 유기발광표시장치, 및 유기발광소자를 양면 발광 제어하는 방법 |
CN103050507B (zh) * | 2013-01-16 | 2016-03-09 | 深圳市华星光电技术有限公司 | 一种oled画素结构及oled面板 |
CN203444736U (zh) * | 2013-06-25 | 2014-02-19 | 京东方科技集团股份有限公司 | 像素电路及显示装置 |
CN105453284B (zh) | 2013-07-09 | 2018-03-20 | Psi株式会社 | 超小型发光二极管电极组件及其制造方法 |
CN203480806U (zh) * | 2013-07-18 | 2014-03-12 | 京东方科技集团股份有限公司 | 一种像素电路、阵列基板和显示装置 |
CN103366682B (zh) * | 2013-07-25 | 2015-06-17 | 京东方科技集团股份有限公司 | 一种交流驱动oled电路、驱动方法及显示装置 |
CN103489401B (zh) * | 2013-09-03 | 2016-11-23 | 京东方科技集团股份有限公司 | 像素电路及其驱动方法、阵列基板和显示装置 |
KR102217385B1 (ko) * | 2014-07-18 | 2021-02-19 | 삼성디스플레이 주식회사 | 발광소자 표시장치 |
KR20160075891A (ko) * | 2014-12-19 | 2016-06-30 | 삼성디스플레이 주식회사 | 유기 발광 표시 장치 |
TWI647680B (zh) * | 2015-04-21 | 2019-01-11 | 友達光電股份有限公司 | 畫素結構及其驅動方法 |
KR102574603B1 (ko) * | 2016-07-15 | 2023-09-07 | 삼성디스플레이 주식회사 | 발광장치 및 그의 제조방법 |
KR102496553B1 (ko) * | 2017-12-29 | 2023-02-08 | 삼성디스플레이 주식회사 | 표시 장치 및 그 구동 방법 |
-
2018
- 2018-02-08 KR KR1020180015620A patent/KR102552300B1/ko active IP Right Grant
- 2018-11-14 US US16/191,306 patent/US10803790B2/en active Active
-
2019
- 2019-01-31 CN CN201910096198.0A patent/CN110136636B/zh active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20040251820A1 (en) * | 2003-06-11 | 2004-12-16 | Eastman Kodak Company | Stacked OLED display having improved efficiency |
US20070114522A1 (en) * | 2005-10-31 | 2007-05-24 | Hoi-Sing Kwok | Double sided emission organic light emitting diode display |
US20100308353A1 (en) * | 2008-02-22 | 2010-12-09 | Koninklijke Philips Electronics N.V. | Double sided organic light emitting diode (oled) |
US20150317952A1 (en) * | 2013-02-15 | 2015-11-05 | Sharp Kabushiki Kaisha | Display device and method for driving same |
Also Published As
Publication number | Publication date |
---|---|
US10803790B2 (en) | 2020-10-13 |
CN110136636A (zh) | 2019-08-16 |
US20190244559A1 (en) | 2019-08-08 |
CN110136636B (zh) | 2023-11-24 |
KR20190096465A (ko) | 2019-08-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR102552300B1 (ko) | 표시 장치 | |
US10748983B2 (en) | Organic light-emitting diode display panel | |
US10699646B2 (en) | Data driver and organic light-emitting display device using the same | |
US10019947B2 (en) | Display device, pixel driving circuit and driving method thereof | |
US9672767B2 (en) | Organic light emitting display device | |
US11769458B2 (en) | Display device and method of driving the same | |
US10504448B2 (en) | Display apparatus | |
US9805647B2 (en) | Organic light emitting display including demultiplexer and driving method thereof | |
US10366664B2 (en) | Display device and displaying method of the same | |
JP2009288767A (ja) | 表示装置及びその駆動方法 | |
US11341917B2 (en) | Light emitting display device and driving method thereof | |
US11217179B2 (en) | Scan driver and display device including the same | |
US20150371590A1 (en) | Pixel and organic light emitting display device using the same | |
US11200835B2 (en) | Pixel circuit and driving method thereof, display substrate, display device | |
US20170352309A1 (en) | Operating method of display device and display device | |
CN107886899B (zh) | 有机发光显示面板及包括其的有机发光显示装置 | |
GB2588847A (en) | Gate driving circuit and display device | |
US10685619B2 (en) | Display apparatus and related driving method utilizing common voltage modulation | |
US10977985B2 (en) | Display device and driving method thereof having device damage compensation function | |
US11741897B2 (en) | Display device and method for driving same | |
KR20220069365A (ko) | 게이트 드라이버 회로 및 그를 포함하는 표시장치 | |
JP2009134055A (ja) | 表示装置 | |
US11783746B2 (en) | Pixel having reduced number of contact points, and digital driving method | |
US11887530B2 (en) | Light-emitting display device | |
US11935453B2 (en) | Display device having a plurlity of pixel arrays connected to different data lines |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant |