CN111477166B - 像素电路、像素驱动方法和显示装置 - Google Patents
像素电路、像素驱动方法和显示装置 Download PDFInfo
- Publication number
- CN111477166B CN111477166B CN202010448420.1A CN202010448420A CN111477166B CN 111477166 B CN111477166 B CN 111477166B CN 202010448420 A CN202010448420 A CN 202010448420A CN 111477166 B CN111477166 B CN 111477166B
- Authority
- CN
- China
- Prior art keywords
- control
- light
- circuit
- emitting
- sub
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0439—Pixel structures
- G09G2300/0443—Pixel structures with several sub-pixels for the same colour in a pixel, not specifically used to display gradations
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0804—Sub-multiplexed active matrix panel, i.e. wherein one active driving circuit is used at pixel level for multiple image producing elements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0819—Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
- G09G2300/0852—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor being a dynamic memory with more than one capacitor
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
- G09G2300/0861—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0267—Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/027—Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0238—Improving the black level
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本发明提供一种像素电路、像素驱动方法和显示装置。像素电路包括驱动电路、第一发光控制电路和发光电路;发光电路包括通路控制子电路、第一发光子电路、第一发光元件、第二发光子电路和第二发光元件;通路控制子电路控制将第二数据线上的第二数据电压写入所述控制端,并维持所述控制端的电位;第一发光子电路在所述控制端的电位的控制下,导通或断开写入节点与所述第一发光元件之间的连通;第二发光子电路在控制端的电位和第二发光控制信号的控制下,导通或断开写入节点与第二发光元件之间的连通。本发明能实现高低灰阶电压单独驱动,并能够降低暗点不良,提升背板良率。
Description
技术领域
本发明涉及显示技术领域,尤其涉及一种像素电路、像素驱动方法和显示装置。
背景技术
Micro-LED(微型发光二极管)/Mini-LED(迷你发光二极管)因为其高亮度高信赖性在未来显示领域中有广泛应用。Micro-LED/Mini-LED作为一种自发光器件,其发光效率、亮度、色坐标会在低电流密度下随着电流密度变化而变化。故Micro-LED/Mini-LED要实现灰阶显示需在高电流密度下,即高电流下实现灰阶显示,传统的电流控制驱动电路无法实现高低灰阶单独驱动,不能既满足高灰阶的长时长发光驱动,又满足低灰阶的高电流驱动。
Micro-LED/Mini-LED在Wafer(晶圆)上制作完成后,通过转印的方式焊接在背板上,板提供电流驱动电路,Micro-LED/Mini-LED焊接在像素的阴极和像素的阳极上,电流流经Micro-LED/Mini-LED,使得Micro-LED/Mini-LED发光实现显示功能。但对应高分辨率高PPI(Pixels Per Inch,每英寸所拥有的像素数量)的显示需求,Micro-LED/Mini-LED转印数量巨大,转印NG(失败)或LED(发光二极管)芯片损坏即会导致显示暗点不良,转印良率即使再高,但由于转印芯片数量巨大,暗点不良仍然很严重,成为影响Micro-LED/Mini-LED显示的一大难题。
发明内容
本发明的主要目的在于提供一种像素电路、像素驱动方法和显示装置,解决现有的电流控制驱动电路无法实现高低灰阶单独驱动,不能既满足高灰阶的长时长发光驱动,又满足低灰阶的高电流驱动的问题,并解决现有的像素电路容易出现暗点不良的现象的问题。
为了达到上述目的,本发明提供了一种像素电路,包括驱动电路、第一发光控制电路和发光电路,其中,
所述驱动电路分别与第一数据线和第一栅线电连接,用于在第一栅线提供的第一栅极驱动信号的控制下,根据所述第一数据线上的第一数据电压,生成驱动电流;
所述第一发光控制电路分别与第一发光控制线、所述驱动电路的驱动电流输出端和写入节点电连接,用于在第一发光控制线提供的第一发光控制信号的控制下,控制导通或断开所述驱动电流输出端与所述写入节点之间的连接;
所述发光电路包括通路控制子电路、第一发光子电路、第一发光元件、第二发光子电路和第二发光元件;
所述通路控制子电路分别与第二栅线、第二数据线和控制端电连接,用于在第二栅线提供的第二栅极驱动信号的控制下,控制将第二数据线上的第二数据电压写入所述控制端,并维持所述控制端的电位;
所述第一发光子电路分别与所述控制端、所述写入节点和所述第一发光元件电连接,用于在所述控制端的电位的控制下,导通或断开所述写入节点与所述第一发光元件之间的连通;
所述第二发光子电路分别与所述写入节点、所述第二发光元件、所述控制端和第二发光控制线电连接,用于在所述控制端的电位和所述第二发光控制线提供的第二发光控制信号的控制下,导通或断开所述写入节点与所述第二发光元件之间的连通。
可选的,所述通路控制子电路包括通路控制晶体管和维持电容;
所述通路控制晶体管的控制极与第二栅线电连接,所述通路控制晶体管的第一极与所述控制端电连接,所述通路控制晶体管的第二极与所述第二数据线电连接;
所述维持电容的第一端与所述控制端电连接,所述维持电容的第二端与参考电压输入端电连接。
可选的,所述第一发光子电路包括第一显示控制晶体管;
所述第一显示控制晶体管的控制极与所述控制端电连接,所述第一显示控制晶体管的第一极与所述写入节点电连接,所述第一显示控制晶体管的第二极与所述第一发光元件电连接。
可选的,所述第二发光子电路包括第二显示控制晶体管和第三显示控制晶体管,其中,
所述第二显示控制晶体管的控制极与所述控制端电连接,所述第二显示控制晶体管的第一极与所述写入节点电连接;
所述第三显示控制晶体管的控制极与所述第二发光控制线电连接,所述第三显示控制晶体管的第一极与所述第二显示控制晶体管的第二极电连接,所述第三显示控制晶体管的第二极与所述第二发光元件电连接。
可选的,所述驱动电路包括驱动子电路、数据写入子电路、发光控制子电路、补偿子电路和储能子电路;
所述数据写入子电路分别与所述第一栅线、所述第一数据线和所述驱动子电路的第一端电连接,用于在所述第一栅极驱动信号的控制下,控制将所述第一数据电压写入所述驱动子电路的第一端;
所述发光控制子电路分别与第一发光控制线、电源电压端和所述驱动子电路的第一端电连接,用于在所述第一发光控制信号的控制下,导通或断开所述电源电压端与所述驱动子电路的第一端之间的连接;
所述储能子电路的第一端与所述驱动子电路的控制端电连接,所述储能子电路的第二端与所述电源电压端电连接;
所述驱动子电路的第二端与所述驱动电流输出端电连接,所述驱动子电路用于在其控制端的电位的控制下,导通或断开所述驱动子电路的第一端与所述驱动电流输出端之间的连接;
所述补偿子电路分别与所述第一栅线、所述驱动子电路的控制端和所述驱动子电路的第二端电连接,用于在所述第一栅极驱动信号的控制下,导通或断开所述驱动子电路的控制端与所述驱动子电路的第二端之间的连接。
可选的,所述驱动电路还包括初始子电路;
所述初始子电路分别与复位端、所述驱动子电路的控制端和初始化电压端电连接,用于在所述复位端提供的复位控制信号的控制下,将所述初始化电压端提供的初始化电压写入所述驱动子电路的控制端。
可选的,所述第一发光控制电路包括第一发光控制晶体管,所述发光控制子电路包括第二发光控制晶体管,所述驱动子电路包括驱动晶体管,所述数据写入子电路包括数据写入晶体管,所述补偿子电路包括补偿晶体管;所述储能子电路包括存储电容;
所述第一发光控制晶体管的控制极与所述第一发光控制线电连接,所述第一发光控制晶体管的第一极与所述驱动电流输出端电连接,所述第一发光控制晶体管的第二极与所述写入节点电连接;
所述第二发光控制晶体管的控制极与所述第一发光控制线电连接,所述第一发光控制晶体管的第一极与所述电源电压端电连接,所述第一发光控制晶体管的第二极与所述驱动晶体管的第一极电连接;
所述数据写入晶体管的控制极与所述第一栅线电连接,所述数据写入晶体管的第一极与所述第一数据线电连接,所述数据写入晶体管的第二极与所述驱动晶体管的第一极电连接;
所述补偿晶体管的控制极与所述第一栅线电连接,所述补偿晶体管的第一极与所述驱动晶体管的控制极电连接,所述补偿晶体管的第二极与所述驱动晶体管的第二极电连接;
所述驱动晶体管的第二极与所述驱动电流输出端电连接;
所述存储电容的第一端所述驱动晶体管的控制极电连接,所述存储电容的第二端与所述电源电压端电连接。
可选的,所述初始子电路包括初始晶体管;所述初始晶体管的控制极与所述复位端电连接,所述初始晶体管的第一极与所述初始化电压端电连接,所述初始晶体管的第二极与所述驱动子电路的控制端电连接。
本发明还提供了一种像素驱动方法,应用于上述的像素电路,所述像素驱动方法包括:
驱动电路在第一栅线提供的第一栅极驱动信号的控制下,根据所述第一数据线上的第一数据电压,生成驱动电流;
第一发光控制电路在第一发光控制线提供的第一发光控制信号的控制下,控制导通或断开所述驱动电流输出端与写入节点之间的连接;
通路控制子电路在第二栅线提供的第二栅极驱动信号的控制下,将第二数据线上的第二数据电压写入控制端,并维持所述控制端的电位;
第一发光子电路在所述控制端的电位的控制下,导通或断开所述写入节点与所述第一发光元件之间的连通;
第二发光子电路在所述控制端的电位和所述第二发光控制线提供的第二发光控制信号的控制下,导通或断开所述写入节点与所述第二发光元件之间的连通。
可选的,显示周期包括依次设置的数据写入阶段和发光阶段;
所述像素驱动方法包括:在高灰阶显示模式下:
在所述数据写入阶段,驱动电路在第一栅极驱动信号的控制下,接收第一数据电压;通路控制子电路在第二栅极驱动信号的控制下,将第二数据电压写入所述控制端;第一发光控制电路在所述第一发光控制信号的控制下,断开所述驱动电流输出端与所述写入节点之间的连接;
在所述发光阶段,所述驱动电路根据所述第一数据电压生成驱动电流,第一发光控制电路在所述第一发光控制信号的控制下,导通驱动电流输出端与所述写入节点之间的连接;所述通路控制子电路维持所述控制端的电位,第一发光子电路在所述控制端的电位的控制下,导通所述写入节点与所述第一发光元件之间的连接,所述驱动电路驱动第一发光元件发光;第二发光子电路在所述控制端的电位和所述第二发光控制信号的控制下,断开所述写入节点与所述第二发光元件之间的连通;
所述像素驱动方法还包括:在低灰阶显示模式下:
在所述数据写入阶段,驱动电路在第一栅极驱动信号的控制下,接收第一数据电压;通路控制子电路在第二栅极驱动信号的控制下,将第二数据电压写入所述控制端;第一发光控制电路在所述第一发光控制信号的控制下,断开所述驱动电流输出端与所述写入节点之间的连接;
在所述发光阶段,所述驱动电路根据所述第一数据电压生成驱动电流,第一发光控制电路在所述第一发光控制信号的控制下,导通驱动电流输出端与所述写入节点之间的连接;所述通路控制子电路维持所述控制端的电位,第一发光子电路在所述控制端的电位的控制下,断开所述写入节点与所述第一发光元件之间的连接;第二发光子电路在所述控制端的电位和所述第二发光控制信号的控制下,导通所述写入节点与所述第二发光元件之间的连通,所述驱动电路驱动所述第二发光元件发光。
可选的,所述显示周期还包括设置于所述发光阶段之后的熄灭阶段;
在所述熄灭阶段,第二发光控制电路在所述控制端的电位和所述第二发光控制信号的控制下,断开所述写入节点与所述第二发光元件之间的连通,所述第二发光元件停止发光。
可选的,显示周期包括依次设置的数据写入阶段和发光阶段;
所述像素驱动方法包括:当采用第一发光元件发光时,
在数据写入阶段,驱动电路在第一栅极驱动信号的控制下,接收第一数据电压;通路控制子电路在第二栅极驱动信号的控制下,将第二数据电压写入所述控制端;第一发光控制电路在所述第一发光控制信号的控制下,断开所述驱动电流输出端与所述写入节点之间的连接;
在所述发光阶段,所述驱动电路根据所述第一数据电压生成驱动电流,第一发光控制电路在所述第一发光控制信号的控制下,导通驱动电流输出端与所述写入节点之间的连接;所述通路控制子电路维持所述控制端的电位,第一发光子电路在所述控制端的电位的控制下,导通所述写入节点与所述第一发光元件之间的连接,所述驱动电路驱动第一发光元件发光;第二发光子电路在所述控制端的电位和所述第二发光控制信号的控制下,断开所述写入节点与所述第二发光元件之间的连通;
所述像素驱动方法还包括:当采用第二发光元件发光时,
在数据写入阶段,驱动电路在第一栅极驱动信号的控制下,接收第一数据电压;通路控制子电路在第二栅极驱动信号的控制下,将第二数据电压写入所述控制端;第一发光控制电路在所述第一发光控制信号的控制下,断开所述驱动电流输出端与所述写入节点之间的连接;
在所述发光阶段,所述驱动电路根据所述第一数据电压生成驱动电流,第一发光控制电路在所述第一发光控制信号的控制下,导通驱动电流输出端与所述写入节点之间的连接;所述通路控制子电路维持所述控制端的电位,第一发光子电路在所述控制端的电位的控制下,断开所述写入节点与所述第一发光元件之间的连接;第二发光子电路在所述控制端的电位和所述第二发光控制信号的控制下,导通所述写入节点与所述第二发光元件之间的连通,所述驱动电路驱动第二发光元件发光。
本发明还提供了一种显示装置,包括上述的像素电路。
本发明实施例所述的像素电路、像素驱动方法和显示装置可以通过电流控制与时长控制来实现高低灰阶电压单独驱动,既满足高灰阶的长时长驱动,又满足低灰阶的高电流驱动;本发明实施例所述的像素电路、像素驱动方法和显示装置可以通过冗余驱动电路设计,使得其中一个发光元件发光异常时,另一个发光元件仍可正常发光,进而降低暗点不良,提升背板良率。
附图说明
图1是本发明实施例所述的像素电路的结构图;
图2是本发明又一实施例的像素电路的结构图;
图3是本发明再一实施例所述的像素电路的结构图;
图4是本发明所述的像素电路的一具体实施例的电路图;
图5是本发明如图4所示的像素电路的具体实施例在工作时,在高灰阶显示模式下的时序图;
图6是通路1的示意图;
图7是本发明如图4所示的像素电路的具体实施例在工作时,在低灰阶显示模式下的时序图;
图8是通路2的示意图;
图9是本发明如图4所述的像素电路的具体实施例在工作时,当采用LED1发光时的时序图;
图10是本发明如图4所述的像素电路的具体实施例在工作时,当采用LED2发光时的时序图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
本发明所有实施例中采用的晶体管均可以为三极管、薄膜晶体管或场效应管或其他特性相同的器件。在本发明实施例中,为区分晶体管除控制极之外的两极,将其中一极称为第一极,另一极称为第二极。
在实际操作时,当所述晶体管为三极管时,所述控制极可以为基极,所述第一极可以为集电极,所述第二极可以发射极;或者,所述控制极可以为基极,所述第一极可以为发射极,所述第二极可以集电极。
在实际操作时,当所述晶体管为薄膜晶体管或场效应管时,所述控制极可以为栅极,所述第一极可以为漏极,所述第二极可以为源极;或者,所述控制极可以为栅极,所述第一极可以为源极,所述第二极可以为漏极。
如图1所示,本发明实施例所述的像素电路包括驱动电路11、第一发光控制电路12和发光电路,其中,
所述驱动电路11分别与第一数据线Data_I和第一栅线Gate_A电连接,用于在第一栅线Gate_A提供的第一栅极驱动信号的控制下,根据所述第一数据线Data_I上的第一数据电压,生成驱动电流;
所述第一发光控制电路12分别与第一发光控制线EM、所述驱动电路11的驱动电流输出端O1和写入节点A电连接,用于在第一发光控制线EM提供的第一发光控制信号的控制下,控制导通或断开所述驱动电流输出端O1与所述写入节点A之间的连接;
所述发光电路包括通路控制子电路131、第一发光子电路132、第一发光元件EL1、第二发光子电路133和第二发光元件EL2;
所述通路控制子电路131分别与第二栅线Gate_B、第二数据线Data_T和控制端Ct电连接,用于在第二栅线Gate_B提供的第二栅极驱动信号的控制下,控制将第二数据线Data_T上的第二数据电压写入所述控制端Ct,并维持所述控制端Ct的电位;
所述第一发光子电路132分别与所述控制端Ct、所述写入节点A和所述第一发光元件EL1电连接,用于在所述控制端Ct的电位的控制下,导通或断开所述写入节点A与所述第一发光元件EL1之间的连通;
所述第二发光子电路133分别与所述写入节点A、所述第二发光元件EL2、所述控制端Ct和第二发光控制线EML电连接,用于在所述控制端Ct的电位和所述第二发光控制线EML提供的第二发光控制信号的控制下,导通或断开所述写入节点A与所述第二发光元件EL2之间的连通。
在本发明实施例中,所述第一发光元件EL1可以为Micro-LED(微型发光二极管)或Mini-LED(迷你发光二极管),所述第二发光元件EL2可以为Micro-LED(微型发光二极管)或Mini-LED(迷你发光二极管),但不以此为限。
本发明实施例所述的像素电路可以通过电流控制与时长控制来实现高低灰阶电压单独驱动,既满足高灰阶的长时长驱动,又满足低灰阶的高电流驱动;并且,本发明实施例所述的像素电路通过冗余驱动电路设计,使得其中一个发光元件发光异常时,另一个发光元件仍可正常发光,进而降低暗点不良,提升背板良率。
本发明实施例所述的像素电路可以采用电流+发光时长控制模式,在高灰阶、低灰阶下,通过不同的发光子电路驱动相应的发光元件发光,发光时长互不影响,高灰阶发光时长达到最大,利于低功耗;通过第二发光控制线EML可以控制低灰阶发光时长,且不影响高灰阶发光时长。
本发明实施例所述的像素电路为发光元件冗余电路,当其中一个发光元件发光异常时,另一个发光元件仍可正常发光以显示高低灰阶,提高背板良率。
本发明实施例所述的像素电路采用双栅线、双数据线、双发光控制线和发光元件冗余设计,以实现高低灰阶单独驱动控制及背板良率提升。
本发明实施例所述的像素电路在工作时,显示周期包括依次设置的数据写入阶段和发光阶段;在高灰阶显示模式下:
在所述数据写入阶段,驱动电路11在第一栅极驱动信号的控制下,接收第一数据电压;通路控制子电路131在第二栅极驱动信号的控制下,将第二数据电压写入所述控制端Ct;第一发光控制电路12在所述第一发光控制信号的控制下,断开所述驱动电流输出端O1与所述写入节点A之间的连接;
在所述发光阶段,所述驱动电路11根据所述第一数据电压生成驱动电流,第一发光控制电路12在所述第一发光控制信号的控制下,导通驱动电流输出端O1与所述写入节点A之间的连接;所述通路控制子电路131维持所述控制端Ct的电位,第一发光子电路132在所述控制端Ct的电位的控制下,导通所述写入节点A与所述第一发光元件EL1之间的连接,所述驱动电路11驱动第一发光元件EL1发光;第二发光子电路133在所述控制端Ct的电位和所述第二发光控制信号的控制下,断开所述写入节点A与所述第二发光元件EL2之间的连通。
本发明实施例所述的像素电路在工作时,在高灰阶显示模式下,在发光阶段,第一发光子电路132导通写入节点与第一发光元件EL1之间的连接,驱动电路11驱动第一发光元件EL1发光;在高灰阶显示模式下,本发明实施例通过高驱动电流和高发光时长相结合,以实现高灰阶显示,能够降低背板功耗。
本发明实施例所述的像素电路在工作时,显示周期可以包括依次设置的数据写入阶段、发光阶段和熄灭阶段;在低灰阶显示模式下:
在所述数据写入阶段,驱动电路11在第一栅极驱动信号的控制下,接收第一数据电压;通路控制子电路131在第二栅极驱动信号的控制下,将第二数据电压写入所述控制端;第一发光控制电路12在所述第一发光控制信号的控制下,断开所述驱动电流输出端O1与所述写入节点A之间的连接;
在所述发光阶段,所述驱动电路11根据所述第一数据电压生成驱动电流,第一发光控制电路12在所述第一发光控制信号的控制下,导通驱动电流输出端O1与所述写入节点A之间的连接;所述通路控制子电路131维持所述控制端Ct的电位,第一发光子电路132在所述控制端Ct的电位的控制下,断开所述写入节点A与所述第一发光元件EL1之间的连接;第二发光子电路133在所述控制端Ct的电位和所述第二发光控制信号的控制下,导通所述写入节点A与所述第二发光元件EL2之间的连通,所述驱动电路11驱动所述第二发光元件EL2发光;
在所述熄灭阶段,所述第二发光控制电路12在所述控制端的电位和所述第二发光控制信号的控制下,断开所述写入节点A与所述第二发光元件EL2之间的连通,所述第二发光元件EL2停止发光。
在低灰阶显示模式下,所述发光阶段持续的时间小于在高灰阶显示模式下,所述发光阶段持续的时间,本发明实施例通过高驱动电流与低发光时长相结合以实现低灰阶显示,以能够在高驱动电流的前提下实现低灰阶显示。
并且,在本发明实施例所述的像素电路中,所述发光电路包括通路控制子电路131、第一发光子电路132、第一发光元件EL1、第二发光子电路133和第二发光元件EL2,采用冗余发光驱动电路设计,在一个发光元件发光异常时,另一个发光元件仍可正常发光,进而降低暗点不良,提升背板良率。
在本发明实施例中,一个子像素转印2颗LED(发光二极管)芯片,其中一颗LED芯片异常时,另一颗LED芯片仍可正常发光。
本发明实施例所述的像素电路在工作时,显示周期可以包括依次设置的数据写入阶段和发光阶段;当第二发光元件发光异常时,
在数据写入阶段,驱动电路11在第一栅极驱动信号的控制下,接收第一数据电压;通路控制子电路131在第二栅极驱动信号的控制下,将第二数据电压写入所述控制端Ct;第一发光控制电路12在所述第一发光控制信号的控制下,断开所述驱动电流输出端O1与所述写入节点A之间的连接;
在所述发光阶段,所述驱动电路11根据所述第一数据电压生成驱动电流,第一发光控制电路12在所述第一发光控制信号的控制下,导通驱动电流输出端O1与所述写入节点A之间的连接;所述通路控制子电路131维持所述控制端Ct的电位,第一发光子电路132在所述控制端Ct的电位的控制下,导通所述写入节点A与所述第一发光元件EL1之间的连接,所述驱动电路11驱动第一发光元件EL1发光;第二发光子电路133在所述控制端Ct的电位和所述第二发光控制信号的控制下,断开所述写入节点A与所述第二发光元件EL2之间的连通。
本发明实施例所述的像素电路在工作时,显示周期可以包括依次设置的数据写入阶段和发光阶段;当第一发光元件发光异常时,
在数据写入阶段,驱动电路11在第一栅极驱动信号的控制下,接收第一数据电压;通路控制子电路131在第二栅极驱动信号的控制下,将第二数据电压写入所述控制端Ct;第一发光控制电路12在所述第一发光控制信号的控制下,断开所述驱动电流输出端O1与所述写入节点A之间的连接;
在所述发光阶段,所述驱动电路11根据所述第一数据电压生成驱动电流,第一发光控制电路12在所述第一发光控制信号的控制下,导通驱动电流输出端O1与所述写入节点A之间的连接;所述通路控制子电路131维持所述控制端Ct的电位,第一发光子电路132在所述控制端Ct的电位的控制下,断开所述写入节点A与所述第一发光元件EL1之间的连接;第二发光子电路133在所述控制端Ct的电位和所述第二发光控制信号的控制下,导通所述写入节点A与所述第二发光元件EL2之间的连通,所述驱动电路11驱动第二发光元件EL2发光。
在具体实施时,所述通路控制子电路可以包括通路控制晶体管和维持电容;
所述通路控制晶体管的控制极与第二栅线电连接,所述通路控制晶体管的第一极与所述控制端电连接,所述通路控制晶体管的第二极与所述第二数据线电连接;
所述维持电容的第一端与所述控制端电连接,所述维持电容的第二端与参考电压输入端电连接。
在本发明实施例中,所述第一发光子电路可以包括第一显示控制晶体管;
所述第一显示控制晶体管的控制极与所述控制端电连接,所述第一显示控制晶体管的第一极与所述写入节点电连接,所述第一显示控制晶体管的第二极与所述第一发光元件电连接。
在本发明实施例中,所述第二发光子电路可以包括第二显示控制晶体管和第三显示控制晶体管,其中,
所述第二显示控制晶体管的控制极与所述控制端电连接,所述第二显示控制晶体管的第一极与所述写入节点电连接;
所述第三显示控制晶体管的控制极与所述第二发光控制线电连接,所述第三显示控制晶体管的第一极与所述第二显示控制晶体管的第二极电连接,所述第三显示控制晶体管的第二极与所述第二发光元件电连接。
如图2所示,在图1所示的像素电路的实施例的基础上,所述通路控制子电路131可以包括通路控制晶体管T8和维持电容C2;
所述通路控制晶体管T8的栅极与第二栅线Gate_B电连接,所述通路控制晶体管T8的源极与所述控制端Ct电连接,所述通路控制晶体管T8的漏极与所述第二数据线Data_T电连接;
所述维持电容C2的第一端与所述控制端Ct电连接,所述维持电容C2的第二端与参考电压输入端电连接;所述参考电压输入端用于提供参考电压VCOM;
所述第一发光子电路132可以包括第一显示控制晶体管T7;第一发光元件为第一迷你发光二极管LED1;
所述第一显示控制晶体管T7的栅极与所述控制端Ct电连接,所述第一显示控制晶体管T7的源极与所述写入节点A电连接,所述第一显示控制晶体管T7的漏极与所述第一迷你发光二极管LED1的阳极电连接;
第一迷你发光二极管LED1的阴极接入低电压VSS;
所述第二发光子电路133包括第二显示控制晶体管T9和第三显示控制晶体管T10;第二发光元件为第二迷你发光二极管LED2;
所述第二显示控制晶体管T9的栅极与所述控制端Ct电连接,所述第二显示控制晶体管T9的漏极与所述写入节点A电连接;
所述第三显示控制晶体管T10的栅极与所述第二发光控制线EML电连接,所述第三显示控制晶体管T10的源极与所述第二显示控制晶体管T9的源极电连接,所述第三显示控制晶体管T10的漏极与所述第二迷你发光二极管LED2的阳极电连接;
所述第二迷你发光二极管LED2的阴极接入低电压VSS。
在图2所示的实施例中,所述第一发光元件为第一迷你发光二极管LED1,所述第二发光元件为第二迷你发光二极管LED2,但不以此为限。
在图2所示的实施例中,T7、T8和T10都为PMOS管(P型金属-氧化物-半导体场效应晶体管),T9为NMOS管(N型金属-氧化物-半导体场效应晶体管),但不以此为限。
可选的,所述驱动电路可以包括驱动子电路、数据写入子电路、发光控制子电路、补偿子电路和储能子电路;
所述数据写入子电路分别与所述第一栅线、所述第一数据线和所述驱动子电路的第一端电连接,用于在所述第一栅极驱动信号的控制下,控制将所述第一数据电压写入所述驱动子电路的第一端;
所述发光控制子电路分别与第一发光控制线、电源电压端和所述驱动子电路的第一端电连接,用于在所述第一发光控制信号的控制下,导通或断开所述电源电压端与所述驱动子电路的第一端之间的连接;
所述储能子电路的第一端与所述驱动子电路的控制端电连接,所述储能子电路的第二端与所述电源电压端电连接;
所述驱动子电路的第二端与所述驱动电流输出端电连接,所述驱动子电路用于在其控制端的电位的控制下,导通或断开所述驱动子电路的第一端与所述驱动电流输出端之间的连接;
所述补偿子电路分别与所述第一栅线、所述驱动子电路的控制端和所述驱动子电路的第二端电连接,用于在所述第一栅极驱动信号的控制下,导通或断开所述驱动子电路的控制端与所述驱动子电路的第二端之间的连接。
在本发明实施例中,所述驱动电路可以包括驱动子电路、数据写入子电路、发光控制子电路、补偿子电路和储能子电路,数据写入子电路写入第一电压至驱动子电路的第一端,发光控制子电路控制导通或断开电源电压端与驱动子电路的第一端之间的连接,储能子电路维持驱动子电路的控制端的电位,补偿子电路通过导通或断开所述驱动子电路的控制端与所述驱动子电路的第二端之间的连接,以补偿驱动子电路包括的驱动晶体管的阈值电压,以使得驱动电流与驱动晶体管的阈值电压无关。
优选的,所述驱动电路还可以包括初始子电路;
所述初始子电路分别与复位端、所述驱动子电路的控制端和初始化电压端电连接,用于在所述复位端提供的复位控制信号的控制下,将所述初始化电压端提供的初始化电压写入所述驱动子电路的控制端。
在优选情况下,所述初始子电路可以在初始化阶段将初始化电压写入驱动子电路的控制端,以在第一栅线刚打开时,驱动子电路能够在其控制端的电位的控制下导通其第一端与其第二端之间的连接,以便进行阈值电压补偿。
如图3所示,在图1所示的像素电路的实施例的基础上,所述驱动电路可以包括驱动子电路31、数据写入子电路32、发光控制子电路33、补偿子电路34、储能子电路35和初始子电路36;
所述数据写入子电路32分别与所述第一栅线Gate_A、所述第一数据线Data_I和所述驱动子电路11的第一端电连接,用于在第一栅线Gate_A提供的第一栅极驱动信号的控制下,控制将所述第一数据线Data_I提供的第一数据电压写入所述驱动子电路31的第一端;
所述发光控制子电路33分别与第一发光控制线EM、电源电压端和所述驱动子电路31的第一端电连接,用于在所述第一发光控制线EM提供的第一发光控制信号的控制下,导通或断开所述电源电压端与所述驱动子电路31的第一端之间的连接;所述电源电压端用于提供电源电压VDD;
所述储能子电路35的第一端与所述驱动子电路31的控制端电连接,所述储能子电路35的第二端与所述电源电压端电连接;
所述驱动子电路31的第二端与所述驱动电流输出端O1电连接,所述驱动子电路31用于在其控制端的电位的控制下,导通或断开所述驱动子电路31的第一端与所述驱动电流输出端O1之间的连接;
所述补偿子电路34分别与所述第一栅线Gate_A、所述驱动子电路31的控制端和所述驱动子电路31的第二端电连接,用于在所述第一栅极驱动信号的控制下,导通或断开所述驱动子电路31的控制端与所述驱动子电路31的第二端之间的连接;
所述初始子电路36分别与复位端RST、所述驱动子电路31的控制端和初始化电压端电连接,用于在所述复位端RST提供的复位控制信号的控制下,将所述初始化电压端提供的初始化电压Vint写入所述驱动子电路31的控制端。
在实际操作时,所述驱动电路的结构并不限于图3中的结构,能够根据第一数据电压提供驱动电流的驱动电路的电路结构均能够应用于本发明实施例所述的像素电路。
在具体实施时,所述第一发光控制电路可以包括第一发光控制晶体管,所述发光控制子电路可以包括第二发光控制晶体管,所述驱动子电路可以包括驱动晶体管,所述数据写入子电路可以包括数据写入晶体管,所述补偿子电路可以包括补偿晶体管;所述储能子电路可以包括存储电容;
所述第一发光控制晶体管的控制极与所述第一发光控制线电连接,所述第一发光控制晶体管的第一极与所述驱动电流输出端电连接,所述第一发光控制晶体管的第二极与所述写入节点电连接;
所述第二发光控制晶体管的控制极与所述第一发光控制线电连接,所述第一发光控制晶体管的第一极与所述电源电压端电连接,所述第一发光控制晶体管的第二极与所述驱动晶体管的第一极电连接;
所述数据写入晶体管的控制极与所述第一栅线电连接,所述数据写入晶体管的第一极与所述第一数据线电连接,所述数据写入晶体管的第二极与所述驱动晶体管的第一极电连接;
所述补偿晶体管的控制极与所述第一栅线电连接,所述补偿晶体管的第一极与所述驱动晶体管的控制极电连接,所述补偿晶体管的第二极与所述驱动晶体管的第二极电连接;
所述驱动晶体管的第二极与所述驱动电流输出端电连接;
所述存储电容的第一端所述驱动晶体管的控制极电连接,所述存储电容的第二端与所述电源电压端电连接。
可选的,所述初始子电路可以包括初始晶体管;所述初始晶体管的控制极与所述复位端电连接,所述初始晶体管的第一极与所述初始化电压端电连接,所述初始晶体管的第二极与所述驱动子电路的控制端电连接。
下面通过一具体实施例来说明本发明所述的像素电路。
如图4所示,本发明所述的像素电路的一具体实施例包括驱动电路11、第一发光控制电路12和发光电路,其中,
所述发光电路包括通路控制子电路131、第一发光子电路132、第一迷你发光二极管LED1、第二发光子电路133和第二迷你发光二极管LED2;
所述通路控制子电路131包括通路控制晶体管T8和维持电容C2;
所述通路控制晶体管T8的栅极与第二栅线Gate_B电连接,所述通路控制晶体管T8的源极与所述控制端Ct电连接,所述通路控制晶体管T8的漏极与所述第二数据线Data_T电连接;
所述维持电容C2的第一端与所述控制端Ct电连接,所述维持电容C2的第二端与参考电压输入端电连接;所述参考电压输入端用于提供参考电压VCOM;
所述第一发光子电路132可以包括第一显示控制晶体管T7;
所述第一显示控制晶体管T7的栅极与所述控制端Ct电连接,所述第一显示控制晶体管T7的源极与所述写入节点A电连接,所述第一显示控制晶体管T7的漏极与所述第一迷你发光二极管LED1的阳极电连接;
第一迷你发光二极管LED1的阴极接入低电压VSS;
所述第二发光子电路133包括第二显示控制晶体管T9和第三显示控制晶体管T10,其中,
所述第二显示控制晶体管T9的栅极与所述控制端Ct电连接,所述第二显示控制晶体管T9的漏极与所述写入节点A电连接;
所述第三显示控制晶体管T10的栅极与所述第二发光控制线EML电连接,所述第三显示控制晶体管T10的源极与所述第二显示控制晶体管T9的源极电连接,所述第三显示控制晶体管T10的漏极与所述第二迷你发光二极管LED2的阳极电连接;
所述第二迷你发光二极管LED2的阴极接入低电压VSS。
所述驱动电路包括驱动子电路31、数据写入子电路32、发光控制子电路33、补偿子电路34、储能子电路35和初始子电路36;
所述第一发光控制电路12包括第一发光控制晶体管T6,所述发光控制子电路33包括第二发光控制晶体管T4,所述驱动子电路31包括驱动晶体管T3,所述数据写入子电路32包括数据写入晶体管T2,所述补偿子电路34包括补偿晶体管T5;所述储能子电路35包括存储电容C1;所述初始子电路36包括初始晶体管T1;
所述第一发光控制晶体管T6的栅极与所述第一发光控制线EM电连接,所述第一发光控制晶体管T6的源极与所述驱动电流输出端O1电连接,所述第一发光控制晶体管T6的漏极与所述写入节点A电连接;
所述第二发光控制晶体管T4的栅极与所述第一发光控制线EM电连接,所述第一发光控制晶体管T4的源极与所述电源电压端电连接,所述第一发光控制晶体管T4的漏极与所述驱动晶体管T3的源极电连接;所述电源电压端用于提供电源电压VDD;
所述数据写入晶体管T2的栅极与所述第一栅线Gate_A电连接,所述数据写入晶体管T2的源极与所述第一数据线Data_I电连接,所述数据写入晶体管T2的漏极与所述驱动晶体管T3的源极电连接;
所述补偿晶体管T5的栅极与所述第一栅线Gate_A电连接,所述补偿晶体管T5的源极与所述驱动晶体管T3的栅极电连接,所述补偿晶体管T5的漏极与所述驱动晶体管T3的漏极电连接;
所述驱动晶体管T3的漏极与所述驱动电流输出端O1电连接;
所述存储电容C1的第一端所述驱动晶体管T3的栅极电连接,所述存储电容C1的第二端与所述电源电压端电连接;
所述初始晶体管T1的栅极与所述复位端RST电连接,所述初始晶体管T1的源极与所述初始化电压端电连接,所述初始晶体管T1的漏极与所述驱动晶体管T3的栅极电连接。
在图4所示的像素电路的具体实施例中,第一节点N1与T3的栅极电连接。
在图4所示的像素电路的具体实施例中,T9是NMOS管,其他晶体管都为PMOS管,但不以此为限。
本发明如图4所示的像素电路的具体实施例在工作时,在高灰阶显示模式下,如图5所示,显示周期S0可以包括依次设置的复位阶段S1、数据写入阶段S2和发光阶段S3;
在复位阶段S1,RST提供低电压,Gate_A提供高电压,Gate_B提供高电压,EM提供高电压,EML提供高电压,T1导通,以将Vinit提供至第一节点N1;
在数据写入阶段S2,RST提供高电压,Gate_A提供低电压,Gate_B提供低电压,EM提供高电压,EML提供高电压,Data_I提供第一数据电压Vdata1,Data_T提供低电压,T1关闭,T2、T5和T8打开,将第一数据电压写入T3的源极,将低电压写入控制端Ct,在数据写入阶段开始时,T3打开,直至N1的电位变为Vdata1+Vth,T3关闭,其中,Vth为T3的阈值电压,以进行阈值电压补偿;
在发光阶段S3,RST提供高电压,Gate_A提供高电压,Gate_B提供高电压,EM提供低电压,C2维持控制端Ct的电位,T4打开,T3打开,T6打开,T7打开,通路1导通以实现高灰阶显示;如图6所示,通路1为依次经过电源电压端、T4、T3、T6、T7和LED1的通路。
如图5所示,T0为LED1的第一发光时间。本发明如图4所述的像素电路的具体实施例在工作时,在通路1导通时,使用大时长T0,Data_I提供的第一数据电压Vdata1在高电流密度区间取值,二者配合以能够实现50-255灰阶亮度。
在本发明实施例中,所述显示周期可以为一帧画面显示时间,但不以此为限。
本发明如图4所示的像素电路的具体实施例在工作时,在低灰阶显示模式下,如图7所示,显示周期S0可以包括依次设置的复位阶段S1、数据写入阶段S2、发光阶段S3和熄灭阶段S4;
在复位阶段S1,RST提供低电压,Gate_A提供高电压,Gate_B提供高电压,EM提供高电压,EML提供高电压,T1导通,以将Vinit提供至第一节点N1;
在数据写入阶段S2,RST提供高电压,Gate_A提供低电压,Gate_B提供低电压,EM提供高电压,EML提供高电压,Data_I提供第一数据电压Vdata1,Data_T提供高电压,T1关闭,T2、T5和T8打开,将第一数据电压写入T3的源极,将低电压写入控制端Ct,在数据写入阶段开始时,T3打开,直至N1的电位变为Vdata1+Vth,T3关闭,其中,Vth为T3的阈值电压,以进行阈值电压补偿;
在发光阶段S3,RST提供高电压,Gate_A提供高电压,Gate_B提供高电压,EM提供低电压,EML提供低电压,C2维持控制端Ct的电位,T4打开,T3打开,T6打开,T9打开,T10打开,通路2导通以实现低灰阶显示;如图8所示,通路2为依次经过电源电压端、T4、T3、T6、T9、T10和LED2的通路;
在熄灭阶段S4,RST提供高电压,Gate_A提供高电压,Gate_B提供高电压,EM提供低电压,EML提供高电压,T10关断,LED2停止发光。
在图7中,标号为T1的为第二发光时间,T1小于T0。
本发明如图4所述的像素电路的具体实施例在工作时,在通路2导通时,使用小时长T1,Data_I提供的第一数据电压Vdata1在高电流密度区间取值,二者配合以能够实现0-50灰阶亮度。
本发明如图4所述的像素电路的具体实施例在工作时,还可以选用采用LED1发光或LED2发光。
如图9所示,本发明如图4所述的像素电路的具体实施例在工作时,当采用LED1发光时,显示周期可以包括依次设置的复位阶段S1、数据写入阶段S2和发光阶段S3;
在复位阶段S1,RST提供低电压,Gate_A提供高电压,Gate_B提供高电压,EM提供高电压,EML提供高电压,T1导通,以将Vinit提供至第一节点N1;
在数据写入阶段S2,RST提供高电压,Gate_A提供低电压,Gate_B提供低电压,EM提供高电压,EML提供高电压,Data_I提供第一数据电压Vdata1,Data_T提供低电压,T1关闭,T2、T5和T8打开,将第一数据电压写入T3的源极,将低电压写入控制端Ct,在数据写入阶段开始时,T3打开,直至N1的电位变为Vdata1+Vth,T3关闭,其中,Vth为T3的阈值电压,以进行阈值电压补偿;
在发光阶段S3,RST提供高电压,Gate_A提供高电压,Gate_B提供高电压,EM提供低电压,EML提供低电压,C2维持控制端Ct的电位,T4打开,T3打开,T6打开,T7打开,通路1导通以采用LED1显示;通路1为依次经过电源电压端、T4、T3、T6、T7和LED1的通路。
在图9中,标示为T2的为LED1的第三发光时间。
当本发明如图4所述的像素电路的具体实施例采用LED1发光时,LED1的第三发光时间T2可以固定,通过控制第一数据电压Vdata1的数值来控制LED1的高低灰阶显示。当LED2发光异常时,本发明实施例可以通过LED1来实现高低灰阶显示。
如图10所示,本发明如图4所述的像素电路的具体实施例在工作时,当采用LED2发光时,显示周期S0可以包括依次设置的复位阶段S1、数据写入阶段S2和发光阶段S3;
在复位阶段S1,RST提供低电压,Gate_A提供高电压,Gate_B提供高电压,EM提供高电压,EML提供高电压,T1导通,以将Vinit提供至第一节点N1;
在数据写入阶段S2,RST提供高电压,Gate_A提供低电压,Gate_B提供低电压,EM提供高电压,EML提供高电压,Data_I提供第一数据电压Vdata1,Data_T提供高电压,T1关闭,T2、T5和T8打开,将第一数据电压写入T3的源极,将低电压写入控制端Ct,在数据写入阶段开始时,T3打开,直至N1的电位变为Vdata1+Vth,T3关闭,其中,Vth为T3的阈值电压,以进行阈值电压补偿;
在发光阶段S3,RST提供高电压,Gate_A提供高电压,Gate_B提供高电压,EM提供低电压,EML提供低电压,C2维持控制端Ct的电位,T4打开,T3打开,T6打开,T9打开,T10打开,通路2导通以实现低灰阶显示;通路2为依次经过电源电压端、T4、T3、T6、T9、T10和LED2的通路。
在图10中,标示为T3的为LED2的第四发光时间。
当本发明如图4所述的像素电路的具体实施例采用LED2发光时,LED2的第四发光时间T3可以固定,通过控制第一数据电压Vdata1的数值来控制LED2的高低灰阶显示。当LED1发光异常时,本发明实施例可以通过LED2来实现高低灰阶显示。
本发明实施例所述的像素驱动方法,应用于上述的像素电路,所述像素驱动方法包括:
驱动电路在第一栅线提供的第一栅极驱动信号的控制下,根据所述第一数据线上的第一数据电压,生成驱动电流;
第一发光控制电路在第一发光控制线提供的第一发光控制信号的控制下,控制导通或断开所述驱动电流输出端与写入节点之间的连接;
通路控制子电路在第二栅线提供的第二栅极驱动信号的控制下,将第二数据线上的第二数据电压写入控制端,并维持所述控制端的电位;
第一发光子电路在所述控制端的电位的控制下,导通或断开所述写入节点与所述第一发光元件之间的连通;
第二发光子电路在所述控制端的电位和所述第二发光控制线提供的第二发光控制信号的控制下,导通或断开所述写入节点与所述第二发光元件之间的连通。
在本发明实施例所述的像素驱动方法中,可以通过电流控制与时长控制来实现高低灰阶电压单独驱动,既满足高灰阶的长时长驱动,又满足低灰阶的高电流驱动;并且,本发明实施例所述的像素驱动方法可以使得其中一个发光元件发光异常时,另一个发光元件仍可正常发光以实现高低灰阶,进而降低暗点不良,提升背板良率。
根据一种具体实施方式,显示周期包括依次设置的数据写入阶段和发光阶段;所述像素驱动方法具体包括:在高灰阶显示模式下:
在所述数据写入阶段,驱动电路在第一栅极驱动信号的控制下,接收第一数据电压;通路控制子电路在第二栅极驱动信号的控制下,将第二数据电压写入所述控制端;第一发光控制电路在所述第一发光控制信号的控制下,断开所述驱动电流输出端与所述写入节点之间的连接;
在所述发光阶段,所述驱动电路根据所述第一数据电压生成驱动电流,第一发光控制电路在所述第一发光控制信号的控制下,导通驱动电流输出端与所述写入节点之间的连接;所述通路控制子电路维持所述控制端的电位,第一发光子电路在所述控制端的电位的控制下,导通所述写入节点与所述第一发光元件之间的连接,所述驱动电路驱动第一发光元件发光;第二发光子电路在所述控制端的电位和所述第二发光控制信号的控制下,断开所述写入节点与所述第二发光元件之间的连通。
在本发明实施例所述的像素驱动方法中,可以通过电流控制与时长控制来实现高灰阶电压单独驱动,以满足高灰阶的长时长驱动。
根据另一种具体实施方式,显示周期包括依次设置的数据写入阶段和发光阶段;所述像素驱动方法具体包括:在低灰阶显示模式下:
在所述数据写入阶段,驱动电路在第一栅极驱动信号的控制下,接收第一数据电压;通路控制子电路在第二栅极驱动信号的控制下,将第二数据电压写入所述控制端;第一发光控制电路在所述第一发光控制信号的控制下,断开所述驱动电流输出端与所述写入节点之间的连接;
在所述发光阶段,所述驱动电路根据所述第一数据电压生成驱动电流,第一发光控制电路在所述第一发光控制信号的控制下,导通驱动电流输出端与所述写入节点之间的连接;所述通路控制子电路维持所述控制端的电位,第一发光子电路在所述控制端的电位的控制下,断开所述写入节点与所述第一发光元件之间的连接,所述驱动电路驱动第一发光元件发光;第二发光子电路在所述控制端的电位和所述第二发光控制信号的控制下,导通所述写入节点与所述第二发光元件之间的连通,所述驱动电路驱动所述第二发光元件发光。
在本发明实施例所述的像素驱动方法中,可以通过电流控制与时长控制来实现低灰阶电压单独驱动,以满足在高驱动电流的情况下实现低灰阶显示。
在具体实施时,所述显示周期还包括设置于所述发光阶段之后的熄灭阶段;
在所述熄灭阶段,所述第二发光控制电路在所述控制端的电位和所述第二发光控制信号的控制下,断开所述写入节点与所述第二发光元件之间的连通,所述第二发光元件停止发光。
根据一种具体实施方式,显示周期包括依次设置的数据写入阶段和发光阶段;所述像素驱动方法包括:当采用第一发光元件发光时,
在数据写入阶段,驱动电路在第一栅极驱动信号的控制下,接收第一数据电压;通路控制子电路在第二栅极驱动信号的控制下,将第二数据电压写入所述控制端;第一发光控制电路在所述第一发光控制信号的控制下,断开所述驱动电流输出端与所述写入节点之间的连接;
在所述发光阶段,所述驱动电路根据所述第一数据电压生成驱动电流,第一发光控制电路在所述第一发光控制信号的控制下,导通驱动电流输出端与所述写入节点之间的连接;所述通路控制子电路维持所述控制端的电位,第一发光子电路在所述控制端的电位的控制下,导通所述写入节点与所述第一发光元件之间的连接,所述驱动电路驱动第一发光元件发光;第二发光子电路在所述控制端的电位和所述第二发光控制信号的控制下,断开所述写入节点与所述第二发光元件之间的连通。
在本发明实施例所述的像素驱动方法中,可以采用第一发光元件发光,并通过调节第一数据电压以调节驱动电流,在发光时长固定的情况下实现高低灰阶显示。
根据另一种具体实施方式,显示周期包括依次设置的数据写入阶段和发光阶段;所述像素驱动方法包括:当采用第二发光元件发光时,
在数据写入阶段,驱动电路在第一栅极驱动信号的控制下,接收第一数据电压;通路控制子电路在第二栅极驱动信号的控制下,将第二数据电压写入所述控制端;第一发光控制电路在所述第一发光控制信号的控制下,断开所述驱动电流输出端与所述写入节点之间的连接;
在所述发光阶段,所述驱动电路根据所述第一数据电压生成驱动电流,第一发光控制电路在所述第一发光控制信号的控制下,导通驱动电流输出端与所述写入节点之间的连接;所述通路控制子电路维持所述控制端的电位,第一发光子电路在所述控制端的电位的控制下,断开所述写入节点与所述第一发光元件之间的连接;第二发光子电路在所述控制端的电位和所述第二发光控制信号的控制下,导通所述写入节点与所述第二发光元件之间的连通,所述驱动电路驱动第二发光元件发光。
在本发明实施例所述的像素驱动方法中,可以采用第二发光元件发光,并通过调节第一数据电压以调节驱动电流,在发光时长固定的情况下实现高低灰阶显示。
本发明实施例所述的显示装置包括上述的像素电路。
本发明实施例所提供的显示装置可以为手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。
以上所述是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明所述原理的前提下,还可以作出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。
Claims (13)
1.一种像素电路,包括驱动电路、第一发光控制电路和发光电路,其中,
所述驱动电路分别与第一数据线和第一栅线电连接,用于在第一栅线提供的第一栅极驱动信号的控制下,根据所述第一数据线上的第一数据电压,生成驱动电流;
所述第一发光控制电路分别与第一发光控制线、所述驱动电路的驱动电流输出端和写入节点电连接,用于在第一发光控制线提供的第一发光控制信号的控制下,控制导通或断开所述驱动电流输出端与所述写入节点之间的连接;
所述发光电路包括通路控制子电路、第一发光子电路、第一发光元件、第二发光子电路和第二发光元件;
所述通路控制子电路分别与第二栅线、第二数据线和控制端电连接,用于在第二栅线提供的第二栅极驱动信号的控制下,控制将第二数据线上的第二数据电压写入所述控制端,并维持所述控制端的电位;
所述第一发光子电路分别与所述控制端、所述写入节点和所述第一发光元件电连接,用于在所述控制端的电位的控制下,导通或断开所述写入节点与所述第一发光元件之间的连通;
所述第二发光子电路分别与所述写入节点、所述第二发光元件、所述控制端和第二发光控制线电连接,用于在所述控制端的电位和所述第二发光控制线提供的第二发光控制信号的控制下,导通或断开所述写入节点与所述第二发光元件之间的连通。
2.如权利要求1所述的像素电路,其特征在于,所述通路控制子电路包括通路控制晶体管和维持电容;
所述通路控制晶体管的控制极与第二栅线电连接,所述通路控制晶体管的第一极与所述控制端电连接,所述通路控制晶体管的第二极与所述第二数据线电连接;
所述维持电容的第一端与所述控制端电连接,所述维持电容的第二端与参考电压输入端电连接。
3.如权利要求1所述的像素电路,其特征在于,所述第一发光子电路包括第一显示控制晶体管;
所述第一显示控制晶体管的控制极与所述控制端电连接,所述第一显示控制晶体管的第一极与所述写入节点电连接,所述第一显示控制晶体管的第二极与所述第一发光元件电连接。
4.如权利要求1所述的像素电路,其特征在于,所述第二发光子电路包括第二显示控制晶体管和第三显示控制晶体管,其中,
所述第二显示控制晶体管的控制极与所述控制端电连接,所述第二显示控制晶体管的第一极与所述写入节点电连接;
所述第三显示控制晶体管的控制极与所述第二发光控制线电连接,所述第三显示控制晶体管的第一极与所述第二显示控制晶体管的第二极电连接,所述第三显示控制晶体管的第二极与所述第二发光元件电连接。
5.如权利要求1至4中任一权利要求所述的像素电路,其特征在于,所述驱动电路包括驱动子电路、数据写入子电路、发光控制子电路、补偿子电路和储能子电路;
所述数据写入子电路分别与所述第一栅线、所述第一数据线和所述驱动子电路的第一端电连接,用于在所述第一栅极驱动信号的控制下,控制将所述第一数据电压写入所述驱动子电路的第一端;
所述发光控制子电路分别与第一发光控制线、电源电压端和所述驱动子电路的第一端电连接,用于在所述第一发光控制信号的控制下,导通或断开所述电源电压端与所述驱动子电路的第一端之间的连接;
所述储能子电路的第一端与所述驱动子电路的控制端电连接,所述储能子电路的第二端与所述电源电压端电连接;
所述驱动子电路的第二端与所述驱动电流输出端电连接,所述驱动子电路用于在其控制端的电位的控制下,导通或断开所述驱动子电路的第一端与所述驱动电流输出端之间的连接;
所述补偿子电路分别与所述第一栅线、所述驱动子电路的控制端和所述驱动子电路的第二端电连接,用于在所述第一栅极驱动信号的控制下,导通或断开所述驱动子电路的控制端与所述驱动子电路的第二端之间的连接。
6.如权利要求5所述的像素电路,其特征在于,所述驱动电路还包括初始子电路;
所述初始子电路分别与复位端、所述驱动子电路的控制端和初始化电压端电连接,用于在所述复位端提供的复位控制信号的控制下,将所述初始化电压端提供的初始化电压写入所述驱动子电路的控制端。
7.如权利要求5所述的像素电路,其特征在于,所述第一发光控制电路包括第一发光控制晶体管,所述发光控制子电路包括第二发光控制晶体管,所述驱动子电路包括驱动晶体管,所述数据写入子电路包括数据写入晶体管,所述补偿子电路包括补偿晶体管;所述储能子电路包括存储电容;
所述第一发光控制晶体管的控制极与所述第一发光控制线电连接,所述第一发光控制晶体管的第一极与所述驱动电流输出端电连接,所述第一发光控制晶体管的第二极与所述写入节点电连接;
所述第二发光控制晶体管的控制极与所述第一发光控制线电连接,所述第一发光控制晶体管的第一极与所述电源电压端电连接,所述第一发光控制晶体管的第二极与所述驱动晶体管的第一极电连接;
所述数据写入晶体管的控制极与所述第一栅线电连接,所述数据写入晶体管的第一极与所述第一数据线电连接,所述数据写入晶体管的第二极与所述驱动晶体管的第一极电连接;
所述补偿晶体管的控制极与所述第一栅线电连接,所述补偿晶体管的第一极与所述驱动晶体管的控制极电连接,所述补偿晶体管的第二极与所述驱动晶体管的第二极电连接;
所述驱动晶体管的第二极与所述驱动电流输出端电连接;
所述存储电容的第一端所述驱动晶体管的控制极电连接,所述存储电容的第二端与所述电源电压端电连接。
8.如权利要求6所述的像素电路,其特征在于,所述初始子电路包括初始晶体管;所述初始晶体管的控制极与所述复位端电连接,所述初始晶体管的第一极与所述初始化电压端电连接,所述初始晶体管的第二极与所述驱动子电路的控制端电连接。
9.一种像素驱动方法,应用于如权利要求1至8中任一权利要求所述的像素电路,其特征在于,所述像素驱动方法包括:
驱动电路在第一栅线提供的第一栅极驱动信号的控制下,根据所述第一数据线上的第一数据电压,生成驱动电流;
第一发光控制电路在第一发光控制线提供的第一发光控制信号的控制下,控制导通或断开所述驱动电流输出端与写入节点之间的连接;
通路控制子电路在第二栅线提供的第二栅极驱动信号的控制下,将第二数据线上的第二数据电压写入控制端,并维持所述控制端的电位;
第一发光子电路在所述控制端的电位的控制下,导通或断开所述写入节点与所述第一发光元件之间的连通;
第二发光子电路在所述控制端的电位和所述第二发光控制线提供的第二发光控制信号的控制下,导通或断开所述写入节点与所述第二发光元件之间的连通。
10.如权利要求9所述的像素驱动方法,其特征在于,显示周期包括依次设置的数据写入阶段和发光阶段;
所述像素驱动方法包括:在高灰阶显示模式下:
在所述数据写入阶段,驱动电路在第一栅极驱动信号的控制下,接收第一数据电压;通路控制子电路在第二栅极驱动信号的控制下,将第二数据电压写入所述控制端;第一发光控制电路在所述第一发光控制信号的控制下,断开所述驱动电流输出端与所述写入节点之间的连接;
在所述发光阶段,所述驱动电路根据所述第一数据电压生成驱动电流,第一发光控制电路在所述第一发光控制信号的控制下,导通驱动电流输出端与所述写入节点之间的连接;所述通路控制子电路维持所述控制端的电位,第一发光子电路在所述控制端的电位的控制下,导通所述写入节点与所述第一发光元件之间的连接,所述驱动电路驱动第一发光元件发光;第二发光子电路在所述控制端的电位和所述第二发光控制信号的控制下,断开所述写入节点与所述第二发光元件之间的连通;
所述像素驱动方法还包括:在低灰阶显示模式下:
在所述数据写入阶段,驱动电路在第一栅极驱动信号的控制下,接收第一数据电压;通路控制子电路在第二栅极驱动信号的控制下,将第二数据电压写入所述控制端;第一发光控制电路在所述第一发光控制信号的控制下,断开所述驱动电流输出端与所述写入节点之间的连接;
在所述发光阶段,所述驱动电路根据所述第一数据电压生成驱动电流,第一发光控制电路在所述第一发光控制信号的控制下,导通驱动电流输出端与所述写入节点之间的连接;所述通路控制子电路维持所述控制端的电位,第一发光子电路在所述控制端的电位的控制下,断开所述写入节点与所述第一发光元件之间的连接;第二发光子电路在所述控制端的电位和所述第二发光控制信号的控制下,导通所述写入节点与所述第二发光元件之间的连通,所述驱动电路驱动所述第二发光元件发光。
11.如权利要求10所述的像素驱动方法,其特征在于,所述显示周期还包括设置于所述发光阶段之后的熄灭阶段;
在所述熄灭阶段,第二发光控制电路在所述控制端的电位和所述第二发光控制信号的控制下,断开所述写入节点与所述第二发光元件之间的连通,所述第二发光元件停止发光。
12.如权利要求9所述的像素驱动方法,其特征在于,显示周期包括依次设置的数据写入阶段和发光阶段;
所述像素驱动方法包括:当采用第一发光元件发光时,
在数据写入阶段,驱动电路在第一栅极驱动信号的控制下,接收第一数据电压;通路控制子电路在第二栅极驱动信号的控制下,将第二数据电压写入所述控制端;第一发光控制电路在所述第一发光控制信号的控制下,断开所述驱动电流输出端与所述写入节点之间的连接;
在所述发光阶段,所述驱动电路根据所述第一数据电压生成驱动电流,第一发光控制电路在所述第一发光控制信号的控制下,导通驱动电流输出端与所述写入节点之间的连接;所述通路控制子电路维持所述控制端的电位,第一发光子电路在所述控制端的电位的控制下,导通所述写入节点与所述第一发光元件之间的连接,所述驱动电路驱动第一发光元件发光;第二发光子电路在所述控制端的电位和所述第二发光控制信号的控制下,断开所述写入节点与所述第二发光元件之间的连通;
所述像素驱动方法还包括:当采用第二发光元件发光时,
在数据写入阶段,驱动电路在第一栅极驱动信号的控制下,接收第一数据电压;通路控制子电路在第二栅极驱动信号的控制下,将第二数据电压写入所述控制端;第一发光控制电路在所述第一发光控制信号的控制下,断开所述驱动电流输出端与所述写入节点之间的连接;
在所述发光阶段,所述驱动电路根据所述第一数据电压生成驱动电流,第一发光控制电路在所述第一发光控制信号的控制下,导通驱动电流输出端与所述写入节点之间的连接;所述通路控制子电路维持所述控制端的电位,第一发光子电路在所述控制端的电位的控制下,断开所述写入节点与所述第一发光元件之间的连接;第二发光子电路在所述控制端的电位和所述第二发光控制信号的控制下,导通所述写入节点与所述第二发光元件之间的连通,所述驱动电路驱动第二发光元件发光。
13.一种显示装置,其特征在于,包括如权利要求1至8中任一权利要求所述的像素电路。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010448420.1A CN111477166B (zh) | 2020-05-25 | 2020-05-25 | 像素电路、像素驱动方法和显示装置 |
PCT/CN2021/095721 WO2021238897A1 (zh) | 2020-05-25 | 2021-05-25 | 像素电路、像素驱动方法和显示装置 |
US17/771,739 US11663961B2 (en) | 2020-05-25 | 2021-05-25 | Pixel circuit, pixel driving method and display device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010448420.1A CN111477166B (zh) | 2020-05-25 | 2020-05-25 | 像素电路、像素驱动方法和显示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN111477166A CN111477166A (zh) | 2020-07-31 |
CN111477166B true CN111477166B (zh) | 2021-08-06 |
Family
ID=71760095
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202010448420.1A Active CN111477166B (zh) | 2020-05-25 | 2020-05-25 | 像素电路、像素驱动方法和显示装置 |
Country Status (3)
Country | Link |
---|---|
US (1) | US11663961B2 (zh) |
CN (1) | CN111477166B (zh) |
WO (1) | WO2021238897A1 (zh) |
Families Citing this family (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111477166B (zh) * | 2020-05-25 | 2021-08-06 | 京东方科技集团股份有限公司 | 像素电路、像素驱动方法和显示装置 |
CN112017589A (zh) * | 2020-09-08 | 2020-12-01 | Tcl华星光电技术有限公司 | 多灰阶像素驱动电路及显示面板 |
CN112634818B (zh) * | 2020-12-23 | 2022-07-29 | 京东方科技集团股份有限公司 | 像素驱动电路、驱动方法及显示装置 |
CN113470569B (zh) * | 2021-07-01 | 2023-05-23 | 京东方科技集团股份有限公司 | 一种驱动电路、显示面板及电子设备 |
CN114067737B (zh) * | 2021-12-08 | 2023-07-25 | 深圳市华星光电半导体显示技术有限公司 | 显示面板及显示装置 |
CN114299870A (zh) * | 2022-02-14 | 2022-04-08 | Tcl华星光电技术有限公司 | 驱动电路及显示面板 |
CN114530120B (zh) * | 2022-03-15 | 2023-06-02 | Tcl华星光电技术有限公司 | 像素电路、像素驱动方法及显示装置 |
CN114613321A (zh) * | 2022-03-30 | 2022-06-10 | 云谷(固安)科技有限公司 | 像素驱动电路及其驱动方法、显示面板 |
EP4447031A1 (en) * | 2022-09-01 | 2024-10-16 | Boe Technology Group Co., Ltd. | Pixel circuit, pixel driving method, and display apparatus |
CN115862540B (zh) * | 2023-03-02 | 2023-05-26 | 惠科股份有限公司 | 像素驱动电路、像素驱动方法和显示面板 |
WO2024197776A1 (zh) * | 2023-03-31 | 2024-10-03 | 京东方科技集团股份有限公司 | 像素电路、驱动方法、显示基板、显示面板和显示装置 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20150093909A (ko) * | 2014-02-07 | 2015-08-19 | 삼성디스플레이 주식회사 | 유기 발광 표시 장치 |
CN107068057A (zh) * | 2017-02-14 | 2017-08-18 | 京东方科技集团股份有限公司 | 一种像素驱动电路、其驱动方法及显示面板 |
CN107731167A (zh) * | 2016-08-12 | 2018-02-23 | 京东方科技集团股份有限公司 | 像素电路、显示面板、显示设备及驱动方法 |
CN108417149A (zh) * | 2018-05-23 | 2018-08-17 | 武汉天马微电子有限公司 | 一种显示面板及其驱动方法、显示装置 |
US10262596B2 (en) * | 2016-09-08 | 2019-04-16 | Aot Limited | Pixel circuit |
CN110047425A (zh) * | 2019-05-17 | 2019-07-23 | 京东方科技集团股份有限公司 | 像素电路及其控制方法、显示面板 |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105659311B (zh) * | 2013-10-21 | 2018-01-23 | 夏普株式会社 | 显示装置 |
US10339866B2 (en) * | 2014-07-15 | 2019-07-02 | Sharp Kabushiki Kaisha | Display device and driving method therefor |
KR102287803B1 (ko) | 2014-08-11 | 2021-08-11 | 삼성디스플레이 주식회사 | 표시 장치 |
CN104732926B (zh) * | 2015-04-03 | 2017-03-22 | 京东方科技集团股份有限公司 | 一种像素电路、有机电致发光显示面板及显示装置 |
KR102552300B1 (ko) * | 2018-02-08 | 2023-07-10 | 삼성디스플레이 주식회사 | 표시 장치 |
CN109003574B (zh) * | 2018-08-15 | 2021-01-22 | 京东方科技集团股份有限公司 | 像素单元、驱动方法、像素模组及其驱动方法和显示装置 |
CN111477166B (zh) | 2020-05-25 | 2021-08-06 | 京东方科技集团股份有限公司 | 像素电路、像素驱动方法和显示装置 |
-
2020
- 2020-05-25 CN CN202010448420.1A patent/CN111477166B/zh active Active
-
2021
- 2021-05-25 WO PCT/CN2021/095721 patent/WO2021238897A1/zh active Application Filing
- 2021-05-25 US US17/771,739 patent/US11663961B2/en active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20150093909A (ko) * | 2014-02-07 | 2015-08-19 | 삼성디스플레이 주식회사 | 유기 발광 표시 장치 |
CN107731167A (zh) * | 2016-08-12 | 2018-02-23 | 京东方科技集团股份有限公司 | 像素电路、显示面板、显示设备及驱动方法 |
US10262596B2 (en) * | 2016-09-08 | 2019-04-16 | Aot Limited | Pixel circuit |
CN107068057A (zh) * | 2017-02-14 | 2017-08-18 | 京东方科技集团股份有限公司 | 一种像素驱动电路、其驱动方法及显示面板 |
CN108417149A (zh) * | 2018-05-23 | 2018-08-17 | 武汉天马微电子有限公司 | 一种显示面板及其驱动方法、显示装置 |
CN110047425A (zh) * | 2019-05-17 | 2019-07-23 | 京东方科技集团股份有限公司 | 像素电路及其控制方法、显示面板 |
Also Published As
Publication number | Publication date |
---|---|
WO2021238897A1 (zh) | 2021-12-02 |
US11663961B2 (en) | 2023-05-30 |
CN111477166A (zh) | 2020-07-31 |
US20230073465A1 (en) | 2023-03-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN111477166B (zh) | 像素电路、像素驱动方法和显示装置 | |
CN109872680B (zh) | 像素电路及驱动方法、显示面板及驱动方法、显示装置 | |
CN111462694B (zh) | 像素电路及其驱动方法、显示面板 | |
WO2021129011A1 (zh) | 像素电路的驱动方法、显示面板和显示装置 | |
CN111445858B (zh) | 像素电路及其驱动方法、显示装置 | |
US11620942B2 (en) | Pixel circuit, driving method thereof and display device | |
US11164520B2 (en) | Power off method of display device, and display device | |
CN111785211B (zh) | 一种像素驱动电路、驱动方法、显示面板及显示装置 | |
JP6142178B2 (ja) | 表示装置および駆動方法 | |
CN110689840B (zh) | 一种像素电路、短路检测方法和显示面板 | |
US20210358390A1 (en) | Subpixel circuit, pixel circuit, driving method thereof, display module and display device | |
CN107358915A (zh) | 一种像素电路、其驱动方法、显示面板及显示装置 | |
WO2021244273A1 (zh) | 复位控制信号生成电路、方法、模组和显示装置 | |
CN111754938A (zh) | 像素电路及其驱动方法、显示装置 | |
CN113744683B (zh) | 像素电路、驱动方法和显示装置 | |
CN111354314A (zh) | 像素电路、像素电路的驱动方法和显示面板 | |
US12027114B2 (en) | Pixel driving circuit, method for driving the same and display device | |
CN110992891B (zh) | 一种像素驱动电路、驱动方法和显示基板 | |
US11508289B2 (en) | Pixel driving circuit, method of driving the same and display device | |
CN108735145B (zh) | 像素电路、像素驱动方法和显示装置 | |
CN112365844A (zh) | 像素驱动电路及显示面板 | |
CN212276788U (zh) | 像素电路及显示装置 | |
CN114333702B (zh) | 显示面板的驱动电路、显示面板 | |
CN114038413A (zh) | 像素驱动方法及显示面板 | |
CN111243515A (zh) | 像素电路、显示面板和像素电路的驱动方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |