CN111968569B - 一种像素电路、阵列基板及其驱动方法、显示面板 - Google Patents
一种像素电路、阵列基板及其驱动方法、显示面板 Download PDFInfo
- Publication number
- CN111968569B CN111968569B CN202010917995.3A CN202010917995A CN111968569B CN 111968569 B CN111968569 B CN 111968569B CN 202010917995 A CN202010917995 A CN 202010917995A CN 111968569 B CN111968569 B CN 111968569B
- Authority
- CN
- China
- Prior art keywords
- sub
- circuit
- pixel
- driving
- gate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2007—Display of intermediate tones
- G09G3/2018—Display of intermediate tones by time modulation using two or more time intervals
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2007—Display of intermediate tones
- G09G3/2077—Display of intermediate tones by a combination of two or more gradation control methods
- G09G3/2081—Display of intermediate tones by a combination of two or more gradation control methods with combination of amplitude modulation and time modulation
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
- G09G2300/0426—Layout of electrodes and connections
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0439—Pixel structures
- G09G2300/0452—Details of colour pixel setup, e.g. pixel composed of a red, a blue and two green components
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0814—Several active elements per pixel in active matrix panels used for selection purposes, e.g. logical AND for partial update
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0202—Addressing of scan or signal lines
- G09G2310/0205—Simultaneous scanning of several lines in flat panels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0235—Field-sequential colour display
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0267—Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0286—Details of a shift registers arranged for use in a driving circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/08—Details of timing specific for flat panels, other than clock recovery
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0233—Improving the luminance or brightness uniformity across the screen
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0242—Compensation of deficiencies in the appearance of colours
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of El Displays (AREA)
- Electroluminescent Light Sources (AREA)
Abstract
本申请实施例提供一种像素电路、阵列基板及其驱动方法、显示面板,涉及显示技术领域,用于解决部分Micro LED发光效率不同,影响显示效果的问题。阵列基板包括多个矩阵排列的像素单元,每个像素单元至少包括发光颜色不同的第一亚像素、第二亚像素和第三亚像素;第一亚像素的发光效率低于第二亚像素和第三亚像素;每一行像素单元中,第一亚像素连接第一栅线,第二亚像素和第三亚像素连接第二栅线。
Description
本申请是申请号为201810685556.7,2018年06月28日提交的名称为“一种阵列基板及其驱动方法、显示面板”的分案申请。
技术领域
本发明涉及显示技术领域,尤其涉及一种阵列基板及其驱动方法、显示面板。
背景技术
Micro LED(Light Emitting Diode,发光二极管)显示装置,相对于同为白发光显示的OLED(Organic Light Emitting Diode,有机发光二极管)显示装置而言,Micro LED具有全固态、寿命长、发光材料不容易受到外界环境影响而相对稳定的优势。
然而,Micro LED显示装置中发光颜色不一样的Micro LED,其发光效率也不同,从而对显示画面的显示效果造成影响。
发明内容
本发明的实施例提供一种阵列基板及其驱动方法、显示面板,用于解决部分MicroLED发光效率不同,影响显示效果的问题。
为达到上述目的,本发明的实施例采用如下技术方案:
本申请实施例的一方面,提供一种像素电路,该像素电路包括第一选通子电路、第二选通子电路、灰阶控制子电路、驱动子电路以及发光器件;第一选通子电路与数据线、灰阶控制子电路电连接,第一选通子电路还连接第一栅线或第二栅线;第一选通子电路用于在第一栅线或第二栅线的控制下,将数据线输出的数据电压传输至灰阶控制子电路;灰阶控制子电路还与驱动子电路和发光器件的阳极电连接,灰阶控制子电路用于根据数据电压、控制驱动子电路和发光器件电连接的时长;第二选通子电路与电压源、驱动子电路以及第三栅线电连接,第二选通子电路用于在第三栅线的控制下,将电压源输出的电压传输至驱动子电路;驱动子电路还与电压源、第一工作电压端电连接;发光器件的阴极与第二工作电压端电连接;驱动子电路用于在电压源输出的恒定电压的控制下,向发光器件提供恒定的驱动电流;发光器件根据驱动电流进行发光。
在一些实施例中,电压源为恒压源;或者,电压源用于在第三栅线的控制下,输出恒定电压。
在一些实施例中,第一选通子电路包括第一晶体管;第一晶体管的栅极连接第一栅线或第二栅线,第一极连接数据线,第二极与灰阶控制子电路电连接。
在一些实施例中,灰阶控制子电路包括第二晶体管;第二晶体管的栅极连接第一选通子电路,第一极连接驱动子电路,第二极连接发光器件的阳极。
在一些实施例中,第二选通子电路包括第三晶体管;第三晶体管的栅极连接第三栅线,第一极连接电压源,第二极连接驱动子电路。
在一些实施例中,驱动子电路包括驱动晶体管;驱动晶体管的栅极连接电压源,第一极连接第一工作电压端,第二极连接灰阶控制子电路。
本申请实施例的另一方面,提供一种阵列基板,包括多个矩阵排列的像素单元,每个像素单元至少包括发光颜色不同的第一亚像素、第二亚像素和第三亚像素,第一亚像素、第二亚像素和第三亚像素均包括如上所述的像素电路;第一亚像素的发光效率低于第二亚像素和第三亚像素;每一行像素单元中,第一亚像素连接第一栅线,第二亚像素和第三亚像素连接第二栅线。
在一些实施例中,同一行像素单元连接同一根第三栅线;同一列亚像素连接同一电压源线,该电压源线用于在第三栅线的控制下,向发光器件提供恒定电压以使发光器件工作在发光效率最高的区域。
在一些实施例中,在第三栅线逐行扫描像素单元的情况下,多条电压源线用于向扫描到的一行像素单元中至少两个亚像素的发光器件提供不同的恒定电压;和/或,至少一条电压源线中的每条电压源线向其连接的一列亚像素中的至少两个发光器件提供不同的恒定电压;或者,每条电压源线向其连接的一列亚像素中的各发光器件提供相同的恒定电压,至少两条电压源线向各自连接的至少两列亚像素中的发光器件具有不同的恒定电压。
在一些实施例中,像素电路中的发光器件包括微型发光二极管。
本申请实施例的另一方面,提供一种显示面板,该显示面板包括如上所述的任意一种阵列基板。
在一些实施例中,显示面板包括栅极驱动电路;该栅极驱动电路包括第一栅极驱动子电路和第二栅极驱动子电路;第一栅极驱动子电路与第一栅线相连接;第一栅极驱动子电路用于依次向多个栅线组提供第一扫描信号;第二栅极驱动子电路与多条第二栅线相连接;第二栅极驱动子电路用于依次向多条第二栅线提供第二扫描信号。
本申请实施例的另一方面,提供一种如上所述的任意一种阵列基板的驱动方法,该驱动方法包括:向连接同一行像素单元的第一栅线提供第一扫描信号,第二栅线提供第二扫描信号;第一扫描信号的有效时长大于第二扫描信号的有效时长。
在一些实施例中,向连接同一行像素单元的第一栅线提供第一扫描信号,第二栅线提供第二扫描信号包括:依次向多个栅线组提供第一扫描信号;栅线组包括N条相邻的第一栅线;N≥2,N为正整数;向一个栅线组提供第一扫描信号包括:同时向栅线组中的N条第一栅线提供第一扫描信号;依次向多条第二栅线提供第二扫描信号;其中,第二扫描信号的有效时长为与第一扫描信号的有效时长的1/N。
在一些实施例中,驱动方法包括:第二选通子电路在第三栅线的控制下,将电压源输出的恒定电压传输至驱动子电路;第一选通子电路在第一栅线或第二栅线的控制下,将数据线输出的数据电压传输至灰阶控制子电路;灰阶控制子电路根据数据电压,控制驱动子电路和发光器件电连接的时长;驱动子电路在电压源输出的恒定电压的控制下,向发光器件提供恒定的驱动电流;发光器件根据驱动电流进行发光。
本申请实施例提供的阵列基板中,每一行像素单元中,发光效率较低的第一亚像素连接第一栅线,发光效率较高的第二亚像素和第三亚像素连接第二栅线。在此情况下,可以向连接同一行像素单元的第一栅线提供第一扫描信号,第二栅线提供第二扫描信号。第一扫描信号的有效时长大于第二扫描信号的有效时长。这样一来,同一行像素单元中,第一亚像素的发光时间大于第二亚像素和第三亚像素。从而可以对发光效率较低的第一亚像素的发光时间进行延长,以对该第一亚像素的发光亮度进行补偿,使得第一亚像素与第二亚像素、第三亚像素的发光亮度相同或近似相同,从而可以提高显示效果。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本申请的一些实施例提供的一种阵列基板的结构示意图;
图2为本申请的一些实施例提供的一种控制信号时序图;
图3为本申请的一些实施例提供的另一种阵列基板的结构示意图;
图4为本申请的一些实施例提供的另一种控制信号时序图;
图5为本申请的一些实施例提供的另一种控制信号时序图;
图6为本申请的一些实施例提供的一种像素电路的结构示意图;
图7为本申请的一些实施例提供的一种Micro LED的电流密度与发光效率的关系曲线图;
图8为本申请的一些实施例提供的另一种像素电路的结构示意图;
图9为本申请的一些实施例提供的一种阵列基板的驱动方法流程图;
图10为图6所示的像素电路的具体结构示意图;
图11为图8所示的像素电路的具体结构示意图;
图12为本申请的一些实施例提供的另一种控制信号时序图;
图13为本申请的一些实施例提供的另一种控制信号时序图;
图14为本申请的一些实施例提供的一种显示面板的结构示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
以下,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个该特征。在本申请实施例的描述中,除非另有说明,“多个”的含义是两个或两个以上。
本申请的一些实施例提供一种如图1所示的阵列基板01,该阵列基板包括多个矩阵排列的像素单元10,每个像素单元10至少包括发光颜色不同的第一亚像素101、第二亚像素102和第三亚像素103。
本申请对上述第一亚像素101、第二亚像素102和第三亚像素103发出的光线不做限定,只要同一像素单元10中第一亚像素101、第二亚像素102和第三亚像素103分别发出的光线混合后,使得该像素单元10发白光即可。
其中,上述第一亚像素101的发光效率低于第二亚像素102和第三亚像素103。示例的,上述第一亚像素101发红光(R)、第二亚像素102绿光(G),第三亚像素103发蓝光(B)。
在此基础上,每一行像素单元10中,第一亚像素101连接第一栅线G,第二亚像素102和第三亚像素103连接第二栅线S。上述第一栅线G和第二栅线S不同。
基于此,本申请的一些实施例提供一种用于驱动上述阵列基板的方法,上述驱动方法包括:
向连接同一行像素单元10的第一栅线G提供第一扫描信号,第二栅线S提供第二扫描信号。
其中,如图2所示,第一扫描信号的有效时长T1大于第二扫描信号的有效时长T2。
这样一来,同一行像素单元10中,第一亚像素101的发光时间大于第二亚像素102和第三亚像素103。从而可以对发光效率较低的第一亚像素101的发光时间进行延长,以对该第一亚像素101的发光亮度进行补偿,使得第一亚像素101与第二亚像素102、第三亚像素103的发光亮度相同或近似相同,从而可以提高显示效果。
在本申请的一些实施例中,如图3所示,上述阵列基板还包括多个栅线组20。
上述多个栅线组20中的每个栅线组20包括至少两个相邻的第一栅线G。任意两个栅线组20中的第一栅线G不相同。
示例性的,如图3所示,每个栅线组20包括两条相邻的第一栅线G,即第一行的第一栅线G1和第二行的第一栅线G2构成一栅线组20;第三行的第一栅线G3和第四行的第一栅线G4构成另一栅线组20。其余多条第一栅线G构成的栅线组20同理可得,在此不再一一赘述。
此外,每个栅线组20中的所有第一栅线G同时接收同一扫描信号。例如,每个栅线组20中的所有第一栅线G同时接收上述第一扫描信号。在此情况下,位于同一栅线组20中的所有第一栅线G可以同时被扫描,与同一栅线组20中的各条第一栅线G相连接的第一亚像素101同时开启,并发光,且发光时长相同。
基于此,可以在同一时刻T,向一栅线组20中的N条第一栅线G提供上述第一扫描信号。其中,N≥2,N为正整数。与此同时,依次向与上述属于同一栅线组20中的N条第一栅线G分别连接同一行像素单元10的各条第二栅线S提供第二扫描信号。在此情况下,与各条第二栅线S所连接的第二亚像素102和第三亚像素103逐行开启,而与各条第一栅线G相连接第一亚像素101可以在上述时刻T中一直保持开启状态。这样一来,一组栅线组20所连接的第一亚像素101的发光时长可以为和该第一亚像素101位于同一行的第二亚像素102、第三亚像素103的发光时长的N倍。
基于此,上述向连接同一行像素单元10的第一栅线G提供第一扫描信号,第二栅线S提供第二扫描信号包括:依次向多个栅线组20提供第一扫描信号。
示例性的,先向如图3所示的第一行(L1)的第一栅线G1和第二行(L2)的第一栅线G2构成一栅线组20中的两条第一栅线G1、第一栅线G2提供如图4所示的第一扫描信号Scan_1。
然后,再向图3所示的第三行(L3)的第一栅线G3和第四行(L4)的第一栅线G4构成一栅线组20中的两条第一栅线G3、第一栅线G4提供上述第一扫描信号Scan_1。接下来的各组栅线组20的扫描方式同上所述。
在此基础上,向一个栅线组20提供上述第一扫描信号包括:
首先,同时向栅线组20中的N条第一栅线G提供第一扫描信号。
示例性的,同时向第一行(L1)的第一栅线G1和第二行(L2)的第一栅线G2提供如图4所示的第一扫描信号Scan_1。此时,第一行和第二行的第一亚像素101,即发红光(R)。
然后,依次向多条第二栅线G提供第二扫描信号Scan_2。
示例性的,如图4所示,先向与第一行(L1)的第一栅线G1连接同一行像素单元10的第一行(L1)的第二栅线S1提供第二扫描信号Scan_2;然后,向与第二行(L2)的第一栅线G2连接同一行像素单元10的第二行(L2)的第二栅线S2提供第二扫描信号Scan_2。
其中,第二扫描信号Scan_2的有效时长T2为与第一扫描信号Scan_1的有效时长T1的1/N。
示例性的,如图3所示,一组栅线组中具有两条相邻的第一栅线G1和第一栅线G2。此时,如图4所示,第二扫描信号Scan_2的有效时长T2为与第一扫描信号Scan_1的有效时长T1的1/2。
在此情况下,如图4所示,第一行(L1)中第一亚像素101,以及第二行(L2)中的第一亚像素101(R)发光的前一半时间,第一行(L1)中的第二亚像素102(G)和第三亚像素103(B)发光。在第一行(L1)中第一亚像素101,以及第二行(L2)中的第一亚像素101(R)发光的后一半时间,第二行(L2)中的第二亚像素102(G)和第三亚像素103(B)发光。因此,每一行第二亚像素102(G)和第三亚像素103(B)发光时长是第一行(L1)、第二行(L2)的第一亚像素101(R)的发光时长的二分之一。
同理,当一组栅线组20包括三条相邻的上述第一栅线G时,此时,如图5所示,第二扫描信号Scan_2的有效时长T2为与第一扫描信号Scan_1的有效时长T1的1/3。在此情况下,每一行第二亚像素102(G)和第三亚像素103(B)发光时长是第一行(L1)、第二行(L2)、第三行(L3)的第一亚像素101(R)的发光时长的三分之一。
需要说明的是,本领域技术人员可以根据需要对一个栅线组20包括的第一栅线G的数量进行限定,以使得在一帧画面的显示时间内,一个像素单元10中,第一亚像素101(R)的发光亮度与第二亚像素102(G)和第三亚像素103(B)的发光亮度相同或近似相同,达到对一个像素单元10中各个亚像素的配比进行调节,使得该像素单元10达到白平衡状态的目的。
当第一亚像素101的发光效率与第二亚像素102、第三亚像素103相差较大时,可以增加每个栅线组20中第一栅线G的数量,反之可以减小每个栅线组20中第一栅线G的数量。
上述实施例是以一组栅线组20包括两条或三条相邻的第一栅线G为例进行的说明。当一组栅线组20包括其余数量的第一栅线G时,上述第一扫描信号Scan_1和第二扫描信号Scan_2,以及第一亚像素101(R)、第二亚像素102(G)和第三亚像素103(B)的发光时长的设置同上所述此处不再一一赘述。
在本申请的一些实施例中,如图6所示,上述阵列基板01还包括位于上述第一亚像素101、第二亚像素102以及第三亚像素103内的像素电路。
该像素电路包括第一选通子电路30、灰阶控制子电路31、驱动子电路32以及发光器件D。
在本申请的一些实施例中,上述发光器件D可以包括微型发光二极管(MicroLED)。
此外,第一选通子电路30与数据线DL、灰阶控制子电路31电连接。此外,上述第一选通子电路30还连接第一栅线G或第二栅线S。
当上述像素电路位于第一亚像素101内时,该像素电路中的第一选通子电路30与第一栅线G相连接。当上述像素电路位于第二亚像素102或第三亚像素103内时,该像素电路中的第一选通子电路30与第二栅线S相连接。
此外,第一选通子电路30用于在第一栅线S或第二栅线G的控制下,将数据线DL输出的数据电压Vdata传输至灰阶控制子电路31。
灰阶控制子电路31还与驱动子电路32和发光器件D的阳极电连接。该灰阶控制子电路31用于根据接收到的数据电压Vdata,控制驱动子电路32和发光器件D电连接的时长。
驱动子电路32还与恒压源Vp、第一工作电压端VDD电连接。此外,发光器件D的阴极与第二工作电压端VSS电连接。
驱动子电路32用于在恒压源Vp输出的恒定电压的控制下,根据第一工作电压VDD和恒压源Vp之间的压差,向发光器件D提供恒定的驱动电流I。其中,第一工作电压VDD和第二工作电压VSS用于向驱动电流I的电流流通路径提供电势差。此外,该驱动电流I的大小由恒压源Vp和第一工作电压VDD输出的电压值的大小决定。
该发光器件D根据驱动电流I进行发光。
需要说明的是,上述第一工作电压端VDD用于输出高电平,而第二工作电压端VSS用于输出低电平或者接地。
上述恒压源Vp可以向驱动子电路32提供恒定的电压,从而使得驱动子电路32向发光器件D提供恒定的驱动电流I,进而使得发光器件D的发光性能稳定。
此外,上述发光器件D为Micro LED时,Micro LED的发光效率与电流密度的关系曲线,示例性的,如图7所示,可以看出电流密度在A位置处时,该Micro LED的发光效率最高。因此为了使得第一亚像素101、第二亚像素102或者第三亚像素103中的Micro LED的具有较高的发光效率,可以对上述恒压源Vp输出的恒定电压的电压值进行设定,使得驱动子电路32向Micro LED提供的恒定的驱动电流,可以使得该Micro LED的电流密度恒定的处于上述A位置,从而使得各个亚像素的像素电路中的Micro LED工作在发光效率最高的区域,达到提高发光器件D发光效率以及发光稳定性的目的。
图7所示的关系曲线仅仅是为了对一种Micro LED工作在发光效率最高的区域进行的说明。不同种类或型号的Micro LED的上述关系曲线不一定相同。
需要说明的是,当Micro LED的发光颜色不同时,不同发光颜色的Micro LED具有的发光效率与电流密度的关系曲线也不相同。在此情况下,第一亚像素101中发红光(R)的Micro LED、第二亚像素102中发绿光(G)的Micro LED以及第三亚像素103中发蓝光(B)的Micro LED在各自曲线中的发光高线率区域对应的电流密度各不相同。因此与第一亚像素101中的像素电路相连接的恒压源Vp、与第二亚像素102中的像素电路相连接的恒压源Vp以及与第三亚像素103中的像素电路相连接的恒压源Vp的数值不同。
基于此,可以将发光颜色相同的多个亚像素中的像素电路连接相同的恒压源Vp。示例性的,位于同一列的第一亚像素101中的像素电路连接相同的恒压源Vp;位于同一列的第二亚像素102中的像素电路连接相同的恒压源Vp;位于同一列的第三亚像素103中的像素电路连接相同的恒压源Vp。
再示例的,如图14所示,同一行像素单元连接同一根第三栅线GL,位于第一列的亚像素连接同一电压源线1401,位于第二列的亚像素连接同一电压源线1402,位于第三列的亚像素连接同一电压源线1403。
在一些实施例中,在第三栅线提供扫描信号的情况下,电压源输出恒定电压,电压源线用于向发光器件D提供恒定电压以使发光器件D工作在发光效率最高的区域。
在一些实施例中,在第三栅线逐行扫描像素单元10的情况下,多条电压源线用于向扫描到的一行像素单元10中的至少两个亚像素的发光器件D提供不同的恒定电压。示例的,如图14所示,在第三栅线GL扫描第一行像素单元的情况下,电压源线1401与电压源线1402向扫描到的这一行像素单元中包括的两个亚像素的发光器件提供不同的恒定电压。
在另一些实施例中,至少一条电压源线中的每条电压源线向其连接的一列亚像素中的至少两个发光器件D提供不同的恒定电压。示例的,如图14所示,阵列基板中包括有三条电压源线,其分别为电压源线1401,电压源线1402和电压源线1403,其中,电压源线1401向该电压源线连接的一列亚像素中的至少两个发光器件提供不同的恒定电压。
此外,在本申请的一些实施例中,上述像素电路,如图8所示,还包括第二选通子电路33。
该第二选通子电路33与恒压源Vp、驱动子电路32以及第三栅线GL电连接。该第二选通子电路33用于在第三栅线GL的控制下,将恒压源Vp输出的恒定电压传输至驱动子电路。
在此情况下,只有在第三栅线GL的控制下,将第二选通子电路开启时,上述恒压源Vp才能够传输至驱动子电路32。这样一来,驱动子电路32无需一致保持开启状态,而可以根据需要在第二选通子电路开启后,接收恒压源Vp,再向发光器件D提供驱动电流I。
本申请对第三栅线GL何时控制第二选通子电路33开启不做限定,至少能够保证,在第一栅线G和第二栅线S将第一选通子电路30开启之前,第三栅线GL控制第二选通子电路33开启即可。
基于图6所示的像素电路的结构,本申请的一些实施例提供一种用于驱动如上所述的阵列基板的方法,如图9所示,上述驱动方法包括S101~S104。
S101、上述第一选通子电路30在第一栅线G或第二栅线S的控制下,将数据线DL输出的数据电压Vdata传输至灰阶控制子电路31。
第一栅线G或第二栅线S控制第一选通子电路30开启,当第一选通子电路30开启后,数据电压Vdata可以通过第一选通子电路30传输至灰阶控制子电路31。
S102、灰阶控制子电路31根据数据电压Vdata,控制驱动子电路32和发光器件D电连接的时长。
数据电压Vdata控制灰阶控制子电路31开启,当灰阶控制子电路31开启时驱动子电路32和发光器件D电连接。当灰阶控制子电路31关闭后,驱动子电路32和发光器件D断开电连接。
S103、驱动子电路32在恒压源Vp输出的恒定电压的控制下,根据第一工作电压VDD和恒压源Vp之间的压差,向发光器件D提供恒定的驱动电流I。
S104、发光器件D根据上述驱动电流I进行发光。
上述驱动阵列基板的方法具有与前述实施例提供的阵列基板相同的有益效果,此处不再赘述。
此外,在上述像素电路,如图8所示,还包括第二选通子电路33的情况下,S101之前,上述驱动方法还包括:
第二选通子电路33在第三栅线GL的控制下,将恒压源Vp输出的恒定电压传输至驱动子电路32。这样一来,在第三栅线GL的控制下,当第二选通子电路33开启时,驱动子电路32才可以处于工作状态,并接收到恒压源Vp输出的恒定电压。
以下对图6或图8中各个子电路的结构进行详细的说明。
示例性的,如图10所示,上述第一选通子电路30包括第一晶体管M1。
该第一晶体管M1的栅极连接第一栅线G或第二栅线S,第一极连接数据线DL,第二极与灰阶控制子电路31电连接。
该灰阶控制子电路31包括第二晶体管M2。
第二晶体管M2的栅极连接第一选通子电路30,第一极连接驱动子电路32,第二极连接发光器件D的阳极。
在第一选通子电路30的结构如上所述时,上述第二晶体管M2的栅极连接第一晶体管M1的第二极。
驱动子电路32包括驱动晶体管Md。
对于图6所示的结构而言,上述驱动晶体管Md的栅极连接恒压源Vp,第一极连接第一工作电压端VDD,第二极连接灰阶控制子电路31。
在上述灰阶控制子电路31的结构如上所述时,该驱动晶体管Md的第二极与第二晶体管M2的第一极电连接。
在上述像素电路如图8所示还包括第二选通子电路33时,该第二选通子电路33,如图11所示包括第三晶体管M3。
第三晶体管M3的栅极连接第三栅线GL,第一极连接恒压源Vp,第二极连接驱动子电路32。
在驱动子电路32的结构如上所述时,该第三晶体管M3的第二极与驱动晶体管Md的栅极相连接。在此情况下,当第三晶体管M3导通后,该驱动晶体管Md的栅极通过第三晶体管M3与恒压源Vp相连接。
需要说明的是,上述各个晶体管可以为N型晶体管,也可以为P型晶体管。其中,图10和图11是以上述各个晶体管为P型晶体管为例进行的说明。此外,上述各个晶体管的第一极可以为源极,第二极为漏极;或者,第一极为漏极,第二极为源极,本申请对此不做限定。
由于驱动晶体管Md能够生成用于驱动发光器件D进行发光的驱动电流I,因此该驱动晶体管Md需要具备一定的带载能力。所以驱动晶体管Md的宽长比通常大于上述第一晶体管M1、第二晶体管M2以及第三晶体管M3的宽长比。
以下,以图11所示的像素电路为例,对该像素电路的工作过程进行详细的说明。
首先,第三栅线GL输入低电平,此时,第三晶体管M3导通,从而将恒压源Vp输出的恒定电压传输至驱动晶体管Md的栅极,驱动晶体管Md导通。
在此情况下,在恒压源Vp输出的恒定电压的控制下,可以使得驱动晶体管Md工作在饱和区,从而可以通过驱动晶体管Md向发光器件D提供恒定的驱动电流I,该驱动电流I的大小与恒压源Vp输出的电压以及第一工作电压端VDD输出的电压相关。
需要说明的是,如果驱动晶体管Md一直工作在上述饱和区,会导致驱动晶体管Md的阈值电压(Vth)等特性发生漂移,从而影响上述驱动电流I的稳定性。在此情况下,相对于图10所示的方案而言,图11中通过设置第三晶体管M3,可以利用第三栅线GL控制第三晶体管M3的导通和截止,使得只有在第三晶体管M3导通时,驱动晶体管Md才能够工作在上述饱和区,降低了驱动晶体管Md的阈值电压发生漂移的几率。
接下来,第一栅线G或第二栅线S输入低电平。此时,第一晶体管M1导通,将数据电压Vdata传输至第二晶体管M2的栅极,该第二晶体管M2导通。
该第二晶体管M2为开关晶体管,当该第二晶体管M2导通时,上述驱动晶体管Md产生的驱动电流I能够通过第二晶体管M2传输至发光器件D,从而使得发光器件D在接收到上述驱动电流I后进行发光。
由上述可知,上述驱动电流I的大小与恒压源Vp输出的电压相关,因此可以对恒压源Vp输出的电压进行设置,并在第二晶体管M2导通的情况下,能够使得发光器件D在接收到上述驱动电流I后,其电流密度恒定的处于发光效率最高的区域。
此外,第一栅线G或第二栅线S输出的信号如图12所示,相对于第三栅线GL而言,具有一定的延时。这样一来,可以使得驱动晶体管Md产生的驱动电流I稳定后,再通过第二晶体管M2传输至发光器件D,从而进一步确保发光器件D的电流密度恒定的处于上述发光效率最高的区域。
需要说明的是,可以采用PWM(Pulse Width Modulation,脉冲宽度调节)的方式控制第一栅线G输出的第一扫描信号Scan_1或第二栅线S输出的第二扫描信号Scan_2的有效时长。这样一来,可以控制第一晶体管M1的导通时长,从而对发光器件D接收上述驱动电流I的有效时长进行控制,进而达到对发光器件D有效发光亮度,以及与该有效发光亮度相匹配的显示灰阶进行调节的目的。
示例性的,如图13所示,当具有上述像素电路的第一亚像素101需要显示L255的灰阶时,可以向该第一亚像素101中的第一晶体管M1的栅极所连接的第一栅线G提供上述第一扫描信号Scan_1(图13中以低电平VGL为例),以导通第一晶体管M1。在此情况下,在第一晶体管M1导通时间T内,数据线DL通过第一晶体管M1向第二晶体管M2的栅极提供的数据电压Vdata中,低电平VGL的时长与上述第一晶体管M1导通时间T相同。
或者,当具有上述像素电路的第一亚像素101需要显示L127的灰阶时,可以在第一晶体管M1导通时间T内,数据线DL通过第一晶体管M1向第二晶体管M2的栅极提供的数据电压Vdata中,低电平VGL的时长为上述第一晶体管M1导通时间T的50%左右(以下为了方便说明,以50%为例)。
又或者,当具有上述像素电路的第一亚像素101需要显示L0的灰阶时,可以在第一晶体管M1导通时间T内,数据线DL通过第一晶体管M1向第二晶体管M2的栅极提供的数据电压Vdata中,低电平VGL的时长为0。
又或者,当有上述像素电路的第一亚像素101需要显示的灰阶值L位于L127<L<L255时,可以在第一晶体管M1导通时间T内,数据线DL通过第一晶体管M1向第二晶体管M2的栅极提供的数据电压Vdata中,低电平VGL的时长P为50%×T<P<100%×T。
又或者,当有上述像素电路的第一亚像素101需要显示的灰阶值L位于L0<L<L127时,可以在第一晶体管M1导通时间T内,数据线DL通过第一晶体管M1向第二晶体管M2的栅极提供的数据电压Vdata中,低电平VGL的时长P为0×T<P<50%×T。
上述是以第一亚像素101为例进行的说明,当控制第二亚像素102和第三亚像素103的灰阶时,同理可得,只需要控制第二亚像素102或第三亚像素103中的第一晶体管M1的栅极所连接的第二栅线S在一行像素单元10的扫描时间内输出的上述第二扫描信号Scan_2的占空比即可。
本申请的一些实施例,提供一种显示面板包括如上所述的任意一种阵列基板01。
此外,上述显示面板包括设置于布线区的栅极驱动电路。该栅极驱动电路如图14所示,包括第一栅极驱动子电路40和第二栅极驱动子电路41。
需要说明的是,阵列基板01包括设置上述像素单元10的像素区,以及位于所述像素区周边的布线区。
上述第一栅极驱动子电路40和第二栅极驱动子电路41可以成IC(IntegratedCircuit集成电路)的形式,并通过绑定(Bonding)工艺在设置于上述布线区。或者,还可以通过GOA(Gate Driver on Array,阵列基板行驱动)的方式制作于阵列基板01的玻璃衬底上。本申请对此不做限定。
以下对上述第一栅极驱动子电路40和第二栅极驱动子电路41进行详细的说明。
如图14所示,第一栅极驱动子电路40与第一栅线G1相连接。
该第一栅极驱动子电路40用于依次向多个栅线组20(如图14所示,包括第一行第一栅线G1和第二行第一栅线G2)提供第一扫描信号Scan_1。
第二栅极驱动子电路41与第二栅线(S1、S2……)相连接。
该第二栅极驱动子电路41用于依次向多条第二栅线(S1、S2……)提供第二扫描信号Scan_2。
在本申请的一些实施例中,如图14所示,上述第一栅极驱动子电路40包括多个级联的第一移位寄存器(RS_G_1、RS_G_2……)。
每一级第一移位寄存器与一组栅线组20相连接。不同的第一移位寄存器连接的栅线组20不同。在此情况下,一级第一移位寄存器输出的第一扫描信号Scan_1,可以同时提供至该级第一移位寄存器相连接的栅线组20中的多条第一栅线(例如,G1和G2)。
此外,第二栅极驱动子电路41包括多个级联的第二移位寄存器(RS_S_1、RS_S_2……),每一级第二移位寄存器连接一条第二栅线(S1、S2……)。在此情况下,一级第二移位寄存器(例如RS_S_1)可输出的第二扫描信号Scan_2,可以提供至一条与该第二移位寄存器(例如RS_S_1)相连接第二栅线(例如,S1)。
在此基础上,为了减小上述显示面板的布线区的尺寸,且使得显示区两侧的布线区的面积大小相同或近似相同。在本申请的一些实施例中,上述第一栅极驱动子电路40和第二栅极驱动子电路41,如图14所示,分别位于显示区(即阵列设置有像素电路的区域)的两侧。
此外,上述显示面板还包括与数据线DL相连接的源极驱动电路。其中,由于位于同一栅线组20中的所有第一栅线G可以同时被扫描,因此,同一栅线组20中的各条第一栅线G所控制的亚像素分别接收不同的数据线DL输出的数据电压,以使得上述亚像素显示的灰阶数据能够独立控制。
需要说明的是,上述显示面板可以为有机发光二极管电视、数码相框、手机或平板电脑等任何具有显示功能的产品或者部件。上述显示面板具有与前述实施例提供的阵列基板相同的有益效果,此处不再赘述。
以上所述,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以所述权利要求的保护范围为准。
Claims (15)
1.一种像素电路,其特征在于,包括:第一选通子电路、第二选通子电路、灰阶控制子电路、驱动子电路以及发光器件;
所述第一选通子电路与数据线、所述灰阶控制子电路电连接,所述第一选通子电路还连接第一栅线或第二栅线;所述第一选通子电路用于在所述第一栅线或所述第二栅线的控制下,将所述数据线输出的数据电压传输至所述灰阶控制子电路;
所述灰阶控制子电路还与所述驱动子电路和发光器件的阳极电连接,所述灰阶控制子电路用于根据所述数据电压、控制所述驱动子电路和所述发光器件电连接的时长;
所述第二选通子电路与电压源、所述驱动子电路以及第三栅线电连接,所述第二选通子电路用于在所述第三栅线的控制下,将所述电压源输出的恒定电压传输至所述驱动子电路;
所述驱动子电路还与所述电压源、第一工作电压端电连接;所述发光器件的阴极与第二工作电压端电连接;所述驱动子电路用于在所述电压源输出的恒定电压的控制下,向所述发光器件提供恒定的驱动电流;所述发光器件根据所述驱动电流进行发光。
2.根据权利要求1所述的像素电路,其特征在于,
所述电压源为恒压源;
或者,所述电压源用于在所述第三栅线的控制下,输出恒定电压。
3.根据权利要求1或2所述的像素电路,其特征在于,所述第一选通子电路包括第一晶体管;
所述第一晶体管的栅极连接所述第一栅线或第二栅线,第一极连接所述数据线,第二极与所述灰阶控制子电路电连接。
4.根据权利要求1或2所述的像素电路,其特征在于,所述灰阶控制子电路包括第二晶体管;
所述第二晶体管的栅极连接所述第一选通子电路,第一极连接所述驱动子电路,第二极连接所述发光器件的阳极。
5.根据权利要求1或2所述的像素电路,其特征在于,所述第二选通子电路包括第三晶体管;
所述第三晶体管的栅极连接所述第三栅线,第一极连接所述电压源,第二极连接所述驱动子电路。
6.根据权利要求1或2所述的像素电路,其特征在于,所述驱动子电路包括驱动晶体管;
所述驱动晶体管的栅极连接所述电压源,第一极连接所述第一工作电压端,第二极连接所述灰阶控制子电路。
7.一种阵列基板,其特征在于,所述阵列基板包括多个矩阵排列的像素单元,每个所述像素单元至少包括发光颜色不同的第一亚像素、第二亚像素和第三亚像素,所述第一亚像素、所述第二亚像素和所述第三亚像素均包括如权利要求1~6任一项所述的像素电路;所述第一亚像素的发光效率低于所述第二亚像素和所述第三亚像素;
每一行所述像素单元中,所述第一亚像素连接第一栅线,所述第二亚像素和所述第三亚像素连接第二栅线。
8.根据权利要求7所述的阵列基板,其特征在于,同一行所述像素单元连接同一根第三栅线;
同一列亚像素连接同一电压源线,所述电压源线用于在所述第三栅线的控制下,向发光器件提供恒定电压以使所述发光器件工作在发光效率最高的区域。
9.根据权利要求8所述的阵列基板,其特征在于,在所述第三栅线逐行扫描所述像素单元的情况下,多条所述电压源线用于向扫描到的一行所述像素单元中至少两个亚像素的发光器件提供不同的恒定电压;
和/或,
至少一条电压源线中的每条电压源线向其连接的一列亚像素中的至少两个发光器件提供不同的恒定电压;或者,每条所述电压源线向其连接的一列亚像素中的各发光器件提供相同的恒定电压,至少两条所述电压源线向各自连接的至少两列亚像素中的发光器件具有不同的恒定电压。
10.根据权利要求7~9任一项所述的阵列基板,其特征在于,所述像素电路中的发光器件包括微型发光二极管。
11.一种显示面板,其特征在于,包括如权利要求10所述的阵列基板。
12.根据权利要求11所述的显示面板,其特征在于,所述显示面板包括栅极驱动电路;
所述栅极驱动电路包括第一栅极驱动子电路和第二栅极驱动子电路;
所述第一栅极驱动子电路与第一栅线相连接;所述第一栅极驱动子电路用于依次向多个栅线组提供第一扫描信号;
所述第二栅极驱动子电路与多条第二栅线相连接;所述第二栅极驱动子电路用于依次向多条所述第二栅线提供第二扫描信号。
13.一种如权利要求10所述的阵列基板的驱动方法,其特征在于,所述驱动方法包括:
向连接同一行像素单元的第一栅线提供第一扫描信号,第二栅线提供第二扫描信号;
所述第一扫描信号的有效时长大于所述第二扫描信号的有效时长。
14.根据权利要求13所述的阵列基板的驱动方法,其特征在于,所述向连接同一行像素单元的第一栅线提供第一扫描信号,第二栅线提供第二扫描信号包括:
依次向多个栅线组提供第一扫描信号;所述栅线组包括N条相邻的第一栅线;N≥2,N为正整数;
向一个所述栅线组提供所述第一扫描信号包括:同时向所述栅线组中的N条所述第一栅线提供所述第一扫描信号;
依次向多条所述第二栅线提供所述第二扫描信号;
其中,所述第二扫描信号的有效时长为与所述第一扫描信号的有效时长的1/N。
15.根据权利要求13所述的阵列基板的驱动方法,其特征在于,所述驱动方法包括:
所述第二选通子电路在第三栅线的控制下,将所述电压源输出的恒定电压传输至所述驱动子电路;
所述第一选通子电路在所述第一栅线或第二栅线的控制下,将数据线输出的数据电压传输至所述灰阶控制子电路;
所述灰阶控制子电路根据所述数据电压,控制所述驱动子电路和所述发光器件电连接的时长;
所述驱动子电路在电压源输出的恒定电压的控制下,向所述发光器件提供恒定的驱动电流;
所述发光器件根据所述驱动电流进行发光。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010917995.3A CN111968569B (zh) | 2018-06-28 | 2018-06-28 | 一种像素电路、阵列基板及其驱动方法、显示面板 |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810685556.7A CN110021261B (zh) | 2018-06-28 | 2018-06-28 | 一种阵列基板及其驱动方法、显示面板 |
CN202010917995.3A CN111968569B (zh) | 2018-06-28 | 2018-06-28 | 一种像素电路、阵列基板及其驱动方法、显示面板 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201810685556.7A Division CN110021261B (zh) | 2018-06-28 | 2018-06-28 | 一种阵列基板及其驱动方法、显示面板 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN111968569A CN111968569A (zh) | 2020-11-20 |
CN111968569B true CN111968569B (zh) | 2021-11-16 |
Family
ID=67188430
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201810685556.7A Active CN110021261B (zh) | 2018-06-28 | 2018-06-28 | 一种阵列基板及其驱动方法、显示面板 |
CN202010917995.3A Active CN111968569B (zh) | 2018-06-28 | 2018-06-28 | 一种像素电路、阵列基板及其驱动方法、显示面板 |
Family Applications Before (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201810685556.7A Active CN110021261B (zh) | 2018-06-28 | 2018-06-28 | 一种阵列基板及其驱动方法、显示面板 |
Country Status (3)
Country | Link |
---|---|
US (2) | US11315479B2 (zh) |
CN (2) | CN110021261B (zh) |
WO (1) | WO2020001037A1 (zh) |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110021261B (zh) | 2018-06-28 | 2020-11-03 | 京东方科技集团股份有限公司 | 一种阵列基板及其驱动方法、显示面板 |
CN111477163B (zh) * | 2020-04-21 | 2021-09-28 | 京东方科技集团股份有限公司 | 像素驱动电路及其驱动方法、显示面板 |
CN111640379B (zh) * | 2020-06-29 | 2022-08-05 | 京东方科技集团股份有限公司 | 显示模组、其驱动方法和显示装置 |
CN112542144A (zh) | 2020-12-02 | 2021-03-23 | Tcl华星光电技术有限公司 | 面板驱动电路和显示面板 |
CN113889037B (zh) * | 2021-11-12 | 2023-02-17 | 京东方科技集团股份有限公司 | 显示面板及其驱动方法 |
CN115171593A (zh) * | 2022-06-30 | 2022-10-11 | 武汉天马微电子有限公司 | 一种显示面板及显示装置 |
CN116543689A (zh) * | 2023-03-30 | 2023-08-04 | 天马新型显示技术研究院(厦门)有限公司 | 显示面板及其驱动方法、显示装置 |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1819001A (zh) * | 2005-02-03 | 2006-08-16 | 索尼株式会社 | 显示器及驱动像素的方法 |
CN101556764A (zh) * | 2009-05-18 | 2009-10-14 | 友达光电股份有限公司 | 被动式矩阵有机电激发光二极管显示装置的驱动方法 |
CN103035188A (zh) * | 2011-09-30 | 2013-04-10 | 索尼公司 | 像素电路、像素电路驱动方法、显示装置和电子设备 |
CN103035189A (zh) * | 2011-09-30 | 2013-04-10 | 索尼公司 | 像素电路、像素电路驱动方法、显示装置和电子设备 |
CN107170793A (zh) * | 2017-07-26 | 2017-09-15 | 京东方科技集团股份有限公司 | 阵列基板及其驱动方法、显示面板及显示装置 |
CN107633827A (zh) * | 2017-09-18 | 2018-01-26 | 惠科股份有限公司 | 显示面板的驱动方法及显示装置 |
CN108133688A (zh) * | 2016-11-30 | 2018-06-08 | 乐金显示有限公司 | 电致发光显示装置 |
Family Cites Families (24)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100686334B1 (ko) * | 2003-11-14 | 2007-02-22 | 삼성에스디아이 주식회사 | 표시장치 및 그의 구동방법 |
CN100387102C (zh) * | 2004-04-20 | 2008-05-07 | 东元奈米应材股份有限公司 | 具有发光亮度补偿结构的场发射显示器及其制造方法 |
KR101157979B1 (ko) * | 2005-06-20 | 2012-06-25 | 엘지디스플레이 주식회사 | 유기발광다이오드 구동회로와 이를 이용한유기발광다이오드 표시장치 |
KR100776488B1 (ko) | 2006-02-09 | 2007-11-16 | 삼성에스디아이 주식회사 | 데이터 구동회로 및 이를 구비한 평판 표시장치 |
KR100815916B1 (ko) * | 2006-02-09 | 2008-03-21 | 엘지.필립스 엘시디 주식회사 | 액정 표시장치의 구동장치 및 구동방법 |
KR101224458B1 (ko) | 2006-06-30 | 2013-01-22 | 엘지디스플레이 주식회사 | 유기발광다이오드 표시장치 및 그의 구동방법 |
JP4893207B2 (ja) * | 2006-09-29 | 2012-03-07 | セイコーエプソン株式会社 | 電子回路、電気光学装置および電子機器 |
CN101742756A (zh) * | 2008-11-17 | 2010-06-16 | 英属维京群岛商齐治股份有限公司 | 具有光强度信号反馈的切换式转换器及使用其的发光装置 |
KR101654834B1 (ko) | 2009-11-05 | 2016-09-07 | 삼성디스플레이 주식회사 | 박막 트랜지스터 표시판 및 그 제조 방법 |
JP2012113965A (ja) | 2010-11-25 | 2012-06-14 | Canon Inc | 有機el表示装置 |
CN102708798B (zh) | 2012-04-28 | 2015-05-13 | 京东方科技集团股份有限公司 | 一种像素单元驱动电路、驱动方法、像素单元和显示装置 |
KR102022387B1 (ko) * | 2012-12-05 | 2019-09-19 | 삼성디스플레이 주식회사 | 유기 전계 발광 표시 장치 및 이의 동작 방법 |
KR102024240B1 (ko) * | 2013-05-13 | 2019-09-25 | 삼성디스플레이 주식회사 | 화소 및 이를 이용한 유기전계발광 표시장치와 그의 구동방법 |
CN103489401B (zh) | 2013-09-03 | 2016-11-23 | 京东方科技集团股份有限公司 | 像素电路及其驱动方法、阵列基板和显示装置 |
CN104078490B (zh) * | 2014-06-19 | 2016-08-24 | 京东方科技集团股份有限公司 | 基板及显示装置 |
KR102293344B1 (ko) * | 2014-10-31 | 2021-08-26 | 삼성디스플레이 주식회사 | 표시 장치 |
CN104360551B (zh) * | 2014-11-10 | 2017-02-15 | 深圳市华星光电技术有限公司 | 阵列基板、液晶面板以及液晶显示器 |
KR102342685B1 (ko) * | 2015-03-05 | 2021-12-24 | 삼성디스플레이 주식회사 | 표시 패널 및 이를 포함하는 표시 장치 |
US9761171B2 (en) * | 2015-08-20 | 2017-09-12 | Chunghwa Picture Tubes, Ltd. | Pixel array of active matrix organic lighting emitting diode display, method of driving the same, and method of driving dual pixel of active matrix organic lighting emitting diode display |
JP2018021963A (ja) * | 2016-08-01 | 2018-02-08 | 株式会社ジャパンディスプレイ | 表示装置及び表示方法 |
CN106710525B (zh) | 2017-01-06 | 2019-02-05 | 上海天马有机发光显示技术有限公司 | 有机发光显示面板及其驱动方法、有机发光显示装置 |
CN107591127B (zh) * | 2017-10-13 | 2019-06-04 | 京东方科技集团股份有限公司 | 像素电路、阵列基板、有机电致发光显示面板及显示装置 |
CN108010489B (zh) | 2017-11-30 | 2019-11-15 | 南京中电熊猫平板显示科技有限公司 | 一种有机发光二极管驱动电路及其显示装置 |
CN110021261B (zh) | 2018-06-28 | 2020-11-03 | 京东方科技集团股份有限公司 | 一种阵列基板及其驱动方法、显示面板 |
-
2018
- 2018-06-28 CN CN201810685556.7A patent/CN110021261B/zh active Active
- 2018-06-28 CN CN202010917995.3A patent/CN111968569B/zh active Active
-
2019
- 2019-02-14 WO PCT/CN2019/075026 patent/WO2020001037A1/zh active Application Filing
- 2019-02-14 US US16/610,007 patent/US11315479B2/en active Active
-
2022
- 2022-02-25 US US17/652,660 patent/US11869413B2/en active Active
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1819001A (zh) * | 2005-02-03 | 2006-08-16 | 索尼株式会社 | 显示器及驱动像素的方法 |
CN101556764A (zh) * | 2009-05-18 | 2009-10-14 | 友达光电股份有限公司 | 被动式矩阵有机电激发光二极管显示装置的驱动方法 |
CN103035188A (zh) * | 2011-09-30 | 2013-04-10 | 索尼公司 | 像素电路、像素电路驱动方法、显示装置和电子设备 |
CN103035189A (zh) * | 2011-09-30 | 2013-04-10 | 索尼公司 | 像素电路、像素电路驱动方法、显示装置和电子设备 |
CN108133688A (zh) * | 2016-11-30 | 2018-06-08 | 乐金显示有限公司 | 电致发光显示装置 |
CN107170793A (zh) * | 2017-07-26 | 2017-09-15 | 京东方科技集团股份有限公司 | 阵列基板及其驱动方法、显示面板及显示装置 |
CN107633827A (zh) * | 2017-09-18 | 2018-01-26 | 惠科股份有限公司 | 显示面板的驱动方法及显示装置 |
Also Published As
Publication number | Publication date |
---|---|
US20210335213A1 (en) | 2021-10-28 |
CN110021261B (zh) | 2020-11-03 |
US11315479B2 (en) | 2022-04-26 |
US11869413B2 (en) | 2024-01-09 |
CN111968569A (zh) | 2020-11-20 |
WO2020001037A1 (zh) | 2020-01-02 |
CN110021261A (zh) | 2019-07-16 |
US20220180802A1 (en) | 2022-06-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN111968569B (zh) | 一种像素电路、阵列基板及其驱动方法、显示面板 | |
CN109036279B (zh) | 阵列基板、驱动方法、有机发光显示面板及显示装置 | |
CN106782301B (zh) | 一种阵列基板、显示面板及显示面板的驱动方法 | |
US9082344B2 (en) | Pixel circuit in flat panel display device and method for driving the same | |
CN1991951B (zh) | 发光显示器及其驱动方法 | |
US11430381B2 (en) | Image display device | |
CN110021264A (zh) | 像素电路及其驱动方法、显示面板 | |
US11315481B2 (en) | Pixel circuit and its drive method, display panel, and display device | |
CN112908264B (zh) | 像素驱动电路、驱动方法、显示面板及显示装置 | |
CN112767873B (zh) | 一种像素驱动电路及其驱动方法、显示面板、显示装置 | |
CN111554240B (zh) | 显示装置的驱动方法及显示装置 | |
CN110021260B (zh) | 一种像素电路及其驱动方法、显示装置 | |
US20090096723A1 (en) | Pixel drive circuit for electroluminescent element | |
US10210806B2 (en) | Data drive circuit of amoled display device | |
TWI834387B (zh) | 用於發光二極體面板的驅動電路及其發光二極體面板 | |
CN109616039B (zh) | 显示面板及其发光控制电路、驱动方法、显示装置 | |
US11783756B1 (en) | Display driving circuit and display device | |
CN114220392B (zh) | 微型发光二极体显示面板及其画素驱动电路 | |
US20220036791A1 (en) | Driving method of display panel and display device | |
CN113724640B (zh) | 一种像素驱动电路、其驱动方法、显示面板及显示装置 | |
CN111316345B (zh) | 子像素电路、主动式电激发光显示器及其驱动方法 | |
US10885832B1 (en) | Display device | |
KR101873723B1 (ko) | 유기전계발광표시장치 | |
CN114203092B (zh) | 显示面板及显示面板的驱动方法 | |
KR20210043047A (ko) | 표시장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |