KR100641371B1 - 플라즈마 디스플레이 패널 장치 - Google Patents

플라즈마 디스플레이 패널 장치 Download PDF

Info

Publication number
KR100641371B1
KR100641371B1 KR1019990062779A KR19990062779A KR100641371B1 KR 100641371 B1 KR100641371 B1 KR 100641371B1 KR 1019990062779 A KR1019990062779 A KR 1019990062779A KR 19990062779 A KR19990062779 A KR 19990062779A KR 100641371 B1 KR100641371 B1 KR 100641371B1
Authority
KR
South Korea
Prior art keywords
electrodes
power supply
electrode
discharge
power source
Prior art date
Application number
KR1019990062779A
Other languages
English (en)
Other versions
KR20000048435A (ko
Inventor
가와다도요시
아오끼마사미
Original Assignee
가부시끼가이샤 히다치 세이사꾸쇼
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 가부시끼가이샤 히다치 세이사꾸쇼 filed Critical 가부시끼가이샤 히다치 세이사꾸쇼
Publication of KR20000048435A publication Critical patent/KR20000048435A/ko
Application granted granted Critical
Publication of KR100641371B1 publication Critical patent/KR100641371B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/292Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for reset discharge, priming discharge or erase discharge occurring in a phase other than addressing
    • G09G3/2927Details of initialising
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/294Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for lighting or sustain discharge
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/298Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels using surface discharge panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/066Waveforms comprising a gently increasing or decreasing portion, e.g. ramp
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/06Handling electromagnetic interferences [EMI], covering emitted as well as received electromagnetic radiation

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)

Abstract

본발명은 가스 방전시에 전극 사이에 발생하는 피크성 과대 전류가 그라운드 전원에 흐르는 것을 방지하는 것이다. 본발명은 전극을 그라운드 전원과는 다른 기준전원으로부터 소정의 전압을 갖는 제 1 전원에 접속하고, 또한 기준전원으로 복귀되므로써 한쌍의 표시 전극간에 방전 전압 펄스의 인가를 이행한다. 그 결과, 방전 전압 펄스의 인가에 수반하는 가스 방전 전류나 용량 충방전 전류가 그라운드 전원선에 흐르는 것이 방지된다. 상기 방전 전압 펄스의 인가에 의한 가스 방전 전류나 용량 충방전 전류는 그라운드 전원과는 전기적으로 분리된 기준전원이나 제 1 전원으로 흐르고, 그라운드 전원선에는 흐르지 않고, 그라운드 전원상에 노이즈가 발생하지 않는다.

Description

플라즈마 디스플레이 패널 장치{PLASMA DISPLAY PANEL DEVICE}
도 1은 한 실시예에 있어서의 3 전극면 방전 AC형의 PDP 패널에 대한 평면도.
도 2는 도 1의 PDP에 대한 단면도.
도 3은 도 1 및 도 2의 PDP의 구동회로에 대한 블록선도.
도 4는 본 실시예에 있어서의 제 1 구동방법을 나타내는 도면.
도 5는 본 실시예에 있어서의 제 2 구동방법을 나타내는 도면.
도 6은 본 실시예에 있어서의 제 3 구동방법을 나타내는 도면.
도 7은 본 실시예에 있어서의 제 4 구동방법을 나타내는 도면.
도 8은 제 1 실시예의 구동파형을 나타내는 도면.
도 9는 제 1 실시예의 구동회로를 나타내는 도면.
도 10은 제 2 실시예의 구동파형을 나타내는 도면.
도 11은 제 2 실시예의 구동회로를 나타내는 도면.
도 12는 제 3 실시예의 구동파형을 나타내는 도면.
도 13은 제 3 실시예의 구동회로를 나타내는 도면.
도 14는 제 4 실시예의 구동파형을 나타내는 도면.
도 15는 제 4 실시예의 구동회로를 나타내는 도면.
도 16은 제 5 실시예의 구동파형을 나타내는 도면.
도 17은 제 5 실시예의 구동회로를 나타내는 도면.
도 18은 제 6 실시예의 구동파형을 나타내는 도면.
도 19는 제 6 실시예의 구동회로를 나타내는 도면.
도 20은 제 7 실시예의 구동파형을 나타내는 도면.
도 21은 제 7 실시예의 구동회로를 나타내는 도면.
도 22는 제 8 실시예의 구동파형을 나타내는 도면.
도 23은 제 8 실시예의 구동회로를 나타내는 도면.
도 24는 종래의 PDP에 대한 구동파형을 나타내는 도면.
(부호의 설명)
12 어드레스 전극
16 X 전극
18 Y 전극
30 제어회로
GND 그라운드 전원
-V1, +V2, -V3 그라운드 전원과 다른 전원
본발명은 플라즈마 방전을 이용하여 발광시키는 것에 의해 표시를 하는 플라 즈마 디스플레이 패널 장치 및 그 구동방법에 관한 것으로서, 특히, 방전 전류의 발생에 의한 전원 노이즈를 감소시켜 오동작을 줄인 플라즈마 디스플레이 패널 장치 및 그 구동방법에 관한 것이다.
플라즈마 디스플레이 패널 장치(이하 PDP 장치라 함)는 대 화면이고 넓은 시야각을 지니는 평판 디스플레이로서 주목되고 있다. 특히, 최근 개발된 3전극형의 면방전 교류구동 PDP 장치는 풀컬러(full-color) 표시가 가능하고, 텔레비전 수상기나 컴퓨터 표시장치 등의 보급이 전망되고 있다.
PDP 장치는 한쌍의 전극간에 방전 전압을 인가하는 것에 의해 전극간에 방전을 발생하고, 그 방전에 수반해 형광체로부터 빛을 발생시키므로써 소정의 표시를 한다. 그리고, 이 방전 전압을 인가하기 위해서, 적어도 한쪽 전극에 방전 전압 펄스를 인가한다. 방전 전압 펄스의 인가에 수반해서, 양쪽 전극간에 고전압이 인가되고 방전을 발생하지만, 그 방전 발생시에 과대한 방전 전류가 한쪽의 전극으로부터 다른 한쪽의 전극을 향해 흐른다.
도 24는 종래의 3 전극형 면방전 AC-PDP 장치의 구동파형을 나타내는 도면이다. 도 24(a)에는 제 1 예가, 도 24(b)에는 제 2 예가 각각 나타나 있다. 3 전극형 면방전 AC-PDP는 한쪽의 기판에 어드레스 전극(A)을 지니고, 다른 한쪽의 기판에는 어드레스 전극에 수직방향으로 배치된 X 전극 및 Y 전극을 지닌다. 구동방법은 개략적으로 도면에 도시된 바와같이, 전면 기입 및 전면 소거를 이행하는 리셋 기간(RST), 표시 데이터에 따라 선택적으로 방전을 이행하는 어드레스 기간(ADD), 및 어드레스 기간에서 점등한 셀에 대해서 유지방전을 이행하는 유지방전 기간(SUS)으로 구성된다.
어느 예에 있어서도, 각 전극의 기준 전위는 그라운드 전위이며, 전압 펄스를 인가할 때는 그라운드 전위로부터 소정의 전압이 인가되고, 소정 기간후에 원래의 그라운드 전위로 복귀된다. 리셋 기간에서, Y 전극을 그라운드 전위로 유지하고 모든 X 전극에 고전압 기입 펄스(WP)를 인가한다. 이 기입 펄스(WP)의 인가에 의해, 모든 셀이 점등되고 거의 동일한 상태가 된다. 그 후, X 전극을 그라운드 전위로 유지하고 모든 Y 전극에 소거 펄스(EP)를 인가하여, 모든 셀을 점등시키고 나서 소거한다. 그 결과, 모든 셀에는 벽전하의 축적은 소실된다.
연속되는 어드레스 기간(ADD)에서, Y 전극에 마이너스의 스캔 펄스(SCP)가 순차적으로 인가되고, 그것과 동기하여 표시 데이터에 따라 어드레스 전극에 플러스의 어드레스 펄스(ADP)가 선택적으로 인가된다. 그 결과, 양쪽 펄스(SCP, ADP)의 합성 전압이 어드레스 전극과 Y 전극 사이에 인가되어 어드레스 방전이 발생된다. 그 결과, 점등한 셀에는 벽전하가 축적된다. 그리고, 유지방전 기간에서, X 전극과 Y 전극에 교대로 유지방전 펄스(SUSP)를 인가하므로써, 상기의 벽전하를 축적한 셀에 대해서 복수회의 유지방전을 발생시킨다. 이 유지방전 횟수에 의해 셀의 휘도가 제어된다. 도 24(a)의 예 1에서 유지 펄스(SUSP)가 플러스의 전압 펄스인 반면에, 도 24(b)의 예 2에서는 유지 펄스(SUSP)가 마이너스의 전압 펄스이다.
상기한 바와같이, 유지방전 기간에서, 표시전극인 X 전극과 Y 전극 사이에 교대로 유지 전압 펄스(SUSP)를 인가한다. 종래의 구동방법에 있어서, 유지 전압 펄스(SUSP)의 인가는 X 전극 또는 Y 전극을 기준전위인 그라운드 전위로 유지하고, 이 그라운드 전위로부터 유지방전 전압인 양전압(+Vs)의 레벨 또는 음전압(-Vs)의 레벨로 구동하며, 펄스기간 종료후, 재차 그라운드 전위로 복귀시키는 것으로 이행된다. 그 유지방전 전압이 인가될 때, X 및 Y 전극간에 과대한 유지 방전 전류가 흐르지만, 그 경로는 전압(+Vs 또는 -Vs)의 유지 방전 전압전원으로부터 소스측 스위치 회로, 한쪽의 전극, 방전 공간, 다른 한쪽의 전극, 싱크(sink)측 스위치 회로, 그리고 그라운드 전원으로 되어, 최종적으로 유지 방전 전압전원의 그라운드 단자로 복귀하는 루프가 된다.
이 유지 전압 펄스(Vs)는 약 200 V의 전압과 수백 ns의 시간으로 상승하는 고전압, 고속 펄스이며, 피크 인가에 수반하여 순간적으로 피크성 방전 전류가 흐른다. 이와같은 피크 전류는 패널 용량 충방전 전류, 가스 방전 전류로 칭해진다. 이 피크성의 큰 전류가 그라운드 전원선에 흐르면, 그라운드 전원선이 갖는 임피던스 성분에 의해 전압강하가 발생되며, 그라운드 전위의 변동인 노이즈 성분을 발생한다. 이와같은 그라운드 전위의 노이즈 성분은 주변의 제어회로에 혼입되어, 제어신호의 파형을 혼란시키고 오동작을 초래한다. 또는, 오동작에 도달하지 않아도, 제어신호뿐만 아니라 구동파형 자체에도 왜곡이 발생하여, 고조파 성분의 발생을 초래한다. 고조파 성분의 발생은 주위에 전자파 노이즈를 방사하는 원인이 되며, 외부의 전기 기기에 대해 장해를 발생하는 원인이 되기도 한다.
이와같은 문제는 리셋 기간에서 X 전극과 Y 전극 사이에 기입 펄스를 인가하는 경우에도 마찬가지로 발생한다. 기입 펄스(WP)의 인가시의 기동시에 가스 방전 전류가 발생하며, 기입 펄스(WP)의 인가 종료시 일어나는 하강시에 충방전 전류가 발생한다.
또한, 개별적인 문제로서, X, Y 전극에 양극성의 유지 펄스(SUSP)를 인가할 때에, 어드레스 전극(A)을 그라운드 전위로 유지하면, 어드레스 전극측이 음극성이 되고 어드레스 전극의 표면상에 플러스의 전하가 축적된다. 이 축적 전하는 어드레스 기간에서 어드레스 전압에 가산되는 극성이기 때문에 과대한 어드레스 방전을 발생시켜, 인접 셀로의 잉여방전을 초래한다. 이와같은 잉여방전은 플리커(flicker)의 원인이 된다. 더욱이, X, Y 전극에 대해서 어드레스 전극측이 극단적인 음전압이 되면, 플러스의 전하가 어드레스 전극상에 구비된 형광체에 충돌하여 형광체의 수명을 단축시키는 경우가 있다.
이와같은 과제를 해결하기 위해서, 도 24(a)에서와 같이, 유지 방전 기간중에 어드레스 전극에 중간 전압(Va)을 인가하는 것이 제안되고 있다. 그렇지만, 그 경우, 유지 펄스의 인가에 수반하여 용량결합 등에 의해 어드레스 전극의 구동회로의 출력측에 스파이크형의 노이즈가 중첩되면, 그 전위가 전원전압 레벨을 초월한 높은 레벨이 되고, 구동회로 소자의 내압에 대한 여유가 없어지고 충분한 신뢰성의 확보가 곤란해진다.
그러므로, 본발명의 목적은 유지 펄스 또는 기입 펄스 등의 방전 전압 펄스를 인가할 때에, 그라운드 전압에 노이즈가 발생하는 것을 방지한 플라즈마 디스플레이 패널 장치 및 그 구동방법을 제공하는 것이다.
또한, 본발명의 목적은 유지 펄스 또는 기입 펄스 등의 방전 전압 펄스를 인 가할 때에, 어드레스 전극측에 플러스의 전하가 축적되는 것을 방지한 플라즈마 디스플레이 패널 장치 및 그 구동방법을 제공하는 것이다.
또한, 본발명의 목적은 유지 펄스 또는 기입 펄스 등의 방전 전압 펄스를 인가할 때에, 어드레스 전극측에 플러스의 전하가 충돌하는 것을 억제한 플라즈마 디스플레이 패널 장치 및 그 구동방법을 제공하는 것이다.
상기의 목적을 달성하기 위해서, 본발명은 한쌍의 전극간에 방전 전압 펄스를 인가하여, 전극을 그라운드 전원과는 상이한 기준전원으로 유지한 상태에서 소정의 전압을 갖는 제 1 전원으로 구동하고, 또한 기준전원으로 복귀시키는 것에 의해 이행한다. 그 결과, 방전 전압 펄스의 인가에 수반하는 가스 방전 전류나 용량 충방전 전류가 그라운드 전원선에 흐르는 것이 방지된다. 상기의 방전 전압 펄스의 인가에 의한 가스 방전 전류나 용량 충방전 전류는 그라운드 전원과는 전기적으로 분리된 기준전원이나 제 1 전원으로 흐르고 그라운드 전원선에는 흐르지 않으므로, 그라운드 전원상에 노이즈가 발생하지 않는다.
또한, 본발명은 한쌍의 전극간에 방전 전압 펄스를 인가하는 경우, 전극을 그라운드 전원과는 다른 기준전원으로 유지한 상태에서 소정의 전압을 갖는 제 1 전원에 접속하고, 또한 기준전원으로 복귀되도록 구동한다. 그 경우, 그라운드 전위가 기준전원과 제 1 전원간의 전위가 되도록 상기 기준전원과 제 1 전원을 선택한다. 그리하여, 방전 전압 펄스를 인가할 때에, 제 3 전극을 그라운드 전위로 보전시키는 것에 의해서, 상기 한쌍의 전극 사이의 전압을 낮게 억제할 수 있고, 제 3 전극에로의 벽전하의 축적이나 플러스 이온의 충돌을 억제할 수 있다.
상기 목적을 달성하기 위해서, 본발명은, 이격 설치된 제 1 및 제 2 전극과 그라운드 전원을 지니며, 상기 제 1 및 제 2 전극간에 방전을 발생시켜 표시를 하는 플라즈마 디스플레이 패널 장치에 있어서, 상기 제 1 및 제 2 전극간에 방전 전압 펄스를 인가할 때, 상기 제 1 및 제 2 전극을 상기 그라운드 전원과 다른 전원에 접속해 해당 양쪽 전극 사이로 소정의 방전 전압을 인가하는 구동회로를 지니는 것을 특징으로 한다.
상기 발명에 의하면, 방전 전압 펄스가 인가될 때, 그라운드 전원과 다른 전원으로부터 방전 전류가 공급 및 흡수되기 때문에, 그라운드 전원선에 노이즈가 발생하지 않으며, 오동작과 구동파형의 혼란을 방지할 수 있다.
또한, 상기 목적을 달성하기 위해서, 본발명은, 이격 설치된 제 1 및 제 2 전극과 그라운드 전원을 지니며, 상기 제 1 및 제 2 전극 사이로 방전을 발생시켜 표시를 하는 플라즈마 디스플레이 패널 장치에 있어서, 상기 제 1 및 제 2 전극간에 방전 전압 펄스를 인가한 후, 해당 방전 전압 펄스의 인가를 종료할 때, 상기 제 1 및 제 2 전극을 상기 그라운드 전원과 다른 전원에 접속해 해당 양쪽 전극간에 소정의 방전 전압을 인가하는 구동회로를 지니는 것을 특징으로 한다.
상기 발명도 마찬가지로 방전 전압 펄스가 인가될 때, 그라운드 전원과 다른 전원으로부터 전극쌍에 전류가 공급 및 흡수되므로 그라운드 전원선에 노이즈가 발생하지 않으며, 오동작과 구동파형의 혼란을 방지할 수 있다.
게다가, 상기 목적을 달성하기 위해서, 본발명은, 표시 라인을 따라 평행으로 설치된 제 1 및 제 2 전극 사이로 방전시켜 표시를 하는 플라즈마 디스플레이 패널 장치에 있어서, 그라운드 전원에 접속되고, 제어신호를 생성하는 제어회로 및, 상기 제어신호에 응답해 상기 제 1 및 제 2 전극을 구동하는 구동회로를 지니며, 상기 구동회로는 상기 제 1 또는 제 2 전극에 방전 전압 펄스를 인가할 때, 상기 제 1 또는 제 2 전극에 상기 그라운드 전원과 다른 제 1 전원으로부터 상기 방전 전압 펄스의 개시 전압을 공급하고, 상기 그라운드 전원과 다른 제 2 전원으로부터 상기 방전 전압 펄스의 종료 전압을 공급하는 것을 특징으로 한다.
또한, 본발명은 상기 발명에 있어서, 상기 제 1 및 제 2 전극에 교차하여 구비된 어드레스 전극을 지니며, 상기 방전 전압 펄스가 제 1 및 제 2 전극에 인가될 때, 어드레스 전극을 상기 제 1 및 제 2 전원의 전위 사이에 있는 그라운드 전위로 보전하는 것을 특징으로 한다.
이와같은 발명에 의하면, 어드레스 전극과 제 1 및 제 2 전극과의 전위차를 적게 할 수 있고, 어드레스 전극에 축적되는 벽전하의 양을 적게할 수 있다. 또한, 어드레스 전극상의 형광체에의 플러스 이온의 충돌을 적게 할 수 있어, 형광체의 수명을 연장시킬 수 있다.
이하, 도면을 참조하여 본발명의 실시형태 예를 설명한다. 그렇지만, 이와같은 실시형태 예가 본발명의 기술적 범위를 한정하는 것은 아니다. 이하 실시형태 예로는, 3 전극 면방전 AC형의 PDP 장치를 예로 하여 설명하지만, 본발명은 여러 가지 구성의 PDP 장치에 적용할 수 있다.
도 1은 실시형태 예에 대한 3 전극 면방전 AC형 PDP 패널의 평면도이다. 도 1에 나타난 PDP는 배면 유리 기판(10)에 수직 방향으로 배열된 복수의 어드레스 전극(12)이 구비되고, 어드레스 전극(12) 사이에 리브(rib; 20)가 구비되며, 전면 유리 기판(14)에 수평방향으로 교대로 배치된 X 전극(16)과 Y 전극(18)이 구비된다. X 전극(16)은 통상 복수의 전극이 공통으로 접속되고, 후술하는 X 공통 드라이버에 의해 구동된다. Y 전극은 어드레스 기간에서 차례로 스캔 펄스가 인가되는 주사 전극의 기능 및, 유지 방전 기간에서 공통으로 유지 방전 펄스가 인가되는 표시 전극 또는 유지 전극의 기능을 갖는다.
도 2는 도 1의 PDP의 단면도이다. 도 2에는, X 전극 또는 Y 전극을 따라 취해진 단면 구조가 나타난다. 배면 유리 기판(10)상에는 어드레스 전극(12)이 구비되고, 그 상에 유전체층(22)과 격벽(리브; 20)이 구비된다. 유전체층(22)상과 리브(20)사이에는 형광체(24)가 구비된다. 전면 유리 기판(14)은 배면 유리 기판(10)과 방전 공간을 사이에 두고 구비된다. 전면 유리 기판(14)상에는, X 전극(16)과 Y 전극(18)이 구비되고, 그 상에 유전체층(22)이 구비된다. 도 2에 나타난 바와같이, 어드레스 전극(12)과 Y 전극(18) 사이에는 대향 전극간 용량(Cg)이 기생적으로 형성되고, 또한, X 전극(16)과 Y 전극(18) 사이에도 어드레스 전극간과 동일한 인접 전극간 용량(Ca)이 기생적으로 형성된다.
도 3은 도 1 및 2의 PDP 구동회로의 블록도이다. 패널(1)에 구비된 어드레스 전극은 어드레스 드라이버(23)에 의해 구동되고, X 전극은 X 전극 공통 드라이버(25)에 의해 구동되며, Y 전극은 어드레스 기간중에 주사 드라이버(26)에 의해 구동되고, 유지 방전 기간중에 Y 전극 공통 드라이버(28)에 의해 구동된다. 각 드라이버에는 제어회로(30)로부터 제어신호가 공급되어 그 구동동작이 제어된다. 제어회로(30)는 그라운드 전원(GND)을 기준전압으로 이용하여 각 제어신호를 생성한다.
제어회로(30)에는 표시 데이터 제어부(32), 주사 드라이버 제어부(34), 및 공통 드라이버 제어부(36) 등이 있으며, 컴퓨터나 튜너 등으로부터 클록(CLK), 표시 데이터(DATA), 수직동기신호(Vsync), 수평동기신호(Hsync)등이 공급된다. 표시 데이터 제어부(32)는 표시 데이터(DATA)를 수신하여 필요한 A/D 변환, 계조 조정, 데이터 변환 등을 이행하며, 어드레스 드라이버(23)에 표시용 데이터 신호를 공급한다. 또한, 주사 드라이버 제어부(34)는 동기신호와 동기하여 주사 드라이버(26)에 주사제어신호를 공급한다. 게다가, 공통 드라이버 제어부(36)는 리셋 기간시의 기입 펄스나 소거 펄스의 인가, 및 유지 방전 기간중의 유지 펄스 인가를 위해 제어신호를 생성하고, 각 드라이버(25, 28)에 공급한다.
도 4는 본실시형태 예의 제 1 구동방법을 나타내는 도면이다. 이 예는 X 전극과 Y 전극 사이에 인가되는 유지 펄스의 예이다. 도 4(a)는 어드레스 전극(A)과 X, Y 전극으로의 구동파형을 나타내며, 도 4(b)는 X, Y 전극의 구동회로와 방전 전류의 경로를 나타낸다. 도 4의 제 1 구동방법에서는, 유지 방전 기간에서 X, Y 전극을 함께 그라운드 전원(GND)과 다른 음의 제 1 전원전위(-V1)로 유지하고, 교대로, 양의 제 2 전원전위(+V2)로 구동한 후에 재차 제 1 전원전위(-V1)로 복귀시킨다. 그 때문에, 구동회로내에는 그라운드 전원(GND)을 기준으로 하는 전원(V2, V1)이 구비되고, 제 1 전원(-V1)과 제 2 전원(+V2)은 그라운드 전원선(GND)과는 전 기적으로 다른 전원선을 구성한다.
X 전극의 구동회로는 N 채널 트랜지스터(Q5, Q6)로 구성되고, 이 트랜지스터에는 공통 드라이버 제어부(36)로부터의 제어신호가 공급된다. X 전극은 트랜지스터(Q6)를 통해 제 1 전원(-V1)에 접속되고, 트랜지스터(Q5)를 통해 제 2 전원(+V2)에 접속된다. 또한, Y 전극의 구동회로는 주사 드라이버 회로로서 각 Y 전극마다 P 채널 트랜지스터(Q1), N 채널 트랜지스터(Q2), 다이오드(D1, D2)가 구비되고, Y 공통 드라이버로서 N 채널 트랜지스터(Q3, Q4)가 구비된다. 이 트랜지스터(Q1, Q2) 및 다이오드(D1, D2)는 모든 Y 전극에 대하여 동일하게 접속된다. 트랜지스터(Q1, Q2)에는 주사 드라이버 제어부(34)로부터의 주사 제어 신호가 공급되고, 각 Y 전극마다 주사 펄스를 인가하는 동작을 한다. 또한, 트랜지스터(Q3, Q4)에는 공통 드라이버 제어부(36)로부터의 제어신호가 공급되고, 유지 방전시에, 다이오드(D1) 및 트랜지스터(Q3)를 통해 제 1 전원(-V1)에 접속되며, 다이오드(D2)와 트랜지스터(Q4)를 통해 제 2 전원(+V2)에 접속된다.
도 4(a)에 나타난 바와같이, 유지방전을 하기 위해서, 기간(t1)에서 트랜지스터(Q3, Q6)를 도통시켜, X, Y 전극을 함께 제 1 전원(-V1)의 전위로 유지한다.(보다 정확하게는 Y 전극은 다이오드(D1)의 순방향 전압분만 제 1 전원(-V1)보다도 높은 전위로 유지된다.) 그리고, 트랜지스터(Q3)를 오프로 하고 트랜지스터(Q4)를 온으로 하여, Y 전극을 제 2 전원(+V2)에 접속해 방전 펄스를 인가한다. 펄스 기간후에 트랜지스터(Q4)를 오프로 하여 트랜지스터(Q3)를 온으로 하고, 재차 Y 전극을 제 1 전원(-V1)에 접속한다.
따라서, 기간(t1)에서 Y 전극에 방전 펄스를 인가했을 때는 도 4(b)에 나타난 바와같은 경로, 제 2 전원(+V2), 트랜지스터(Q4), 다이오드(D2), Y 전극, 방전 셀, X 전극, 트랜지스터(Q6), 제 1 전원(-V1)의 경로로 방전 전류가 흐른다. 따라서, 그라운드 전원선(GND)에는 이 과대한 방전 전류가 흐르지 않는다.
또한, 방전 펄스의 인가 종료시의 펄스 강하중에, 전극간이 제 1 전원(-V1)을 경유하여 전류가 흐른다. 이 때도, 그라운드 전원선(GND)에는 전류가 흐르지 않는다.
또한, 기간(t2)에서, 이번에는 X 전극측에 방전 펄스가 인가되지만, 그 때는 도 4(b)에 나타난 경로와 반대의 경로, 제 2 전원(+V2), 트랜지스터(Q5), X 전극, 방전 셀, Y 전극, 다이오드(D1), 트랜지스터(Q3), 그리고 제 1 전원(-V1)의 경로로 방전 전류가 흐른다. 이 경우도, 그라운드 전원(GND)에는 과대한 방전 전류가 흐르지 않는다.
따라서, 그라운드 전원(GND)에는 큰 전류에 의한 노이즈는 발생하지 않고, 그라운드 전원을 기준전원으로서 이용하는 제어회로(30)에 오동작을 발생시키지 않고, 제어회로에 의해 생성되는 제어신호가 혼란되지 않는다.
게다가, 유지 펄스가 인가될 때에, 어드레스 전극은 그라운드 전위로 유지된다. 유지 펄스의 인가는 X, Y 전극을 그라운드 전위보다도 낮은 제 1 전원(-V1)으로부터 그라운드 전위보다도 높은 제 2 전원(+V2)으로 하고, 또한 제 1 전원(-V1)으로 복귀시키는 것으로 이행된다. 따라서 그라운드 전위로 유지된 어드레스 전극과 X, Y 전극 사이는 유지 펄스 전압의 거의 중간의 전압이 인가될 뿐이다. 그 때 문에, 유지 펄스의 인가시에, 어드레스 전극의 전위가 너무 낮게 되어 플러스의 전하가 과잉 축적되거나, 강하게 충돌하거나 하는 것은 방지된다.
도 5는 본실시형태 예에 있어서의 제 2 구동방법을 나타내는 도면이다. 도 5(b)의 구동회로는 도 4(b)와 동일한 구성이다. 도 5는 도 4의 역극성 유지 펄스가 인가되는 예이다. 즉, 도 5(a)의 구동 파형으로 나타난 바와같이, X, Y 전극은 그라운드 전위(GND)보다도 높은 양의 전원(+V2)에 접속되고, 그라운드 전위보다 낮은 음의 전원(-V1)으로 구동되며, 다시 양의 전원(+V2)으로 복귀된다. 따라서, 기간(t1)에서, Y 전극에 음의 방전 펄스가 인가된 경우, 도 5(b)에 도시된 경로, 양의 전원(+V2), X 전극, 방전 셀, Y 전극, 다이오드(D1), 트랜지스터(Q3), 및 음의 전원(-V1) 경로로 방전 전류가 흐른다. 즉, 그라운드 전원선(GND)에는 방전 전류는 흐르지 않고, 노이즈도 발생하지 않는다. 기간(t2)에서는, X 전극측에 음의 방전 펄스가 인가되므로, 도 4(b)에 도시된 경로로 방전 전류가 흐르고, 그라운드 전원(GND)으로의 방전 전류의 유입은 없다.
도 5의 경우도, 방전 펄스가 인가되었을 때에, 어드레스 전극은 그라운드 전위로 유지되므로, X, Y 전극 사이에 큰 전계가 인가되지 않고, 어드레스 전극측에 마이너스 전하가 축적되거나, 충돌하거나 하는 것이 방지된다. 특히, 어드레스 전극의 전위가 X, Y 전극보다 낮기 때문에, 플러스 전하가 형광층에 충돌하는 것은 방지된다.
도 6은 본실시형태 예에 대한 제 3 구동방법을 도시한 도면이다. 이 예에서는, X 전극과 Y 전극에 역극성의 방전 펄스를 동시에 인가하고, 그 합성 전압을 X, Y 전극 사이에 인가하는 것에 의해 방전을 발생시킨다. 그 경우에, X, Y 전극은 함께 그라운드 전원(GND)과 다른 전원(-V3, +V2, -V1)으로 구동되므로, 그라운드 전원(GND)에 방전 전류가 흐르지 않는다.
도 6(a)의 구동 파형으로 도시된 바와같이, 최초에 X, Y 전극을 음의 전원(-V3) 전위로 유지한다. 그리고, 기간(t1)에서는, Y 전극을 양의 전극(+V2)으로 구동하는 것과 동시에 X 전극을 보다 마이너스의 전원(-V1)으로 구동한다. 이들 2개의 구동 펄스의 합성에 의해, 도 4, 5에 도시된 바와같은 방전 펄스가 X, Y 전극 사이에 인가된 셈이다. 그리고 나서, 펄스 인가 종료시에 재차 X, Y 전극이 전원(-V3)으로 복귀된다. 기간(t2)에서, 양쪽 전극에 음의 전원(-V3) 전위로부터 상기와 역극성의 방전 펄스를 인가하므로써 양쪽 전극 사이에 기간(t1)과 역방향의 전압을 인가하여 방전을 발생시킨다. 이 경우도, 방전 발생시에는 양쪽 전극이 그라운드 전위와 다른 전원으로부터 방전 전류를 공급하고, 흡수하므로, 그라운드 전원에 노이즈가 발생하지 않는다.
도 6(b)에는 구동회로가 도시되어 있다. 제 3 구동방법을 이행하기 위해서, 이 구동회로에는 도 4(b), 도 5(b)의 구동회로에 더해 전원(-V3)이 더해지고, 트랜지스터(Q7, Q8, Q9, Q10)가 더해진다. 이들 트랜지스터는 각각의 전극의 공통 드라이버 회로(25, 28)를 구성하고, 대응하는 공통 드라이버 제어부(36)로부터 제어신호가 공급된다.
이 구동회로에 있어서, 기간(t1)에서 먼저, 트랜지스터(Q9, Q10, Q7, Q8)을 도통시켜, 양쪽 X, Y 전극을 전원(-V3)으로 유지한다. 그리고 나서, 트랜지스터(Q6)를 도통시켜 X 전극을 전원(-V1)에 접속하는 것과 함께, 트랜지스터(Q4)를 도통시켜 트랜지스터(Q4), 다이오드(D2)를 통해 Y 전극을 전원(+V2)에 접속한다. 그 결과, 도시된 바와같이, 전원(+V2), 트랜지스터(Q4) 다이오드(D2), Y 전극, 방전 셀, X 전극, 트랜지스터(Q6), 전원(-V1)의 경로로 방전 전류가 흐른다. 그 다음에, 트랜지스터(Q9, Q10, Q7, Q8)를 도통시켜 양쪽 X, Y 전극을 전원(-V3)으로 복귀시킨다. 이 때, 양쪽 전극간의 기생 용량이 단락되지만, 그 단락 전류도 전원(-V3)으로 흐를 뿐이다. 이상에서와 같이, 기간(t1)에서 양쪽 전극에 역극성의 방전 펄스를 인가해도 그에 수반하여 그라운드 전원에 노이즈가 발생하는 것은 방지된다.
기간(t2)에서, 상기와 완전히 반대의 극성의 동작을 이행할 뿐이며, 그라운드 전원으로 방전 전류나 단락 전류가 유입되지 않고 노이즈가 발생하지 않는다.
상기 제 3 방법에 의하면, X, Y 전극에 인가되는 방전 펄스의 기동 및 종료의 전압 변화의 정도를 제 1 및 제 2 방법에 비하여 낮게 할 수 있다. 이것에 의해, 각각의 전극의 구동을 용이하게 하고, 구동에 수반하여 발생하는 고조파를 작게 할 수 있다.
도 7은 본실시형태 예에 대한 제 4 구동방법을 나타내는 도면이다. 이 예에서도, 제 3 구동방법과 같이, X 전극과 Y 전극에 역극성의 방전 펄스를 동시에 인가하고, 그 합성 전압을 X, Y 전극 사이에 인가하므로써, 방전을 발생시킨다. 단, 제 4 구동방법에서는, 양쪽 전극을 양의 전원(+V3)의 기준전위로 한 상태로부터 Y 전극을 보다 높은 양의 전원(+V2)으로 구동하면서, X 전극을 음의 전원(-V1)으로 구동하고, 또한 기준전원(+V3)으로 복귀시킨다. 이것에 의해, 양쪽 전극에 역극성의 방전 펄스를 인가하여 그들의 합성 전압을 양쪽 전극 사이에 인가한다.
도 7(b)의 구동회로는 기본적으로 도 6(b)과 동일하다. 그리고, 기간(t1)의 방전 펄스를 인가한 상태에서, 방전 전류는 도시된 경로의, 전원(+V2), X 전극, 방전 셀, Y 전극, 다이오드(D1), 트랜지스터(Q3), 그리고 전원(-V1)의 경로로 흐른다. 그 때문에, 그라운드 전원(GND)에는 방전 전류가 흐르지 않고, 노이즈도 발생하지 않는다. 방전 펄스가 종료될 때도, 양쪽 전극은 그라운드 전원(GND)에 접속되지 않기 때문에, 단락 전류가 그라운드 전원에 흐르지 않는다.
제 3, 제 4의 구동방법에 있어서도, 어드레스 전극이 그라운드 전위로 보전되기 때문에, 어드레스 전극과 X 전극, Y 전극 사이의 전위는 작게 되고, 벽전하의 축적이나 플러스 전하의 충돌의 문제를 억제할 수 있다.
이하, 상기 4종류의 구동방법을 이용한 구체적인 PDP의 구동 실시형태 예에 대하여 설명한다.
(제 1 실시형태 예)
도 8은 제 1 실시형태 예의 구동 파형을 나타내는 도면이다. 또한, 도 9는 그 구동을 이행하는 구동회로를 나타내는 도면이다. 이 실시형태 예는 3 전극형 면방전 AC-PDP에 대하여 적용한 구동파형과 구동회로의 구성을 나타내고 있다. 도 8의 구동파형으로 도시된 바와같이, 유지 방전 기간(SUS)에서의 X, Y 전극의 구동파형과 전면 기입 기간(W)에서의 양쪽 전극의 구동파형이 상기 제 1 구동방법의 구동파형과 유사하다. 구동회로는 트랜지스터(Q1, Q2)가 어드레스 기간에서의 Y 전 극의 주사 구동에 이용되고, 그 경우 다이오드(D1, D2)는 함께 역바이어스가 된다. 또한, 다른 트랜지스터는 전면 기입이나 유지 방전 기간에서 공통 드라이버 제어부에 의해 제어된다.
본실시형태 예에 있어서, 전면(前面)측에 병행 배치된 Y 전극, X 전극의 표시 전극에 대한 유지 전압 펄스의 인가방법은 전원(-Vs1, +Vs2)의 두 개의 전원전압 사이에 유지 전압 펄스(SUSP)를 형성하고, Y, X 전극 각각에 인가하는 것이다. 어드레스 기간(ADD)이 종료된 후, Y 전극, X 전극과 어드레스 전극 모두의 전압 레벨은 트랜지스터(Q41, Q42)에 의해 일단 그라운드 전위(GND)로 설정되고, 그후, 유지 기간(SUS)이 개시된다. 유지 기간의 개시와 함께, Y 전극, X 전극 모두의 전압 레벨을 전원(-Vs1) 레벨까지 내려서 이것을 기준전압으로 설정하고, 어드레스 전극의 전압 레벨은 그라운드 전위(GND)의 상태로 하여 이것을 유지한다. 그리고, Y, X의 유지 전극간에 대해서, 전원(-Vs1)의 기준전압으로부터 먼저 Y 전원에 대해서 전원(+Vs2)의 레벨의 유지 전압 펄스(SUSP)를 인가하므로써, X 전극과 Y전극간에 유지 방전을 발생시키고 방전 발광을 발생시킴과 동시에, 피크성 가스 방전 전류가 흐른다. 이 때의 방전 전류는 Y 전극측이 고전위 레벨로 높여져 있으므로, 전원(+Vs2)의 공급 전원으로부터 Y 전원측의 스위칭 소자(Q4), Y 전극, 방전 셀, X 전극을 경유해, X 전극측의 스위칭 소자(Q6)를 통과하고, 전원(-Vs1)에 도달하는 경로로 흐른다. 이 때, 양쪽 전원(+Vs2, -Vs1)의 그라운드 단자측(GND)을 한점 접지하거나, 근접거리로 그라운드 전원(GND)에 접속하므로써, 방전 전류는 그라운드 전원선(GND)을 흐르지 않고, 따라서 그라운드 전원선(GND)의 전위를 혼란시키는 노 이즈의 발생은 방지된다.
또한 통상, 전원 출력으로부터 스위칭 소자에 도달하는 배선 경로에서, 피크 전류를 공급하는 동안의 전압 강하를 방지하고 전압 레벨을 보상하기 위해, 전하를 공급하는 전해 콘덴서 등의 대용량 콘덴서를 접속한다.
도 9에 도시된 바와같이, 본실시형태 예에서는, 이 콘덴서(C1)도 전원(+Vs2)과 전원(-Vs1) 사이에 직접 접속하도록 하여 그라운드 전원선(GND)에는 접속하지 않는다. 그렇게 하므로써, 가스 방전 전류가 그라운드 전원선(GND)으로 흐르는 것을 방지한다. 가스 방전 전류가 다 흐른 후, Y 전극측 전위를 다시 전원(-Vs1) 레벨로 복귀시켜 Y 전극측에의 유지 전압 펄스(SUSP)의 인가를 종료한다. 이 때도, 양쪽 전극 사이로 흐르는 단락 전류는 그라운드 전원선으로 흐르지 않고, 기준전원(-Vs1)으로 흐를 뿐이다.
다음의 타이밍에서, 동일하게 X 전극측에 유지 전압 펄스(SUSP)를 인가하지만, 이 때의 가스 방전 전류는 패널내에서 전류 방향이 반대로 될 뿐, 이 이외에 대해서는 완전히 동일한 효과가 얻어진다.
본실시형태 예에서는, 이상과 같은 유지 전압 펄스를 X, Y 전극에 교대로 연속적으로 인가하는 동안, 어드레스 전극의 전위를 그라운드 전위(GND)로 유지한다. 따라서, 어드레스 전극과 유지 전극 X, Y 사이의 전위차는 그라운드 전위(GND)와 전원(+Vs2)의 전위 또는 전원(-Vs1)의 전위와의 차가 되고, 전원(+Vs2, 또는 -Vs1)의 절대치를 동일하게 설정하면, 종래의 방식에 비하여 절반의 전위차로 저감되고, 어드레스 전극상에의 전하의 과잉 축적을 방지할 수 있으며, 방전 실수 등의 오작 동을 개선하는 것이 가능해진다.
다음으로, 본실시형태 예에서는, 패널 전반에 걸친 표시 셀을 주기적으로 활성화시키기 위한 전면 기입 펄스(WP)에 대해서도 동일한 구동방식을 적용한다. 즉, 전면 기입 기간(W)에 접어드는 것과 동시에, Y 전극, X 전극에 일제히 기준전압(-Vw1)을 인가하여 그 전위를 그라운드 전위보다 낮게 한다. 그리고, 이 기준전압(-Vw1)으로부터 X 전극측에 대해서 전원(+Vwx)의 전위를 인가하므로써, 전면 기입 방전을 발생시킨다. 이 전면 기입 방전에 의한 전류는 도 9의 구동회로 내에서 전원(+Vwx)의 공급전원측의 X 전극측의 스위칭 소자(Q15), X 전극, 방전 셀, Y 전극을 경유하여 Y 전극측의 스위칭 소자(D1, Q11)를 통해 기준전원(-Vw1)에 도달하는 경로로 흐른다. 이 때, 양쪽 전원(+Vwx, -Vw1)의 그라운드 단자측을 한점 접지하거나, 근접 거리로 그라운드 전원(GND)에 접속하므로써, 방전 전류는 그라운드 전원선(GND)을 흐르지 않는다. 따라서, 그라운드 전위(GND)를 교란하는 것과 같은 노이즈의 발생은 없다. 전면 기입 기간의 종료후에는, Y 전극, X 전극 모두 그라운드 전원(GND)의 전위로 복귀하고, 모든 전극간 전위차를 없애 리셋 상태로 한다.
전면 소거 기간은 Y 전극측에서 전압(+Vey) 레벨의 둔파(鈍波) 펄스를 인가하지만, 이것은 Y 전극측의 스위칭 소자(Q14)를 동작시켜 인가하는 것이고, 트랜지스터(Q14)의 온(on) 저항이 비교적 높은 것을 사용하거나, 트랜지스터(Q14)의 출력측에 직렬로 도시되지 않은 저항을 삽입하는 방법에 의해 무딘 파형을 얻도록 하고 있다.
(제 2 실시형태 예)
도 10은 제 2 실시형태 예의 구동파형을 나타내는 도면이다. 또한, 도 11은 그 구동회로를 나타내는 도면이다. 제 1 실시형태 예와 대응하는 부분에는 동일한 인용부호를 붙였다. 제 2 실시형태 예는 제 1 실시형태 예와 반대의 극성의 유지 펄스(SUSP)나 전면 기입 펄스(WP)를 이용한다. 또한 전면 기입시에, 기입 펄스는 Y 전극에 공급된다. 그리고, 기준전원으로서 양의 전원(+Vw2, +Vs2)이 이용된다.
이 실시형태 예에서, 유지 기간의 기준 전압을 양극성의 전원(+Vs2)으로 설정하고 있고, 이 전원(+Vs2)의 레벨로부터 전원(-Vs1)을 피크 전압으로 한 음극성의 유지 전압 펄스(SUSP)를 X, Y 전극에 인가한다.
이 장점은 방전이 발생하는 전압 펄스가 음극성의 전위이기 때문에, 방전 발생시 유지 전압인 Y, X 전극측에 방전 가스의 양이온이 집적되고, 이들 극성과 대향한 어드레스 전극측에는 전자가 집적되는 형태가 된다. 따라서, 종래예와 같은 어드레스 전극측상의 형광체에 대한 양이온 충격을 피할 수 있다. 그 결과, 수명이 길어지는 이점이 있다. 또한, 유지 전압 펄스(SUSP) 뿐만 아니라, 전면 기입 전압 펄스(WP)의 인가에서도 동일한 효과를 노려, 양극성의 기준전압(+Vw2)으로부터 음극성의 기입 전압(-Vwy)을 Y 전극에 인가한다.
(제 3 실시형태 예)
도 12는 제 3 실시형태 예의 구동파형을 나타내는 도면이다. 또한, 도 13은 그 구동회로를 나타내는 도면이다. 이 예에서, 유지 기간은 제 1 실시형태 예(도 8)와 동일하고, X, Y 전극을 음의 기준전압(-Vs1)으로 하여, 각각에 양의 전원(+Vs2)의 유지 펄스(SUSP)를 인가한다. 한편, 전면 기입 기간의 기준전압의 인가가 제 1 실시형태 예와 다르다.
도 12에 도시된 바와같이, 전면 기입 기간(W)으로 들어가는 것과 동시에, Y 전극에 대해서는 음극성의 기준전압(-Vw1), X 전극에 대해서는 양극성의 기준전압(+Vw2)과 같이 별개의 기준전압을 인가한다. 이와 같이 별개의 기준전압을 이용하여, 기입 동작에 필요한 전극간의 전압을 기준전압으로 가산할 수 있으므로, 기입 펄스(WP)로서 기준전압(+Vw2)으로부터 전원(+Vwx)을 인가할 때의 전압 진폭을 작게 할 수 있다. 이와 같이, 각각의 전압 변화분을 작게 할 수 있어, 한층 더 고조파 등의 노이즈를 감소시킬 수 있다.
도 13의 구동회로에 도시된 바와같이, 전면 기입시에 트랜지스터(Q15)를 도통시켜 X 전극을 일단 기준전원(+Vw2)으로 하고, 다시, 트랜지스터(Q18)를 도통시켜 X 전극을 전원(+Vwx)으로 한다. Y 전극측의 구동회로는 제 1 실시형태 예와 동일한 구성이다.
(제 4 실시형태 예)
도 14는 제 4 실시형태 예의 구동파형을 나타내는 도면이다. 또한, 도 15는 그 구동회로를 나타내는 도면이다. 이 예에서, 유지 기간은 제 2 실시형태 예(도 10)와 동일하고, X, Y 전극을 양의 기준전원(+Vs2)으로 하여, 각각에 음의 전원(-Vs1)의 유지 펄스(SUSP)을 인가한다. 한편, 전면 기입 기간의 기준전압의 인가가 제 2 실시형태 예와 다른고, 제 3 실시형태 예(도 12)와는 반대의 극성의 예가 되고 있다.
이 예에서, 전면 기입 기간의 구동은 Y 전극에 대해서는 음극성의 기준전압(-Vw1), X 극성에 대해서는 양극성의 기준전압(+Vw2)을 인가하는 형태로, 각각 별개의 기준전압을 인가하여, 기입 동작에 필요한 기입 전압을 Y 전극측으로부터 기입 펄스(WP)로서 전원(-Vwy)을 인가한다. 역극성의 기준전압이 기입 전압의 일부분으로서 공용되기 때문에, 각 전극의 구동 전압이 낮고, 고조파 등의 노이즈를 감소시킬 수 있다.
도 15의 구동회로에서, Y 전극측의 구동회로에 음의 기준전원(-Vw1)을 인가하는 트랜지스터(Q11)와 기입하기 위한 음의 전원(-Vwy)을 인가하는 트랜지스터(Q19)가 구비된다. X 전극측의 구동회로는 제 2 실시형태 예(도 11)와 동일하다.
(제 5 실시형태 예)
도 16은 제 5 실시형태 예의 구동파형을 나타내는 도면이다. 또한, 도 17은 그 구동회로를 나타내는 도면이다. 이 예에서, 유지 기간은 제 2 실시형태 예(도 10) 내지 제 4 실시형태 예(도 14)와 동일하고, X, Y 전극을 양의 기준전원(+Vs2)으로 하여, 각각에 음의 전원(-Vs1)의 유지 펄스(SUSP)를 인가한다. 한편, 전면 기입 기간의 기준 전압의 인가 및 기입 전압의 인가가 X, Y 전극에 대해서 함께 역극성의 펄스에 의해 이행된다.
제 1 내지 제 4 실시형태 예에서, Y 전극 또는 X 전극 중 어느 한 전극에만 기입 펄스를 인가했지만, 본실시형태 예에서는, 양쪽의 전극으로부터의 합성 전압으로 기입을 한다. 즉, 전면 기입 기간의 개시와 함께, Y 전극에 음극성의 기준전압(-Vw1), X 전극에 양극성의 기준전압(+Vw2)을 인가한 후, Y 전극측으로부터 전원(-Vwy)의 레벨의 음극성의 기입 펄스(Yw)를, 그리고 X 전극측으로부터 전원(+Vwx)의 레벨의 양극성의 기입 펄스(Xw)를 인가하고, 그 합성 전압에 의해 기입 방전을 발생시킨다. 이 방법에 의하면, 양쪽 전극에 각각 인가되는 전압 펄스의 진폭을 반 정도까지 감소시킬 수 있고, 유기(誘起)되는 노이즈도 낮게 억제할 수 있다. 도 17에 도시된 바와같이, X 전극의 구동회로에는 트랜지스터(Q15, Q18)가 구비되고, Y 전극의 구동회로에는 트랜지스터(Q11, Q19)가 구비되며, 상기 전면 기입 펄스의 인가를 가능하게 한다.
(제 6 실시형태 예)
도 18은 제 6 실시형태 예의 구동파형을 나타내는 도면이다. 또한, 도 19는 그 구동회로를 예시하는 도면이다. 이 예에서, 유지 기간, 전면 기입 기간 모두 제 1 실시형태 예와 거의 동일한 파형구성을 나타내고 있다. 그러나, 복수의 구동용 전원에 있어서 전압 레벨이 유사한 전원을 공용하여, 그 종류를 삭감하고, 구동회로의 소형화 및 비용 절감을 도모한다. 즉, 양극성의 유지 전압을 어드레스측의 어드레스 전압(Va)과 공통화하고, 음극성의 유지 전압을 어드레스 기간에서의 Y 전극 기준전압(-Vmy) 및 전면 기입 기간의 기준전압(-Vmy)을 공통화한다. 이에 의하여, 필요한 전원의 종류는 상기 공용 전원(Va, -Vmy)의 2 종류와, 전용 전원으로서 Y 전원측의 소거 전원(+Vey), X 전극측의 기입 전원(+Vwx), Y 전원측의 스캔용 전원(-Vy)의 3 종류의 합계 5 종류로 구성되고, 제 1 실시형태 예보다 간단화된다.
또한, 이와 관련하여, 구동회로의 구동 트랜지스터의 갯수도 도 19에 도시된 바와같이, 제 1 실시형태 예보다도 줄일 수 있다. 따라서, 전체로서 대폭적인 소 형화 및 비용 절감이 실현된다.
제 6 실시형태 예와 같은 구동전원의 공용화는 제 2 내지 제 5 실시형태 예에 있어서도 이행할 수 있다. 그 경우, 동극성으로 유사한 전위를 갖는 전원을 공용화하여, 전원의 간단화와 구동회로의 간단화를 이행할 수 있다.
(제 7 실시형태 예)
도 20은 제 7 실시형태 예의 구동파형을 나타내는 도면이다. 또한 도 21은 그 구동회로를 나타내는 도면이다. 이 예는 도 6에 도시된 제 3 구동방법을 이용하여 유지방전과 전면 기입 X, Y 전극의 구동을 이행한다.
먼저, 유지 방전 기간(SUS)에서, 도 20에 도시된 바와같이, 양쪽 전극을 그라운드 전위로부터 음의 기준전위(-Vs1)로 구동한다. 그 상태로부터 한쪽의 전극을 보다 음의 전원(-Vs3)으로 구동함과 동시에 다른 한쪽의 전극을 양의 전원(+Vs2)으로 구동한다. 그 결과, 제 3 구동방법에서 설명한 바와같이, 각각의 전극에 인가되는 유지 펄스의 합성에 의해, 양쪽 전극간에 유지 방전에 필요한 전압이 인가된다. 단, 그 방전 전류는 그라운드 전원(GND)에는 흐르지 않는다.
마찬가지로, 전면 기입 기간에서도, 도 20에 도시된 바와같이, 양쪽 전극을 그라운드 전위로부터 음의 기준전원(-Vs1)으로 구동한다. 그리하여, X 전극은 양의 전원(+Vwx)으로 구동하여 기입 펄스(Xw)를 인가하고, Y 전극은 음의 전원(-Vwy)으로 구동하여 역극성의 기입 펄스(Yw)를 인가한다. 이들 역극성 펄스의 합성에 의해, 양쪽 전극간에 충분히 큰 기입 전압이 인가되고, 완전 방전을 발생시킨다. 이 때도, 방전 전류는 그라운드 전원에는 흐르지 않는다. 전면 기입 기간에서도, 각각의 전극에 인가되는 펄스는 작기 때문에, 그에 수반하는 고조파 등의 노이즈를 작게 할 수 있다.
도 21에는 상기 전극 구동을 행하기 위한 전원과 구동 트랜지스터가 도시되어 있다. 도 20의 구동 파형을 실현하도록 그 구동 트랜지스터가 제어 회로에 의해 제어된다.
(제 8 실시형태 예)
도 22는 제 8 실시형태예의 구동파형을 나타낸 도면이다. 또한, 도 23은 그의 구동회로를 나타낸 도면이다. 이 예에서는 도 7에 도시된 제 4 구동방법을 이용하여 유지방전과 전면(全面)기입 X, Y전극의 구동을 행한다. 즉, 제 7 실시형태 예와는 역극성의 구동방법이 된다.
먼저, 유지방전기간 SUS에 있어서, 도 22에 나타낸 바와 같이, 양(兩) 전극을 그라운드 전위로부터 정(正)의 기준전압 +VS1으로 구동한다. 그 상태로부터, 한쪽의 전극을 보다 정(正)의 전원 +Vs2로 구동하는 동시에 다른 한 쪽의 전극을 부(負)의 전원 -Vs3으로 구동한다. 그 결과, 제 4 구동방법에서 설명한 바와 같이, 각각의 전극에 인가되는 유지 펄스의 합성에 따라서, 양(兩) 전극간에 유지 방전에 필요한 전압이 인가된다. 단, 그 방전전류는 그라운드 전원 GND로는 흐르지 않는다.
마찬가지로, 전면(全面)기입기간에서도, 도 22에 나타낸 바와 같이, 양(兩)전극을 그라운드 전위로부터 정(正)의 기준전원 +Vs1로 구동한다. 또한, X전극은 정(正)의 전원 +Vwx로 구동하여 기입 펄스 Xw를 인가하고, Y전극은 부(負)의 전원 -Vwy로 구동하여 역극성의 기입펄스 Yw를 인가한다. 이러한 역극성의 펄스의 합성에 의해, 양전극간에 충분히 큰 기입 전압을 인가하여, 전면(全面) 방전을 발생시킨다. 이 때에도, 방전 전류가 그라운드 전원에는 흐르지 않는다. 전면기입기간에도, 각각의 전극에 인가되는 펄스가 작기 때문에, 그에 수반하는 고주파 등의 노이즈를 줄일 수 있다.
도 23에는 상기 전극 구동을 이행하기 위한 전원과 구동 트랜지스터가 나타나 있다. 도 22의 구동 파형을 실현하도록 그들 구동 트랜지스터가 제어회로에 의해 제어된다.
이상, 본발명의 실시형태 예를 3 전극형 면방전 AC-PDP를 예로 해서 설명했지만, 본발명의 주지를 따르면 종래 타입의 대향형 AC-PDP 패널에 대해서도 동일하게 적용가능하다.
이상, 본발명에 의하면, 방전 펄스를 인가하는 경우에, 그라운드 전원과 다른 전원으로부터 별도의 전원으로 전극을 구동하므로써, 방전에 수반하는 피크성의 큰 전류가 그라운드 전원선에 흐르는 것을 방지할 수 있다. 따라서, 그라운드 전위에의 노이즈가 방지되고, 그에 수반하는 오동작, 구동 파형의 왜곡, 전자파 방사의 장해의 문제를 해결할 수 있다.
또한, 방전 펄스 진폭의 중간의 전위로 어드레스 전극을 유지시켜, 가스 방전 발생시에서의 X, Y 전극으로 구성된 유지 전극과 어드레스 전극 사이의 전압을 작게 억제할 수 있다. 따라서, 어드레스 전극측의 유전체층 표면에 전하가 과잉 축적되는 것을 방지할 수 있고, 그에 수반하는 잘못된 방전 발생을 방지할 수 있다.

Claims (21)

  1. 이격 설치된 제 1 및 제 2 전극과 그라운드 전원을 가지며, 상기 제 1 및 제 2 전극 사이에서 방전을 발생시켜 표시를 행하는 플라즈마 디스플레이 패널 장치에 있어서,
    상기 제 1 및 제 2 전극 사이에 방전 전압 펄스를 인가할 때, 상기 제 1 및 제 2 전극을 상기 그라운드 전원과 다른 전원에 접속하여 상기 양쪽 전극 사이에 소정의 방전 전압을 인가하고,
    상기 제 1 및 제 2 전극 사이에 방전 전압 펄스를 인가한 후 상기 방전 전압 펄스의 인가를 종료할 때, 상기 제 1 및 제 2 전극을 상기 그라운드 전원과 다른 전원에 접속하여 상기 양쪽 전극 사이에 소정의 전압을 인가하는 구동회로를 갖는 것을 특징으로 하는 플라즈마 디스플레이 패널 장치.
  2. 삭제
  3. 이격 설치된 제 1 및 제 2 전극과 그라운드 전원을 가지며, 상기 제 1 및 제 2 전극 사이에서 방전을 발생시켜 표시를 행하는 플라즈마 디스플레이 패널 장치에 있어서,
    상기 제 1 및 제 2 전극 사이에 방전 전압 펄스를 인가할 때, 상기 제 1 및 제 2 전극을 상기 그라운드 전원과 다른 제 1 전원에 접속한 상태로부터, 상기 제 1 또는 제 2 전극을 상기 그라운드 전원과 다른 제 2 전원에 접속한 상태로 변경하여, 상기 양쪽 전극 사이에 소정의 방전 전압을 인가하고,
    상기 방전 전압 펄스의 인가를 종료할 때, 상기 제1 또는 제2 전극을 상기 제1 전원에 접속한 상태로 복귀하도록 하는 구동회로를 갖는 것을 특징으로 하는 플라즈마 디스플레이 패널 장치.
  4. 삭제
  5. 이격 설치된 제 1 및 제 2 전극과 그라운드 전원을 가지며, 상기 제 1 및 제 2 전극 사이에서 방전을 발생시켜 표시를 행하는 플라즈마 디스플레이 패널 장치에 있어서,
    상기 제 1 및 제 2 전극 사이에 방전 전압 펄스를 인가할 때, 상기 제 1 및 제 2 전극을 상기 그라운드 전원과 다른 제 1 전원에 접속한 상태로부터, 상기 제 1 및 제 2 전극을 상기 그라운드 전원과 다른 제 2 및 제 3 전원에 각각 접속한 상태로 변경하여, 상기 양쪽 전극 사이에 소정의 방전 전압을 인가하고,
    상기 방전 전압 펄스의 인가를 종료할 때, 상기 제1 및 제2 전극을 상기 제1 전원에 접속한 상태로 복귀하도록 하는 구동회로를 갖는 것을 특징으로 하는 플라즈마 디스플레이 패널 장치.
  6. 삭제
  7. 이격 설치된 제 1 및 제 2 전극과 그라운드 전원을 가지며, 상기 제 1 및 제 2 전극 사이에서 방전을 발생시켜 표시를 행하는 플라즈마 디스플레이 패널 장치에 있어서,
    상기 제 1 및 제 2 전극 사이에 방전 전압 펄스를 인가할 때, 상기 제 1 및 제 2 전극을 상기 그라운드 전원과 다른 제 1 및 제 2 전원에 접속한 상태로부터, 상기 제 1 또는 제 2 전극을 상기 그라운드 전원과 다른 제 3 전원에 접속한 상태로 변경하여, 상기 양쪽 전극 사이에 소정의 방전 전압을 인가하고,
    상기 방전 전압 펄스의 인가를 종료할 때, 상기 제1 또는 제2 전극을 상기 제1 또는 제2 전원에 접속한 상태로 복귀하도록 하는 구동회로를 갖는 것을 특징으로 하는 플라즈마 디스플레이 패널 장치.
  8. 삭제
  9. 이격 설치된 제 1 및 제 2 전극과 그라운드 전원을 가지며, 상기 제 1 및 제 2 전극 사이에서 방전을 발생시켜 표시를 행하는 플라즈마 디스플레이 패널 장치에 있어서,
    상기 제 1 및 제 2 전극 사이에 방전 전압 펄스를 인가할 때, 상기 제 1 및 제 2 전극을 상기 그라운드 전원과 다른 제 1 및 제 2 전원에 접속한 상태로부터, 상기 제 1 및 제 2 전극을 상기 그라운드 전원과 다른 제 3 및 제 4 전원에 각각 접속한 상태로 변경하여, 상기 양쪽 전극 사이에 소정의 방전 전압을 인가하고,
    상기 방전 전압 펄스의 인가를 종료할 때, 상기 제1 및 제2 전극을 상기 제1 및 제2 전원에 각각 접속한 상태로 복귀하도록 하는 구동회로를 갖는 것을 특징으로 하는 플라즈마 디스플레이 패널 장치.
  10. 삭제
  11. 삭제
  12. 삭제
  13. 삭제
  14. 삭제
  15. 제 3항에 있어서,
    상기 그라운드 전위는 상기 제 1 전원전위와 제 2 전원전위 사이의 전위이고, 상기 방전 전압 펄스 인가시에 제 3 전극이 그라운드 전원으로 유지되는 것을 특징으로 하는 플라즈마 디스플레이 패널 장치.
  16. 제 5항에 있어서,
    상기 그라운드 전위는 상기 제 1 전원전위와 제 2 전원전위 사이의 전위, 또는 상기 제 1 전원전위와 제 3 전원전위 사이의 전위이고, 상기 방전 전압 펄스 인가시에 제 3 전극이 그라운드 전원으로 유지되는 것을 특징으로 하는 플라즈마 디스플레이 패널 장치.
  17. 표시 라인을 따라 평행하게 설치된 제 1 및 제 2 전극 사이에서 방전시켜 표시를 행하는 플라즈마 디스플레이 패널 장치에 있어서,
    그라운드 전원에 접속되어 제어 신호를 생성하는 제어회로와,
    상기 제어신호에 응답하여 상기 제 1 및 제 2 전극을 구동하는 구동회로를 가지며,
    상기 구동회로는 상기 제 1 또는 제 2 전극에 방전 전압 펄스를 인가할 때에, 상기 제 1 또는 제 2 전극에 상기 그라운드 전원과 다른 제 1 전원으로부터 상기 방전 전압 펄스의 개시 전압을 공급하고, 상기 그라운드 전원과 다른 제 2 전원으로부터 상기 방전 전압 펄스의 종료 전압을 공급하는 것을 특징으로 하는 플라즈마 디스플레이 패널 장치.
  18. 제 17항에 있어서,
    상기 제 1 및 제 2 전극에 교차하여 설치된 어드레스 전극을 더 갖고,
    상기 방전 전압 펄스가 제 1 및 제 2 전극에 인가될 때, 어드레스 전극을 상기 제 1 및 제 2 전원의 전위 사이에 있는 그라운드 전위로 보전하는 것을 특징으로 하는 플라즈마 디스플레이 패널 장치.
  19. 이격 설치된 제 1 및 제 2 전극과 그라운드 전원을 가지며, 상기 제 1 및 제 2 전극 사이에서 방전을 발생시켜 표시를 행하는 플라즈마 디스플레이 패널의 구동방법에 있어서,
    상기 제 1 및 제 2 전극 사이에 방전 전압 펄스를 인가할 때, 상기 제 1 및 제 2 전극을 상기 그라운드 전원과 다른 전원에 접속하여 상기 양쪽 전극 사이에 소정의 방전 전압을 인가하고,
    상기 제1 및 제2 전극 사이에 방전 전압 펄스를 인가한 후 상기 방전 전압 펄스의 인가를 종료할 때, 상기 제1 및 제2 전극을 상기 그라운드 전원과 다른 전원에 접속하여 상기 양쪽 전극 사이에 소정의 전압을 인가하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  20. 삭제
  21. 이격 설치된 제 1 및 제 2 전극과 그라운드 전원을 가지며, 상기 제 1 및 제 2 전극 사이에서 방전을 발생시켜 표시를 행하는 플라즈마 디스플레이 패널의 구동방법에 있어서,
    상기 제 1 및 제 2 전극 사이에 방전 전압 펄스를 인가할 때, 상기 제 1 및 제 2 전극을 상기 그라운드 전원과 다른 제 1 전원에 접속한 상태로부터, 상기 제 1 또는 제 2 전극을 상기 그라운드 전원과 다른 제 2 전원에 접속한 상태로 변경하여, 상기 양쪽 전극 사이에 소정의 방전 전압을 인가하고,
    상기 방전 전압 펄스의 인가를 종료할 때, 상기 제1 및 제2 전극을 상기 제1 전원에 접속한 상태로 복귀하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
KR1019990062779A 1998-12-28 1999-12-27 플라즈마 디스플레이 패널 장치 KR100641371B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP37426998A JP3642693B2 (ja) 1998-12-28 1998-12-28 プラズマディスプレイパネル装置
JP98-374269 1998-12-28

Publications (2)

Publication Number Publication Date
KR20000048435A KR20000048435A (ko) 2000-07-25
KR100641371B1 true KR100641371B1 (ko) 2006-10-31

Family

ID=18503557

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019990062779A KR100641371B1 (ko) 1998-12-28 1999-12-27 플라즈마 디스플레이 패널 장치

Country Status (5)

Country Link
US (1) US7391389B1 (ko)
EP (2) EP1030286A3 (ko)
JP (1) JP3642693B2 (ko)
KR (1) KR100641371B1 (ko)
TW (1) TW498298B (ko)

Families Citing this family (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002351388A (ja) 2001-05-22 2002-12-06 Fujitsu Hitachi Plasma Display Ltd プラズマディスプレイ装置
JP5031952B2 (ja) * 2001-06-27 2012-09-26 株式会社日立製作所 プラズマディスプレイ
JP2003280574A (ja) 2002-03-26 2003-10-02 Fujitsu Hitachi Plasma Display Ltd 容量性負荷駆動回路及びプラズマディスプレイ装置
JP4299497B2 (ja) 2002-05-16 2009-07-22 日立プラズマディスプレイ株式会社 駆動回路
JP2005037604A (ja) * 2003-07-18 2005-02-10 Matsushita Electric Ind Co Ltd プラズマディスプレイ装置
FR2860634A1 (fr) 2003-10-01 2005-04-08 Thomson Plasma Dispositif de commande d'un panneau d'affichage au plasma
KR101042992B1 (ko) * 2004-03-05 2011-06-21 엘지전자 주식회사 플라즈마 디스플레이 패널의 구동 장치 및 방법
KR100598184B1 (ko) * 2004-04-09 2006-07-10 엘지전자 주식회사 플라즈마 표시 패널의 구동 장치
JP2005309397A (ja) * 2004-04-16 2005-11-04 Samsung Sdi Co Ltd プラズマディスプレイパネル、プラズマディスプレイ装置及びプラズマディスプレイパネルの駆動方法
JP4284295B2 (ja) * 2004-04-16 2009-06-24 三星エスディアイ株式会社 プラズマ表示装置およびプラズマ表示パネルの駆動方法
CN1961607B (zh) * 2004-05-31 2011-04-13 松下电器产业株式会社 等离子体显示装置
KR100596235B1 (ko) * 2004-07-02 2006-07-06 엘지전자 주식회사 플라즈마 표시 패널의 구동 장치
US20060022904A1 (en) * 2004-07-29 2006-02-02 Lg Electronics Inc. Plasma display apparatus applying sustain pulse and driving method thereof
US20060050067A1 (en) * 2004-09-07 2006-03-09 Jong Woon Kwak Plasma display apparatus and driving method thereof
KR101098814B1 (ko) * 2005-05-24 2011-12-26 엘지전자 주식회사 통합 구동 보드를 갖는 플라즈마 디스플레이 패널 모듈 및그 구동 방법
KR100708692B1 (ko) * 2005-06-14 2007-04-18 삼성에스디아이 주식회사 디스플레이 패널의 구동장치
KR100739062B1 (ko) * 2005-10-17 2007-07-12 삼성에스디아이 주식회사 플라즈마 표시 장치 및 그 구동 방법
WO2007057957A1 (ja) * 2005-11-17 2007-05-24 Fujitsu Hitachi Plasma Display Limited プラズマディスプレイ装置

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0968946A (ja) * 1995-09-04 1997-03-11 Fujitsu Ltd 画像表示装置、および画像表示装置の駆動方法

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS583234B2 (ja) 1973-09-21 1983-01-20 富士通株式会社 プラズマ・デイスプレイ・パネルの駆動方式
JPS55136726A (en) 1979-04-11 1980-10-24 Nec Corp High voltage mos inverter and its drive method
US4370651A (en) 1981-06-29 1983-01-25 International Business Machines Corporation Advanced plasma panel technology
FR2552575B1 (fr) 1983-09-27 1985-11-08 Thomson Csf Circuit de commande d'un panneau a plasma de type alternatif
KR940007502B1 (ko) 1992-03-04 1994-08-18 삼성전관 주식회사 플라즈마 디스플레이 판넬의 구조 및 구동방법
JP2503860B2 (ja) 1993-04-07 1996-06-05 日本電気株式会社 メモリ型プラズマディスプレイパネルの駆動方法
JP2772753B2 (ja) 1993-12-10 1998-07-09 富士通株式会社 プラズマディスプレイパネル並びにその駆動方法及び駆動回路
JP2755201B2 (ja) 1994-09-28 1998-05-20 日本電気株式会社 プラズマディスプレイパネルの駆動回路
JPH0922272A (ja) 1995-07-05 1997-01-21 Oki Electric Ind Co Ltd 直流型気体放電パネルのメモリ駆動方法
JP3364066B2 (ja) * 1995-10-02 2003-01-08 富士通株式会社 Ac型プラズマディスプレイ装置及びその駆動回路
JP3263310B2 (ja) 1996-05-17 2002-03-04 富士通株式会社 プラズマディスプレイパネル駆動方法及びこの駆動方法を用いたプラズマディスプレイ装置
KR100230437B1 (ko) * 1997-04-22 1999-11-15 손욱 면 방전형 교류 플라즈마 표시 패널의 구동 방법
JP3365324B2 (ja) * 1998-10-27 2003-01-08 日本電気株式会社 プラズマディスプレイ及びその駆動方法

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0968946A (ja) * 1995-09-04 1997-03-11 Fujitsu Ltd 画像表示装置、および画像表示装置の駆動方法

Also Published As

Publication number Publication date
KR20000048435A (ko) 2000-07-25
JP2000194316A (ja) 2000-07-14
US7391389B1 (en) 2008-06-24
EP1030286A3 (en) 2000-12-06
EP1426916A3 (en) 2005-06-22
JP3642693B2 (ja) 2005-04-27
TW498298B (en) 2002-08-11
EP1426916A2 (en) 2004-06-09
EP1030286A2 (en) 2000-08-23

Similar Documents

Publication Publication Date Title
KR100641371B1 (ko) 플라즈마 디스플레이 패널 장치
JP3640527B2 (ja) プラズマディスプレイ装置
US6483487B2 (en) Plasma display and method of driving the same
US7242373B2 (en) Circuit for driving flat display device
US6867552B2 (en) Method of driving plasma display device and plasma display device
US7102598B2 (en) Predrive circuit, drive circuit and display device
US20020070928A1 (en) Method and device for driving a display panel
KR20030065286A (ko) 디스플레이 패널 구동 회로 및 플라즈마 디스플레이
US6791514B2 (en) Plasma display and method of driving the same
US7136032B2 (en) Plasma display apparatus
KR100687685B1 (ko) 표시 장치
JP3628195B2 (ja) プラズマディスプレイパネル装置
US7667696B2 (en) Plasma display apparatus
EP1693821A2 (en) Plasma display apparatus and driving method thereof
US20060103602A1 (en) Plasma display device and driving method thereof
US6727659B2 (en) Apparatus and method for driving plasma display panels
KR100611287B1 (ko) 구동 회로 및 구동 방법
EP1696411A2 (en) Plasma display device
US20080136748A1 (en) Ac-Type Gas-Discharge Display Device
US6954187B2 (en) Method for driving address-display separated type AC plasma display panel and driving device using same
JP3458765B2 (ja) プラズマディスプレイパネルの駆動装置および駆動方法
US20070285353A1 (en) Plasma display apparatus and drive circuit with reduced effect of surge voltage
US20060208966A1 (en) Drive circuit and plasma display device
KR20080070488A (ko) 플라즈마 디스플레이 장치 및 그 구동 방법
US20090167752A1 (en) Plasma display panel driving method and plasma display device

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
N231 Notification of change of applicant
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20101020

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee