KR100611287B1 - 구동 회로 및 구동 방법 - Google Patents

구동 회로 및 구동 방법 Download PDF

Info

Publication number
KR100611287B1
KR100611287B1 KR1020040092321A KR20040092321A KR100611287B1 KR 100611287 B1 KR100611287 B1 KR 100611287B1 KR 1020040092321 A KR1020040092321 A KR 1020040092321A KR 20040092321 A KR20040092321 A KR 20040092321A KR 100611287 B1 KR100611287 B1 KR 100611287B1
Authority
KR
South Korea
Prior art keywords
potential
signal line
line
circuit
voltage
Prior art date
Application number
KR1020040092321A
Other languages
English (en)
Other versions
KR20050083006A (ko
Inventor
마쯔이도모야
도미오시게또시
다까기아끼히로
사까모또데쯔야
기시도모까쯔
Original Assignee
후지츠 히다찌 플라즈마 디스플레이 리미티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 후지츠 히다찌 플라즈마 디스플레이 리미티드 filed Critical 후지츠 히다찌 플라즈마 디스플레이 리미티드
Publication of KR20050083006A publication Critical patent/KR20050083006A/ko
Application granted granted Critical
Publication of KR100611287B1 publication Critical patent/KR100611287B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • G09G3/2965Driving circuits for producing the waveforms applied to the driving electrodes using inductors for energy recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/293Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for address discharge
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/294Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for lighting or sustain discharge

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)
  • Transforming Electric Information Into Light Information (AREA)
  • Logic Circuits (AREA)

Abstract

본 발명은 구동 회로를 구성하는 각 소자의 내압을 높이지 않고, 종래보다도 큰 전위차를 갖는 전압을 용량성 부하에 인가할 수 있도록 한다.
부하(20)의 일단에 접속된 출력 라인 OUTCY와, 기준 전위보다 고전위의 제1 전위를 공급하기 위한 제1 신호 라인 OUTAY와, 기준 전위보다 저전위의 제2 전위 및 더욱 저전위의 제3 전위를 공급하기 위한 제2 신호 라인 OUTBY와, 제1 신호 라인에 접속되고, 기준 전위보다도 낮은 제4 전위 (-Vy)를 제1 신호 라인에 공급하는 전위 공급 회로(30)를 구비하고, 전위 공급 회로에서 제1 신호 라인으로 기준 전위보다도 낮은 제4 전위를 공급함으로써, 제1 신호 라인과 콘덴서를 통하여 접속되어 있는 제2 신호 라인의 전위를 제3 전위로 하고, 이것을 제2 신호 라인으로부터 용량성 부하로 인가하도록 한다.
용량성 부하, 고전위, 저전위, 구동 회로, 신호 라인, 평면 표시 장치

Description

구동 회로 및 구동 방법{DRIVE CIRCUIT AND DRIVE METHOD}
도 1은 제1 실시 형태에 의한 구동 회로의 구성예를 도시한 도면.
도 2는 도 1에 도시한 구동 회로에 의한 어드레스 기간의 구동 파형의 예를 나타내는 도면.
도 3은 도 1에 도시한 구동 회로에 의한 유지 방전 기간의 구동 파형의 예를 나타내는 도면.
도 4는 도 1에 도시한 구동 회로에 의한 유지 방전 기간의 구동 파형의 다른 예를 나타내는 도면.
도 5는 제2 실시 형태에 의한 구동 회로의 구성예를 도시한 도면.
도 6은 도 5에 도시한 구동 회로에 의한 어드레스 기간의 구동 파형의 예를 나타내는 도면.
도 7은 도 5에 도시한 구동 회로에 의한 유지 방전 기간의 구동 파형의 예를 도시한 도면.
도 8은 제2 실시 형태에 의한 구동 회로의 다른 구성예를 도시한 도면.
도 9는 제2 실시 형태에 의한 구동 회로의 그 밖의 구성예를 도시한 도면.
도 10은 제2 실시 형태에 의한 구동 회로의 그 밖의 구성예를 도시한 도면.
도 11은 본 발명의 실시 형태에 있어서의 교류 구동형 PDP 장치의 동작을 나 타내는 파형도.
도 12는 교류 구동형 PDP 장치의 전체 구성을 도시한 도면.
도 13은 교류 구동형 PDP 장치에서의 1 화소인 제i행 제j열의 셀 Cij의 단면 구성을 도시한 도면.
도 14는 교류 구동형 PDP 장치에서의 구동 회로의 구성을 도시한 도면.
도 15는 도 12에 도시한 교류 구동형 PDP 장치의 동작을 나타내는 파형도.
도 16은 교류 구동형 PDP 장치에서의 구동 회로의 다른 구성을 도시한 도면.
<도면의 주요 부분에 대한 부호의 설명>
20 : 용량 부하
21 : 드라이브 회로
22 : 전원 회로
30 : 마이너스 전위 공급 회로
40 : 둔파 생성 회로
OUTAY : 제1 신호 라인
OUTBY : 제2 출력 라인
OUTCY : 출력 라인
SWY1 내지 SWY6 : 스위치
CY1 : 콘덴서
본 발명은 평면 표시 장치의 구동 회로 및 구동 방법에 관한 것으로, 특히 플라즈마 디스플레이 장치의 구동 회로 및 구동 방법에 이용하기에 적합한 것이다.
종래, 매트릭스형 평면 표시 장치의 하나인 플라즈마 디스플레이 장치, 예를 들면 교류 구동형 플라즈마 디스플레이 패널(PDP: Plasma Display Panel)에는 2개의 전극으로 선택 방전(어드레스 방전) 및 유지 방전을 행하는 2전극형과, 제3 전극을 이용하여 어드레스 방전을 행하는 3전극형이 있었다. 또한, 3전극형에서는 유지 방전을 행하는 제1 전극과 제2 전극이 배치되어 있는 기판에 제3 전극을 형성하는 경우와, 대향하는 또 하나의 기판에 제3 전극을 형성하는 경우가 있었다.
상기 각 타입의 PDP 장치는 모두 동작 원리는 동일하므로, 이하에서는 유지 방전을 행하는 제1 및 제2 전극을 제1 기판에 설치함과 동시에, 이것과는 별도로 제1 기판과 대향하는 제2 기판에 제3 전극을 설치한 PDP 장치에 대하여 그 구성예를 설명한다.
도 12는 교류 구동형 PDP 장치의 전체 구성을 도시한 도면이다.
도 12에서 교류 구동형 PDP 장치(1)는 제1 기판에 상호 평행한 주사 전극 Y1 내지 Yn 및 공통 전극 X가 설치됨과 동시에, 제1 기판에 대향하는 제2 기판에 이들 전극 Y1 내지 Yn, X와 직교하는 방향으로 어드레스 전극 A1 내지 Am이 설치되어 있다. 공통 전극 X는 각 주사 전극 Y1 내지 Yn에 대응하여 이것과 접근하여 설치되고, 일단이 상호 공통으로 접속되어 있다.
또한, 교류 구동형 PDP 장치(1)의 표시 패널 P는 m행 n열의 2차원 매트릭스 형상으로 배치된 복수의 셀을 구비한다. 각 셀 Cij는 주사 전극 Yi 및 어드레스 전극 Aj의 교점 및 그것과 대응하여 인접하는 공통 전극 X에 의해 형성된다. 이 셀 Cij가 표시 화상의 1화소에 대응하고, 표시 패널 P는 2차원 화상을 표시할 수 있다.
공통 전극 X의 공통단은 X측 회로(2)의 출력단에 접속되고, 각 주사 전극 Y1 내지 Yn은 Y측 회로(3)의 출력단에 접속되어 있다. 어드레스 전극 A1 내지 Am은 어드레스측 회로(4)의 출력단에 접속되어 있다. X측 회로(2)는 방전을 반복하는 회로로 이루어지고, Y측 회로(3)는 선순차(線順次) 주사하는 회로와 방전을 반복하는 회로로 이루어진다. 또한, 어드레스측 회로(4)는 표시하여야 할 열을 선택하는 회로로 이루어진다.
X측 회로(2), Y측 회로(3), 및 어드레스측 회로(4)는 제어 회로(5)로부터 공급되는 제어 신호에 의해 제어된다. 즉, Y측 회로(3) 내의 선순차 주사하는 회로와 어드레스측 회로(4)에 의해 어느 셀을 점등시킬지를 결정하고, X측 회로(2)와 Y측 회로(3)에 의해 방전을 반복함으로써, PDP 장치의 표시 동작을 한다.
제어 회로(5)는 외부로부터의 표시 데이터 D, 표시 데이터 D의 판독 타이밍을 나타내는 클럭 CLK, 수평 동기 신호 HS, 및 수직 동기 신호 VS에 기초하여, 상기 제어 신호를 생성하고 X측 회로(2), Y측 회로(3), 및 어드레스측 회로(4)에 공급한다.
도 13a는 1화소인 제i행 제j열의 셀 Cij의 단면 구성을 도시한 도면이다. 도 13a에 있어서, 공통 전극 X 및 주사 전극 Yi는 전면 유리 기판(11)상에 형성되 어 있다. 그 위에는 방전 공간(17)에 대하여 절연하기 위한 유전체층(12)이 피착됨과 동시에, 추가로 그 위에 MgO(산화 마그네슘) 보호막(13)이 피착되어 있다.
한편, 어드레스 전극 Aj는 전면 유리 기판(11)과 대향하여 배치된 배면 유리 기판(14)상에 형성되고, 그 위에는 유전체층(15)이 피착되고, 다시 그 위에 형광체(18)가 피착되어 있다. MgO 보호막(13)과 유전체층(15) 사이의 방전 공간(17)에는 Ne+Xe 페닝 가스 등이 봉입되어 있다.
도 13b는 교류 구동형 PDP 장치의 용량 Cp에 대하여 설명하기 위한 도면이다. 도 13b에 도시한 바와 같이, 교류 구동형 PDP 장치의 각 셀에는 방전 공간(17), 공통 전극 X와 주사 전극 Yi의 사이, 및 전면 유리 기판(11)에 각각 용량 성분 Ca, Cb, Cc가 존재하고, 이들의 합계에 의해서 셀 1개당 용량 Cpcell이 결정된다(Cpcell=Ca+Cb+Cc). 모든 셀의 용량 Cpcell의 합계가 패널 용량 Cp이다.
도 13c는 교류 구동형 PDP의 발광에 대하여 설명하기 위한 도면이다. 도 13c에 도시한 바와 같이, 리브(16)의 내면에는 적, 청, 녹색의 형광체(18)가 스트라이프 형상으로 각 색별로 배열, 도포되어 있고, 공통 전극 X 및 주사 전극 Yi 사이의 방전에 의해서 형광체(18)를 여기하여 발광하도록 되어 있다.
상술한 바와 같이 교류 구동형 PDP 장치에서는 셀 내의 공통 전극 X와 주사 전극 Yi 사이에서 방전(유지 방전)을 행하여 발광시키므로, 상술한 X측 회로(2) 및 Y측 회로(3)(이하, "구동 회로"라고도 한다.)는 셀 내에서 방전시키기 위한 고전압의 신호를 출력하는 회로이다. 따라서, 구동 회로를 구성하는 각 소자에는 높은 내압이 요구되어 교류 구동형 PDP 장치의 제조 비용을 상승시키는 하나의 요인이었 다. 그래서, 구동 회로를 구성하는 각 소자의 내압을 낮게 하여 제조 비용의 저감을 도모하는 기술이 제안되고 있다. 예를 들면, 한쪽 전극에는 플러스의 전압을 인가하고, 다른쪽 전극에는 마이너스의 전압을 인가함으로써, 전극간의 전위차를 이용하여 전극간의 방전을 행하는 구동 회로가 제안되어 있다(예를 들면, 특허 문헌 1, 비특허 문헌 1 참조).
도 14는 상기 특허 문헌 1에 개시되어 있는 교류 구동형 PDP 장치의 구동 회로의 구성을 도시한 도면이다.
도 14에 있어서, 용량 부하(이하, "부하"라고 한다)(20)는 상술한 하나의 공통 전극 X와 하나의 주사 전극 Y 사이에 형성되어 있는 셀의 합계 용량이다. 부하(20)에는 공통 전극 X와 주사 전극 Y가 형성되어 있다. 여기에서, 주사 전극 Y란 복수의 주사 전극 Y1 내지 Yn 중의 임의의 주사 전극이다.
주사 전극 Y를 구동하기 위한 Y측 회로(3)는 전원 회로(22) 및 드라이브 회로(21)를 구비한다.
전원 회로(22)는 콘덴서 CY1와 3개의 스위치 SWY1, SWY2, SWY3를 구비한다. 스위치 SWY1, SWY2는 전원으로부터 공급되는 전압 Vs의 전원 라인(전원선)과 기준 전위로서의 접지(GND)와의 사이에 직렬로 접속된다. 2개의 스위치 SWY1, SWY2의 상호 접속점에는 콘덴서 CY1의 한쪽 단자가 접속되고, 콘덴서 CY1의 다른쪽 단자와 접지 사이에는 스위치 SWY3이 접속된다. 또, 콘덴서 CY1의 한쪽 단자에 접속되는 신호 라인을 제1 신호 라인 OUTAY로 하고, 다른쪽 단자에 접속되는 신호 라인을 제2 신호 라인 OUTBY로 한다.
드라이브 회로(21)는 2개의 스위치 SWY4, SWY5를 구비한다. 스위치 SWY4, SWY5는 전원 회로(22)의 콘덴서 CY1의 양단에 직렬로 접속된다. 즉, 스위치 SWY4, SWY5는 제1 및 제2 신호 라인 OUTAY, OUTBY 사이에 직렬 접속된다. 2개의 스위치 SWY4, SWY5의 상호 접속점은 출력 라인 OUTCY를 통하여 부하(20)의 주사 전극 Y에 접속된다.
또한, 공통 전극 X를 구동하기 위한 X측 회로(3)는 전원 회로(24) 및 드라이브 회로(23)를 구비한다. 또, 전원 회로(24) 및 드라이브 회로(23)는 상술한 Y측 회로(2)에 있어서의 전원 회로(22) 및 드라이브 회로(21)에 각각 대응하고, 그 구성은 전원 회로(22) 및 드라이브 회로(21)와 각각 동일하므로 설명은 생략한다.
도 14에 도시한 구동 회로의 Y측에서 스위치 SWY1, SWY3, 및 SWY4을 온으로 하고, 스위치 SWY2, SWY5를 오프로 함으로써, 콘덴서 CY1에 스위치 SWY1, SWY3에 의해 공급되는 전압 Vs에 따른 전하가 축적됨과 동시에, 제1 신호 라인 OUTAY의 전압 Vs가 출력 라인 OUTCY를 통하여 부하(20)에 인가된다.
또한, 콘덴서 CY1에 전압 Vs에 따른 전하가 축적된 상태에서, 스위치 SWY2, SWY5를 온으로 하고, 스위치 SWY1, SWY3, SWY4을 오프로 함으로써, 제2 신호 라인 OUTBY의 전압이 (-Vs)이 되고, 그 전압 (-Vs)이 출력 라인 OUTCY를 통하여 부하(20)에 인가된다.
이와 같이 하여, 부하(20)의 주사 전극 Y에 대하여 플러스의 전압 Vs와 마이너스의 전압 (-Vs)을 번갈아 인가한다. 마찬가지로, 부하(20)의 공통 전극 X에 대해서도 동일한 스위칭 제어를 함으로써, 플러스의 전압 Vs와 마이너스의 전압 (- Vs)을 번갈아 인가한다. 이 때, 주사 전극 Y 및 공통 전극 X에 인가하는 전압 (±Vs)은 상호 위상이 반대인 관계가 되도록 한다. 즉, 주사 전극 Y에 플러스의 전압 Vs가 인가되어 있는 경우에는, 공통 전극 X에 마이너스의 전압 (-Vs)을 인가하도록 한다. 이에 따라, 주사 전극 Y와 공통 전극 X 사이에 방전을 행하는 것이 가능한 전위차를 생기게 할 수 있다.
도 15는 도 12에 도시한 교류 구동형 PDP 장치(1)의 동작을 나타내는 파형도이다. 도 15는 1프레임을 구성하는 복수의 서브필드 중의 하나의 서브필드분에 있어서, 공통 전극 X, 주사 전극 Y, 어드레스 전극에 대하여 인가하는 전압의 파형예를 나타내고 있다. 하나의 서브필드는 전면 기입 기간 및 전면 소거 기간으로 이루어지는 리셋 기간과, 어드레스 기간과, 유지 방전 기간으로 구분된다.
리셋 기간에서는 우선, 공통 전극 X에 인가하는 전압이 기준 전위로서의 접지 레벨에서 (-Vs)로 하강한다. 한편, 주사 전극 Y에 인가되는 전압이 시간 경과와 함께 서서히 상승하여 최종적으로 기입 전압 Vw와 전압 Vs를 가산한 전압이 주사 전극 Y에 인가된다.
이와 같이 하여, 공통 전극 X와 주사 전극 Y와의 전위차가 (2Vs+Vw)이 되고, 이전의 표시 상태와 관계없이 전체 표시 라인의 전체 셀에서 방전이 이루어져 벽전하가 형성된다(전면 기입).
다음에, 주사 전극 Y의 전압을 Vs으로 복귀시킨 후, 공통 전극 X에 대한 전압이 (-Vs)부터 Vs까지 상승됨과 동시에, 주사 전극 Y에 대한 인가 전압이 (-Vs)으로 하강한다. 이에 따라, 전체 셀에서 벽전하(壁電荷) 자신의 전압이 방전 개시 전압을 초과하여 방전이 개시되어, 축적되어 있던 벽전하가 소거된다(전면 소거).
다음에, 어드레스 기간에서는 표시 데이터에 따라서 각 셀의 온/오프를 행하기 위해, 선순차로 어드레스 방전이 이루어진다. 이 때, 공통 전극 X에는 전압 Vs가 인가된다. 또한, 어떤 표시 라인에 상당하는 주사 전극 Y에 전압을 인가할 때에는 선순차에 의해 선택된 주사 전극 Y에는 (-Vs) 레벨의 스캔 펄스, 비선택의 주사 전극 Y에는 접지 레벨의 전압이 인가된다.
이 때, 각 어드레스 전극 A1 내지 Am 중의 유지 방전을 일으키는 셀, 즉 점등시키는 셀에 대응하는 어드레스 전극 Aj에는 전압 Va의 어드레스 펄스가 선택적으로 인가된다. 이 결과, 점등시키는 셀의 어드레스 전극 Aj와 선순차로 선택된 주사 전극 Y 사이에서 방전이 발생하고, 이것을 프라이밍(불씨)으로 하여 공통 전극 X 및 주사 전극 Y의 위의 Mg0 보호막면에, 다음의 유지 방전이 가능한 양의 벽전하가 축적된다.
또, 도 15에서는 어드레스 기간이, 전반 어드레스 기간(예를 들면, 홀수행의 주사 전극 Y에 순차 스캔 펄스를 인가한다)과 후반 어드레스 기간(예를 들면, 짝수 행의 주사 전극 Y에 순차 스캔 펄스를 인가한다)으로 분할된 예를 나타내고 있지만, 어드레스 기간을 분할하지 않고 주사 전극 Y에 순차 스캔 펄스를 인가하도록 할 수도 있다.
그 후, 유지 방전 기간이 되면, 도 14에 도시한 구동 회로에 의해 공통 전극 X와 각 표시 라인의 주사 전극 Y에 상호 극성이 다른 전압 (+Vs, -Vs)를 번갈아 인가하여 유지 방전을 행하고, 1서브필드의 영상을 표시한다. 또, 상호 극성이 다른 전압을 번갈아 인가하는 동작은 서스테인 동작이라고 하고, 서스테인 동작중의 전압 (+Vs, -Vs)의 펄스는 서스테인 펄스라고 한다.
또, 유지 방전 기간에 있어서, 주사 전극 Y에 대하여 최초로 고전압을 인가할 때만 전압 (Vs+Vx)를 인가한다. 이 전압 Vx는 어드레스 기간에 발생한 벽전하의 전압에 가하는 것으로 유지 방전에 필요한 전압을 생성하는 추가분의 전압이다.
[특허 문헌 1] 일본 특허공개 2002-62844호 공보
[비특허 문헌 1] 기시(岸) 외 4명, "A New Driving Technology for PDPs with Cost Effective Sustain Circuit", SID 01 DIGEST, 1236p∼1239p, 2001년
여기에서, 상기 도 14에 도시한 구동 회로에서는 3가지의 전위 Vs, 접지 레벨, 및 (-Vs)만 부하(20)에 대하여 인가할 수 없다. 그러나, 도 12에 도시한 바와 같은 교류 구동형 PDP 장치(1)를 동작시킬 때는 기준 전위인 접지 레벨에 대하여 상기 전위 Vs, (-Vs)보다도 전위차가 큰 전위를 사용하고자 하는 경우가 있다.
예를 들면, 어드레스 기간에 있어서 어드레스 방전을 행하는 경우에는, 스캔 펄스의 전압 (-Vs)과 어드레스 펄스의 전압 Va의 전위차가 클수록, 어드레싱에 관한 전압 마진이 증대하여 안정된 어드레스 방전을 행할 수 있다. 그러나, 어드레스 펄스의 전압 Va를 크게 할 수 있는 범위는 한계가 있기 때문에, 스캔 펄스의 전압과 어드레스 펄스의 전압의 전위차를 크게하기 위해서는 스캔 펄스의 전압을 보다 낮게 해야만 한다.
스캔 펄스의 전압을 낮게 하는 방법의 하나로서, 도 16에 도시한 바와 같이, (-Vs)보다도 낮은 전압 (-Vy')을 부하(20)에 대하여 직접 인가할 수 있도록 구성한 구동 회로가 있다. 또, 도 16에서는 Y측 회로만 도시하고, 도 14에 도시한 구성 요소와 동일한 기능을 갖는 구성 요소에는 동일한 부호를 붙이고 있다.
도 16에 있어서, 참조 번호 25는 마이너스 전위 공급 회로이다. 마이너스 전위 공급 회로(25)는 전원으로부터 공급되는 전압 (-Vy')의 전원 라인(전원선)과 출력 라인 OUTCY와의 사이에 접속된 스위치 SWY11를 구비한다. 이와 같이 구성하여 스위치 SWY11를 제어함으로써, (-Vs)보다도 낮은 전압 (-Vy')을 부하(20)에 인가하는 것이 가능하다.
그러나, 도 16에 도시한 구동 회로에서는 부하(20)에의 출력단(출력 라인 OUTCY)마다 마이너스 전위를 공급해야만 한다는 문제가 있었다. 또, 드라이브 회로(21) 내의 스위치 SWY4 및 마이너스 전위 공급 회로(25) 내의 스위치 SWY11에는(Vs+Vy')의 전압이 걸리기 때문에, 스위치 SWY4, SWY11에는 내압이 높은 것을 사용해야만 하여, 제조 비용이 증대한다고 하는 문제가 있었다.
본 발명은 이러한 문제를 감안하여 이루어진 것으로, 구동 회로를 구성하는 각 소자에 요구되는 내압을 높이지 않고, 기준 전위에 대하여 종래보다도 큰 전위차를 갖는 전압을 용량성 부하에 인가할 수 있도록 한다.
본 발명의 구동 회로는 표시 수단이 되는 용량성 부하의 일단에 접속된 출력 라인과, 상기 용량성 부하의 일단에 기준 전위보다 고전위의 제1 전위를 공급하기 위한 제1 신호 라인과, 상기 용량성 부하의 일단에 상기 기준 전위보다 저전위의 제2 전위 및 상기 제2 전위보다 저전위의 제3 전위를 공급하기 위한 제2 신호 라인과, 상기 제1 신호 라인과 상기 제2 신호 라인 사이에 접속된 콘덴서와, 상기 제1 신호 라인에 접속되고, 상기 기준 전위보다도 낮은 제4 전위를 상기 제1 신호 라인에 공급하는 전위 공급 회로를 구비한다.
상기 구성에 따르면, 기준 전위보다도 낮은 제4 전위를 전위 공급 회로에서 제1 신호 라인에 공급함으로써, 기준 전위와 제1, 제2 전위와의 전위차 이상의 전압을 구동 회로 내의 각 소자에 가하지 않고, 제1 신호 라인과 콘덴서를 통하여 접속되어 있는 제2 신호 라인의 전위를 제2 전위보다 낮은 제3 전위로 할 수 있다.
이하, 본 발명의 실시 형태를 도면에 기초하여 설명한다.
본 발명의 실시 형태에 있어서의 구동 회로는 표시 수단으로서 용량성 부하를 이용한 매트릭스형 평면 표시 장치, 예를 들면 도 12에 전체 구성을 도시하고, 도 13에 셀 구성을 도시한 교류 구동형 PDP 장치(1)에 적용하는 것이 가능하다. 이하에 설명하는 실시 형태에서는 일례로서 도 12 및 도 13에 도시한 교류 구동형 PDP 장치(1)에 적용했을 경우에 대하여 설명한다. 또한, 각 실시 형태에 있어서, Y측 회로(3)에 대해서만 도시하여 설명하지만, X측 회로(2)에 대해서는 Y측 회로(3)와 동일하게 구성할 수도 있고, 도 14에 도시한 구동 회로와 동일하게 구성할 수도 있다.
(제1 실시 형태)
도 1은 본 발명의 제1 실시 형태에 의한 구동 회로의 구성예를 도시한 도면이다.
도 1에 있어서, 부하(20)는 하나의 공통 전극 X와, 복수의 주사 전극 Y1 내지 Yn 중의 임의의 주사 전극인 하나의 주사 전극 Y와의 사이에 형성되어 있는 셀의 합계의 용량이다. 부하(20)에는 공통 전극 X와 주사 전극 Y가 형성되어 있다.
주사 전극 Y를 구동하기 위한 Y측 회로는 전원 회로(22) 및 드라이브 회로(21)에 추가하여 마이너스 전위 공급 회로(30)를 구비한다.
전원 회로(22)는 콘덴서 CY1와, 3개의 스위치 SWY1, SWY2, SWY3를 구비한다. 스위치 SWY1, SWY2는 제1 전원으로부터 전압 Vs가 공급되는 제1 전원 라인(제1 전원선)과 기준 전위로서의 접지(GND)와의 사이에 직렬로 접속된다. 2개의 스위치 SWY1, SWY2의 상호 접속점에는 콘덴서 CY1의 한쪽 단자가 접속되고, 콘덴서 CY1의 다른쪽 단자와 접지와의 사이에는 스위치 SWY3이 접속된다. 또, 콘덴서 CY1의 한쪽 단자에 접속되는 신호 라인을 제1 신호 라인 OUTAY로 하고, 다른쪽 단자에 접속되는 신호 라인을 제2 신호 라인 OUTBY로 한다.
3개의 스위치 SWY1, SWY2, SWY3는 통상 MOSFET 또는 IGBT(Insulated Gate Bipolar Transistor) 등으로 구성되지만, 스위치 SWY3에 대해서는 캐소드를 접지측에 접속한 다이오드만으로 구성하는 것도 가능하다.
드라이브 회로(21)는 2개의 스위치 SWY4, SWY5를 구비한다. 스위치 SWY4, SWY5는 전원 회로(22)의 콘덴서 CY1의 양단, 즉 제1 및 제2 신호 라인 OUTAY, OUTBY 사이에 직렬로 접속된다. 2개의 스위치 SWY4, SWY5의 상호 접속점은 출력 라인 OUTCY를 통하여 부하(20)의 주사 전극 Y에 접속된다.
여기에서, 드라이브 회로(21)는 표시 데이터 D에 기초하여 표시 셀의 선택을 행하는 어드레스 기간(스위치 SWY4, SWY5를 순차 선택적으로 동작시키는 기간)의 스캔시에는 스캔 펄스를 출력하여 라인마다의 주사 전극 Y의 선택 동작을 행하고, 표시 데이터 D에 따른 표시 셀을 발광시키는 방전을 행하는 유지 방전 기간(스위치 SWY4, SWY5에 의해 부하(20)에 대하여 반복 충방전을 행하는 기간)에 있어서는 서스테인 펄스를 출력하여 전 라인의 주사 전극 Y에서의 유지 방전 동작을 행하는 회로, 소위 라인 드라이브 회로를 이용하여 구성할 수도 있다. 즉, 주사 전극 Y에 어드레스 기간에 있어서 스캔 펄스를 인가하는 스캔 드라이브 회로를 이용하여, 유지 방전 기간에는 서스테인 펄스를 인가하도록 할 수도 있다.
마이너스 전위 공급 회로(30)는 하나의 스위치 SWY6을 구비한다. 스위치 SWY6는 스위치 SWY1, SWY2의 상호 접속점(노드 NA)와 제2 전원으로부터 전압 (-Vy)(-Vy≤Vs)이 공급되는 제2 전원 라인(제2 전원선)과의 사이에 접속된다. 즉, 스위치 SWY6는 제2 전원 라인과 제1 신호 라인 OUTAY와의 사이에 접속된다.
다음에, 도 2 내지 도 4를 참조하여 도 1에 도시한 구동 회로의 동작에 대하여 설명한다.
도 2는 도 1에 도시한 구동 회로에 의한 어드레스 기간의 동작을 나타내는 파형도이다.
도 2에 나타낸 바와 같이, 스위치 SWY1, SWY3, SWY5, SWY6가 오프이며, 스위치 SWY2, SWY4가 온인 상태를 초기 상태로 하고, 콘덴서 CY1에는 전압 Vs에 따른 전하가 이미 축적되어 있는 것으로 하여 설명한다. 이 때, 제1 신호 라인 OUTAY의 전압은 접지 레벨, 제2 신호 라인 OUTBY의 전압은 (-Vs)이며, 제1 신호 라인 OUTAY 의 전압이 출력 라인 OUTCY를 통하여 부하(20)(Y 전극)에 인가되어 있다.
우선, 시각 t1에 있어서, 스위치 SWY2를 오프로 함과 동시에, 스위치 SWY6을 온으로 함으로써, 제1 신호 라인 OUTAY의 전압이 (-Vy)으로 하강하고, 그 전압이 출력 라인 OUTCY를 통하여 부하(20)에 인가된다. 또한, 제2 신호 라인 OUTBY의 전압은 제1 신호 라인 OUTAY의 전압보다 콘덴서 CY1에 축적되어 있는 전하에 따른 전압 Vs분만큼 낮은 전압, 즉 (-Vs-Vy)이 된다.
다음에, 종래와 마찬가지로 하여 전압 Va의 어드레스 펄스가 어드레스 전극에 인가되는 시각 t2에 있어서, 스위치 SWY4를 오프로 하고, 스위치 SWY5를 온으로 한다. 이에 따라, 제2 신호 라인 OUTBY의 전압 (-Vs-Vy)이 출력 라인 OUTCY를 통하여 부하(20)에 인가된다. 그 후, 시각 t3에 있어서, 스위치 SWY5를 오프로 하고, 스위치 SWY4를 온으로 함으로써, 다시 제1 신호 라인 OUTAY의 전압 (-Vy)이 출력 라인 OUTCY를 통하여 부하(20)에 인가된다.
다음에, 시각 t4에 있어서, 스위치 SWY6을 오프로 함과 동시에, 스위치 SWY2를 온으로 함으로써, 제1 신호 라인 OUTAY의 전압이 접지 레벨로 상승한다. 이에 수반하여, 제2 신호 라인 OUTBY의 전압은 (-Vs)가 된다.
이상과 같이, 스위치 SWY1 내지 SWY6을 제어함으로써, 종래 (-Vs)보다도 전위가 낮은(기준 전위인 접지 레벨과의 전위차가 큰) (-Vs-Vy)의 스캔 펄스를 부하(20)(Y 전극)에 인가할 수 있다.
도 3은 도 1에 도시한 구동 회로에 의한 유지 방전 기간의 동작을 나타내는 파형도이다.
도 2에 도시한 바와 같이, 스위치 SWY1, SWY3, SWY5, SWY6가 오프이며, 스위치 SWY2, SWY4가 온인 상태를 초기 상태로 하여 설명한다. 이 때, 제1 신호 라인 OUTAY의 전압은 접지 레벨, 제2 신호 라인 OUTBY의 전압은 (-Vs)이며, 제1 신호 라인 OUTAY의 전압이 출력 라인 OUTCY를 통하여 부하(20)에 인가되고 있다.
시각 t11에 있어서, 스위치 SWY2를 오프로 함과 동시에, 스위치 SWY1, SWY3를 온으로 한다. 이에 따라, 제1 신호 라인 OUTAY의 전압이 Vs로 상승하여, 제2 신호 라인 OUTBY의 전압이 접지 레벨이 된다. 또한, 제1 신호 라인 OUTAY의 전압 Vs가 출력 라인 OUTCY를 통하여 부하(20)에 인가된다. 이 때, 콘덴서 CY1에는 스위치 SWY1, SWY3에 의해 공급되는 전압 Vs에 따른 전하가 축적된다.
다음에, 시각 t12에 있어서, 스위치 SWY1, SWY3를 오프로 하고, 스위치 SWY2를 온으로 함으로써, 제1 신호 라인 OUTAY의 전압이 접지 레벨로 하강하고, 그것이 출력 라인 OUTCY를 통하여 부하(20)에 인가된다. 또한, 제2 신호 라인 OUTBY의 전압은 제1 신호 라인 OUTAY의 전압보다 콘덴서 CY1에 축적되어 있는 전하에 따른 전압 Vs분만큼 낮은 전압, 즉 (-Vs)이 된다.
다음에, 시각 t13에 있어서, 스위치 SWY2, SWY4를 오프로 하고, 스위치 SWY5, SWY6을 온으로 한다. 이에 따라, 제1 신호 라인 OUTAY의 전압이 (-Vy)로 더욱 하강하며, 이에 수반하여 제2 신호 라인 OUTBY의 전압이 (-Vs-Vy)가 된다. 또한, 스위치 SWY4가 오프가 되고, 스위치 SWY5가 온이 되므로, 제2 신호 라인 OUTBY의 전압 (-Vs-Vy)이 출력 라인 OUTCY를 통하여 부하(20)에 인가된다.
그 후, 시각 t14에 있어서, 스위치 SWY5, SWY6을 오프로 하고, 스위치 SWY2, SWY4를 온으로 함으로써, 제1 신호 라인 OUTAY의 전압이 접지 레벨로 상승하여, 제2 신호 라인 OUTBY의 전압이 (-Vs)가 된다. 또한, 스위치 SWY4가 다시 온이 되기 때문에, 제1 신호 라인 OUTAY의 전압이 출력 라인 OUTCY를 통하여 부하(20)에 인가된다.
다음에, 시각 t15에 있어서, 상술한 시각 t11과 마찬가지로 스위치 SWY2를 오프로 함과 동시에, 스위치 SWY1, SWY3을 온으로 한다.
이후, 마찬가지로 상술한 동작을 소정 횟수 반복한다.
이상과 같이, 스위치 SWY1 내지 SWY6을 제어함으로써, 종래 (-Vs)보다도 낮은 전위 (-Vs-Vy)의 서스테인 펄스를 부하(20)에 인가할 수 있다.
도 4는 도 1에 도시한 구동 회로에 의한 유지 방전 기간의 동작의 다른 예를 나타내는 파형도이다. 도 3에 파형도를 나타낸 유지 방전 기간의 동작에서는 부하(20)에 인가하는 전압을 접지 레벨과 전압 (-VS-Vy)와의 사이에서 직접 변화시키고 있지만, 도 4에 나타내는 유지 방전 기간의 동작은 일단 전압 (-Vs)을 통하여 접지 레벨과 전압 (-Vs-Vy)와의 사이를 변화시키도록 하는 것이다.
시각 t22까지의 동작은 상기 도 3에 나타낸 시각 t12까지의 동작과 동일하므로 설명은 생략한다. 시각 t23에 있어서, 스위치 SWY4를 오프로 하고, 스위치 SWY5를 온으로 한다. 이에 따라, 제2 신호 라인 OUTBY의 전압 (-Vs)이 출력 라인 OUTCY를 통하여 부하(20)에 인가된다.
다음에, 시각 t24에 있어서, SWY2를 오프로 하고, SWY6을 온으로 함으로써, 제1 신호 라인 OUTAY의 전압이 (-Vy)으로 더욱 하강하고, 이에 수반하여 제2 신호 라인 OUTBY의 전압이 (-Vs-Vy)가 된다. 이에 따라, 출력 라인 OUTCY를 통하여 부하(20)에 인가되는 전압이 (-Vs-Vy)가 된다.
그 후, 시각 t25에 있어서, 스위치 SWY6을 오프로 하고, 스위치 SWY2를 온으로 함으로써, 제1 신호 라인 OUTAY의 전압이 접지 레벨로 상승하여, 제2 신호 라인 OUTBY의 전압이 (-Vs)가 된다. 따라서, 출력 라인 OUTCY를 통하여 부하(20)에 인가되는 전압은 (-Vs)이 된다.
계속해서, 시각 t26에 있어서, 스위치 SWY5를 오프로 하고, 스위치 SWY4를 온으로 한다. 이에 따라, 제1 신호 라인 OUTBY의 전압이 출력 라인 OUTCY를 통하여 부하(20)에 인가된다.
다음에, 시각 t27에 있어서, 스위치 SWY2를 오프로 함과 동시에, 스위치 SWY1, SWY3를 온으로 한다.
이후, 마찬가지로 상술한 동작을 소정 횟수 반복한다.
이상과 같이, 스위치 SWY1 내지 SWY6을 제어함으로써, 도 3에 파형도를 나타낸 동작과 동일하게 하여, 전위 (-Vs-Vy)의 서스테인 펄스를 부하(20)에 인가할 수 있다.
이상, 설명한 바와 같이 제1 실시 형태에 따르면, 콘덴서 CY1에 전압 Vs에 따른 전하가 축적되어 있는 상태에서, 마이너스 전위 공급 회로(30)에서 제1 신호 라인 OUTAY에 대하여 마이너스 전위 (-Vy)를 공급한다. 이에 따라, 제2 신호 라인 OUTBY의 전압을 (-Vs)보다 낮은 (-Vs-Vy)로 할 수가 있고, 이 전압을 출력 라인 OUTCY를 통하여 부하(20)에 인가할 수 있다. 또, 마이너스 전위 공급 회로(30)로 부터 제1 신호 라인 OUTAY에 대하여 마이너스 전위 (-Vy)를 공급하고 있을 때라도, 구동 회로 내의 스위치 SWY4 및 SWY6을 포함하는 각 스위치 SWY1 내지 SWY6에 걸리는 전압은 최대 Vs이다. 따라서, 구동 회로 내의 각 스위치 SWY1 내지 SWY6의 내압을 높이지 않고, 종래보다도 큰 전압을 부하(20)에 인가할 수 있다.
또한, 예를 들면 상기 도 2에 나타낸 바와 같이 어드레스 기간에 인가되는 스캔 펄스의 전압을 종래의 (-Vs)보다 낮은 (-Vs-Vy)로 했을 경우에는, 스캔 펄스와 어드레스 펄스와의 전위차를 크게, 즉 큰 선택 전위를 얻을 수 있어, 어드레싱에 관한 전압 마진이 증대하여 안정된 어드레스 방전을 행할 수 있다.
또한, 예를 들면 상기 도 3, 도 4에 나타낸 바와 같이 유지 방전 기간에 인가되는 서스테인 펄스의 전압을 종래의 (-Vs)보다 낮은 (-Vs-Vy)로 했을 경우에는, 서스테인 펄스에 의한 주사 전극 Y와 공통 전극 X와의 전위차를 크게 하여, 하나의 서스테인 펄스당의 휘도를 크게 할 수 있어, 표시 품질을 향상시킬 수 있다.
(제2 실시 형태)
다음에, 본 발명의 제2 실시 형태에 대하여 설명한다.
이하에 설명하는 제2 실시 형태는 상술한 제1 실시 형태에 의한 구동 회로에, 전력 회수 기능을 실현하기 위한 코일 회로를 더 구비한 것이다.
도 5는 본 발명의 제2 실시 형태에 의한 구동 회로의 구성예를 도시한 도면이다. 이 도 5에 있어서, 도 1에 도시한 구성 요소와 동일한 기능을 구비하는 구성 요소에는 동일한 부호를 붙이고, 중복되는 설명은 생략한다.
도 5에 있어서, 코일 회로 A는 2개의 스위치 SWY1, SWY2의 상호 접속점과 접 지와의 사이에 접속되고, 코일 회로 B는 스위치 SWY3 및 콘덴서 CY1의 상호 접속점과 접지와의 사이에 접속된다. 다시 말해서, 코일 회로 A는 제1 신호 라인 OUTAY와 접지와의 사이에 접속되고, 코일 회로 B는 제2 신호 라인 OUTBY와 접지와의 사이에 접속된다.
코일 회로 A는 다이오드 DA, 코일 LA, 및 스위치 SWY7를 갖는다. 다이오드 DA의 캐소드 단자는 스위치 SWY1, SWY2의 상호 접속점에 접속되고, 애노드 단자는 코일 LA 및 스위치 SWY7를 통하여 접지에 접속된다. 이 스위치 SWY7는 마이너스 전위 공급 회로(30)로부터 마이너스 전위 (-Vy)를 제1 신호 라인 OUTAY에 공급할 때에, 코일 회로 A에서 전류가 유입되는 것을 방지하기 위해서 설치하고 있다. 또한, 코일 회로 B는 다이오드 DB 및 코일 LB를 갖는다. 다이오드 DB의 애노드 단자는 스위치 SWY3와 콘덴서 CY1와의 상호 접속점에 접속되고, 캐소드 단자는 코일 LB를 통하여 접지에 접속된다.
코일 LA, LB는 스위치 SWY4, SWY5를 통하여 부하(20)와 L-C 공진하도록 구성되어 있다. 다이오드 DA, DB의 순방향이 나타낸 바와 같이, 코일 회로 A는 부하(20)에 대하여 스위치 SWY4를 통하여 전하를 공급하는 충전 회로이며, 코일 회로 B는 부하(20)에 대하여 스위치 SWY5를 통하여 전하를 방출시키는 방전 회로이다. 코일 회로 A, 스위치 SWY4, 및 부하(20)로 이루어지는 방전 회로의 충전 처리와, 코일 회로 B, 스위치 SWY5, 및 부하(20)로 이루어지는 방전 회로의 방전 처리의 타이밍을 적절하게 제어함으로써 부하(20)에 대한 전력 회수 기능이 실현된다.
또, 도 5에 나타낸 코일 회로 B는 스위치를 갖지 않는 구성으로 되어 있지 만, 코일 회로 A와 마찬가지로 스위치를 구비하도록 할 수도 있다.
도 6은 도 5에 도시한 구동 회로에 의한 어드레스 기간의 동작을 나타내는 파형도이다.
도 6에 파형도를 나타내는 어드레스 기간의 동작은 스위치 SWY6을 온 상태로 하고 있는 기간, 즉 제1 신호 라인 OUTAY에 마이너스 전위 공급 회로(30)로부터 마이너스 전위를 공급하고 있는 기간(도 6에 있어서의 시각 t31 내지 t34)만 코일 회로 A 내의 스위치 SWY7를 오프로 하는 점이 다를 뿐이고, 도 2에 나타낸 제1 실시 형태의 구동 회로에 의한 어드레스 기간의 동작과 동일하다.
도 6에 있어서의 시각 t31, t32, t33, t34는 도 2에 있어서의 시각 t1, t2, t3, t4에 각각 대응한다. 따라서, 도 5에 나타낸 구동 회로에서도, 도 2에 나타낸 바와 같이 스위치 SWY1 내지 SWY6을 제어함과 동시에, 스위치 SWY6가 온 상태로 하고 있는 기간은 스위치 SWY7를 오프로 함으로써, 종래보다도 전위가 낮은 (-Vs-Vy)의 스캔 펄스를 부하(20)에 인가할 수 있다.
도 7은 도 5에 도시한 구동 회로에 의한 유지 방전 기간의 동작을 나타내는 파형도이다.
도 7에 도시한 바와 같이, 스위치 SWY1, SWY2, SWY3, SWY5, SWY6가 오프이며, 스위치 SWY4, SWY7가 온인 상태를 초기 상태로 하여 설명한다. 이 때, 제1 신호 라인 OUTAY는 코일 회로 A의 작용에 의해 전압이 서서히 상승하고 있고, 제1 신호 라인 OUTAY의 전압이 출력 라인 OUTCY를 통하여 부하(20)에 인가되고 있다.
제1 신호 라인 OUTAY의 전압이, 그 상승의 피크 근방(전압 Vs에 달하기 전) 의 시각 t41에 있어서, 스위치 SWY1, SWY3를 온으로 하고, 제1 신호 라인 OUTAY의 전압을 Vs로 클램프한다.
다음에, 시각 t42에 있어서, 스위치 SWY1, SWY3, SWY4를 오프로 한 후 시각 t43에 있어서, 스위치 SWY5를 온으로 한다. 이에 따라, 제2 신호 라인 OUTBY와 출력 라인 OUTCY가 전기적으로 접속된다. 따라서, 출력 라인 OUTCY의 전압이 서서히 하강하여 감과 동시에, 그 일부의 전하가 코일 회로 B에 의해 회수된다.
그리고, 그 하강 피크 근방(전압 (-Vs)에 달하기 전)의 시각 t44에 있어서, 스위치 SWY7를 오프로 하고, 스위치 SWY6을 온으로 함으로써, 제2 신호 라인 OUTBY의 전압을 (-Vs-Vy)로 클램프한다.
다음에, 시각 t45에 있어서, 스위치 SWY5, SWY6을 오프로 하고, SWY7를 온으로 한 후, 시각 t46에 있어서, 스위치 SWY4를 온으로 한다. 이에 따라, 제1 신호 라인 OUTAY와 출력 라인 OUTCY가 전기적으로 접속된다. 따라서, 코일 회로 A의 작용(전하의 방출, 즉 방전)에 의해 제1 신호 라인 OUTAY의 전압이 상승하고, 이것에 수반하여 출력 라인 OUTCY의 전압이 서서히 상승하여 간다.
이후, 마찬가지로 상술한 동작을 소정 횟수 반복한다.
이상과 같이, 스위치 SWY1 내지 SWY7를 제어함으로써, 코일 회로 A, B에 의한 전력 회수 기능을 실현하면서도, 종래 (-Vs)보다도 낮은 전위 (-Vs-Vy)의 서스테인 펄스를 부하(20)에 인가할 수 있다.
이상, 설명한 바와 같이 제2 실시 형태에 따르면, 상술한 제1 실시 형태의 구동 회로에 의해 얻어지는 효과와 동일한 효과가 얻어짐과 동시에, 코일 회로에 의해 전력 회수 기능을 실현하는 것이 가능하여, 교류 구동형 PDP 장치의 소비 전력을 저감할 수 있다.
또, 상술한 제2 실시 형태에서는 도 5에 도시한 바와 같은 부하(20)에 대하여 전하를 공급하는 코일 회로 A가 제1 신호 라인 OUTAY에 접속되고, 부하(20)에 대하여 전하를 방전시키는 코일 회로 B가 제2 신호 라인 OUTBY에 접속된 구동 회로를 일례로서 설명했지만, 본 발명은 이것으로 한정되는 것이 아니다.
예를 들면 도 8에 도시한 바와 같이, 부하(20)에 대하여 전하를 공급하는 기능 및 부하(20)에 대하여 전하를 방전시키는 기능을 함께 갖는 코일 회로 C가 제2 신호 라인 OUTBY에 접속된 구동 회로에 대해서도 동일하게 적용하는 것이 가능하다.
도 8은 제2 실시 형태에 의한 구동 회로의 다른 구성예를 도시한 도면이다. 이 도 8에 있어서, 도 5에 도시한 구성 요소 등과 동일한 기능을 구비하는 구성 요소 등에는 동일한 부호를 붙이고, 중복되는 설명은 생략한다.
도 8에 있어서, 코일 회로 C는 다이오드 DC1, DC2, 코일 LC1, LC2, 및 스위치 SWY8, SWY9를 갖는다. 다이오드 DC1, 코일 LC1, 스위치 SWY8에 의해 부하(20)에 대하여 전하를 방전시키는 기능이 실현되어, 다이오드 DC1의 애노드 단자는 제2 신호 라인 OUTBY에 접속되고, 캐소드 단자는 코일 LC1 및 스위치 SWY8를 통하여 접지에 접속된다. 또한, 마찬가지로 다이오드 DC2, 코일 LC2, 스위치 SWY9에 의해 부하(20)에 대하여 전하를 공급하는 기능이 실현되어, 다이오드 DC2의 캐소드 단자는 제2 신호 라인 OUTBY에 접속되고, 애노드 단자는 코일 LC2 및 스위치 SWY9를 통 하여 접지에 접속된다.
또한, 예를 들면 도 9에 도시한 바와 같이, 부하(20)에 대하여 전하를 방전시키는 코일 회로 A가 제1 신호 라인 OUTAY에 접속되고, 부하(20)에 대하여 전하를 공급하는 코일 회로 B가 제2 신호 라인 OUTBY에 접속된 구동 회로에 대해서도 동일하게 적용하는 것이 가능하다.
도 9, 도 10은 제2 실시 형태에 의한 구동 회로의 그 밖의 구성예를 도시한 도면이다. 이 도 9,도 10에 있어서, 도 5에 도시한 구성 요소 등과 동일한 기능을 구비하는 구성 요소 등에는 동일한 부호를 붙이고, 중복되는 설명은 생략한다.
도 9에 있어서, 코일 회로 A는 다이오드 DA, 코일 LA, 및 스위치 SWY7를 갖는다. 다이오드 DA의 애노드 단자는 스위치 SWY1, SWY2의 상호 접속점(제1 신호 라인 OUTAY)에 접속되고, 캐소드 단자는 코일 LA 및 스위치 SWY7를 통하여 접지에 접속된다. 또한, 코일 회로 B는 다이오드 DB, 코일 LB, 및 스위치 SWY10를 갖는다. 다이오드 DB의 캐소드 단자는 스위치 SWY3와 콘덴서 CY1의 다른쪽 단자와의 상호 접속점(제2 신호 라인 OUTBY)에 접속되고, 애노드 단자는 코일 LB 및 스위치 SWY10를 통하여 접지에 접속된다.
도 10에 있어서, 둔파 생성 회로(40)는 저항 RY1 및 스위치 SWY11를 갖는다. 이 둔파(鈍波) 생성 회로(40)는 시간에 대하여 인가 전압값이 변화하는 둔파 파형를 생성하는 회로이며, 마이너스 전위 공급 회로(30) 대신에, 마이너스 전위 (-Vy)를, 마이너스 전위 공급 회로(30)보다 완만하게 제1 신호 라인 OUTAY에 공급할 수 있다. 또, 리셋 기간에 있어서, 둔파 생성 회로(40)의 SWY11를 온으로 함으로써, 발생하는 둔파의 전위를 (-Vs-Vy)로 하강시킬 수 있다.
도 8 내지 도 10에 도시한 바와 같은 제2 실시 형태에 의한 구동 회로에서도, 상기 도 5에 나타낸 구동 회로(와)과 동일한 효과를 얻을 수 있다.
도 11은 본 발명의 실시 형태에 있어서의 교류 구동형 PDP 장치(1)의 동작을 나타내는 파형도이다. 도 11은 1프레임을 구성하는 복수의 서브필드 중의 하나의 서브필드분에 있어서, 공통 전극 X, 주사 전극 Y, 어드레스 전극에 대하여 인가하는 전압의 파형예를 나타내고 있다. 하나의 서브필드는 전면 기입 기간 및 전면 소거 기간으로 이루어지는 리셋 기간과, 어드레스 기간과, 유지 방전 기간으로 구분된다. 또, 도 11에 나타내는 파형도는 상술한 마이너스 전위 공급 회로(30) 및 둔파 생성 회로(40)을 Y측의 구동 회로에 갖는 구동 회로에 의한 경우를 일례로서 나타내고 있다.
리셋 기간에서는 우선, 공통 전극 X에 인가하는 전압이 기준 전위로서의 접지 레벨에서 (-Vs)로 하강한다. 한편, 주사 전극 Y에 인가되는 전압이 시간 경과와 함께 서서히 상승하여 최종적으로 기입 전압 Vw와 전압 Vs를 가산한 전압이 주사 전극 Y에 인가된다.
이와 같이 하여, 공통 전극 X와 주사 전극 Y와의 전위차가 (2Vs+Vw)이 되고, 이전의 표시 상태와 관계없이, 전체 표시 라인의 전체 셀에서 방전이 이루어져 벽전하가 형성된다(전면 기입).
다음에, 주사 전극 Y의 전압을 Vs로 복귀시킨 후, 공통 전극 X에 대한 전압이 (-Vs)에서 Vs까지 상승됨과 동시에, 주사 전극 Y에 대한 인가 전압이 시간의 경 과와 함께 전압 Vs에서 서서히 하강한다. 주사 전극 Y측에서는 상술한 둔파 생성 회로(40)의 스위치 SWY11를 온으로 함으로써, 최종적으로 전압 (-Vs-Vy)이 주사 전극 Y에 인가된다. 이에 따라, 전체 셀에서 벽전하 자신의 전압이 방전 개시 전압을 초과하여 방전이 시작되어, 축적되어 있던 벽전하가 소거된다(전면 소거).
다음에, 어드레스 기간에서는 표시 데이터에 따라서 각 셀의 온/오프를 하기때문에, 선순차로 어드레스 방전이 이루어진다. 이 때, 공통 전극 X에는 전압 Vs가 인가된다. 또한, 주사 전극 Y측에서는 상기 도 2 또는 도 6에 나타낸 바와 같이 각 스위치 SWY1 내지 SWY6을 제어함으로써, 어떤 표시 라인에 상당하는 주사 전극 Y에 전압을 인가할 때에는 선순차에 의해 선택된 주사 전극 Y에는 (-Vs-Vy) 레벨의 스캔 펄스, 비선택의 주사 전극 Y에는 전압 (-Vy)이 인가된다.
이 때, 각 어드레스 전극 A1 내지 Am 중의 유지 방전을 일으키는 셀, 즉 점등시키는 셀에 대응하는 어드레스 전극 Aj에는 전압 Va의 어드레스 펄스가 선택적으로 인가된다. 이 결과, 점등시키는 셀의 어드레스 전극 Aj와 선순차로 선택된 주사 전극 Y와의 사이에서 방전이 발생하고, 이것을 프라이밍(불씨)으로 하여 공통 전극 X 및 주사 전극 Y의 위의 Mg0 보호막면에, 다음의 유지 방전이 가능한 양의 벽전하가 축적된다.
또, 도 11에서는 어드레스 기간이, 전반 어드레스 기간(예를 들면 홀수행의 주사 전극 Y에 순차 스캔 펄스를 인가한다)와 후반 어드레스 기간(예를 들면 짝수행의 주사 전극 Y에 순차 스캔 펄스를 인가한다)로 분할된 예를 나타내고 있지만, 어드레스 기간을 분할하지 않고 주사 전극 Y에 순차 스캔 펄스를 인가하도록 할 수 도 있다.
그 후, 유지 방전 기간이 되면, 공통 전극 X와 각 표시 라인의 주사 전극 Y와, 상호 위상이 반대의 관계로 되도록 하여 소정의 전압(서스테인 펄스)를 인가하고 유지 방전을 행하여 1서브필드의 영상을 표시한다. 이 때, 공통 전극 X에는 서스테인 펄스로서 전압 (+Vs,-Vs)가 번갈아 인가된다. 또한, 상기 도 3에 나타낸 바와 같이 각 스위치 SWY1 내지 SWY6을 제어함으로써, 주사 전극 Y에는 서스테인 펄스로서 전압 (+Vs,-Vs-Vy)가 번갈아 인가된다. 또, 상기 도 3에 나타낸 바와 같은 스위치 제어로 한정하지 않고, 상기 도 4, 도 7에 도시한 바와 같이 스위치를 제어하여 주사 전극 Y에 전압 (+VS,-VS-Vy)를 번갈아 인가하도록 할 수도 있다.
또, 유지 방전 기간에 있어서, 주사 전극 Y에 대하여 최초로 고전압을 인가할 때만 전압 (Vs+Vx)을 인가한다. 이 전압 Vx는 어드레스 기간에 발생한 벽전하의 전압에 가함으로써, 유지 방전에 필요한 전압을 생성하는 추가분 만큼의 전압이다.
또, 상기 실시 형태는 모두 본 발명을 실시하는 데 있어서의 구체화의 약간의 일례를 나타낸 것에 불과하고, 이것들에 의해서 본 발명의 기술적 범위가 한정적으로 해석되어서는 안되는 것이다. 즉, 본 발명은 그 기술 사상, 또는 그 주요한 특징으로부터 일탈하지 않고 여러가지 형태로 실시할 수 있다.
본 발명의 여러가지 형태를 부기로서 이하에 나타낸다.
(부기 1) 표시 수단이 되는 용량성 부하에 대하여 소정 전압을 인가하는 매트릭스형 평면 표시 장치의 구동 회로로서,
상기 용량성 부하의 일단에 접속된 출력 라인과,
상기 출력 라인을 통하여 상기 용량성 부하의 일단에 기준 전위보다 고전위의 제1 전위를 공급하기 위한 제1 신호 라인과,
상기 출력 라인을 통하여 상기 용량성 부하의 일단에 상기 기준 전위보다 저전위의 제2 전위 및 상기 제2 전위보다 저전위의 제3 전위를 공급하기 위한 제2 신호 라인과,
상기 제1 신호 라인과 상기 제2 신호 라인 사이에 접속된 콘덴서와,
상기 제1 신호 라인에 접속되고, 상기 기준 전위보다도 낮은 제4 전위를 상기 제1 신호 라인에 공급하는 전위 공급 회로를 구비하는 것을 특징으로 하는 구동 회로.
(부기 2) 상기 전위 공급 회로는 상기 제4 전위를 공급하는 제1 전원 라인과 상기 제1 신호 라인 사이에 접속된 제1 스위치를 구비하는 것을 특징으로 하는 부기 1 기재의 구동 회로.
(부기 3) 상기 제4 전위를 공급하는 제1 전원 라인과 상기 제1 신호 라인 사이에 접속된 둔파 생성 회로를 구비하는 것을 특징으로 하는 부기 1 기재의 구동 회로.
(부기 4) 상기 제4 전위는 상기 제2 전위와 상기 제3 전위의 전위차 만큼 상기 기준 전위보다도 낮은 전위인 것을 특징으로 하는 부기 2 기재의 구동 회로.
(부기 5) 상기 전위 공급 회로에서 상기 제1 신호 라인으로 상기 기준 전위보다도 낮은 전위를 공급하고, 상기 제2 신호 라인에서 상기 출력 라인을 통하여 상기 용량성 부하의 일단에 상기 제3 전위를 공급하는 것을 특징으로 하는 부기 1 기재의 구동 회로.
(부기 6) 상기 출력 라인과 상기 제1 신호 라인과의 접속을 제어하는 제2 스위치와,
상기 출력 라인과 상기 제2 신호 라인과의 접속을 제어하는 제3 스위치를 더 구비하고,
상기 전위 공급 회로는 상기 제2 스위치에 대하여 직렬로 접속되는 것을 특징으로 하는 부기 1 기재의 구동 회로.
(부기 7) 상기 제2 스위치 및 상기 제3 스위치가 순차 선택적으로 동작하는 기간에, 상기 전위 공급 회로에서 상기 제1 신호 라인으로 상기 기준 전위보다도 낮은 전위를 공급하는 것을 특징으로 하는 부기 1 기재의 구동 회로.
(부기 8) 상기 제2 스위치 및 상기 제3 스위치가 상기 용량성 부하에 대하여 반복 충방전을 행하는 기간에, 상기 전위 공급 회로에서 상기 제1 신호 라인으로 상기 기준 전위보다도 낮은 전위를 공급하는 것을 특징으로 하는 부기 1 기재의 구동 회로.
(부기 9) 상기 제1 신호 라인 및 상기 제2 신호 라인 중 적어도 한쪽과 상기 기준 전위를 공급하는 제2 전원 라인과의 사이에 접속된 코일 회로를 더 구비하는 것을 특징으로 하는 부기 1 기재의 구동 회로.
(부기 10) 상기 코일 회로는 코일과 스위치를 갖는 것을 특징으로 하는 부기 9 기재의 구동 회로.
(부기 11) 상기 전위 공급 회로에서 상기 제1 신호 라인으로 상기 기준 전위보다도 낮은 전위를 공급하고 있는 경우에는, 상기 코일 회로 내의 스위치를 오프하는 것을 특징으로 하는 부기 10 기재의 구동 회로.
(부기 12) 상기 기준 전위는 접지 레벨인 것을 특징으로 하는 부기 1 기재의 구동 회로.
(부기 13) 표시 수단이 되는 용량성 부하에 대하여 소정 전압을 인가하는 매트릭스형 평면 표시 장치의 구동 회로로서,
상기 용량성 부하의 일단에 접속된 출력 라인과,
기준 전위와는 다른 제1 전위를 공급하기 위한 제1 전원 라인과, 상기 기준 전위를 공급하기 위한 제2 전원 라인과의 사이에 직렬로 접속된 제1, 제2 스위치와,
상기 제1, 제2 스위치의 상호 접속점에 한쪽 단자가 접속된 콘덴서와,
상기 콘덴서의 다른쪽 단자와 상기 제2 전원 라인과의 사이에 접속된 제3 스위치와,
상기 콘덴서의 한쪽 단자에 접속되고, 상기 출력 라인을 통하여 상기 용량성 부하의 일단에 접속되는 제1 신호 라인과,
상기 콘덴서의 다른쪽 단자에 접속되고, 상기 출력 라인을 통하여 상기 용량성 부하의 일단에 접속되는 제2 신호 라인과,
상기 기준 전위보다 낮으며 상기 기준 전위와 상기 제1 전위와의 전위차보다 작은 제2 전위를 공급하기 위한 제3 전원 라인과, 상기 제1 신호 라인과의 사이에 접속된 제4 스위치를 구비하는 것을 특징으로 하는 구동 회로.
(부기 14) 상기 출력 라인과 상기 제1 신호 라인의 접속을 제어하는 제5 스위치와,
상기 출력 라인과 상기 제2 신호 라인과의 접속을 제어하는 제6 스위치를 더 구비하는 것을 특징으로 하는 부기 13 기재의 구동 회로.
(부기 15) 상기 제1 신호 라인 및 상기 제2 신호 라인 중 적어도 한쪽과 상기 제2 전원 라인과의 사이에 접속된 코일 회로를 더 구비하는 것을 특징으로 하는 부기 13 기재의 구동 회로.
(부기 16) 상기 제3 전원 라인과 상기 제1 신호 라인 사이에, 저항 및 제7 스위치가 직렬로 접속된 둔파 생성 회로를 구비하는 것을 특징으로 하는 부기 13 기재의 구동 회로.
(부기 17) 상기 제1 신호 라인과 상기 제2 전원 라인 사이에, 코일 및 제8 스위치가 직렬로 접속된 코일 회로를 적어도 갖는 것을 특징으로 하는 부기 15 기재의 구동 회로.
(부기 18) 상기 기준 전위는 접지 레벨인 것을 특징으로 하는 부기 13 기재의 구동 회로.
(부기 19) 표시 수단이 되는 용량성 부하에 대하여 소정 전압을 인가하는 매트릭스형 평면 표시 장치의 구동 회로를 이용한 구동 방법으로서,
상기 구동 회로가,
상기 용량성 부하의 일단에 접속된 출력 라인과,
상기 출력 라인을 통하여 상기 용량성 부하의 일단에 기준 전위보다 고전위의 제1 전위를 공급하기 위한 제1 신호 라인과,
상기 출력 라인을 통하여 상기 용량성 부하의 일단에 상기 기준 전위보다 저전위의 제2 전위 및 상기 제2 전위보다 저전위의 제3 전위를 공급하기 위한 제2 신호 라인과,
상기 제1 신호 라인과 상기 제2 신호 라인 사이에 접속된 콘덴서와,
상기 제1 신호 라인에 접속되어, 상기 기준 전위보다도 낮은 전위를 상기 제1 신호 라인에 공급하는 전위 공급 회로를 구비하고,
상기 전위 공급 회로에서 상기 제1 신호 라인으로 상기 기준 전위보다도 낮은 전위를 공급하고, 상기 제2 신호 라인에서 상기 출력 라인을 통하여 상기 용량성 부하의 일단에 상기 제3 전위를 공급하는 것을 특징으로 하는 구동 방법.
(부기 20) 표시 수단이 되는 용량성 부하에 대하여 소정 전압을 인가하는 매트릭스형 평면 표시 장치의 구동 회로를 이용한 구동 방법으로서,
상기 구동 회로가,
상기 용량성 부하의 일단에 접속된 출력 라인과,
기준 전위와는 다른 제1 전위를 공급하기 위한 제1 전원 라인과, 상기 기준 전위를 공급하기 위한 제2 전원 라인과의 사이에 직렬로 접속된 제1, 제2 스위치와,
상기 제1, 제2 스위치의 상호 접속점에 한쪽 단자가 접속된 콘덴서와,
상기 콘덴서의 다른쪽 단자와 상기 제2 전원 라인과의 사이에 접속된 제3 스 위치와,
상기 콘덴서의 한쪽 단자에 접속되고, 상기 출력 라인을 통하여 상기 용량성 부하의 일단에 접속되는 제1 신호 라인과,
상기 콘덴서의 다른쪽 단자에 접속되고, 상기 출력 라인을 통하여 상기 용량성 부하의 일단에 접속되는 제2 신호 라인과,
상기 기준 전위보다 낮으며 상기 기준 전위와 상기 제1 전위와의 전위차보다 작은 제2 전위를 공급하기 위한 제3 전원 라인과, 상기 제1 신호 라인과의 사이에 접속된 제4 스위치를 구비하고,
상기 제1 내지 제3 스위치를 오프함과 동시에, 상기 제4 스위치를 온하여, 상기 제2 신호 라인에서 상기 용량성 부하의 일단에 전위를 공급하는 것을 특징으로 하는 구동 방법.
본 발명에 따르면, 기준 전위보다도 낮은 전위를 전위 공급 회로에서 제1 신호 라인에 공급함으로써, 제1 신호 라인과 콘덴서를 통하여 접속되어 있는 제2 신호 라인의 전위를 제2 전위보다 낮은 제3 전위로 하여, 당해 제3 전위를 제2 신호 라인에서 용량성 부하에 인가할 수 있다. 이에 따라, 구동 회로 내의 각 소자에 대해서는 기준 전위와 제1, 제2 전위와의 전위차 이상의 전압이 걸리지 않기 때문에, 각 소자의 내압을 높이지 않아도, 기준 전위에 대하여 종래보다도 큰 전위차를 갖는 전압을 용량성 부하에 인가할 수 있다.

Claims (13)

  1. 표시 수단이 되는 용량성 부하에 대하여 소정 전압을 인가하는 매트릭스형 평면 표시 장치의 구동 회로로서,
    상기 용량성 부하의 일단에 접속된 출력 라인과,
    상기 출력 라인을 통하여 상기 용량성 부하의 일단에 기준 전위보다 고전위의 제1 전위를 공급하기 위한 제1 신호 라인과,
    상기 출력 라인을 통하여 상기 용량성 부하의 일단에 상기 기준 전위보다 저전위의 제2 전위 및 상기 제2 전위보다 저전위의 제3 전위를 공급하기 위한 제2 신호 라인과,
    상기 제1 신호 라인과 상기 제2 신호 라인 사이에 접속된 콘덴서와,
    상기 제1 신호 라인에 접속되어, 상기 기준 전위보다도 낮은 제4 전위를 상기 제1 신호 라인에 공급하는 전위 공급 회로
    를 구비하는 것을 특징으로 하는 구동 회로.
  2. 제1항에 있어서,
    상기 전위 공급 회로는 상기 제4 전위를 공급하는 제1 전원 라인과 상기 제1 신호 라인과의 사이에 접속된 제1 스위치를 구비하는 것을 특징으로 하는 구동 회로.
  3. 제1항에 있어서,
    상기 제4 전위를 공급하는 제1 전원 라인과 상기 제1 신호 라인 사이에 접속된 둔파(鈍波) 생성 회로를 구비하는 것을 특징으로 하는 구동 회로.
  4. 제2항 또는 제3항에 있어서,
    상기 제4 전위는 상기 제2 전위와 상기 제3 전위의 전위차만큼 상기 기준 전위보다도 낮은 전위인 것을 특징으로 하는 구동 회로.
  5. 제1항 내지 제3항 중 어느 한 항에 있어서,
    상기 전위 공급 회로에서 상기 제1 신호 라인으로 상기 기준 전위보다도 낮은 제4 전위를 공급하고, 상기 제2 신호 라인에서 상기 출력 라인을 통하여 상기 용량성 부하의 일단에 상기 제3 전위를 공급하는 것을 특징으로 하는 구동 회로.
  6. 제1항 내지 제3항 중 어느 한 항에 있어서,
    상기 출력 라인과 상기 제1 신호 라인 간에 접속된 제2 스위치와,
    상기 출력 라인과 상기 제2 신호 라인 간에 접속된 제3 스위치
    를 구비하고,
    상기 전위 공급 회로는, 상기 제2 스위치에 대해 직렬로 접속되는 것을 특징으로 하는 구동회로.
  7. 제1항 내지 제3항 중 어느 한 항에 있어서,
    상기 출력 라인과 상기 제1 신호 라인 간에 접속된 제2 스위치와,
    상기 출력 라인과 상기 제2 신호 라인 간에 접속된 제3 스위치
    를 구비하고,
    상기 제2 스위치 및 상기 제3 스위치가 순차 선택적으로 동작하는 기간에, 상기 전위 공급 회로로부터 상기 제1 신호 라인으로 상기 기준 전위보다도 낮은 전위를 공급하는 것을 특징으로 하는 구동 회로.
  8. 제1항 내지 제3항 중 어느 한 항에 있어서,
    상기 제1 신호 라인 및 상기 제2 신호 라인 중 적어도 한쪽과 상기 기준 전위를 공급하는 제2 전원 라인과의 사이에 접속된 코일 회로를 더 구비하는 것을 특징으로 하는 구동 회로.
  9. 표시 수단이 되는 용량성 부하에 대하여 소정 전압을 인가하는 매트릭스형 평면 표시 장치의 구동 회로로서,
    상기 용량성 부하의 일단에 접속된 출력 라인과,
    기준 전위와는 다른 제1 전위를 공급하기 위한 제1 전원 라인과, 상기 기준 전위를 공급하기 위한 제2 전원 라인과의 사이에 직렬로 접속된 제1, 제2 스위치와,
    상기 제1, 제2 스위치의 상호 접속점에 한쪽 단자가 접속된 콘덴서와,
    상기 콘덴서의 다른쪽 단자와 상기 제2 전원 라인 사이에 접속된 제3 스위치와,
    상기 콘덴서의 한쪽 단자에 접속되고, 상기 출력 라인을 통하여 상기 용량성 부하의 일단에 접속되는 제1 신호 라인과,
    상기 콘덴서의 다른쪽 단자에 접속되고, 상기 출력 라인을 통하여 상기 용량성 부하의 일단에 접속되는 제2 신호 라인과,
    상기 기준 전위보다 낮으며 상기 기준 전위와 상기 제1 전위와의 전위차보다 작은 제2 전위를 공급하기 위한 제3 전원 라인과, 상기 제1 신호 라인과의 사이에 접속된 제4 스위치
    를 구비하는 것을 특징으로 하는 구동 회로.
  10. 제9항에 있어서,
    상기 제1 신호 라인 및 상기 제2 신호 라인 중 적어도 한쪽과 상기 제2 전원 라인과의 사이에 접속된 코일 회로를 더 구비하는 것을 특징으로 하는 구동 회로.
  11. 제9항에 있어서,
    상기 제3 전원 라인과 상기 제1 신호 라인 사이에, 저항 및 제7 스위치가 직렬로 접속된 둔파 생성 회로를 구비하는 것을 특징으로 하는 구동 회로.
  12. 표시 수단이 되는 용량성 부하에 대하여 소정 전압을 인가하는 매트릭스형 평면 표시 장치의 구동 회로를 이용한 구동 방법으로서,
    상기 구동 회로가,
    상기 용량성 부하의 일단에 접속된 출력 라인과,
    상기 출력 라인을 통하여 상기 용량성 부하의 일단에 기준 전위보다 고전위의 제1 전위를 공급하기 위한 제1 신호 라인과,
    상기 출력 라인을 통하여 상기 용량성 부하의 일단에 상기 기준 전위보다 저전위의 제2 전위 및 상기 제2 전위보다 저전위의 제3 전위를 공급하기 위한 제2 신호 라인과,
    상기 제1 신호 라인과 상기 제2 신호 라인 사이에 접속된 콘덴서와,
    상기 제1 신호 라인에 접속되고, 상기 기준 전위보다도 낮은 전위를 상기 제1 신호 라인에 공급하는 전위 공급 회로
    를 구비하고,
    상기 전위 공급 회로에서 상기 제1 신호 라인으로 상기 기준 전위보다도 낮은 전위를 공급하고,
    상기 제2 신호 라인에서 상기 출력 라인을 통하여 상기 용량성 부하의 일단에 상기 제3 전위를 공급하는 것을 특징으로 하는 구동 방법.
  13. 표시 수단이 되는 용량성 부하에 대하여 소정 전압을 인가하는 매트릭스형 평면 표시 장치의 구동 회로를 이용한 구동 방법으로서,
    상기 구동 회로는,
    상기 용량성 부하의 일단에 접속된 출력 라인과,
    기준 전위와는 다른 제1 전위를 공급하기 위한 제1 전원 라인과, 상기 기준 전위를 공급하기 위한 제2 전원 라인과의 사이에 직렬로 접속된 제1, 제2 스위치와,
    상기 제1, 제2 스위치의 상호 접속점에 한쪽 단자가 접속된 콘덴서와,
    상기 콘덴서의 다른쪽 단자와 상기 제2 전원 라인 사이에 접속된 제3 스위치와,
    상기 콘덴서의 한쪽 단자에 접속되고, 상기 출력 라인을 통하여 상기 용량성 부하의 일단에 접속되는 제1 신호 라인과,
    상기 콘덴서의 다른쪽 단자에 접속되고, 상기 출력 라인을 통하여 상기 용량성 부하의 일단에 접속되는 제2 신호 라인과,
    상기 기준 전위보다 낮으며 상기 기준 전위와 상기 제1 전위와의 전위차보다 작은 제2 전위를 공급하기 위한 제3 전원 라인과, 상기 제1 신호 라인과의 사이에 접속된 제4 스위치
    를 구비하고,
    상기 제1 내지 제3 스위치를 오프함과 함께, 상기 제4 스위치를 온하여, 상기 제2 신호 라인에서 상기 용량성 부하의 일단에 전위를 공급하는 것을 특징으로 하는 구동 방법.
KR1020040092321A 2004-02-20 2004-11-12 구동 회로 및 구동 방법 KR100611287B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JPJP-P-2004-00045166 2004-02-20
JP2004045166A JP4620954B2 (ja) 2004-02-20 2004-02-20 駆動回路

Publications (2)

Publication Number Publication Date
KR20050083006A KR20050083006A (ko) 2005-08-24
KR100611287B1 true KR100611287B1 (ko) 2006-08-10

Family

ID=34709162

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040092321A KR100611287B1 (ko) 2004-02-20 2004-11-12 구동 회로 및 구동 방법

Country Status (5)

Country Link
US (1) US7633497B2 (ko)
EP (1) EP1566789A3 (ko)
JP (1) JP4620954B2 (ko)
KR (1) KR100611287B1 (ko)
TW (1) TWI292896B (ko)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4538354B2 (ja) * 2005-03-25 2010-09-08 日立プラズマディスプレイ株式会社 プラズマディスプレイ装置
KR20070067520A (ko) * 2005-12-23 2007-06-28 엘지전자 주식회사 플라즈마 디스플레이 패널의 구동 장치 및 구동 방법
KR100774906B1 (ko) 2006-01-21 2007-11-09 엘지전자 주식회사 플라즈마 디스플레이 장치
KR100753834B1 (ko) * 2006-02-01 2007-08-31 엘지전자 주식회사 플라즈마 디스플레이 패널의 스캔 구동 장치 및 구동 방법
KR100825428B1 (ko) * 2006-03-14 2008-04-28 엘지전자 주식회사 플라즈마 디스플레이 패널의 구동 방법
KR100852692B1 (ko) 2007-01-30 2008-08-19 삼성에스디아이 주식회사 플라즈마 표시 장치 및 그 구동 장치와 그 구동 방법
KR100863969B1 (ko) * 2007-08-02 2008-10-16 삼성에스디아이 주식회사 플라즈마 표시 장치 및 그 구동 방법
DE102009034823B4 (de) * 2009-07-27 2014-02-27 Schreiner Group Gmbh & Co. Kg Etikett, Verwendung eines erhabenen Strukturmerkmals, Injektionsvorrichtung und Verfahren zur Herstellung eines Etiketts
KR101125644B1 (ko) * 2010-08-09 2012-03-28 삼성에스디아이 주식회사 플라즈마 표시 장치 및 그 구동 장치

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04335393A (ja) * 1991-05-10 1992-11-24 Oki Electric Ind Co Ltd Dc型プラズマディスプレイパネルの駆動装置
JPH1152917A (ja) 1997-07-30 1999-02-26 Sanyo Electric Co Ltd 液晶駆動方法
KR19990030776A (ko) * 1997-10-06 1999-05-06 구자홍 3전극 면방전 플라즈마 디스플레이 패널의 구동방법 및 그 구동회로
KR20010091869A (ko) * 2000-03-13 2001-10-23 아끼구사 나오유끼 Ac형 pdp의 구동방법 및 구동 장치
JP2002062844A (ja) * 1999-06-30 2002-02-28 Fujitsu Ltd 駆動装置、駆動方法およびプラズマディスプレイパネルの駆動回路

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2891280B2 (ja) * 1993-12-10 1999-05-17 富士通株式会社 平面表示装置の駆動装置及び駆動方法
JP4240163B2 (ja) * 1998-05-21 2009-03-18 株式会社日立プラズマパテントライセンシング プラズマディスプレイパネルの駆動方法
JP4768134B2 (ja) * 2001-01-19 2011-09-07 日立プラズマディスプレイ株式会社 プラズマディスプレイ装置の駆動方法
JP2002215087A (ja) * 2001-01-19 2002-07-31 Fujitsu Hitachi Plasma Display Ltd プラズマディスプレイ装置およびその制御方法
JP2002215089A (ja) * 2001-01-19 2002-07-31 Fujitsu Hitachi Plasma Display Ltd 平面表示装置の駆動装置および駆動方法
JP2003280574A (ja) * 2002-03-26 2003-10-02 Fujitsu Hitachi Plasma Display Ltd 容量性負荷駆動回路及びプラズマディスプレイ装置
TWI261216B (en) * 2002-04-19 2006-09-01 Fujitsu Hitachi Plasma Display Predrive circuit, drive circuit and display device
JP4299497B2 (ja) * 2002-05-16 2009-07-22 日立プラズマディスプレイ株式会社 駆動回路
KR100458572B1 (ko) * 2002-07-09 2004-12-03 삼성에스디아이 주식회사 플라즈마 디스플레이 패널 및 그 구동 방법

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04335393A (ja) * 1991-05-10 1992-11-24 Oki Electric Ind Co Ltd Dc型プラズマディスプレイパネルの駆動装置
JPH1152917A (ja) 1997-07-30 1999-02-26 Sanyo Electric Co Ltd 液晶駆動方法
KR19990030776A (ko) * 1997-10-06 1999-05-06 구자홍 3전극 면방전 플라즈마 디스플레이 패널의 구동방법 및 그 구동회로
JP2002062844A (ja) * 1999-06-30 2002-02-28 Fujitsu Ltd 駆動装置、駆動方法およびプラズマディスプレイパネルの駆動回路
KR20010091869A (ko) * 2000-03-13 2001-10-23 아끼구사 나오유끼 Ac형 pdp의 구동방법 및 구동 장치

Also Published As

Publication number Publication date
US7633497B2 (en) 2009-12-15
JP4620954B2 (ja) 2011-01-26
JP2005234373A (ja) 2005-09-02
EP1566789A3 (en) 2009-06-17
EP1566789A2 (en) 2005-08-24
US20050184928A1 (en) 2005-08-25
TW200529142A (en) 2005-09-01
KR20050083006A (ko) 2005-08-24
TWI292896B (en) 2008-01-21

Similar Documents

Publication Publication Date Title
US7006057B2 (en) Apparatus and method for driving scan electrodes of alternating current plasma display panel
KR100343360B1 (ko) 플라즈마 디스플레이 패널의 구동방법 및 구동회로
US6867552B2 (en) Method of driving plasma display device and plasma display device
US20050168410A1 (en) Drive circuit and drive method
US6791514B2 (en) Plasma display and method of driving the same
KR100687685B1 (ko) 표시 장치
KR100611287B1 (ko) 구동 회로 및 구동 방법
US8111211B2 (en) Plasma display comprising at least first and second groups of electrodes and driving method thereof
EP1755101A2 (en) Plasma display apparatus
EP1693821A2 (en) Plasma display apparatus and driving method thereof
JP4611677B2 (ja) 駆動回路
KR100837159B1 (ko) 플라즈마 디스플레이 패널의 구동 장치
JP4819315B2 (ja) プラズマディスプレイ及びその駆動方法
EP1696411A2 (en) Plasma display device
KR100645790B1 (ko) 플라즈마 디스플레이 패널의 구동 장치
KR100807452B1 (ko) 구동 회로 및 플라즈마 디스플레이 장치
US7474278B2 (en) Plasma display apparatus and method of driving the same
KR101073173B1 (ko) 플라즈마 디스플레이 장치
KR20070003450A (ko) 플라즈마 디스플레이 장치
JP4208837B6 (ja) 駆動回路および駆動方法
JP2005234374A (ja) 平面表示装置の駆動回路及び駆動方法
JP2012118174A (ja) プラズマディスプレイ装置
EP1903546A2 (en) Plasma display and apparatus and method of driving the plasma display
KR20060098895A (ko) 플라즈마 디스플레이 패널의 구동장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120724

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20130722

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee