KR100614479B1 - 전자 장치, 전기 광학 장치 및 전자 기기 - Google Patents

전자 장치, 전기 광학 장치 및 전자 기기 Download PDF

Info

Publication number
KR100614479B1
KR100614479B1 KR1020040006857A KR20040006857A KR100614479B1 KR 100614479 B1 KR100614479 B1 KR 100614479B1 KR 1020040006857 A KR1020040006857 A KR 1020040006857A KR 20040006857 A KR20040006857 A KR 20040006857A KR 100614479 B1 KR100614479 B1 KR 100614479B1
Authority
KR
South Korea
Prior art keywords
transistor
current
control terminal
data
circuit
Prior art date
Application number
KR1020040006857A
Other languages
English (en)
Other versions
KR20040075716A (ko
Inventor
조히로아키
Original Assignee
세이코 엡슨 가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 세이코 엡슨 가부시키가이샤 filed Critical 세이코 엡슨 가부시키가이샤
Publication of KR20040075716A publication Critical patent/KR20040075716A/ko
Application granted granted Critical
Publication of KR100614479B1 publication Critical patent/KR100614479B1/ko

Links

Images

Classifications

    • FMECHANICAL ENGINEERING; LIGHTING; HEATING; WEAPONS; BLASTING
    • F16ENGINEERING ELEMENTS AND UNITS; GENERAL MEASURES FOR PRODUCING AND MAINTAINING EFFECTIVE FUNCTIONING OF MACHINES OR INSTALLATIONS; THERMAL INSULATION IN GENERAL
    • F16KVALVES; TAPS; COCKS; ACTUATING-FLOATS; DEVICES FOR VENTING OR AERATING
    • F16K19/00Arrangements of valves and flow lines specially adapted for mixing fluids
    • F16K19/006Specially adapted for faucets
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • G09G3/3241Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element the current through the light-emitting element being set using a data current provided by the data driver, e.g. by using a two-transistor current mirror
    • FMECHANICAL ENGINEERING; LIGHTING; HEATING; WEAPONS; BLASTING
    • F16ENGINEERING ELEMENTS AND UNITS; GENERAL MEASURES FOR PRODUCING AND MAINTAINING EFFECTIVE FUNCTIONING OF MACHINES OR INSTALLATIONS; THERMAL INSULATION IN GENERAL
    • F16KVALVES; TAPS; COCKS; ACTUATING-FLOATS; DEVICES FOR VENTING OR AERATING
    • F16K27/00Construction of housing; Use of materials therefor
    • F16K27/02Construction of housing; Use of materials therefor of lift valves
    • FMECHANICAL ENGINEERING; LIGHTING; HEATING; WEAPONS; BLASTING
    • F16ENGINEERING ELEMENTS AND UNITS; GENERAL MEASURES FOR PRODUCING AND MAINTAINING EFFECTIVE FUNCTIONING OF MACHINES OR INSTALLATIONS; THERMAL INSULATION IN GENERAL
    • F16KVALVES; TAPS; COCKS; ACTUATING-FLOATS; DEVICES FOR VENTING OR AERATING
    • F16K31/00Actuating devices; Operating means; Releasing devices
    • F16K31/44Mechanical actuating means
    • F16K31/60Handles
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • G09G3/3283Details of drivers for data electrodes in which the data driver supplies a variable data current for setting the current through, or the voltage across, the light-emitting elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0262The addressing of the pixel, in a display other than an active matrix LCD, involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependent on signals of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/028Generation of voltages supplied to electrode drivers in a matrix display other than LCD

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Mechanical Engineering (AREA)
  • Control Of El Displays (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Electroluminescent Light Sources (AREA)
  • Analogue/Digital Conversion (AREA)
  • Electronic Switches (AREA)

Abstract

트랜지스터의 특성 편차를 억제할 수 있는 전자 회로, 전자 장치, 전기 광학 장치 및 전자 기기를 제공한다.
단일 라인 드라이버를 구성하는 디지털 변환 회로·아날로그 변환 회로(21a)를 제 1 및 제 2 변환용 트랜지스터(Qa, Qb), 전류용 트랜지스터(Qcc), 제 1~제 6 전류 공급용 트랜지스터(Qd1~Qd6), 제 1~제 6 스위칭용 트랜지스터(Qs1~Qd6) 및 기준 전류 생성용 트랜지스터(Qref)로 구성했다. 또한, 제 1 변환용 트랜지스터(Qa)와 제 1~제 6 전류 공급용 트랜지스터(Qd1~Qd6)가 커런트 미러 회로를 구성하도록 했다. 그리고, 제 1 변환용 트랜지스터(Qa)와 커런트 미러 회로를 구성하는 기준 전류 생성용 트랜지스터(Qref)를 형성했다. 또한, 기준 전류 생성용 트랜지스터(Qref)의 출력 단자(Po)를 인접하여 형성되는 다른 단일 라인 드라이버의 디지털·아날로그 변환 회로(21a)의 입력 단자(Pi)에 접속했다.
화소 회로, 유기 EL 소자, 이득 계수,

Description

전자 장치, 전기 광학 장치 및 전자 기기{ELECTRONIC APPARATUS, ELECTROOPTICAL APPARATUS, AND ELECTRONIC INSTRUMENT}
도 1은 제 1 실시예의 유기 EL 디스플레이의 전기적 구성을 나타내는 블록 회로도.
도 2는 표시 패널부의 회로 구성을 나타내는 블록 회로도.
도 3은 화소 회로의 회로도.
도 4는 데이터선 구동 회로의 내부 구성도.
도 5는 디지털·아날로그 변환 회로의 회로도.
도 6은 제 2 실시예를 설명하기 위한 모바일 형태 퍼스널 컴퓨터의 구성을 나타내는 사시도.
<도면의 주요 부분에 대한 부호의 설명>
ID … 구동 전류량으로서의 데이터 전류
Qa … 제 1 트랜지스터로서의 제 1 변환용 트랜지스터
Qb … 제 6 트랜지스터로서의 제 2 변환용 트랜지스터
Qd1~Qd6 … 제 2 트랜지스터로서의 제 1~제 6 전류 공급용 트랜지스터
Qs1~Qs6 … 제 3 트랜지스터로서의 제 1~제 6 스위칭용 트랜지스터
Qref … 제 4 트랜지스터로서의 기준 전류 생성용 트랜지스터
10 … 전기 광학 장치로서의 유기 EL 디스플레이
14 … 전자 장치 또는 데이터 전류 공급 회로로서의 데이터선 구동 회로
15 … 화소 회로
16 … 전기 광학 소자로서의 유기 EL 소자
20 … 제어 회로
21a … 전자 회로로서의 디지털·아날로그 변환 회로
70 … 전자 기기로서의 모바일형 퍼스널 컴퓨터
본 발명은 전자 회로, 전자 장치, 전기 광학 장치 및 전자 기기에 관한 것이다.
유기 EL 소자를 사용한 표시 장치의 하나로, 화소 회로마다 유기 EL 소자를 제어하는 구동 트랜지스터를 구비한 액티브 매트릭스형 표시 장치가 있다.
이러한 종류의 표시 장치는, 디지털 데이터인 화상 데이터에 따른 데이터 전류를 데이터선을 통해서 상기 화소 회로에 출력하는 데이터선 구동 회로를 구비하고 있다. 이 데이터선 구동 회로는, 그 내부에 복수의 디지털 ㆍ아날로그 변환 회로를 구비한 단일 라인 드라이버를 갖고 있고, 그 디지털·아날로그 변환 회로에서 상기 화상 데이터를 아날로그 신호로 변환한 후에 데이터선을 통해서 각 화소 회로로 출력한다(예를 들면, 특허 문헌 1).
(특허 문헌 1)
일본국 특허 공개 2000-122608호 공보
그런데, 일반적으로 화소 회로의 수는 매우 많고, 그 때문에 복수의 단일 라인 드라이버를 서로 전기적으로 접속해 하나의 데이터선 구동 회로를 형성하는 경우가 있다. 그렇지만, 각 단일 라인 드라이버는, 그 디지털·아날로그 변환 회로를 구성하는 트랜지스터의 특성 편차에 의해서, 동일 화상 데이터에 대하여 다른 크기의 데이터 전류가 각각 출력되어 버린다. 그 결과, 유기 EL 소자는 동일 화상 데이터에 대하여, 접속된 단일 라인 드라이버에 의해 다른 휘도로 발광하게 된다. 이 때문에, 표시 품위가 우수한 전기 광학 장치를 제공할 수 없다.
본 발명은 상기 문제점을 해소하기 위해 이루어진 것으로, 그 목적은 트랜지스터의 특성 편차를 억제할 수 있는 전자 장치, 전기 광학 장치 및 전자 기기를 제공하는데 있다.
본 발명에서의 전자 회로는, 제 1 제어용 단자를 구비한, 다이오드 접속된 제 1 트랜지스터와, 제 2 제어용 단자를 구비하고, 상기 제 1 제어용 단자에 상기 제 2 제어용 단자가 접속된 복수의 제 2 트랜지스터와, 각각이 신호선에 접속된 제 3 제어용 단자를 구비하고, 상기 복수의 제 2 트랜지스터의 각각에 직렬로 접속된 복수의 제 3 트랜지스터와, 제 4 제어용 단자를 구비하고, 상기 제 1 제어용 단자에 상기 제 4 제어용 단자가 접속된 제 4 트랜지스터를 포함하고, 상기 복수의 제 3 트랜지스터 중, 상기 신호선을 통하여 공급되는 온 신호에 의해 온 상태로 된 제 3 트랜지스터와, 상기 복수의 제 2 트랜지스터 중, 상기 온 상태로 된 제 3 트랜지스터와 직렬로 접속된 제 2 트랜지스터로 이루어지는 전류 경로는 하나의 출력 단자에 접속되고, 상기 제 4 트랜지스터는 상기 하나의 출력 단자에는 접속되지 않는다.
이것에 의하면, 신호선을 통하여 제 3 트랜지스터에 공급되는 디지털 데이터에 따른 크기의 아날로그 전류를 출력하는 디지털·아날로그 변환 회로를 구성하는 동시에, 상기 아날로그 전류와는 관계가 없는 제 1 트랜지스터를 기준치로 한 전류를 출력하는 전자 회로를 제공할 수 있다.
이 전자 회로에서, 상기 제 4 트랜지스터의 이득 계수는 상기 제 1 트랜지스터의 이득 계수와 동일해도 좋다.
이것에 의하면, 제 4 트랜지스터로부터 출력되는 아날로그 전류의 전류 레벨은 제 1 트랜지스터를 흐르는 전류의 전류 레벨과 동일하게 할 수 있다.
이 전자 회로에서, 제 5 제어용 단자를 구비하고, 상기 제 1 트랜지스터와 직렬로 접속된 제 5 트랜지스터와, 제 6 제어용 단자를 구비하고, 상기 제 5 제어용 단자가 상기 제 6 제어용 단자에 접속된, 다이오드 접속된 제 6 트랜지스터를 구비해도 좋다.
이것에 의하면, 제 1 제어용 단자에 생기는 전압의 전압 레벨을 제 6 트랜지스터에 흐르는 전류의 전류 레벨로 제어할 수 있다.
본 발명의 전자 회로는, 제 1 제어용 단자를 구비한, 다이오드 접속된 제 1 트랜지스터와, 상기 제 1 제어용 단자의 전압 레벨을 기준치로 한 전류를 출력하는 복수의 제 2 트랜지스터와, 각각이 제 3 제어용 단자를 구비하고, 상기 제 3 제어용 단자에 입력되는 온ㆍ오프 신호에 따라 상기 복수의 제 2 트랜지스터의 각각으로부터 출력되는 전류를 제어하는 제 3 트랜지스터와, 제 4 제어용 단자를 구비하고, 상기 제 1 제어용 단자의 전압 레벨을 기준치로 한 전류를 출력하는 제 4 트랜지스터를 포함하고, 상기 제 4 트랜지스터로부터 출력되는 전류는 상기 복수의 제 2 트랜지스터의 각각으로부터 출력되는 전류 경로에는 흐르지 않게 했다.
이것에 의하면, 신호선을 통하여 제 3 트랜지스터에 공급되는 디지털 데이터에 따른 크기의 아날로그 전류를 출력하는 디지털·아날로그 변환 회로를 구성하는 동시에, 상기 아날로그 전류와는 관계없는 제 1 트랜지스터를 기준치로 한 전류를 출력하는 전자 회로를 제공할 수 있다.
본 발명의 전자 회로는, 제 1 제어용 단자를 구비한, 다이오드 접속된 제 1 트랜지스터와, 상기 제 1 제어용 단자의 전압 레벨을 기준치로 한 전류를 출력하는 복수의 제 2 트랜지스터와, 각각이 제 3 제어용 단자를 구비하고, 상기 제 3 제어용 단자에 입력되는 온ㆍ오프 신호에 따라 상기 복수의 제 2 트랜지스터의 각각으로부터 출력되는 전류를 제어하는 제 3 트랜지스터와, 상기 제 1 제어용 단자의 전압 레벨을 기준치로 한 전류를 출력하는 제 4 트랜지스터를 포함하고, 상기 복수의 제 3 트랜지스터 중, 상기 온ㆍ오프 신호에 의해 온 상태로 된 제 3 트랜지스터와, 상기 복수의 제 2 트랜지스터 중, 상기 온 상태로 된 제 3 트랜지스터와 직렬로 접속된 제 2 트랜지스터로 이루어지는 전류 경로에는 상기 제 4 트랜지스터가 설치되 어 있지 않다.
이것에 의하면, 신호선을 통해서 제 3 트랜지스터에 공급되는 디지털 데이터에 따른 크기의 아날로그 전류를 출력하는 디지털·아날로그 변환 회로를 구성하는 동시에, 상기 아날로그 전류와는 관계가 없는 제 1 트랜지스터를 기준치로 한 전류를 출력하는 전자 회로를 제공할 수 있다.
이 전자 회로에서, 상기 제 4 트랜지스터의 이득 계수는 상기 제 1 트랜지스터의 이득 계수와 동일해도 좋다.
이것에 의하면, 제 4 트랜지스터로부터 출력되는 아날로그 전류의 전류 레벨은, 제 1 트랜지스터를 흐르는 전류의 전류 레벨과 동일하게 할 수 있다.
이 전자 회로에서, 제 5 제어용 단자를 구비하고, 상기 제 1 트랜지스터와 직렬로 접속된 제 5 트랜지스터와, 제 6 제어용 단자를 구비하고, 상기 제 5 제어용 단자가 상기 제 6 제어용 단자에 접속된, 다이오드 접속된 제 6 트랜지스터를 구비해도 좋다.
이것에 의하면, 제 1 제어용 단자에 생기는 전압의 전압 레벨을 제 6 트랜지스터에 흐르는 전류의 전류 레벨로 제어할 수 있다.
본 발명의 전자 장치는 복수의 단위 회로를 구비한 전자 장치에서, 상기 복수의 단위 회로의 각각은, 제 1 제어용 단자를 구비한, 다이오드 접속된 제 1 트랜지스터와, 제 2 제어용 단자를 구비하고, 상기 제 1 제어용 단자에 상기 제 2 제어용 단자가 접속된 복수의 제 2 트랜지스터와, 각각이 신호선에 접속된 제 3 제어용 단자를 구비하고, 상기 복수의 제 2 트랜지스터의 각각에 직렬로 접속된 복수의 제 3 트랜지스터와, 제 4 제어용 단자를 구비하고, 상기 제 1 제어용 단자에 상기 제 4 제어용 단자가 접속되는 동시에, 상기 신호선을 통하여 공급되는 온 신호에 의해 온 상태로 된 상기 제 3 트랜지스터와 직렬로 접속된 제 2 트랜지스터로 이루어지는 전류 경로에는 설치되어 있지 않은 제 4 트랜지스터를 포함하고, 상기 제 4 트랜지스터는 접속선을 통하여 다른 단위 회로에 접속되고, 상기 제 4 트랜지스터로부터 출력되는 전류 레벨에 따라 다른 단위 회로에 포함되는 제 1 제어용 단자의 전압 레벨을 제어한다.
이것에 의하면, 하나의 단위 회로에서 생성되는 전류를 기준 전류로 하고, 그 기준 전류를 다른 각 단위 회로의 제 1 트랜지스터에 공급한다. 그리고, 그 기준 전류에 따라 다른 각 단위 회로의 제 1 트랜지스터의 제 1 제어용 단자의 전압을 제어한다. 제 1 트랜지스터는 이 기준 전류를 기준치로 하여 구동하므로, 단위 회로간의 상기 제 1 트랜지스터의 임계치 전압이라는 특성 편차에 의한 영향을 억제할 수 있다. 그 결과, 각 단위 회로는 그 각 제 3 트랜지스터에 입력되는 온ㆍ오프 신호에 따른 전류를 정밀도 좋게 출력할 수 있다.
이 전자 장치에서, 상기 복수의 단위 회로 각각의 상기 제 4 트랜지스터의 이득 계수는 상기 제 1 트랜지스터의 이득 계수와 동일해도 좋다.
이것에 의하면, 하나의 단위 회로의 제 1 트랜지스터에 흐르는 전류의 전류 레벨을 다른 단위 회로 모두의 제 1 트랜지스터에 흐르는 전류의 전류 레벨과 동일하게 할 수 있다.
이 전자 장치에서, 상기 복수의 단위 회로의 각각은, 제 5 제어용 단자를 구 비하고, 상기 제 1 트랜지스터와 직렬로 접속된 제 5 트랜지스터와, 제 6 제어용 단자를 구비하고, 상기 제 5 제어용 단자가 상기 제 6 제어용 단자에 접속된, 다이오드 접속된 제 6 트랜지스터를 구비해도 좋다.
이것에 의하면, 제 1 제어용 단자에 생기는 전압의 전압 레벨을 제 6 트랜지스터에 흐르는 전류의 전류 레벨로 제어할 수 있다.
본 발명의 전자 장치는, 복수의 단위 회로를 구비한 전자 장치에서, 상기 복수의 단위 회로의 각각은, 제 1 제어용 단자를 구비한, 다이오드 접속된 제 1 트랜지스터와, 상기 제 1 제어용 단자의 전압 레벨을 기준치로 한 전류를 출력하는 복수의 제 2 트랜지스터와, 각각이 제 3 제어용 단자를 구비하고, 상기 제 3 제어용 단자에 입력되는 온ㆍ오프 신호에 따라 상기 복수의 제 2 트랜지스터의 각각으로부터 출력되는 전류를 제어하는 제 3 트랜지스터와, 제 4 제어용 단자를 구비하고, 상기 제 1 제어용 단자의 전압 레벨을 기준치로 한 전류를 출력하는 제 4 트랜지스터를 포함하고, 상기 제 4 트랜지스터로부터 출력되는 전류는 상기 온ㆍ오프 신호에 의해 온 상태로 된 상기 제 3 트랜지스터와 직렬로 접속된 제 2 트랜지스터로 이루어지는 전류 경로에는 공급되지 않고, 다른 단위 회로에 공급된다.
이것에 의하면, 각 단위 회로는 각 제 3 트랜지스터에 입력되는 온ㆍ오프 신호에 따른 전류 레벨을 갖는 아날로그 전류를 출력하는 동시에, 제 4 트랜지스터로부터는 상기 아날로그 전류와 관계없이 독립된 전류를 다른 단위 회로에 공급한다. 그리고, 다른 각 단위 회로는, 상기 제 4 트랜지스터로부터 출력된 전류를 기준 전류로 하여 각 단위 회로에 포함되는 제 1 트랜지스터의 제 1 제어용 단자의 전압을 설정한다. 이것에 의해서, 상기 단위 회로의 각각은 그 제 1 트랜지스터의 특성 편차를 억제할 수 있다. 따라서, 각 단위 회로로부터 출력되는 아날로그 전류를 정밀도 좋게 제어할 수 있다.
본 발명의 전자 장치는, 복수의 단위 회로를 구비한 전자 장치에서, 상기 복수의 단위 회로의 각각은, 제 1 제어용 단자를 구비한, 다이오드 접속된 제 1 트랜지스터와, 상기 제 1 제어용 단자의 전압 레벨을 기준치로 한 전류를 출력하는 복수의 제 2 트랜지스터와, 각각이 제 3 제어용 단자를 구비하고, 상기 제 3 제어용 단자에 입력되는 온ㆍ오프 신호에 따라 상기 복수의 제 2 트랜지스터의 각각으로부터 출력되는 전류를 제어하는 제 3 트랜지스터와, 제 4 제어용 단자를 구비하고, 상기 제 1 제어용 단자의 전압 레벨을 기준치로 한 전류를 출력하는 제 4 트랜지스터를 포함하고, 상기 제 4 트랜지스터로부터 출력되는 전류는 다른 단위 회로의 제 1 제어용 단자의 전압 레벨을 설정하는 기준 전류로 된다.
이것에 의하면, 각 단위 회로는 각 제 3 트랜지스터에 입력되는 온ㆍ오프 신호에 따른 전류 레벨을 갖는 아날로그 전류를 출력하는 동시에, 제 4 트랜지스터로부터는 상기 아날로그 전류와 관계없이 독립된 전류를 다른 단위 회로에 공급한다. 그리고, 다른 각 단위 회로는 상기 제 4 트랜지스터로부터 출력된 전류를 기준 전류로 하여 각 단위 회로에 포함되는 제 1 트랜지스터의 제 1 제어용 단자의 전압을 설정한다. 이것에 의해서, 상기 단위 회로의 각각은 그 제 1 트랜지스터의 특성 편차를 억제할 수 있다. 따라서, 각 단위 회로로부터 출력되는 아날로그 전류를 정밀도 좋게 제어할 수 있다.
이 전자 장치에서, 상기 복수의 단위 회로 각각의 상기 제 4 트랜지스터의 이득 계수는 상기 제 1 트랜지스터의 이득 계수와 동일해도 좋다.
이것에 의하면, 하나의 단위 회로의 제 1 트랜지스터에 흐르는 전류의 전류 레벨을 다른 단위 회로의 모두의 기준 전류로 한다.
이 전자 장치에서, 복수의 상기 단위 회로는 캐스케이드 접속되어도 좋다.
이것에 의하면, 캐스케이드 접속된 단위 회로에서 생성되는 아날로그 전류를 상기 제 3 제어용 단자에 입력되는 온ㆍ오프 신호에 따라 정밀도 좋게 제어할 수 있다.
이 전자 장치에서, 상기 복수의 단위 회로의 각각은 제 5 제어용 단자를 구비하고, 상기 제 1 트랜지스터와 직렬로 접속된 제 5 트랜지스터와, 제 6 제어용 단자를 구비하고, 상기 제 5 제어용 단자가 상기 제 6 제어용 단자에 접속된, 다이오드 접속된 제 6 트랜지스터가 설치되어 있어도 좋다.
이것에 의하면, 제 1 제어용 단자에 생기는 전압의 전압 레벨을 제 6 트랜지스터에 흐르는 전류의 전류 레벨로 제어할 수 있다.
  본 발명의 전자 장치는, 복수의 단위 회로를 구비한 전자 장치에서, 상기 복수의 단위 회로의 각각은, 제 1 제어용 단자를 구비한, 다이오드 접속된 제 1 트랜지스터와, 상기 제 1 제어용 단자의 전압 레벨을 기준치로 한 전류를 출력하는 복수의 제 2 트랜지스터와, 각각이 제 3 제어용 단자를 구비하고, 상기 제 3 제어용 단자에 입력되는 온ㆍ오프 신호에 따라 상기 복수의 제 2 트랜지스터의 각각으로부터 출력되는 전류를 제어하는 제 3 트랜지스터와, 제 4 제어용 단자를 구비하 고, 상기 제 1 제어용 단자의 전압 레벨을 기준치로 한 전류를 출력하는 제 4 트랜지스터와, 제 5 제어용 단자를 구비하고, 상기 제 1 트랜지스터와 직렬로 접속된 제 5 트랜지스터와, 제 6 제어용 단자를 구비하고, 상기 제 5 제어용 단자가 상기 제 6 제어용 단자에 접속된, 다이오드 접속된 제 6 트랜지스터를 포함하고, 상기 제 4 트랜지스터는, 상기 제 4 트랜지스터가 포함되는 단위 회로의, 상기 온ㆍ오프 신호에 의해 온 상태로 된 상기 제 3 트랜지스터와 직렬로 접속된 제 2 트랜지스터와는 접속되지 않고, 다른 단위 회로에 포함되는 상기 제 6 트랜지스터에 접속되어 있다.
이것에 의하면, 각 단위 회로는 각 제 3 트랜지스터에 입력되는 온ㆍ오프 신호에 따른 전류 레벨을 갖는 아날로그 전류를 출력하는 동시에, 제 4 트랜지스터로부터는 상기 아날로그 전류와 관계없이 독립된 전류를 다른 단위 회로에 공급한다. 그리고, 다른 각 단위 회로는 상기 제 4 트랜지스터로부터 출력된 전류를 기준 전류로 하여 각 단위 회로에 포함되는 제 6 트랜지스터에 공급한다. 그리고, 제 6 트랜지스터를 흐르는 기준 전류에 의해서 제 1 트랜지스터의 제 1 제어용 단자의 전압을 설정한다. 이것에 의해서, 상기 단위 회로의 각각은 그 제 1 트랜지스터의 특성 편차를 억제할 수 있다. 따라서, 각 단위 회로로부터 출력되는 아날로그 전류를 정밀도 좋게 제어할 수 있다.
이 전자 장치에서, 상기 복수의 단위 회로 각각의 상기 제 4 트랜지스터의 이득 계수는 상기 제 1 트랜지스터의 이득 계수와 동일해도 좋다.
이것에 의하면, 하나의 단위 회로의 제 1 트랜지스터에 흐르는 전류의 전류 레벨을 다른 단위 회로 모두의 제 1 트랜지스터에 흐르는 전류의 전류 레벨과 동일하게 할 수 있다.
이 전자 장치에서, 복수의 상기 단위 회로는 캐스케이드 접속되어 있어도 좋다.
이것에 의하면, 캐스케이드 접속된 단위 회로에서 생성되는 아날로그 전류를 상기 제 3 제어용 단자에 입력되는 온ㆍ오프 신호에 따라 정밀도 좋게 제어할 수 있다.
본 발명의 전기 광학 장치는, 복수의 주사선과, 복수의 데이터선과, 이들 각 상기 주사선과 각 상기 데이터선의 교차부에 대응하고 각각 배열 설치된 전기 광학 소자를 구비하는 동시에, 각 상기 데이터선에 데이터 전류를 공급하는 데이터 전류 공급 회로를 구비하여, 각 상기 전기 광학 소자에 상기 데이터 전류에 따른 구동 전류량을 공급하는 전기 광학 장치에서, 상기 데이터 전류 공급 회로는, 제 1 제어용 단자를 구비한, 다이오드 접속된 제 1 트랜지스터와, 제 2 제어용 단자를 구비하고, 상기 제 1 제어용 단자에 상기 제 2 제어용 단자가 접속된 복수의 제 2 트랜지스터와, 각각이 화상 데이터를 공급하는 신호선에 접속된 제 3 제어용 단자를 구비하고, 상기 복수의 제 2 트랜지스터 각각에 직렬로 접속된 복수의 제 3 트랜지스터와, 제 4 제어용 단자를 구비하고, 상기 제 1 제어용 단자에 상기 제 4 제어용 단자가 접속된 제 4 트랜지스터를 포함하고, 상기 제 4 트랜지스터는 접속선을 통하여 다른 데이터 전류 공급 회로에 접속되어, 상기 제 4 트랜지스터로부터 출력되는 전류 레벨에 따라, 다른 데이터 전류 공급 회로에 포함되는 제 1 제어용 단자의 전압 레벨을 제어한다.
이것에 의하면, 화상 데이터에 따른 크기의 아날로그 전류를 출력하는 디지털·아날로그 변환 회로를 구성하는 동시에, 상기 아날로그 전류와는 관계가 없는 제 1 트랜지스터를 기준치로 한 전류를 출력할 수 있다. 이것에 의해서, 각 단위 회로의 제 1 트랜지스터의 특성 편차를 억제할 수 있으므로, 상기 화상 데이터에 따른 크기의 아날로그 전류를 정밀도 좋게 출력할 수 있다. 그 결과, 우수한 표시 품위를 구비한 전기 광학 장치를 제공할 수 있다.
이 전기 광학 장치에서, 상기 제 4 트랜지스터의 이득 계수는 상기 제 1 트랜지스터의 이득 계수와 동일해도 좋다.
이것에 의하면, 하나의 단위 회로의 제 1 트랜지스터에 흐르는 전류의 전류 레벨을 다른 단위 회로 모두의 제 1 트랜지스터에 흐르는 전류의 전류 레벨과 동일하게 할 수 있다.
이 전기 광학 장치에서, 상기 데이터 전류 공급 회로는 제 5 제어용 단자를 구비하고, 상기 제 1 트랜지스터와 직렬로 접속된 제 5 트랜지스터와, 제 6 제어용 단자를 구비하고, 상기 제 5 제어용 단자가 상기 제 6 제어용 단자에 접속된, 다이오드 접속된 제 6 트랜지스터를 구비하고 있어도 좋다.
이것에 의하면, 제 1 제어용 단자에 생기는 전압의 전압 레벨을 제 6 트랜지스터에 흐르는 전류의 전류 레벨로 제어할 수 있다.
본 발명의 전기 광학 장치는, 복수의 주사선과, 복수의 데이터선과, 이들 각 상기 주사선과 각 상기 데이터선의 교차부에 대응하여 각각 배열 설치된 전기 광학 소자를 구비하는 동시에, 각 상기 데이터선에 데이터 전류를 공급하는 데이터 전류 공급 회로를 구비하여, 각 상기 전기 광학 소자에 상기 데이터 전류에 따른 구동 전류량을 공급하는 전기 광학 장치에서, 상기 각 데이터 전류 공급 회로는, 제 1 제어용 단자를 구비한, 다이오드 접속된 제 1 트랜지스터와, 상기 제 1 제어용 단자의 전압 레벨을 기준치로 한 전류를 출력하는 복수의 제 2 트랜지스터와, 각각이 제 3 제어용 단자를 구비하고, 상기 제 3 제어용 단자에 입력되는 화상 데이터에 따라 상기 복수의 제 2 트랜지스터의 각각으로부터 출력되는 전류를 제어하는 제 3 트랜지스터와, 제 4 제어용 단자를 구비하고, 상기 제 1 제어용 단자의 전압 레벨을 기준치로 한 전류를 출력하는 제 4 트랜지스터를 포함하고, 상기 제 4 트랜지스터로부터 출력되는 전류는 상기 화상 데이터에 의해 온 상태로 된 상기 제 3 트랜지스터와 직렬로 접속된 제 2 트랜지스터로 이루어지는 전류 경로에는 공급되지 않고, 다른 단위 회로에 공급된다.
이것에 의하면, 각 단위 회로는 각 제 3 트랜지스터에 입력되는 온ㆍ오프 신호에 따른 전류 레벨을 갖는 아날로그 전류를 출력하는 동시에, 제 4 트랜지스터로부터는 상기 아날로그 전류와 관계없이 독립된 전류를 다른 단위 회로에 공급한다. 그리고, 다른 각 단위 회로는 상기 제 4 트랜지스터로부터 출력된 전류를 기준 전류로 하여 각 단위 회로에 포함되는 제 1 트랜지스터의 제 1 제어용 단자의 전압을 설정한다. 이것에 의해서, 상기 단위 회로의 각각은 그 제 1 트랜지스터의 특성 편차를 억제할 수 있다. 따라서, 각 단위 회로로부터 출력되는 아날로그 전류를 정밀도 좋게 제어할 수 있다. 그 결과, 우수한 표시 품위를 구비한 전기 광학 장 치를 제공할 수 있다.
본 발명의 전기 광학 장치는, 복수의 주사선과, 복수의 데이터선과, 이들 각 상기 주사선과 각 상기 데이터선의 교차부에 대응하여 각각 배열 설치된 전기 광학 소자를 구비하는 동시에, 각 상기 데이터선에 데이터 전류를 공급하는 데이터 전류 공급 회로를 구비하여, 각 상기 전기 광학 소자에 상기 데이터 전류에 따른 구동 전류량을 공급하는 전기 광학 장치에서, 상기 각 데이터 전류 공급 회로는, 제 1 제어용 단자를 구비한, 다이오드 접속된 제 1 트랜지스터와, 상기 제 1 제어용 단자의 전압 레벨을 기준치로 한 전류를 출력하는 복수의 제 2 트랜지스터와, 각각이 제 3 제어용 단자를 구비하고, 상기 제 3 제어용 단자에 입력되는 화상 데이터에 따라 상기 복수의 제 2 트랜지스터의 각각으로부터 출력되는 전류를 제어하는 제 3 트랜지스터와, 제 4 제어용 단자를 구비하고, 상기 제 1 제어용 단자의 전압 레벨을 기준치로 한 전류를 출력하는 제 4 트랜지스터를 포함하고, 상기 제 4 트랜지스터로부터 출력되는 전류는, 다른 단위 회로의 제 1 제어용 단자의 전압 레벨을 설정하는 기준 전류로 된다.
이것에 의하면, 각 단위 회로는 각 제 3 트랜지스터에 입력되는 온ㆍ오프 신호에 따른 전류 레벨을 갖는 아날로그 전류를 출력하는 동시에, 제 4 트랜지스터로부터는 상기 아날로그 전류와 관계없이 독립된 전류를 다른 단위 회로에 공급한다. 그리고, 다른 각 단위 회로는 상기 제 4 트랜지스터로부터 출력된 전류를 기준 전류로 하여 각 단위 회로에 포함되는 제 1 트랜지스터의 제 1 제어용 단자의 전압을 설정한다. 이것에 의해서, 상기 단위 회로의 각각은 그 제 1 트랜지스터의 특성 편차를 억제할 수 있다. 따라서, 각 단위 회로로부터 출력되는 아날로그 전류를 정밀도 좋게 제어할 수 있다. 그 결과, 우수한 표시 품위를 구비한 전기 광학 장치를 제공할 수 있다.
이 전기 광학 장치에서, 상기 복수의 데이터 전류 공급 회로 각각의 상기 제 4 트랜지스터의 이득 계수는 상기 제 1 트랜지스터의 이득 계수와 동일해도 좋다.
이것에 의하면, 하나의 단위 회로의 제 1 트랜지스터에 흐르는 전류의 전류 레벨을 다른 단위 회로 모두의 제 1 트랜지스터에 흐르는 전류의 전류 레벨과 동일하게 할 수 있다.
이 전기 광학 장치에서, 복수의 상기 데이터 전류 공급 회로는 캐스케이드 접속되어도 좋다.
이것에 의하면, 캐스케이드 접속된 데이터 전류 공급 회로에서 생성되는 아날로그 전류를 상기 제 3 제어용 단자에 입력되는 온ㆍ오프 신호에 따라 정밀도 좋게 제어할 수 있다.
이 전기 광학 장치에서, 상기 각 데이터 전류 공급 회로는 제 5 제어용 단자를 구비하고, 상기 제 1 트랜지스터와 직렬로 접속된 제 5 트랜지스터와, 제 6 제어용 단자를 구비하고, 상기 제 5 제어용 단자가 상기 제 6 제어용 단자에 접속된, 다이오드 접속된 제 6 트랜지스터가 설치되어 있어도 좋다. 
이것에 의하면, 제 1 제어용 단자에 생기는 전압의 전압 레벨을 제 6 트랜지스터에 흐르는 전류의 전류 레벨로 제어할 수 있다.
본 발명의 전기 광학 장치는, 복수의 주사선과, 복수의 데이터선과, 이들 각 상기 주사선과 각 상기 데이터선의 교차부에 대응하여 각각 배열 설치된 전기 광학 소자를 구비하는 동시에, 각 상기 데이터선에 데이터 전류를 공급하는 데이터 전류 공급 회로를 구비하여, 각 상기 전기 광학 소자에 상기 데이터 전류에 따른 구동 전류량을 공급하는 전기 광학 장치에서, 상기 데이터 전류 공급 회로는, 제 1 제어용 단자를 구비한, 다이오드 접속된 제 1 트랜지스터와, 상기 제 1 제어용 단자의 전압 레벨을 기준치로 한 전류를 출력하는 복수의 제 2 트랜지스터와, 각각이 제 3 제어용 단자를 구비하고, 상기 제 3 제어용 단자에 입력되는 온ㆍ오프 신호에 따라 상기 복수의 제 2 트랜지스터의 각각으로부터 출력되는 전류를 제어하는 제 3 트랜지스터와, 제 4 제어용 단자를 구비하고, 상기 제 1 제어용 단자의 전압 레벨을 기준치로 한 전류를 출력하는 제 4 트랜지스터와, 제 5 제어용 단자를 구비하고, 상기 제 1 트랜지스터와 직렬로 접속된 제 5 트랜지스터와, 제 6 제어용 단자를 구비하고, 상기 제 5 제어용 단자가 상기 제 6 제어용 단자에 접속된, 다이오드 접속된 제 6 트랜지스터를 포함하고, 상기 제 4 트랜지스터는, 상기 제 4 트랜지스터가 포함되는 단위 회로의 상기 온ㆍ오프 신호에 의해 온 상태로 된 상기 제 3 트랜지스터와 직렬로 접속된 제 2 트랜지스터에는 접속되지 않고, 다른 단위 회로에 포함되는 상기 제 6 트랜지스터에 접속되어 있다.
이것에 의하면, 각 단위 회로는 각 제 3 트랜지스터에 입력되는 온ㆍ오프 신호에 따른 전류 레벨을 갖는 아날로그 전류를 출력하는 동시에, 제 4 트랜지스터로부터는 상기 아날로그 전류와 관계없이 독립된 전류를 다른 단위 회로에 공급한다. 그리고, 다른 각 단위 회로는 상기 제 4 트랜지스터로부터 출력된 전류를 기준 전 류로 하여 각 단위 회로에 포함되는 제 6 트랜지스터에 공급된다. 그리고, 제 6 트랜지스터를 흐르는 기준 전류에 의해서 제 1 트랜지스터의 제 1 제어용 단자의 전압을 설정한다. 이것에 의해서, 상기 단위 회로의 각각은 그 제 1 트랜지스터의 특성 편차를 억제할 수 있다. 따라서, 각 단위 회로로부터 출력되는 아날로그 전류를 정밀도 좋게 제어할 수 있다. 그 결과, 우수한 표시 품위를 구비한 전기 광학 장치를 제공할 수 있다.
이 전기 광학 장치에서, 상기 복수의 데이터 전류 공급 회로 각각의 상기 제 4 트랜지스터의 이득 계수는 상기 제 1 트랜지스터의 이득 계수와 동일해도 좋다.
이것에 의하면, 하나의 단위 회로의 제 1 트랜지스터에 흐르는 전류의 전류 레벨을 다른 단위 회로 모두의 제 1 트랜지스터에 흐르는 전류의 전류 레벨과 동일하게 할 수 있다.
이 전기 광학 장치에서, 복수의 상기 데이터 전류 공급 회로는, 캐스케이드 접속되어도 좋다.
이것에 의하면, 캐스케이드 접속된 단위 회로에서 생성되는 아날로그 전류를 상기 제 3 제어용 단자에 입력되는 온ㆍ오프 신호에 따라 정밀도 좋게 제어할 수 있다.
이 전기 광학 장치에서, 상기 데이터 전류 공급 회로는 제 5 제어용 단자를 구비하고, 상기 제 1 트랜지스터와 직렬로 접속된 제 5 트랜지스터와, 제 6 제어용 단자를 구비하고, 상기 제 5 제어용 단자가 상기 제 6 제어용 단자에 접속된, 다이오드 접속된 제 6 트랜지스터를 구비하고 있어도 좋다.
이것에 의하면, 제 1 제어용 단자에 생기는 전압의 전압 레벨을 제 6 트랜지스터에 흐르는 전류의 전류 레벨로 제어할 수 있다.
이 전기 광학 장치에서, 상기 제 6 트랜지스터의 이득 계수는 상기 제 1 트랜지스터의 이득 계수와 동일해도 좋다.
이것에 의하면, 제 1 제어용 단자에 생기는 전압의 전압 레벨을 제 6 트랜지스터에 흐르는 전류의 전류 레벨로 제어할 수 있다.
이 전기 광학 장치에서, 상기 전기 광학 소자는 EL 소자이어도 좋다.
이것에 의하면, EL 소자를 구비한 전기 광학 장치의 표시 품위를 향상시킬 수 있다.
이 전기 광학 장치에서, 상기 EL 소자는 발광층이 유기 재료로 구성되어 있어도 있다.
이것에 의하면, 유기 EL 소자를 구비한 전기 광학 장치의 표시 품위를 향상시킬 수 있다.
본 발명에서의 전자 기기는 상기 전자 장치를 실장하고 있다.
이것에 의하면, 디지털 데이터에 따라 정밀도 좋게 제어하는 전자 기기를 제공할 수 있다.
본 발명에서의 전자 기기는, 상기 전기 광학 장치를 실장하고 있다.
이것에 의하면, 표시 품위가 우수한 전기 광학 장치를 제공할 수 있다.
<실시예>
(제 1 실시예)
이하, 본 발명을 구체화한 제 1 실시예를 도 1~도 5에 따라 설명한다. 도 1은 유기 EL 디스플레이의 전기적 구성을 나타내는 블록 회로도 이다. 도 2는 표시 패널부의 회로 구성을 나타내는 블록 회로도이다, 도 3은 화소 회로의 회로도이다.
유기 EL 디스플레이(10)는 신호 생성 회로(11), 표시 패널부(12), 주사선 구동 회로(13) 및 데이터선 구동 회로(14)를 구비하고 있다. 또한, 본 실시예의 유기 EL 디스플레이(10)는 액티브 매트릭스 구동 방식의 유기 EL 디스플레이이다.
유기 EL 디스플레이(10)의 신호 생성 회로(11), 주사선 구동 회로(13) 및 데이터선 구동 회로(14)는 각각 독립된 전자 부품에 의해 구성될 수도 있다. 예를 들면, 신호 생성 회로(11), 주사선 구동 회로(13) 및 데이터선 구동 회로(14)가 각각 1칩의 반도체 집적 회로 장치에 의해서 구성될 수도 있다. 또한, 신호 생성 회로(11), 주사선 구동 회로(13) 및 데이터선 구동 회로(14)의 전부 또는 일부가 프로그래머블한 IC 칩으로 구성되어, 그 기능이 IC 칩에 기록된 프로그램에 의해 소프트웨어적으로 실현될 수도 있다.
신호 생성 회로(11)는 도시하지 않은 외부 장치로부터의 화상 제어신호에 근거해 표시 패널부(12)에 화상을 표시하기 위한 주사 제어 신호 및 데이터 제어 신호를 작성한다. 그리고, 신호 생성 회로(11)는 주사 제어 신호를 주사선 구동 회로(13)에 출력하는 동시에, 데이터 제어 신호를 데이터선 구동 회로(14)에 출력한다. 데이터 제어 신호는, 본 실시예에서는 6 비트 화상 데이터 또는 신호로서의 화상 디지털 데이터이다.
표시 패널부(12)는 도 2에 나타내는 바와 같이, 그 행 방향을 따라 늘어나는 n 개의 주사선(Y1, Y2, …, Yn)을 구비하고 있다. 또한, 표시 패널부(12)는 그 열 방향을 따라 늘어나는 m 개의 데이터선(X1, X2, …, Xm)을 구비하고 있다.
그리고, 표시 패널부(12)는, 상기 각 주사선(Y1, Y2,…, Yn)과 상기 각 데이터선(X1, X2, …, Xm)의 교차부에 대응한 위치에 화소 회로(15)가 배열설치되어 있다. 상기 각 화소 회로(15)는, 상기 주사선(Y1, Y2,…, Yn)을 통하여 주사선 구동 회로(13)에 접속되어 있다. 또한, 각 화소 회로(15)는 상기 데이터선(X1, X2, …, Xm)을 통하여 데이터선 구동 회로(14)에 접속되어 있다. 여기서, 상기 m개의 데이터선(X1, X2, …, Xm)은 i개의 그룹으로 구분되고, 그 구분된 각 그룹에 미리 정한 개수(j 개)의 데이터선이 할당된 구성으로 되어 있다. 그리고, 설명의 편의상, m개의 데이터선(X1, X2, …, Xm)을 다른 그룹의 데이터선과 구별하는 경우에는, 데이터선(Xi. 1, Xi. 2, …, Xi. j)으로 표기한다. 또한, 데이터선(X1. 1, X1. 2, …, X1. j, X2. 1, X2. 2, …, X2. j, Xi, 1, Xi, 2, …, Xi. j)은 이 기재한 차례로 도 2에서 왼쪽에서 오른쪽으로 형성되어 있는 것으로 한다. 또한, 각 화소 회로(15)는, 열 방향으로 연장되는 m 개의 전원선(L1, L2, …, Lm)과 접속되어 있다. 전원선(L1, L2, …, Lm)은 각각 상기 화소 회로(15)를 구성하는 후술하는 변환 트랜지스터(Tc) 및 구동 트랜지스터(Td)에 구동 전압(Vdd)을 공급한다.
도 3은, m 번째의 데이터선(Xm(i. j))과 n번째의 주사선(Yn)의 교차부에 각각 대응하여 배열설치된 화소 회로(15)의 회로도이다.
화소 회로(15)는 그 발광층이 유기 재료로 구성된 유기 EL 소자(16), 구동 트랜지스터(Td), 제 1 및 제 2 스위칭 트랜지스터(Tsw1, Tsw2), 변환 트랜지스터(Tc) 및 유지 커패시터(Co)를 구비하고 있다. 구동 트랜지스터(Td), 변환 트랜지스터(Tc) 및 제 2 스위칭 트랜지스터(Tsw2)는 각각 p형 TFT이다. 그리고, 제 1 스위칭 트랜지스터(Tsw1)는 n형 TFT이다.
구동 트랜지스터(Td)는 그 드레인이 유기 EL 소자(16)의 양극에 접속되어 있다. 유기 EL 소자(16)의 음극은 접지되어 있다. 구동 트랜지스터(Td)의 게이트는 변환 트랜지스터(Tc)의 게이트에 접속되어 있다. 또한, 구동 트랜지스터(Td)의 소스는 변환 트랜지스터(Tc)의 소스에 접속되어 있다. 또한, 구동 트랜지스터(Td)의 소스는 구동 전압(Vdd)을 공급하는 m 번째의 전원선(Lm)에 접속되어 있다. 또한, 구동 트랜지스터(Td)의 소스/게이트 사이에는 유지 커패시터(Co)가 접속되어 있다. 즉, 상기 변환 트랜지스터(Tc)와 구동 트랜지스터(Td)로 커런트 미러 회로를 구성하고 있다.
상기 변환 트랜지스터(Tc)의 드레인은 제 1 스위칭 트랜지스터(Tsw1)를 통하여 m번째의 데이터선(Xm(Xi. j))에 접속되어 있다. 또한, 변환 트랜지스터(Tc)의 드레인은 제 2 스위칭 트랜지스터(Tsw2)를 통하여 상기 유지 커패시터(Co)에 접속되어 있다.
상기 제 1 스위칭 트랜지스터(Tsw1)의 게이트는 n번째의 제 1 부주사선(Yn1)에 접속되어 있다. 또한, 상기 제 2 스위칭 트랜지스터(Tsw2)의 게이트는 n번째의 제 2 부주사선(Yn2)에 접속되어 있다. 상기 제 1 부주사선(Yn1)과 제 2 부주사선(Yn2)으로 n번째의 주사선(Yn)을 구성하고 있다.
또한, 본 실시예에서는 화소 회로(15)를, 유기 EL 소자(16)와, 구동 트랜지스터(Td)와, 제 1 및 제 2 스위칭 트랜지스터(Tsw1, Tsw2)와, 변환 트랜지스터(Tc)와, 유지 커패시터(Co)로 구성했지만, 이것에 한정되는 것은 아니고, 적절히 변경할 수도 있다.
주사선 구동 회로(13)는 신호 생성 회로(11)로부터 출력된 상기 주사 제어 신호에 의거해 표시 패널부(12)에 설치된 상기 n개의 주사선(Y1, Y2, …, Yn) 중, 1 개의 주사선을 선택하고, 그 선택된 주사선에 주사 신호를 출력한다. 그리고, 그 주사 신호에 의해서, 상기 화소 회로(15)의 유기 EL 소자(16)가 발광하는 타이밍 및 유지 커패시터(Co)에 후술하는 데이터 전류(ID)에 따른 전하를 기록하는 타이밍을 제어한다.
데이터선 구동 회로(14)는 신호 생성 회로(11)로부터 출력된 상기 화상 디지털 데이터에 의거하여 데이터 전류(ID)를 생성하는 동시에, 그 생성된 데이터 전류(ID)를 대응하는 상기 데이터선(X1, X2, …, Xm)에 공급한다. 그리고, 데이터 전류(ID)는 그 대응하는 상기 데이터선(X1, X2, …, Xm)을 통하여 각 화소 회로(15)에 출력된다.
그리고, 주사선 구동 회로(13)로부터 출력되는 상기 주사 신호에 의해서 선택된 주사선(Y1, Y2,…, Yn) 상의 각 화소 회로(15)에서는, 그 제 1 및 제 2 스위칭 트랜지스터(Tsw1, Tsw2)가 각각 온 상태로 설정된다. 이것에 의해서, 데이터선 구동 회로(14)로부터 출력된 데이터 전류(ID)에 대응한 전하가 상기 제 1 및 제 2 스위칭 트랜지스터(Tsw1, Tsw2)를 통하여 유지 커패시터(Co)에 기록된다. 그 후, 주사선 구동 회로(13)로부터 출력되는 상기 주사 신호에 의해서 제 2 스위칭 트랜지스터(Tsw2)가 오프 상태로 설정된다.
그러면, 상기 변환 트랜지스터(Tc)에는 유지 커패시터(Co)에 기록된 전하에 따른 전류가 흐른다. 그리고, 상기 변환 트랜지스터(Tc)와 커런트 미러 회로를 구성하는 상기 구동 트랜지스터(Td)에 상기 전류에 따른 크기의 구동 전류(Iel)가 흐른다. 이것에 의해서, 유기 EL 소자(16)가 상기 구동 전류(Iel)에 따른 휘도 계조로 발광한다. 통상, 기록 속도를 빠르게 하기 위해서, 데이터 전류(ID)(변환 트랜지스터(Tc)에 흐르는 전류)는 구동 전류(구동 트랜지스터(Td)에 흐르는 전류)보다 큰 전류로 한다. 즉, 변환 트랜지스터(Tc)와 구동 트랜지스터(Td)는 그 이득 계수를 바꾸고 있다. 이 때문에, 구동 트랜지스터(Td)에 흐르는 전류는 그 이득 계수의 비에 따른 전류이다.
다음에, 이와 같이 구성된 유기 EL 디스플레이(10)의 데이터선 구동 회로(14)에 대해서 도 4 및 도 5에 따라 상술한다.
도 4는 데이터선 구동 회로(14)의 내부 구성도이다. 도 4에 나타낸 바와 같이, 데이터선 구동 회로(14)는 제어 회로(20)와 복수(본 실시예에서는 상기 데이터선(X1, X2, …, Xm)을 구분한 그룹 수인 i개)의 단일 라인 드라이버(RD1~RDi)를 구비하고 있다. 제어 회로(20)는 i개의 단일 라인 드라이버(RD1~RDi) 각각에 전기적으로 접속되어 있다.
제어 회로(20)는 신호 생성 회로(11)로부터 출력되는 상기 6 비트의 화상 디지털 데이터를 각 단일 라인 드라이버(RD1~RDi)에 공급한다.
각 단일 라인 드라이버(RD1~RDi)는 각각 상기 구분된 각 그룹마다 대응해 설치되어 있다. 각 단일 라인 드라이버(RD1~RDi)는 접속선(Li)을 통하여 캐스케이드 접속되어 있다. 그리고, 제 1 단일 라인 드라이버(RD1)는 데이터선(X1. 1~X1. j)이, 제 2 단일 라인 드라이버(RD2)는 데이터선 (X2. 1~X2. j)이, …, 제 i 단일 라인 드라이버(RDi)는 데이터선(Xi. 1~Xi. j)이 각각 아날로그 출력 단자(Ua)를 통해서 접속되어 있다. 본 실시예에서는, 데이터선((X1). 1~X1. j)과 접속하는 제 1 단일 라인 드라이버(RD1)를 마스터 드라이버라고 하고, 제 2~제 i 단일 라인 드라이버(RD2~RDi)를 슬레이브 드라이버라고 한다.
각 단일 라인 드라이버(RD1~RDi)에는, 각각 상기 데이터선의 그룹에 할당된 데이터선의 개수에 대응한 수(j개)의 디지털·아날로그 변환 회로(21a)가 각각 구비되어 있다. 상기 j개의 디지털·아날로그 변환 회로(21a)는 캐스케이드 접속되어 있다. 그리고, 제 1 단일 라인 드라이버(RD1)의 데이터선(X1. 1)에 접속된 디지털·아날로그 변환 회로(21a)의 입력 단자(Pi)에 기준 전압(Vref)이 공급되도록 되어 있다.
다음에, 상기한 디지털·아날로그 변환 회로(21a)를 도 5에 따라 설명한다. 또한, 각 단일 라인 드라이버(RD1~RDi)에 설치된 각 디지털·아날로그 변환 회로(21a)의 회로 구성은 실질적으로 동일하므로, 설명의 편의상, m-1 번째의 데이터선(Xm-1(Xi. j-1))과 접속되는 디지털·아날로그 변환 회로(21a)에 대해서 설명한다.
디지털·아날로그 변환 회로(21a)는, 본 실시예에서는 6 비트의 전류 출력형 디지털·아날로그형 변환 회로이다. 디지털·아날로그 변환 회로(21a)는 제 1 및 제 2 변환용 트랜지스터(Qa, Qb), 전류용 트랜지스터(Qcc), 제 1~6 전류 공급용 트랜지스터(Qd1~Qd6), 제 1~6 스위칭용 트랜지스터(Qs1~Qs6) 및 기준 전류 생성용 트랜지스터(Qref)를 포함하고 있다. 또한, 디지털·아날로그 변환 회로(21a)는 6개의 아날로그 신호선(22a~22f)과 6개의 디지털 신호선(23a~23f)을 구비하고 있다.
제 1 및 제 2 변환용 트랜지스터(Qa, Qb), 제 1~6 전류 공급용 트랜지스터(Qd1~Qd6), 전류용 트랜지스터(Qcc) 및 기준 전류 생성용 트랜지스터(Qref)는 각각 소정의 전류 레벨을 출력하는 정전류원으로서 기능하는 트랜지스터이다. 그리고, 제 1~6 스위칭용 트랜지스터(Qs1~Qs6)는 상기 화상 디지털 데이터에 따라 온ㆍ오프 제어되는 스위칭 소자로 기능하는 트랜지스터이다. 또한, 본 실시예에서는, 상기 제 1 변환용 트랜지스터(Qa), 제 1~6 전류 공급용 트랜지스터(Qd1~Qd6), 제 1~6 스위칭용 트랜지스터(Qs1~Qs6) 및 기준 전류 생성용 트랜지스터(Qref)의 도전형은 각각 n형이다. 그리고, 상기 제 2 변환용 트랜지스터(Qb) 및 전류용 트랜지스터(Qcc)의 도전형은 각각 p형이다.
아날로그 신호선(22a~22f)은 서로 병렬로 배열되고, 그 일단이 각각 상기 아날로그 출력 단자(Ua)에 접속되어 있다. 아날로그 출력 단자(Ua)는 데이터선(Xm -1(Xi. j-1))에 접속되어 있다.
또한, 아날로그 신호선(22a~22f)은 각각 대응하는 제 1~6 스위칭용 트랜지스터(Qs1~Qs6)의 드레인에 접속되어 있다. 상기 제 1~6 스위칭용 트랜지스터(Qs1~Qs6)는 그 각 게이트가 각각 대응하는 제 1~6 디지털 신호선(23a~23f)을 통하여 제 1~6 디지털 입력 단자(Ud1~Ud6)에 접속되어 있다. 제 1~6 디지털 입력 단자(Ud1~Ud6)는 각각 상기 제어 회로(20)에 접속되어 있다. 그리고, 상기 제 1~6 스위칭용 트랜지스터(Qs1~Qs6)는 후술하는 바와 같이, 상기 제어 회로(20)로부터 출력되는 상기 화상 디지털 데이터에 따라 온ㆍ오프 제어된다.
또한, 상기 제 1~6 스위칭용 트랜지스터(Qs1~Qs6)의 각 소스는 대응하는 제 1~6 전류 공급용 트랜지스터(Qd1~Qd6)의 각 드레인에 접속되어 있다. 그리고, 상기 제 1~6 전류 공급용 트랜지스터(Qd1~Qd6) 각각의 소스는 공통해서 접지되어 있다. 즉, 상기 제 1~6 스위칭용 트랜지스터(Qs1~Qs6)와 제 1~6 전류 공급용 트랜지스터(Qd1~Qd6)로 이루어지는 전류 경로는 아날로그 출력 단자(Ua)에 접속되어 있다.
그리고, 상기 제 1~6 전류 공급용 트랜지스터(Qd1~Qd6)는 그 각 이득 계수β에 따른 레벨의 전류가 흐른다. 여기서, 제 1~6 전류 공급용 트랜지스터(Qd1~Qd6)는 그 각 이득 계수β의 상대비가, 각각 1:2:4:8:16:32로 되도록 설정되어 있다. 트랜지스터의 이득 계수 β는 β=(μCW/L)로 정의된다. 여기서, μ는 캐리어의 이동도, C는 게이트 용량, W는 채널 폭, L은 채널 길이이다. 따라서, 각 제 1~6 전류 공급용 트랜지스터(Qd1~Qd6)의 전류 구동 능력 비는 1:2:4:8:16:32로 되고, 제 1~6 전류 공급용 트랜지스터(Qd1~Qd6)로부터 각각 출력되는 전류의 크기(Ia~If)는 이하의 관계로 된다.
Ia=Ib/2=Ic/4=Id/8=Ie/16=If/32
그리고, 상기 제 1~6 스위칭용 트랜지스터(Qs1~Qs6)는 상기 제어 회로(20)로부터 출력되는 6비트의 상기 화상 디지털 데이터의 각 비트에 대응하고 있다. 예를 들면, 화상 디지털 데이터의 최하위 비트는 이득 계수가 가장 작은(즉, β의 상대값이 1인) 제 1 스위칭용 트랜지스터(Qs1)에 공급되고, 최상위 비트는 이득 계수가 가장 큰(즉, β의 상대값이 32인) 제 6 스위칭용 트랜지스터(Qs6)에 출력되도록 되어 있다.
그리고, 상기 제 1~6 전류 공급용 트랜지스터(Qd1~Qd6)의 각 게이트는 서로 접속되는 동시에, 다이오드 접속된 제 1 변환용 트랜지스터(Qa)의 게이트에 접속되어 있다.
따라서, 상기 제 1 변환용 트랜지스터(Qa)는 제 1~6 전류 공급용 트랜지스터(Qd1~Qd6)의 각각과 커런트 미러 회로를 구성하고 있다. 즉, 각 제 1~6 전류 공급용 트랜지스터(Qd1~Qd6)는 상기 제 1 변환용 트랜지스터(Qa)의 게이트의 전압 레벨을 기준치로 한 전류(Ia~If)를 각각 출력한다. 또한, 본 실시예에서는, 상기 제 1 변환용 트랜지스터(Qa)의 이득 계수는 상기 제 1 전류 공급용 트랜지스터(Qd1)의 이득 계수와 동일하다.
따라서, 상기 제 1 변환용 트랜지스터(Qa)에 흐르는 전류(It)와 동일한 전류 레벨을 갖는 전류가 제 1 전류 공급용 트랜지스터(Qd1)에 전류(Ia)로서 흐른다.
상기 제 1 변환용 트랜지스터(Qa)의 소스는 접지되어 있다. 그리고, 상기 제 1 변환용 트랜지스터(Qa)의 드레인은 전류용 트랜지스터(Qcc)의 드레인에 접속되어 있다. 전류용 트랜지스터(Qcc)의 소스에는 전원 전압 (Vo)이 공급되도록 되 어 있다. 즉, 상기 제 1 변환용 트랜지스터(Qa)는 전류용 트랜지스터(Qcc)와 직렬로 접속되어 있다.
또한, 전류용 트랜지스터(Qcc)의 게이트는 다이오드 접속된 제 2 변환용 트랜지스터(Qb)의 게이트에 접속되어 있다. 제 2 변환용 트랜지스터 (Qb)의 소스에는 상기 전원 전압(Vo)이 공급되도록 되어 있다. 또한, 제 2 변환용 트랜지스터(Qb)의 드레인에는 입력 단자(Pi)가 접속되어 있다.
따라서, 상기 전류용 트랜지스터(Qcc)와 상기 제 2 변환용 트랜지스터(Qb)는 커런트 미러 회로를 구성하고 있다. 즉, 전류용 트랜지스터(Qcc)는 제 2 변환용 트랜지스터(Qb)의 게이트의 전압 레벨을 기준치로 한 전류를 출력한다.
그리고, 상기 입력 단자(Pi)에 기준 전압(Vref)이 공급되는 동시에, 상기 제 1~6 디지털 입력 단자(Ud1~Ud6)에 상기 화상 디지털 데이터가 입력된다. 그러면, 그 입력된 화상 디지털 데이터에 따라 제 1~6 스위칭용 트랜지스터(Qs1~Qs6)가 온ㆍ오프 제어된다. 즉, 상기 제 1~6 스위칭용 트랜지스터(Qs1~Qs6)는 제 1~6 전류 공급용 트랜지스터(Qd1~Qd6)로부터 각각 출력되는 전류(Ia~If)를 제어한다.
그리고, 상기 화상 디지털 데이터에 따라 제 1~6 전류 공급용 트랜지스터(Qd1~Qd6)로부터 각각 출력되는 전류(Ia~If)가 중첩됨으로써 동(同)화상 디지털 데이터에 따른 크기를 갖는 데이터 전류(ID)가 아날로그 출력 단자(Ua)로부터 출력된다. 즉, 디지털·아날로그 변환 회로(21a)는 6비트의 화상 디지털 데이터에 따라 유기 EL 소자(16)를 64계조로 제어할 수 있다.
이와 같이 구성된 디지털·아날로그 변환 회로(21a)에는 상기 제 1 변환용 트랜지스터(Qa)와 커런트 미러 회로를 구성하는 기준 전류 생성용 트랜지스터(Qref)가 형성되어 있다. 자세하게는, 기준 전류 생성용 트랜지스터(Qref)는 그 소스가 상기 제 1~6 전류 공급용 트랜지스터(Qd1~Qd6)의 각 소스에 접속되어 있다. 또한, 기준 전류 생성용 트랜지스터(Qref)의 드레인은 출력 단자(Po)에 접속되어 있다. 그리고, 기준 전류 생성용 트랜지스터(Qref)의 드레인은 상기 출력 단자(Po)를 통하여 인접하는 다른 디지털·아날로그 변환 회로(21a)의 입력 단자(Pi)에 접속되어 있다. 즉, 기준 전류 생성용 트랜지스터(Qref)는 상기 전류(Ia~If)가 흐르는 상기 제 1~6 스위칭용 트랜지스터(Qs1~Qs6)와 제 1~6 전류 공급용 트랜지스터(Qd1~Qd6)로 이루어지는 전류 경로에는 설치되어 있지 않다. 따라서, 상기 기준 전류 생성용 트랜지스터(Qref)로부터 출력되는 기준 전류(Iref)는 상기 화상 데이터에 의해 온 상태로 된 상기 제 1~6 스위칭용 트랜지스터(Qs1~Qs6)와 직렬로 접속된 상기 제 1~6 전류 공급용 트랜지스터(Qd1~Qd6)로 이루어지는 전류 경로에는 공급되지 않고, 다른 디지털·아날로그 변환 회로(21a)에 공급된다.
또한, 상기 기준 전류 생성용 트랜지스터(Qref)는 그 이득 계수(βref)가 상기 제 1 변환용 트랜지스터(Qa)의 이득 계수와 동등하게 되도록 설정되어 있다. 따라서, 기준 전류 생성용 트랜지스터(Qref)에 흐르는 기준 전류(Iref)의 전류 레벨은 제 1 변환용 트랜지스터(Qa) 및 제 1 전류 공급용 트랜지스터(Qd1)에 흐르는 전류의 전류 레벨과 동일하다.
이와 같이, 상기 기준 전류 생성용 트랜지스터(Qref)는, 상기 제 1 전류 공 급용 트랜지스터(Qd1)에 흐르는 전류와 동일한 전류 레벨을 갖는 기준 전류(Iref)를 상기 출력 단자(Po)로부터 출력할 수 있다. 그리고, 상기 출력 단자(Po)로부터 출력되는 기준 전류(Iref)는 상기 아날로그 출력 단자(Ua)로부터 출력되는 데이터 전류(ID)와는 관계없이 독립된 전류이다. 그리고, 상기 기준 전류(Iref)는 상기 접속선(Li)을 통하여 데이터선(Xm)에 접속된 디지털·아날로그 변환 회로(21a)의 제 2 변환용 트랜지스터(Qb)에 출력된다.
상기 데이터선(Xm)에 접속된 디지털·아날로그 변환 회로(21a)의 제 2 변환용 트랜지스터(Qb)에는 상기 데이터선(Xm-1)에 접속된 디지털·아날로그 변환 회로(21a)의 출력 단자(Po)로부터 출력되는 기준 전류(Iref)가 공급된다. 그렇게 하면, 상기 디지털·아날로그 변환 회로(21a)의 전류용 트랜지스터(Qcc)의 게이트의 전압이 상기 제 2 변환용 트랜지스터(Qb)에 흐르는 전류(It)의 레벨에 따라 설정된다. 그리고, 상기 제 1 변환용 트랜지스터(Qa)에 흐르는 전류(It)에 따른 전압이 각 제 1~6 전류 공급용 트랜지스터(Qd1~Qd6)의 게이트와 함께 기준 전류 생성용 트랜지스터(Qref)에 공급된다.
따라서, 데이터선(Xm)에 접속된 디지털·아날로그 변환 회로(21a)에 포함되는 각 제 1~6 전류 공급용 트랜지스터(Qd1~Qd6)는, 상기 데이터선(Xm -1)에 접속된 디지털·아날로그 변환 회로(21a)의 기준 전류 생성용 트랜지스터(Qref)를 흐르는 상기 기준 전류(Iref)를 기준치로 한 전류(Ia~If)를 출력한다. 즉, 데이터선(Xm)에 접속된 디지털·아날로그 변환 회로(21a)는 상기 데이터선(Xm-1)에 접속된 디지털·아날로그 변환 회로(21a)의 기준 전류 생성용 트랜지스터(Qref) 를 흐르는 상기 기준 전류(Iref)를 기준치로 한 데이터 전류(ID)를 상기 화상 디지털 데이터에 의거하여 생성할 수 있다.
이와 같이, 하나의 디지털·아날로그 변환 회로(21a)가 생성한 기준 전류(Iref)는 다음 단(段)의 디지털·아날로그 변환 회로(21a)의 기준 전류(Iref)로서 사용된다. 즉, 제 1 단일 라인 드라이버(RD1)에 있는 선두의 디지털·아날로그 변환 회로(21a)가 생성한 기준 전류(Iref)가 차례로 사이에 있는 각 디지털·아날로그 변환 회로(21a)에 이용되며, 또한 값을 유지하면서 제 i 단일 라인 드라이버(RDi)에 있는 최종단의 디지털·아날로그 변환 회로(21a)에까지 공급된다. 따라서, 다른 단일 라인 드라이버(RD1~RDi) 사이에서 각 디지털·아날로그 변환 회로(21a)의 제 1~6 전류 공급용 트랜지스터(Qd1~Qd6)의 임계치 전압 등의 특성 편차에 의해서, 동일 화상 디지털 데이터에 대해서 다른 크기의 데이터 전류(ID)가 출력되지 않는다.
즉, 다른 단일 라인 드라이버(RD1~RDi)의 디지털·아날로그 변환 회로(21a) 사이에서는, 그 제 1~6 전류 공급용 트랜지스터(Qd1~Qd6)에 특성 편차가 생겨 버린다. 이 때문에, 기준 전압(Vref)을 기준치로 하여 다른 단일 라인 드라이버(RD1~RDi)의 디지털·아날로그 변환 회로(21a) 사이의 제 1~6 전류 공급용 트랜지스터(Qd1~Qd6)의 각 게이트에 상기 기준 전압(Vref)을 공급하면, 각 단일 라인 드라이버(RD1~RDi) 사이에서 동일 화상 디지털 데이터에 대해서 다른 크기의 데이터 전류(ID)가 출력되게 된다. 이에 대해서, 본 발명의 유기 EL 디스플레이(10)는 각 단일 라인 드라이버(RD1~RDi)가 기준 전류(Iref)를 기준치로 하기 때문에, 각 제 1~6 전류 공급용 트랜지스터(Qd1~Qd6)가 그 임계치 전압의 영향을 받는 일은 없다. 그 결과, 다른 단일 라인 드라이버(RD1~RDi) 사이에서, 동일 화상 디지털 데이터에 대해서 다른 크기의 데이터 전류(ID)가 출력되는 일은 없다. 따라서, 화상 디지털 데이터에 따라 데이터 전류(ID)를 정밀도 좋게 제어할 수 있다. 그 결과, 유기 EL 디스플레이(10)의 표시 품위를 향상시킬 수 있다.
또한, 상기 디지털·아날로그 변환 회로(21a)는 상기한 바와 같이 구성함으로써 모든 데이터선(X1~Xm)에 대해서 같은 회로 구성으로 사용할 수 있다. 즉, 마스터 드라이버의 제 1 데이터선(X1)과 접속된 디지털·아날로그 변환 회로(21a)에서는, 그 입력 단자에는 기준 전압(Vref)을 공급하게 한다. 한편, 다른 디지털·아날로그 변환 회로(21a)의 입력 단자에는 기준 전류(Iref)를 공급하게 한다. 그 결과, 단일 라인 드라이버(RD1~RDi)를 모두 동일 회로 구성으로 제조할 수 있으므로, 그 제조비용을 삭감할 수 있다.
또, 유기 EL 디스플레이(10), 디지털·아날로그 변환 회로(21a) 및 데이터선 구동 회로(14)는, 특허청구범위에 기재된 전기 광학 장치, 전자 회로 및 데이터 전류 공급 회로 또는 전자 장치에 대응하고 있다. 또한, 상기 제 1 변환용 트랜지스터(Qa) 및 제 2 변환용 트랜지스터(Qb)는 각각 특허청구범위에 기재된 제 1 트랜지스터 및 제 6 트랜지스터에 대응하고 있다. 게다가, 제 1~6 전류 공급용 트랜지스터(Qd1~Qd6) 및 제 1~6 스위칭용 트랜지스터(Qs1~Qs6)는 각각 특허청구범위에 기재된 복수의 제 2 트랜지스터 및 제 3 트랜지스터에 대응하고 있다. 기준 전류 생성용 트랜지스터(Qref) 및 데이터 전류(ID)는 특허청구범위에 기재된 제 4 트랜지스 터 및 구동 전류량에 각각 대응하고 있다.
또한, 상기 제 1~6 디지털 신호선(23a~23f) 및 아날로그 출력 단자(Ua)는 특허청구범위에 기재된 신호선 및 출력 단자에 각각 대응하고 있다. 게다가, 상기 제 2 변환용 트랜지스터(Qb)의 게이트, 제 2~6 전류 공급용 트랜지스터의 게이트 및 제 1~6 스위칭용 트랜지스터(Qs1~Qs6)의 게이트는 각각 특허청구범위에 기재된 제 1 제어용 단자, 제 2 제어용 단자 및 제 3 제어용 단자에 대응하고 있다. 또한, 상기 기준 전류 생성용 트랜지스터의 게이트, 제 1 전류 공급용 트랜지스터의 게이트, 제 1 변환용 트랜지스터(Qa)의 게이트는, 각각 특허청구범위에 기재된 제 4 제어용 단자, 제 5 제어용 단자 및 제 6 제어용 단자에 대응하고 있다.
상기 실시예의 유기 EL 디스플레이에 의하면, 이하와 같은 특징을 얻을 수 있다.
(1) 상기 실시예에서는, 단일 라인 드라이버(RD1~RDi)의 디지털·아날로그 변환 회로(21a)에 제 1~6 전류 공급용 트랜지스터(Qd1~Qd6)의 각각과 커런트 미러 회로를 구성하는 제 1 변환용 트랜지스터(Qa)와, 커런트 미러 회로를 구성하는 기준 전류 생성용 트랜지스터(Qref)를 형성했다. 그리고, 상기 기준 전류 생성용 트랜지스터(Qref)의 이득 계수(βref)를 상기 제 1 변환용 트랜지스터(Qa)의 이득 계수와 동등하게 되도록 설정했다. 또한, 상기 기준 전류 생성용 트랜지스터(Qref)의 출력 단자(Po)를 인접하여 형성되는 다른 단일 라인 드라이버(RD1~RDi)의 디지털·아날로그 변환 회로(21a)의 입력 단자(Pi)에 접속했다.
이와 같이 함으로써, 상기 다른 단일 라인 드라이버의 디지털·아날로그 변 환 회로(21a)에서는 상기 기준 전류(Iref)를 기준치로 하여 화상 디지털 데이터에 따른 데이터 전류(ID)를 출력할 수 있다. 이 때, 데이터 전류(ID)는 상기 제 1~6 전류 공급용 트랜지스터(Qd1~Qd6)의 임계치 전압의 영향을 받는 일은 없다. 그 결과, 다른 단일 라인 드라이버(RD1~RDi) 사이에서, 동일 화상 디지털 데이터에 대해서 다른 크기의 데이터 전류(ID)가 출력되는 일은 없다. 따라서, 화상 디지털 데이터에 따라 데이터 전류(ID)를 정밀도 좋게 제어할 수 있다. 그 결과, 유기 EL 디스플레이(10)의 표시 품위를 향상시킬 수 있다.
(2) 상기 실시예에서는, 기준 전류(Iref)를 생성하는 마스터 드라이버와 그 기준 전류(Iref)에 따라 구동하는 슬레이브 드라이버의 회로 구성은 모두 동일하다. 따라서, 상기 마스터 드라이버와 상기 슬레이브 드라이버를 구별하여 사용할 필요는 없다. 그 결과, 단일 라인 드라이버의 제조비용을 삭감할 수 있다.
(제 2 실시예)
다음에, 제 1 실시예에서 설명한 전기 광학 장치로서의 유기 EL 디스플레이(10)의 전자 기기의 적용에 대해서 도 6에 따라 설명한다. 유기 EL 디스플레이(10)는 모바일형 퍼스널 컴퓨터, 휴대전화, 디지털 카메라 등의 각종 전자 기기에 적용할 수 있다.
도 6은 모바일형 퍼스널 컴퓨터의 구성을 나타내는 사시도이다. 도 6에서, 퍼스널 컴퓨터(30)는 키보드(31)를 구비한 본체부(32)와, 상기 유기 EL 디스플레이(10)를 이용한 표시 유닛(33)을 구비하고 있다.
이 경우에서도, 유기 EL 디스플레이(10)를 이용한 표시 유닛(33)의 표시 품 위를 향상시킬 수 있다.
또한, 발명의 실시예는 상기 실시예로 한정되는 것이 아니고, 이하와 같이 실시할 수도 있다.
ㆍ 상기 실시예에서는, 화상 디지털 데이터를 6 비트로 하고, 그 6 비트의 화상 디지털 데이터에 따라, 디지털·아날로그 변환 회로(21a)를 6 비트의 전류 출력형 디지털·아날로그형 변환 회로에 적응했다. 이것을 6 비트 이외의 디지털·아날로그형 변환 회로에 적용해도 좋다. 이와 같이 함으로써, 상기 실시예와 동일한 효과를 얻을 수 있다.
ㆍ 상기 실시예에서는, 디지털·아날로그 변환 회로(21a)를 구성하는 제 1 Qa, 제 1~6 전류 공급용 트랜지스터(Qd1~Qd6)의 도전 형태를 n형으로 했지만, p형으로 해도 좋다. 이와 같이 함으로써 상기 실시예와 동일한 효과를 얻을 수 있다.
ㆍ 상기 실시예에서는, 1색으로 이루어진 유기 EL 소자(16)의 화소 회로(15)를 설치한 유기 EL 디스플레이(10)였지만, 적색, 녹색 및 청색의 3색의 유기 EL 소자(16)에 대해서 각 색상용의 화소 회로(15)를 설치한 EL 디스플레이에 응용해도 좋다.
ㆍ 상기 실시예에서는, 화소 회로(15)에 구체화하여 매우 적합한 효과를 얻었지만, 유기 EL 소자(21) 이외의 예를 들면, LED나 FED 등의 발광 소자 같은 전류 구동 소자를 구동하는 단위 회로에 구체화해도 좋다. RAM 등(특히, MRAM)의 기억 장치에 구체화해도 좋다.
ㆍ 상기 제 1 실시예에서는, 전류 구동 소자로서 유기 EL 소자(16)에 대해서 구체화했지만, 무기 EL 소자에 구체화해도 좋다. 즉, 무기 EL 소자로 이루어지는 무기 EL 디스플레이에 응용해도 좋다.
본 발명에 의하면, 트랜지스터의 특성 편차를 억제할 수 있는 전자 장치, 전기 광학 장치 및 전자 기기를 제공할 수 있다.

Claims (35)

  1. 삭제
  2. 삭제
  3. 삭제
  4. 삭제
  5. 삭제
  6. 삭제
  7. 삭제
  8. 삭제
  9. 삭제
  10. 삭제
  11. 삭제
  12. 삭제
  13. 삭제
  14. 삭제
  15. 삭제
  16. 복수의 단위 회로를 구비한 전자 장치에 있어서,
    상기 복수의 단위 회로의 각각은,
    제 1 제어용 단자를 구비한, 다이오드 접속된 제 1 트랜지스터와,
    상기 제 1 제어용 단자의 전압 레벨을 기준치로 한 전류를 출력하는 복수의 제 2 트랜지스터와,
    각각이 제 3 제어용 단자를 구비하고, 상기 제 3 제어용 단자에 입력되는 온ㆍ오프 신호에 따라 상기 복수의 제 2 트랜지스터의 각각으로부터 출력되는 전류를 제어하는 제 3 트랜지스터와,
    제 4 제어용 단자를 구비하고, 상기 제 1 제어용 단자의 전압 레벨을 기준치로 한 전류를 출력하는 제 4 트랜지스터와,
    제 5 제어용 단자를 구비하고, 상기 제 1 트랜지스터와 직렬로 접속된 제 5 트랜지스터와,
    제 6 제어용 단자를 구비하고, 상기 제 5 제어용 단자가 상기 제 6 제어용 단자에 접속된, 다이오드 접속된 제 6 트랜지스터를 포함하고,
    상기 복수의 단위 회로의 각각은 상기 제 3 제어용 단자에 입력되는 온ㆍ오프 신호에 의거하여 상기 복수의 제 2 트랜지스터의 각각으로부터 출력되는 전류를 선택하여 가산한 전류를 하나의 출력 단자로부터 출력하고,
    하나의 단위 회로에 포함되는 상기 제 4 트랜지스터는 다른 단위 회로에 포함되는 상기 제 6 트랜지스터에 접속되어 있는 것을 특징으로 하는 전자 장치.
  17. 제 16 항에 있어서,
    상기 복수의 단위 회로 각각의 상기 제 4 트랜지스터의 이득 계수는 상기 제 1 트랜지스터의 이득 계수와 동일한 것을 특징으로 하는 전자 장치.
  18. 제 16 항 또는 제 17 항에 있어서,
    복수의 상기 단위 회로는 캐스케이드 접속되어 있는 것을 특징으로 하는 전자 장치.
  19. 삭제
  20. 삭제
  21. 삭제
  22. 복수의 주사선과, 복수의 데이터선과, 이들 각 상기 주사선과 각 상기 데이터선의 교차부에 대응하여 각각 배열설치된 전기 광학 소자를 구비하는 동시에, 각 상기 데이터선에 데이터 전류를 공급하는 데이터 전류 공급 회로를 구비하여, 각 상기 전기 광학 소자에 상기 데이터 전류에 따른 구동 전류량을 공급하는 전기 광학 장치에 있어서,
    상기 각 데이터 전류 공급 회로는,
    제 1 제어용 단자를 구비한, 다이오드 접속된 제 1 트랜지스터와,
    상기 제 1 제어용 단자의 전압 레벨을 기준치로 한 전류를 출력하는 복수의 제 2 트랜지스터와,
    각각이 제 3 제어용 단자를 구비하고, 상기 제 3 제어용 단자에 입력되는 화상 데이터에 따라 상기 복수의 제 2 트랜지스터의 각각으로부터 출력되는 전류를 제어하는 제 3 트랜지스터와,
    제 4 제어용 단자를 구비하고, 상기 제 1 제어용 단자의 전압 레벨을 기준치로 한 전류를 출력하는 제 4 트랜지스터를 포함하고,
    상기 각 데이터 전류 공급 회로는 상기 제 3 제어용 단자에 입력되는 상기 화상 데이터에 의거하여 상기 복수의 제 2 트랜지스터의 각각으로부터 출력되는 전류를 선택하여 가산한 전류를 하나의 출력 단자로부터 출력하고,
    하나의 데이터 전류 공급 회로에 포함되는 상기 제 4 트랜지스터로부터 출력되는 전류는 상기 화상 데이터에 의해 온 상태로 된 상기 제 3 트랜지스터와 직렬로 접속된 제 2 트랜지스터로 이루어지는 전류 경로에는 공급되지 않고, 다른 데이터 전류 공급 회로에 공급되는 것을 특징으로 하는 전기 광학 장치.
  23. 복수의 주사선과, 복수의 데이터선과, 이들 각 상기 주사선과 각 상기 데이터선의 교차부에 대응하여 각각 배열설치된 전기 광학 소자를 구비하는 동시에, 각 상기 데이터선에 데이터 전류를 공급하는 데이터 전류 공급 회로를 구비하여, 각 상기 전기 광학 소자에 상기 데이터 전류에 따른 구동 전류량을 공급하는 전기 광학 장치에 있어서,
    상기 각 데이터 전류 공급 회로는,
    제 1 제어용 단자를 구비한, 다이오드 접속된 제 1 트랜지스터와,
    상기 제 1 제어용 단자의 전압 레벨을 기준치로 한 전류를 출력하는 복수의 제 2 트랜지스터와,
    각각이 제 3 제어용 단자를 구비하고, 상기 제 3 제어용 단자에 입력되는 화상 데이터에 따라 상기 복수의 제 2 트랜지스터의 각각으로부터 출력되는 전류를 제어하는 제 3 트랜지스터와,
    제 4 제어용 단자를 구비하고, 상기 제 1 제어용 단자의 전압 레벨을 기준치로 한 전류를 출력하는 제 4 트랜지스터를 포함하고,
    상기 각 데이터 전류 공급 회로는 상기 제 3 제어용 단자에 입력되는 화상 데이터에 의거하여 상기 복수의 제 2 트랜지스터의 각각으로부터 출력되는 전류를 선택하여 가산한 전류를 하나의 출력 단자로부터 출력하고,
    하나의 데이터 전류 공급 회로에 포함되는 상기 제 4 트랜지스터로부터 출력되는 전류는 다른 데이터 전류 공급 회로의 제 1 제어용 단자의 전압 레벨을 설정하는 기준 전류로 되는 것을 특징으로 하는 전기 광학 장치.
  24. 제 22 항 또는 제 23 항에 있어서,
    상기 복수의 데이터 전류 공급 회로 각각의 상기 제 4 트랜지스터의 이득 계수는 상기 제 1 트랜지스터의 이득 계수와 동일한 것을 특징으로 하는 전기 광학 장치.
  25. 제 22 항 또는 제 23 항에 있어서,
    복수의 상기 데이터 전류 공급 회로는 캐스케이드 접속되어 있는 것을 특징으로 하는 전기 광학 장치.
  26. 제 22 항 또는 제 23 항에 있어서,
    상기 각 데이터 전류 공급 회로는,
    제 5 제어용 단자를 구비하고, 상기 제 1 트랜지스터와 직렬로 접속된 제 5 트랜지스터와,
    제 6 제어용 단자를 구비하고, 상기 제 5 제어용 단자가 상기 제 6 제어용 단자에 접속된, 다이오드 접속된 제 6 트랜지스터가 설치되어 있는 것을 특징으로 하는 전기 광학 장치.
  27. 복수의 주사선과, 복수의 데이터선과, 이들 각 상기 주사선과 각 상기 데이터선의 교차부에 대응하여 각각 배열설치된 전기 광학 소자를 구비하는 동시에, 각 상기 데이터선에 데이터 전류를 공급하는 데이터 전류 공급 회로를 구비하여, 각 상기 전기 광학 소자에 상기 데이터 전류에 따른 구동 전류량을 공급하는 전기 광학 장치에 있어서,
    상기 각 데이터 전류 공급 회로는,
    제 1 제어용 단자를 구비한, 다이오드 접속된 제 1 트랜지스터와,
    상기 제 1 제어용 단자의 전압 레벨을 기준치로 한 전류를 출력하는 복수의 제 2 트랜지스터와,
    각각이 제 3 제어용 단자를 구비하고, 상기 제 3 제어용 단자에 입력되는 온ㆍ오프 신호에 따라 상기 복수의 제 2 트랜지스터의 각각으로부터 출력되는 전류를 제어하는 제 3 트랜지스터와,
    제 4 제어용 단자를 구비하고, 상기 제 1 제어용 단자의 전압 레벨을 기준치로 한 전류를 출력하는 제 4 트랜지스터와,
    제 5 제어용 단자를 구비하고, 상기 제 1 트랜지스터와 직렬로 접속된 제 5 트랜지스터와,
    제 6 제어용 단자를 구비하고, 상기 제 5 제어용 단자가 상기 제 6 제어용 단자에 접속된, 다이오드 접속된 제 6 트랜지스터를 포함하고,
    상기 각 데이터 전류 공급 회로는 상기 제 3 제어용 단자에 입력되는 온ㆍ오프 신호에 의거하여 상기 복수의 제 2 트랜지스터의 각각으로부터 출력되는 전류를 선택하여 가산한 전류를 하나의 출력 단자로부터 출력하고,
    하나의 데이터 전류 공급 회로에 포함되는 상기 제 4 트랜지스터는 상기 온ㆍ오프 신호에 의해 온 상태로 된 상기 제 3 트랜지스터와 직렬로 접속된 제 2 트랜지스터에는 접속되지 않고, 다른 데이터 전류 공급 회로에 포함되는 상기 제 6 트랜지스터에 접속되어 있는 것을 특징으로 하는 전기 광학 장치.
  28. 제 27 항에 있어서,
    상기 복수의 데이터 전류 공급 회로 각각의 상기 제 4 트랜지스터 이득 계수는 상기 제 1 트랜지스터의 이득 계수와 동일한 것을 특징으로 하는 전기 광학 장치.
  29. 제 27 항 또는 제 28 항에 있어서,
    복수의 상기 데이터 전류 공급 회로는 캐스케이드 접속되어 있는 것을 특징으로 하는 전기 광학 장치.
  30. 삭제
  31. 제 29 항에 있어서,
    상기 제 6 트랜지스터의 이득 계수는 상기 제 1 트랜지스터의 이득 계수와 동일한 것을 특징으로 하는 전기 광학 장치.
  32. 제 22 항, 제 23 항, 또는 제 27 항 중 어느 한 항에 있어서,
    상기 전기 광학 소자는 EL 소자인 것을 특징으로 하는 전기 광학 장치.
  33. 제 32 항에 있어서,
    상기 EL 소자는 발광층이 유기 재료로 구성되어 있는 것을 특징으로 하는 전기 광학 장치.
  34. 삭제
  35. 제 22 항, 제 23 항, 또는 제 27 항 중 어느 한 항에 기재된 전기 광학 장치를 실장한 것을 특징으로 하는 전자 기기.
KR1020040006857A 2003-02-21 2004-02-03 전자 장치, 전기 광학 장치 및 전자 기기 KR100614479B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2003044351A JP2004254190A (ja) 2003-02-21 2003-02-21 電子回路、電子装置、電気光学装置及び電子機器
JPJP-P-2003-00044351 2003-02-21

Publications (2)

Publication Number Publication Date
KR20040075716A KR20040075716A (ko) 2004-08-30
KR100614479B1 true KR100614479B1 (ko) 2006-08-22

Family

ID=33027076

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040006857A KR100614479B1 (ko) 2003-02-21 2004-02-03 전자 장치, 전기 광학 장치 및 전자 기기

Country Status (5)

Country Link
US (1) US7145531B2 (ko)
JP (1) JP2004254190A (ko)
KR (1) KR100614479B1 (ko)
CN (1) CN1523557A (ko)
TW (1) TW200425015A (ko)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005208241A (ja) * 2004-01-21 2005-08-04 Nec Electronics Corp 発光素子駆動回路
US7688289B2 (en) * 2004-03-29 2010-03-30 Rohm Co., Ltd. Organic EL driver circuit and organic EL display device
US20070295975A1 (en) * 2004-06-25 2007-12-27 Sanyo Electric Co., Ltd. Light-Emitting Device
KR100670137B1 (ko) 2004-10-08 2007-01-16 삼성에스디아이 주식회사 디지털/아날로그 컨버터와 이를 이용한 표시 장치 및 그표시 패널과 구동 방법
KR100658619B1 (ko) * 2004-10-08 2006-12-15 삼성에스디아이 주식회사 디지털/아날로그 컨버터와 이를 이용한 표시 장치 및 그표시 패널과 구동 방법
JP4501839B2 (ja) 2005-01-17 2010-07-14 セイコーエプソン株式会社 電気光学装置、駆動回路及び電子機器
KR100855995B1 (ko) * 2007-05-23 2008-09-02 삼성전자주식회사 디스플레이 패널 구동 장치 및 방법
JP2010072112A (ja) * 2008-09-16 2010-04-02 Casio Computer Co Ltd 表示装置及びその駆動制御方法
GB2465187A (en) * 2008-11-07 2010-05-12 Iti Scotland Ltd Binary switched current sink
KR102116034B1 (ko) * 2013-09-27 2020-05-28 삼성디스플레이 주식회사 비선형 감마 보상 전류 모드 디지털-아날로그 컨버터 및 이를 포함하는 표시 장치

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0818062A (ja) * 1994-07-01 1996-01-19 Casio Comput Co Ltd スイッチング回路及びこの回路を有する表示装置
JP2001042827A (ja) * 1999-08-03 2001-02-16 Pioneer Electronic Corp ディスプレイ装置及びディスプレイパネルの駆動回路
KR20010077572A (ko) * 2000-02-03 2001-08-20 구본준, 론 위라하디락사 엘렉트로 루미네센스 셀 구동회로
KR20020009765A (ko) * 2000-07-26 2002-02-02 구자홍 고전압소자를 이용한 전류구동회로
KR20030004048A (ko) * 2001-06-25 2003-01-14 닛본 덴기 가부시끼가이샤 전류구동회로 및 영상표시장치

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5099192A (en) * 1990-10-12 1992-03-24 Hewlett-Packard Company Light emitting diode array current power supply
JP4138102B2 (ja) * 1998-10-13 2008-08-20 セイコーエプソン株式会社 表示装置及び電子機器
JP2002350808A (ja) * 2001-05-24 2002-12-04 Sanyo Electric Co Ltd 駆動回路および表示装置
JP2003233347A (ja) 2001-08-02 2003-08-22 Seiko Epson Corp 画素へのプログラミング電流の供給
CN101257743B (zh) * 2001-08-29 2011-05-25 株式会社半导体能源研究所 发光器件及这种发光器件的驱动方法
TWI261217B (en) * 2001-10-31 2006-09-01 Semiconductor Energy Lab Driving circuit of signal line and light emitting apparatus
TW583622B (en) * 2002-02-14 2004-04-11 Rohm Co Ltd Organic EL drive circuit and organic EL display device using the same
JP3647443B2 (ja) * 2002-05-28 2005-05-11 ローム株式会社 有機el駆動回路の駆動電流値調整回路、有機el駆動回路およびこれを用いる有機el表示装置
JP3979377B2 (ja) * 2003-11-06 2007-09-19 セイコーエプソン株式会社 電流生成回路、電気光学装置及び電子機器

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0818062A (ja) * 1994-07-01 1996-01-19 Casio Comput Co Ltd スイッチング回路及びこの回路を有する表示装置
JP2001042827A (ja) * 1999-08-03 2001-02-16 Pioneer Electronic Corp ディスプレイ装置及びディスプレイパネルの駆動回路
KR20010077572A (ko) * 2000-02-03 2001-08-20 구본준, 론 위라하디락사 엘렉트로 루미네센스 셀 구동회로
KR20020009765A (ko) * 2000-07-26 2002-02-02 구자홍 고전압소자를 이용한 전류구동회로
KR20030004048A (ko) * 2001-06-25 2003-01-14 닛본 덴기 가부시끼가이샤 전류구동회로 및 영상표시장치

Also Published As

Publication number Publication date
US7145531B2 (en) 2006-12-05
TW200425015A (en) 2004-11-16
TWI298474B (ko) 2008-07-01
US20040208047A1 (en) 2004-10-21
JP2004254190A (ja) 2004-09-09
KR20040075716A (ko) 2004-08-30
CN1523557A (zh) 2004-08-25

Similar Documents

Publication Publication Date Title
JP4270322B2 (ja) 画素へのプログラミング電流の供給
CN107342053B (zh) 显示设备及其驱动方法
KR100668270B1 (ko) 전자 장치 및 전자 기기
US9349320B2 (en) Display device and output buffer circuit for driving the same
US7239567B2 (en) Light emitting display and data driver there of
US7525520B2 (en) Electronic circuit, electro-optical device, method of driving electro-optical device, and electronic apparatus
WO2004054114A1 (ja) 半導体装置、デジタル・アナログ変換回路及びそれらを用いた表示装置
KR100614479B1 (ko) 전자 장치, 전기 광학 장치 및 전자 기기
KR100524281B1 (ko) 전자 회로, 전자 장치 및 전자 기기
KR101102372B1 (ko) 반도체장치 및 발광 장치
KR100594832B1 (ko) 전자 회로, 전기 광학 장치 및 전자 기기
KR100524280B1 (ko) 전자 회로, 전기 광학 장치 및 전자 기기
US20060077141A1 (en) Current sample/hold circuit and display device using the same, and display panel and driving method thereof
JP2003233347A (ja) 画素へのプログラミング電流の供給
JP4241144B2 (ja) 駆動制御装置及びその制御方法並びに駆動制御装置を備えた表示装置
CN116805471A (zh) 显示装置和数据驱动器
KR20240105838A (ko) 표시 장치
KR100578967B1 (ko) 전원 공급 장치 및 이를 이용한 표시 장치
JP2005079633A (ja) デジタル・アナログ変換回路、電気光学装置及び電子機器
CN117238249A (zh) 显示装置和驱动显示装置的方法
JP2009156929A (ja) 表示装置並びにそれを備えるディスプレイ及びデジタルカメラ
KR20050113855A (ko) 전원 공급 장치 및 이를 이용한 표시 장치
JP2005122033A (ja) 電流生成回路、電気光学装置及び電子機器
JP2005156832A (ja) データ変換回路、電気光学装置及び電子機器
JP2006243098A (ja) 駆動回路、電気光学装置及びこれを有する電子機器

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120724

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20130722

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20140722

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20150716

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20160720

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20170720

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20180719

Year of fee payment: 13