KR100597158B1 - 클럭 생성 장치 - Google Patents

클럭 생성 장치 Download PDF

Info

Publication number
KR100597158B1
KR100597158B1 KR1020040011066A KR20040011066A KR100597158B1 KR 100597158 B1 KR100597158 B1 KR 100597158B1 KR 1020040011066 A KR1020040011066 A KR 1020040011066A KR 20040011066 A KR20040011066 A KR 20040011066A KR 100597158 B1 KR100597158 B1 KR 100597158B1
Authority
KR
South Korea
Prior art keywords
signal
wobble
clock
period
pll circuit
Prior art date
Application number
KR1020040011066A
Other languages
English (en)
Other versions
KR20040075758A (ko
Inventor
히라야마히데끼
시라이시다꾸야
Original Assignee
산요덴키가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 산요덴키가부시키가이샤 filed Critical 산요덴키가부시키가이샤
Publication of KR20040075758A publication Critical patent/KR20040075758A/ko
Application granted granted Critical
Publication of KR100597158B1 publication Critical patent/KR100597158B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B7/00Recording or reproducing by optical means, e.g. recording using a thermal beam of optical radiation by modifying optical properties or the physical structure, reproducing using an optical beam at lower power by sensing optical properties; Record carriers therefor
    • G11B7/24Record carriers characterised by shape, structure or physical properties, or by the selection of the material
    • G11B7/2407Tracks or pits; Shape, structure or physical properties thereof
    • G11B7/24073Tracks
    • G11B7/24082Meandering

Abstract

위상 변조에 의해 어드레스 정보가 기록된 워블 신호에 동기한 기준 클럭을 높은 정밀도로 생성할 수 있도록 한다. 검출 회로(12)는 위상 변조에 의해 기록되는 어드레스 정보가 중첩된 워블 데이터를 감시하고, 그 워블 데이터의 위상 변조 부분이 PLL 회로(13)로 입력되는 기간을 검출한다. 그리고, 검출 결과에 따른 기간에서 기동되는 홀드 신호 S4를 생성하고, 홀드 신호 S4를 PLL 회로(13)로 출력함으로써 PLL 회로(13)의 출력을 고정한다.
위상 변조 처리, 워블 신호, PLL 회로

Description

클럭 생성 장치{CLOCK GENERATION APPARATUS}
도 1은 데이터 기록 제어 장치에 구비되는 클럭 생성 장치의 일 실시예를 도시하는 블록도.
도 2는 상기 실시예에서, SYNC 패턴에 대응한 ADIP를 검출하는 경우의 검출 회로의 동작예를 도시하는 파형도.
도 3은 워블 신호의 일례를 도시하는 파형도로, 도 3의 (a)는 SYNC 패턴, 도 3의 (b)는 비트값 「0」에 대응한 패턴, 도 3의 (c)는 비트값 「1」에 대응한 패턴을 도시하는 도면.
<도면의 주요 부분에 대한 부호의 설명>
S1 : 제1 홀드 신호
S2 : 제2 홀드 신호
S3 : 제3 홀드 신호로서의 동기 보호 신호
S4 : 홀드 신호
11 : 클럭 생성 장치
12 : 검출 회로
13 : PLL 회로
16 : 동기 보호 회로
21 : 홀드 신호 생성부로서의 모니터부
24∼26 : 신호 선택부로서의 제1∼제3 셀렉터
31 : 위상 비교기
32 : 차지 펌프
35 : 분주기
본 발명은, 예를 들면 디스크 매체의 기록 제어 등에 사용하는 클럭을 생성하는 클럭 생성 장치에 관한 것이다.
최근, 기록 매체로서 광 디스크 등의 디스크 매체가 보급되고 있다. 이러한 디스크 매체 중에는 데이터의 기록이 가능한 매체도 존재한다. 예를 들면, DVD-R(Digital Versatile Disc-Recordable), DVD-RW(Digital Versatile Disc-ReWritable) 등이 그것이다. 또한, DVD-R, DVD-RW(이하, 이들을 DVD-R/RW라고 함)와 디스크의 기록 포맷이 다른 DVD+R, DVD+RW(이하, 이들을 DVD+R/RW라고 함) 등도 보급되고 있다.
DVD-R/RW는 디스크의 평탄면(랜드)에 그루브라고 불리는 홈에 의해 구성되는 트랙을 구비하고 있다. 이 그루브는 약간 사행(워블)하여 형성되어 있고, 이 사행으로부터 소정의 주기를 갖는 워블 신호가 추출된다. 워블은 디스크의 기록 포맷에 기초한 소정의 데이터 길이의 데이터 기록 영역에 대응하여 형성된다.
DVD-R/RW인 경우, 데이터 포맷으로서, 1 프레임(93 바이트)×26으로 1섹터가 구성되고, 기록 포맷하여 1 프레임에 8 주기분의 워블 신호가 할당된다. 또한, DVD-R/RW에는 워블 외에 랜드 프리 피트(LPP)라고 불리는 디스크 상의 물리적인 위치 정보(어드레스 정보)가 기록된 영역이 트랙 상에 소정의 간격으로 형성되어 있다. 이 LPP는 2 프레임에 대하여 1회의 비율로 형성되고, LPP의 재생을 통하여 취득되는 LPP 신호는, 기본적으로 워블 신호의 16 펄스에 1∼3 펄스의 비율로 워블 신호에 중첩된다. 그리고, 1 섹터분의 LPP 신호를 조합함으로써 어드레스 정보를 취득할 수 있다.
한편, DVD+R/RW는 1 프레임(93 바이트)×26으로 1 섹터가 구성되고, 데이터 포맷으로서는 DVD-R/RW와 마찬가지이지만, 기록 포맷이 DVD-R/RW와 달리, 2 프레임에 93 주기분의 워블 신호가 할당된다. 또한, DVD+R/RW에서는 LPP가 형성되지 않고 워블의 사행 성분에 변조를 실시함으로써 워블 신호의 위상을 변조시켜, 그것에 의하여 디스크 상의 물리적인 위치 정보(어드레스 정보)를 나타내는 ADIP(Adress In Pre-groove)가 형성된다. 이 ADIP는 2 프레임에 대하여 1회의 비율로 형성되고, 93 주기분의 워블 신호 중 선두인 8 주기에 대하여 위상 변조가 실시됨으로써 제작된다. 그리고, 1 섹터분의 ADIP를 조합함으로써 어드레스 정보를 취득할 수 있다.
도 3은 DVD+R/RW에서의 워블 신호의 일례를 도시하는 파형도이다. 도 3의 (a)∼도 3의 (c)에서는 각각 워블 신호 A의 위상이 변조되어 있다. 위상 변조의 패턴으로서는, 예를 들면 3 종류가 준비되어, 각각의 패턴에 SYNC(동기), 비트값 「0」, 비트값 「1」이 대응되어 있다. 그리고, 1 섹터분의 ADIP의 패턴이 각 값으로 치환되어, 어드레스 정보를 나타내는 데이터가 된다.
예를 들면, 도 3의 (a)는 SYNC(동기) 패턴, 도 3의 (b)는 비트값 「0」에 대응하는 패턴, 도 3의 (c)는 비트값 「1」에 대응하는 패턴을 나타내고 있다. 또한, 도 3에서, 「PW」, 「NW」는 워블 신호 A의 위상의 플러스, 마이너스를 나타내고 있고, 신호 B는 워블 신호 A를 2치화한 워블 데이터를 나타내고 있다.
그런데, 이들 디스크 매체를 회전 제어함과 함께, 그 회전 제어되는 디스크 매체로 레이저를 조사함으로써 이것에 데이터를 기록할 때에는, 이 기록 동작을 디스크 매체의 회전 속도에 동기한 기준 클럭에 기초하여 행하는 것이 바람직하다. 이와 같이 디스크 매체의 회전 속도에 동기한 기준 클럭을 이용함으로써, 예를 들면 디스크 매체 상에 기록되는 1 비트의 데이터의 기록 영역을 일정하게 할 수 있는 등, 데이터의 기록 제어를 적확하게 행할 수 있다.
이러한 기준 클럭은 상기 워블 신호 A를 재생하여 2치화하고, PLL 회로를 이용하여 그 워블 데이터 B와 동기되는 펄스 신호를 생성함으로써 취득할 수 있다. 즉, 전압 제어 발진기를 통하여 발진 제어되는 클럭과 워블 데이터 B를 위상 비교기로 위상 비교하고, 이들 2개의 신호의 위상차에 따른 전압을 전압 제어 발진기에 피드백함으로써 워블 신호 A에 동기되는 기준 클럭을 생성할 수 있다.
그런데, 상기한 바와 같이 워블 내에 ADIP가 형성되고, 그에 따라 어드레스 정보를 나타내는 위상 변조 방식의 디스크 매체에서는 워블 신호 A의 위상이 반전 됨으로써, 워블 데이터 B의 주기가 워블 신호 A 본래의 주기와 다른(펄스폭이 길어짐) 부분이 존재한다(도 3 참조). 이 때문에, 기준 클럭을 생성할 때에 PLL 회로가 상기 주기가 다른 부분에 추종함으로써, 워블 신호 A에 정확하게 동기되는 기준 클럭을 높은 정밀도로 생성할 수 없다고 하는 문제가 있었다.
또한, 이러한 이유에서 종래에는 LPP가 형성된 디스크 매체(예를 들면, DVD-R/RW 등)와 ADIP가 형성된 디스크 매체(예를 들면, DVD+R/RW 등) 각각에 대응하는 기준 클럭을 공통된 PLL 회로를 이용하여 생성할 수 없었다.
본 발명은 이러한 실정을 감안하여 이루어진 것으로, 그 목적은 위상 변조에 의해 어드레스 정보가 기록된 워블 신호에 동기되는 기준 클럭을 높은 정밀도로 생성할 수 있는 클럭 생성 장치를 제공하는 데에 있다.
상기 목적을 달성하기 위해서, 본 발명의 제1 양태에 따르면, 위상 변조 처리에 의해 기록되는 어드레스 정보를 포함하는 소정 주기의 워블 신호를 취득하고, 상기 워블 신호에 동기되는 클럭 신호를 생성하는 클럭 생성 장치에서, PLL 회로는 상기 워블 신호와 상기 클럭 신호와의 위상차에 따라 발진 클럭을 생성하고, 그 발진 클럭을 상기 워블 신호에 동기시켜 상기 클럭 신호로서 출력한다. 검출 회로는 상기 워블 신호를 감시하여 상기 워블 신호 내의 상기 어드레스 정보가 포함되는 기간을 검출하고, 그 검출 결과에 따라 상기 PLL 회로의 발진 출력을 고정시킨다. 이에 의해, 상기 워블 신호에 동기되는 클럭 신호를 생성할 때에, 상기 PLL 회로가 상기 워블 신호의 주기 변화에 추종하는 것이 방지되고, 상기 워블 신호에 정확하 게 동기되는 클럭 신호를 높은 정밀도로 생성하는 것이 가능하다.
본 발명의 제2 양태에 따르면, 상기 검출 회로에서 홀드 신호 생성부는 상기 검출 결과에 따라 각각 다른 기간에서 상기 PLL 회로의 발진 출력을 고정하는 제1 및 제2 홀드 신호를 생성한다. 그리고, 신호 선택부는 상기 제1 및 제2 홀드 신호 중 어느 한쪽을 상기 PLL 회로에 선택적으로 출력한다. 이에 의해, 상기 제1 홀드 신호에 대응한 기간, 혹은 상기 제2 홀드 신호에 대응한 기간에서 상기 PLL 회로의 발진 출력이 고정된다.
본 발명의 제3 양태에 따르면, 상기 제1 홀드 신호는 상기 워블 신호의 주기가 변화하는 제1 타이밍으로부터, 그 제1 타이밍 이후에 그 다음으로 상기 워블 신호의 주기가 변화하는 제2 타이밍까지의 기간에서 상기 PLL 회로의 발진 출력을 고정한다. 이러한 제1 홀드 신호를 상기 PLL 회로의 발진 출력을 고정하는 신호로서 채용하는 경우에는 PLL 회로의 홀드 기간을 최소한으로 제지하여 클럭 신호를 워블 신호에 고속으로 동기시킬 수 있다.
본 발명의 제4 양태에 따르면, 상기 제2 홀드 신호는 상기 워블 신호의 주기가 변화하는 타이밍을 시점으로 하여, 적어도 상기 제1 홀드 신호보다도 긴 임의의 기간에서 상기 PLL 회로의 발진 출력을 고정한다. 이러한 제2 홀드 신호를 상기 PLL 회로의 발진 출력을 고정하는 신호로서 채용하는 경우에는 워블 신호의 주기 변화에 PLL 회로가 추종하는 것을 확실하게 방지할 수 있다.
본 발명의 제5 양태에 따르면, 상기 워블 신호에 따라 카운트 동작하고, 상기 워블 신호 내의 상기 어드레스 정보가 포함되는 기간을 추정하여 동기 보호 신 호를 출력하는 동기 보호 회로를 더욱 구비하고, 상기 검출 회로는 상기 동기 보호 회로로부터 출력되는 상기 동기 보호 신호를 제3 홀드 신호로서 상기 PLL 회로로 출력하도록 했다. 이에 의해, 검출 회로가 워블 신호의 주기 변화를 검출할 수 없게 되는 경우에도 해당 부분에 PLL 회로가 추종하는 것을 확실하게 방지할 수 있다.
본 발명의 제6 양태에 따르면, 상기 PLL 회로는 상기 워블 신호와 상기 발진 클럭과의 위상차에 따른 위상차 신호를 출력하는 위상 비교기와, 상기 위상차 신호에 따른 출력을 행하는 차지 펌프를 구비하며, 상기 검출 회로는, 상기 제1 내지 상기 제3 홀드 신호 중 어느 하나를 상기 위상 비교기 및 상기 차지 펌프 중 적어도 한쪽에 출력하고, 상기 PLL 회로의 발진 출력을 고정시키도록 했다.
본 발명의 제7 양태에 따르면, 상기 발진 클럭을 소정의 분주 비율로 분주하여 상기 위상 비교기로 출력하는 분주기를 더 구비하고, 상기 워블 신호의 주기에 따라 상기 분주기의 분주 비율을 변경하도록 했다. 이에 의해, 기록 포맷이 다른 복수의 디스크 매체에 각각 대응하는 클럭 신호를 공통된 PLL 회로를 이용하여 생성하는 것이 가능하다.
<실시예>
이하, 본 발명에 따른 클럭 생성 장치를, 예를 들면 DVD+R/RW의 디스크 매체에 대응한 데이터 기록 제어 장치에 구비되는 클럭 생성 장치에 적용한 일 실시예에 대하여 도면을 참조하여 설명한다.
본 실시예에 있어서, 데이터 기록 제어 장치의 기록 대상이 되는 DVD+R/RW에 는 동일 디스크 내의 안내 홈으로서 기능하는 프리그루브가 나선형으로 형성되어 있다. 이 프리그루브에는 소정 주기의 사행 성분(워블)이 형성되고, 그 워블 성분으로부터 얻어지는 워블 신호는 「817.5㎑」의 주파수를 갖는다. 또한, 이 프리그루브에는 상기 워블 성분에 변조를 실시함으로써 디스크 상의 물리적인 위치 정보를 나타내는 어드레스 정보(ADIP)가, 예를 들면 8 워블 주기를 1 단위로 하여 93 워블 주기마다 기입되어 있다(도 3의 (a)∼도 3의 (c) 참조).
도 1은 데이터 기록 제어 장치에서의 클럭 생성 장치의 구성을 도시하는 블록도이다.
클럭 생성 장치(11)는 검출 회로(12) 및 PLL 회로(13)를 포함한다. 검출 회로(12)는 디스크로부터 판독되어 2치화된 워블 데이터를 감시하고, 위상 변조에 의해 워블 데이터의 주기가 워블 신호 본래의 주기와 다른(펄스폭이 길어진) 부분을 검출한다. 그리고, 검출 결과에 따른 기간에서 PLL 회로(13)의 출력을 고정하는 홀드 신호를 생성한다. PLL 회로(13)는 자신의 출력 신호(분주 신호)와 상기 워블 데이터와의 위상을 비교하고, 그 위상차에 따른 전압을 전압 제어 발진기(VCO)에 출력하여 워블 신호에 동기되는 기준 클럭(클럭 신호)을 생성한다.
이 PLL 회로(13)로부터 출력되는 분주 클럭은 복조 회로(15)에 입력된다. 복조 회로(15)는 분주 클럭 및 상기 워블 데이터를 입력받아, 워블 신호에 기록되어 있는 ADIP(워블 신호의 위상 변조 부분)를 검출하여 어드레스 정보를 복조한다. 이 복조 회로(15)에는 동기 보호 회로(16)가 접속되고, 동기 보호 회로(16)는 워블 데이터에 따라 카운트 동작하고, 카운트값에 기초하여 각 ADIP가 기록되어 있는 부 분(1ADIP 단위에 상당하는 8 워블 주기의 기간)를 추정하여 동기 보호 신호를 생성한다. 이 동기 보호 신호는 1ADIP 단위에 상당하는 8 워블 주기의 기간에서 H 레벨로 상승하고, 어떠한 문제점으로 인해 ADIP 기간이 검출되지 않았다고 해도, 워블 데이터의 2 프레임마다의 단락을 판별할 수 있도록 생성된다.
우선, 검출 회로(12)의 구체적 구성에 대하여 상술한다.
검출 회로(12)는 홀드 신호 생성부로서의 모니터부(21)와, 제1 및 제2 OR 게이트(22, 23)와, 신호 선택부로서의 제1∼제3 셀렉터(24∼26)를 구비하고 있다.
모니터부(21)는 워블 신호가 2치화된 워블 데이터를 감시하고, 위상 변조됨으로써 그 워블 데이터(도 3에 도시하는 워블 데이터 B)의 펄스폭이 길어지는 부분에서는 PLL 회로(13)의 출력을 고정시키는 제1 및 제2 홀드 신호 S1, S2를 생성한다.
여기서, 제1 홀드 신호 S1은 93 워블 주기마다 기록되는 각 ADIP에 대하여 워블 데이터의 위상이 각각 반전하는 부분, 구체적으로는 워블 데이터의 위상이 마이너스(도 3에 도시하는 「NW」)가 되는 부분에서 PLL 회로(13)의 출력을 고정시키는 신호이다. 한편, 제2 홀드 신호 S2는 적어도 제1 홀드 신호 S1보다 길게 설정되고, 각 ADIP에 대하여 워블 데이터의 위상이 최초로 반전하는 부분, 구체적으로는 워블 데이터의 위상이 최초로 마이너스(도 3에 도시하는 「NW」)가 되는 부분부터 임의의 기간에서 PLL 회로(13)의 출력을 고정시키는 신호이다. 또한, 제2 홀드 신호 S2를 출력하는 임의의 기간은 도시하지 않은 레지스터 등에 미리 설정되며, 예를 들면 본 실시예에서는 각 어드레스 정보가 기록되는 8 워블 주기(1 ADIP 단 위)보다도 약간 긴 기간으로 설정된다.
현재, 도 2에 도시한 바와 같이, 예를 들면 SYNC 패턴에 상당하는 ADIP(도 3의 (a) 참조)가 모니터부(21)에 의해 검출되는 경우를 설명한다. 이 경우, 모니터부(21)는 ADIP의 1 단위인 워블 데이터의 8 주기 중, 워블 데이터의 주기가 다른 점(제1 타이밍)으로부터, 그 이후에 그 다음으로 워블 데이터의 주기가 다른 점(제2 타이밍)까지의 4 워블 주기의 기간동안, H 레벨의 제1 홀드 신호 S1을 출력한다. 또한, 모니터부(21)는 워블 데이터의 주기가 다른 점(타이밍)을 시점으로서, 상기 레지스터의 설정에 기초한 예를 들면 10 워블 주기의 기간동안, H 레벨의 제2 홀드 신호 S2를 출력한다.
제1 OR 게이트(22)는 모니터부(21)로부터 출력되는 제1 홀드 신호 S1과 동기 보호 회로(16)로부터 출력되는 동기 보호 신호 S3(제3 홀드 신호)과의 논리합을 취한 신호를 제1 셀렉터(24)에 출력한다. 제1 셀렉터(24)는 제1 셀렉트 신호 SE1에 응답하여, 상기 제1 홀드 신호 S1과 제1 OR 게이트(22)로부터 출력되는 신호 중 어느 한쪽을 선택하여 제3 셀렉터(26)에 출력한다.
제2 OR 게이트(23)는 모니터부(21)로부터 출력되는 제2 홀드 신호 S2와 동기 보호 회로(16)로부터 출력되는 동기 보호 신호 S3(제3 홀드 신호)과의 논리합을 취한 신호를 제2 셀렉터(25)에 출력한다. 제2 셀렉터(25)는 제2 셀렉트 신호 SE2에 응답하여, 상기 제2 홀드 신호 S2와 제2 OR 게이트(23)로부터 출력되는 신호 중 어느 한쪽을 선택하여 제3 셀렉터(26)에 출력한다.
제3 셀렉터(26)는 제3 셀렉트 신호 SE3에 응답하여, 제1 및 제2 셀렉터(24, 25)로부터 출력되는 신호 중 어느 한쪽을 선택하고, 그 신호를 홀드 신호 S4로서 PLL 회로(13)에 출력한다.
또한, 상술한 제1∼제3 셀렉트 신호 SE1∼SE3은, 도시하지 않은 제어 회로로부터 공급된다.
이와 같이 구성된 검출 회로(12)는 모니터부(21)로부터 출력되는 제1 홀드 신호 S1, 제2 홀드 신호 S2 및 동기 보호 신호 S3(제3 홀드 신호) 중 어느 하나를 홀드 신호 S4로서 출력할 수 있다.
다음으로, PLL 회로(13)의 구체적 구성에 대하여 상술한다.
PLL 회로(13)는 위상 비교기(31)와, 차지 펌프(32)와, 저역 통과 필터(이하, LPF(33)라고 함)와, 전압 제어 발진기(이하, VCO(34)라고 함)와, 분주기(35)를 구비하고 있다.
위상 비교기(31)는 워블 데이터와 분주기(35)로부터 출력되는 분주 신호를 입력받고, 이들 위상을 비교하여 위상차에 따른 펄스폭을 갖는 위상차 신호를 차지 펌프(32)에 출력한다. 차지 펌프(32)는 그 위상 비교기(31)로부터의 위상차 신호에 따른 전류를 LPF(33)에 출력하고, LPF(33)는 차지 펌프(32)의 출력 전류량에 따른 전압을 VCO(34)에 출력한다. VCO(34)는 LPF(33)의 출력 전압에 따라 발진 출력하여, 그 발진 클럭을 상기 기준 클럭으로서 출력한다.
이 VCO(34)로부터 출력되는 발진 클럭은 분주기(35)에 입력된다. 그리고, 분주기(35)는 그 발진 클럭을 소정의 분주비로 분주한 주파수를 갖는 분주 신호를 생성한다. 이 분주 신호는 상기 위상 비교기(31)에 한쪽 입력으로서 귀환된다.
이와 같이 구성된 PLL 회로(13)에서는 위상 비교기(31)로부터의 위상차 신호에 기초하여 차지 펌프(32)의 출력 전류값, LPF(33)의 출력 전압값이 변경되고, 그에 따라 VCO(34)의 발진 주파수가 변경된다. PLL 회로(13)는 이러한 피드백 동작을 반복하여 행함으로써, 기준 클럭(구체적으로는 VCO(34)로부터 출력되는 발진 클럭의 분주 신호)을 워블 신호에 동기시킨다.
본 실시예에서, 이 PLL 회로(13)의 위상 비교기(31)에는 상기 검출 회로(12)로부터의 홀드 신호 S4가 입력된다. 위상 비교기(31)는 이 홀드 신호 S4에 응답하여 워블 신호와 VCO(34)의 발진 클럭(의 분주 신호)과의 위상 비교 동작을 정지한다. 이에 의해, 차지 펌프(32)의 전류값 및 LPF(33)의 전압값이 일정치로 유지되어, VCO(34)의 발진 주파수는 일정치로 유지된다. 즉, 이 기간에서 PLL 회로(13)로부터 출력되는 기준 클럭의 주파수는 일정치로 고정된다.
따라서, PLL 회로(13)는 기준 클럭을 생성할 때에, 워블 데이터의 주기의 변화에 추종하지 않고, 그 워블 데이터에 정확하게 동기되는 기준 클럭을 높은 정밀도로 생성할 수 있다.
또한, 이상에서는 DVD+R/RW의 워블 신호에 동기되는 기준 클럭을 생성하는 경우에 대해 설명했지만, 본 실시예의 클럭 생성 장치(11)는 분주기(35)의 분주비를 변경함으로써 디스크 매체가 DVD-R/RW의 워블 신호에 동기한 기준 클럭을 생성하는 것도 가능하다.
예를 들면, DVD+R/RW로부터의 워블 데이터에 따라 기준 클럭을 생성하는 경우에는 817.5㎑의 워블 데이터의 2 주기에 대하여 기준 클럭을 32 주기 할당하여 26.16㎒가 되기 때문에, 분주기(35)의 분주비를 「1/32」로 설정한다. 한편, DVD-R/RW로부터의 워블 데이터에 따라 기준 클럭을 생성하는 경우, 140㎑의 워블 데이터의 2 주기에 대하여 기준 클럭을 186 주기 할당하여 26.16㎒가 되기 때문에, 분주기(35)의 분주비를 「1/186」로 설정한다.
이상 기술한 본 실시예에 따르면, 이하의 효과를 발휘한다.
(1) 검출 회로(12)는 워블 신호(구체적으로는 워블 데이터)를 감시하여, 그 워블 신호의 주기가 다른 부분에서는 PLL 회로(13)의 출력을 고정시키는 홀드 신호 S4를 생성한다. 이에 의해, 기준 클럭의 생성 시에 PLL 회로(13)가 상기 워블 신호의 주기의 변화에 추종하는 것이 방지된다. 따라서, 클럭 생성 장치(11)는 워블 신호에 정확하게 동기한 클럭을 높은 정밀도로 생성할 수 있다.
(2) 검출 회로(12)는 모니터부(21)로부터 출력되는 각각 홀드 기간이 다른 2 종류의 제1 및 제2 홀드 신호 S1, S2 중 어느 한쪽을 선택적으로 홀드 신호 S4로서 출력할 수 있다. 이에 의해, PLL 회로(13)의 홀드 기간을 변경하는 것이 가능하다. 즉, 제1 홀드 신호 S1을 홀드 신호 S4로서 채용하는 경우에는 PLL 회로(13)의 홀드 기간을 최소한으로 제지하여 기준 클럭을 워블 신호에 고속으로 동기시키는 것이 가능하다. 또한, 제2 홀드 신호 S2를 홀드 신호 S4로서 채용하는 경우에는 워블 신호의 주기의 변화에 PLL 회로(13)가 추종하는 것을 확실하게 방지할 수 있다.
(3) 검출 회로(12)는 각 ADIP가 기록되어 있는 부분에서는 PLL 회로(13)를 확실하게 홀드시키도록 한 동기 보호 회로(16)로부터의 동기 보호 신호 S3을 홀드 신호 S4로서 출력할 수 있다. 이에 의해, 모니터부(21)가 워블 신호의 주기 변화를 검출할 수 없게 되는 경우에도, 해당 부분에 PLL 회로(13)가 추종하는 것을 확실하게 방지하는 것이 가능하다.
(4) 본 실시예에서는 분주기(35)의 분주비를 변경함으로써, 기록 포맷이 다른 복수의 디스크 매체(DVD-R/RW나 DVD+R/RW 등)에 각각 대응하는 기준 클럭을 공통된 PLL 회로(13)를 이용하여 생성하는 것이 가능하다. 그리고, 이 구성을 채용함으로써 클럭 생성 장치(11)의 회로 규모를 삭감하는 것에도 공헌할 수 있다.
또한, 상기 실시예는 이하와 같이 변경하여 실시해도 된다.
·제1 홀드 신호 S1은 본 실시예의 형태에 한정되지 않는다. 즉, 제1 홀드 신호 S1로서는 ADIP가 기록되어 있는 부분(8 워블 주기의 기간)에서, 적어도 워블 데이터의 주기가 워블 신호 본래의 주기와 다른 부분에서 PLL 회로(13)를 홀드시킬 수 있는 신호면 된다.
·제2 홀드 신호 S2는 본 실시예에 한정되지 않는다. 즉, 제2 홀드 신호 S2를 출력하는 소정의 기간은 미리 설정하는 레지스터의 내용을 변경함으로써, 1ADIP 단위에 상당하는 8 워블 주기보다도 긴 기간 혹은 짧은 기간 등에 임의로 변경 가능하다.
·PLL 회로(13)를 홀드시키는 방법은 본 실시예에 한정되는 것은 아니다. 예를 들면, 검출 회로(12)로부터의 홀드 신호 S4를 차지 펌프(32)에 입력함으로써 PLL 회로(13)의 출력을 고정시키도록 해도 된다. 이 경우, 차지 펌프(32)는 홀드 신호 S4가 입력되는 기간에서 위상 비교기(31)로부터의 위상차 신호를 무시하고, 일정한 전류값을 출력하도록 구성된다.
·본 실시예에서는 차지 펌프(32)로서 전류 출력 타입의 차지 펌프를 예시했지만, 전압 출력 타입의 차지 펌프라도 된다.
·본 실시예에서는 기록 대상으로 하는 디스크 매체를 DVD+R/RW로 했지만, 이들 디스크 매체에만 한정되는 것은 아니다.
이상 기술한 바와 같이, 본 발명에 따르면, 위상 변조에 의해 어드레스 정보가 기록된 워블 신호에 동기한 기준 클럭을 높은 정밀도로 생성할 수 있는 클럭 생성 장치를 제공할 수 있다.

Claims (7)

  1. 위상 변조 처리에 의해 기록되는 어드레스 정보를 포함하는 소정 주기의 워블 신호를 취득하고, 상기 워블 신호에 동기되는 클럭 신호를 생성하는 클럭 생성 장치로서,
    상기 워블 신호와 상기 클럭 신호와의 위상차에 따라 발진 클럭을 생성하고, 상기 발진 클럭을 상기 워블 신호에 동기시켜 상기 클럭 신호로서 출력하는 PLL 회로와,
    상기 워블 신호를 감시하여 상기 워블 신호 내의 상기 어드레스 정보가 포함되는 기간을 검출하고, 그 검출 결과에 따라 상기 PLL 회로의 발진 출력을 고정시키는 검출 회로
    를 구비하는 것을 특징으로 하는 클럭 생성 장치.
  2. 제1항에 있어서,
    상기 검출 회로는,
    상기 검출 결과에 따라, 각각 다른 기간에서 상기 PLL 회로의 발진 출력을 고정하는 제1 및 제2 홀드 신호를 생성하는 홀드 신호 생성부와,
    상기 제1 및 제2 홀드 신호 중 어느 한쪽을 상기 PLL 회로에 선택적으로 출력하는 신호 선택부
    를 구비하는 것을 특징으로 하는 클럭 생성 장치.
  3. 제2항에 있어서,
    상기 제1 홀드 신호는,
    상기 워블 신호의 주기가 변화하는 제1 타이밍으로부터, 상기 제1 타이밍 이후에 그 다음으로 상기 워블 신호의 주기가 변화하는 제2 타이밍까지의 기간에서 상기 PLL 회로의 발진 출력을 고정하는 것을 특징으로 하는 클럭 생성 장치.
  4. 제2항 또는 제3항에 있어서,
    상기 제2 홀드 신호는,
    상기 워블 신호의 주기가 변화하는 타이밍을 시점으로 하여, 적어도 상기 제1 홀드 신호보다도 긴 임의의 기간에서 상기 PLL 회로의 발진 출력을 고정하는 것을 특징으로 하는 클럭 생성 장치.
  5. 제1항 내지 제3항 중 어느 한 항에 있어서,
    상기 워블 신호에 따라 카운트 동작하고, 상기 워블 신호 내의 상기 어드레스 정보가 포함되는 기간을 추정하여 동기 보호 신호를 출력하는 동기 보호 회로를 더 구비하고,
    상기 동기 보호 회로는 상기 동기 보호 신호를 상기 검출 회로에 출력하고,
    상기 검출 회로는 상기 동기 보호 신호를 제3 홀드 신호로서 상기 PLL 회로에 출력하는 것을 특징으로 하는 클럭 생성 장치.
  6. 제5항에 있어서,
    상기 PLL 회로는,
    상기 워블 신호와 상기 발진 클럭과의 위상차에 따른 위상차 신호를 출력하는 위상 비교기와,
    상기 위상차 신호에 따른 출력을 행하는 차지 펌프를 구비하고,
    상기 검출 회로는 상기 제1 내지 상기 제3 홀드 신호 중 어느 하나를 상기 위상 비교기 및 상기 차지 펌프 중 적어도 한쪽에 출력하고, 상기 PLL 회로의 발진 출력을 고정시키는 것을 특징으로 하는 클럭 생성 장치.
  7. 제6항에 있어서,
    상기 발진 클럭을 소정의 분주 비율로 분주하여 상기 위상 비교기에 출력하는 분주기를 더 구비하고,
    상기 워블 신호의 주기에 따라 상기 분주기의 분주비율을 변경하는 것을 특징으로 하는 클럭 생성 장치.
KR1020040011066A 2003-02-20 2004-02-19 클럭 생성 장치 KR100597158B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JPJP-P-2003-00042417 2003-02-20
JP2003042417A JP2004253057A (ja) 2003-02-20 2003-02-20 クロック生成装置

Publications (2)

Publication Number Publication Date
KR20040075758A KR20040075758A (ko) 2004-08-30
KR100597158B1 true KR100597158B1 (ko) 2006-07-05

Family

ID=33025700

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040011066A KR100597158B1 (ko) 2003-02-20 2004-02-19 클럭 생성 장치

Country Status (5)

Country Link
US (1) US20050002299A1 (ko)
JP (1) JP2004253057A (ko)
KR (1) KR100597158B1 (ko)
CN (1) CN1320550C (ko)
TW (1) TWI245983B (ko)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070247199A1 (en) * 2006-04-19 2007-10-25 Mediatek Inc. Phase-locked loop apparatus having aligning unit and method using the same
TWI427458B (zh) * 2006-11-30 2014-02-21 Semiconductor Energy Lab 時脈產生電路以及具有時脈產生電路之半導體裝置
CN105388817B (zh) * 2015-12-23 2018-02-27 珠海格力智能装备技术研究院有限公司 脉冲的生成方法及装置

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5528574A (en) * 1992-03-09 1996-06-18 Hitachi, Ltd. Disk reproducing apparatus capable of increasing speed of access to disks recorded at constant linear velocity
US5563860A (en) * 1993-05-28 1996-10-08 Teac Corporation Optical disk drive
JPH0793911A (ja) * 1993-09-22 1995-04-07 Toshiba Corp 情報記録再生装置
JP3177252B2 (ja) * 1996-10-11 2001-06-18 三洋電機株式会社 ディジタル記録方法、ディジタルディスク記録装置およびディジタルディスク再生装置
TW451191B (en) * 1997-03-19 2001-08-21 Hitachi Ltd Wobble signal detecting circuit, wobble abnormality detecting circuit, information processing apparatus using these circuit and method, and recording medium used in the apparatus or method
JPH1173645A (ja) * 1997-08-28 1999-03-16 Mitsubishi Electric Corp 光ディスク装置
US6606286B1 (en) * 1998-01-05 2003-08-12 Mitburri Electric Co., Ltd Tln signal generating apparatus used in optical disc drive and optical disc drive equipped with the apparatus, and optical disc drive equipped with amplitude adjusting apparatus for tracking error signal
DE69926957T2 (de) * 1998-06-23 2006-07-13 Matsushita Electric Industrial Co., Ltd., Kadoma Aufzeichnungsgerät für optische Platte und Verfahren zur Aufzeichnung von Daten auf eine optische Platte
US6104682A (en) * 1998-07-23 2000-08-15 Matsushita Electric Industrial Co., Ltd. Disk apparatus having a data reproducing system using a digital PLL
JP2000339692A (ja) * 1999-05-26 2000-12-08 Hitachi Ltd 情報の記録再生方法、及び情報の記録再生装置
JP2002208231A (ja) * 2001-01-10 2002-07-26 Ricoh Co Ltd 情報記録再生装置のpll装置
JP4487433B2 (ja) * 2001-03-02 2010-06-23 ヤマハ株式会社 記録媒体記録装置
JP2003007004A (ja) * 2001-06-19 2003-01-10 Sony Corp 情報記録再生装置および方法、記録媒体、並びにプログラム
TW591613B (en) * 2002-03-26 2004-06-11 Via Tech Inc Method and related device for achieving stable writing state of compact disk driver by adjusting writing clock

Also Published As

Publication number Publication date
KR20040075758A (ko) 2004-08-30
TW200422813A (en) 2004-11-01
CN1320550C (zh) 2007-06-06
JP2004253057A (ja) 2004-09-09
CN1534669A (zh) 2004-10-06
TWI245983B (en) 2005-12-21
US20050002299A1 (en) 2005-01-06

Similar Documents

Publication Publication Date Title
CN1652466B (zh) 时钟生成方法和时钟生成装置
KR100892481B1 (ko) 광디스크 매체 및 광디스크 기록 장치
JP2005108427A (ja) データ記録用クロック信号発生装置
JP4143873B2 (ja) 光ディスクの製造方法、光ディスク及び光ディスク装置
JP3830630B2 (ja) 誤記録検出方法及び装置並びに情報記録方法及び装置
US6324136B1 (en) Apparatus for and method of setting accurate recording time point
KR100597158B1 (ko) 클럭 생성 장치
JP2685478B2 (ja) 情報記録再生方法,情報記録担体及び情報記録再生装置
JP4040780B2 (ja) 記録タイミング設定システム及び情報記録システム
KR100547390B1 (ko) 재생 방법 및 장치
KR100597159B1 (ko) 디코드 장치
JP3756672B2 (ja) 光ディスク記録装置
JP4794260B2 (ja) ディスク再生装置
JP4017122B2 (ja) 情報記録装置及び方法
JP2003045028A (ja) 同期クロック抽出方法及びデータ記憶装置
JP2004348901A (ja) 情報記録再生装置
CN101093676B (zh) 光盘记录装置
JP4188583B2 (ja) 記録クロック発生装置および記録クロック発生方法
JP3888067B2 (ja) クロック生成回路及びそれを用いた記録再生装置
KR100636350B1 (ko) 워블신호의 재생시 adip 유니트를 구성하는 msk 마크 위치의 결정방법
JP2005071606A (ja) データ記録用クロック信号発生装置
JP2004178655A (ja) クロック生成回路及びそれを用いた記録再生装置
JP2003223722A (ja) 再生方法および装置
JP2003317260A (ja) 光ディスク装置
JP2006244562A (ja) 光ディスク装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee