KR100539668B1 - 동기식 전송시스템의 디에스 쓰리 유엔아이장치의에이티엠셀 경계식별장치 - Google Patents

동기식 전송시스템의 디에스 쓰리 유엔아이장치의에이티엠셀 경계식별장치 Download PDF

Info

Publication number
KR100539668B1
KR100539668B1 KR10-2001-0039939A KR20010039939A KR100539668B1 KR 100539668 B1 KR100539668 B1 KR 100539668B1 KR 20010039939 A KR20010039939 A KR 20010039939A KR 100539668 B1 KR100539668 B1 KR 100539668B1
Authority
KR
South Korea
Prior art keywords
atm cell
boundary
data
signal
unit
Prior art date
Application number
KR10-2001-0039939A
Other languages
English (en)
Other versions
KR20030005151A (ko
Inventor
이인헌
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR10-2001-0039939A priority Critical patent/KR100539668B1/ko
Publication of KR20030005151A publication Critical patent/KR20030005151A/ko
Application granted granted Critical
Publication of KR100539668B1 publication Critical patent/KR100539668B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/10Packet switching elements characterised by the switching fabric construction
    • H04L49/104Asynchronous transfer mode [ATM] switching fabrics
    • H04L49/105ATM switching elements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/60Software-defined switches
    • H04L49/606Hybrid ATM switches, e.g. ATM&STM, ATM&Frame Relay or ATM&IP

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

본 발명은 광전송장치의 DS3 프레이머로부터 출력된 바이트단위의 프레임 데이터(PAT_DATA)와 이 프레임 데이터를 4비트 시프트시킨 데이터(SHIFT_PAT_DATA)의 복수 패턴 데이터를 생성하여 출력하는 ATM(Asynchronous Transfer Mode)셀 패턴생성부와, 상기 ATM셀 패턴생성부로부터 바이트단위로 병렬 입력된 각각의 프레임 데이터를 ATM셀의 5바이트 헤더신호를 이용하여 ATM셀의 경계를 각각 식별하여 출력하는 ATM셀 병렬HEC(Header Error Check)부와, 상기 ATM셀 병렬HEC부가 ATM셀의 경계를 식별하도록 ATM셀의 헤더의 5바이트마다 카운트하여 HEC 인에이블신호를 복수개 인가하는 ATM셀 병렬 카운터부와, 상기 ATM셀 HEC부로부터 출력되는 검출신호를 검출하여 ATM셀의 경계점식별여부를 판단하고 그에 따른 결과신호를 출력하며, ATM셀 병렬 카운터부에 HUNT신호를 제공하는 결과신호처리부를 포함하는 동기식 전송시스템의 디에스 쓰리 유엔아이장치의 에이티엠셀 경계식별장치를 제공한다.
상기와 같은 본 발명은 바이트단위로 ATM 셀의 경계를 식별하는 ATM 셀 경계식별부의 전단에 DS3 프레이머로부터 출력되는 ATM 셀데이터를 복수형태의 데이터패턴으로 생성하는 ATM 셀 패턴생성부를 구비하므로써, 일정비트로 시프트된 복수의 데이터 패턴신호를 이용하여 ATM 셀의 경계를 신속히 식별해낼 수 있으므로 그에 따라 DS3 UNI(User Network Interface)장치의 ATM 셀 경계 식별성을 상당히 향상시킨다.

Description

동기식 전송시스템의 디에스 쓰리 유엔아이장치의 에이티엠셀 경계식별장치{ATM CELL boundary discriminating equipment of DS3 UNI of SDH}
본 발명은 동기식 전송시스템의 디에스 쓰리 유엔아이장치의 에이티엠셀 경계식별장치에 관한 것으로, 특히 바이트단위로 ATM 셀의 경계를 식별하는 ATM 셀 경계식별부의 전단에 DS3 프레이머로부터 출력되는 ATM 셀데이터를 복수형태의 데이터패턴으로 생성하는 ATM 셀 패턴생성부를 구비하므로써, 일정비트로 시프된 복수의 데이터 패턴신호를 이용하여 ATM 셀의 경계를 신속히 식별해낼 수 있으므로 그에 따라 DS3 UNI장치의 ATM 셀 경계 식별성을 상당히 향상시키는 동기식 전송시스템의 디에스 쓰리 유엔아이장치의 에이티엠셀 경계식별장치에 관한 것이다.
일반적으로 전송기술은 1910년대 나선 반송으로 시작하여 아날로그 전송기술로 그리고 디지털 전송기술의 형태로 발전되어 왔으며, 후에 이러한 디지털 전송기술은 1960년대 1.544 Mbps 전송속도를 갖는 T1 채널 뱅크의 개발을 효시로 발전하였다. 더욱이, 상기 디지털 전송방식은 광케이블을 전송매체로 사용하는 광전송 방식으로 발전하고 있는데, 점대점 형태의 광통신이 광 통신망의 형태로 진화해 나가면서 광대역 종합정보통신망(B-ISDN)의 표준화의 결과로 생긴 것이 곧 동기식 전송방식이라 할 수 있다.
여기서, 상기 광통신 시스템들에 의한 망의 구축을 가능하게 하기 위하여 동기식 광 통신망(SONET: synchronous optical network) 접속 표준을 만들던 중, 이를 B-ISDN의 망 노드 접면(NNI:network node interface) 표준으로도 사용할 수 있도록 일반화시킨 것이 동기식 디지털 계위(SDH:synchronous digital hierarchy)이고, 이 동기식 디지털 계위에 의거한 전송방식이 동기식 전송방식이다. 특히, 유사 동기식 디지털 계위신호들을 구성하여 기저대역을 통해서 이를 전송하던 기존의 통신방식을 디지털 전송방식이라고 한 것에 비해서, 상기 동기식 디지털 계위 신호들을 구성하고 전송하는 새로운 전송방식을 동기식 전송방식이라한다.
따라서, 상기 동기식 다중화 과정을 통해서 기존의 DS-1 ~ DS-4 계위신호들을 STM-n신호로 다중화시키고 동기식 분기 결합기능을 갖는 ADM 장치나 동기식 교차 연결 기능을 갖는 DACS 장치등을 통해서 재구성하고, 동기식 광 통신망을 통해서 전송하고 재생하는 일련의 동기식 처리 과정을 통틀어서 동기식 전송방식이라고 할 수 있다. 그런데, 상기와 같은 동기식 전송방식의 SDH시스템에는 통상적으로 ATM(Asynchronous transfer mode) 셀신호를 이용하여 셀동기를 처리하는 DS3 UNI장치가 사용된다. 이때, 이러한 DS3 UNI장치는 SDH 기반의 셀 경계 식별을 3가지 예컨대, HUNT, PRESYNC, SYNC 방식으로 셀동기를 실행한다.
여기서, 상기 HUNT는 바이트 단위의 데이터로부터 HEC(Header Error Check;이하 HEC 라함)를 이용하여 첫 번째 유효한 셀의 경계를 찾은 후 PRESYNC 상태로 들어가고, 상기 PRESYNC 상태에서는 6번 연속 HEC 에러가 없을 경우에 SYNC 상태로 들어가고, SYNC 상태에서는 7번 연속해서 HEC 에러가 발생할 경우에 HUNT 상태로 들어간다.
그러면, 상기와 같은 SDH 방식을 사용하는 종래 DS3 UNI장치를 도 1을 참고로 살펴보면, 광전송장치의 라인으로부터 입력되는 DS3 프레임데이터에서 프레임의 경계를 찾아 4비트 단위로 시작점비트신호를 ATM셀내에 삽입처리하는 DS3 프레이머(70)와, 상기 DS3 프레이머(70)로부터 바이트단위로 입력된 ATM셀신호중에서 셀의 경계점을 식별하고 그 식별된 ATM셀의 시작(CELL_SOC(START OF CELL))과 경계를 찾은 ATM셀신호를 출력하는 ATM셀 경계식별부(71)와, 상기 ATM셀 경계식별부(71)로부터 입력된 ATM셀의 시작 기준점 데이터를 이용하여 ATM셀내에서 아이들셀(idle cell)을 검출하고 가입자로부터 요구된 데이터를 처리하여 응답신호를 전송하는 ATM셀 프로세스부(72)를 포함한다.
그리고, 상기 ATM셀 경계식별부(71)에는 DS3 프레이머(70)로부터 바이트단위로 입력된 프레임 데이터의 ATM셀의 5바이트 헤더신호를 이용하여 ATM셀의 경계를 식별하여 출력하는 ATM셀 HEC부(73)와, 상기 ATM셀 HEC부(73)가 ATM셀의 경계를 식별하도록 ATM셀의 헤더의 5바이트마다 카운트하여 HEC 인에이블신호(HEC_ENABLE신호)를 인가하는 ATM셀 카운터(74)와, 상기 ATM셀 HEC부(73)로부터 출력되는 검출신호(DETECT)를 검출하여 ATM셀의 경계점식별여부를 판단하고 그에 따른 결과신호를 출력하며, ATM셀 카운터(74)에 HUNT신호를 제공하는 결과신호처리부(75)를 포함한다.
여기서, 상기 ATM셀 HEC부(73)는 ATM셀 카운터(74)로부터 인가된 HEC 인에이블신호에 의해서만 ATM셀 경계식별기능을 수행한다.
또한, 상기 ATM셀 HEC부(73)에는 도 3에 도시된 바와같이 DS3 프레이머(70)로부터 바이트단위로 입력된 프레임 데이터의 ATM셀의 4바이트 헤더신호를 수학식 1에 도시된 생성다항식을 이용하여 나누어 출력하는 CRC(CYCLIC REDUNDANCY CHECK) 계산부(76)와, 이 CRC 계산부(76)로부터 출력되는 ATM셀의 4바이트 헤더신호를 시프트하여 CRC 계산부(76)로 입력시키는 CRC 레지스터(77)와, 상기 ATM셀 카운터(74)로부터 인가된 HEC 인에이블신호가 인가되는 동안에 상기 CRC 계산부(76)로부터 입력된 계산 데이터(CRC_DATA)를 판단하여 "0"(ALL "0")이 되는지를 판단하여 ATM셀의 경계점을 식별하기위한 신호를 출력시키는 경계점 디텍터(78)를 포함한다.
여기서, 상기 경계점 디텍터(78)는 CRC 계산부(76)가 프레임 데이터의 ATM셀의 4바이트 헤더신호를 수학식 1에 도시된 생성다항식을 이용하여 나누어 "0"가 될 때 경계점을 식별하게 된다.
한편, 상기와 같은 종래 DS3 UNI장치의 동작을 살펴보면, 먼저, SDH시스템에서 DS3신호를 매핑하기위해 DS3 프레이머(70)가 광전송장치의 라인으로부터 입력되는 DS3 프레임데이터에서 프레임의 경계를 찾아 4비트 단위로 시작점비트신호를 ATM셀내에 삽입하여 바이트단위로 ATM셀 경계식별부(71)의 ATM셀 HEC부(73)의 CRC 계산부(76)로 입력된다. 이때 상기 ATM셀 경계식별부(71)의 ATM셀 HEC부(73)의 결과신호 처리부(75)는 현재 ATM셀 HEC부(73)의 경계점 디텍터(78)의 디텍트(DETECT)단으로부터 ATM셀의 경계식별을 알리는 검출신호를 받지않았으므로 ATM셀 카운터(74)의 HUNT단으로 신호를 예컨대, "1"신호를 인가하여 ATM셀 카운터(74)를 동작시킨다. 즉, 상기 ATM셀 카운터(74)는 ATM셀 HEC부(73)가 ATM셀의 경계를 식별하도록 ATM셀의 헤더의 5바이트마다 카운트하여 HEC 인에이블신호(HEC_ENABLE신호)를 ATM셀 HEC부(73)로 인가한다.
여기서, 상기 ATM셀 HEC부(73)는 ATM셀 카운터(74)로부터 인가된 HEC 인에이블신호에 의해서만 ATM셀 경계식별기능을 수행하고 상기 ATM셀 카운터(74)는 결과신호 처리부(75)의 HUNT단으로부터 "1"이 입력될 때에만 카운트기능을 수행한다.
따라서, 상기 ATM셀 경계식별부(71)의 ATM셀 HEC부(73)의 CRC 계산부(76)는 DS3 프레이머(70)로부터 바이트단위로 입력된 프레임 데이터의 ATM셀의 4바이트 헤더신호를 수학식 1에 도시된 생성다항식을 이용하여 나누어 CRC 레지스터(77)와 경계점 디텍터(78)로 출력하게 된다. 그리고, 상기 CRC 레지스터(77)는 CRC 계산부(76)로부터 출력되는 ATM셀의 4바이트 헤더신호를 연속적으로 시프트하여 CRC 계산부(76)로 입력시킨다.
이때, 상기 경계점 디텍터(78)는 상기 ATM셀 카운터(74)로부터 인가된 HEC 인에이블신호가 인가되는 동안에 상기 CRC 계산부(76)로부터 입력된 계산 데이터(CRC_DATA)가 "0"(ALL "0")이 되는지를 판단하여 ATM셀의 경계점을 식별하기 위한 신호를 출력시키게 되는데, 상기 경계점 디텍터(78)는 CRC 계산부(76)가 프레임 데이터의 ATM셀의 4바이트 헤더신호를 수학식 1에 도시된 생성다항식을 이용하여 나누어 "0"이 될 때를 ATM셀의 경계점으로 식별하게 된다. 그리고, 만약 상기 경계점 디텍터(78)에 의해 ATM셀의 경계점이 식별되면 경계점 디텍터(78)는 디텍트단을 "1"로 하여 결과신호처리부(75)와 ATM셀 카운터부(74)로 출력함과 동시에 리세트신호(CRC_RESET, CNT_RESET)를 출력하여 해당 요소를 리세트시킨다.
그러면, 상기 결과신호처리부(75)는 ATM셀 카운터부(74)로 인가되는 HUNT단으로 "0"을 출력하고 그에 따라 상기 ATM셀 카운터(74)와 CRC 레지스터(77)는 리세트되고 ATM셀 카운터(74)의 HEC 이에이블신호가 ATM셀 HEC부(73)로 인가되지 않는다.
따라서, 상기 과정이 진행되는 동안 상기 결과신호처리부(75)는 ATM셀의 경계점 식별 데이터(CELL_SOC)와 ATM셀 데이터를 ATM셀 프로세서부(72)로 입력시킨다. 그러면, 상기 ATM셀 프로세스부(72)는 상기 ATM셀 경계식별부(71)의 결과신호 처리부(75)로부터 입력된 ATM셀의 시작 기준점 데이터를 이용하여 ATM셀내에서 아이들셀을 검출하고 가입자로부터 요구된 데이터를 처리하여 응답신호를 가입자기기(도시안됨)로 전달한다.
그러나, 상기와 같은 종래 DS3 UNI장치는 DS3 프레이머(70)에서 데이터를 매핑시킬 때 프레임의 경계를 찾아 NIBBLE(4비트) 단위의 프레임 데이터를 바이트단위로 출력하기 때문에 이들 ATM셀 신호들이 서로 어긋나게 출력되는 일이 빈번하여 ATM셀의 경계점을 검출하는데 상당한 시간이 걸렸으며, SPEC.에 제시된 시간안에 경계점을 못찾는 경우가 종종 발생되는 문제점이 있었다.
이에 본 발명은 상기와 같은 종래 제반 문제점을 해결하기 위해 발명된 것으로, 바이트단위로 ATM 셀의 경계를 식별하는 ATM 셀 경계식별부의 전단에 DS3 프레이머로부터 출력되는 ATM 셀데이터를 복수형태의 데이터패턴으로 생성하는 ATM 셀 패턴생성부를 구비하므로써, 일정비트로 시프된 복수의 데이터 패턴신호를 이용하여 ATM 셀의 경계를 신속히 식별해낼 수 있으므로 그에 따라 DS3 UNI장치의 ATM 셀 경계 식별성을 상당히 향상시키는 동기식 전송시스템의 디에스 쓰리 유엔아이장치의 에이티엠셀 경계식별장치를 제공함에 그 목적이 있다.
본 발명의 또다른 목적은 DS3 프레이머로부터 출력되는 ATM 셀 데이터의 경계를 정확히 식별하게 되므로 그에 따라 타이밍 지연현상도 제거되는 동기식 전송시스템의 디에스 쓰리 유엔아이장치의 에이티엠셀 경계식별장치를 제공하는데 있다.
상기와 같은 목적을 달성하기 위한 본 발명은 광전송시스템의 DS3 프레이머가 구비된 ATM(Asynchronous Transfer Mode)셀 경계식별장치에 있어서, 상기 DS3 프레이머로부터 출력된 바이트단위의 프레임 데이터(PAT_DATA)와 이 프레임 데이터를 4비트 시프트시킨 데이터(SHIFT_PAT_DATA)의 복수 패턴 데이터를 생성하여 출력하는 ATM셀 패턴생성부와; 상기 ATM셀 패턴생성부로부터 바이트단위로 입력된 프레임 데이터(PAT_DATA)의 ATM셀의 4바이트 헤더신호를 특정 생성다항식을 이용하여 나누어 출력하는 제1 CRC(CYCLIC REDUNDANCY CHECK)계산부와, 상기 제 1 CRC 계산부로부터 출력되는 ATM셀의 4바이트 헤더신호를 시프트하여 제1 CRC 계산부로 입력시키는 제1 CRC 레지스터와, HEC(Header Error Check) 인에이블신호가 인가되는 동안에 상기 제1 CRC 계산부로부터 입력된 계산 데이터(CRC_DATA1)를 특정값이 되는지를 판단하여 ATM셀의 경계점을 식별하기 위한 신호(DETECT1)를 출력시키는 제1 경계점 디텍터와, 상기 ATM셀 패턴생성부로부터 바이트단위로 입력된 4비트 시프트시킨 데이터(SHIFT_PAT_DATA)의 ATM셀의 4바이트 헤더신호를 특정 생성다항식을 이용하여 나누어 출력하는 제2 CRC 계산부와, 상기 제 2 CRC 계산부로부터 출력되는 ATM셀의 4바이트 헤더신호를 시프트하여 제2 CRC 계산부로 입력시키는 제2 CRC 레지스터와, 상기 HEC 인에이블신호가 인가되는 동안에 상기 제2 CRC 계산부로부터 입력된 계산 데이터(CRC_DATA 2 )를 특정값이 되는지를 판단하여 ATM셀의 경계점을 식별하기위한 신호(DETECT2)를 출력시키는 제2 경계점 디텍터와, 상기 제1 경계점 디텍터와 제2 경계점 디텍터의 디텍트신호중 먼저 특정 판단값이 인가된 신호를 검출하여 그중 하나를 선택해서 출력하고 그 선택한 디텍트신호를 ATM셀 병렬 카운터부로 인가시키는 CRC 패턴먹스부로 이루어진 ATM셀 병렬HEC부와; 상기 ATM셀 병렬HEC부가 ATM셀의 경계를 식별하도록 ATM셀의 헤더의 5바이트마다 카운트하여 상기 ATM셀 병렬HEC부로 인가될 HEC 인에이블신호를 복수개 생성하는 ATM셀 병렬 카운터부와; 상기 ATM셀 HEC부로부터 출력되는 검출신호를 검출하여 ATM셀의 경계점식별여부를 판단하고 그에 따른 결과신호를 출력하며, ATM셀 병렬 카운터부에 HUNT신호를 제공하는 결과신호처리부를 포함하는 것을 특징으로 하는 동기식 전송시스템의 디에스 쓰리 유엔아이장치의 에이티엠셀 경계식별장치를 제공한다.
이하, 본 발명을 첨부된 예시도면에 의거 상세히 설명한다.
본 발명 장치는 도 4에 도시된 바와같이 광전송장치의 라인으로부터 입력되는 DS3 프레임데이터에서 프레임의 경계를 찾아 4비트 단위로 프레임 데이터를 출력하는 DS3 프레이머(1)와, 이 DS3 프레이머(1)로부터 출력된 바이트 데이터(PAT_DATA)와 이 바이트 데이터를 한 Nibble 즉, 4비트 시프트시킨 데이터(SHIFT_PAT_DATA) 등 2가지 패턴 데이터를 생성하여 출력하는 ATM셀 패턴생성부(2)와, 상기 ATM셀 패턴생성부(2)로부터 바이트단위로 입력된 2가지 형태의 ATM셀 신호중에서 각각 병렬로 셀의 경계점을 식별하고 그 식별된 복수신호중 임의의 하나를 선택하여 ATM셀의 시작(CELL_SOC(START OF CELL))과 경계를 찾은 ATM셀신호를 출력하는 ATM셀 병렬경계식별부(3)와, 상기 ATM셀 병렬경계식별부(3)로부터 입력된 ATM셀의 시작 기준점 데이터를 이용하여 ATM셀내에서 아이들셀을 검출하고 가입자로부터 요구된 데이터를 처리하여 응답신호를 전송하는 ATM셀 프로세스부(4)를 포함한다.
그리고, 상기 ATM셀 병렬경계식별부(3)에는 도 5에 도시된 바와같이 ATM셀 패턴생성부(2)로부터 바이트단위로 병렬 입력된 각각의 프레임 데이터를 ATM셀의 5바이트 헤더신호를 이용하여 ATM셀의 경계를 각각 식별하여 출력하는 ATM셀 병렬HEC부(5)와, 상기 ATM셀 병렬HEC부(5)가 ATM셀의 경계를 식별하도록 ATM셀의 헤더의 5바이트마다 카운트하여 HEC 인에이블신호(HEC_ENABLE신호)를 복수개 인가하는 ATM셀 병렬 카운터부(6)와, 상기 ATM셀 병렬HEC부(5)로부터 출력되는 검출신호(DETECT)를 검출하여 ATM셀의 경계점식별여부를 판단하고 그에 따른 결과신호를 출력하며, ATM셀 병렬 카운터부(6)에 HUNT신호를 제공하는 결과신호처리부(7)를 포함한다.
여기서, 상기 ATM셀 병렬HEC부(5)는 ATM셀 병렬 카운터부(6)로부터 인가된 HEC 인에이블신호에 의해서만 ATM셀 경계식별기능을 수행한다.
또한, 상기 ATM셀 병렬HEC부(5)에는 도 6에 도시된 바와같이 ATM셀 패턴생성부(2)로부터 바이트단위로 입력된 프레임 데이터(PAT_DAT)의 ATM셀의 4바이트 헤더신호를 수학식 1에 도시된 생성다항식을 이용하여 나누어 출력하는 제1 CRC 계산부(8)와, 이 제1 CRC 계산부(8)로부터 출력되는 ATM셀의 4바이트 헤더신호를 시프트하여 제1 CRC 계산부(8)로 입력시키는 제1 CRC 레지스터(9)와, 상기 ATM셀 병렬 카운터부(6)로부터 인가된 HEC 인에이블신호가 인가되는 동안에 상기 제1 CRC 계산부(8)로부터 입력된 계산 데이터(CRC_DATA1)를 판단하여 "0"(ALL "0")이 되는지를 판단하여 ATM셀의 경계점을 식별하기위한 신호(DETECT1)를 출력시키는 제1 경계점 디텍터(10)와, 상기 ATM셀 패턴생성부(2)로부터 바이트단위로 입력된 한 Nibble 즉, 4비트 시프트시킨 데이터(SHIFT_PAT_DATA)의 ATM셀의 4바이트 헤더신호를 수학식 1에 도시된 생성다항식을 이용하여 나누어 출력하는 제2 CRC 계산부(11)와, 이 제2 CRC 계산부(11)로부터 출력되는 ATM셀의 4바이트 헤더신호를 시프트하여 제2 CRC 계산부(11)로 입력시키는 제2 CRC 레지스터(12)와, 상기 ATM셀 카운터(6)로부터 인가된 HEC 인에이블신호가 인가되는 동안에 상기 제2 CRC 계산부(11)로부터 입력된 계산 데이터(CRC_DATA2)를 판단하여 "0"(ALL "0")이 되는지를 판단하여 ATM셀의 경계점을 식별하기위한 신호(DETECT2)를 출력시키는 제2 경계점 디텍터(13)와, 상기 제1 경계점 디텍터(10)와 제2 경계점 디텍터(13)의 디텍트신호(DETECT1-2)중 먼저 "1"이 인가된 신호를 검출하여 즉, PAT_DATA 또는 SHIFT_PAT_DATA중 하나를 선택해서 SEL_DATA로 출력하고 그 선택한 디텍트신호(DETECT)를 ATM셀 병렬 카운터부(6)로 인가시키는 CRC 패턴먹스부(14)와, 상기 결과신호 처리부(7)의 HUNT신호를 인가받아 ATM셀의 경계를 식별하도록 ATM셀의 헤더의 5바이트마다 카운트하여 HEC 인에이블신호(HEC_ENABLE신호)를 제1, 2 경계점 디텍터(10,13)로 각각 인가하는 CRC 세부카운터부(15)를 포함한다.
여기서, 상기 제1, 2 경계점 디텍터(10,13)들은 제1,2 CRC 계산부(8,11)가 프레임 데이터의 ATM셀의 4바이트 헤더신호를 수학식 1에 도시된 생성다항식을 이용하여 나누어 "0"가 될 때 경계점을 식별하게 된다.
다음에는 상기와 같은 본 발명의 작용, 효과를 설명한다.
먼저, 본 발명 장치는 SDH시스템에서 DS3신호를 매핑하기위해 DS3 프레이머(1)가 광전송장치의 라인으로부터 입력되는 DS3 프레임데이터에서 프레임의 경계를 찾아 4비트 단위의 프레임 데이터를 바이트 단위로 출력한 ATM셀 병렬경계식별부(3)의 ATM셀 패턴생성부(2)로 입력시킨다. 그러면, 상기 ATM셀 병렬경계식별부(3)의 ATM셀 패턴생성부(2)는 상기 DS3 프레이머(1)로부터 출력된 바이트 데이터(PAT_DATA)와 이 바이트 데이터를 한 Nibble 즉, 4비트 시프트시킨 데이터(SHIFT_PAT_DATA) 등 2가지 패턴 데이터를 생성하여 ATM셀 병렬경계식별부(3)의 ATM셀 병렬HEC부(5)의 제1, 2 CRC 계산부(8,11)로 각각 입력시킨다.
즉, 상기 ATM셀 패턴생성부(2)의 프레임 데이터(PAT_DATA(7:0))는 제1 CRC 계산부(8)로, 상기 ATM셀 패턴생성부(2)의 바이트단위로 입력된 한 Nibble 즉, 4비트 시프트시킨 데이터(SHIFT_PAT_DATA(7:0))는 제2 CRC 계산부(11)로 각각 동시에 입력된다.
그러면, 상기 제1 CRC 계산부(8)는 ATM셀 패턴생성부(2)로부터 바이트단위로 입력된 프레임 데이터(PAT_DATA(7:0))의 ATM셀의 4바이트 헤더신호를 수학식 1에 도시된 생성다항식을 이용하여 나누어 제 1 CRC 레지스터(9)와 제1 경계점 디텍터(10)로 출력한다.
이와동시에 상기 제2 CRC 계산부(11) 역시 상기 ATM셀 패턴생성부(2)로부터 바이트단위로 입력된 한 Nibble 즉, 4비트로 시프트시킨 데이터(SHIFT_PAT_DATA(7:0))의 ATM셀의 4바이트 헤더신호를 수학식 1에 도시된 생성다항식을 이용하여 나누어 제 2 CRC 레지스터(12)와 제2 경계점 디텍터(13)로 출력한다.
이때, 상기 ATM셀 병렬경계식별부(3)의 ATM셀 병렬HEC부(5)의 결과신호 처리부(7)는 현재 ATM셀 병렬HEC부(5)의 제1, 2 경계점 디텍터(10,13)의 각 디텍트단(DETECT1-2)으로부터 ATM셀의 경계식별을 알리는 검출신호를 받지않았으므로 ATM셀 병렬 카운터부(6)의 HUNT단으로 신호를 예컨대, "1"신호를 인가하여 ATM셀 카2운터(6)로 인가하여 동작시킨다. 즉, 상기 ATM셀 병렬 카운터부(6)는 ATM셀 병렬HEC부(5)가 ATM셀의 경계를 식별하도록 ATM셀의 헤더의 5바이트마다 카운트하여 HEC 인에이블신호(HEC_ENABLE신호)를 ATM셀 병렬HEC부(5)의 제1, 2 경계점 디텍터(10,13)로 각각 인가한다.
여기서, 상기 ATM셀 병렬HEC부(5)는 ATM셀 병렬 카운터부(6)로부터 인가된 HEC 인에이블신호에 의해서만 ATM셀 경계식별기능을 수행하고 상기 ATM셀 병렬 카운터부(6)는 결과신호 처리부(7)의 HUNT단으로부터 "1"이 입력될 때에만 카운트기능을 수행한다.
따라서, 상기 ATM셀 병렬경계식별부(3)의 ATM셀 병렬HEC부(5)의 제1,2 CRC 계산부(8,11)의 각각은 DS3 프레이머(1)로부터 바이트단위로 각각 입력된 프레임 데이터(PAT_DATA(7:0))와 한 Nibble 즉, 4비트 시프트시킨 데이터(SHIFT_PAT_DATA(7:0))의 ATM셀의 4바이트 헤더신호를 수학식 1에 도시된 생성다항식을 이용하여 나누어 제1,2 CRC 레지스터(8,11)와 제1, 2 경계점 디텍터(10,13)로 각각 출력하게된다. 그리고, 상기 제1,2 CRC 레지스터(9,12)의 각각은 제1, 2 CRC 계산부(8,11)로부터 출력되는 ATM셀의 4바이트 헤더신호를 연속적으로 시프트하여 제1,2 CRC 계산부(8,11)로 각각 입력시킨다. 즉, 상기 과정을 통해 프레임 데이터(PAT_DATA(7:0))와, 4비트 시프트시킨 데이터(SHIFT_PAT_DATA(7:0))가 병렬로 동시에 각각 처리되어 제1, 2 경계점 디텍터(10,13)로 각각 입력된다. 그리고, 상기 과정중에 CRC 세부카운터부(15)는 결과신호 처리부(7)의 HUNT신호를 인가받아 ATM셀의 경계를 식별하도록 ATM셀의 헤더의 5바이트마다 카운트하여 HEC 인에이블신호(HEC_ENABLE신호)를 제1, 2 경계점 디텍터(10,13)로 각각 인가한다.
이때, 상기 제1, 2 경계점 디텍터(10,13)의 각각은 상기 ATM셀 병렬 카운터부(6)로부터 인가된 HEC 인에이블신호가 인가되는 동안에 상기 각각의 제1, 2 CRC 계산부(8,11)로부터 입력된 계산 데이터(CRC_DATA)가 "0"(ALL "0")이 되는지를 판단하여 ATM셀의 경계점을 식별하기 위한 신호를 출력시키게 되는데, 여기서, 상기 제1, 2 경계점 디텍터(10,13)의 각각은 제1,2 CRC 계산부(8,11)가 프레임 데이터와 4비트 시스트된 데이터의 ATM셀의 4바이트 헤더신호를 수학식 1에 도시된 생성다항식을 이용하여 나누어 "0"이 될 때를 ATM셀의 경계점으로 식별하게 된다.
그리고, 만약 상기 제1, 2 경계점 디텍터(10,13)에 의해 ATM셀의 경계점이 식별되면 상기 제1, 2 경계점 디텍터(10,13)는 디텍트단을 "1"로 하여 프레임 데이터(PAT_DATA(7:0))와 4비트 시프트시킨 데이터(SHIFT_PAT_DATA(7:0))와 함께 CRC 패턴먹스부(14)로 각각 입력시킨다.
그러면, 상기 CRC 패턴먹스부(14)는 상기 제1 경계점 디텍터(10)와 제2 경계점 디텍터(13)의 디텍트신호(DETECT1-2)중 먼저 "1"이 인가된 신호를 검출하여 즉, PAT_DATA 또는 SHIFT_PAT_DATA중 먼저 "1"이 검출되는 어느 하나를 선택해서 경계점식별신호(PAT_MUX_DATA(7:0))와 그 선택한 디텍트신호를 ATM셀 병렬 카운터부(6)로 인가시킨다.
그리고, 상기 제1, 2 경계점 디텍터(10,13)의 디텍트신호는 결과신호처리부(7)로 검출되고 이와동시에 리세트신호(CRC_RESET, CNT_RESET)를 출력하여 해당 요소를 리세트시킨다.
그러면, 상기 결과신호처리부(7)는 ATM셀 병렬 카운터부(6)로 인가되는 HUNT단을 "0"로 출력하고 그에 따라 상기 ATM셀 병렬 카운터부(6)와 제1, 2 CRC 레지스터(9,12)는 리세트되고 ATM셀 병렬 카운터부(6)의 HEC 이에이블신호가 ATM셀 병렬HEC부(5)로 인가되지 않는다.
따라서, 상기 과정이 진행되는 동안 상기 결과신호처리부(7)는 경계점식별신호(PAT_MUX_DATA(7:0))에 따른 ATM셀의 경계점 식별 데이터(CELL_SOC)와 그 선택된 ATM셀 데이터를 ATM셀 프로세서부(4)로 입력시킨다. 그러면, 상기 ATM셀 프로세스부(4)는 상기 ATM셀 병렬경계식별부(3)의 결과신호 처리부(7)로부터 입력된 ATM셀의 시작 기준점 데이터를 이용하여 ATM셀내에서 아이들셀을 검출하고 가입자로부터 요구된 데이터를 처리하여 응답신호를 가입자기기(도시안됨)로 전달한다.
그러므로, 본 발명에 의하면, 상기 DS3 프레이머(1)에서 종래에 바이트단위로 처리되던 프레임데이터신호를 프레임 데이터(PAT_DATA(7:0))와 4비트 시프트시킨 데이터(SHIFT_PAT_DATA(7:0))로 나누어 병렬처리하고 그중 먼저 디텍트되는 신호를 매핑하게 되므로 ATM셀의 경계점을 식별하기위해 혼란을 일으키거나 또는 시간지연이 발생되지 않는다.
여기서, 상기와 같은 HUNT상태에 따른 과정에 의해 첫 번째 유효한 셀의 경계를 찾게 되면, 본 발명 장치는 통상의 방식대로 PRESYNC나 SYNC상태를 실행할 수도 있다.
이상 설명에서와 같이 본 발명은 바이트단위로 ATM 셀의 경계를 식별하는 ATM 셀 경계식별부의 전단에 DS3 프레이머로부터 출력되는 ATM 셀데이터를 복수형태의 데이터패턴으로 생성하는 ATM 셀 패턴생성부를 구비하므로써, 일정비트로 시프된 복수의 데이터 패턴신호를 이용하여 ATM 셀의 경계를 신속히 식별해낼 수 있으므로 그에 따라 DS3 UNI장치의 ATM 셀 경계 식별성을 상당히 향상시키는 장점을 가지고 있다.
또한, 본 발명에 의하면, DS3 프레이머로부터 출력되는 ATM 셀 데이터의 경계를 정확히 식별하게 되므로 그에 따라 타이밍 지연현상도 제거하는 효과가 있다.
도 1은 종래 DS3 UNI장치를 설명하는 블록도.
도 2는 도 1의 장치에서 HUNT모드로 동작되는 ATM셀 경계식별부의 설명도.
도 3은 도 2의 ATM셀 HEC부를 설명하는 블록도.
도 4는 본 발명장치를 설명하는 설명도.
도 5는 본 발명 장치를 좀 더 세부적으로 설명하는 블록도.
도 6은 본 발명 장치의 ATM셀 병렬HEC부를 설명하는 설명도.
<부호의 상세한 설명>
1 : DS3 프레이머 2 : ATM셀 패턴생성부
3 : ATM셀 병렬경계식별부 4 : ATM셀 프로세스부
5 : ATM셀 병렬HEC부 6 : ATM셀 병렬카운터
7 : 결과신호처리부 8 : 제1 CRC 계산부
9 : 제1 CRC 레지스터 10: 제1 경계점 디텍터
11: 제2 CRC 계산부 12: 제2 CRC 레지스터
13: 제2 경계점 디텍터 14: CRC 패턴먹스부
15: CRC 세부카운터부

Claims (4)

  1. 광전송시스템의 DS3 프레이머가 구비된 ATM(Asynchronous Transfer Mode)셀 경계식별장치에 있어서,
    상기 DS3 프레이머로부터 출력된 바이트단위의 프레임 데이터(PAT_DATA)와 이 프레임 데이터를 4비트 시프트시킨 데이터(SHIFT_PAT_DATA)의 복수 패턴 데이터를 생성하여 출력하는 ATM셀 패턴생성부와;
    상기 ATM셀 패턴생성부로부터 바이트단위로 입력된 프레임 데이터(PAT_DATA)의 ATM셀의 4바이트 헤더신호를 특정 생성다항식을 이용하여 나누어 출력하는 제1 CRC(CYCLIC REDUNDANCY CHECK)계산부와, 상기 제 1 CRC 계산부로부터 출력되는 ATM셀의 4바이트 헤더신호를 시프트하여 제1 CRC 계산부로 입력시키는 제1 CRC 레지스터와, HEC(Header Error Check) 인에이블신호가 인가되는 동안에 상기 제1 CRC 계산부로부터 입력된 계산 데이터(CRC_DATA1)를 특정값이 되는지를 판단하여 ATM셀의 경계점을 식별하기 위한 신호(DETECT1)를 출력시키는 제1 경계점 디텍터와, 상기 ATM셀 패턴생성부로부터 바이트단위로 입력된 4비트 시프트시킨 데이터(SHIFT_PAT_DATA)의 ATM셀의 4바이트 헤더신호를 특정 생성다항식을 이용하여 나누어 출력하는 제2 CRC 계산부와, 상기 제 2 CRC 계산부로부터 출력되는 ATM셀의 4바이트 헤더신호를 시프트하여 제2 CRC 계산부로 입력시키는 제2 CRC 레지스터와, 상기 HEC 인에이블신호가 인가되는 동안에 상기 제2 CRC 계산부로부터 입력된 계산 데이터(CRC_DATA 2 )를 특정값이 되는지를 판단하여 ATM셀의 경계점을 식별하기위한 신호(DETECT2)를 출력시키는 제2 경계점 디텍터와, 상기 제1 경계점 디텍터와 제2 경계점 디텍터의 디텍트신호중 먼저 특정 판단값이 인가된 신호를 검출하여 그중 하나를 선택해서 출력하고 그 선택한 디텍트신호를 ATM셀 병렬 카운터부로 인가시키는 CRC 패턴먹스부로 이루어진 ATM셀 병렬HEC부와;
    상기 ATM셀 병렬HEC부가 ATM셀의 경계를 식별하도록 ATM셀의 헤더의 5바이트마다 카운트하여 상기 ATM셀 병렬HEC부로 인가될 HEC 인에이블신호를 복수개 생성하는 ATM셀 병렬 카운터부와;
    상기 ATM셀 HEC부로부터 출력되는 검출신호를 검출하여 ATM셀의 경계점식별여부를 판단하고 그에 따른 결과신호를 출력하며, ATM셀 병렬 카운터부에 HUNT신호를 제공하는 결과신호처리부를 포함하는 것을 특징으로 하는 동기식 전송시스템의 디에스 쓰리 유엔아이장치의 에이티엠셀 경계식별장치.
  2. 삭제
  3. 제1항에 있어서, 상기 ATM셀 병렬HEC부는 결과신호 처리부의 HUNT신호를 인가받아 ATM셀의 경계를 식별하도록 ATM셀의 헤더의 5바이트마다 카운트하여 HEC 인에이블신호를 제1, 2 경계점 디텍터로 각각 인가하는 CRC 세부카운터부를 포함하는 것을 특징으로 하는 동기식 전송시스템의 디에스 쓰리 유엔아이장치의 에이티엠셀 경계식별장치.
  4. 제1항에 있어서, 상기 특정값이 2진수 "0"이고, 상기 특정판단값은 2진수 "1"인 것을 특징으로 하는 동기식 전송시스템의 디에스 쓰리 유엔아이장치의 에이티엠셀 경계식별장치.
KR10-2001-0039939A 2001-07-05 2001-07-05 동기식 전송시스템의 디에스 쓰리 유엔아이장치의에이티엠셀 경계식별장치 KR100539668B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR10-2001-0039939A KR100539668B1 (ko) 2001-07-05 2001-07-05 동기식 전송시스템의 디에스 쓰리 유엔아이장치의에이티엠셀 경계식별장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2001-0039939A KR100539668B1 (ko) 2001-07-05 2001-07-05 동기식 전송시스템의 디에스 쓰리 유엔아이장치의에이티엠셀 경계식별장치

Publications (2)

Publication Number Publication Date
KR20030005151A KR20030005151A (ko) 2003-01-17
KR100539668B1 true KR100539668B1 (ko) 2005-12-28

Family

ID=27713468

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2001-0039939A KR100539668B1 (ko) 2001-07-05 2001-07-05 동기식 전송시스템의 디에스 쓰리 유엔아이장치의에이티엠셀 경계식별장치

Country Status (1)

Country Link
KR (1) KR100539668B1 (ko)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0758779A (ja) * 1993-08-13 1995-03-03 Oki Electric Ind Co Ltd データ伝送システム
KR19980040996A (ko) * 1996-11-30 1998-08-17 김영환 비동기식전송모드(atm)셀 경계 식별장치
KR19980077559A (ko) * 1997-04-21 1998-11-16 김영환 비동기 전송 모드(atm) 셀의 전송장치
WO2000018179A1 (en) * 1998-09-18 2000-03-30 Telefonaktiebolaget Lm Ericsson (Publ) Determining time slot delay for atm transmissions

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0758779A (ja) * 1993-08-13 1995-03-03 Oki Electric Ind Co Ltd データ伝送システム
KR19980040996A (ko) * 1996-11-30 1998-08-17 김영환 비동기식전송모드(atm)셀 경계 식별장치
KR100211918B1 (ko) * 1996-11-30 1999-08-02 김영환 비동기식전송모드셀 경계 식별장치
KR19980077559A (ko) * 1997-04-21 1998-11-16 김영환 비동기 전송 모드(atm) 셀의 전송장치
KR100236228B1 (ko) * 1997-04-21 1999-12-15 김영환 비동기 전송 모드(atm) 셀의 전송장치
WO2000018179A1 (en) * 1998-09-18 2000-03-30 Telefonaktiebolaget Lm Ericsson (Publ) Determining time slot delay for atm transmissions

Also Published As

Publication number Publication date
KR20030005151A (ko) 2003-01-17

Similar Documents

Publication Publication Date Title
JP3421208B2 (ja) ディジタル伝送システムおよび同期伝送装置におけるパス試験信号生成回路ならびにパス試験信号検査回路
US7940808B2 (en) Communications system with symmetrical interfaces and associated methods
US6611928B1 (en) Homo-code continuity proof testing device
US6256326B1 (en) Pseudo-synchronization prevention method in SDH transmission mode, pseudo-synchronization preventing SDH transmission system, and transmitter-receiver in pseudo-synchronization preventing SDH transmission system
US6678842B1 (en) Communications system and associated deskewing methods
US6876630B1 (en) Reframer and loss of frame (LOF) check apparatus for digital hierarchy signal
US6675327B1 (en) Communications system including lower rate parallel electronics with skew compensation and associated methods
US7428249B2 (en) Pointer processing and path BIP-8 computation for large concatenated payloads
KR100539668B1 (ko) 동기식 전송시스템의 디에스 쓰리 유엔아이장치의에이티엠셀 경계식별장치
CN116545573B (zh) 一种基于fpga实现的虚级联组成员自动识别方法及系统
Obaidat et al. A methodology to analyze the performance of a parallel frame synchronization scheme in SDH high speed networks
KR100397504B1 (ko) 전송시스템의 데이터열에 대한 시분할 병렬 에러의 누적계산장치 및 그 방법
JP2690627B2 (ja) 非同期データ伝送方式
JP3606382B2 (ja) Atmアダプテーション層における構造化データ伝達のためのポインタ生成装置、および、その方法
KR100421952B1 (ko) 전송시스템의 티원 씨알씨 계산 모듈
KR100255807B1 (ko) 수요밀집형 광 가입자 전송장치의 광 송수신장치
US6504822B1 (en) Device and method for detecting and/or measuring the misconnection time in telecommunication networks
KR19980020862A (ko) 비동기 전송모드(atm) 셀 기반 전송방식의 프레임 동기장치
KR100255805B1 (ko) 수요밀집형 광 가입자 전송장치에 있어서의 클럭 제공 및 광 송수신 장치
JP2001127746A (ja) タイミング伝送方式
KR100267277B1 (ko) 통신시스템의 셀 경계 식별 장치
KR20030009687A (ko) 지에프피 수신 프레임의 경계식별 장치 및 그 방법
KR100278444B1 (ko) 동기식 디지털 계위(sdh) 전송을 위한 관리단위(au) 포인터 해석에 의한 경보신호 검출 회로
JPH0787043A (ja) パスオーバヘッド終端回路
KR20020055112A (ko) 에스디에이치 망에서의 데이터 에러 카운팅 처리장치

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20111110

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee