KR100510811B1 - 칼라 신호 보정 회로, 칼라 신호 보정 장치, 칼라 신호보정 방법, 칼라 신호 보정 프로그램 및 표시 장치 - Google Patents

칼라 신호 보정 회로, 칼라 신호 보정 장치, 칼라 신호보정 방법, 칼라 신호 보정 프로그램 및 표시 장치 Download PDF

Info

Publication number
KR100510811B1
KR100510811B1 KR10-2002-0044459A KR20020044459A KR100510811B1 KR 100510811 B1 KR100510811 B1 KR 100510811B1 KR 20020044459 A KR20020044459 A KR 20020044459A KR 100510811 B1 KR100510811 B1 KR 100510811B1
Authority
KR
South Korea
Prior art keywords
color signal
data
color
pixel
lsb
Prior art date
Application number
KR10-2002-0044459A
Other languages
English (en)
Other versions
KR20030010572A (ko
Inventor
아리따가즈유끼
아오끼도시야
Original Assignee
샤프 가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 샤프 가부시키가이샤 filed Critical 샤프 가부시키가이샤
Publication of KR20030010572A publication Critical patent/KR20030010572A/ko
Application granted granted Critical
Publication of KR100510811B1 publication Critical patent/KR100510811B1/ko

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/02Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the way in which colour is displayed
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/02Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the way in which colour is displayed
    • G09G5/022Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the way in which colour is displayed using memory planes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0285Improving the quality of display appearance using tables for spatial correction of display data
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Nonlinear Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Video Image Reproduction Devices For Color Tv Systems (AREA)
  • Processing Of Color Television Signals (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Image Processing (AREA)

Abstract

표시 장치의 각각의 화소 상에 데이터를 표시하는 칼라 신호를 보정하기 위한 칼라 신호 보정 회로가, N비트의 칼라 신호를 입력하기 위한 칼라 신호 입력부(N은 자연수임); 소정의 화소에 인접한 제1 및 제2 인접 화소에 대응하는 제2 칼라 신호와 제3 칼라 신호를 가산하여 가산 값 데이터를 얻기 위한 가산부; 소정의 화소에 대응하는 제1 칼라 신호를 2배화하여 산출된 2배화 칼라 신호 데이터를 가산 값 데이터로부터 차분 값을 얻기 위한 제1 비교부; 차분 값에 따라 LSB를 결정하기 위한 LSB 결정부; 및 2배화 칼라 신호 데이터의 N개의 상위 비트와 LSB를 가산하여 N+1비트의 칼라 신호를 생성하기 위한 칼라 신호 생성부를 포함한다.

Description

칼라 신호 보정 회로, 칼라 신호 보정 장치, 칼라 신호 보정 방법, 칼라 신호 보정 프로그램 및 표시 장치{COLOR SIGNAL CORRECTION CIRCUIT, COLOR SIGNAL CORRECTION APPARATUS, COLOR SIGNAL CORRECTION METHOD, COLOR SIGNAL CORRECTION PROGRAM, AND DISPLAY APPARATUS}
본 발명은 표시 장치의 구동 제어 분야에 관한 것이다. 특히, 본 발명은 표시 장치의 칼라 신호 보정을 위해 사용되는 칼라 신호 보정 회로, 칼라 신호 보정 장치, 칼라 신호 보정 방법, 및 칼라 신호 보정 프로그램에 관한 것이고, 또한 이러한 칼라 신호 보정이 실현될 수 있는 표시 장치에 관한 것이다.
전자 기기 등에 사용되는 칼라 표시 장치의 성능은 매년 개선되고 있다. 이러한 경향은 액정 TV 등에 탑재되는 대형 표시 장치에서뿐만 아니라, 휴대용 전화기 및 휴대용 게임 장치와 같은 휴대용 장치에 탑재되는 소형 표시 장치에서도 그러하다.
예를 들면, 종래의 휴대용 게임 장치에서, 화상은 애니메이션 화상과 같은 저해상도 칼라 스케일 칼라 신호에 기초로 표시된다. 그러나, 최근에, 소비자는 예를 들면 3차원 공간내의 물체가 음영으로 표시되는 자연 화상같이 보이는 화상의 고화질의 칼라 화상 표시를 요구하고 있다. 이러한 요구를 만족시키는 목적으로, 더욱 고해상도의 칼라 스케일(다중 칼라 스케일 레벨)의 칼라 신호가 표시 장치 및 그 제어 회로에 사용되게끔 여러 수단이 제공되는 것이 필요하게 된다.
여기서, "칼라 신호"는 표시 장치상의 매트릭스에 배열되는 화소상에 표시되는 화상과 같은 표시 데이터(칼라 성분 데이터), 즉 화소의 휘도를 제어하는데 사용되는 칼라 스케일 표현 값을 말한다.
종래의 액정 표시 장치는 다음과 같은 구조를 가진다. 도 11은 종래의 액정 표시 장치의 구조를 도시한 블럭도이다. 액정 표시 장치(101)는 액정 표시 모듈(7), 외부 호스트 시스템(8), 및 액정 표시 모듈(7) 및 외부 호스트 시스템(8)을 결합시키는 시스템 버스(9)를 포함한다. 액정 표시 모듈(7)은 액정 표시 패널 유니트(11), 액정 구동 제어기(12)(이하, "LCDC"라 한다), 및 표시 메모리를 포함한다. 외부 호스트 시스템(8)은 CPU(15), 시스템 메모리(16), 및 I/O 시스템(17)을 포함한다.
예를 들면, 액정 표시 패널 유니트(11)는 매트릭스로 배열되는 화소를 갖는 TFT 액정 패널, 액정 패널을 구동하기 위해 발생되는 화상 표시 데이터에 기초하여 결정되는 칼라 스케일 표현 전압을 액정 패널의 TFT 소스선에 인가하기 위한 소스 드라이버, 주사 제어 신호를 액정 패널의 TFT 게이트선에 인가하기 위한 게이트 드라이버, 및 칼라 스케일 표현 전압을 발생시키기 위한 액정 구동 전압 발생 회로를 포함한다. 액정 표시 패널 유니트(11)가 STN 종류의 액정 패널을 포함하는 경우, 세그먼트 드라이버와 공통 드라이버는 상술한 소스 드리이버와 게이트 드리이버들 대신에 사용된다.
LCDC(12)는 외부 호스트 시스템(8)의 제어하에서 소스 드라이버와 게이트 드라이버를 제어하기 위한 제어 신호 및 소스 드라이버에 제공되는 화상 표시 신호(데이터)를 발생시키는 제어기 회로이다. LCDC(12)는 외부 호스트 시스템(8) 및 표시 메모리(13)에 신호 및 데이터의 송신을 위한 인터페이스부(21), 및 표시 메모리(13)로부터 화상 표시 데이터를 판독하며 액정 표시 패널 유니트(11)에서 소스 드라이버에 제공되는 제어 신호를 발생시키기 위한 신호 처리부(22)를 포함한다.
LCDC(12)는, 화상 표시 데이터를 전송하기 위한 전송 클럭 신호, 수평 동기 기간의 단위에 기초하여 화상 표시 데이터의 전송 개시를 제어하기 위한 소스 드라이버 개시 펄스 신호(수평 동기 신호), 주사 제어 신호의 주사 개시를 제어하기 위한 게이트 드라이버 개시 펄스 신호(수직 동기 신호), 및 액정 패널의 교류 구동을 수행하는데 사용되는 교류 신호를 각각 출력한다.
외부 호스트 시스템(8)은 I/O 시스템(17)을 통해 외부로 입력되는 화상 표시 데이터를 액정 표시 패널 유니트(11)에 전송하며, 시스템 버스(9)를 통해 액정 표시 모듈(7)을 제어하는 CPU 시스템을 일반적으로 채용한다.
최근에 채용된 액정 표시 패널 유니트중에는 전체 18비트로 이루어지는 화상 표시 데이터에 대응하는 칼라 스케일 표현을 수행하는 TFT 액정 표시 패널 유니트가 있다. 이런 액정 표시 패널 유니트에서, 칼라 화상 표시 데이터는 64 칼라 스케일 레벨(=26)의 데이터이고, 여기서 각각이 1도트에 대응하는 R(적색), G(녹색) 및 B(청색) 화소 각각에 6비트가 할당된다. 이런 액정 표시 패널 유니트를 포함하는 액정 표시 모듈은 외부 호스트 시스템으로의 특정 목적의 제어 프로세서가 아니라 일반적으로 사용되는 범용 제어 프로세서를 포함하는 CPU 시스템을 사용하여 제어된다. 이는 일반적으로 사용되는 범용 제어 프로세서를 포함하는 CPU 시스템이 값싸기 때문에, 여러 목적에 사용될 수 있다.
이런 범용 제어 프로세서에 사용될 수 있는 비트수는 8(즉, 4)의 배수, 즉 8비트, 16비트, 24비트, 32비트 등이다.
이와 같이, 16비트로 이루어지는 화상 표시 데이터는 65536(=216) 칼라로 칼라 화상을 표현한다. 이런 화상 표시 데이터에 사용되는 칼라 데이터 패턴에서, 5-6-5 포맷이 일반적으로 채용된다. 5-6-5 포맷에서는, 칼라 스케일 표현 값으로서 5비트는 R에, 6비트는 G에, 5비트는 B에 할당되어, 전체 16비트로 이루어지는 화상 표시 데이터를 얻게 된다.
TFT 액정 표시 패널 유니트에서, 상술한 바와 같이, 6비트는 R, G 및 B 각각에 칼라 스케일 표현 값으로 할당되어 균등한 비트 구조를 얻게 된다. 즉, 처리될 화상 표시 데이터는 전체 18비트로 이루어진다.
따라서, 도 11에 도시된 액정 표시 모듈(7)에서, 외부 호스트 시스템(8)으로부터 출력되며 시스템 버스(9)롤 통해 LCDC(12)에 입력되는 화상 표시 데이터가 16비트 구조를 가진다면, 이런 데이터는 LCDC(12)의 신호 처리부(22)에서 전체 18비트로 이루어지는 화상 표시 데이터로 변환 또는 보정되어야만 하며, 여기서, 6비트는 R, G, B 각각에 칼라 스케일 표현 값으로서 할당된다.
따라서, LCDC(12)의 신호 처리부(22)에서, 18비트로 이루어지는 화상 표시 데이터와 16비트로 이루어지는 화상 표시 데이터 사이의 정합을 얻기 위하여, 16비트의 화상 표시 데이터는 R 화소 및 B 화소 각각에 할당된 5비트 화상 데이터가 6비트 화상 표시 데이터로 확장되도록 칼라 스케일 보정을 행한다.
종래의 이러한 칼라 스케일 보정의 기술을 이하에서 설명한다.
(1) LSB(Least Significant Bit) 고정 방식
이 방식에서, 1비트는 LSB로서 5비트 화상 표시 데이터에 새롭게 추가되어, 6비트 데이터를 얻게 되고, 이런 새로운 LSB는 디폴트로 "1" 또는 "0"으로 설정된다.
(2) MSB(Most Significant Bit) 반복 방식
이 방식에서, 1비트는 LSB로서 5비트 화상 표시 데이터에 새롭게 추가되어, 6비트 데이터를 얻게 되고, MSB의 데이터와 동일한 값이 LSB의 데이터로서 설정된다.
(3) 칼라 스케일 팔레트 방식
이 방식에서, 5비트 화상 표시 데이터와 6비트 화상 표시 데이터간의 관계는 팔레트(이하, "룩업 테이블(LUT)" 또는 "변환 테이블"라 한다)의 형태로 구축된다. 임의의 화상 표시 데이터가 입력될 때, 입력 화상 표시 데이터에 대응하는 화상 표시 데이터는 출력된다.
그러나, 상술한 모든 방식은 칼라 재현력(칼라 스케일 표현의 재현력)에서 문제를 가진다. 이하, 각각의 방식에서의 문제점들을 8 ×8 화소로 이루진 화상을 예로 들어 설명한다. 특히, 5비트 화상 표시 데이터의 칼라 성분 데이터(칼라 스케일 표현 데이터)가 6비트 화상 표시 데이터가 되도록 확장되는 칼라 스케일 보정 처리에서 칼라 성분 데이터를 변환하는 방법을 설명한다.
도 12는 LCDC(12)로 입력되는 5비트로 이루어지는 화상 표시 데이터(원(元) 화상 데이터)의 표시 패턴의 일예를 도시한다. 도 12에서, 각각의 원은 단일 화소를 표현하며, 각각의 원에 도시된 값은 화소에 대응하는 칼라 성분 데이터 값(칼라 스케일 표현 데이터 값)이다. 이는 또한 후술될 표시 패턴도에도 적용된다. 본 예에서, 칼라 성분은 5비트 값으로 표현되므로, 32(25=32)개의 서로 다른 값들, 즉 "00h" 내지 "1Fh"("h"는 16진수 표현임으로 의미한다)가 표시될 수 있다. 도 12에 예시된 예에서, 좌상측 코너(도 12에서 좌표 (X=0, Y=0))에서의 화소로부터 우하측 코너(도 12에서 좌표 (X=7, Y=7))에서의 화소까지, "00h"에서 "1Fh"까지의 32개의 값이 배열되어 화소들의 값이 2개의 화소마다 증가한다.
본 예에서, 5비트 화상 표시 데이터 또는 6비트 화상 표시 데이터에서의 "00h" 값은 표시에서 가장 어두운 화소에 대응하는 데이터이다. 5비트 화상 표시 데이터에서의 "1Fh" 값은 표시에서 가장 밝은 화소에 대응하는 데이터이다. 6비트 화상 표시 데이터에서 "3Fh" 값은 표시에서 가장 밝은 화소에 대응하는 데이터이다.
1. LSB 고정 방식에 기초한 칼라 스케일 보정
도 13 및 14는 도 12의 원 화상 데이터가 LSB 고정 방식에 기초하여 칼라 스케일 보정을 행한 후에 얻어지는 표시 패턴도이다. 먼저, "0" 데이터가 원 화상의 칼라 성분 데이터의 LSB에 부가되어, 칼라 성분 데이터가 6비트 데이터가 되도록 칼라 스케일 보정(확장)되는 예가 설명된다. 본 방법에 기초하여 칼라 스케일 보정에서, 도 12의 5비트 표현에서 좌표 (X=6, Y=7)의 가장 밝은 값 "1Fh"는 도 13에서의 값 "3Eh"(빗금친 원 참조)으로 변환된다. 그러나, 상술한 바와 같이, "3Fh"는 6비트 표현의 표시에서 가장 밝은 화소에 대응하는 화소이다. 따라서, 본 변환 방법에서, 표시 패널에 표시될 수 있는 가장 밝은 점은 표시될 수 없다.
다음으로, 칼라 스케일 보정이 "1" 데이터를 원 화상의 칼라 성분의 LSB에 부가함으로써 수행되어 화상이 6비트 표현으로 확장되는 다른 예가 설명된다. 본 방법에 기초하는 칼라 스케일 보정에서, 도 12에 도시된 원 화상 데이터의 5비트 표현의 좌표(X=0, Y=0)에서 가장 어두운 화소 값 "00h"은 도 14에서의 값 "01h"(빗금친 원 참조)로 변환된다. 그러나, 상술한 바와 같이, "00h"는 6비트 표현의 표시에서 가장 어두운 화소에 대응하는 데이터이다. 따라서, 본 변환 방법에서, 표시 패널에 표시될 수 있는 가장 어두운 점은 표시될 수 없다.
더욱이, LSB 고정 방식의 경우에, 도 13 및 14에 예시된 바와 같이, 상술한 칼라 스케일 보정 방식들중 어느 하나에서, 칼라 스케일 보정이후에 표시될 수 있는 데이터의 종류 수는 단지 32(32 칼라 스케일 레벨 표시)이다. 즉, 상술한 방식들중 어느 하나에서도, 표시 패널의 6비트 성능(26=64 칼라 스케일 레벨 표시)은 완전히 사용되지 않는다.
2. MSB 반복 방식에 기초한 칼라 스케일 보정
도 15는 도 12의 원 화상 데이터가 MSB 반복 방식에 기초하여 칼라 스케일 보정을 행한 후에 얻어지는 표시 패턴도이다. 본 예에서, 도 15에서 빗금친 화소(좌표 (X=7, Y=3)에서)가 고려된다. 도 12에서 원 화상 데이터(5비트 표현)에서, 이들 2개의 화소들은 연속적인 값들, 0Fh(01111)및 10h(10000)을 가진다. 그러나, 칼라 스케일 보정(비트 확장 변환)을 통해, 이들 값들은 크게 이산된 값들, 1Eh(011110) 및 21h(100001)으로 변환된다.
즉, 크게 이산된 점들은 점차적인 휘도 변동 패턴에서 야기된다. 이 방식은 LSB 고정 방식을 사용하여 표시될 수 없는 표시 패널의 성능 범위내의 가장 밝고 어두운 점들이 비록 표시된다 할지라도 이산 점들이 점차적인 휘도 변동에서 야기된다는 점에서 불리하다.
더욱이, MSB 반복 방식의 경우에, 칼라 스케일 보정 후에 표시될 수 있는 데이터의 종류 수는 단지 32(32칼라 스케일 레벨 표시)이다. 즉, 이 방식에서도, 표시 패널의 6비트 표현 성능은 완전히 사용되지 않는다.
상술한 바와 같이, MSB 반복 방식 및 LSB 고정 방식에서, 화상의 특성들은 화상이 차분 비트 확장 처리에 수행될 때를 고려하지 않으며, 확장 처리는 단순한 방식으로 수행된다. 따라서, 이런 방식들에서, 표시 패널이 원래 갖는 표현 성능은 완전히 사용될 수 없다.
3. 팔레트 방식에 기초한 칼라 스케일 보정
도 16의 (a)는 도 12의 원 화상 데이터가 팔레트 방식에 기초한 칼라 스케일 보정에 수행된 후에 얻어지는 표시 패턴도이다. 도 16의 (b)는 팔레트의 일예이다.
원 화상 데이터의 좌표(X=5, Y=7) 및 (X=6, Y=7)(도 12)에서 화소의 5비트 화상 표시 데이터가 도 16의 (a)의 6비트 화상 표시 데이터로 변환되는 칼라 스케일 보정을 고려한다. 도 12에서, 이들 화소들의 화상 표시 데이터의 값들은 연속적인 값들이다. 그러나, 칼라 스케일 보정을 통해, 이들 값들은 도 16의 (b)의 팔레트에 설정된 값들에 의해 이산 값으로 변환된다(즉, 이들 화소들의 값들의 차이는 다른 인접한 화소들의 값과 비교해서 변환 후에 크게 증가된다.). 즉, 크게 이산된 점들은 점차적인 변동 패턴에서 야기된다.
팔레트 방식은 이산 점들이 자유롭게 선택될 수 있으며, 반면에 이런 선택이 MSB 반복 방식에서 수행될 수 없는 것에 특징이다. 그러나, 이런 방식에서도, 팔레트에 포함되는 데이터 종류의 수는 단지 32이다. 즉, 이 방식에서도 표시 패널의 6비트 표현 성능은 완전히 활용될 수 없다.
비록 칼라 스케일 팔레트 방식이, 팔레트에서의 값들이 자유롭게 변화되어, 사용자가 γ보정 등과 같은 칼라 스케일 표현 파라미터를 임의로 설정할 수 있을지라도, 이 값들이 일단 설정되면 이런 값들의 설정은 모든 표시에 적용된다. 따라서, 표시될 화상의 종류, 예를 들면 자연 화상, 그래픽 화상, 애니메이션 화상 등에 따라서 팔레트를 설정할 필요가 있다. 따라서, 이런 추가적인 설정 작업은 사용자에게는 부담이 된다. 팔레트가 표시될 화상의 종류에 따라 설정된다 할지라도, 상술한 문제는 제거되지 않는다. 즉, 표시 패널의 표현 성능은 완전히 활용될 수 없다.
따라서, 상술한 바와 같이, 상술한 종래의 기술들은 표시 장치의 높은 칼라 스케일 표현 성능을 완전히 활용하는 고해상도 칼라 화상 데이터가 사용자의 부담없이 또는 표시될 화상상에 의존함이 없이 얻어질 수 없다는 문제를 가지고 있다.
본 발명은 상기 문제를 해결하기 위한 수단으로서 다음과 같은 구성을 포함한다.
(1) 매트릭스로 배열된 표시 장치의 각각의 화소 상에 데이터를 표시하는 칼라 신호를 보정하기 위한 칼라 신호 보정 회로에 있어서, N비트의 칼라 신호를 입력하기 위한 칼라 신호 입력부- N은 자연수임 -; 소정의 화소에 대응하는 제1 칼라 신호와, 상기 소정의 화소에 인접한 제1 인접 화소에 대응하는 제2 칼라 신호와, 상기 제1 인접 화소에 대해 반대측에서 상기 소정의 화소에 인접하는 제2 인접 화소에 대응하는 제3 칼라 신호를 기억하기 위한 칼라 신호 데이터 기억부; 상기 제2 칼라 신호와 상기 제3 칼라 신호를 가산하여 가산 값 데이터를 얻기 위한 가산부; 상기 제1 칼라 신호를 2배화하여 2배화 칼라 신호 데이터를 얻기 위한 2배화부; 상기 가산 값 데이터로부터 상기 2배화 칼라 신호 데이터를 감산하여 차분 값을 얻기 위한 제1 비교부; 상기 차분 값에 따라 LSB를 결정하기 위한 제1 LSB 결정부; 및 상기 2배화 칼라 신호 데이터의 상위 비트와 상기 LSB를 가산하여 N+1비트의 칼라 신호를 생성하기 위한 칼라 신호 생성부를 포함하는 칼라 신호 보정 회로가 제공된다.
이와 같은 구조를 갖는 칼라 신호 보정 회로에서, 매트릭스로 배열된 표시 장치의 각 화소 상에 데이터를 표시하는 칼라 신호를 보정하기 위해, 칼라 신호 데이터 기억부는 소정 화소에 대응하는 제1 칼라 신호, 상기 소정 화소에 인접하는 제1 인접 화소에 대응하는 제2 칼라 신호, 및 상기 제1 인접 화소에 대해 반대측에서 상기 소정 화소에 인접하는 제2 인접 화소에 대응하는 제3 칼라 신호를 기억하며, 이들은 칼라 신호 입력부에 입력되는 N비트의 칼라 신호에 포함된다. 가산부에서 제2 칼라 신호와 제3 칼라 신호가 가산되어 가산 값 데이터가 산출된다. 2배화부에서 제1 칼라 신호를 2배화하여 2배화 칼라 신호 데이터가 산출된다. 제1 비교부에서는 2배화 칼라 신호 데이터를 가산 값 데이터에서 감산함으로써 차분 값이 산출된다. 칼라 신호 생성부는 차분 값에 따라 제1 LSB 결정부에서 결정된 LSB와 2배화 칼라 신호 데이터의 N 상위 비트를 가산하여 N+1비트의 칼라 신호를 생성한다.
따라서, 단순 회로를 사용하여 칼라 화상의 칼라 성분에 대한 칼라 신호 보정이 행해져 계조가 평활한 칼라 화질이 얻어짐으로써, 칼라 화상의 칼라 분해능을 향상시킬 수 있다. 확장되지 않은 데이터에서 버려진 하위 비트 값에 대해 연산 처리 및 비교 처리를 행하고, 추정에 의해 복원시킨다. 그 결과, 고품질의 화상 표시를 실현할 수 있다. "LSB"는 최하위 비트(Least Significant Bit)의 약칭이다.
(2) 상기 차분 값이 0보다 작거나 같은 경우에는, 상기 제1 LSB 결정부는 상기 LSB를 0으로 설정하고, 상기 차분 값이 0보다 큰 경우에는, 상기 제1 LSB 결정부는 상기 LSB를 1로 설정한다.
이러한 구성에서, 가산 수단에 의해 제2 칼라 신호와 제3 칼라 신호를 가산함으로써 산출된 가산 값 데이터와 제1 칼라 신호를 2배화부에서 2배화함으로써 산출된 2배화 칼라 신호 데이터 사이의 차분 값이 0이거나 그보다 작으면, 제1 LSB 결정부는 LSB를 0으로 설정하고; 차분 값이 0보다 크면, 제1 LSB 결정부는 LSB를 1로 설정한다. 그래서, 칼라 재현성을 높이면서도 칼라 신호 보정을 행할 수 있다.
(3) 상기 차분 값을 소정의 기준 값과 비교하기 위한 제2 비교부; 및 상기 차분 값이 상기 소정의 기준 값과 같거나 큰 경우에는 상기 LSB를 0으로 설정하고, 상기 차분 값이 상기 소정의 기준 값보다 작은 경우에는 상기 LSB를 1로 설정하기 위한 제2 LSB 결정부를 더 포함하는 칼라 신호 보정 회로가 제공된다.
이러한 구성을 갖는 칼라 신호 보정 회로에 있어서, 가산 수단에 의해 제2 칼라 신호와 제3 칼라 신호를 가산하여 얻어진 가산 값 데이터와 2배화부에 의해 제1 칼라 신호를 2배화하여 산출된 2배화 칼라 신호 데이터 사이의 차분 값을 소정의 기준 값과 비교한다. 제2 LSB 결정부는 차분 값이 소정의 기준 값과 같거나 크면 LSB를 0으로 설정하고, 차분 값이 소정의 기준 값보다 작으면 LSB를 1로 설정한다. 그래서, 윤곽을 흐림이 없이 선명한 윤곽을 갖는 화상에 대한 칼라 신호 보정이 행해질 수 있어, 화상의 칼라 분해능을 향상시킬 수 있다.
(4) 상기 제1 LSB 결정부에 의해 결정된 상기 LSB와 상기 제2 LSB 결정부에 의해 결정된 상기 LSB 중의 하나를 선택하기 위한 선택부를 더 포함하는 칼라 신호 보정 회로가 제공된다.
이러한 구성을 갖는 칼라 신호 보정 회로에서, 선택부가 제1 LSB 결정부에서 결정된 LSB와 제2 LSB 결정부에서 결정된 LSB 중 하나를 선택한다. 이러한 구성에 의해, LSB는 칼라 신호 보정이 행해져야 할 화상 종류에 따라 선택될 수 있다.
(5) 보정된 화소수의 백분율의 증가가 중지하거나 거의 중지하는 경우에 얻어진 상기 차분 값을 상기 소정의 기준 값으로 이용한다.
이러한 구성을 갖는 본 발명의 칼라 신호 보정 회로에서, 보정된 화소수의 백분율 증가가 중지 또는 거의 중지된 때 얻어진 차분 값을 소정의 기준 값으로 사용하며, 이 기준 값은 제2 비교부에서의 차분 값과 비교된다. 그래서, 각종 화상에 대한 최적의 칼라 신호 보정이 행해져, 화상의 칼라 분해능을 향상시킬 수 있다.
(6) 상기 소정의 기준 값은 7이다.
이러한 구성에서, 제2 비교부에서의 차분 값과 비교되는 소정의 기준 값은 7이다. 따라서, 휘도가 이산적으로 변화하는 부분을 포함하는 페이스 또는 캐릭터의 윤곽부를 표현하는 화상에 대한 칼라 신호 보정이 행해질 때에도, 윤곽은 흐림이 생기지 않고, 선명한 윤곽을 유지하면서 화상 보정을 행할 수 있다.
(7) 상기 문단 (1) 내지 (6)의 임의의 칼라 신호 보정 회로를 포함하고, 복수 종류의 칼라 신호를 포함하는 칼라 화상 데이터에서, 상기 복수 종류의 칼라 신호 중의 적어도 하나에 대해 보정이 수행되는 칼라 신호 보정 장치가 제공된다.
이러한 구성을 갖는 칼라 신호 보정 장치는 복수 종류의 칼라 신호 중 하나에 대해 적어도 보정 처리를 행하는 상기 문단 (1) 내지 (6) 중 임의의 칼라 신호 보정 회로를 포함한다. 따라서, 단순 회로를 사용하여 칼라 화상의 칼라 성분에 대한 칼라 신호 보정을 행하여 계조가 균등한 칼라 화질을 획득하는 칼라 신호 보정 장치가 제공됨으로써, 칼라 화상의 칼라 분해능을 향상시킬 수 있다.
(8) 상기 복수 종류의 칼라 신호는 R화소, G화소 및 B화소에 대한 칼라 신호를 포함한다.
이러한 구성에서, 각 R화소, G화소 및 B화소에 대한 칼라 화상 데이터로서 입력되는 복수 종류의 칼라 신호가 보정된다. 따라서, 칼라 화상의 칼라 분해능은 칼라 화상의 칼라 성분의 각각에 대해 향상될 수 있다.
(9) 매트릭스로 배열된 표시 장치의 각각의 화소 상에 데이터를 표시하는 칼라 신호를 보정하기 위한 칼라 신호 보정 방법에 있어서, N비트의 칼라 신호를 입력하기 위한 칼라 신호 입력 단계- N은 자연수임 -; 소정의 화소에 대응하는 제1 칼라 신호와, 상기 소정의 화소에 인접한 제1 인접 화소에 대응하는 제2 칼라 신호와, 상기 제1 인접 화소에 대해 반대측에서 상기 소정의 화소에 인접하는 제2 인접 화소에 대응하는 제3 칼라 신호를 기억하기 위한 칼라 신호 데이터 기억 단계; 상기 제2 칼라 신호와 상기 제3 칼라 신호를 가산하여 가산 값 데이터를 얻기 위한 가산 단계; 상기 제1 칼라 신호를 2배화하여 2배화 칼라 신호 데이터를 얻기 위한 2배화 값 연산 단계; 상기 가산 값 데이터로부터 상기 2배화 칼라 신호 데이터를 감산하여 차분 값을 얻기 위한 제1 비교 단계; 상기 차분 값에 따라 LSB를 결정하기 위한 제1 LSB 결정 단계; 및 상기 2배화 칼라 신호 데이터의 상위 비트와 상기 LSB를 가산하여 N+1비트의 칼라 신호를 생성하기 위한 칼라 신호 생성 단계를 포함하는 칼라 신호 보정 방법이 제공된다.
이러한 구조에서, 칼러 신호는 다음의 단계들, N비트의 칼라 신호를 입력하기 위한 칼라 신호 입력 단계- N은 자연수임 -; 소정의 화소에 대응하는 제1 칼라 신호와, 상기 소정의 화소에 인접한 제1 인접 화소에 대응하는 제2 칼라 신호와, 상기 제1 인접 화소에 대해 반대측에서 상기 소정의 화소에 인접하는 제2 인접 화소에 대응하는 제3 칼라 신호를 기억하기 위한 칼라 신호 데이터 기억 단계; 상기 제2 칼라 신호와 상기 제3 칼라 신호를 가산하여 가산 값 데이터를 얻기 위한 가산 단계; 상기 제1 칼라 신호를 2배화하여 2배화 칼라 신호 데이터를 얻기 위한 2배화 값 연산 단계; 상기 가산 값 데이터와 상기 2배화 칼라 신호 데이터를 감산하여 차분 값을 얻기 위한 제1 비교 단계;상기 차분 값에 따라 LSB를 결정하기 위한 제1 LSB 결정 단계; 상기 2배화 칼라 신호 데이터의 상위 비트와 상기 LSB를 가산하여 N+1비트의 칼라 신호를 생성하기 위한 칼라 신호 생성 단계를 행함으로써 보정된다.
따라서, 어떤 불연속성도 없는 칼라 화질을 획득하기 위하여 칼라 화상의 칼라 성분 상에서 칼라 신호 보정을 행할 수 있어서, 칼라 화상의 칼라 분해능이 향상되는 방법이 제공된다.
(10) N비트의 칼라 신호를 입력하기 위한 칼라 신호 입력 단계- N은 자연수임 -; 소정의 화소에 대응하는 제1 칼라 신호와, 상기 소정의 화소에 인접한 제1 인접 화소에 대응하는 제2 칼라 신호와, 상기 제1 인접 화소에 대해 반대측에서 상기 소정의 화소에 인접하는 제2 인접 화소에 대응하는 제3 칼라 신호를 기억하기 위한 칼라 신호 데이터 기억 단계; 상기 제2 칼라 신호와 상기 제3 칼라 신호를 가산하여 가산 값 데이터를 얻기 위한 가산 단계; 상기 제1 칼라 신호를 2배화하여 2배화 칼라 신호 데이터를 얻기 위한 2배화 값 연산 단계; 상기 가산 값 데이터와 상기 2배화 칼라 신호 데이터를 감산하여 차분 값을 얻기 위한 제1 비교 단계; 상기 차분 값에 따라 LSB를 결정하기 위한 제1 LSB 결정 단계; 상기 2배화 칼라 신호 데이터의 상위 비트와 상기 LSB를 가산하여 N+1비트의 칼라 신호를 생성하기 위한 칼라 신호 생성 단계를 컴퓨터가 실행하도록 하는 칼라 신호 보정 프로그램이 제공된다.
이러한 구조에서, 칼라 신호는 다음의 단계들, N비트의 칼라 신호를 입력하기 위한 칼라 신호 입력 단계- N은 자연수임 -; 소정의 화소에 대응하는 제1 칼라 신호와, 상기 소정의 화소에 인접한 제1 인접 화소에 대응하는 제2 칼라 신호와, 상기 제1 인접 화소에 대해 반대측에서 상기 소정의 화소에 인접하는 제2 인접 화소에 대응하는 제3 칼라 신호를 기억하기 위한 칼라 신호 데이터 기억 단계; 상기 제2 칼라 신호와 상기 제3 칼라 신호를 가산하여 가산 값 데이터를 얻기 위한 가산 단계; 상기 제1 칼라 신호를 2배화하여 2배화 칼라 신호 데이터를 얻기 위한 2배화 값 연산 단계; 상기 가산 값 데이터와 상기 2배화 칼라 신호 데이터를 감산하여 차분 값을 얻기 위한 제1 비교 단계; 상기 차분 값에 따라 LSB를 결정하기 위한 제1 LSB 결정 단계; 상기 2배화 칼라 신호 데이터의 상위 비트와 상기 LSB를 가산하여 N+1비트의 칼라 신호를 생성하기 위한 칼라 신호 생성 단계를 포함하는 프로그램을 컴퓨터가 실행함으로써 보정된다.
따라서, 어떤 불연속성도 없는 칼라 화질을 획득하기 위하여 칼라 화상의 칼라 성분 상에서 칼라 신호 보정을 행할 수 있어서, 칼라 화상의 칼라 분해능이 향상되는 칼라 신호 보정 프로그램이 제공된다.
(11) 상기 문단 (1) 내지 (6) 중의 어느 하나의 칼라 신호 보정 회로 또는 상기 문단 (7) 또는 (8)의 칼라 신호 보정 장치를 포함하는 표시 장치가 제공된다.
이러한 구조에서, 표시 장치는 상기 문단 (1) 내지 (6) 중의 어느 하나의 칼라 신호 보정 회로, 또는 상기 문단 (7) 또는 (8)의 칼라 신호 보정 장치를 포함한다. 따라서, 표시 장치는 어떤 불연속성도 없는 칼라 화질을 획득하기 위하여 간단한 회로를 사용하여 칼라 화상의 칼라 성분 상에서 칼라 신호 보정을 행함으로써, 칼라 화상의 칼라 분해능이 향상된다.
(12) 상기 문단 (10)의 칼라 보정 프로그램을 실행하기 위한 제어부를 포함하는 표시 장치가 제공된다.
이런 구조를 갖는 표시 장치는 상기 문단 (10)의 칼라 신호 보정 프로그램을 실행하기 위한 제어부를 포함한다. 따라서, 표시 장치는 어떤 불연속성도 없는 칼라 화질을 획득하기 위하여 간단한 회로를 이용하여 칼라 화상의 칼라 성분 상에서 칼라 신호 보정을 행하는 칼라 신호 보정 프로그램을 실행함으로써, 칼라 화상의 칼라 분해능이 향상된다.
따라서, 본 명세서에 기재된 본 발명은 (ⅰ) 점차적으로 가변하는 칼라 화상 데이터 특성에 최적 방식으로 칼라 화상 데이터의 보정을 행할 수 있는 칼라 신호 보정 회로, 칼라 신호 보정 장치, 칼라 신호 보정 방법, 칼라 신호 보정 프로그램, 및 표시 장치를 제공하며, (ⅱ) 비점차적으로 가변하는 선명한 칼라 화상 데이터 특성, 예를들어 문자 데이터 등의 특정 화상 데이터에서 보여지는 특성에 대해 최적 방식으로 칼라 화상 데이터의 보정을 행할 수 있는 칼라 신호 보정 회로, 칼라 신호 보정 장치, 칼라 신호 보정 방법, 칼라 신호 보정 프로그램, 및 표시 장치를 제공하는 장점들을 가능하게 한다.
본 발명의 이들 및 다른 장점들은 첨부된 도면들을 참조하여 하기의 상세한 설명을 읽고 이해하는 것은 당업자에게는 자명할 것이다.
[실시예]
이하, 본 발명의 일 실시예를, 예를 들어 액정 표시 장치에서 5-6-5 포맷(R: 5비트, G: 6비트, B: 5비트)의 16비트 화상 표시 데이터가 18비트 화상 표시 데이터(R, G, B 각각 6비트)로 확장 변환되는 예시적인 칼라 스케일 보정 처리를 고려하면서 설명한다.
본 실시예에서, R 및 B 성분의 칼라 스케일 보정에 동일한 수단이 필요하다.
먼저, 본 발명의 액정 표시 장치의 구조를 설명한다. 도 1은 본 발명의 일 실시예에 따른 액정 표시 장치의 시스템 구조의 일례를 도시하는 블럭도이다. 액정 표시 장치(1)는 도 11에 도시된 액정 표시 장치(101)의 구성부에 더하여 CDE 처리 회로(14)를 포함한다. 유사한 부분은 도 1에서도 도 11과 동일한 참조 번호로 표시한다.
"CDE 처리"는 칼라 심도 확장(Color Depth Expander) 처리로서, 본 발명의 칼라 스케일 보정(확장 변환) 처리에 대응하는 것이다.
액정 표시 장치(1)는 액정 표시 모듈(7a), 외부 호스트 시스템(8), 및 액정 표시 모듈(7a)과 외부 호스트 시스템(8)을 접속하는 시스템 버스(9)를 포함한다. 액정 표시 모듈(7a)은 액정 표시 패널 유니트(11), LCDC(12), 메모리(13), 및 CDE 처리 회로(14)를 포함한다. 외부 호스트 시스템(8)은 CPU(15), 시스템 메모리(16), I/O 시스템(17)을 포함한다.
예를들어, 액정 표시 패널 유니트(11)는 매트릭스 형태로 배열된 화소를 갖는 TFT형 액정 패널과; 액정 패널을 구동하기 위해 발생된 화상 표시 데이터에 기초하여 결정되는 칼라 스케일 표시 전압을 액정 패널의 TFT 소스선에 인가하는 소스 드라이버, 주사 제어 신호를 액정 패널의 TFT 게이트선에 인가하는 게이트 드라이버, 및 칼라 스케일 표시 전압을 발생하기 위한 액정 구동 전압 발생 회로를 포함한다. 액정 표시 패널 유니트(11)가 STN형 액정 패널을 포함하는 경우에는, 상기 소스 및 게이트 드라이버 대신에 세그먼트 드라이버 및 공동 드라이버가 사용된다.
LCDC(12)는, 외부 호스트 시스템(8)의 제어하에서, 소스 드라이버 및 게이트 드라이버를 제어하기 위한 제어 신호와 소스 드라이버로 공급될 화상 표시 데이터를 발생하는 제어 회로이다. LCDC(12)는 신호 및 데이터를 외부 호스트 시스템(8) 및 표시 메모리(13)와 전송하기 위한 인터페이스부(21), 및 표시 메모리(13)로부터 화상 표시 데이터를 판독하고 액정 표시 패널 유니트(11)의 소스 드라이버로 공급될 제어 신호를 발생하는 신호 처리부(22)를 더 포함한다.
LCDC(12)는 화상 표시 데이터를 전송하기 위한 전송 클럭 신호, 수평 동기 기간의 단위에 기초하여 화상 표시 데이터의 전송의 개시를 제어하기 위한 소스 드라이버 개시 펄스 신호(수평 동기 신호), 주사 제어 신호의 주사의 개시를 제어하기 위한 게이트 드라이버 개시 펄스 신호(수직 동기 신호), 및 액정 패널의 교류 구동을 수행하는데 사용되는 교류 신호와 같은 제어 신호를 출력한다. 이러한 제어 신호는 CDE 처리 회로(14)에 의해 조정된 타이밍으로 CDE 처리 회로(14)를 통해 액정 표시 패널 유니트(11)로 출력될 수 있다.
LCDC(12)로부터 CDE 처리 회로(14)로 출력되는 제어 신호는 화상 표시 데이터를 전송하기 위한 전송 클럭, CDE 처리 회로(14)에서 화상 표시 데이터를 이용하여 계산을 행할 때 소정의 타이밍으로 데이터를 교환하기 위해 사용되는 래치 신호, 등등을 포함한다.
CDE 처리 회로(14)는 CDE 처리를 통해 LCDC(12)로부터 수신된 화상의 칼라 신호에 대한 칼라 스케일 보정을 수행하고, 칼라 스케일 보정된 화상 신호를 액정 표시 패널 유니트(11)로 출력한다. CDE 처리 회로(14)는 LCDC(12)의 신호 처리부(22)와 액정 표시 패널 유니트(11) 사이에 제공된다.
외부 호스트 시스템(8)은 I/O 시스템(17)을 통해 외부로부터 입력된 화상 표시 데이터를 액정 표시 패널 유니트(11)로 전송하고, 시스템 버스(9)를 통해 액정 표시 모듈(7a)을 제어하는 일반적인 CPU 시스템이다.
도 1에 도시된 실시예에서, CDE 처리 회로(14)는 LCDC(12)와 액정 표시 패널 유니트(11) 사이에 제공되었지만, 이러한 예는 종래의 액정 표시 장치(101)의 구조와의 비교를 위한 것이며, 본 발명은 도 1의 구조에 한정되는 것은 아니다. 예를 들어, CDE 처리 회로(14)는 LCDC(12)의 신호 처리부(22)에 통합되어, CDE 처리 회로(14)와 신호 처리부(22)가 단일 칩상에 배치될 수 있다.
CDE 처리 회로를 포함하는 LCDC는 도 1에 도시된 것처럼 별도 회로의 형태로 실현될 수 있다. 또한, LCDC는 일반적인 처리와 CDE 처리를 모두 실행할 수 있는 마이크로프로세서로 형성할 수도 있다. 이 경우, 후술하는 바와 같은 CDE 처리용 플로우 프로그램이 외부 호스트 시스템(8)의 시스템 메모리(16)에 기억되고, LCDC(12)가 기억된 프로그램으로부터 판독된 프로그램을 수행함으로써, 본 발명의 CDE 처리 기능을 실현할 수 있다.
다음에는, 본 발명의 액정 표시 장치에 통합된 CDE 처리 회로에서 수행되는 CDE 처리에 대해 설명한다. 도 2의 (a)는 화상 표시 데이터(원 화상 데이터)의 화소의 위치를 보여주는 표시 패턴도이고, 도 2의 (b)는 화상 표시 데이터(원 화상 데이터)의 화소의 화상 데이터를 보여주는 표시 패턴도이다. 도 2의 (a) 및 (b)에 도시된 것처럼, Y 좌표가 1 (Y=1)인 화소 Xn는 제1 칼라 신호인 화상 표시 데이터 (5비트)로써 "0Fh" 값을 갖는다. 화소 Xn에 인접한 화소 Xn-1(제1 인접 화소)는 제2 칼라 신호인 화상 표시 데이터로써 "0Fh" 값을 갖는다. 화소 Xn에 인접하고 화소 Xn에 대해 화소 Xn-1의 반대측에 있는 화소 Xn+1(제3 인접 화소)는 제3 칼라 신호인 화상 표시 데이터로써 "10h" 값을 갖는다.
여기서, 화소 Xn-1의 칼라 스케일 표현 값(이하, 간단히 " 값"이라 한다)을 A, 화소 Xn+1의 값을 B, 화소 Xn의 참 값을 Z라고 가정한다. 화소 Xn-1와 화소 Xn+1간의 위치와 휘도 사이의 관계가 도 3에 도시되어 있다. 도 3은 두개의 인접한 화소의 데이터로부터 대상 화소의 보정된 값을 구하는 원리를 보여준다.
도 2의 (b)에서, 화소 Xn의 값은 화소 Xn-1의 값과 같다. 한편, 화상이 충분히 평활한 칼라 스케일 표현으로 표시되는 경우, 화소 Xn의 참 값은 화소 Xn-1의 값과 화소 Xn+1의 값 사이의 값이라고 생각하는 것이 자연스럽다. 말하자면, 화소 Xn의 참 값 Z은 화소 Xn의 휘도가 화상 표시 데이터(5비트) 값으로 양자화되는 경우, 반올림/반내림되어, 즉 라운드 업 또는 라운드 다운되어, 도 3에 도시된 값 A 또는 B로 된다.
그런데, 실제 양자화 처리에서, 라운드 업 처리가 실행되는 경우, LSB에 대해 수행되는 라운드 업 처리는 상위 비트에 영향을 주고, 순차 상위 비트 처리를 위해 요구되는 처리 시간이 증가하기 때문에, 일반적으로 라운드 업은 실행하지 않는다. 또한, 최악의 경우, MSB가 변동하여 오버플로우 상태가 발생하고, 이 경우, 처리시 문제가 발생하거나 처리가 복잡해진다. 이러한 이유로, 양자화 처리에서는 일반적으로 라운드 다운 처리가 실행된다.
상술한 바와 같이, 표시된 화상의 휘도가 좌측에서 우측으로 점차적으로 증가하는 경우, 화소 Xn의 참 값 Z은 A≤Z<B 의 범위내에 있고, 화소 Xn의 값은 양자화를 통해 A(5비트)로 라운드 다운된다.
화소 Xn의 참 값 Z을 구하기 위해, 다음과 같은 처리가 수행된다. 화소 Xn에 인접한 화소들, 즉 이전 화소 Xn-1과 후속 화소 Xn+1의 칼라 스케일 표현 값의 평균 값을 계산하고, 그 평균 값과 보정할 화소 Xn의 값 사이의차분 값 △을 구한다. 그런데, 실제로는 화소 Xn의 값(5비트 값[비트4(MSB), 비트3, 비트2, 비트1, 비트0(LSB)])을 1비트만큼 상위로 시프트하면, 화소 Xn의 값의 2배화 값(6비트 값[비트5(MSB), 비트4, 비트3, 비트2, 비트1])을 쉽게 구할 수 있다. 그러므로, 화소 Xn-1의 값과 화소 Xn+1의 값을 합산하고, 그 합산 값과 화소 Xn의 값의 2배화 값 사이의차분 값 △을 구한다. 차분 값 △은 하기의 수학식 1로 표현된다.
△ = (Xn-1 + Xn+1) - 2Xn
화소 Xn의 값이 A이고, 화소 Xn-1의 값과 화소 Xn+1의 값의 평균 값이 값 A보다 큰 경우 (△>0), 화소 Xn의 값은 라운드 다운된 것으로 판단된다. 이 경우, 화소 Xn의 값의 2배화 값에 1이 가산된다. 즉, 비트0(LSB) = 1이다. 그 결과, 화소 Xn의 값은 값 C으로 보정된다.
화소 Xn의 값이 A이고, 화소 Xn-1의 값과 화소 Xn+1의 값의 평균 값이 값 A보다 작거나 같은 경우 (△≤0), 화소 Xn의 값의 2배화 값에 0이 가산된다. 즉, 비트0(LSB) = 0이다. 다시 말해, 확장 변환이 수행되는 동안 칼라 스케일 보정이 수행되어, 화소 Xn의 값 Z이 A≤Z<C의 범위에 있으면 값 Z은 값 A로 라운드 다운되고, 화소 Xn의 값 Z이 C≤Z<B의 범위에 있으면 값 Z은 값 C로 라운드 다운된다. 이러한 규칙에 따라 상술한 것과 동일하게, 화소 Xn의 값 Z이 A≤Z<B의 범위에 있으면 값 Z은 값 A로 라운드 다운된다. 그러므로, 이미 라운드 다운된 화상 표시 데이터를 고려하여 칼라 스케일 보정을 수행할 수 있어서, 참 값에 대한 확장 변환 에러가 감소된다. 따라서, 연속적이고 자연스러운 칼라 스케일 표현을 달성할 수 있다.
인접한 화소에 대해 연속성있는 칼라 스케일 표현이 수행되는 경우의 CDE 처리의 원리를 설명하였다. 그러나, 본 발명은 상술한 실시예에 한정되지는 않는다. 본 발명의 칼라 스케일 보정은 N비트의 화소의 값을 N+1비트의 화소의 값으로 확장 변환하는 것에 의해 수행될 수 있다.
다음에는 상술한 CDE 처리를 수행하는데 사용되는 회로 구조에 대해 설명한다. 도 4는 CDE 처리 회로(14a)의 특정 구조를 설명하는 블럭도이다. CDE 처리 회로(14a)는 화상 표시 데이터(N비트) 입력부(칼라 신호 입력부)(31)와, 기억부(칼라 신호 데이터 기억부)(32)와, 2배화 연산부(2배화부)(33)와, 가산부(34)와, 제1 비교부(35)와, 제1 LSB 결정부(36)와, 화상 표시 데이터(N+1비트) 출력부(칼라 신호 발생부)(37)를 포함한다.
화상 표시 데이터(N비트) 입력부(31)는 N비트 칼라 신호를 입력한다.
기억부(32)는 N비트 칼라 신호를 기억한다. 특히, 기억부(32)는 임의의 화소 Xn에 대응하는 칼라 신호(화상 표시 데이터), 화소 Xn-1에 대응하는 칼라 신호(화상 표시 데이터),화소 Xn+1에 대응하는 칼라 신호(화상 표시 데이터)를 기억한다. 그러므로, 기억부(32)는 적어도 (N비트 x 3)의 기억 용량을 갖는다. 2배화 연산부(33) 및 가산부(34)에서는 병렬 데이터가 처리된다. 따라서, 기억부(32)는 (N단 x 3)의 용량을 갖는 직렬 입력/ 병렬 출력 시프트 레지스터 등에 의해 간단히 실현될 수 있다.
2배화 연산부(33)는 화소 Xn의 칼라 신호를 2배화하기 위한 계산을 수행하는 1비트 시프터 회로이다. 2배화 연산부(33)에서는 N비트 화상 표시 데이터가 1비트만큼 상위로 시프트되고 (N은 자연수), 시프트된 데이터에 LSB=0이 새로 가산되어, 2배화 칼라 신호 데이터인 N+1비트 화상 표시 데이터를 발생시킨다.
가산부(34)는 화소 Xn-1의 값과 화소 Xn+1의 값을 가산하여 가산 값 데이터를 계산하는 N비트 가산기 회로이며, 공지 기술에 의해 실현가능하다.
제1 비교부(35)는 가산부(34)의 연산 결과(가산 값 데이터)와 2배화 연산부(33)의 연산 결과(2배화 칼라 신호 데이터)간의 차분을 구하는 계산을 수행한다. 제1 비교부(35)는 N+1비트 감산 회로(A-B)로 형성된다.
제1 LSB 결정부(36)는 제1 비교부(35)의 비교 결과에 기초하여 2배화 칼라 신호 데이터(화소 Xn의 값의 2배화 값)에 가산되는 LSB의 값을 결정한다. 제1 LSB 결정부(36)는 비교 결과에 기초하여 LSB로써 "1" 또는 "0" 값을 출력하는 선택 회로로 형성된다.
화상 표시 데이터(N+1비트) 출력부(37)는 2배화 연산부(33)의 연산 결과와 제1 LSB 결정부(36)에 의해 결정된 LSB의 가산을 수행한다.
CDE 처리 회로(14a)는 다음과 같은 절차에 따라 동작한다. CDE 처리 회로(14a)에서, N비트 화상 표시 데이터가 화상 표시 데이터(N비트) 입력부(31)에 입력되면(칼라 신호 입력 단계), 현재의 화상 표시 데이터가 기억부(32)에 기억된다(칼라 신호 기억 단계). 기억부(32)에 기억된 데이터는 대상 화소 Xn의 값, 화소 Xn-1의 값, 화소 Xn+1의 값을 포함한다.
2배화 연산부(33)는 화소 Xn의 값(5비트 값[비트4(MSB), 비트3, 비트2, 비트1, 비트0(LSB)])을 1비트만큼 상위로 시프트하여, 화소 Xn의 값의 2배화 값(6비트 값[비트5(MSB), 비트4, 비트3, 비트2, 비트1])을 구하는 시프트 계산을 수행한다 (2배화 값 연산 단계).
가산부(34)는 화소 Xn-1의 값과 화소 Xn+1의 값을 가산하여 가산 값을 구한다 (가산 값 산출 단계). 제1 비교부(35)는 가산부(34)의 계산 값과 2배화 연산부(33)의 계산 값 사이의 차분 값 △을 구한다 (제1 비교 단계).
만일 차분 값 △이 0보다 크다면 (△>0), 제1 LSB 결정부(36)는 LSB로써 1을 출력한다. 차분 값 △이 0보다 작거나 같은 경우 (△≤0), 제1 LSB 결정부(36)는 LSB로써 0을 출력한다.
화상 표시 데이터(N+1비트) 출력부(37)는 2배화 연산부(33)의 연산 결과와 제1 LSB 결정부(36)에 의해 결정된 LSB의 가산을 수행하여, N+1비트 화상 표시 데이터를 출력한다 (칼라 신호 보정 단계).
다음에는, 인접한 화소에서의 칼라 스케일 표현이 이산적으로 변화하는 경우에 수행되는 CDE 처리의 원리를 설명한다. 일반적인 화상에서는, 칼라 스케일 표현은 거의 모든 화소에서 점차적으로 변화한다. 그런데, 예를 들어, 얼굴이나 문자의 윤곽 부분을 나타내는 화상은 휘도가 이산적으로 변화하는 부분을 포함한다. 이산적인 데이터가 있는 부분에 대해 상술한 CDE 처리를 수행하면, 윤곽이 흐릿하게 되어 화상의 명암차(샤프니스)가 나빠진다. 이러한 열화의 한 예가 도 5의 (a) 내지 (c)에 도시되어 있다. 도 5의 (a)는 휘도가 이산적으로 변화하는 부분을 포함하는 표시 패턴도이고, 도 5의 (b)는 CDE 처리에서 샤프니스 보정이 수행되지 않았을 때 얻어지는 표시 패턴도이며, 도 5의 (c)는 CDE 처리에서 샤프니스 보정이 수행되었을 때 얻어지는 표시 패턴도이다.
도 5의 (a)에서, 명암은 좌표 X=2 및 X=3간에 명확히 구별될 수 있다. 이러한 패턴은 자연 화상에서 발견되기도 하지만, 이렇게 극단적인 패턴은 문자 표시 등에서 발견되는 것이 전형적이다.
도 5의 (b)와 (c)를 비교하면, 좌표 X=2 에서 화소의 값은 도 5의 (b)에서는 "01h"이지만 도 5의 (c)에서는 "00h"이다. CDE 처리에 있어서, 상술한 평활화 처리는 인접한 화소가 점차적으로 변화하는 값을 갖는 부분에서 수행되기 때문이다. 그러므로, 도 5의 (b)에 도시된 것처럼, 화소 Xn는 인접 화소 Xn-1 및 Xn+1의 값에 영향을 받아 LSB가 1로 설정되고 (LSB=1), 따라서 좌표 X=2에서 화소의 값은 "01h"가 된다. 대안적으로, 샤프니스 보정이 수행되는 경우에, 좌표 X=2에서 화소의 값은 "00h"가 된다. 그 결과, 화상의 명암차(샤프니스)는 열화되지 않는다.
본 발명의 액정 표시 장치에는 상술한 바와 같이 인접 화소에서의 칼라 스케일 표현이 이산적으로 변화하는 화상에 대해 CDE 처리시에 샤프니스 보정을 수행하기 위한 메카니즘이 제공된다. 도 6은 CDE 처리시 샤프니스 보정을 수행하는 메카니즘의 동작을 설명하는 블럭도이다. CDE 처리시 샤프니스 보정을 수행하기 위해서, 샤프니스 보정 메카니즘은 먼저 보정할 화소 Xn의 이전 화소와 후속 화소 Xn-1 및 Xn+1의 값으로부터 앞서 수학식 1로 나타내 차분 값 △을 계산한다.
도 6에서, 평균 계산 회로(134)는 화소 Xn의 이전 화소와 후속 화소 Xn-1 및 Xn+1의 평균 값을 계산한다. 차분 계산 회로(135)는 계산된 평균 값과 보정할 화소 Xn의 값 사이의 차분 값 △을 계산한다. 비교 회로(142)는 차분 값 △과 별도의 수단(후술함)에 의해 미리 설정되는 CDE 억제 판정 값을 비교한다. 차분 값 △이 CDE 억제 판정 값보다 크거나 같다면, 비교 회로(142)는 CDE 억제 신호를 출력한다. CDE 억제 신호가 유효하다면, 보정할 화소의 화상 표시 데이터(6비트)의 LSB는 "0" 값으로 고정된다.
한편, 차분 값 △이 CDE 억제 판정 값보다 작다면, 비교 회로(142)로부터 출력되는 CDE 억제 신호는 무효로 된다. 이 경우, 상술한 샤프니스 보정 메카니즘을 포함하지 않는 CDE 처리 회로(14)에 의해 수행되는 방법으로 구해지는 값이 보정할 화소의 화상 표시 데이터(6비트)의 LSB로서 사용된다.
다음에는, 샤프니스 보정에 사용되는 CDE 억제 판정 값을 구하기 위한 방법을 설명한다. CDE 억제 판정 값을 CDE 처리를 위해 최적인 것으로 생각되는 값으로 설정하기 위해, 본 발명의 발명자는 복수의 피측정체를 사용하여 후술하는 측정을 수행하였다. 먼저, 이 측정에서는 충분한 고화질을 갖는 복수의 원 화상이 준비되었다. 특히, 각각의 원 화상은 24비트 칼라 스케일 표현의 자연 화상(및 데이터)이며, 각각의 R, G, B 성분에는 8비트가 할당된다. 여기서, "자연 화상"는 예를 들면 풍경의 화상을 가리킨다. 자연 화상을 표현하는 화소의 수는 액정 표시 패널에서 사용되는 70,000 내지 300,000 화소의 범위에서 선택된다.
이러한 자연 화상의 화상 표시 데이터는 일단 16비트의 화상 포맷("5-6-5" 포맷)으로 변환된 다음, CDE 처리를 하여 18비트 화상 데이터(각 R, G, B 성분마다 6비트)를 구한다. 이렇게 구한 화상 데이터는 "CDE 보정 화상"라 한다.
한편, 앞에서 생성된 16비트 화상 포맷 데이터는 1비트 시프트되고 LSB는 0으로 설정되어, 18비트 화상 데이터가 비교를 위해 구해진다. 이 18비트 화상 데이터는 "무보정 비교 화상"라 한다. 상기 무보정 비교 화상은 LSB 고정 방식(LSB=0)이 사용되고 CDE 처리에 기초한 보정이 수행되지 않은 경우 구해진 화상과 동등하다.
다음에는, CDE 보정 화상과 무보정 비교 화상이 비교된다. CDE 보정 화상의 화소는 대응하는 무보정 비교 화상의 화소와는 다른 화상 표시 데이터(칼라 신호)를 갖는데, 상기 CDE 보정 화상의 화소가 CDE 보정되었는지를 판정한다. 보정 화소의 수는 차분 값 △ 1 내지 5 각각에 대해 카운트된다. 그 결과 중에서, 차분 값 △1 내지 9에 대한 카운트 수를 도 7에 도시하였다. 도 7은 차분 값 △과 보정 화소수의 백분율간의 관계를 보여준다. 도 7에서, 수평축은 차분 값 △을 가리키고, 수직축은 각각의 차분 값 △에 대한 보정 화소수의 백분율을 가리키는데, 15의 차분 값 △(△=15)에 대한 보정 화소수의 백분율은 100%이다. 차분 값 △은 양자화된 값, 즉 정수 값이다. 그러나, 그래프에서 (다이아몬드형으로 표시된) 점들은 간략한 도시를 위해 직선으로 연결되었다.
도 7에 도시된 바와 같이, 보정 화소수의 증가는 7의 차분 값 △(△=7)에서 거의 중지한다. 도시하지는 않았지만, 7의 차분 값 △에 도달한 후에는 보정 화소의 수는 15의 차분 값 △에 이르기까지 보정이 수행된다 하더라도 단지 0.13%정도 증가한다. 또한, 복수의 화상에 대해 상술한 평가가 수행되어도, 평가 결과의 경향은 모든 피측정체에서 거의 동일하다. 결론적으로, 보정 화소수의 증가가 거의 중지되는 7의 차분 값 △(△=7)이 CDE 억제 판정 값으로 선택되는 경우에 만족스런 화상을 얻을 수 있다.
그 이유는 CDE 억제 판정 값이 7 이상의 값으로 설정되어도 CDE 처리에 의해 보정되는 화소의 수는 사실상 증가하지 않기 때문이다. 또한, 인접 화소간에 휘도 차이가 큰 경우에만 샤프니스 보정이 수행되므로, 큰 CDE 억제 판정 값은 샤프니스 보정 메카니즘의 동작점을 상승시킨다. 그러므로, 불필요하게 큰 CDE 억제 판정 값은 CDE 처리시 화상의 샤프니스를 크게 저하시킨다.
한편, CDE 억제 판정 값이 불필요하게 작은 값으로 설정되는 경우, 인접한 화소간에 매우 작은 휘도 차이가 있어도 CDE 처리는 억제된다. 그러므로, 이 경우, 본래 평활한 칼라 스케일 표현을 가진 화상에서도 샤프니스가 불필요하게 강조되고, 화상의 화질이 열화된다.
상술한 실험을 고려하여, 보정 화소수의 증가가 거의 중지되는 차분 값 △이나 그러한 차분 값 △ 근처의 차분 값 △을 CDE 억제 판정 값으로 선택한다. 상술한 예에서, CDE 억제 판정 값은 7로 설정된다. CDE 억제 판정 값은 특정 값으로 고정할 필요가 없으며, 원하는 타이밍에서 변동가능하게 할 수 있다.
상술한 CDE 처리의 원리에 기초하면, 샤프니스 보정을 포함하는 확장 변환 처리를 화상 표시 데이터(5비트)에 대해 수행하여 화상 표시 데이터(6비트)를 얻는다. 이러한 확장 변환 처리의 일예가 도 8에 도시되어 있다. 도 8은 도 12에 도시한 칼라 성분 데이터(화상 표시 데이터)를 확장하여 6비트 데이터로 만든 후에 구한 표시 패턴도이다.
도 12에서 연속 값을 갖는 인접 화소의 칼라 스케일 표시 데이터는 도 15에 도시된 것처럼 6비트 연속 값으로 변환된다. 그러므로, 상술한 변환의 결과, 즉 도 15에 도시된 6비트 표현은 도 12의 원 화상 데이터보다 평활하다. 도 8의 화소에 포함된 데이터의 종류는 보정후에는 64 종류의 데이터(즉, 64 칼라 스케일 표현)를 포함한다. 또한, 도 12의 원 화상의 "00h(5비트)"는 "00h(6비트)"로 변환되고, 도 12의 원 화상의 "0Fh(5비트)"는 "3Fh(6비트)"로 변환된다. 따라서, 이 방법에서는 6비트 칼라 스케일 표현 성능이 최적으로 사용된다.
다음에는, 상술한 CDE 처리를 수행하는데 사용되는 회로 구조에 대해 설명한다. 도 9는 CDE 처리 회로(14b)의 특정 구조를 도시한 블럭도이다. CDE 처리 회로(14b)는 도 4에 도시된 CDE 처리 회로(14a)의 구성부에 더하여 도 6에 도시된 샤프니스 보정 메카니즘을 포함한다. 도 9에서, 도 4의 CDE 처리 회로(14a)와 유사한 부분은 동일한 참조 번호로 표시하고 그 상세한 설명은 생략한다. 실제로, 도 6의 샤프니스 보정 메카니즘에 의해 수행되는 CDE 처리는 도 4의 CDE 처리 회로(14a)가 CDE 처리를 수행하는 방식으로 구현된다.
CDE 처리 회로(14b)는 화상 표시 데이터(N비트) 입력부(31)와, 기억부(32)와, 2배화 연산부(33)와, 가산부(34)와, 제1 비교부(35)와, 제1 LSB 결정부(36)와, 화상 표시 데이터(N+1비트) 출력부(37)와, CDE 억제 판정 값 입력부(41)와, 제2 비교부(42)와, 제2 LSB 결정부(43)와, 선택부(44)를 포함한다.
CDE 억제 판정 값 입력부(41)에는 CDE 억제 판정 값이 입력된다. CDE 억제 판정 값 입력부(41)는 또한 CDE 억제 판정 값을 기억하는 기능을 갖는다.
제2 비교부(42)는 제1 비교부(35)의 비교 결과와 CDE 억제 판정 값 입력부(41)로부터의 CDE 억제 판정 값을 비교한다. 제2 비교부(42)는 비교기 회로 또는 6비트 감산 회로(A-B)로 형성된다.
제2 LSB 결정부(43)는 제2 비교부(42)의 출력에 따라 LSB를 결정한다. 제2 LSB 결정부(43)는 선택 회로로 형성된다.
선택부(44)는 제1 LSB 결정부(36)에 의해 결정된 LSB와 제2 LSB 결정부(43)로부터 출력되는 LSB중 하나를 선택한다. 선택부(44)는 선택 회로를 형성된다.
CDE 처리 회로(14b)에서 행해지는 처리에 대해 도 10의 흐름도를 참조하여 설명한다. 도 10은 CDE 처리의 예시적인 흐름도이다. N비트의 칼라 신호가 CDE 처리 회로(14b)의 화상 표시 데이터(N비트) 입력부(31)에 입력되면(칼라 신호 입력 단계), 기억부(32)에 화상 표시 데이터가 순차로 기억된다(칼라 신호 기억 단계). 이 기억 단계에서는, 구체적으로, 화소 Xn의 화상 표시 데이터와 화소 Xn에 인접하는 화소 Xn-1 및 Xn+1의 화상 표시 데이터가 기억부(32)에 기억된다(단계 s1).
후속해서, 가산부(34)는 기억부(32)로부터 화소 Xn에 인접하는 화소 Xn-1 및 Xn+1의 화상 표시 데이터를 판독하여(단계 s2), 판독된 화상 표시 데이터의 가산을 행한다(가산 값 산출 단계 s3: 평균 계산과 동등). 한편, 2배화 연산부(33)는 기억부(32)로부터 대상 화소 Xn의 화상 표시 데이터를 판독하여(단계 s4) 판독된 N비트의 화상 표시 데이터를 1비트만큼 시프트시킴으로써, N+1비트의 화상 표시 데이터가 산출된다(2배화 값 연산 단계 s5: 2를 승산함과 동등). 이 단계에서, N+1비트의 화상 표시 데이터의 LSB는 0으로 설정된다.
다음에, 단계 s5)에서 얻어진 N+1비트의 화상 표시 데이터를 단계 s3)에서 얻어진 가산 데이터로부터 감산함으로써 차분 값 △가 얻어진다(제1 비교 단계 s6). 후속해서, 제1 비교부(35)는 차분 값 △를 판별한다(s7). 만일 차분 값 △가 0보다 작거나 같으면, 대상 화소 Xn의 화상 표시 데이터(N+1비트)의 LSB를 0으로 유지하고(제1 LSB 결정 단계 s11), 대상 화소 Xn의 화상 표시 데이터(N+1비트)를 출력시킨다(칼라 신호 생성 단계 s10).
만일 차분 값 △가 0보다 크면, 제2 비교부(42)에서 차분 값 △와 CDE 억제 판정 값을 비교한다(제2 비교 단계 s8). 단계 s8에서, 별도의 부분에 설정된 CDE 억제 판정 값(이 예에서는 "7")이 차분 값 △보다 작으면, 대상 화소 Xn의 화상 표시 데이터(N+1비트)는 화상 표시 데이터의 LSB를 0에서 1로 변경함으로써 정정된다(제2 LSB 결정 단계 s9). 이로써, 대상 화소 Xn의 화상 표시 데이터(N+1비트)가 출력된다(칼라 신호 생성 단계 s10).
단계 s8에서 CDE 억제 판정 값이 차분 값 △과 동일하거나 크면, 대상 화소 Xn의 화상 표시 데이터(N+1비트)의 LSB는 0으로 유지되어(제2 LSB 결정 단계 s11), 대상 화소 Xn의 화상 표시 데이터(N+1비트)가 출력된다(칼라 신호 생성 단계 s10)).
상기 처리에서, 대상 화소 Xn에 대한 CDE 처리를 완료한 후, 화소 Xn의 우측에 인접한 화소, 즉 화소 Xn+1이 새로운 대상 화소 Xn으로서 선택되어, 대상 화소 Xn+1에 대한 상기 CDE 처리가 행해진다. 이후에, 동일 수평 라인의 최우측 화소까지 CDE 처리가 행해진 후에, 후속하는 아래의 수평 라인의 최좌측 화소부터 최우측 화소까지 순차로 화소에 대한 CDE 처리가 행해진다.
화상의 최하측 수평 라인에 대한 CDE 처리가 완료된 후, 즉 한 화상에 대한 CDE 처리가 완료된 후, 그 다음 화상의 최상측 수평 라인부터 CDE 처리가 연속적으로 행해진다.
16비트 화상 포맷("5-6-5" 포맷) 데이터를 18비트 화상 포맷 데이터로 변환시키는 상술된 확장 처리에서는, 상술된 처리 과정에 따라 칼라 성분 데이터를 5비트 표현에서 6비트 표현으로 변환되도록 R-화소 및 B-화소 각각의 칼라 성분 데이터에 대해 CDE 처리가 행해진다.
도 10을 참조하며 설명된 CDE 처리 방법은 외부 호스트 시스템(8)의 시스템 메모리(16)(도 1)에 CDE 처리 프로그램으로서 기억된다. 외부 호스트 시스템(8)을 제어하는 CPU(15)는 LCDC(12)에게 CDE 처리 프로그램을 실행하도록 명령한다. 이와 같이 하여, 본 발명의 CDE 처리 기능이 실현된다. CDE 처리 프로그램은, 예를 들어, 광 디스크(50)(도 1) 등의 기록 매체에 기억되며, 광 디스크(50)로부터 시스템 메모리(16) 내로 설치(인스톨)될 수 있다.
상술한 점에 비추어 볼 때, 본 발명의 CDE 처리에 의한 칼라 스케일 표시 데이터의 확장은 이하의 점에서 종래 기술의 확장 처리에 비해 유리하다.
(1) 확장된 비트폭의 효율적인 사용
종래 기술에서는, 비트폭이 확장되더라도, 확장된 데이터의 칼라 분해능은 확장되지 않은 데이터의 칼라 분해능과 동일하다. 따라서, 종래 기술에서는 확장된 비트폭을 효율적으로 사용할 수 없다.
본 발명의 CDE 처리에서는, 확장되지 않은 데이터에서 상실된(라운드 다운된)하위 비트 값에 대해 연산 처리 및 비교 처리를 행해, 추정에 의해 복원시킨다. 본 발명의 CDE 처리에 의해 확장된 데이터는 본래의 데이터보다 많은 양의 정보를 포함하고 있다. 따라서, 이러한 확장된 데이터에 의해, 고품질의 화상 표시를 실현할 수 있다.
(2) 시각적으로 평활한 칼라 스케일 표현
종래 기술에서는, 연속하는 칼라 스케일 표시 데이터를 확장시키면, 확장된 데이터에서는 데이터 값들이 상당히 다른 이산 점들이 발생된다. 이러한 차가 칼라 불균일로서 시각적으로 인식되어 진다.
본 발명의 CDE 처리에서는, 확장된 화상 데이터에서 데이터 값들은 점차로 변화한다. 더욱이, 상기 문단 (1)에서 설명한 바와 같이, 확장된 데이터의 정보양은 확장되지 않은 데이터에 비해 증가되므로, 화상 데이터의 칼라 분해능이 증가된다. 따라서, 이러한 데이터에서의 칼라 불균일 발생 가능성은 감소된다.
(3) 칼라 표현 성능을 효율적으로 이용하는 칼라 스케일 표현
일부 종래 기술에서는, 변환된 화상에서 원 화상의 가장 밝은 값과 가장 어두운 값을 재현할 수 없다. 가장 밝은 값과 가장 어두운 값은 한계 값이므로, 쉽게 인식된다. 따라서, 이러한 종래 기술을 이용하는 시스템에서는, 가장 밝은 값 또는 가장 어두운 값에서 칼라 불균일이 발생하므로, 본래의 표시 장치의 표현 성능을 완전하게 이용할 수 없었다.
이러한 점에서도, 본 발명의 CDE 처리가 유리하다.
(4) CDE 처리 회로의 크기 증가 억제
본 발명의 CDE 처리 회로의 크기는 비교적 소형이므로, 도 1에서 도시된 종래 LCDC(액정 구동 제어기)와 함께 단일 칩상에 구현될 수 있다. 따라서, 액정 표시 모듈 및 액정 표시 장치의 크기 증가를 억제시킬 수 있다.
본 발명의 상기 실시예는 본 발명의 일례로서 액정 표시 장치를 고려하면서 기술하였지만, 액정 표시에만 국한되는 것은 아니다. 본 발명은 호스트 시스템으로서 범용 CPU 시스템을 사용하고, 표시 패널 유니트로서 사용되는 칼라 스케일 표시 데이터 길이 및 CPU에 의해 사용되는 비트폭이 상이한 경우에서의 칼라 스케일 표시의 데이터에 대한 비트 확장에 적용할 수 있다. 예를 들어, 본 발명은 ELD(전자 발광 표시), PD(플라즈마 표시) 등에도 적용가능하다.
본 발명의 상기 실시예에서는, 동일 수평 라인에서의 인접하는 화소들의 화상 표시 데이터는 기억부에 기억되고, 화상의 동일 수평 라인에서의 수평으로 인접하는 화소들의 화상 표시 데이터를 보정하면서 비트 확장 처리가 행해진다. 그러나, 당연하게, 표시 장치가 동일 수직 라인에서의 화소들의 화상 표시 데이터를 기억하는 기억부(예를 들어, 시프트 레지스터 등)를 갖는다면, 화상의 동일 수평 라인에서의 수직으로 인접하는 화소들의 화상 표시 데이터를 보정하면서 수직으로 인접하는 화소들에 대해 비트 확장 처리를 행할 수 있다.
연산 처리에 필요한 화상 처리 데이터를 기억하는 기억부가 제공되는 경우, CDE 처리는 수평으로 인접하는 화소들, 수직으로 인접하는 화소들, 또는 대각선으로 인접하는 화소들이나, 화소들의 다른 조합에 대해 행해질 수 있다. 결과적으로, 보다 자연스러운 화상을 쉽사리 얻을 수 있다.
본 발명의 상기 실시예에서는, 대상 화소에 바로 인접하는 화소들(대상 화소의 양측에 있는 두 화소)의 화상 표시 데이터를 이용하여 대상 화소에 대한 직선 근사를 행한다. 그러나, 본 발명은 대상 화소에 바로 인접한 상기 두 인접 화소에 인접한 화소들의 화상 표시 데이터를 사용하는 경우, 즉 대상 화소의 양측에 있는 4개 또는 그 보다 많은 화소의 화상 표시 데이터를 사용하는 경우의 곡선 근사에도 적용가능하다. 이러한 경우, 자연스러운 화상에 보다 근사한 화상을 얻을 수 있다.
본 발명에 따르면, 다음과 같은 효과를 얻을 수 있다.
(1) 매트릭스로 배열된 표시 장치의 각 화소 상에 데이터를 표시하는 칼라 신호를 보정하기 위한 칼라 신호 보정 회로에서, 칼라 신호 데이터 기억부는 소정 화소에 대응하는 제1 칼라 신호, 상기 소정 화소에 인접하는 제1 인접 화소에 대응하는 제2 칼라 신호, 및 상기 제1 인접 화소에 대해 반대측에서 상기 소정 화소에 인접하는 제2 인접 화소에 대응하는 제3 칼라 신호를 기억하며, 이들은 칼라 신호 입력부에 입력되는 N비트의 칼라 신호에 포함된다. 가산부에서 제2 칼라 신호와 제3 칼라 신호가 가산되어 가산 값 데이터가 산출된다. 2배화부에서 제1 칼라 신호를 2배화하여 2배화 칼라 신호 데이터가 산출된다. 제1 비교부에서는 2배화 칼라 신호 데이터를 가산 값 데이터에서 감산함으로써 차분 값이 산출된다. 칼라 신호 생성부는 차분 값에 따라 제1 LSB 결정부에서 결정된 LSB와 2배화 칼라 신호 데이터의 N 상위 비트를 가산하여 N+1비트의 칼라 신호를 생성한다. 이러한 구성에 의해, 단순 회로를 사용하여 칼라 화상의 칼라 성분에 대한 칼라 신호 보정이 행해져 계조가 평활한 칼라 화질이 얻어짐으로써, 칼라 화상의 칼라 분해능을 향상시킬 수 있다. 확장되지 않은 데이터에서 버려진 하위 비트 값에 대해 연산 처리 및 비교 처리를 행하고, 추정에 의해 복원시킨다. 그 결과, 고품질의 화상 표시를 실현할 수 있다.
(2) 가산 수단에 의해 제2 칼라 신호와 제3 칼라 신호를 가산함으로써 산출된 가산 값 데이터와 제1 칼라 신호를 2배화부에서 2배화함으로써 산출된 2배화 칼라 신호 데이터 사이의 차분 값이 0보다 작거나 같으면, 제1 LSB 결정부는 LSB를 0으로 설정하고; 차분 값이 0보다 크면, 제1 LSB 결정부는 LSB를 1로 설정한다. 이러한 구성에 의해, 칼라 재현성을 높이면서도 칼라 신호 보정을 행할 수 있다.
(3) 본 발명의 칼라 신호 보정 회로에서는, 가산 수단에서 제2 칼라 신호와 제3 칼라 신호를 가산하여 얻어진 가산 값 데이터와 2배화부에서 제1 칼라 신호를 2배화하여 산출된 2배화 칼라 신호 데이터 사이의 차분 값을 소정의 기준 값과 비교한다. 제2 LSB 결정부는 차분 값이 소정의 기준 값과 동일하거나 크면 LSB를 0으로 설정하고, 차분 값이 소정의 기준 값보다 작으면 LSB를 1로 설정한다. 이러한 구성에 의해, 윤곽을 흐림이 없이 선명한 윤곽을 갖는 화상에 대한 칼라 신호 보정이 행해질 수 있어, 화상의 칼라 분해능을 향상시킬 수 있다.
(4) 본 발명의 칼라 신호 보정 회로에서는, 선택부가 제1 LSB 결정부에서 결정된 LSB와 제2 LSB 결정부에서 결정된 LSB 중 하나를 선택한다. 이러한 구성에 의해, LSB는 칼라 신호 보정이 행해져야 할 화상 종류에 따라 선택될 수 있다.
(5) 본 발명의 칼라 신호 보정 회로에서는, 보정된 화소수의 백분율 증가가 중지 또는 거의 중지된 때 얻어진 차분 값을 소정의 기준 값으로 사용하며, 이 기준 값은 제2 비교부에서의 차분 값과 비교된다. 이러한 구성으로 인해, 각 종 화상에 대한 최적의 칼라 신호 보정이 행해져, 화상의 칼라 분해능을 향상시킬 수 있다.
(6) 제2 비교부에서의 차분 값과 비교되는 소정의 기준 값은 7이다. 따라서, 휘도가 이산적으로 변화하는 부분을 포함하는 페이스 또는 캐릭터의 윤곽부를 표현하는 화상에 대한 칼라 신호 보정이 행해질 때에도, 윤곽 부분은 흐림이 생기지 않고, 선명한 윤곽을 유지하면서 화상 보정을 행할 수 있다.
(7) 본 발명의 칼라 신호 보정 장치는 복수 종류의 칼라 신호 중 하나에 대해 적어도 보정 처리를 행하는 상기 문단 (1) 내지 (6) 중 임의의 칼라 신호 보정 회로를 포함한다. 따라서, 단순 회로를 사용하여 칼라 화상의 칼라 성분에 대한 칼라 신호 보정을 행하여 계조가 균등한 칼라 화질을 획득하는 칼라 신호 보정 장치가 제공됨으로써, 칼라 화상의 칼라 분해능을 향상시킬 수 있다.
(8) 복수 종류의 칼라 신호는 R, G, B 신호를 포함한다. 따라서, 칼라 화상의 칼라 성분 각각마다 칼라 화상의 칼라 분해능을 향상시킬 수 있다.
(9) 칼라 신호는 이하의 단계들을 행함으로써 보정된다. 즉, N비트(N은 자연수)의 칼라 신호를 입력하는 칼라 신호 입력 단계; 소정 화소에 대응하는 제1 칼라 신호, 상기 소정 화소에 인접한 제1 인접 화소에 대응하는 제2 칼라 신호, 및 제1 인접 화소에 대해 반대측에서 상기 소정 화소에 인접하는 제2 인접 화소에 대응하는 제3 칼라 신호-이들 신호들은 칼라 신호 입력 단계에서 입력됨-를 기억하는 칼라 신호 데이터 기억 단계; 제2 칼라 신호와 제3 칼라 신호를 가산하여 가산 값 데이터를 획득하는 가산 값 산출 단계; 제1 칼라 신호를 2배화하여 2배화 칼라 신호 데이터를 획득하는 2배화 값 연산 단계; 가산 값 데이터와 2배화 칼라 신호 데이터 사이의 차분 값을 획득하는 제1 비교 단계; 제1 비교 단계의 비교 결과에 따라 LSB를 결정하는 제1 LSB 결정 단계; 2배화 칼라 신호 데이터의 N 상위 비트와 LSB를 가산하여 N+1비트의 칼라 신호를 생성하는 칼라 신호 생성 단계. 따라서, 칼라 화상의 칼라 성분에 대해 칼라 신호 보정을 행하여 계조가 균등한 칼라 화질을 획득할 수 있는 방법이 제공됨으로써, 칼라 화상의 칼라 분해능을 향상시킬 수 있다.
(10) 컴퓨터가 이하의 단계를 포함하는 프로그램을 실행시킴으로써 칼라 신호가 보정된다. 즉, N비트(N은 자연수)의 칼라 신호를 입력하는 칼라 신호 입력 단계; 소정 화소에 대응하는 제1 칼라 신호, 상기 소정 화소에 인접한 제1 인접 화소에 대응하는 제2 칼라 신호, 및 제1 인접 화소에 대해 반대측에서 상기 소정 화소에 인접하는 제2 인접 화소에 대응하는 제3 칼라 신호- 이들 신호들은 칼라 신호 입력 단계에서 입력됨 -를 기억하는 칼라 신호 데이터 기억 단계; 제2 칼라 신호와 제3 칼라 신호를 가산하여 가산 값 데이터를 획득하는 가산 값 산출 단계; 제1 칼라 신호를 2배화하여 2배화 칼라 신호 데이터를 획득하는 2배화된 값 계산 단계; 가산 값 데이터와 2배화 칼라 신호 데이터 사이의 차분 값을 획득하는 제1 비교 단계; 제1 비교 단계의 비교 결과에 따라 LSB를 결정하는 제1 LSB 결정 단계; 2배화 칼라 신호 데이터의 N 상위 비트와 LSB를 가산하여 N+1비트의 칼라 신호를 생성하는 칼라 신호 생성 단계. 따라서, 칼라 화상의 칼라 성분에 대해 칼라 신호 보정을 행하여 계조가 균등한 칼라 화질을 획득할 수 있는 칼라 신호 보정 프로그램이 제공됨으로써, 칼라 화상의 칼라 분해능을 향상시킬 수 있다.
(11) 본 발명의 표시 장치는 상기 문단 (1) 내지 (6) 중 임의의 칼라 신호 보정 회로, 또는 상기 문단 (7) 또는 (8)의 칼라 신호 보정 장치를 포함한다. 이러한 구성에 의해, 표시 장치는 단순 회로를 사용하여 칼라 화상의 칼라 성분에 대해 칼라 신호 보정을 행하여 계조가 균등한 칼라 화질을 얻을 수 있으므로, 칼라 화상의 칼라 분해능을 향상시킬 수 있다.
(12) 본 발명의 표시 장치는 상기 문단 (10)의 칼라 신호 보정 프로그램을 실행시키기 위한 제어부를 포함한다. 이러한 구성에 의해, 표시 장치는 칼라 신호 보정 프로그램이 단순 회로를 사용하여 칼라 화상의 칼라 성분에 대해 칼라 신호 보정을 행하여 계조가 균등한 칼라 화질을 얻을 수 있도록 실행시킴으로써, 칼라 화상의 칼라 분해능을 향상시킬 수 있다.
본 발명의 사상 및 범주를 벗어나지 않는 한 당업자라면 상기 실시예에 대한 변형 및 수정 실시예가 가능하다는 것에 주목해야 한다. 따라서, 첨부된 특허청구의 범위는 상기 실시예에만 한정되는 것이 아니라 광의적으로 해석되어야 한다.
도 1은 본 발명의 실시예에 따른 액정 표시 장치의 시스템 구조의 일예를 도시한 블럭도.
도 2는 화상 표시 데이터(원 화상 데이터)의 위치 및 화상 데이터의 화소를 도시한 표시 패턴도.
도 3은 2개의 인접한 화소의 데이터로부터 대상 화소의 보정된 값을 획득하기 위한 원리를 도시한 도.
도 4는 CDE 처리 회로의 특정 구조를 도시한 블럭도.
도 5의 (a)는 휘도가 이산적으로 가변하는 부분을 포함하는 표시 패턴도이고, 도 5의 (b)는 CDE 처리에서 선명도 보정이 행해지지 않은 경우에 획득된 표시 패턴도이고, 도 5의 (c)는 CDE처리에서 선명도 보정이 행해진 경우에 획득된 표시 패턴도.
도 6은 CDE처리에서 선명도 보정을 행하는 메카니즘의 동작을 도시한 블럭도.
도 7은 차분 값(△)과 보정된 화소수의 퍼센트 사이의 관계를 도시한 그래프.
도 8은 도 12에 도시된 칼라 성분 데이터(화상 표시 데이터)가 6비트 데이터가 되기 위해 확장된 후에 획득된 표시 패턴도.
도 9는 CDE 처리 회로의 특정 구조를 도시한 블럭도.
도 10은 CDE 처리를 도시한 흐름도.
도 11은 종래 액정 표시 장치의 구조를 도시한 블럭도.
도 12는 LCDC로 입력되는 5비트로 구성된 화상 표시 데이터(원 화상 데이터)의 표시 패턴 예를 도시한 도.
도 13 및 14는 도 12의 원 화상 데이터가 LSB 고정 방식에 기초한 칼라 스케일 보정이 된 후에 획득된 표시 패턴도.
도 15는 도 12의 원 화상 데이터가 MSB 반복 방식에 기초한 칼라 스케일 보정이 된 후에 획득된 표시 패턴도.
도 16의 (a)는 도 12의 원 의 화상 데이터가 팔레트 방법에 기초한 칼라 스케일 보정이 된 후에 획득된 표시 패턴도이고, 도 16의 (b)는 팔레트의 예를 도시한 도.
*도면의 주요 부분에 대한 간단한 설명*
1, 101 : 액정 표시 장치
7 : 액정 표시 모듈
8 : 외부 호스트 시스템
9 : 시스템 버스
11 : 액정 표시 패널 유니트
12 : LCDC
13 : 표시 메모리
14 : CDE 처리 회로

Claims (13)

  1. 매트릭스로 배열된 표시 장치의 각각의 화소 상에 데이터를 표시하는 칼라 신호를 보정하기 위한 칼라 신호 보정 회로에 있어서,
    N비트의 칼라 신호를 입력하기 위한 칼라 신호 입력부- N은 자연수임 -;
    소정의 화소에 대응하는 제1 칼라 신호와, 상기 소정의 화소에 인접한 제1 인접 화소에 대응하는 제2 칼라 신호와, 상기 제1 인접 화소에 대해 반대측에서 상기 소정의 화소에 인접하는 제2 인접 화소에 대응하는 제3 칼라 신호를 기억하기 위한 칼라 신호 데이터 기억부;
    상기 제2 칼라 신호와 상기 제3 칼라 신호를 가산하여 가산 값 데이터를 얻기 위한 가산부;
    상기 제1 칼라 신호를 2배화하여 2배화 칼라 신호 데이터를 얻기 위한 2배화부;
    상기 가산 값 데이터로부터 상기 2배화 칼라 신호 데이터를 감산하여 차분 값을 얻기 위한 제1 비교부;
    상기 차분 값에 따라 LSB를 결정하기 위한 제1 LSB 결정부; 및
    상기 2배화 칼라 신호 데이터의 상위 비트와 상기 LSB를 가산하여 N+1비트의 칼라 신호를 생성하기 위한 칼라 신호 생성부
    를 포함하는 것을 특징으로 하는 칼라 신호 보정 회로.
  2. 제1항에 있어서,
    상기 차분 값이 0보다 작거나 같은 경우에는, 상기 제1 LSB 결정부는 상기 LSB를 0으로 설정하고,
    상기 차분 값이 0보다 큰 경우에는, 상기 제1 LSB 결정부는 상기 LSB를 1로 설정하는
    것을 특징으로 하는 칼라 신호 보정 회로.
  3. 제1항에 있어서,
    상기 차분 값을 소정의 기준 값과 비교하기 위한 제2 비교부; 및
    상기 차분 값이 상기 소정의 기준 값과 같거나 큰 경우에는 LSB를 0으로 설정하고, 상기 차분 값이 상기 소정의 기준 값보다 작은 경우에는 LSB를 1로 설정하기 위한 제2 LSB 결정부
    를 더 포함하는 것을 특징으로 하는 칼라 신호 보정 회로.
  4. 제3항에 있어서,
    상기 제1 LSB 결정부에 의해 결정된 LSB와 상기 제2 LSB 결정부에 의해 결정된 LSB 중의 하나를 선택하기 위한 선택부를 더 포함하는 것을 특징으로 하는 칼라 신호 보정 회로.
  5. 제3항에 있어서,
    보정된 화소의 수의 백분율의 증가가 중지하거나 거의 중지하는 경우에 얻어진 상기 차분 값을 상기 소정의 기준 값으로 이용되는 것을 특징으로 하는 칼라 신호 보정 회로.
  6. 제5항에 있어서,
    상기 소정의 기준 값은 7인 것을 특징으로 하는 칼라 신호 보정 회로.
  7. 제1항에 기재된 상기 칼라 신호 보정 회로를 포함하고,
    복수 종류의 칼라 신호를 포함하는 칼라 화상 데이터에서, 상기 복수 종류의 칼라 신호 중의 적어도 하나에 대해 보정이 수행되는 것을 특징으로 하는 칼라 신호 보정 장치.
  8. 제7항에 있어서,
    상기 복수 종류의 칼라 신호는 R화소, G화소 및 B화소에 대한 칼라 신호를 포함하는 것을 특징으로 하는 칼라 신호 보정 장치.
  9. 매트릭스로 배열된 표시 장치의 각각의 화소 상에 데이터를 표시하는 칼라 신호를 보정하기 위한 칼라 신호 보정 방법에 있어서,
    N비트의 칼라 신호를 입력하기 위한 칼라 신호 입력 단계- N은 자연수임 -;
    소정의 화소에 대응하는 제1 칼라 신호와, 상기 소정의 화소에 인접한 제1 인접 화소에 대응하는 제2 칼라 신호와, 상기 제1 인접 화소에 대해 반대측에서 상기 소정의 화소에 인접하는 제2 인접 화소에 대응하는 제3 칼라 신호를 기억하기 위한 칼라 신호 데이터 기억 단계;
    상기 제2 칼라 신호와 상기 제3 칼라 신호를 가산하여 가산 값 데이터를 얻기 위한 가산 단계;
    상기 제1 칼라 신호를 2배화하여 2배화 칼라 신호 데이터를 얻기 위한 2배화 값 연산 단계;
    상기 가산 값 데이터로부터 상기 2배화 칼라 신호 데이터를 감산하여 차분 값을 얻기 위한 제1 비교 단계;
    상기 차분 값에 따라 LSB를 결정하기 위한 제1 LSB 결정 단계; 및
    상기 2배화 칼라 신호 데이터의 상위 비트와 상기 LSB를 가산하여 N+1비트의 칼라 신호를 생성하기 위한 칼라 신호 생성 단계
    를 포함하는 것을 특징으로 하는 칼라 신호 보정 방법.
  10. 매트릭스로 배열된 표시 장치의 각각의 화소 상에 데이터를 표시하는 칼라 신호를 보정하기 위한 칼라 신호 보정 프로그램을 저장한 기록 매체에 있어서,
    N비트의 칼라 신호를 입력하기 위한 칼라 신호 입력 단계- N은 자연수임 -;
    소정의 화소에 대응하는 제1 칼라 신호와, 상기 소정의 화소에 인접한 제1 인접 화소에 대응하는 제2 칼라 신호와, 상기 제1 인접 화소에 대해 반대측에서 상기 소정의 화소에 인접하는 제2 인접 화소에 대응하는 제3 칼라 신호를 기억하기 위한 칼라 신호 데이터 기억 단계;
    상기 제2 칼라 신호와 상기 제3 칼라 신호를 가산하여 가산 값 데이터를 얻기 위한 가산 단계;
    상기 제1 칼라 신호를 2배화하여 2배화 칼라 신호 데이터를 얻기 위한 2배화 값 연산 단계;
    상기 가산 값 데이터로부터 상기 2배화 칼라 신호 데이터를 감산하여 차분 값을 얻기 위한 제1 비교 단계;
    상기 차분 값에 따라 LSB를 결정하기 위한 제1 LSB 결정 단계; 및
    상기 2배화 칼라 신호 데이터의 상위 비트와 상기 LSB를 가산하여 N+1비트의 칼라 신호를 생성하기 위한 칼라 신호 생성 단계
    를 포함하는 것을 특징으로 하는 상기 각 단계를 실행하는 칼라 신호 보정 프로그램을 저장한 기록 매체.
  11. 제1항에 기재된 상기 칼라 신호 보정 회로를 포함하는 것을 특징으로 하는 표시 장치.
  12. 제7항에 기재된 상기 칼라 신호 보정 회로를 포함하는 것을 특징으로 하는 표시 장치.
  13. 제10항에 기재된 상기 칼라 신호 보정 프로그램을 실행하기 위한 제어부를 포함하는 것을 특징으로 하는 표시 장치.
KR10-2002-0044459A 2001-07-27 2002-07-27 칼라 신호 보정 회로, 칼라 신호 보정 장치, 칼라 신호보정 방법, 칼라 신호 보정 프로그램 및 표시 장치 KR100510811B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JPJP-P-2001-00227822 2001-07-27
JP2001227822A JP3745655B2 (ja) 2001-07-27 2001-07-27 色信号補正回路、色信号補正装置、色信号補正方法、色信号補正プログラム、及び表示装置

Publications (2)

Publication Number Publication Date
KR20030010572A KR20030010572A (ko) 2003-02-05
KR100510811B1 true KR100510811B1 (ko) 2005-08-31

Family

ID=19060426

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2002-0044459A KR100510811B1 (ko) 2001-07-27 2002-07-27 칼라 신호 보정 회로, 칼라 신호 보정 장치, 칼라 신호보정 방법, 칼라 신호 보정 프로그램 및 표시 장치

Country Status (5)

Country Link
US (1) US6778184B2 (ko)
JP (1) JP3745655B2 (ko)
KR (1) KR100510811B1 (ko)
CN (1) CN1208973C (ko)
TW (1) TWI238658B (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9837037B2 (en) 2014-10-13 2017-12-05 Samsung Display Co., Ltd. Method of driving display panel and display apparatus for performing the same

Families Citing this family (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3710131B2 (ja) * 2002-05-29 2005-10-26 シャープ株式会社 画像処理装置および画像処理方法、並びに画像表示装置、携帯電子機器
JP3877694B2 (ja) * 2003-03-28 2007-02-07 三洋電機株式会社 表示処理装置
WO2004095412A1 (ja) * 2003-04-23 2004-11-04 Vodafone K.K. 表示処理方法及び表示処理装置
US7676210B2 (en) * 2003-09-29 2010-03-09 Tod Paulus Method for performing dual mode image rejection calibration in a receiver
JP4114655B2 (ja) * 2003-11-12 2008-07-09 セイコーエプソン株式会社 輝度ムラの補正方法、輝度ムラの補正回路、電気光学装置および電子機器
JP4137050B2 (ja) * 2004-03-18 2008-08-20 キヤノン株式会社 画像表示装置およびテレビジョン装置
JP2005328469A (ja) * 2004-05-17 2005-11-24 Murata Mach Ltd カラー画像処理装置
TWI323874B (en) * 2005-07-19 2010-04-21 Chunghwa Picture Tubes Ltd Source driving device and driving method for liquid crystal display panel
KR100731356B1 (ko) 2005-09-21 2007-06-21 삼성전자주식회사 자연색 보정기능을 구비한 단말장치 및 자연색 보정방법
TWI302674B (en) * 2006-01-20 2008-11-01 Holtek Semiconductor Inc Color display method
KR100731882B1 (ko) 2006-03-09 2007-06-25 김규태 영상신호의 계조데이터 변환방법
US8055070B2 (en) * 2007-01-05 2011-11-08 Geo Semiconductor Inc. Color and geometry distortion correction system and method
US8442316B2 (en) 2007-01-05 2013-05-14 Geo Semiconductor Inc. System and method for improving color and brightness uniformity of backlit LCD displays
US8971531B2 (en) * 2010-03-17 2015-03-03 Sastra University Data embedding system
JP6882083B2 (ja) * 2017-06-07 2021-06-02 キヤノン株式会社 画像処理装置、画像形成装置、画像処理方法及びプログラム
KR102665516B1 (ko) * 2019-12-04 2024-05-14 엘지디스플레이 주식회사 표시 장치
CN116343639A (zh) * 2023-03-27 2023-06-27 惠科股份有限公司 子像素的数据补偿方法及显示面板

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000056726A (ja) * 1998-08-05 2000-02-25 Mitsubishi Electric Corp ディスプレイ装置及びその多階調化回路
KR20010004885A (ko) * 1999-06-30 2001-01-15 김영환 액정 표시 소자의 프레임률 변환 회로
KR20030005748A (ko) * 2001-07-10 2003-01-23 삼성전자 주식회사 색 보정 기능을 갖는 액정 표시 장치 및 이의 구동 장치및 그 방법

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3624604B2 (ja) * 1996-12-28 2005-03-02 株式会社ニコン 撮像装置の色再現補正装置および補正方法
US5898415A (en) * 1997-09-26 1999-04-27 Candescent Technologies Corporation Circuit and method for controlling the color balance of a flat panel display without reducing gray scale resolution
US6950109B2 (en) * 2000-10-23 2005-09-27 Sun Microsystems, Inc. Multi-spectral color correction

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000056726A (ja) * 1998-08-05 2000-02-25 Mitsubishi Electric Corp ディスプレイ装置及びその多階調化回路
KR20010004885A (ko) * 1999-06-30 2001-01-15 김영환 액정 표시 소자의 프레임률 변환 회로
KR20030005748A (ko) * 2001-07-10 2003-01-23 삼성전자 주식회사 색 보정 기능을 갖는 액정 표시 장치 및 이의 구동 장치및 그 방법

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9837037B2 (en) 2014-10-13 2017-12-05 Samsung Display Co., Ltd. Method of driving display panel and display apparatus for performing the same

Also Published As

Publication number Publication date
KR20030010572A (ko) 2003-02-05
JP3745655B2 (ja) 2006-02-15
TWI238658B (en) 2005-08-21
US6778184B2 (en) 2004-08-17
CN1208973C (zh) 2005-06-29
CN1400822A (zh) 2003-03-05
US20030020681A1 (en) 2003-01-30
JP2003044006A (ja) 2003-02-14

Similar Documents

Publication Publication Date Title
KR100510811B1 (ko) 칼라 신호 보정 회로, 칼라 신호 보정 장치, 칼라 신호보정 방법, 칼라 신호 보정 프로그램 및 표시 장치
KR100732576B1 (ko) 화상 처리 장치, 화상 처리 방법, 화상 표시 장치, 휴대용정보 기기, 제어 프로그램 및 컴퓨터 판독가능 기록 매체
KR100910557B1 (ko) 액정 표시 장치 및 그 구동 방법
KR100554580B1 (ko) 화상 처리 장치, 화상 처리 방법, 화상 표시 장치, 및이동 전자 기기
JP4882745B2 (ja) 画像表示装置および画像表示方法
US7382383B2 (en) Driving device of image display device, program and storage medium thereof, image display device, and television receiver
KR100859514B1 (ko) 액정 표시 장치 및 그 구동 장치
JP4912661B2 (ja) 表示装置及びその駆動装置
WO2006025506A1 (ja) 表示制御方法、表示装置の駆動装置、表示装置、並びに、プログラムおよび記録媒体
WO2009081602A1 (ja) 表示装置
US20060145979A1 (en) Liquid crystal display and driving method thereof
US20080068396A1 (en) Gamma Uniformity Correction Method and System
JP4086868B2 (ja) 表示装置、コントローラドライバ、近似演算補正回路、及び表示パネルの駆動方法
US7142186B2 (en) Method and apparatus for converting gradation data in STN LCD
JP4515503B2 (ja) 液晶表示装置の駆動方法
US6788306B2 (en) Display apparatus displaying pseudo gray levels and method for displaying the same
JP4874931B2 (ja) 表示装置
US7969449B2 (en) Systems and methods for color control of display devices
US7522138B2 (en) Display device with reduced flickering
US7400311B2 (en) Response time accelerator and method for driving liquid crystal display
JP5539072B2 (ja) 表示制御ドライバ及びデータ処理システム
JP2009265260A (ja) 表示方法および表示装置
JP2005037961A (ja) 画像処理装置および画像処理方法、並びに画像表示装置
WO2001093239A1 (fr) Procede de diminution du nombre de niveaux de gradation, procede d&#39;affichage d&#39;image, et afficheur d&#39;image
WO2006085508A1 (ja) 表示装置の階調電圧設定方法、表示装置の駆動方法、及びプログラム、並びに表示装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120802

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20130801

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee