KR100498466B1 - 개선된 데이터 기입 제어 회로를 가지는 4비트 프리페치방식 fcram 및 이에 대한 데이터 마스킹 방법 - Google Patents

개선된 데이터 기입 제어 회로를 가지는 4비트 프리페치방식 fcram 및 이에 대한 데이터 마스킹 방법 Download PDF

Info

Publication number
KR100498466B1
KR100498466B1 KR10-2002-0075692A KR20020075692A KR100498466B1 KR 100498466 B1 KR100498466 B1 KR 100498466B1 KR 20020075692 A KR20020075692 A KR 20020075692A KR 100498466 B1 KR100498466 B1 KR 100498466B1
Authority
KR
South Korea
Prior art keywords
data
input
signal
write
address
Prior art date
Application number
KR10-2002-0075692A
Other languages
English (en)
Other versions
KR20040047460A (ko
Inventor
나원균
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR10-2002-0075692A priority Critical patent/KR100498466B1/ko
Priority to TW092132315A priority patent/TWI263133B/zh
Priority to US10/719,306 priority patent/US7068550B2/en
Priority to JP2003399264A priority patent/JP4402439B2/ja
Publication of KR20040047460A publication Critical patent/KR20040047460A/ko
Application granted granted Critical
Publication of KR100498466B1 publication Critical patent/KR100498466B1/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1078Data input circuits, e.g. write amplifiers, data input buffers, data input registers, data input level conversion circuits
    • G11C7/1096Write circuits, e.g. I/O line write drivers
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1006Data managing, e.g. manipulating data before writing or reading out, data bus switches or control circuits therefor
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1051Data output circuits, e.g. read-out amplifiers, data output buffers, data output registers, data output level conversion circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1072Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers for memories with random access ports synchronised on clock signal pulse trains, e.g. synchronous memories, self timed memories
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2207/00Indexing scheme relating to arrangements for writing information into, or reading information out from, a digital store
    • G11C2207/10Aspects relating to interfaces of memory device to external buses
    • G11C2207/107Serial-parallel conversion of data or prefetch

Abstract

본 발명은 개선된 데이터 기입 제어 회로를 가지는 4비트 프리페치 방식 FCRAM 및 이에 대한 데이터 마스킹 방법에 관한 것이다. 본 발명의 4비트 프리페치 방식 FCRAM은, 소정의 외부 입력 신호들에 응답하여 제1 및 제2 기입 명령을 포함하는 제어 명령을 출력하는 커맨드 디코더, 어드레스 핀으로 입력되는 로우 어드레스 신호를 디코딩하여 메모리 셀 어레이의 해당 워드 라인을 활성화시키는 로우 디코더, 상기 어드레스 핀으로 입력되는 칼럼 어드레스 신호를 디코딩하여 상기 메모리 셀 어레이의 해당 칼럼 셀렉트 라인을 인에이블시키는 칼럼 디코더, 복수의 데이터 핀으로부터 입력 데이터를 수신하여 소정의 클럭신호에 동기시켜 출력하는 데이터 입력 버퍼, 상기 메모리셀 어레이로부터 독출된 출력 데이터를 상기 복수의 데이터 핀으로 출력하는 데이터 출력 버퍼, 및 상기 어드레스 핀을 통해 입력되는 어드레스 조합 신호를 입력하고 상기 어들스 조합 신호에 응답하여 상기 입력 데이터의 마스킹 여부를 지시하는 데이터 마스킹 제어신호를 출력하는 VW 버퍼를 구비하며, 상기 칼럼 디코더는 상기 데이터 마스킹 제어신호에 응답하여 상기 입력 데이터 중 마스킹될 데이터가 입력될 칼럼 셀렉트 라인을 디세이블함으로써, 복잡한 회로의 구성없이 소정의 어드레스 조합 신호에 의해 칼럼 디코더를 제어하여 기입을 원하지 않는 데이터가 마스킹된다.

Description

개선된 데이터 기입 제어 회로를 가지는 4비트 프리페치 방식 FCRAM 및 이에 대한 데이터 마스킹 방법{4Bit prefetch type FCRAM having the improved control circuit for writing data in memory cell array and data masking method thereof}
본 발명은 반도체 메모리 장치에 관한 것으로서, 특히, 개선된 데이터 기입 제어 회로를 가지는 4비트 프리페치 방식 FCRAM(Fast Cycle Random Access Memory) 및 이에 대한 데이터 마스킹 방법에 관한 것이다.
일반적으로, 반도체 메모리 장치는 행렬구조의 메모리 셀 어레이를 구비하며, 로우(Row) 어드레스와 칼럼(Column) 어드레스가 입력될 때, 독출(read) 또는 기입(write) 제어명령에 따라 해당 메모리 셀의 데이터가 독출되거나 또는 해당 메모리 셀에 데이터가 기입되는 장치이다.
이러한 반도체 메모리 장치의 동작 속도는 시스템이 점차 고속화됨에 따라 시스템의 성능을 제한하는 요인이 되고 있다. 최근, 이러한 제한 요인을 해결하기 위해 SDRAM(Synchronous DRAM), DDR SDRAM(Double Data Rate Synchronous DRAM), FCRAM(Fast Cycle RAM) 등과 같이 동작 속도가 향상된 고성능 디램이 개발되고 있다.
SDRAM은 클럭의 라이징 에지(rising edge) 또는 폴링 에지(falling edge)에서만 데이터의 입출력이 가능하다. 반면에, DDR SDRAM은 클럭의 라이징 에지 뿐만 아니라 폴링 에지에서도 데이터의 입출력이 이루어지므로 SDRAM에 비해 2배의 데이터 전송 속도를 갖는다. 또한, DDR SDRAM은 데이터 기입 제어명령이 발생할 때, 기입을 원하지 않는 데이터를 마스킹하기 위한 데이터 입출력 마스킹 핀(DQM Pin ; Data input/output masking Pin)을 구비하여, 데이터 마스킹 신호가 활성화될 때 정해진 레이턴시(latency)에 따라 데이터의 입출력을 디세이블한다.
이러한 일반적인 DDR SDRAM의 일예가 도 1에 도시된다.
도 1은 일반적인 데이터 기입 제어 기능을 가지는 DDR SDRAM의 내부 구성을 개략적으로 나타내는 블록도이다. 도 1에서는 16개의 데이터 입출력핀을 구비하여 한 번에 16개의 데이터를 처리할 수 있는 X16 DDR SDRAM이 예로서 도시된다.
도 1과 같이, DDR SDRAM(100)은 커맨드 디코더(101), 어드레스 버퍼(102), 제어신호 발생부(103), 메모리 셀 어레이(104), 로우 디코더(105), 칼럼 디코더(106), 센스 앰프(107) 및 입출력 제어회로(108)를 구비한다.
또한, 상기 DDR SDRAM(100)은 데이터 입력 버퍼(109, 110) 및 데이터 출력 버퍼(111, 112)와, DM 버퍼 제어부(113)와, 제1 및 제2 DM(Data Masking) 버퍼들(114, 115)과, 제1 및 제2 기입 제어부(116, 117)를 더 구비한다.
상기 커맨드 디코더(101)는 제어핀(121)을 통하여 외부로부터 입력되는 제어신호들(/CS, /RAS, /CAS, /WE)에 응답하여 기입 제어명령(WRITE)을 포함하는 복수의 제어명령들을 출력한다.
상기 어드레스 버퍼(102)는 어드레스 핀(122)을 통하여 외부에서 입력되는 로우 어드레스와 칼럼 어드레스를 각각 상기 로우 디코더(105)와 상기 칼럼 디코더(106)에 전달한다.
상기 제어신호 발생부(103)는 상기 기입 제어명령(WRITE)에 응답하여 제어신호(CTL)를 활성화시킨다. 상기 제어신호(CTL)에 의해 DRAM의 코어 회로, 예를 들면 상기 로우 디코더(105), 상기 칼럼 디코더(106), 상기 입출력 제어회로(108), 상기 데이터 입력 버퍼(109, 110) 및 상기 데이터 출력 버퍼(111, 112) 등이 제어된다.
상기 로우 디코더(105)는 상기 로우 어드레스를 디코딩하여 상기 메모리 셀 어레이(104)의 해당 워드 라인을 활성화시킨다. 상기 칼럼 디코더(106)는 상기 칼럼 어드레스를 디코딩하여 상기 메모리 셀 어레이(104)의 해당 칼럼 셀렉트 라인을 인에이블시킨다.
상기 센스 앰프(107)는 선택된 메모리 셀로부터 독출되는 데이터를 감지 및 증폭하여 출력한다.
상기 입출력 제어회로(108)는 상기 센스 앰프(107)에 의해 증폭된 데이터를 상기 데이터 출력 버퍼(111, 112)에 전달하고, 상기 데이터 입력 버퍼(109, 110)로 입력된 데이터를 상기 메모리 셀 어레이(104)에 전달한다.
상기 데이터 입력 버퍼(109, 110)에는 데이터 입출력 핀(123, 124)을 통하여 기입될 데이터가 입력되고, 상기 데이터 출력 버퍼(111, 112)는 독출된 데이터를 상기 데이터 입출력 핀(123, 124)을 통하여 출력한다.
상기 DM 버퍼 제어부(113)는 상기 기입 제어명령(WRITE)에 응답하여 DM 버퍼 제어신호(CTL_DMB)를 출력한다. 상기 제1 및 제2 DM 버퍼들(114, 115) 각각은 상기 DM 버퍼 제어신호(CTL_DMB)에 의해 턴 온되어, DM 핀(125, 126)을 통하여 외부로부터 입력되는 기입 금지 신호(LDM, UDM)에 응답하여 기입 제어신호(LDMC, UDMC)를 인에이블 시킨다.
여기에서, 상기 기입 금지 신호(LDM)는 상기 데이터 입력 버퍼(109)로 데이터(DQ0∼DQ7)가 입력되는 것을 제어하기 위한 신호이다. 또, 상기 기입 금지 신호(UDM)는 상기 데이터 입력 버퍼(110)로 데이터(DQ8∼DQ15)가 입력되는 것을 제어하기 위한 신호이다.
또, 상기 제1 및 제2 기입 제어부들(116, 117) 각각은 상기 기입 제어신호(LDMC, UDMC)에 응답하여 버퍼 제어신호(WDML, WDMU)를 인에이블 시킨다. 상기 데이터 입력 버퍼(109)는 상기 버퍼 제어신호(WDML)가 디세이블 상태일 때 하이 임피던스 상태로 되며, 그 결과 상기 입력버퍼(109)에 데이터(DQ0∼DQ7)가 입력되지 않는다. 마찬가지로, 상기 데이터 입력 버퍼(110)는 상기 버퍼 제어신호(WDMU)가 디세이블 상태일 때 하이 임피던스 상태로 되며, 그 결과 상기 입력버퍼(110)에 데이터(DQ8∼DQ15)가 입력되지 않는다.
결국, 상기 DM 핀(125, 126)을 이용하여 기입을 원하지 않는 데이터를 마스킹 할 수 있다.
도 2는 도 1에 도시된 DDR SDRAM의 주요 입출력 신호들에 대한 타이밍차트이다.
도 2와 같이, 상기 커맨드 디코더(101)가 클럭신호(CLK)에 동기하여 기입 제어 명령(WRITE)을 출력하면, 상기 제어신호 발생부(103)는 상기 기입 제어 명령(WRITE)에 응답하여 제어신호(CTL)를 인에이블 시킨다.
또, 상기 DM 버퍼 제어부(113)가 상기 기입 제어 명령(WRITE)에 응답하여 상기 DM 버퍼 제어신호(CTL_DMB) 인에이블 시킨다.
상기 제1 및 제2 DM 버퍼(114, 115)는 상기 DM 버퍼 제어신호(CTL_DMB)에 응답하여 턴 온되며, 상기 기입 금지 신호(LDM, UDM)에 응답하여 상기 기입 제어신호(LDMC, UDMC)를 인에이블 시킨다.
도 2에서는 첫 번째 기입 제어명령(WRITE)이 출력될 때 상기 기입 금지 신호(LDM)가 인에이블되어 입력되고, 두 번째 기입 제어명령(WRITE)이 출력될 때 상기 기입 금지 신호(UDM)가 인에이블되어 입력되는 경우가 예로서 도시된다.
도 2와 같이, 첫 번째 기입 제어명령(WRITE)이 출력되고, 상기 기입 금지 신호(LDM)가 인에이블되어 입력되면, 상기 기입 제어신호(LDMC)가 인에이블 된다.
한편, 상기 기입 금지 신호(UDM)는 디세이블 상태이므로 상기 기입 제어신호(UDMC)도 디세이블 상태를 유지한다.
상기 기입 제어신호(LDMC)가 인에이블 되면, 상기 제1 기입 제어부(116)가 상기 기입 제어신호(LDMC)에 응답하여 상기 버퍼 제어신호(WDML)를 인에이블 시킨다.
상기 제어신호(CTL) 및 상기 버퍼 제어신호(WDML)가 인에이블 상태이므로, 상기 데이터 입력 버퍼(109)에 상기 데이터(DQ0∼DQ7)가 입력된다.
그러나, 도 2와 같이, 상기 버퍼 제어신호(WDMU)는 디세이블 상태이므로 상기 데이터 입력 버퍼(110)에는 상기 데이터(DQ8∼DQ15)가 입력되지 않는다.
다음으로, 상기 두 번째 기입 제어명령(WRITE)이 입력될 때는 상기 첫 번째 기입 제어명령(WRITE)이 입력될 때와는 반대로 상기 기입 금지 신호(UDM)가 인에이블되어 입력되므로, 상기 데이터 입력 버퍼(110)를 통하여 상기 데이터(DQ8∼DQ15)가 입력된다. 상기와 같이, DDR SDRAM은 기입을 원하지 않는 데이터를 마스킹 할 수 있는 기능을 갖는다.
한편, FCRAM은 상기 DDR SDRAM과 같이 원하지 않는 데이터를 마스킹하기 위한 데이터 입출력 마스킹 핀을 구비하지 않는다. 따라서, FCRAM에서도 상기 DDR SDRAM과 같이 원하지 않는 데이터를 마스킹 하는 대안이 요구되고 있다.
본 발명이 이루고자하는 기술적 과제는, 복잡한 회로의 구성없이 소정의 어드레스 조합 신호에 의해 칼럼 디코더를 제어하여 기입을 원하지 않는 데이터를 마스킹 할 수 있는 개선된 데이터 기입 제어 회로를 가지는 4비트 프리페치 방식 FCRAM 및 이를 이용한 데이터 마스킹 방법을 제공하는데 있다.
상기 기술적 과제를 달성하기 위한 본 발명의 일실시예에 따른 개선된 데이터 기입 제어 회로를 가지는 4비트 프리페치 방식 FCRAM은, 메모리 셀 어레이와 복수의 어드레스 핀 및 복수의 데이터 핀을 구비하는 반도체 메모리 장치에 있어서, 커맨드 디코더, 로우 디코더, 칼럼 디코더, 데이터 입력 버퍼, 데이터 출력 버퍼 및 VW 버퍼를 구비하는 것을 특징으로 한다.
커맨드 디코더는 소정의 외부 입력 신호들에 응답하여 제1 및 제2 기입 명령을 포함하는 제어 명령을 출력한다. 로우 디코더는 어드레스 핀으로 입력되는 로우 어드레스 신호를 디코딩하여 메모리 셀 어레이의 해당 워드 라인을 활성화시킨다.
칼럼 디코더는 어드레스 핀으로 입력되는 칼럼 어드레스 신호를 디코딩하여 메모리 셀 어레이의 해당 칼럼 셀렉트 라인을 인에이블시킨다. 데이터 입력 버퍼는 복수의 데이터 핀으로부터 입력 데이터를 수신하여 소정의 클럭신호에 동기시켜 출력한다.
데이터 출력 버퍼는 메모리셀 어레이로부터 독출된 출력 데이터를 복수의 데이터 핀으로 출력한다. VW 버퍼는 어드레스 핀으로 입력되는 어드레스 조합 신호에 응답하여 입력 데이터의 마스킹 여부를 지시하는 데이터 마스킹 제어신호를 출력한다.
칼럼 디코더는 데이터 마스킹 제어신호에 응답하여 입력 데이터 중 마스킹될 데이터가 입력될 칼럼 셀렉트 라인을 디세이블한다.
상기 기술적 과제를 달성하기 위한 본 발명의 일실시예에 따른 개선된 데이터 기입 제어 회로를 가지는 4비트 프리페치 방식 FCRAM에서의 입력 데이터 마스킹 방법은, 메모리 셀 어레이와 복수의 어드레스 핀 및 복수의 데이터 핀을 구비하는 반도체 메모리 장치에서의 입력 데이터 마스킹 방법에 있어서,
(a) 소정의 외부 입력 신호들에 응답하여 제1 및 제2 기입 명령을 포함하는 제어 명령을 발생하는 단계;
(b) 상기 복수의 어드레스 핀을 통하여 로우 어드레스 신호, 칼럼 어드레스 신호 및 어드레스 조합 신호를 수신하는 단계;
(c) 상기 복수의 데이터 핀을 통하여 상기 입력 데이터를 수신하는 단계;
(d) 상기 로우 어드레스 신호를 디코딩하여 상기 메모리 셀 어레이의 해당 워드 라인을 활성화시키는 단계;
(e) 상기 칼럼 어드레스 신호를 디코딩하여 상기 메모리 셀 어레이의 해당 칼럼 셀렉트 라인을 인에이블시키는 단계;
(f) 상기 어드레스 조합 신호에 응답하여 상기 입력 데이터의 마스킹 여부를 지시하는 데이터 마스킹 제어신호를 발생하는 단계; 및
(g) 칼럼 디코더가 상기 데이터 마스킹 제어신호에 응답하여 상기 입력 데이터 중 마스킹될 데이터가 입력될 칼럼 셀렉트 라인을 디세이블하는 단계를 구비하는 것을 특징으로 한다.
본 발명과 본 발명의 동작상의 이점 및 본 발명의 실시에 의하여 달성되는 목적을 충분히 이해하기 위해서는 본 발명의 바람직한 실시예를 예시하는 첨부 도면 및 도면에 기재된 내용을 참조하여야 한다.
이하, 첨부한 도면을 참조하여 본 발명의 바람직한 실시예를 설명함으로써, 본 발명을 상세히 설명한다. 각 도면에 제시된 동일한 참조부호는 동일한 부재를 나타낸다.
일 실시예
도 3은 본 발명의 일실시예에 따른 개선된 데이터 기입 제어 회로를 가지는 4비트 프리페치 방식 FCRAM의 내부 구성을 개략적으로 나타내는 블록도이다. 도 3에서는 X16 FCRAM이 예로서 도시된다.
도 3과 같이, FCRAM(200)은 커맨드 디코더(201), 어드레스 버퍼(202), 제어신호 발생부(203), 메모리 셀 어레이(204), 로우 디코더(205), 칼럼 디코더(206), 센스 앰프(207) 및 입출력 제어회로(208)를 구비한다.
또한, 상기 FCRAM(200)은 데이터 입력 버퍼부(209)와 데이터 출력 버퍼부(210), VW(valid write window) 버퍼(211)를 더 구비한다.
상기 커맨드 디코더(201)는 제어핀(221)을 통하여 외부로부터 입력되는 제어신호들(/CS, /RAS, /CAS, /WE)에 응답하여 제1 및 제2 기입 제어명령(WRA, LAL)을 포함하는 복수의 제어명령들을 출력한다.
상기 어드레스 버퍼(202)는 어드레스 핀(222)을 통하여 외부에서 입력되는 로우 어드레스와 칼럼 어드레스를 각각 상기 로우 디코더(205)와 상기 칼럼 디코더(206)에 전달한다.
여기에서, 상기 어드레스 버퍼(202)에는 상기 제1 기입 제어명령(WRA)이 입력될 때, 워드 라인을 활성화시키기 위한 상위 어드레스(upper address)가 입력되고, 상기 제2 기입 제어명령(LAL)이 입력될 때, 칼럼 셀렉트 라인을 인에이블시키기 위한 하위 어드레스(lower address)가 입력된다.
상기 제어신호 발생부(203)는 상기 제1 및 제2 기입 제어명령(WRA, LAL)에 응답하여 제어신호(CTL)를 활성화시킨다. 상기 제어신호(CTL)에 의해 DRAM의 코어 회로인 상기 로우 디코더(205), 상기 칼럼 디코더(206), 상기 입출력 제어회로(208), 상기 데이터 입력 버퍼부(209) 및 상기 데이터 출력 버퍼부(210) 등이 제어된다.
상기 로우 디코더(205)는 상기 로우 어드레스를 디코딩하여 상기 메모리 셀 어레이(204)의 해당 워드 라인을 활성화시킨다. 상기 칼럼 디코더(206)는 상기 칼럼 어드레스를 디코딩하여 상기 메모리 셀 어레이(204)의 해당 칼럼 셀렉트 라인을 인에이블시킨다.
상기 센스 앰프(207)는 선택된 메모리 셀로부터 독출되는 데이터를 감지 및 증폭하여 출력한다.
상기 입출력 제어회로(208)는 상기 센스 앰프(207)에 의해 증폭된 데이터를 상기 데이터 출력 버퍼부(210)에 전달하고, 상기 데이터 입력 버퍼부(209)로 입력된 데이터를 상기 메모리 셀 어레이(204)에 전달한다.
상기 데이터 입력 버퍼부(209)에는 데이터 입출력 핀(223)을 통하여 기입될 데이터가 입력되고, 상기 데이터 출력 버퍼부(210)는 독출된 데이터를 상기 데이터 입출력 핀(223)을 통하여 출력한다.
상기 VW 버퍼(211)는 상기 제2 기입 제어명령(LAL)이 출력될 때, 상기 어드레스 핀(222)을 통하여 외부에서 입력되는 소정의 어드레스 조합 신호에 따라 상기 칼럼 디코더(206)에 소정의 데이터 마스킹 제어신호(PVW_OUT1, PVW_OUT2, PVW_OUT3, PVW_OUT4)를 출력한다. 여기에서, 상기 소정의 어드레스 조합 신호는 예를 들면, 어드레스(A11∼A14)의 조합이 될 수 있다.
상기 칼럼 디코더(206)는 상기 데이터 마스킹 제어신호(PVW_OUT1, PVW_OUT2, PVW_OUT3, PVW_OUT4)에 의해 제어되어 기입이 금지될 소정의 칼럼 셀렉트 라인을 디세이블시켜 데이터가 기입되지 않도록 한다.
도 4는 도 3에 도시된 FCRAM의 VW 버퍼를 상세히 나타내는 블록도이다.
도 4와 같이, VW 버퍼(211)는 입력 버퍼 및 디코더(231), VW 제어회로(232) 및 순서 제어회로(233)를 구비한다.
상기 입력 버퍼 및 디코더(231)에는 상기 제2 기입 제어명령(LAL)이 출력될 때, 상기 어드레스 핀(222)을 통하여 외부에서 입력되는 어드레스 신호들 중 소정의 어드레스 신호(ADD1)가 입력된다.
상기 입력 버퍼 및 디코더(231)는 상기 어드레스 조합 신호(ADD1)가 입력되면, 이를 디코딩 하여 기입 제어신호(VW0, VW1)를 출력한다. 상기 VW 제어회로(232)는 상기 기입 제어신호(VW0, VW1)에 응답하여 기입 정보신호(PVW1, PVW2, PVW3, PVW4)를 출력한다.
여기에서, 상기 소정의 어드레스 신호(ADD1)는 어드레스(A11∼A14)의 조합 신호일 수 있다. 또, 상기 기입 제어신호(VW0, VW1)는 상위 데이터(DQ8∼DQ15)의 기입을 제어하기 위한 기입 제어신호(UVW0, UVW1)와 하위 데이터(DQ0∼DQ7)의 기입을 제어하기 위한 기입 제어신호(LVW0, LVW1)를 포함한다.
이 때, 상기 어드레스(A11, A12)의 조합 신호는 상기 기입 제어신호(UVW0, UVW1)를 발생하는데 사용될 수 있고, 상기 어드레스(A13, A14)의 조합 신호는 상기 기입 제어신호(LVW0, LVW1)를 발생하는데 사용될 수 있다.
도 4에서는 상기 입력 버퍼 및 디코더(231)가 상기 기입 제어신호(UVW0, UVW1)를 발생하는 것이 예로서 도시된다.
상기 순서 제어회로(233)는 소정의 어드레스 신호(ADD2)에 응답하여 해당 데이터의 기입 순서를 결정하고, 상기 기입 정보신호(PVW1, PVW2, PVW3, PVW4)와 상기 결정된 기입 순서에 따라 상기 데이터 마스킹 제어신호(PVW_OUT1, PVW_OUT2, PVW_OUT3, PVW_OUT4)를 출력한다.
상기 칼럼 디코더(206)는 상기 데이터 마스킹 제어신호(PVW_OUT1, PVW_OUT2, PVW_OUT3, PVW_OUT4)에 응답하여 기입이 금지될 해당 칼럼 셀렉트 라인을 디세이블 시킨다.
여기에서, 상기 소정의 어드레스 신호(ADD2)는 상기 커맨드 디코더(203)(도 3 참고)에 의해 제2 기입 제어명령(LAL)이 출력될 때, 상기 어드레스 핀(222)을 통하여 외부에서 입력되는 어드레스 신호이다. 상기 소정의 어드레스 신호(ADD2)는 입력 데이터의 기입 순서를 결정하기 위한 신호로서, 바람직하게, 어드레스(A0, A1)의 조합신호일 수 있다.
또, 상기 기입 정보신호(PVW1, PVW2, PVW3, PVW4)는 연속적으로 입력되는 데이터의 기입 정보 및 마스킹 정보를 나타내는 신호이다.
따라서, 상기 기입 정보신호(PVW1, PVW2, PVW3, PVW4)에 따라 연속적으로 입력되는 데이터의 몇 번째 비트까지 기입될 것인지가 결정된다. 이를 좀 더 상세히 설명하면 다음과 같다.
예를 들어, 데이터(D0, D1, D2, D3)가 입력될 때, 상기 기입 정보신호(PVW1, PVW2, PVW3, PVW4)가 "1100"인 경우, 상기 데이터(D0, D1)만이 기입되고 나머지 데이터(D3, D4)는 마스킹된다.
도 5는 도 4에 도시된 VW 제어회로를 상세히 나타내는 회로도의 일예이다.
도 5와 같이, VW 제어회로(232)는 기입 정보 발생회로(240)와 출력회로(250)를 구비한다.
상기 기입 정보 발생회로(240)는 기입 제어신호들(VW0, VW0B, VW1, VW1B)의 조합 신호에 응답하여 내부 기입 정보신호(CVW1, CVW2, CVW3, CVW4)를 노드들(NODE1, NODE2, NODE3, NODE4)에 출력한다.
상기 출력회로(250)는 상기 내부 기입 정보신호(CVW1, CVW2, CVW3, CVW4)를 1차 반전시켜 상기 기입 정보신호(PVW1, PVW2, PVW3, PVW4)를 출력한다.
상기 기입 정보 발생회로(240)는 제1 내지 제4 기입 정보 발생회로들(241, 242, 243, 244)을 구비한다.
상기 제1 내지 제4 기입 정보 발생회로들(241, 242, 243, 244) 각각은 NAND 게이트(11, 21, 31, 41)와, 인버터들(12, 22, 32, 42) 및 복수개의 전송 게이트들(13, 23, 24, 33, 34, 43, 44)을 포함한다.
상기 NAND 게이트(11)에는 기입 제어신호(VW0B, VW1B)가 입력되고, 상기 NAND 게이트(21)에는 기입 제어신호(VW0, VW1B)가 입력된다. 또, 상기 NAND 게이트(31)에는 기입 제어신호(VW0B, VW1)가 입력되고, 상기 NAND 게이트(41)에는 기입 제어신호(VW0, VW1)가 입력된다.
여기에서, 상기 기입 제어신호(VW0, VW1)는 상기 입력버퍼 및 디코더(231)(도 4 참고)에 의해 소정의 어드레스 조합 신호가 디코딩된 신호이다.
상기 전송 게이트들(13)의 출력단은 각각 노드들(NODE1, NODE2, NODE3, NODE4)에 하나씩 연결되고, 입력단은 그라운드에 연결된다.
상기 전송 게이트들(23)의 출력단은 각각 노드들(NODE1, NODE2, NODE3)에 하나씩 연결되고, 입력단은 상기 그라운드에 연결된다. 상기 전송 게이트(24)의 출력단은 노드(NODE4)에 연결되고, 입력단은 내부전압(VDD)에 연결된다.
또, 상기 전송 게이트들(33)의 출력단은 각각 노드들(NODE1, NODE2)에 하나씩 연결되고, 입력단은 상기 그라운드에 연결된다. 상기 전송 게이트들(34)의 출력단은 각각 노드들(NODE3, NODE4)에 하나씩 연결되고, 입력단은 상기 내부전압(VDD)에 연결된다.
상기 전송게이트(43)의 출력단은 노드(NODE1)에 연결되고, 입력단은 상기 그라운드에 연결된다. 상기 전송 게이트들(44)의 출력단은 각각 노드들(NODE2, NODE3, NODE4)에 하나씩 연결되고, 입력단은 상기 내부전압(VDD)에 연결된다.
상기 NAND 게이트(11, 21, 31, 41)의 출력신호 및 상기 인버터들(12, 22, 32, 42)의 출력신호는 상기 전송 게이트들(13, 23, 24, 33, 34, 43, 44)의 게이트에 입력된다.
상기 출력회로(250)는 제1 내지 제4 래치회로들(251, 252, 253, 254)을 구비한다. 상기 제1 내지 제4 래치회로들(251, 252, 253, 254)은 상기 노드들(NODE1, NODE2, NODE3, NODE4)에 하나씩 연결된다. 상기 제1 내지 제4 래치회로들(251, 252, 253, 254) 각각은 인버터들(15 및 16, 25 및 26, 35 및 36, 45 및 46)을 포함한다.
또, 상기 제1 내지 제4 래치회로들(251, 252, 253, 254) 각각은 전원 입력시 소정의 내부 제어신호(PVCCH)에 응답하여 상기 노드들(NODE1, NODE2, NODE3, NODE4)의 초기 전압 레벨을 소정 레벨로 유지시키기 위한 초기값 설정회로들(255, 256, 257, 258)을 더 구비한다.
여기에서, 상기 내부 제어신호(PVCCH)는 별도의 제어회로(도시되지 않음)에 의해 발생되는 신호이다.
상기 초기값 설정회로들(255, 256, 257, 258) 각각은 바람직하게 인버터(17, 27, 37, 47) 및 NMOS 트랜지스터(18, 28, 38, 48)로 실행될 수 있다. 상기 인버터(17, 27, 37, 47)는 상기 내부 제어신호(PVCCH)를 반전시켜 상기 NMOS 트랜지스터(18, 28, 38, 48)의 게이트로 출력한다.
상기와 같이 구성된 VW 제어회로(232)의 구체적인 동작의 일예를 살펴보면 다음과 같다.
먼저, 상기 기입 제어신호(VW0, VW1)가 모두 "로우(low)" 상태이면, 상기 기입 제어신호(VW0B, VW1B)는 모두 "하이(high)" 상태로 된다.
상기 기입 제어신호(VW0B, VW1B) 모두가 "하이" 상태로 됨에 따라, 상기 NAND 게이트(11)만이 "로우(low)" 신호를 출력하고, 나머지 상기 NAND 게이트들(21, 31, 41)은 "하이(high)" 신호를 출력한다.
상기 NAND 게이트(11)의 출력이 "로우"로 됨에 따라 상기 전송 게이트들(13)만이 턴 온되고, 나머지 상기 전송 게이트들(23, 24, 33, 34, 43, 44)은 턴 오프 상태로 된다.
따라서, 상기 기입 제어신호(VW0, VW1)가 모두 "로우(low)" 상태일 때는 상기 기입 정보 발생회로(240)에 의해서만 상기 내부 기입 정보 신호들(CVW1, CVW2, CVW3, CVW4)이 출력된다.
상기 전송 게이트들(13)이 턴 온됨에 따라 상기 노드들(NODE1, NODE2, NODE3, NODE4)에 "로우"의 상기 내부 기입 정보 신호들(CVW1, CVW2, CVW3, CVW4) 각각이 출력된다.
상기 제1 내지 제4 래치회로들(251, 252, 253, 354) 각각은 상기 내부 기입 정보 신호들(CVW1, CVW2, CVW3, CVW4)을 반전시켜 "하이"의 상기 기입 정보 신호들(PVW1, PVW2, PVW3, PVW4)을 출력한다.
여기에서, 상기 제1 내지 제4 기입 정보 발생회로들(241, 242, 243, 244)은 입력단이 상기 내부전압(VDD)에 연결되는 전송 게이트들(13, 23, 33, 43)과, 입력단이 상기 그라운드에 연결되는 전송 게이트들(24, 34, 44)의 수가 각각 다르기 때문에, 상기 제1 내지 제4 기입 정보 발생회로들(241, 242, 243, 244) 각각에 의해 출력되는 상기 기입 정보 신호들(PVW1, PVW2, PVW3, PVW4)은 서로 다르다.
따라서, 상기 제1 내지 제4 기입 정보 발생회로들(241, 242, 243, 244) 중 어떤 기입 정보 발생회로가 턴 온되는가에 따라 상기 기입 정보 신호(PVW1, PVW2, PVW3, PVW4)는 변화된다. 이를 좀 더 구체적으로 설명하면 아래의 표와 같다.
VWO VW1 PVW1 PVW2 PVW3 PVW4
0 0 1 1 1 1
0 1 1 1 1 0
1 0 1 1 0 0
1 1 1 0 0 0
상기 [표 1]과 같이, 상기 기입 제어신호(VW0, VW1)가 '00'일 때는 상기 제1 기입 정보 발생회로(241)가 턴 온되고, '01'일 때는 상기 제2 기입 정보 발생회로(242)가 턴 온된다. 또, 상기 기입 제어신호(VW0, VW1)가 '10'일 때는 상기 제3 기입 정보 발생회로(243)가 턴 온되고, '11'일 때는 상기 제4 기입 정보 발생회로(244)가 턴 온된다.
상기 기입 정보 신호들(PVW1, PVW2, PVW3, PVW4)은 상기 순서 제어회로(233)(도 4 참고)에 입력된다. 상기 순서 제어회로(233)는 소정의 어드레스 신호(ADD2)에 응답하여 연속적으로 입력되는 데이터의 기입 순서를 결정한다.
또, 상기 순서 제어회로(233)는 상기 기입 정보신호(PVW1, PVW2, PVW3, PVW4)와 상기 결정된 기입 순서에 따라 칼럼 디코더(206)에 제어신호(PVW_OUT1, PVW_OUT2, PVW_OUT3, PVW_OUT4)를 출력한다.
여기에서, 상기 칼럼 디코더(206)는 상기 기입 정보 신호(PVW1, PVW2, PVW3, PVW4)의 값에 따라 입력되는 데이터 중 소정 비트의 데이터만 기입되도록 하고, 나머지 데이터들은 마스킹 되도록 한다.
예를 들면, 'D0, D1, D2, D3'의 데이터가 입력되는 것으로 가정하면, 상기 기입 정보 신호들(PVW1, PVW2, PVW3, PVW4)이 '1111'인 경우 상기 'D0, D1, D2, D3'의 데이터가 모두 기입된다. 또, 상기 기입 정보 신호들(PVW1, PVW2, PVW3, PVW4)이 '1110'인 경우 상기 'D0, D1, D2'의 데이터만 기입되고, '1100'인 경우 'D0, D1'의 데이터만 기입되며, '1000'인 경우 'D0'의 데이터만 기입된다.
따라서, 상기 기입 정보 신호들(PVW1, PVW2, PVW3, PVW4)이 각각 '1110', '1100', '1000'이면, 'D3', 'D2, D3', 'D1, D2, D3'의 데이터가 각각 마스킹된다.
도 6은 도 4에 도시된 VW 제어회로를 상세히 나타내는 회로도의 다른 일예이다.
도 6에 도시된 VW 제어회로(232)의 구성 및 구체적인 동작은 도 5에서 설명한 것과 동일하므로 생략하기로 한다.
다만, 도 6에 도시된 VW 제어회로(232)와 도 5에 도시된 VW 제어회로(232)는 두 가지 차이점을 갖는다.
첫 번째 차이점은 상기 전송 게이트들(13, 23, 24, 33, 34, 43, 44)과는 반대로, 전송 게이트들(53, 63, 73, 83)의 입력단이 상기 내부전압(VDD)에 연결되고, 전송 게이트들(64, 74, 84)의 입력단이 상기 그라운드에 연결된 것이다.
두 번째 차이점은 상기 제1 내지 제4 래치회로들(251, 252, 253, 254) 각각이 상기 인버터들(15, 25, 35, 45)의 출력신호를 반전시켜 상기 기입 정보 신호들(PVW1, PVW2, PVW3, PVW4)을 각각 출력하는 인버터들(19, 29, 39, 49)을 더 포함하는 것이다.
도 7은 도 3에 도시된 FCRAM의 주요 입출력 신호들에 대한 타이밍차트이다.
도 7과 같이, FCRAM은 DDR SDRAM과는 다르게 데이터 기입을 위해 제1 및 제2 기입 제어명령(WRA, LAL)이 사용되며, 이를 표로 나타내면 다음과 같다.
제어명령 /CS FN BA1∼BA0 A14 A13 A12 A11 A10∼A9 A8 A7 A6∼A0
WRA(1st) L L BA UA UA UA UA UA UA UA UA
LAL(2nd) H H또는L H또는L LVW0 LVW1 UVW0 UVW1 H또는L H또는L H또는L LA
상기 [표 2]에서 "BA"는 뱅크 어드레스이고, "UA"는 상위 어드레스(upper address), 즉, 워드라인을 활성화시키기 위한 어드레스이며, "LA"는 하위 어드레스(lower address), 즉, 칼럼 셀렉트 라인을 인에이블시키기 위한 어드레스이다. 또, "LVW0"와 "LVW1"은 입력 데이터(DQ0∼DQ7)의 기입을 제어하는 신호이고, "UVW0"와 "UVW1"은 입력 데이터(DQ8∼DQ15)의 기입을 제어하는 신호이다.
또, 도 7에서, "DESL(device deselect)"은 제어명령이 입력되지 않는 구간을 나타낸다.
여기에서, 상기 기입 제어신호(VWO, VW1)의 상태에 따른 데이터 기입 제어의 일예를 표로 나타내면 다음과 같다.
기 능 VW0 VW1
BL(Burst Length)= 2 Write All Words L L 또는 H
Write Frist One Word H L 또는 H
BL(Burst Length)= 4 Reserved L L
Write All Words H L
Write First Tow Words L H
Write First One Word H H
상기 [표 3]과 같이, 본 발명의 일실시예에 따른 FCRAM에서는 데이터 입력 버퍼부(209)로 입력되는 데이터 중 소정 비트의 데이터만 기입되고, 연속적으로 입력되는 나머지 데이터들의 기입이 금지된다. 이를 좀 더 상세히 설명하면 다음과 같다.
도 7과 같이, 기입 제어를 위한 소정의 어드레스 조합 신호는 상기 제2 기입 제어명령(LAL)이 출력될 때, 상기 VW 버퍼(211)(도 3 참고)에 입력된다. 상기 소정의 어드레스 조합 신호는 상기 [표 2]에 표시된 것과 같이 어드레스(A11∼A14)에 의해 입력된다.
상기 VW 버퍼(211)는 상기 어드레스 조합 신호를 디코딩하여 상기 기입 제어신호들(LVW0, LVW1, UVW0, UVW1)을 발생시키고, 입력되는 데이터의 기입 순서를 결정하며, 기입 금지 여부에 따라 상기 칼럼 디코더(206)를 제어한다. 상기 칼럼 디코더(206)는 상기 VW 버퍼(211)에 의해 제어되어 해당 데이터의 기입을 제어한다.
도 7에서는, 첫 번째 제2 기입 제어명령(LAL)이 출력될 때, 상기 VW 버퍼(211)에 입력되는 어드레스 조합신호에 의해 발생되는 상기 기입 제어신호(UVW)가 첫 번째 2워드까지만이 기입되도록 제어하는 기입 정보를 포함하고, 상기 기입 제어신호(LVW)가 첫 번째 1워드까지만이 기입되도록 제어하는 기입 정보를 포함한 것이 도시된다.
따라서, 상기 데이터(DQ8∼DQ15)는 첫 번째 2워드인 "D0", "D1"만이 기입되고, 연속적으로 입력되는 나머지 데이터가 기입 금지된다.
또, 상기 데이터(DQ0∼DQ7)는 첫 번째 1워드인 "D0"만이 기입되고, 연속적으로 입력되는 나머지 데이터가 기입 금지된다.
도 7에서 알 수 있는 것과 같이, 본 발명에 의한 개선된 데이터 기입 제어 회로를 가지는 FCRAM은 데이터 입출력 마스킹 핀을 구비하지 않고도, 소정 어드레스의 조합신호를 사용하여 데이터의 기입이 제어될 수 있다.
도 8은 본 발명이 적용되는 4비트 프리페치 방식 FCRAM의 일부인 데이터 입력 회로 및 메모리 셀 어레이를 개략적으로 나타내는 블록도이다.
도 8과 같이, 4비트 프리페치 방식 FCRAM의 일부인 데이터 입력 회로(310)는 데이터 입력버퍼(311), 제1 내지 제4 데이터 레지스터(312, 313, 314, 315) 및 제1 내지 제4 기입 드라이버(316, 317, 318, 319)를 구비한다.
상기 데이터 입력버퍼(311)는 데이터 입출력 핀으로부터 데이터(DIN)를 입력하고 내부 클럭(CLK)에 동기하여 일련의 데이터(PDIN)를 출력한다. 상기 제1 내지 제4 데이터 레지스터(312, 313, 314, 315)는 상기 데이터(PDIN)를 제1 내지 제4 데이터(DQ_IN1, DQ_IN2, DQ_IN3, DQ_IN4)로 구분하여 각각 저장한다. 상기 제1 내지 제4 기입 드라이버(316, 317, 318, 319)는 상기 제1 내지 제4 데이터 레지스터(312, 313, 314, 315) 각각에 하나씩 연결되어 상기 제1 내지 제4 데이터(DQ_IN1, DQ_IN2, DQ_IN3, DQ_IN4)를 각각 제1 내지 제4 데이터 라인(미도시)으로 출력한다.
도 8과 같이 4비트 프리페치 방식 FCRAM은 데이터 패스(path)가 4개로 각각 분리되어 있고, 메모리 셀 어레이의 뱅크(320)도 제1 내지 제4 칼럼블록(321, 322, 323, 324)으로 분리되어 있다. 결국, 각 패스를 통하여 입력되는 상기 제1 내지 제4 데이터들(DQ_IN1, DQ_IN2, DQ_IN3, DQ_IN4)이 상기 제1 내지 제4 칼럼블록(321, 322, 323, 324)에 각각 하나씩 기입된다.
도 9는 도 8에 도시된 데이터 입력 회로의 주요 입출력 신호들에 대한 타이밍차트이다.
도 9에서, "DQSS"는 데이터 스트로브 신호(DQS)와 클럭신호(CLK)간의 마진(margin)을 나타내는 신호이고, "PDSD"는 상기 데이터 스트로브 신호가 별도의 버퍼(미도시)를 통하여 버퍼링된 신호이다.
또, "PDIN"은 입력 데이터(DIN)가 상기 데이터 입력 버퍼(311)를 통하여 버퍼링된 신호이고, "PCLK"는 클럭신호(CLK)가 별도의 클럭 버퍼(미도시)에 의해 버퍼링된 신호이다. 상기 데이터 스트로브 신호의 버퍼링 신호(PDSD)에서 "A" 구간은 인밸리드 데이터(invalid data) 구간이다. 도 9에서, "CSLi"는 i번째의 칼럼 셀렉트 라인 인에이블 신호이고, "CSLj"는 j번째의 칼럼 셀렉트 라인 인에이블 신호이다. 또, "CSLk"는 k번째의 칼럼 셀렉트 라인 인에이블 신호를, "CSLl"은 l번째의 칼럼 셀렉트 라인 인에이블 신호를 각각 나타낸다.
도 9와 같이, 상기 칼럼 셀렉트 라인 인에이블 신호들(CSLi, CSLj, CSLk, CSKl)은 동일 클럭에 동기되어 인에이블 된다. 상기 입력 데이터(DIN)는 상기 제1 내지 제4 데이터(DQ_IN1, DQ_IN2, DQ_IN3, DQ_IN4)로 분리되어 각각 다른 데이터 입력 패스를 통하여 입력되며, 상기 칼럼 셀렉트 라인 인에이블 신호들(CSLi, CSLj, CSLk, CSKl)이 인에이블 될 때 상기 제1 내지 제4 칼럼블록(321, 322, 323, 324)에 각각 기입된다.
상기와 같이, 본 발명의 일실시예에 따른 4비트 프리페치 방식의 FCRAM은 상기 제1 내지 제4 데이터들(DQ_IN1, DQ_IN2, DQ_IN3, DQ_IN4)을 위한 데이터 패스가 서로 독립적이므로, 상기 제1 내지 제4 데이터들(DQ_IN1, DQ_IN2, DQ_IN3, DQ_IN4) 각각의 기입 제어가 용이하게 이루어질 수 있다.
또, 본 발명의 일실시예에 따른 4비트 프리페치 방식의 FCRAM은 상기 VW 제어회로(232)가 상기 전송 게이트들(13, 23, 24, 33, 34, 43, 44)로 실행됨으로써, 상기 VW 버퍼(211)의 내부회로가 간소화될 수 있는 장점이 있다.
이러한 본 발명의 효과는 후술되는 비교예를 통해서 더욱 명백해진다.
비교예
도 10은 본 발명과 비교되는 2비트 프리페치 방식 FCRAM의 일부인 데이터 입력 회로 및 메모리 셀 어레이를 개략적으로 나타내는 블록도이다.
도 10과 같이, 2비트 프리페치 방식 FCRAM의 일부인 데이터 입력 회로(410)는 데이터 입력버퍼(411)와, 제1 및 제2 데이터 레지스터(412, 413)와, 제1 및 제2 기입 드라이버(414, 415)를 구비한다.
상기 데이터 입력버퍼(411)는 데이터 입출력 핀으로부터 데이터(DIN)를 입력하고 내부 클럭(CLK)에 동기하여 일련의 데이터(PDIN)를 출력한다. 상기 제1 및 제2 데이터 레지스터(412, 413)는 상기 데이터(PDIN)를 EVEN 및 ODD 데이터(DQ_EVEN, DQ_ODD)로 구분하여 각각 저장한다. 상기 제1 및 제2 기입 드라이버(414, 415)는 상기 제1 및 제2 데이터 레지스터(412, 413) 각각에 하나씩 연결되어 상기 EVEN 및 ODD 데이터(DQ_EVEN, DQ_ODD)를 각각 EVEN 및 ODD 데이터 라인(미도시)으로 출력한다.
도 10과 같이 2비트 프리페치 방식 FCRAM은 데이터 패스(path)가 2개로 각각 분리되어 있고, 메모리 셀 어레이의 뱅크(420)도 EVEN 및 ODD 칼럼블록(421, 422)으로 분리되어 있다. 결국, 각 패스를 통하여 입력되는 상기 EVEN 및 ODD 데이터(DQ_EVEN, DQ_ODD)가 상기 EVEN 및 ODD 칼럼블록(421, 422)에 각각 기입된다.
도 11은 도 10에 도시된 데이터 입력 회로의 주요 입출력 신호들에 대한 타이밍차트이다.
도 11에서, "DQSS", "PDSD", "PDIN", "DIN", "PCLK", "CSLi", "CSLj" 및 "A"의 구체적인 설명은 상술한 것과 동일하므로 생략하기로 한다.
도 11과 같이, 칼럼 셀렉트 라인 인에이블 신호(CSLi, CSLj)는 서로 다른 클럭에 동기되어 인에이블 된다. 상기 입력 데이터(DIN)는 상기 EVEN 및 ODD 데이터(DQ_EVEN, DQ_ODD)로 분리되어 각각 다른 데이터 입력 패스를 통하여 입력되며, 상기 칼럼 셀렉트 라인 인에이블 신호(CSLi, CSLj)가 인에이블 될 때 상기 EVEN 및 ODD 칼럼블록(421, 422)에 각각 기입된다. 이를 좀 더 상세히 설명하면 다음과 같다.
도 11에서, 입력 데이터(DIN)로서 "D0∼D3"가 입력될 때, "D0"가 EVEN 데이터(DQ_EVEN)로, "D1"이 ODD 데이터(DQ_ODD)로 각각 배치되는 경우, "D2"는 "D0"에 연속하여 EVEN 데이터(DQ_EVEN)로 배치되고, "D3"는 "D1"에 연속하여 ODD 데이터(DQ_ODD)로 배치된다.
도 12는 본 발명에 따른 VW 버퍼에 대한 비교예를 나타내는 도면이다.
도 12와 같이, VW 버퍼(430)는 입력버퍼 및 디코더(431), 제어회로(432) 및 버스트 카운터(433)를 구비한다.
상기 입력 버퍼 및 디코더(431)는 소정의 어드레스 조합 신호(ADD)가 입력되면, 이를 디코딩 하여 소정의 기입 제어신호를 출력한다. 상기 제어회로(432)는 상기 기입 제어신호에 응답하여 소정의 데이터가 기입 또는 기입 금지되도록 소정의 칼럼 디코더 제어신호를 출력한다.
상기 버스트 카운터(433)는 1사이클의 EVEN 및 ODD 데이터 기입이 완료될 때마다 카운팅 하고, 그 카운팅 정보를 상기 제어회로(432)에 출력한다. 이를 좀 더 상세히 설명하면 다음과 같다. 상기 제어회로(432)에 의해 첫 번째 EVEN 및 ODD 데이터(D0, D1)(도 11 참고) 기입을 위한 칼럼 디코더 제어신호가 출력될 때, 상기 버스트 카운터(433)가 카운팅하고 그 카운팅 정보를 상기 제어회로(432)에 출력하여, 첫 번째 EVEN 및 ODD 데이터(D0, D1)의 기입이 완료되었음을 알린다.
상기 제어회로(432)는 상기 카운팅 정보에 응답하여 두 번째 EVEN 및 ODD 데이터(D2, D3)의 기입을 위한 칼럼 디코더 제어신호를 출력한다.
상기와 같이, EVEN 및 ODD 데이터의 기입이 상기 버스트 카운터(433)의 카운팅 정보에 따라 순차적으로 제어되므로, 도 12에 도시되지는 않았지만, 비교예의 VW 버퍼(430)는 다음 사이클에서 사용될 기입 제어신호를 저장하는 임시 기억장치를 더 필요로 한다.
상기 비교예의 VW 버퍼(430)는 버스트 카운터 및 임시 기억장치를 별도로 구비해야 하고, 상기 제어회로는 복잡한 논리 회로로 이루어지기 때문에, FCRAM의 면적이 증가되고, FCRAM의 내부회로가 복잡해지는 단점이 있다.
그러나, 본 발명의 VW 버퍼(211)는 버스트 카운터 및 임시 기억장치를 필요로 하지 않고, VW 제어회로(232)가 전송게이트들로 이루어지므로, 복잡한 회로 구성없이 입력되는 데이터의 기입이 제어될 수 있다.
본 발명은 도면에 도시된 실시예를 참고로 설명되었으나 이는 예시적인 것에 불과하며, 본 기술 분야의 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 타 실시예가 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 진정한 기술적 보호 범위는 첨부된 등록청구범위의 기술적 사상에 의해 정해져야 할 것이다.
상기한 것과 같이, 본 발명의 개선된 데이터 기입 제어 회로를 가지는 4비트 프리페치 방식 FCRAM 및 이에 대한 데이터 마스킹 방법에 의하면, 복잡한 회로의 구성없이 소정의 어드레스 조합 신호에 의해 칼럼 디코더를 제어하여 기입을 원하지 않는 데이터를 마스킹 할 수 있는 효과가 있다.
도 1은 일반적인 데이터 기입 제어 기능을 가지는 DDR SDRAM의 내부 구성을 개략적으로 나타내는 블록도이다.
도 2는 도 1에 도시된 DDR SDRAM의 주요 입출력 신호들에 대한 타이밍차트이다.
도 3은 본 발명의 일실시예에 따른 개선된 데이터 기입 제어 회로를 가지는 4비트 프리페치 방식 FCRAM의 내부 구성을 개략적으로 나타내는 블록도이다.
도 4는 도 3에 도시된 FCRAM의 VW 버퍼를 상세히 나타내는 블록도이다.
도 5는 도 4에 도시된 VW 제어회로를 상세히 나타내는 회로도의 일예이다.
도 6은 도 4에 도시된 VW 제어회로를 상세히 나타내는 회로도의 다른 일예이다.
도 7은 도 3에 도시된 FCRAM의 주요 입출력 신호들에 대한 타이밍차트이다.
도 8은 본 발명이 적용되는 4비트 프리페치 방식 FCRAM의 일부인 데이터 입력 회로 및 메모리 셀 어레이를 개략적으로 나타내는 블록도이다.
도 9는 도 8에 도시된 데이터 입력 회로의 주요 입출력 신호들에 대한 타이밍차트이다.
도 10은 본 발명과 비교되는 2비트 프리페치 방식의 FCRAM의 일부인 데이터 입력 회로 및 메모리 셀 어레이를 개략적으로 나타내는 블록도이다.
도 11은 도 10에 도시된 데이터 입력 회로의 주요 입출력 신호들에 대한 타이밍차트이다.
도 12는 본 발명에 따른 VW 버퍼에 대한 비교예를 나타내는 도면이다.

Claims (14)

  1. 메모리 셀 어레이와 복수의 어드레스 핀 및 복수의 데이터 핀을 구비하는 반도체 메모리 장치에 있어서,
    소정의 외부 입력 신호들에 응답하여 제1 및 제2 기입 명령을 포함하는 제어 명령을 출력하는 커맨드 디코더;
    상기 어드레스 핀으로 입력되는 로우 어드레스 신호를 디코딩하여 상기 메모리 셀 어레이의 해당 워드 라인을 활성화시키는 로우 디코더;
    상기 어드레스 핀으로 입력되는 칼럼 어드레스 신호를 디코딩하여 상기 메모리 셀 어레이의 해당 칼럼 셀렉트 라인을 인에이블시키는 칼럼 디코더;
    상기 복수의 데이터 핀으로부터 입력 데이터를 수신하여 소정의 클럭신호에 동기시켜 출력하는 데이터 입력 버퍼;
    상기 메모리셀 어레이로부터 독출된 출력 데이터를 상기 복수의 데이터 핀으로 출력하는 데이터 출력 버퍼; 및
    상기 어드레스 핀을 통해 입력되는 어드레스 조합 신호를 입력하고, 상기 어드레스 조합 신호에 응답하여 상기 입력 데이터의 마스킹 여부를 지시하는 데이터 마스킹 제어신호를 출력하는 VW 버퍼를 구비하며,
    상기 칼럼 디코더는 상기 데이터 마스킹 제어신호에 응답하여 상기 입력 데이터 중 마스킹될 데이터가 입력될 칼럼 셀렉트 라인을 디세이블하는 것을 특징으로 하는 개선된 데이터 기입 제어 회로를 가지는 4비트 프리페치 방식 FCRAM.
  2. 제1항에 있어서, 상기 어드레스 조합 신호는
    상기 제2 기입 명령 인가시에 상기 어드레스 핀으로 인가되는 다수의 비트들중 일부 비트인 것을 특징으로 개선된 데이터 기입 제어 회로를 가지는 4비트 프리페치 방식 FCRAM.
  3. 제1항에 있어서, 상기 어드레스 조합 신호는
    상기 입력 데이터의 기입 금지 제어를 위한 제1 어드레스 신호; 및
    상기 입력 데이터의 기입 순차 제어를 위한 제2 어드레스 신호를 포함하는 것을 특징으로 하는 개선된 데이터 기입 제어 회로를 가지는 4비트 프리페치 방식 FCRAM.
  4. 제3항에 있어서, 상기 VW 버퍼는
    상기 제1 어드레스 신호를 디코딩하여 소정의 기입 제어신호를 출력하는 입력버퍼 및 디코더;
    상기 기입 제어신호에 응답하여 상기 복수의 데이터 핀 각각을 통해 4비트씩 직렬로 수신되는 상기 입력 데이터의 각 비트의 마스킹 여부를 나타내는 기입 정보 신호를 출력하는 VW 제어회로; 및
    상기 제2 어드레스 신호에 응답하여 상기 입력 데이터의 기입 순차를 결정하고, 상기 기입 순차 및 상기 기입 정보 신호에 응답하여 상기 데이터 마스킹 제어신호를 출력하는 순서 제어회로를 구비하는 것을 특징으로 하는 개선된 데이터 기입 제어 회로를 가지는 4비트 프리페치 방식 FCRAM.
  5. 제4항에 있어서, 상기 VW 제어회로는
    상기 기입 제어신호에 응답하여 내부 기입 정보 신호를 출력하는 기입 정보 발생회로; 및
    상기 내부 기입 정보 신호를 래치하여 상기 기입 정보 신호를 출력하는 출력회로를 포함하는 것을 특징으로 하는 개선된 데이터 기입 제어 회로를 가지는 4비트 프리페치 방식 FCRAM.
  6. 제5항에 있어서,
    상기 기입 정보 발생회로는 상기 기입 제어신호에 응답하여 서로 다른 상기 내부 기입 정보 신호를 발생하는 제1 내지 제4 기입 정보 발생회로들을 포함하며,
    상기 출력회로는 상기 제1 내지 제4 기입 정보 발생회로들에 각각 연결되어 상기 내부 기입 정보 신호를 래치하여 상기 기입 정보 신호로 출력하는 제1 내지 제4 래치회로들을 포함하는 것을 특징으로 하는 개선된 데이터 기입 제어 회로를 가지는 4비트 프리페치 방식 FCRAM.
  7. 제6항에 있어서, 상기 제1 내지 제4 래치회로들 각각은
    전원 입력시 소정의 내부 제어신호에 응답하여 제1 내지 제4 래치회로들의 입력단의 초기 전압 레벨을 소정 레벨로 유지시키기 위한 초기값 설정회로를 더 구비하는 것을 특징으로 하는 개선된 데이터 기입 제어 회로를 가지는 4비트 프리페치 방식 FCRAM.
  8. 제6항에 있어서, 상기 제1 내지 제4 기입 정보 발생회로들 각각은
    상기 기입 제어신호를 논리 연산하는 NAND 게이트 및 복수의 인버터들; 및
    상기 NAND 게이트 및 복수의 인버터들의 출력신호에 응답하여 턴 온되어 상기 내부 기입 정보 신호를 출력하는 복수의 전송 게이트들을 포함하는 것을 특징으로 하는 개선된 데이터 기입 제어 회로를 가지는 4비트 프리페치 방식 FCRAM.
  9. 제8항에 있어서, 상기 제1 내지 제4 기입 정보 발생회로들 중 적어도 하나는
    상기 복수의 전송 게이트들 모두의 입력단이 그라운드에 연결되는 것을 특징으로 하는 개선된 데이터 기입 제어 회로를 가지는 4비트 프리페치 방식 FCRAM.
  10. 제8항에 있어서, 상기 제1 내지 제4 기입 정보 발생회로들 중 일부는
    상기 복수의 전송 게이트들 중 일부의 입력단이 그라운드에 연결되고, 나머지 일부의 입력단이 소정의 내부전압에 연결되는 것을 특징으로 하는 개선된 데이터 기입 제어 회로를 가지는 4비트 프리페치 방식 FCRAM.
  11. 제8항에 있어서, 상기 제1 내지 제4 기입 정보 발생회로들 중 적어도 하나는
    상기 복수의 전송 게이트들 모두의 입력단이 소정의 내부전압에 연결되는 것을 특징으로 하는 개선된 데이터 기입 제어 회로를 가지는 4비트 프리페치 방식 FCRAM.
  12. 제11항에 있어서, 상기 제1 내지 제4 래치회로들 각각은
    상기 래치회로의 출력신호를 반전시켜 출력하는 인버터를 더 구비하는 것을 특징으로 하는 개선된 데이터 기입 제어 회로를 가지는 4비트 프리페치 방식 FCRAM.
  13. 메모리 셀 어레이와 복수의 어드레스 핀 및 복수의 데이터 핀을 구비하는 반도체 메모리 장치에서의 입력 데이터 마스킹 방법에 있어서,
    (a) 소정의 외부 입력 신호들에 응답하여 제1 및 제2 기입 명령을 포함하는 제어 명령을 발생하는 단계;
    (b) 상기 복수의 어드레스 핀을 통하여 로우 어드레스 신호, 칼럼 어드레스 신호 및 어드레스 조합 신호를 수신하는 단계;
    (c) 상기 복수의 데이터 핀을 통하여 상기 입력 데이터를 수신하는 단계;
    (d) 상기 로우 어드레스 신호를 디코딩하여 상기 메모리 셀 어레이의 해당 워드 라인을 활성화시키는 단계;
    (e) 상기 칼럼 어드레스 신호를 디코딩하여 상기 메모리 셀 어레이의 해당 칼럼 셀렉트 라인을 인에이블시키는 단계;
    (f) 상기 어드레스 조합 신호에 응답하여 상기 입력 데이터의 마스킹 여부를 지시하는 데이터 마스킹 제어신호를 발생하는 단계; 및
    (g) 칼럼 디코더가 상기 데이터 마스킹 제어신호에 응답하여 상기 입력 데이터 중 마스킹될 데이터가 입력될 칼럼 셀렉트 라인을 디세이블하는 단계를 구비하는 것을 특징으로 하는 4비트 프리페치 방식 FCRAM에서의 데이터 마스킹 방법.
  14. 제13항에 있어서, 상기 어드레스 조합 신호는
    상기 제2 기입 명령 인가시에 상기 어드레스 핀으로 인가되는 다수의 비트들중 일부 비트인 것을 특징으로 하는 4비트 프리페치 방식 FCRAM에서의 데이터 마스킹 방법.
KR10-2002-0075692A 2002-11-30 2002-11-30 개선된 데이터 기입 제어 회로를 가지는 4비트 프리페치방식 fcram 및 이에 대한 데이터 마스킹 방법 KR100498466B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR10-2002-0075692A KR100498466B1 (ko) 2002-11-30 2002-11-30 개선된 데이터 기입 제어 회로를 가지는 4비트 프리페치방식 fcram 및 이에 대한 데이터 마스킹 방법
TW092132315A TWI263133B (en) 2002-11-30 2003-11-18 4-bit prefetch-type FCRAM having improved data write control circuit in memory cell array and method of masking data using the 4-bit prefetch-type FCRAM
US10/719,306 US7068550B2 (en) 2002-11-30 2003-11-21 4-bit prefetch-type FCRAM having improved data write control circuit in memory cell array and method of masking data using the 4-bit prefetch-type FCRAM
JP2003399264A JP4402439B2 (ja) 2002-11-30 2003-11-28 改善されたデータ書き込み制御回路を有する4ビットプリフェッチ方式fcram及びこれに対するデータマスキング方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2002-0075692A KR100498466B1 (ko) 2002-11-30 2002-11-30 개선된 데이터 기입 제어 회로를 가지는 4비트 프리페치방식 fcram 및 이에 대한 데이터 마스킹 방법

Publications (2)

Publication Number Publication Date
KR20040047460A KR20040047460A (ko) 2004-06-05
KR100498466B1 true KR100498466B1 (ko) 2005-07-01

Family

ID=32501313

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2002-0075692A KR100498466B1 (ko) 2002-11-30 2002-11-30 개선된 데이터 기입 제어 회로를 가지는 4비트 프리페치방식 fcram 및 이에 대한 데이터 마스킹 방법

Country Status (4)

Country Link
US (1) US7068550B2 (ko)
JP (1) JP4402439B2 (ko)
KR (1) KR100498466B1 (ko)
TW (1) TWI263133B (ko)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100632611B1 (ko) * 2004-11-15 2006-10-09 주식회사 하이닉스반도체 반도체 메모리 장치의 명령 디코더
JP2006277872A (ja) 2005-03-30 2006-10-12 Elpida Memory Inc 半導体記憶装置及びそのテスト方法
JP5052056B2 (ja) * 2005-09-29 2012-10-17 エスケーハイニックス株式会社 半導体メモリ素子のデータ入力装置
JP5087870B2 (ja) * 2006-07-12 2012-12-05 富士通セミコンダクター株式会社 半導体メモリ、コントローラおよび半導体メモリの動作方法
KR100800382B1 (ko) * 2006-08-17 2008-02-01 삼성전자주식회사 반도체 메모리 장치에서의 신호제어방법 및 그에 따른컬럼선택라인 인에이블 신호 발생회로
JP2008047244A (ja) * 2006-08-18 2008-02-28 Toshiba Corp 半導体記憶装置、半導体装置、及びデータ書き込み方法
JP4470183B2 (ja) 2006-08-28 2010-06-02 エルピーダメモリ株式会社 半導体記憶装置
JP2008198280A (ja) * 2007-02-13 2008-08-28 Elpida Memory Inc 半導体記憶装置及びその動作方法
US8055668B2 (en) * 2008-02-13 2011-11-08 Camouflage Software, Inc. Method and system for masking data in a consistent manner across multiple data sources
KR101132800B1 (ko) * 2010-06-09 2012-04-02 주식회사 하이닉스반도체 데이터입력회로
US10734044B2 (en) * 2018-08-14 2020-08-04 Micron Technology, Inc. Apparatuses and methods for latching data input bits

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19980024859A (ko) * 1996-09-23 1998-07-06 윌리엄 비. 켐플러 4비트 프리페치 sdram 열 선택 아키텍처
KR20020040111A (ko) * 2000-11-23 2002-05-30 박종섭 쿼드 데이터 레이트 싱크로노스 에스램의 리드/라이트를위한 워드라인 및 비트라인 구동 방법 및 그 회로
KR20030008702A (ko) * 2001-07-19 2003-01-29 삼성전자 주식회사 4비트 프리페치 기능을 가진 동기형 반도체 메모리 장치및 이 장치의 데이터 처리 방법

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0816882B2 (ja) * 1985-06-17 1996-02-21 株式会社日立製作所 半導体記憶装置
JPH07130166A (ja) * 1993-09-13 1995-05-19 Mitsubishi Electric Corp 半導体記憶装置および同期型半導体記憶装置
US5612922A (en) * 1995-07-05 1997-03-18 Micron Technology, Inc. Page mode editable real time read transfer
JP4253097B2 (ja) * 1999-12-28 2009-04-08 東芝マイクロエレクトロニクス株式会社 半導体記憶装置及びそのデータ読み出し方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19980024859A (ko) * 1996-09-23 1998-07-06 윌리엄 비. 켐플러 4비트 프리페치 sdram 열 선택 아키텍처
KR20020040111A (ko) * 2000-11-23 2002-05-30 박종섭 쿼드 데이터 레이트 싱크로노스 에스램의 리드/라이트를위한 워드라인 및 비트라인 구동 방법 및 그 회로
KR20030008702A (ko) * 2001-07-19 2003-01-29 삼성전자 주식회사 4비트 프리페치 기능을 가진 동기형 반도체 메모리 장치및 이 장치의 데이터 처리 방법

Also Published As

Publication number Publication date
US20040114423A1 (en) 2004-06-17
JP4402439B2 (ja) 2010-01-20
TW200506602A (en) 2005-02-16
KR20040047460A (ko) 2004-06-05
JP2004310989A (ja) 2004-11-04
US7068550B2 (en) 2006-06-27
TWI263133B (en) 2006-10-01

Similar Documents

Publication Publication Date Title
US6134169A (en) Semiconductor memory device
US5835443A (en) High speed semiconductor memory with burst mode
JP4623788B2 (ja) ウェーブパイプラインスキムを備える同期型半導体メモリ装置及びそれのデータパス制御方法
US6636444B2 (en) Semiconductor memory device having improved data transfer rate without providing a register for holding write data
EP0616331A2 (en) Semiconductor memory device
US11276442B2 (en) Apparatuses and methods for clock leveling in semiconductor memories
US20060067158A1 (en) Integrated circuit memory device supporting an N bit prefetch scheme and a 2N burst length
EP0605887B1 (en) Synchronous LSI memory device
US6205069B1 (en) Semiconductor memory device with fast input/output line precharge scheme and method of precharging input/output lines thereof
JP2000260197A (ja) 半導体集積回路装置
US6021077A (en) Semiconductor memory device controlled in synchronous with external clock
KR20080036529A (ko) 저전력 디램 및 그 구동방법
KR100498466B1 (ko) 개선된 데이터 기입 제어 회로를 가지는 4비트 프리페치방식 fcram 및 이에 대한 데이터 마스킹 방법
US6166993A (en) Synchronous semiconductor memory device
US6198687B1 (en) Semiconductor memory device having a plurality of transfer gates and improved word line and column select timing for high speed write operations
US6636443B2 (en) Semiconductor memory device having row buffers
US6456563B1 (en) Semiconductor memory device that operates in sychronization with a clock signal
US5933372A (en) Data path for high speed high bandwidth DRAM
JPH11283385A (ja) メモリ装置
KR20030022057A (ko) 반도체기억장치
KR20040022379A (ko) 입출력 단자를 삭감 가능한 반도체 기억 장치
US5729500A (en) Draw with variable internal operation frequency
JPH11162169A (ja) 半導体メモリ装置及びデータ伝送方式
US5384733A (en) Semiconductor memory device
KR100361862B1 (ko) 반도체 메모리장치 및 이의 센싱전류 감소방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120531

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee