KR100467458B1 - 플라즈마 디스플레이 패널의 구동 장치 및 구동 방법 - Google Patents

플라즈마 디스플레이 패널의 구동 장치 및 구동 방법 Download PDF

Info

Publication number
KR100467458B1
KR100467458B1 KR10-2002-0064481A KR20020064481A KR100467458B1 KR 100467458 B1 KR100467458 B1 KR 100467458B1 KR 20020064481 A KR20020064481 A KR 20020064481A KR 100467458 B1 KR100467458 B1 KR 100467458B1
Authority
KR
South Korea
Prior art keywords
voltage
electrode
switching elements
capacitor
voltages
Prior art date
Application number
KR10-2002-0064481A
Other languages
English (en)
Other versions
KR20040035361A (ko
Inventor
이준영
최학기
한찬영
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR10-2002-0064481A priority Critical patent/KR100467458B1/ko
Priority to JP2003282924A priority patent/JP4129418B2/ja
Priority to US10/687,623 priority patent/US6933679B2/en
Priority to CNB2003101147471A priority patent/CN1313995C/zh
Publication of KR20040035361A publication Critical patent/KR20040035361A/ko
Application granted granted Critical
Publication of KR100467458B1 publication Critical patent/KR100467458B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • G09G3/2965Driving circuits for producing the waveforms applied to the driving electrodes using inductors for energy recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • G09G2330/023Power management, e.g. power saving using energy recovery or conservation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/294Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for lighting or sustain discharge
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M7/00Conversion of ac power input into dc power output; Conversion of dc power input into ac power output
    • H02M7/42Conversion of dc power input into ac power output without possibility of reversal
    • H02M7/44Conversion of dc power input into ac power output without possibility of reversal by static converters
    • H02M7/48Conversion of dc power input into ac power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • H02M7/483Converters with outputs that each can have more than two voltages levels
    • H02M7/487Neutral point clamped inverters

Abstract

플라즈마 디스플레이 패널의 구동 회로에서, 전원(Vs/2)과 패널 캐패시터의 Y 전극 사이에 스위칭 소자(Ys, Yh)가 연결되어 있으며, Y 전극과 전원(-Vs/2) 사이에 스위칭 소자(Yl, Yg)가 연결되어 있다. 스위칭 소자(Ys, Yh, Yl, Yg)에는 각각 캐패시터(Cys, Cyh, Cyl, Cyg)가 형성되어 있다. 그리고 다이오드(Dys)가 스위칭 소자(Ys, Yh)의 접점과 접지단(0) 사이에 역방향으로 연결되며, 다이오드(Dyg)가 스위칭 소자(Yl, Yg)의 접점과 접지단(0) 사이에 순방향으로 연결되어 있다. 스위칭 소자(Ys, Yh)와 스위칭 소자(Yl, Yg)가 교대로 턴온되어 패널 캐패시터의 Y 전극에 Vs/2 및 -Vs/2 전압이 교대로 인가된다. 패널 캐패시터의 X 전극에는 Y 전극에 인가되는 전압과 반대의 위상을 가지면서 -Vs/2 및 Vs/2 전압이 교대로 인가된다. 이때, 캐패시터(Cys)는 캐패시터(Cyh)보다 작은 캐패시턴스를 가지며, 캐패시터(Cyl)는 캐패시터(Cyg)보다 큰 캐패시턴스를 가진다. 이와 같이 하면, 패널 캐패시터에 유지방전에 필요한 전압(Vs)을 인가할 수 있다. 모든 스위칭 소자(Ys, Yh, Yl, Yg)의 내압을 Vs/2로 유지할 수 있다.

Description

플라즈마 디스플레이 패널의 구동 장치 및 구동 방법{APPARATUS AND METHOD FOR DRIVING PLASM DISPLAY PANEL}
본 발명은 플라즈마 디스플레이 패널(plasma display panel, PDP)의 구동 장치 및 구동 방법에 관한 것이다.
플라즈마 디스플레이 패널은 기체 방전에 의해 생성된 플라즈마를 이용하여 문자 또는 영상을 표시하는 평면 표시 장치로서, 그 크기에 따라 수십에서 수백 만개 이상의 화소가 매트릭스 형태로 배열되어 있다. 이러한 플라즈마 디스플레이 패널은 인가되는 구동 전압 파형의 형태와 방전 셀의 구조에 따라 직류형(DC형)과 교류형(AC형)으로 구분된다.
일반적으로 교류형 플라즈마 디스플레이 패널의 구동 방법은 시간적인 동작 변화로 표현하면 리셋 기간, 어드레싱 기간, 유지방전 기간, 소거 기간으로 이루어진다.
리셋 기간은 셀에 어드레싱 동작이 원활히 수행되도록 하기 위해 각 셀의 상태를 초기화시키는 기간이며, 어드레싱 기간은 패널에서 켜지는 셀과 켜지지 않는 셀을 선택하여 켜지는 셀(어드레싱된 셀)에 벽전하를 쌓아두는 동작을 수행하는 기간이다. 유지방전 기간은 어드레싱된 셀에 실제로 화상을 표시하기 위한 방전을수행하는 기간으로, 유지방전 기간이 되면 주사 전극과 유지 전극에 유지방전 펄스가 교대로 인가되어 유지방전이 행하여져 영상이 표시된다. 소거 기간은 셀의 벽전하를 감소시켜 유지방전을 종료시키는 기간이다.
교류형 플라즈마 디스플레이 패널은 그 유지방전을 위한 주사 및 유지 전극이 용량성 부하로 작용하기 때문에 주사 전극 및 유지 전극에 대한 캐패시턴스가 존재하는 데, 이를 등가적으로 패널 캐패시터로 나타낸다. 이러한 패널 캐패시터에 유지방전 펄스를 인가하는 구동 회로로서 Kishi 등에 의해 제안된 회로(일본특허 제3201603호)가 있다.
Kishi 등의 구동 회로에서는, 유지방전에 필요한 전압(Vs)의 절반에 해당하는 전압(Vs/2)을 공급하는 전원과 캐패시터를 사용하여 패널 캐패시터의 Y 전극에 Vs/2의 전압과 -Vs/2의 전압을 교대로 인가한다. 자세하게 설명하면, 전원을 통하여 패널 캐패시터의 Y 전극에 Vs/2 전압을 인가하면서 캐패시터에는 Vs/2 전압을 충전한다. 다음, 캐패시터를 접지단과 패널 캐패시터의 Y 전극 사이에 연결하여 -Vs/2 전압을 패널 캐패시터의 Y 전극에 인가한다.
이와 같이 구동함으로써 Y 전극에 양의 전압(+Vs/2)과 음의 전압(-Vs/2)을 교대로 인가할 수 있으며, 마찬가지로 X 전극에도 양의 전압(+Vs/2)과 음의 전압(-Vs/2)을 교대로 인가할 수 있다. 이때, X 전극 및 Y 전극의 각각에 인가하는 전압(±Vs/2)은 서로 위상이 반전되도록 인가하여, 패널 캐패시터의 양단에 유지방전에 필요한 전압(Vs)이 인가되도록 한다.
이러한 종래의 회로에서 -Vs/2에서 Vs/2로 스윙하는 펄스를 사용하는 플라즈마 디스플레이 패널에서만 사용할 수 있으며, 또한 트랜지스터의 특성 때문에 트랜지스터의 내압이 Vs/2로 유지되지 않는 경우가 발생한다. 그리고 종래의 회로에서는 음의 전압에 이용되는 전압을 저장하기 위한 캐패시터의 용량이 커야 하므로, 이러한 캐패시터에 의해 초기 기동시 상당한 양의 돌입 전류가 흐른다는 문제점이 있다.
본 발명이 이루고자 하는 기술적 과제는 저내압 스위칭 소자를 사용하는 플라즈마 디스플레이 패널의 구동 회로를 제공하는 것이다.
도 1은 본 발명의 실시예에 따른 플라즈마 디스플레이 패널의 개략적인 평면도이다.
도 2는 본 발명의 제1 실시예에 따른 플라즈마 디스플레이 패널의 구동 회로의 개략적인 회로도이다.
도 3은 본 발명의 제1 실시예에 따른 플라즈마 디스플레이 패널의 구동 회로의 상세 회로도이다.
도 4는 본 발명의 제1 실시예에 따른 구동 회로의 동작 타이밍을 나타내는 타이밍도이다.
도 5a 및 도 5b는 본 발명의 제1 실시예에 따른 구동 회로에서 각 모드의 전류 경로를 나타내는 개략적인 회로도이다.
도 6은 본 발명의 제2 실시예에 따른 플라즈마 디스플레이 패널의 구동 회로의 개략적인 회로도이다.
도 7은 본 발명의 제2 실시예에 따른 구동 회로의 동작 타이밍을 나타내는 타이밍도이다.
도 8a 내지 도 8h는 본 발명의 제2 실시예에 따른 구동 회로에서 각 모드의전류 경로를 나타내는 개략적인 회로도이다.
도 9는 본 발명의 제3 실시예에 따른 플라즈마 디스플레이 패널의 구동 회로의 개략적인 회로도이다.
이러한 과제를 해결하기 위해서 본 발명은 직렬로 연결된 스위칭 소자의 접점에 스위칭 소자의 내압을 유지하기 위한 전압을 인가한다.
본 발명의 첫 번째 특징에 따른 플라즈마 디스플레이 패널의 구동 장치는, 제1 내지 제4 스위칭 소자와 제1 및 제2 다이오드를 포함한다. 제1 및 제2 스위칭 소자는 제1 전압을 공급하는 제1 전원과 제1 전극 사이에 직렬로 연결되며 양단에 제1 및 제2 캐패시터가 각각 형성되어 있다. 제3 및 제4 스위칭 소자는 제1 전극과 제2 전압을 공급하는 제2 전원 사이에 직렬로 연결되며 양단에 제3 및 제4 캐패시터가 각각 형성되어 있으며, 제2 전압은 제1 전압 보다 작다. 제1 다이오드는 제1 및 제2 스위칭 소자의 접점과 제1 및 제2 전압 사이의 크기를 가지는 제3 전압을 공급하는 제3 전원 사이에 역방향으로 연결되며, 제2 다이오드는 제3 및 제4 스위칭 소자의 접점과 제3 전원 사이에 순방향으로 연결된다. 이때, 제1 및 제2 스위칭 소자 상기 제3 및 제4 스위칭 소자가 교대로 턴온되어 제1 전극에 제1 및 제2 전압이 교대로 인가된다. 그리고 제1 캐패시터는 제2 캐패시터보다 작은 캐패시턴스를 가지며, 제3 캐패시터는 제4 캐패시터보다 큰 캐패시턴스를 가진다.
제1 내지 제4 스위칭 소자는 전계 효과 트랜지스터이며, 제1 내지 제4 캐패시터는 각각 제1 내지 제4 스위칭 소자의 기생 캐패시터인 것이 바람직하다. 그리고 제1 및 제2 전압의 차이는 패널 캐패시터의 유지방전에 필요한 전압이며, 제3 전압은 제1 및 제2 전압의 중간 전압인 것이 좋다.
본 발명의 두 번째 특징에 따른 플라즈마 디스플레이 패널의 구동 장치는, 제1 전원과 제1 전극 사이에 직렬로 연결되는 제1 및 제2 스위칭 소자를 포함한다. 제1 및 제2 스위칭 소자의 양단에는 제1 및 제2 캐패시터가 각각 형성되어 있다. 이때, 제1 전극에는 제1 전압과 제2 전압이 교대로 인가되며, 제1 및 제2 스위칭 소자가 턴오프되어 제1 전극에 제2 전압이 인가되는 동안 제1 및 제2 스위칭 소자와 제3 전압 사이에 제1 전기적 경로가 형성된다. 그리고 제1 캐패시터는 제2 캐패시터보다 작은 캐패시턴스를 가진다.
본 발명에 따른 플라즈마 디스플레이 패널의 구동 방법에 의하면, 먼저 제1 전극과 제1 전원 사이에 연결된 제1 및 제2 스위칭 소자를 턴오프하고 제1 전극에 제2 전압을 인가한다. 그리고 제1 및 제2 스위칭 소자의 접점과 제3 전압 사이에 전기적 경로를 형성한다. 제1 스위칭 소자의 양단에 형성된 제1 캐패시터는 제2 스위칭 소자의 양단에 형성된 제2 캐패시터보다 작은 캐패시턴스를 가진다,
이때, 제2 전극에는 제1 전압이 인가되는 것이 바람직하다. 그리고 제1 전극과 제2 전원 사이에 직렬로 연결된 제3 및 제4 스위칭 소자를 턴온하여 제2 전압을 제1 전극에 공급하는 것이 좋다.
다음, 제3 및 제4 스위칭 소자를 턴오프하고 제1 및 제2 스위칭 소자를 턴온하여 제1 전극에 제1 전압을 인가한다. 그리고 제3 및 제4 스위칭 소자의 접점과 제3 전압 사이에 전기적 경로를 형성한다.
아래에서는 첨부한 도면을 참고로 하여 본 발명의 실시예에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 그러나 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예에 한정되지 않는다.
이제 본 발명의 실시예에 따른 플라즈마 디스플레이 패널의 구동 장치 및 구동 방법에 대하여 도면을 참고로 하여 상세하게 설명한다.
먼저, 도 1을 참조하여 본 발명의 실시예에 따른 플라즈마 디스플레이 패널에 대하여 설명한다.
도 1은 본 발명의 실시예에 따른 플라즈마 디스플레이 패널의 개략적인 평면도이다.
도 1에 나타낸 바와 같이, 본 발명의 실시예에 따른 플라즈마 디스플레이 패널은 플라즈마 패널(100), 어드레스 구동부(200), 주사·유지 구동부(300) 및 제어부(400)를 포함한다.
플라즈마 패널(100)은 열 방향으로 배열되어 있는 복수의 어드레스 전극(A1-Am)과 행 방향으로 지그재그로 배열되어 있는 복수의 주사 전극(Y1-Yn) 및 유지 전극(X1-Xn)을 포함한다. 어드레스 구동부(200)는 제어부(400)로부터 어드레스 구동 제어 신호를 수신하여 표시하고자 하는 방전 셀을 선택하기 위한 표시 데이터 신호를 각 어드레스 전극(A1-Am)에 인가한다. 주사·유지 구동부(300)는 제어부(400)로부터 유지 방전 신호를 수신하여 주사 전극(Y1-Yn)과 유지 전극(X1-Xn)에 유지방전 전압을 번갈아 입력함으로써 선택된 방전 셀에 대하여 유지 방전을 수행한다. 제어부(400)는 외부로부터 영상 신호를 수신하여 어드레스 구동 제어 신호와 유지 방전 신호를 생성하여 각각 어드레스 구동부(200)와 주사·유지 구동부(300)에 인가한다.
이하, 도 2 내지 도 5를 참조하여 본 발명의 제1 실시예에 따른 주사·유지 구동부(300)의 구동 회로에 대하여 설명한다.
도 2는 본 발명의 제1 실시예에 따른 플라즈마 디스플레이 패널의 구동 회로의 개략적인 회로도이며, 도 3은 본 발명의 제1 실시예에 따른 플라즈마 디스플레이 패널의 구동 회로의 상세 회로도이다. 도 4는 본 발명의 제1 실시예에 따른 구동 회로의 동작 타이밍을 나타내는 타이밍도이며, 도 5a 및 도 5b는 본 발명의 제1 실시예에 따른 구동 회로에서 각 모드의 전류 경로를 나타내는 개략적인 회로도이다.
도 2에 나타낸 바와 같이, 본 발명의 제1 실시예에 따른 구동 회로는 Y 전극 구동부(310), X 전극 구동부(320), Y 전극 클램핑부(330) 및 X 전극 클램핑부(340)를 포함한다.
Y 전극 구동부(310) 및 X 전극 구동부(320)는 패널 캐패시터(Cp)를 사이에 두고 연결되어 있다. Y 전극 구동부(310)는 전원(Vs/2)과 패널 캐패시터(Cp)의 Y 전극 사이에 직렬로 연결되어 있는 스위칭 소자(Ys, Yh) 및 패널 캐패시터(Cp)의 Y 전극과 전원(-Vs/2) 사이에 직렬로 연결되어 있는 스위칭 소자(Yl, Yg)를 포함한다. 마찬가지로 X 전극 구동부(320)는 전원(Vs/2)과 패널 캐패시터(Cp)의 X 전극 사이에 직렬로 연결되어 있는 스위칭 소자(Xs, Xh) 및 패널 캐패시터(Cp)의 X 전극과 전원(Vs/2) 사이에 직렬로 연결되어 있는 스위칭 소자(Xl, Xg)를 포함한다.
Y 전극 클램핑부(330)는 두 개의 다이오드(Dys, Dyg)를 포함한다. 다이오드(Dys, Dyg)는 스위칭 소자(Ys, Yh)의 접점과 스위칭 소자(Yl, Yg)의 접점 사이에 직렬로 연결되며, 그 접점은 접지단(0)에 연결되어 있다. 마찬가지로 X 전극 클램핑부(340)는 다이오드(Dxs, Dxg)를 포함한다. 다이오드(Dxs, Dxg)는 스위칭 소자(Xs, Xh)의 접점과 스위칭 소자(Xl, Xg)의 접점 사이에 직렬로 연결되며, 그 접점은 접지단(0)에 연결되어 있다.
그리고 도 3에 나타낸 것처럼 본 발명의 실시예에 사용되는 스위칭 소자(Ys, Yh, Yl, Yg, Xs, Xh, Xl, Xg)의 양단에는 각각 기생 캐패시터(Cys, Cyh, Cyl, Cyg, Cxs, Cxh, Cxl, Cxg)가 형성되어 있다. 이러한 기생 캐패시터(Cys, Cyh, Cyl, Cyg, Cxs, Cxh, Cxl, Cxg)는 스위칭 소자(Ys, Yh, Yl, Yg, Xs, Xh, Xl, Xg)가 턴오프되었을 때 캐패시터로서 작용한다. 이때, 기생 캐패시터의 캐패시턴스는 [수학식 1]을 만족한다. 편의상 기생 캐패시터(Cys, Cyh, Cyl, Cyg, Cxs, Cxh, Cxl,Cxg)의 캐패시턴스를 동일한 부호로 나타낸다.
그리고 본 발명의 실시예에서는 기생 캐패시터를 사용하는 것으로 설명하지만, 기생 캐패시터 대신에 별도의 캐패시터를 연결하여 사용하여도 된다. 또한, 도 2 및 도 3에서는 Y 및 X 전극 구동부(310, 320)와 Y 및 X 전극 클램핑부(330, 340)에 포함되는 스위칭 소자(Ys, Yh, Yl, Yg, Xs, Xh, Xl, Xg)를 MOSFET으로 표시하였지만 이에 한정되지 않고 동일 또는 유사한 기능을 수행한다면 다른 스위칭 소자를 사용하여도 관계없다. 이러한 스위칭 소자는 바디 다이오드를 가지는 것이 바람직하다.
다음에 도 4, 도 5a 및 도 5b를 참조하여 본 발명의 제1 실시예에 따른 구동 회로의 구동 방법을 설명한다.
본 발명의 제1 실시예에서는 전원(Vs/2, -Vs/2)이 공급하는 전압을 각각 Vs/2 및 -Vs/2로 가정한다. 그리고 Vs/2 전압은 패널의 유지방전에 필요한 전압인 유지방전 전압(Vs)의 절반에 해당하는 전압이다.
먼저, 도 4에 나타낸 바와 같이 모드 1에서(M1)는 스위칭 소자(Xs, Xh, Yg, Yl)가 턴오프된 상태에서 스위칭 소자(Ys, Yh, Xg, Xl)가 턴온된다.
그러면, 도 5a에 나타낸 바와 같이 턴온된 스위칭 소자(Ys, Yh)에 의해 패널캐패시터(Cp)의 Y 전극에는 Vs/2 전압이 인가되고, 턴온된 스위칭 소자(Xl, Xg)에 의해 패널 캐패시터(Cp)의 X 전극에는 -Vs/2 전압이 인가된다. 따라서 패널 캐패시터(Cp)의 Y 및 X 전극 전압(Vy, Vx)은 각각 Vs/2 및 -Vs/2로 되어, 패널 캐패시터(Cp)의 양단에 유지 방전 전압(Vs)이 인가된다.
이때, 다이오드(Dys, Dyg, Dxs, Dxg)가 없다면 스위칭 소자(Yl, Yg, Xs, Xh)의 양단에 걸리는 전압(Vyl, Vyg, Vxs, Vxh)은 기생 캐패시터(Cyl, Cyg, Cxs, Cxh)에 의해 각각 [수학식 2] 및 [수학식 3]과 같이 된다.
그런데, [수학식 1]에 나타낸 것처럼 캐패시턴스(Cyl)가 캐패시턴스(Cyg)보다 크므로 전압(Vyl)은 Vs/2보다 작고 전압(Vyg)은 Vs/2보다 크다. 이러한 상태에서 본 발명의 실시예에서와 같이 다이오드(Dyg)가 스위칭 소자(Yl, Yg)의 접점에 연결되어 있으면 전압차에 의해 다이오드(Dyg)는 도통된다. 따라서 다이오드(Dyg)를 통하여 스위칭 소자(Yl, Yg)의 양단 전압(Vyl, Vyg)은 각각 Vs/2로 클랭핑된다. 마찬가지로, 캐패시턴스(Cxs)가 캐패시턴스(Cxh)보다 작으므로 전압(Vxs)은 Vs/2보다 크고 전압(Vxh)은 Vs/2보다 작으므로, 다이오드(Dxs)가 스위칭 소자(Xs, Xh)의 접점에 연결되어 있으면 다이오드(Dxs)는 도통된다. 따라서 다이오드(Dxs)를 통하여 스위칭 소자(Xs, Xh)의 양단 전압(Vxs, Vxh)은 각각 Vs/2로 클랭핑된다.
다음, 도 4에 나타낸 바와 같이 모드 2(M2)에서는 스위칭 소자(Ys, Yh, Xg, Xl)가 턴오프되고 스위칭 소자(Xs, Xh, Yg, Yl)가 턴온된다.
그러면, 도 5b에 나타낸 바와 같이 턴온된 스위칭 소자(Yg, Yl)에 의해 패널 캐패시터(Cp)의 Y 전극에는 -Vs/2 전압이 인가되고, 턴온된 스위칭 소자(Xs, Xh)에 의해 패널 캐패시터(Cp)의 X 전극에서는 Vs/2 전압이 인가된다. 따라서 패널 캐패시터(Cp)의 Y 및 X 전극 전압(Vy, Vx)은 각각 -Vs/2 및 Vs/2로 되어, 패널 캐패시터(Cp)의 양단에 유지방전 전압(Vs)이 인가된다.
이때, 다이오드(Dys, Dyg, Dxs, Dxg)가 없다면 스위칭 소자(Ys, Yh, Xl, Xg)의 양단에 걸리는 전압(Vys, Vyh, Vxl, Vxg)은 기생 캐패시터(Cys, Cyh, Cxl, Cxg)에 의해 각각 [수학식 4] 및 [수학식 5]와 같이 된다.
그런데, [수학식 1]에 나타낸 것처럼 캐패시턴스(Cys)가 캐패시턴스(Cyh)보다 작고 캐패시턴스(Cxl)가 캐패시턴스(Cxg)보다 크므로, 전압(Vys, Vxg)은 Vs/2보다 크고 전압(Vyh, Vxl)은 Vs/2보다 작다. 모드 1(M1)에서 설명한 것처럼 다이오드(Dys, Dxg)가 스위칭 소자(Ys, Yh)의 접점 및 스위칭 소자(XL, Xg)의 접점에 각각 연결되어 있으면 전압차에 의해 다이오드(Dys, Dxg)는 도통된다. 따라서 다이오드(Dys)를 통하여 스위칭 소자(Ys, Yh)의 양단 전압(Vys, Vyh)은 각각 Vs/2로 클랭핑되고, 다이오드(Dxg)를 통하여 스위칭 소자(Xl, Xg)의 양단 전압(Vxl, Vxg)도 각각 Vs/2로 클램핑된다.
이와 같이 본 발명의 제1 실시예에 의하면, 패널 캐패시터(Cp)의 양단에 유지방전 전압(Vs)이 인가되는 동안에, 다이오드(Dys, Dyg, Dxs, Dxg)에 의해 스위칭 소자(Ys, Yh, Xl, Xg) 및 스위칭 소자(Yl, Yg, Xs, Xh)의 양단 전압을 각각 Vs/2로 클램핑할 수 있다. 따라서 스위칭 소자(Ys, Yh, Yl, Yg, Xs, Xh, Xl, Xg)로서 낮은 내압의 스위칭 소자를 사용할 수 있다. 또한 패널 캐패시터(Cp)의 Y 또는 X 전극에 음의 전압(-Vs/2)을 캐패시터를 사용하지 않으므로, 종래 기술과 같이 초기 기동시 큰 돌입 전류가 발생하지 않는다.
이때, 유지방전을 위한 파형을 패널 캐패시터(Cp)에 인가하기 위해서는, 패널 캐패시터(Cp)의 캐패시턴스 성분 때문에 방전을 위한 전력 이외에 무효 전력이 필요하다. 이러한 무효 전력을 회수하여 재사용하는 회로를 전력 회수 회로라고 한다. 아래에서는 본 발명의 제1 실시예에 따른 구동 회로에 전력 회수 회로를 추가한 실시예에 대하여 도 6, 도 7, 도 8a 내지 도 8h를 참조하여 자세하게 설명한다.
도 6은 본 발명의 제2 실시예에 따른 플라즈마 디스플레이 패널의 구동 회로의 개략적인 회로도이며, 도 7은 본 발명의 제2 실시예에 따른 구동 회로의 동작 타이밍을 나타내는 타이밍도이다. 도 8a 내지 도 8h는 본 발명의 제2 실시예에 따른 구동 회로에서 각 모드의 전류 경로를 나타내는 개략적인 회로도이다.
도 6에 나타낸 바와 같이, 본 발명의 제2 실시예에 따른 구동 회로는 제1 실시예에 따른 구동 회로에 Y 및 X 전극 전력 회수부(350, 360)가 추가되어 형성된다.
Y 전극 전력 회수부(350)는 인덕터(L1) 및 스위칭 소자(Yr, Yf)를 포함한다. 인덕터(L1)는 일단이 Y 전극 구동부(310)의 스위칭 소자(Yh, Yl)의 접점, 즉 패널 캐패시터(Cp)의 Y 전극에 연결되며, 스위칭 소자(Yr, Yf)는 인덕터(L1)의 타단과 접지단(0) 사이에 병렬로 연결되어 있다. 이러한 Y 전극 전력 회수부(350)는 스위칭 소자(Yr, Yf)와 인덕터(L1) 사이에 각각 연결되는 다이오드(D1, D2)를 더 포함할 수 있다. 이러한 다이오드(D1, D2)는 각각 스위칭 소자(Yr, Yf)의 바디 다이오드로 인해 생길 수 있는 전류 경로를 차단한다.
X 전극 전력 회수부(360)는 인덕터(L2) 및 스위칭 소자(Xr, Xf)를 포함하며, 또한 다이오드(D3, D4)를 더 포함할 수 있다. X 전극 전력 회수부(360)의 구조에 대해서는 Y 전극 전력 회수부(350)의 구조와 동일하므로 설명을 생략한다. 그리고 Y 및 X 전극 전력 회수부(350, 360)의 스위칭 소자(Yr, Yf, Xr, Xf)는 바디 다이오드를 가지는 MOSFET 등으로 이루어질 수 있다.
아래에서는 도 7, 도 8a 내지 도 8h, 도 9를 참조하여, 본 발명의 제2 실시예에 따른 구동 회로의 구동 방법에 대하여 설명한다.
본 발명의 제2 실시예에서는 모드 1(M1)이 시작되기 전에 스위칭 소자(Ys, Yh, Xg, Xl)가 턴온되어, 패널 캐패시터(Cp)의 Y 및 X 전극 전압(Vy, Vx)은 각각 Vs/2 및 -Vs/2로 유지되고 있는 것으로 한다. 그리고 인덕터(L1, L2)의 인덕턴스는 L로 가정한다.
도 7 및 도 8a에 나타낸 바와 같이, 모드 1(M1)에서는 턴온된 스위칭 소자(Ys, Yh) 및 스위칭 소자(Xl, Xg)에 의해 패널 캐패시터(Cp)의 Y 및 X 전극 전압(Vy, Vx)은 각각 Vs/2 및 -Vs/2로 계속 유지된다. 또한 제1 실시예의 모드 1(M1)에서 설명한 것처럼, 다이오드(Dyg, Dxs)에 의해 스위칭 소자(Yl, Yg, Xs, Xh)의 양단 전압(Vyl, Vyg, Vxs, Vxh)은 각각 Vs/2로 클램핑된다. 그리고 스위칭 소자(Yf, Xr)가 턴온되어 있으므로, 전원(Vs/2), 스위칭 소자(Ys, Yh), 인덕터(L1), 다이오드(D2), 스위칭 소자(Yf) 및 접지단(0)으로의 전류 경로 및 접지단(0), 스위칭 소자(Xr), 다이오드(D3), 인덕터(L2), 스위칭 소자(Xl, Xg) 및 전원(-Vs/2)으로의 전류 경로가 형성된다. 두 전류 경로에 의해 인덕터(L1, L2)에 전류가 주입되어, 인덕터(L1, L2)에 흐르는 전류(IL1, IL2)의 크기는 각각 Vs/2L의 기울기를 가지고 선형적으로 증가한다.
다음, 모드 2(M2)에서는 스위칭 소자(Ys, Yh, Xg, Xl)가 턴오프되어, 도 8b에 나타낸 바와 같이 스위칭 소자(Xr), 다이오드(D3), 인덕터(L2), 패널캐패시터(Cp), 인덕터(L1), 다이오드(D2) 및 스위칭 소자(Yf)로 전류 경로가 형성된다. 따라서, 인덕터(L1, L2)와 패널 캐패시터(Cp)에 의한 공진 전류가 흐르고, 이 공진 전류에 의해 패널 캐패시터(Cp)의 Y 전극 전압(Vy)은 하강하고 X 전극 전압(Vx)은 증가하게 된다. 이들 전압(Vy, Vx)은 각각 스위칭 소자(Yl, Yg) 및 스위칭 소자(Xs, Xh)의 바디 다이오드에 의해 -Vs/2 및 Vs/2를 넘지 않는다.
이와 같이 모드 2(M2)에서는 모드 1(M1)에서 인덕터(L1, L2)에 전류가 흐르는 상태에서 공진이 발생하므로, 회로에 기생 성분이 있는 경우에도 Y 및 X 전극 전압(Vy, Vx)을 각각 -Vs/2 및 Vs/2까지 바꿀 수 있으며 또한 전환 속도를 빠르게 할 수 있다.
모드 3(M3)에서는, 스위칭 소자(Xs, Xh, Yg, Yl)가 턴온되어, 도 8c에 나타낸 바와 같이 패널 캐패시터(Cp)의 Y 및 X 전극 전압(Vy, Vx)이 각각 -Vs/2 및 Vs/2로 유지된다. 또한 인덕터(L1)에 흐르던 전류(IL1)는 스위칭 소자(Yg, Yl)의 바디 다이오드, 인덕터(L1), 다이오드(D2) 및 스위칭 소자(Yf)로 형성되는 경로를 통하여 접지단(0)으로 회수되고, 인덕터(L2)에 흐르던 전류(IL2)는 스위칭 소자(Xr), 다이오드(D3), 인덕터(L2) 및 스위칭 소자(Xh, Xs)의 바디 다이오드로 형성되는 경로를 통하여 전원(Vs/2)으로 회수된다.
모드 4(M4)에서는 인덕터(L1, L2)에 흐르는 전류(IL1, IL2)가 0A로 되었을 때 스위칭 소자(Yf, Xr)를 턴오프한다. 그리고 스위칭 소자(Yl, Yg, Xs, Xh)는 계속 턴온되어 있으므로 패널 캐패시터(Cp)의 Y 및 X 전극 전압(Vy, Vx)은 각각 -Vs/2및 Vs/2로 계속 유지된다.
다음, 모드 5(M5)에서는 패널 캐패시터(Cp)의 Y 및 X 전극 전압(Vy, Vx)을 각각 -Vs/2 및 Vs/2로 유지하면서 인덕터(L1, L2)에 전류를 주입한다. 자세하게 설명하면, 스위칭 소자(Yr, Xf)가 턴온되어 도 8e에 나타낸 바와 같이 접지단(0), 스위칭 소자(Yr), 다이오드(D1), 인덕터(L1), 스위칭 소자(Yl, Yg) 및 전원(-Vs/2)으로의 전류 경로와 전원(Vs/2), 스위칭 소자(Xs, Xh), 인덕터(L2), 다이오드(D4), 스위칭 소자(Xf) 및 접지단(0)으로의 전류 경로가 형성된다. 두 전류 경로에 의해 인덕터(L1, L2)에 흐르는 전류(IL1, IL2)는 Vs/2L의 기울기를 가지고 선형적으로 증가한다.
모드 3 내지 5(M3-M5)에서는 패널 캐패시터(Cp)의 Y 및 X 전극 전압(Vy, Vx)이 각각 -Vs/2 및 Vs/2로 유지된 상태에서 스위칭 소자(Ys, Yh, Xl, Xg)가 턴오프되어 있으므로, 제1 실시예에의 모드 2에서 설명한 것처럼 다이오드(Dys, Dxg)에 의해 스위칭 소자(Ys, Yh, Xl, Xg)의 양단 전압(Vys, Vyh, Vxl, Vxg)은 각각 Vs/2로 클램핑된다.
인덕터(L1, L2)에 전류를 주입한 후, 모드 6(M6)에서는 스위칭 소자(Xs, Xh, Yl, Yg)가 턴오프된다. 그러면 도 8f에 나타낸 전류 경로를 통하여 인덕터(L1, L2)와 패널 캐패시터(Cp) 사이에 공진이 발생한다. 이 공진 전류에 의해 패널 캐패시터(Cp)의 Y 전극 전압(Vy)은 증가하고 X 전극 전압(Vx)은 감소하게 되며, 이들 전압은 각각 스위칭 소자(Ys, Yh) 및 스위칭 소자(Xl, Xg)의 바디 다이오드에 의해Vs/2 및 -Vs/2를 넘지 않는다. 모드 6(M6)에서도 모드 2(M2)와 같이 인덕터(L1, L2)에 전류가 흐르는 상태에서 공진이 발생한다.
모드 7(M7)에서는 스위칭 소자(Ys, Yh, Xl, Xg)가 턴온되어, 도 8g에 나타낸 경로를 통해 패널 캐패시터(Cp)의 Y 및 X 전극 전압(Vy, Vx)은 각각 Vs/2 및 -Vs/2로 유지된다. 이때, 인덕터(L1)에 흐르던 전류(IL1)는 스위칭 소자(Yr), 다이오드(D1), 인덕터(L1) 및 스위칭 소자(Yh, Ys)의 바디 다이오드로 형성되는 경로를 통하여 전원(Vs/2)으로 회수되고, 인덕터(L2)에 흐르던 전류(IL2)는 스위칭 소자(Xg, Xl)의 바디 다이오드, 인덕터(L2), 다이오드(D4) 및 스위칭 소자(Xf)로 형성되는 경로를 통하여 접지단(0)으로 회수된다.
다음, 모드 8(M8)에서는 인덕터(L1, L2)에 흐르는 전류(IL1, IL2)가 0A로 되었을 때 스위칭 소자(Yr, Xf)가 턴온프된다. 그리고 스위칭 소자(Ys, Yh, Xl, Xg)는 턴온되어 있으므로 패널 캐패시터(Cp)의 Y 및 X 전극 전압(Vy, Vx)은 각각 Vs/2 및 -Vs/2로 계속 유지된다. 또한 모드 7 및 8(M7, M8)에서는 모드 1(M1)에서 설명한 것처럼 다이오드(Dyg, Dxs)에 의해 스위칭 소자(Yl, Yg, Xs, Xh)의 양단 전압(Vyl, Vyg, Vxs, Vxh)이 각각 Vs/2로 클램핑된다.
이후, 모드 1 내지 모드 8의 사이클을 계속 반복하여 Vs/2 및 -Vs/2 사이를 스윙하는 Y 및 X 전극 전압(Vy, Vx)을 생성함으로써, X 전극과 Y 전극간의 전위차를 유지방전 전압(Vs)으로 할 수 있다.
본 발명의 제2 실시예에서는 모드 1 및 5(M1, M5)의 과정을 통하여 먼저 인덕터(L1, L2)에 전류한 후에 공진을 발생시켰지만, 모드 1 및 5(M1, M5)의 과정을 생략하고 바로 공진을 발생시킬 수도 있다. 또한, 이러한 전력 회수 회로 이외에 다른 변형된 전력 회수 회로를 사용할 수도 있다.
그리고 본 발명의 제1 및 제2 실시예에서는 전원(Vs/2) 및 전원(-Vs/2)이 공급하는 전압을 각각 Vs/2 및 -Vs/2로 하였지만, 두 전원의 전압 차이가 유지방전에 필요한 전압인 Vs로 된다면 다른 전압을 사용하여도 된다. 즉, 두 전원이 공급하는 전압을 각각 Vh 및 (Vh-Vs)로 하고 접지단 측에서 공급되는 전압을 (2Vh-Vs)/2로 해서, Y 및 X 전극 전압(Vy, Vx)이 Vh 및 (Vh-Vs) 사이를 스윙하도록 할 수 있다.
예를 들어 본 발명의 제1 실시예에서 전원으로 각각 Vs 전압을 공급하는 전원(Vs)과 접지단(0)을 사용한 실시예에 대해서 도 9를 참조하여 설명한다.
도 9는 본 발명의 제3 실시예에 따른 플라즈마 디스플레이 패널의 구동 회로의 개략적인 회로도이다.
도 9에 나타낸 바와 같이, 본 발명의 제3 실시예에 따른 구동 회로는 각각 Vs/2 전압을 공급하는 두 개의 전원을 사용한다. 자세하게 설명하면, Y 및 X 전극 구동부(310, 320)의 스위칭 소자(Ys, Xs)는 직렬로 연결된 두 개의 전원에 연결되어 있으며, 스위칭 소자(Yg, Xg)는 접지단(0)에 연결되어 있다. 그리고 Y 및 X 전극 클램핑부(330, 340)의 다이오드(Dys, Dyg)의 접점 및 다이오드(Dxs, Dxg)의 접점은 두 전원의 접점에 연결되어 있다.
본 발명의 제3 실시예에 따른 구동 회로의 동작은 제1 실시예와 패널 캐패시터(Cp)의 Y 및 X 전극 전압(Vy, Vx)에 인가되는 전압을 제외하면 동일하다.
자세하게 설명하면, 모드 1에서는 패널 캐패시터(Cp)의 Y 및 X 전극에는 각각 Vs 및 0V의 전압이 인가된다. 그리고 제1 실시예에서 설명한 것처럼 다이오드(Dyg)가 도통되어 스위칭 소자(Yl, Yg)의 양단에는 각각 Vs/2의 전압이 걸린다. 마찬가지로 다이오드(Dxs)에 의해 스위칭 소자(Xs, Xh)의 양단 전압(Vxs, Vxh)도 각각 Vs/2로 클램핑된다. 모드 2에서는 패널 캐패시터(Cp)의 Y 및 X 전극에는 각각 0V 및 Vs의 전압이 인가된다. 이때도 다이오드(Dys, Dxg)에 의해 스위칭 소자(Ys, Yh, Xl, Xg)의 양단에는 각각 Vs/2의 전압이 걸린다.
또한 본 발명의 제1 내지 제3 실시예에서는 전원과 패널 캐패시터(Cp)의 X 또는 Y 전극 사이에 스위칭 소자가 두 개 형성되는 경우에 대하여 설명하였지만, 이에 한정되지 않고 스위칭 소자가 여러 개 형성되는 경우에도 적용 가능하다. 예를 들어 본 발명의 제1 실시예에서 전원(Vs/2)과 패널 캐패시터(Cp)의 Y 전극 사이에 네 개의 스위칭 소자(S1, S2, S3, S4)가 직렬로 연결되고 패널 캐패시터(Cp)의 Y 전극과 전원(-Vs/2) 사이에 네 개의 스위칭 소자(S5, S6, S7, S8)가 직렬로 연결된다고 가정하자. 이때, 스위칭 소자(S2, S3)의 접점과 스위칭 소자(S6, S7)의 접점 사이에 캐패시터(C1)를 연결하면, 인접한 두 개의 스위칭 소자[S1, S2), (S3, S4), (S5, S6), (S7, S8)]에 각각 Vs/2의 전압이 걸린다.
이상에서 본 발명의 바람직한 실시예에 대하여 상세하게 설명하였지만 본 발명의 권리범위는 이에 한정되는 것은 아니고 다음의 청구범위에서 정의하고 있는 본 발명의 기본 개념을 이용한 당업자의 여러 변형 및 개량 형태 또한 본 발명의권리범위에 속하는 것이다.
이와 같이 본 발명에 의하면, 스위칭 소자의 내압을 유지방전에 필요한 전압(Vs)의 절반으로 할 수 있으므로 낮은 내압의 스위칭 소자를 사용할 수 있으며, 이에 따라 생산 단가를 줄일 수 있다. 그리고 외부 캐패시터에 충전된 전압을 사용하여 패널 캐패시터의 단자 전압을 바꾸는 경우에 발생할 수 있는 돌입 전류를 제거할 수 있다. 또한 구동 회로에 인가되는 전원을 바꿈으로써 유지방전 전압 펄스의 파형에 관계없이 본 발명에 따른 구동 회로를 적용할 수 있다.

Claims (20)

  1. 제1 전극과 제2 전극 사이에 형성되는 패널 캐패시터에 구동 전압을 인가하기 위한 플라즈마 디스플레이 패널의 구동 장치에 있어서,
    제1 전압을 공급하는 제1 전원과 상기 제1 전극 사이에 직렬로 연결되며 양단에 제1 및 제2 캐패시터가 각각 형성되어 있는 제1 및 제2 스위칭 소자,
    상기 제1 전극과 상기 제1 전압 보다 낮은 제2 전압을 공급하는 제2 전원 사이에 직렬로 연결되며 양단에 제3 및 제4 캐패시터가 각각 형성되어 있는 제3 및 제4 스위칭 소자,
    상기 제1 및 제2 스위칭 소자의 접점과 상기 제1 및 제2 전압 사이의 크기를 가지는 제3 전압을 공급하는 제3 전원 사이에 역방향으로 연결되는 제1 다이오드, 그리고
    상기 제3 및 제4 스위칭 소자의 접점과 상기 제3 전원 사이에 순방향으로 연결되는 제2 다이오드
    를 포함하며,
    상기 제1 및 제2 스위칭 소자와 상기 제3 및 제4 스위칭 소자가 교대로 턴온되어 상기 제1 전극에 상기 제1 및 제2 전압이 교대로 인가되며,
    상기 제1 캐패시터는 상기 제2 캐패시터보다 작은 캐패시턴스를 가지며, 상기 제3 캐패시터는 상기 제4 캐패시터보다 큰 캐패시턴스를 가지는 플라즈마 디스플레이 패널의 구동 장치.
  2. 제1항에 있어서,
    상기 제1 내지 제4 스위칭 소자는 전계 효과 트랜지스터이며,
    상기 제1 내지 제4 캐패시터는 각각 상기 제1 내지 제4 스위칭 소자의 기생 캐패시터인 플라즈마 디스플레이 패널의 구동 장치.
  3. 제1항에 있어서,
    상기 제1 및 제2 전압의 차이는 상기 패널 캐패시터의 유지방전에 필요한 전압이며, 상기 제3 전압은 상기 제1 및 제2 전압의 중간 전압인 플라즈마 디스플레이 패널의 구동 장치.
  4. 제1항에 있어서,
    상기 제1 전극에 연결되는 인덕터를 더 포함하며,
    상기 인덕터와 상기 패널 캐패시터의 공진에 의해 상기 제1 전극의 전압이 상기 제1 또는 제2 전압으로 바뀌는 플라즈마 디스플레이 패널의 구동 장치.
  5. 제1항 내지 제4항 중 어느 한 항에 있어서,
    상기 제1 전극에 상기 제1 전압이 인가되는 동안 상기 제2 전극에는 상기 제2 전압이 인가되며, 상기 제1 전극에 상기 제2 전압이 인가되는 동안 상기 제2 전극에는 상기 제1 전압이 인가되는 플라즈마 디스플레이 패널의 구동 장치.
  6. 제5항에 있어서,
    상기 제1 전원과 상기 제2 전극 사이에 직렬로 연결되며 양단에 제5 및 제6 캐패시터가 각각 형성되어 있는 제5 및 제6 스위칭 소자,
    상기 제2 전극과 상기 제2 전원 사이에 직렬로 연결되며 양단에 제7 및 제8 캐패시터가 각각 형성되어 있는 제7 및 제8 스위칭 소자,
    상기 제5 및 제6 스위칭 소자의 접점과 상기 제3 전원 사이에 역방향으로 연결되는 제3 다이오드, 그리고
    상기 제7 및 제8 스위칭 소자의 접점과 상기 제3 전원 사이에 순방향으로 연결되는 제4 다이오드
    를 더 포함하며,
    상기 제5 캐패시터는 상기 제6 캐패시터보다 작은 캐패시턴스를 가지며, 상기 제7 캐패시터는 상기 제8 캐패시터보다 큰 캐패시턴스를 가지는 플라즈마 디스플레이 패널의 구동 장치.
  7. 제1 전극과 제2 전극 사이에 형성되는 패널 캐패시터에 구동 전압을 인가하기 위한 플라즈마 디스플레이 패널의 구동 장치에 있어서,
    제1 전압을 공급하는 제1 전원과 상기 제1 전극 사이에 직렬로 연결되며 양단에 제1 및 제2 캐패시터가 각각 형성되어 있는 제1 및 제2 스위칭 소자를 포함하며,
    상기 제1 전극에 상기 제1 전압과 제2 전압이 교대로 인가되며,
    상기 제1 및 제2 스위칭 소자가 턴오프되어 상기 제1 전극에 상기 제2 전압이 인가되는 동안 상기 제1 및 제2 스위칭 소자와 상기 제1 및 제2 전압 사이의 크기를 가지는 제3 전압 사이에 제1 전기적 경로가 형성되고,
    상기 제1 캐패시터는 상기 제2 캐패시터보다 작은 캐패시턴스를 가지는
    플라즈마 디스플레이 패널의 구동 장치.
  8. 제7항에 있어서,
    상기 제1 및 제2 스위칭 소자는 전계 효과 트랜지스터이며, 상기 제1 및 제2 캐패시터는 각각 상기 제1 및 제2 스위칭 소자의 기생 캐패시터인 플라즈마 디스플레이 패널의 구동 장치.
  9. 제7항에 있어서,
    상기 제1 전기적 경로를 형성하기 위해 상기 제1 및 제2 스위칭 소자의 접점과 상기 제3 전압 사이에 연결되는 다이오드를 더 포함하는 플라즈마 디스플레이 패널의 구동 장치.
  10. 제7항에 있어서,
    상기 제1 전극과 상기 제2 전압을 공급하는 제2 전원 사이에 직렬로 연결되며 양단에 제3 및 제4 캐패시터가 각각 형성되어 있는 제3 및 제4 스위칭 소자를 더 포함하며,
    상기 제3 및 제4 스위칭 소자가 턴오프되어 상기 제1 전극에 상기 제1 전압이 인가되는 동안 상기 제3 및 제4 스위칭 소자의 접점과 상기 제3 전압 사이에 제2 전기적 경로가 형성되며, 상기 제3 캐패시터는 상기 제4 캐패시터보다 큰 캐패시턴스를 가지는 플라즈마 디스플레이 패널의 구동 장치.
  11. 제7항 내지 제10항 중 어느 한 항에 있어서,
    상기 제1 전원과 상기 제2 전극 사이에 직렬로 연결되며 양단에 제5 및 제6 캐패시터가 각각 형성되어 있는 제5 및 제6 스위칭 소자,
    상기 제2 전극과 상기 제2 전원 사이에 직렬로 연결되며 양단에 제7 및 제8 캐패시터가 각각 형성되어 있는 제7 및 제8 스위칭 소자
    를 더 포함하며,
    상기 제5 및 제6 스위칭 소자가 턴오프되어 상기 제2 전극에 상기 제2 전압이 인가되는 동안 상기 제5 및 제6 스위칭 소자와 상기 제3 전압 사이에 제3 전기적 경로가 형성되고, 상기 제7 및 제8 스위칭 소자가 턴오프되어 상기 제2 전극에 상기 제1 전압이 인가되는 동안 상기 제7 및 제8 스위칭 소자의 접점과 상기 제3 전압 사이에 제4 전기적 경로가 형성되며,
    상기 제5 캐패시터는 상기 제6 캐패시터보다 작은 캐패시턴스를 가지며, 상기 제7 캐패시터는 상기 제8 캐패시터보다 큰 캐패시턴스를 가지는 플라즈마 디스플레이 패널의 구동 장치.
  12. 제7항 내지 제10항 중 어느 한 항에 있어서,
    상기 제1 및 제2 전압의 차이는 상기 패널 캐패시터의 유지방전에 필요한 전압이며, 상기 제3 전압은 상기 제1 및 제2 전압의 중간 전압인 플라즈마 디스플레이 패널의 구동 장치.
  13. 제7항 내지 제10항 중 어느 한 항에 있어서,
    상기 제1 전극에 전기적으로 연결되는 인덕터를 포함하며, 상기 인덕터와 상기 패널 캐패시터 사이에서 발생하는 공진을 이용하여 상기 제1 전극의 전압을 바꾸는 전력 회수부
    를 더 포함하는 플라즈마 디스플레이 패널의 구동 장치.
  14. 제13항에 있어서,
    상기 전력 회수부는 상기 제1 전원의 제1 전압과 상기 제3 전압 사이의 전압 차를 이용하여 상기 인덕터에 전류를 주입하고 상기 인덕터에 전류가 흐르는 상태에서 상기 공진을 발생시키는 플라즈마 디스플레이 패널의 구동 장치.
  15. 제1 전극과 제2 전극 사이에 형성되는 패널 캐패시터에 제1 및 제2 전압을 번갈아 인가하면서 플라즈마 디스플레이 패널을 구동하는 방법에 있어서,
    상기 제1 전극과 상기 제1 전압을 공급하는 제1 전원 사이에 연결된 제1 및 제2 스위칭 소자를 턴오프하고 상기 제1 전극에 상기 제2 전압을 인가하는 제1 단계, 그리고
    상기 제1 및 제2 스위칭 소자의 접점과 상기 제1 및 제2 전압 사이의 크기를 가지는 제3 전압 사이에 제1 전기적 경로를 형성하는 제2 단계
    를 포함하며,
    상기 제1 스위칭 소자의 양단에 형성된 제1 캐패시터는 상기 제2 스위칭 소자의 양단에 형성된 제2 캐패시터보다 작은 캐패시턴스를 가지는 플라즈마 디스플레이 패널의 구동 방법.
  16. 제15항에 있어서,
    상기 제1 단계는 상기 제2 전극에 상기 제1 전압을 인가하는 단계를 포함하는 플라즈마 디스플레이 패널의 구동 방법.
  17. 제15항 또는 제16항에 있어서,
    상기 제1 단계는 상기 제1 전극과 상기 제2 전압을 공급하는 제2 전원 사이에 직렬로 연결된 제3 및 제4 스위칭 소자를 턴온하여 상기 제2 전압을 상기 제1 전극에 공급하는 플라즈마 디스플레이 패널의 구동 방법.
  18. 제17항에 있어서,
    상기 제3 및 제4 스위칭 소자를 턴오프하고 상기 제1 및 제2 스위칭 소자를 턴온하여 상기 제1 전극에 상기 제1 전압을 인가하고, 상기 제2 전극에 상기 제2 전압을 인가하는 제3 단계, 그리고
    상기 제3 및 제4 스위칭 소자의 접점과 상기 제3 전압 사이에 전기적 경로를 형성하는 제4 단계
    를 더 포함하는 플라즈마 디스플레이 패널의 구동 방법.
  19. 제15항 또는 제16항에 있어서,
    상기 제1 전극에 상기 제2 전압을 인가하기 전에, 상기 제1 전극에 연결된 인덕터와 상기 패널 캐패시터의 공진을 이용하여 상기 제1 전극의 전압을 바꾸는 공진 단계를 더 포함하는 플라즈마 디스플레이 패널의 구동 방법.
  20. 제19항에 있어서,
    상기 공진 단계 전에, 상기 제1 및 제3 전압의 차이를 이용하여 상기 인덕터에 전류를 주입하는 단계를 더 포함하는 플라즈마 디스플레이 패널의 구동 방법.
KR10-2002-0064481A 2002-10-22 2002-10-22 플라즈마 디스플레이 패널의 구동 장치 및 구동 방법 KR100467458B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR10-2002-0064481A KR100467458B1 (ko) 2002-10-22 2002-10-22 플라즈마 디스플레이 패널의 구동 장치 및 구동 방법
JP2003282924A JP4129418B2 (ja) 2002-10-22 2003-07-30 プラズマディスプレイパネルの駆動装置及び駆動方法
US10/687,623 US6933679B2 (en) 2002-10-22 2003-10-20 Apparatus and method for driving plasma display panel
CNB2003101147471A CN1313995C (zh) 2002-10-22 2003-10-22 驱动等离子显示板的装置和方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2002-0064481A KR100467458B1 (ko) 2002-10-22 2002-10-22 플라즈마 디스플레이 패널의 구동 장치 및 구동 방법

Publications (2)

Publication Number Publication Date
KR20040035361A KR20040035361A (ko) 2004-04-29
KR100467458B1 true KR100467458B1 (ko) 2005-01-24

Family

ID=32105617

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2002-0064481A KR100467458B1 (ko) 2002-10-22 2002-10-22 플라즈마 디스플레이 패널의 구동 장치 및 구동 방법

Country Status (4)

Country Link
US (1) US6933679B2 (ko)
JP (1) JP4129418B2 (ko)
KR (1) KR100467458B1 (ko)
CN (1) CN1313995C (ko)

Families Citing this family (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100458571B1 (ko) * 2002-07-02 2004-12-03 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 구동 장치 및 구동 방법
KR100515330B1 (ko) * 2003-01-29 2005-09-15 삼성에스디아이 주식회사 플라즈마 디스플레이 패널 및 그 구동 장치와 구동 방법
EP1469445A3 (en) * 2003-04-16 2009-03-04 Lg Electronics Inc. Energy recovering apparatus and method for driving a plasma display panel
KR100542235B1 (ko) * 2003-10-16 2006-01-10 삼성에스디아이 주식회사 플라즈마 디스플레이 패널 및 이의 구동장치
US20060050067A1 (en) * 2004-09-07 2006-03-09 Jong Woon Kwak Plasma display apparatus and driving method thereof
KR100623452B1 (ko) * 2005-02-23 2006-09-14 엘지전자 주식회사 플라즈마 디스플레이 패널의 구동장치
US20060202917A1 (en) * 2005-03-08 2006-09-14 Lg Electronics Inc. Plasma display apparatus and driving method thereof
US7352344B2 (en) * 2005-04-20 2008-04-01 Chunghwa Picture Tubes, Ltd. Driver circuit for plasma display panels
US20060267875A1 (en) * 2005-05-27 2006-11-30 Bi-Hsien Chen Plasma display panel having less impedance in the sink discharge current path
TWI345755B (en) * 2005-06-21 2011-07-21 Chunghwa Picture Tubes Ltd Method of switching a high-side switch of a pdp scan circuit in a zero-voltage-switching mode
US7348941B2 (en) * 2005-06-22 2008-03-25 Chunghwa Picture Tubes, Ltd. Driving circuit of plasma display panel
TWI340949B (en) * 2005-06-22 2011-04-21 Chunghwa Picture Tubes Ltd Driving circuit of plasma display panel
TWI345756B (en) * 2005-06-22 2011-07-21 Chunghwa Picture Tubes Ltd Driving circuit of plasma display panel
US20060290629A1 (en) * 2005-06-22 2006-12-28 Bi-Hsien Chen Positive and Negative Voltage Sources
CN100447840C (zh) * 2005-06-22 2008-12-31 中华映管股份有限公司 等离子体显示面板驱动电路
TWI349917B (en) * 2005-06-22 2011-10-01 Chunghwa Picture Tubes Ltd Multi-mode switch for plasma display panel
US7397446B2 (en) * 2005-06-22 2008-07-08 Chunghwa Picture Tubes, Ltd. Plasma display panel driving circuit
TWI349916B (en) * 2005-06-22 2011-10-01 Chunghwa Picture Tubes Ltd Driving circuit of plasma display panel
KR100705812B1 (ko) * 2005-08-09 2007-04-10 엘지전자 주식회사 플라즈마 디스플레이 패널의 네거티브 서스테인 구동 방법
KR100743716B1 (ko) 2005-08-31 2007-07-30 엘지전자 주식회사 플라즈마 디스플레이 장치
US20070046584A1 (en) * 2005-08-25 2007-03-01 Jung Hai Y Apparatus and method for driving plasma display panel
KR100760289B1 (ko) * 2006-02-07 2007-09-19 엘지전자 주식회사 에너지 회수부를 포함하는 플라즈마 디스플레이 구동장치및 그 방법
KR100766924B1 (ko) * 2006-05-23 2007-10-17 삼성에스디아이 주식회사 플라즈마 표시 장치 및 그 구동 장치
KR100823504B1 (ko) 2006-08-21 2008-04-21 삼성에스디아이 주식회사 플라즈마 표시 장치 및 그 구동 장치와 그 구동 방법
KR100823195B1 (ko) * 2007-01-29 2008-04-18 삼성에스디아이 주식회사 플라즈마 표시 장치 및 그 구동 방법
FR3054087A1 (fr) * 2016-07-13 2018-01-19 Centre National De La Recherche Scientifique - Cnrs - Generateur d'impulsions de haute tension

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08251940A (ja) * 1995-03-08 1996-09-27 Hitachi Ltd 直列多重電力変換装置
JPH08294285A (ja) * 1995-04-24 1996-11-05 Meidensha Corp 中性点クランプ形インバータ
KR20040003245A (ko) * 2002-07-02 2004-01-13 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 구동 장치 및 구동 방법
KR20040005225A (ko) * 2002-07-09 2004-01-16 삼성에스디아이 주식회사 플라즈마 디스플레이 패널 및 그 구동 방법

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2891280B2 (ja) * 1993-12-10 1999-05-17 富士通株式会社 平面表示装置の駆動装置及び駆動方法
US5642018A (en) * 1995-11-29 1997-06-24 Plasmaco, Inc. Display panel sustain circuit enabling precise control of energy recovery
KR100297853B1 (ko) * 1998-07-27 2001-10-26 구자홍 멀티스텝형에너지회수장치
KR100295455B1 (ko) * 1999-06-15 2001-07-12 구자홍 플라즈마 디스플레이 패널의 전압분리 구동방법 및 장치
JP3201603B1 (ja) 1999-06-30 2001-08-27 富士通株式会社 駆動装置、駆動方法およびプラズマディスプレイパネルの駆動回路
JP3369535B2 (ja) * 1999-11-09 2003-01-20 松下電器産業株式会社 プラズマディスプレイ装置
KR20010077740A (ko) * 2000-02-08 2001-08-20 박종섭 디스플레이 패널의 전력 절감회로
CN1208749C (zh) * 2000-10-09 2005-06-29 友达光电股份有限公司 省电型驱动电路
US6963174B2 (en) * 2001-08-06 2005-11-08 Samsung Sdi Co., Ltd. Apparatus and method for driving a plasma display panel
KR100448191B1 (ko) * 2002-02-19 2004-09-10 삼성전자주식회사 플라즈마 디스플레이장치의 무효전력회수장치와무효전력회수방법
KR100490614B1 (ko) * 2002-05-14 2005-05-17 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 구동 장치 및 그 구동 방법
KR100441519B1 (ko) * 2002-06-12 2004-07-23 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 구동 장치 및 그 방법

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08251940A (ja) * 1995-03-08 1996-09-27 Hitachi Ltd 直列多重電力変換装置
JPH08294285A (ja) * 1995-04-24 1996-11-05 Meidensha Corp 中性点クランプ形インバータ
KR20040003245A (ko) * 2002-07-02 2004-01-13 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 구동 장치 및 구동 방법
KR20040005225A (ko) * 2002-07-09 2004-01-16 삼성에스디아이 주식회사 플라즈마 디스플레이 패널 및 그 구동 방법

Also Published As

Publication number Publication date
US6933679B2 (en) 2005-08-23
JP2004145289A (ja) 2004-05-20
US20040080277A1 (en) 2004-04-29
CN1313995C (zh) 2007-05-02
JP4129418B2 (ja) 2008-08-06
KR20040035361A (ko) 2004-04-29
CN1510649A (zh) 2004-07-07

Similar Documents

Publication Publication Date Title
KR100467458B1 (ko) 플라즈마 디스플레이 패널의 구동 장치 및 구동 방법
KR100463187B1 (ko) 플라즈마 디스플레이 패널 및 그 구동 장치와 구동 방법
KR100515330B1 (ko) 플라즈마 디스플레이 패널 및 그 구동 장치와 구동 방법
KR100458571B1 (ko) 플라즈마 디스플레이 패널의 구동 장치 및 구동 방법
EP1542200A2 (en) Apparatus for and method of driving a sustain-discharge circuit of a plasma display panel
KR100458572B1 (ko) 플라즈마 디스플레이 패널 및 그 구동 방법
KR100497230B1 (ko) 플라즈마 디스플레이 패널의 구동 장치 및 구동 방법
KR100627388B1 (ko) 플라즈마 표시 장치와 그 구동 방법
KR100502906B1 (ko) 플라즈마 디스플레이 패널의 구동 방법
KR100458574B1 (ko) 플라즈마 디스플레이 패널의 구동 장치 및 방법
KR100918046B1 (ko) 플라즈마 표시 장치 및 그 구동 장치와 그 구동 방법
KR100869794B1 (ko) 플라즈마 표시 장치 및 그 구동 장치와 그 구동 방법
KR100778445B1 (ko) 플라즈마 표시 장치 및 그 구동 장치와 그 구동 방법
KR100778444B1 (ko) 플라즈마 표시 장치 및 그 구동 장치와 그 구동 방법
KR100805113B1 (ko) 플라즈마 표시 장치 및 그 구동 장치와 그 구동 방법
KR100649193B1 (ko) 플라즈마 표시 장치 및 그의 구동 방법
KR100502913B1 (ko) 플라즈마 디스플레이 패널의 구동 장치 및 구동 방법
KR100778446B1 (ko) 플라즈마 표시 장치 및 그 구동 장치
KR100649240B1 (ko) 플라즈마 표시 장치 및 그 구동 장치와 그 구동 방법
KR20080032868A (ko) 플라즈마 표시 장치 및 그 구동 장치와 그 구동 방법
KR20080006348A (ko) 플라즈마 표시 장치 및 그 구동 장치와 그 구동 방법
KR20080026364A (ko) 플라즈마 표시 장치 및 그 구동 장치와 구동 방법
KR20080026775A (ko) 플라즈마 표시 장치 및 그 구동 장치와 그 구동 방법
KR20050050867A (ko) 플라즈마 디스플레이 패널과 그의 구동 장치와 구동 방법
KR20060001604A (ko) 플라즈마 표시 장치와 그의 구동 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20091229

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee