KR100823504B1 - 플라즈마 표시 장치 및 그 구동 장치와 그 구동 방법 - Google Patents

플라즈마 표시 장치 및 그 구동 장치와 그 구동 방법 Download PDF

Info

Publication number
KR100823504B1
KR100823504B1 KR1020060078881A KR20060078881A KR100823504B1 KR 100823504 B1 KR100823504 B1 KR 100823504B1 KR 1020060078881 A KR1020060078881 A KR 1020060078881A KR 20060078881 A KR20060078881 A KR 20060078881A KR 100823504 B1 KR100823504 B1 KR 100823504B1
Authority
KR
South Korea
Prior art keywords
voltage
electrode
electrodes
transistors
transistor
Prior art date
Application number
KR1020060078881A
Other languages
English (en)
Other versions
KR20080017602A (ko
Inventor
곽상신
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020060078881A priority Critical patent/KR100823504B1/ko
Publication of KR20080017602A publication Critical patent/KR20080017602A/ko
Application granted granted Critical
Publication of KR100823504B1 publication Critical patent/KR100823504B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/294Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for lighting or sustain discharge

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

플라즈마 표시 장치에서, Vs 전압을 공급하는 전원과 X 전극 사이에 제1 및 제2 트랜지스터가 직렬로 연결되어 있고, 접지단과 X 전극 사이에 제3 및 제4 트랜지스터가 직렬로 연결되어 있다. 그리고 어드레스 기간에서 X 전극에 인가되는 Vb 전압을 공급하는 전원에 제1 다이오드의 애노드가 연결되어 있고, 제1 다이오드의 캐소드가 제1 및 제2 트랜지스터 사이의 접점에 연결되어 있다. 또한 Vb 전압을 공급하는 전원에 제2 다이오드의 캐소드가 연결되어 있고, 제2 다이오드의 애노드가 제3 및 제4 트랜지스터 사이의 접점에 연결되어 있다.
PDP, 전극, 방전, 전압, 트랜지스터, 내압

Description

플라즈마 표시 장치 및 그 구동 장치와 그 구동 방법{PLASMA DISPLAY, AND DRIVING DEVICE AND METHOD THEREOF}
도 1은 본 발명의 실시 예에 따른 플라즈마 표시 장치를 나타내는 도면이다.
도 2는 본 발명의 한 실시 예에 따른 유지 전극 구동부(500)의 개략적인 도면이다.
도 3은 본 발명의 한 실시 예에 따른 플라즈마 표시 장치의 구동 파형의 개략적인 도면이다.
도 4는 도 2의 구동 회로의 동작을 나타내는 도면이다.
본 발명은 플라즈마 표시 장치 및 그 구동 장치와 그 구동 방법에 관한 것이다.
플라즈마 표시 장치는 기체 방전에 의해 생성된 플라즈마를 이용하여 문자 또는 영상을 표시하는 장치이다. 이러한 플라즈마 표시 패널에는 그 크기에 따라 수십에서 수백 만개 이상의 방전 셀이 매트릭스 형태로 배열되어 있다.
일반적으로 플라즈마 표시 장치에서는 한 프레임이 복수의 서브필드로 분할 되어 구동되며, 복수의 서브필드 중 표시 동작이 일어나는 서브필드의 가중치의 조합에 의해 계조가 표시된다. 각 서브필드의 어드레스 기간 동안 복수의 유지 전극을 소정 전압으로 바이어스하고 복수의 주사 전극에 순차적으로 주사 펄스를 인가하여 켜질 셀과 켜지지 않을 셀이 선택되고, 유지 기간 동안 하이 레벨 전압(예를 들어, Vs 전압)과 로우 레벨 전압(예를 들어, 0V)을 교대로 가지는 유지 방전 펄스를 복수의 주사 전극과 복수의 유지 전극에 반대 위상으로 인가하여, 실제로 영상을 표시하기 위해 켜질 셀에 대하여 유지 방전이 수행된다.
따라서, 유지 전극을 구동하는 구동부에는 유지 방전을 위한 트랜지스터와 어드레스 기간에서 유지 전극을 바이어스하기 위한 트랜지스터가 형성되어 있다. 그런데 유지 방전을 위한 트랜지스터는 최소한 하이 레벨 전압과 로우 레벨 전압의 차이에 해당하는 전압을 내압으로 가지는 트랜지스터를 사용해야 하며, 바이어스를 위한 트랜지스터 또한 높은 내압을 가지는 트랜지스터를 사용해야 한다. 이로 인해 플라즈마 표시 장치의 단가가 증가한다.
본 발명이 이루고자 하는 기술적 과제는 낮은 내압의 트랜지스터를 사용할 수 있는 플라즈마 표시 장치 및 그 구동 방법을 제공하는 것이다.
본 발명의 한 특징에 따른 플라즈마 표시 장치는, 복수의 제1 전극, 상기 복수의 제1 전극에 제1단이 연결되어 있는 제1 트랜지스터, 상기 복수의 제1 전극에 제1단이 연결되어 있는 제2 트랜지스터, 제1 전압을 공급하는 제1 전원에 제1단이 연결되어 있고 상기 제1 트랜지스터의 제2단에 제2단이 연결되어 있는 제3 트랜지스터, 상기 제1 전압보다 낮은 제2 전압을 공급하는 제2 전원에 제1단이 연결되어 있고 상기 제2 트랜지스터의 제2단에 제2단이 연결되어 있는 제4 트랜지스터, 제3 전압을 공급하는 제3 전원에 애노드가 연결되어 있고 상기 제1 및 제3 트랜지스터에 캐소드가 연결되어 있는 제1 다이오드, 그리고 상기 제3 전원에 캐소드가 연결되어 있고 상기 제2 및 제4 트랜지스터에 애노드가 연결되어 있는 제2 다이오드를 포함한다.
본 발명의 다른 한 특징에 따르면, 표시 동작을 수행하는 복수의 제1 전극과 복수의 제2 전극을 포함하는 플라즈마 표시 장치를 구동하는 방법이 제공된다. 이 구동 방법은, 유지 기간 동안, 제1 전압을 공급하는 제1 전원에 직렬로 연결되어 있는 복수의 제1 트랜지스터를 턴온하여 상기 복수의 제1 전극에 제1 전압을 인가하는 단계, 상기 유지 기간 동안, 상기 제1 전압보다 낮은 제2 전압을 공급하는 제2 전원에 직렬로 연결되어 있는 복수의 제2 트랜지스터를 턴온하여 상기 복수의 제1 전극에 상기 제2 전압을 인가하는 단계, 그리고 어드레스 기간 동안, 복수의 제1 트랜지스터 중 일부의 제1 트랜지스터 및 상기 복수의 제2 트랜지스터 중 일부의 제2 트랜지스터를 턴온하여 제3 전압을 공급하는 제3 전원을 통해 상기 복수의 제1 전극에 상기 제3 전압을 인가하는 단계를 포함한다.
본 발명의 또 다른 특징에 따르면, 표시 동작을 수행하는 복수의 제1 전극을 포함하는 플라즈마 표시 장치를 구동하는 장치가 제공된다. 이 구동 장치는, 제1 전압을 공급하는 제1 전원과 제1 노드 사이에 직렬로 연결되어 있는 복수의 제1 트 랜지스터, 상기 제1 노드와 상기 복수의 제1 전극 사이에 직렬로 연결되어 있는 복수의 제2 트랜지스터, 상기 제1 전압보다 낮은 제2 전압을 공급하는 제2 전원과 제2 노드 사이에 직렬로 연결되어 있는 복수의 제3 트랜지스터, 상기 제2 노드와 상기 복수의 제1 전극 사이에 직렬로 연결되어 있는 복수의 제4 트랜지스터, 제3 전압을 공급하는 제3 전원과 상기 제1 노드 사이에 연결되어 있는 제1 경로, 그리고 상기 제3 전원과 상기 제2 노드 사이에 연결되어 있는 제2 경로를 포함한다.
아래에서는 첨부한 도면을 참고로 하여 본 발명의 실시 예에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 그러나 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시 예에 한정되지 않는다. 그리고 도면에서 본 발명을 명확하게 설명하기 위해서 설명과 관계없는 부분은 생략하였으며, 명세서 전체를 통하여 유사한 부분에 대해서는 유사한 도면 부호를 붙였다.
명세서 전체에서, 어떤 부분이 다른 부분과 "연결"되어 있다고 할 때, 이는 "직접적으로 연결"되어 있는 경우뿐 아니라, 그 중간에 다른 소자를 사이에 두고 "전기적으로 연결"되어 있는 경우도 포함한다. 또한 어떤 부분이 어떤 구성요소를 "포함"한다고 할 때, 이는 특별히 반대되는 기재가 없는 한 다른 구성요소를 제외하는 것이 아니라 다른 구성요소를 더 포함할 수 있는 것을 의미한다.
그리고 명세서 전체에서 전압을 유지한다는 표현은 특정 2점간의 전위 차가 시간 경과에 따라 변화하여도 그 변화가 설계 상 허용될 수 있는 범위 내이거나 변화의 원인이 당업자의 설계 관행에서는 무시되고 있는 기생 성분에 의한 경우를 포 함한다. 또한 방전 전압에 비해 반도체 소자(트랜지스터, 다이오드 등)의 문턱 전압이 매우 낮으므로 문턱 전압을 0V로 간주하고 근사 처리한다.
먼저, 본 발명의 실시 예에 따른 플라즈마 표시 장치 및 그 구동 장치와 그 구동 방법에 대해서 도면을 참고로 하여 상세하게 설명한다.
도 1은 본 발명의 실시 예에 따른 플라즈마 표시 장치를 나타내는 도면이다.
도 1에 나타낸 바와 같이, 본 발명의 실시 예에 따른 플라즈마 표시 장치는 플라즈마 표시 패널(100), 제어부(200), 어드레스 전극 구동부(300), 주사 전극 구동부(400) 및 유지 전극 구동부(500)를 포함한다.
플라즈마 표시 패널(100)은 열 방향으로 뻗어 있는 복수의 어드레스 전극(이하, "A 전극"이라 함)(A1-Am), 그리고 행 방향으로 서로 쌍을 이루면서 뻗어 있는 복수의 유지 전극(이하, "X 전극"이라 함)(X1-Xn) 및 주사 전극(이하, "Y 전극"이라 함)(Y1-Yn)을 포함한다. 일반적으로 X 전극(X1-Xn)은 각 Y 전극(Y1-Yn)에 대응해서 형성되어 있으며, X 전극과 Y 전극이 유지 기간에서 화상을 표시하기 위한 표시 동작을 수행한다. Y 전극(Y1-Yn)과 X 전극(X1-Xn)은 A 전극(A1-Am)과 직교하도록 배치된다. 이때, A 전극(A1-Am)과 X 및 Y 전극(X1-Xn, Y1-Yn)의 교차부에 있는 방전 공간이 셀(110)을 형성한다. 이러한 플라즈마 표시 패널(100)의 구조는 일 예이며, 아래에서 설명하는 구동 파형이 적용될 수 있는 다른 구조의 패널도 본 발명에 적용될 수 있다.
제어부(200)는 외부로부터 영상 신호를 수신하여 A 전극 구동 제어 신호, X 전극 구동 제어 신호 및 Y 전극 구동 제어 신호를 출력한다. 그리고 제어부(200)는 한 프레임을 복수의 서브필드로 분할하여 구동하며, 각 서브필드는 어드레스 기간 및 유지 기간을 포함한다.
어드레스 전극 구동부(300)는 제어부(200)로부터 A 전극 구동 제어 신호를 수신하여 A 전극(A1-Am)에 구동 전압을 인가한다.
주사 전극 구동부(400)는 제어부(200)로부터 Y 전극 구동 제어 신호를 수신하여 Y 전극(Y1-Yn)에 구동 전압을 인가한다.
유지 전극 구동부(500)는 제어부(200)로부터 X 전극 구동 제어 신호를 수신하여 X 전극(X1-Xn)에 구동 전압을 인가한다.
다음, 도 2를 참조하여 본 발명의 한 실시 예에 따른 플라즈마 표시 장치의 구동 회로에 대해서 설명한다.
도 2는 본 발명의 한 실시 예에 따른 유지 전극 구동부(500)의 개략적인 도면이다. 도 2에서는 설렴의 편의상 복수의 X 전극(X1-Xn)에 연결되어 있는 구동 회로(510)만을 도시하였으며, 복수의 Y 전극(Y1-Yn)에도 구동 회로(410)가 연결되어 있다.이러한 구동 회로(510)는 도 1의 유지 전극 구동부(500)에 형성될 수 있다. 그리고 구동 회로(510)에서는 하나의 X 전극과 하나의 Y 전극에 의해 형성되는 용량성 성분을 패널 커패시터(Cp)로 도시하였다.
도 2에 나타낸 바와 같이, 구동 회로(510)는 트랜지스터(Xs1, Xs2, Xg1, Xg2), 다이오드(D1, D2) 및 저항(R)을 포함한다. 도 2에서는 트랜지스터(Xs1, Xs2, Xg1, Xg2)를 n채널 전계 효과 트랜지스터, 특히 NMOS(n-channel metal oxide semiconductor) 트랜지스터로 도시하였으며, 이들 트랜지스터(Xs1, Xs2, Xg1, Xg2) 에는 소스에서 드레인 방향으로 바디 다이오드가 형성되어 있다. 그리고 NMOS 트랜지스터 대신에 유사한 기능을 하는 다른 트랜지스터가 이들 트랜지스터(Xs1, Xs2, Xg1, Xg2)로 사용될 수도 있다. 또한 도 2에서는 트랜지스터(Xs1, Xs2, Xg1, Xg2)를 각각 하나의 트랜지스터로 도시하였지만, 트랜지스터(Xs1, Xs2, Xg1, Xg2)는 각각 병렬로 연결된 복수의 트랜지스터로 형성될 수도 있다.
도 2를 보면, 트랜지스터(Xs2)의 소스가 X 전극에 연결되어 있고, 트랜지스터(Xs2)의 드레인이 트랜지스터(Xs1)의 소스에 연결되어 있으며, 트랜지스터(Xs1)의 드레인이 Vs 전압을 공급하는 전원(Vs)에 연결되어 있다. 트랜지스터(Xg1)의 드레인이 X 전극에 연결되어 있고, 트랜지스터(Xg1)의 소스가 트랜지스터(Xg2)의 드레인에 연결되어 있으며, 트랜지스터(Xg2)의 소스가 접지단(0)에 연결되어 있다. 그리고 트랜지스터(Xs1)의 소스와 트랜지스터(Xs2)의 드레인 사이의 접점에 다이오드(D1)의 캐소드가 연결되어 있고 다이오드(D1)의 애노드가 Vb 전압을 공급하는 전원(Vb)에 연결되어 있다. 또한 트랜지스터(Xg1)의 소스와 트랜지스터(Xg2)의 드레인 사이의 접점에 다이오드(D2)의 애노드가 연결되어 있고 다이오드(D2)의 캐소드가 전원(Vb)에 연결되어 있다. 그리고 다이오드(D1)의 애노드와 다이오드(D2)의 캐소드 사이의 접점과 전원(Vb) 사이에 저항(R)이 연결되어 있다. 그리고 도 2에서는 전원(Vs)과 패널 커패시터(Cp)의 X 전극 사이에 두 트랜지스터(Xs1, Xs2)가 직렬로 연결되어 있는 것으로 도시하였지만, 세 개 이상의 트랜지스터가 직렬로 연결되어 있을 수도 있다. 마찬가지로 접지단(0)과 패널 커패시터(Cp)의 X 전극 사이에도 세 개 이상의 트랜지스터가 직렬로 연결될 수도 있다.
다음으로, 도 2의 구동 회로(510)의 동작에 대해서 도 3, 도 4를 참조하여 상세하게 설명한다.
도 3은 본 발명의 한 실시 예에 따른 플라즈마 표시 장치의 구동 파형의 개략적인 도면이고, 도 4는 도 2의 구동 회로의 동작을 나타내는 도면이다.
도 3 및 도 4를 보면, 리셋 기간의 상승 기간에서는 트랜지스터(Xg1, Xg2)를 턴온하여 패널 커패시터(Cp)의 X 전극, 트랜지스터(Xg1, Xg2) 및 접지단의 경로를 통하여 X 전극에 0V 전압을 인가하고, Y 전극의 전압을 Vs 전압에서 Vset 전압까지 점진적으로 증가시킨다. 도 3에서는 Y 전극의 전압이 램프 형태로 증가하는 것으로 도시하였다. 그러면, Y 전극의 전압이 증가하는 중에 Y 전극과 X 전극 사이 및 Y 전극과 A 전극 사이에서 미약한 방전(이하, "약 방전"이라 함)이 일어나면서, Y 전극에는 (-) 벽 전하가 형성되고 X 및 A 전극에는 (+) 벽 전하가 형성된다.
리셋 기간의 하강 기간에서는 트랜지스터(Xs2, Xg1)를 턴온하여 전원(Vb), 저항(R), 다이오드(D1), 트랜지스터(Xs2) 및 패널 커패시터(Cp)의 X 전극의 경로와, 패널 커패시터(Cp)의 X 전극, 트랜지스터(Xg1), 다이오드(D2), 저항(R) 및 전원(Vb)의 경로를 통하여 X 전극에 Vb 전압을 인가하고, Y 전극의 전압을 Vs 전압에서 Vnf 전압까지 점진적으로 감소시킨다. 그러면 Y 전극의 전압이 감소하는 중에 Y 전극과 X 전극 사이 및 Y 전극과 A 전극 사이에서 약 방전이 일어나면서 Y 전극에 형성된 (-) 벽 전하와 X 전극 및 A 전극에 형성된 (+) 벽 전하가 소거되어 방전 셀이 초기화된다. 이때, 턴오프된 트랜지스터(Xs1)의 드레인과 소스 사이에는 (Vs-Vb) 전압이 걸린다. 즉, 트랜지스터(Xs1)는 (Vs-Vb) 전압을 내압으로 가지는 트랜 지스터를 사용할 수 있다. 그리고 턴오프된 트랜지스터(Xg2)의 드레인과 소스 사이에는 Vb 전압이 걸린다. 즉, 트랜지스터(Xg2)는 Vb 전압을 내압으로 가지는 트랜지스터를 사용할 수 있다.
어드레스 기간에서는 켜질 셀을 선택하기 위해서, 트랜지스터(Xs2, Xg1)를 턴온하여 X 전극에 Vb 전압을 인가하고, 복수의 Y 전극에 순차적으로 VscL 전압을 가지는 주사 펄스를 인가한다. 이때, VscL 전압이 인가된 Y 전극과 X 전극에 의해 형성되는 복수의 방전 셀 중에서 발광 할 방전 셀을 통과하는 A 전극에 Va 전압을 인가한다. 그러면, Va 전압이 인가된 A 전극과 VscL 전압이 인가된 Y 전극 사이 및 VscL 전압이 인가된 Y 전극과 Ve 전압이 인가된 X 전극 사이에서 어드레스 방전이 일어나 Y 전극에 (+) 벽 전하, A 전극 및 X 전극에 각각 (-) 벽 전하가 형성된다. 여기서, VscL 전압은 Vnf 전압과 같거나 낮은 레벨로 설정될 수 있다. 그리고 VscL 전압이 인가되지 않는 Y 전극에는 VscL 전압보다 높은 VscH 전압이 인가되고, 선택되지 않는 방전 셀의 A 전극에는 0V 전압이 인가된다.
한편, 어드레스 기간에서 이러한 동작을 수행하기 위해, 주사 전극 구동부(400)는 Y 전극(Y1∼Yn) 중 VscL 전압을 가지는 주사 펄스가 인가될 Y 전극을 선택한다. 예를 들어, 싱글 구동에서는 수직 방향으로 배열된 순서대로 Y 전극을 선택할 수 있다. 그리고 하나의 Y 전극이 선택되는 경우, 어드레스 전극 구동부(300)는 해당 Y 전극에 의해 형성된 방전 셀 중 켜질 방전 셀을 선택한다. 즉, 어드레스 전극 구동부(300)는 A 전극(A1∼Am) 중 Va 전압의 어드레스 펄스가 인가될 셀을 선택한다.
유지 기간에서는 Y 전극과 X 전극에 하이 레벨 전압(도 2에서는 Vs 전압)과 로우 레벨 전압(도 2에서는 0V)을 가지는 유지 방전 펄스가 반대 위상으로 인가한다. 그러면, 켜질 셀의 Y 전극과 X 전극 사이에서 유지 방전이 일어난다. 즉, 트랜지스터(Xs1, Xs2)를 턴온하여 전원(Vs), 트랜지스터(Xs1, Xs2) 및 패널 커패시터(Cp)의 X 전극의 경로를 통하여 X 전극에 Vs 전압을 인가하는 동안 Y 전극에 0V 전압을 인가하며, 트랜지스터(Xg1, Xg2)를 턴온하여 패널 커패시터(Cp)의 X 전극, 트랜지스터(Xg1, Xg2) 및 접지단(0)의 경로를 통하여 X 전극에 0V 전압을 인가하는 동안 Y 전극에 Vs 전압을 인가한다. 이후, Y 전극과 X 전극에 유지 방전 펄스를 인가하는 과정이 해당 서브필드가 표시하는 가중치에 대응하는 횟수만큼 반복된다. 이때, 턴오프된 트랜지스터(Xs2)의 소스와 드레인 사이에는 Vb 전압이 걸린다. 그리고 중첩의 원리(principle of superposition)를 이용하면, 턴오프된 트랜지스터(Xg1)의 드레인과 소스 사이에는 (2Vs/3-Vb/3) 전압이 걸린다. 즉, 트랜지스터(Xs2)는 Vb 전압을 내압으로 가지는 트랜지스터를 사용할 수 있으며, 트랜지스터(Xg1)는 (2Vs/3-Vb/3) 전압을 내압으로 가지는 트랜지스터를 사용할 수 있다.
이상에서 본 발명의 실시 예에 대하여 상세하게 설명하였지만 본 발명의 권리범위는 이에 한정되는 것은 아니고 다음의 청구범위에서 정의하고 있는 본 발명의 기본 개념을 이용한 당업자의 여러 변형 및 개량 형태 또한 본 발명의 권리범위에 속하는 것이다.
이와 같이 본 발명에 의하면, 유지 전극을 구동하기 위한 구동 회로에서 낮 은 내압을 가지는 트랜지스터를 사용할 수 있으므로, 회로 가격을 절감시킬 수 있다.

Claims (11)

  1. 복수의 제1 전극,
    상기 복수의 제1 전극에 제1단이 연결되어 있는 제1 트랜지스터,
    상기 복수의 제1 전극에 제1단이 연결되어 있는 제2 트랜지스터,
    제1 전압을 공급하는 제1 전원에 제1단이 연결되어 있고 상기 제1 트랜지스터의 제2단에 제2단이 연결되어 있는 제3 트랜지스터,
    상기 제1 전압보다 낮은 제2 전압을 공급하는 제2 전원에 제1단이 연결되어 있고 상기 제2 트랜지스터의 제2단에 제2단이 연결되어 있는 제4 트랜지스터,
    제3 전압을 공급하는 제3 전원에 애노드가 연결되어 있고 상기 제1 및 제3 트랜지스터에 캐소드가 연결되어 있는 제1 다이오드, 그리고
    상기 제3 전원에 캐소드가 연결되어 있고 상기 제2 및 제4 트랜지스터에 애노드가 연결되어 있는 제2 다이오드
    를 포함하는 플라즈마 표시 장치.
  2. 제1항에 있어서,
    어드레스 기간 동안 상기 제1 및 제2 트랜지스터를 턴온하여 상기 복수의 제1 전극에 상기 제3 전압을 인가하는 플라즈마 표시 장치.
  3. 제2항에 있어서,
    유지 기간 동안, 상기 제1 및 제3 트랜지스터를 턴온하여 상기 복수의 제1 전극에 상기 제1 전압을 인가하며, 상기 제2 및 제4 트랜지스터를 턴온하여 상기 복수의 제1 전극에 상기 제2 전압을 인가하는 플라즈마 표시 장치.
  4. 제1항 내지 제3항 중 어느 한 항에 있어서,
    상기 제1 다이오드의 애노드와 상기 제2 다이오드의 캐소드 사이의 접점과 상기 제3 전원 사이에 연결되어 있는 저항
    을 더 포함하는 플라즈마 표시 장치.
  5. 표시 동작을 수행하는 복수의 제1 전극과 복수의 제2 전극을 포함하는 플라즈마 표시 장치를 구동하는 방법에 있어서,
    유지 기간 동안, 제1 전압을 공급하는 제1 전원에 직렬로 연결되어 있는 복수의 제1 트랜지스터를 턴온하여 상기 복수의 제1 전극에 제1 전압을 인가하는 단계,
    상기 유지 기간 동안, 상기 제1 전압보다 낮은 제2 전압을 공급하는 제2 전원에 직렬로 연결되어 있는 복수의 제2 트랜지스터를 턴온하여 상기 복수의 제1 전극에 상기 제2 전압을 인가하는 단계, 그리고
    어드레스 기간 동안, 복수의 제1 트랜지스터 중 일부의 제1 트랜지스터 및 상기 복수의 제2 트랜지스터 중 일부의 제2 트랜지스터를 턴온하여 제3 전압을 공급하는 제3 전원을 통해 상기 복수의 제1 전극에 상기 제3 전압을 인가하는 단계
    를 포함하는 플라즈마 표시 장치의 구동 방법.
  6. 제5항에 있어서,
    상기 유지 기간에서, 상기 제1 전극에 상기 제1 전압이 인가되는 동안 상기 제2 전극에 상기 제2 전압이 인가되며, 상기 제1 전극에 상기 제2 전압이 인가되는 동안 상기 제2 전극에 상기 제1 전압이 인가되는 플라즈마 표시 장치의 구동 방법.
  7. 제6항에 있어서,
    상기 어드레스 기간 동안, 상기 복수의 제2 전극에 순차적으로 주사 펄스를 인가하는 단계
    를 더 포함하는 플라즈마 표시 장치의 구동 방법.
  8. 삭제
  9. 삭제
  10. 삭제
  11. 삭제
KR1020060078881A 2006-08-21 2006-08-21 플라즈마 표시 장치 및 그 구동 장치와 그 구동 방법 KR100823504B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020060078881A KR100823504B1 (ko) 2006-08-21 2006-08-21 플라즈마 표시 장치 및 그 구동 장치와 그 구동 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060078881A KR100823504B1 (ko) 2006-08-21 2006-08-21 플라즈마 표시 장치 및 그 구동 장치와 그 구동 방법

Publications (2)

Publication Number Publication Date
KR20080017602A KR20080017602A (ko) 2008-02-27
KR100823504B1 true KR100823504B1 (ko) 2008-04-21

Family

ID=39384888

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060078881A KR100823504B1 (ko) 2006-08-21 2006-08-21 플라즈마 표시 장치 및 그 구동 장치와 그 구동 방법

Country Status (1)

Country Link
KR (1) KR100823504B1 (ko)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030047533A (ko) 2001-12-11 2003-06-18 삼성전자주식회사 전압 스트레스를 개선한 고효율 플라즈마 디스플레이 패널구동 장치 및 방법
KR20040003245A (ko) 2002-07-02 2004-01-13 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 구동 장치 및 구동 방법
KR20040035361A (ko) 2002-10-22 2004-04-29 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 구동 장치 및 구동 방법
KR100578938B1 (ko) * 2005-01-19 2006-05-12 삼성에스디아이 주식회사 플라즈마 표시 장치 및 그 구동 방법

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030047533A (ko) 2001-12-11 2003-06-18 삼성전자주식회사 전압 스트레스를 개선한 고효율 플라즈마 디스플레이 패널구동 장치 및 방법
KR20040003245A (ko) 2002-07-02 2004-01-13 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 구동 장치 및 구동 방법
KR20040035361A (ko) 2002-10-22 2004-04-29 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 구동 장치 및 구동 방법
KR100578938B1 (ko) * 2005-01-19 2006-05-12 삼성에스디아이 주식회사 플라즈마 표시 장치 및 그 구동 방법

Also Published As

Publication number Publication date
KR20080017602A (ko) 2008-02-27

Similar Documents

Publication Publication Date Title
KR100670151B1 (ko) 플라즈마 표시 장치 및 그 구동 장치
KR100831015B1 (ko) 플라즈마 표시 장치 및 그 구동 방법
KR100578938B1 (ko) 플라즈마 표시 장치 및 그 구동 방법
KR100823504B1 (ko) 플라즈마 표시 장치 및 그 구동 장치와 그 구동 방법
KR100708862B1 (ko) 플라즈마 표시 장치 및 그 구동 장치
KR100839370B1 (ko) 플라즈마 표시 장치 및 그 구동 방법
KR100937966B1 (ko) 플라즈마 표시 장치 및 그 구동 방법
KR100839424B1 (ko) 플라즈마 표시 장치 및 그 구동 방법
KR100599608B1 (ko) 플라즈마 표시 장치와 플라즈마 표시 패널의 구동 장치
KR20080028092A (ko) 플라즈마 표시 장치 및 그 구동 장치와 그 구동 방법
KR100708853B1 (ko) 플라즈마 표시 장치 및 그의 구동 방법
KR100852692B1 (ko) 플라즈마 표시 장치 및 그 구동 장치와 그 구동 방법
KR20090050690A (ko) 플라즈마 표시 장치 및 그 구동 장치
KR100766924B1 (ko) 플라즈마 표시 장치 및 그 구동 장치
KR100796686B1 (ko) 플라즈마 표시 장치 및 그 구동 장치와 구동 방법
KR100649258B1 (ko) 플라즈마 표시 장치 및 그 구동 방법
KR100649259B1 (ko) 플라즈마 표시 장치 및 그 구동 방법
KR100918047B1 (ko) 플라즈마 표시 장치 및 그 구동 장치와 그 구동 방법
KR100814829B1 (ko) 플라즈마 표시 장치 및 그 구동 장치와 그 구동 방법
KR20080068403A (ko) 플라즈마 표시 장치 및 그 구동 방법
KR100778503B1 (ko) 플라즈마 표시 장치 및 그 구동 방법
KR100658690B1 (ko) 플라즈마 표시 장치 및 그 구동 방법
KR100627422B1 (ko) 플라즈마 표시 장치 및 그 구동 방법
KR100823488B1 (ko) 플라즈마 표시 장치 및 그 구동 방법
KR20080044088A (ko) 플라즈마 표시 장치 및 그 구동 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee