KR100705812B1 - 플라즈마 디스플레이 패널의 네거티브 서스테인 구동 방법 - Google Patents

플라즈마 디스플레이 패널의 네거티브 서스테인 구동 방법 Download PDF

Info

Publication number
KR100705812B1
KR100705812B1 KR1020050073027A KR20050073027A KR100705812B1 KR 100705812 B1 KR100705812 B1 KR 100705812B1 KR 1020050073027 A KR1020050073027 A KR 1020050073027A KR 20050073027 A KR20050073027 A KR 20050073027A KR 100705812 B1 KR100705812 B1 KR 100705812B1
Authority
KR
South Korea
Prior art keywords
sustain
electrode
voltage
scan
negative
Prior art date
Application number
KR1020050073027A
Other languages
English (en)
Inventor
최성천
백동기
김우태
임종래
김태헌
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1020050073027A priority Critical patent/KR100705812B1/ko
Priority to JP2006216743A priority patent/JP2007047795A/ja
Priority to EP06291294A priority patent/EP1752952A1/en
Priority to CNA2006101110273A priority patent/CN1912971A/zh
Priority to US11/500,880 priority patent/US20070035478A1/en
Application granted granted Critical
Publication of KR100705812B1 publication Critical patent/KR100705812B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/294Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for lighting or sustain discharge
    • G09G3/2942Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for lighting or sustain discharge with special waveforms to increase luminous efficiency

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)

Abstract

본 발명은 스캔 및 서스테인 전극에 전압이 인가될 때, 어드레스 전극에 그와 반대의 극성을 갖는 포지티브 바이어스를 보조 펄스로 인가하여 서스테인 전압을 낮추도록 하는 플라즈마 디스플레이 패널의 네거티브 서스테인 구동 방법에 관한 것이다. 본 발명은, 네거티브 서스테인 전압(-Vs)을 사용하는 플라즈마 디스플레이 패널의 구동방법에 있어서, 서스테인 구간에서 각각의 스캔 전극(Y)과 서스테인 전극(Z)에 네거티브 서스테인 전압(-Vs)이 인가될 때, 어드레스 전극(A)에 포지티브 바이어스 전압(Va)을 보조 펄스로 인가하는 것을 특징으로 한다. 상기 스캔 전극(Y) 또는 서스테인 전극(Z)과, 상기 어드레스 전극(A)에 인가하는 전압의 실효전압차는 상기 서스테인 전압보다 크다. 상기 어드레스 전극(A)에 인가되는 전압 주파수는 상기 스캔 전극(Y) 또는 서스테인 전극(Z)에 인가되는 전압 주파수의 2배이다. 상기 스캔 전극(Y)과 서스테인 전극(Z)에는 같은 극성의 전압 파형을 인가하는 것이 바람직하다. 상기 각각의 스캔 전극(Y)과 서스테인 전극(Z)은 소정거리 이상의 간격을 갖는 롱갭 구조인 것이 더욱 바람직하다.
플라즈마, 패널, 네거티브, 포지티브, 서스테인, 보조 펼스, 롱갭, 바이어스

Description

플라즈마 디스플레이 패널의 네거티브 서스테인 구동 방법{Negative Sustain Driving Method for Plasma Display Panel}
도 1은 종래 3전극 교류 면방전형 PDP의 구조를 나타낸 사시도.
도 2는 종래 선택적 쓰기 방식의 구동방법에 따른 PDP의 구동을 나타낸 파형도.
도 3은 종래 서스테인 구간에서의 네거티브 서스테인 구동을 나타낸 파형도.
도 4는 본 발명에 따른 플라즈마 디스플레이 패널의 네거티브 서스테인 구동 방법의 일실시예를 나타낸 파형도.
도 5는 본 발명 서스테인 구간에서의 네거티브 서스테인 구동을 더욱 상세히 나타낸 파형도.
본 발명은 플라즈마 디스플레이 패널의 구동 방법에 관한 것으로, 더욱 상세하게는 서스테인 전압을 낮추어 PDP를 효율적으로 구동시키기 위한 플라즈마 디스플레이 패널의 네거티브 서스테인 구동 방법에 관한 것이다.
일반적으로 플라즈마 디스플레이 패널(Plasma Display Panel : 이하 "PDP"라 함)은 He+Xe 또는 Ne+Xe 불활성 혼합가스의 방전시 발생하는 147nm의 자외선에 의해 형광체를 발광시킴으로써 문자 또는 그래픽을 포함한 화상을 표시하게 된다.
도 1은 종래 3전극 교류 면방전형 PDP의 구조를 나타낸 사시도이다.
도 1에 도시된 바에 의하면, 3전극 교류 면방전형 PDP는 상부기판(10) 상에 형성된 스캔 전극(11) 및 서스테인 전극(12)과, 하부기판(20) 상에 형성된 어드레스 전극(22)을 구비한다.
스캔 전극(11)과 서스테인 전극(12) 각각은 투명전극 예를 들면, 인듐틴 옥사이드(Indium-Tin-Oxide : ITO)(11a,12a)로 형성된다. 스캔 전극(11)과 서스테인 전극(12) 각각에는 저항을 줄이기 위한 금속버스전극(11b,12b)이 형성된다. 스캔 전극(11)과 서스테인 전극(12)이 형성된 상부기판(10)에는 상부 유전체층(13a)과 보호막(14)이 적층된다.
상부 유전체층(13a)에는 플라즈마 방전시 발생된 벽전하가 축적된다.
보호막(14)은 플라즈마 방전시 발생된 스퍼터링에 의한 상부 유전체층(13a)의 손상을 방지함과 아울러 2차 전자의 방출 효율을 높이게 된다. 보호막(14)으로는 통상 산화마그네슘(MgO)이 이용된다.
한편, 어드레스 전극(22)이 형성된 하부기판(20) 상에는 하부 유전체층(13b), 격벽(21)이 형성되며, 하부 유전체층(13b)과 격벽(21)의 표면에는 형광체층(23)이 도포된다.
어드레스 전극(22)은 스캔 전극(11) 및 서스테인 전극(12)과 교차되는 방향으로 형성된다. 격벽(21)은 어드레스 전극(22)과 나란하게 형성되어 방전에 의해 생성된 자외선 및 가시광이 인접한 방전셀에 누설되는 것을 방지한다.
형광체층(23)은 플라즈마 방전시 발생된 자외선에 의해 여기되어 적색, 녹색 또는 청색 중 어느 하나의 가시광선을 발생하게 된다.
상/하부기판(10,20)과 격벽(21) 사이에 마련된 방전셀의 방전공간에는 방전을 위한 He+Xe 또는 Ne+Xe 등의 불활성 혼합가스가 주입된다.
이와 같은 PDP의 구동방법은 어드레스 기간에 어드레스 방전에 의해 선택되는 방전셀의 발광여부에 따라 선택적 쓰기(Selective writing)방식과 선택적 소거(Selective erasing)방식으로 대별된다.
상기 선택적 쓰기 방식의 구동방식은 리셋기간에 전화면을 턴-오프(Turn-Off)시킨 후, 어드레스 기간에 선택된 방전 셀들을 턴-온(Turn-On)시키게 된다.
이어서 서스테인 기간에는 어드레스 방전에 의해 선택된 방전 셀들을 서스테인 방전시킴으로써 화상을 표시하게 된다.
도 2는 종래 선택적 쓰기 방식의 구동방법에 따른 PDP의 구동파형을 나타낸 도이다.
도 2에 도시된 바에 의하면, PDP는 전 화면을 초기화시키기 위한 리셋기간, 셀을 선택하기 위한 어드레스 기간 및 선택된 셀의 방전을 유지시키기 위한 서스테인 기간, 벽전하를 소거시키는 소거구간으로 나뉘어 구동된다.
리셋구간에 있어서, 셋업 기간에는 모든 스캔 전극(Y)에 상승 램프파형이 동시에 인가된다. 이 상승 램프파형에 의해 전 화면의 셀들 내에는 방전이 일어난다.
상기 셋업 방전에 의해 어드레스 전극(A)과 서스테인 전극(Z)상에는 양(+)극 성 벽전하가 쌓이게 되며, 스캔 전극(Y)상에는 음(-)극성의 벽전하가 쌓이게 된다.
셋 다운 구간에는 상승 램프파형이 공급된 후, 상승 램프파형의 피크전압보다 낮은 정극성 전압에서 떨어지기 시작하여 기저전압(GND) 또는 부극성의 특정 전압레벨까지 떨어지는 하강 램프파형이 셀들 내에 미약한 소거방전을 일으킴으로써 과도하게 형성된 벽 전하를 일부 소거시키게 된다.
상기 셋 다운방전에 의해 어드레스 방전이 안정되게 일어날 수 있을 정도의 벽전하가 셀들 내에 균일하게 잔류된다.
어드레스 구간에는 음(-)극성 스캔 펄스(Scan)가 스캔 전극(Y)에 순차적으로 인가됨과 동시에 스캔 펄스에 동기되어 어드레스 전극(A)에 양(+)극성의 데이터펄스(data)가 인가된다.
상기 스캔 펄스와 데이터 펄스의 전압 차와 초기화기간에 생성된 벽 전압이 더해지면서 데이터펄스가 인가되는 셀 내에는 어드레스 방전이 발생된다.
어드레스방전에 의해 선택된 셀들 내에는 서스테인 전압이 인가될 때 방전이 일어날 수 있게 하는 정도의 벽전하가 형성된다.
서스테인 전극(Z)에는 셋다운 기간과 어드레스기간 동안에 스캔 전극(Y)과의 전압차를 줄여 스캔 전극(Y)과의 오방전이 일어나지 않도록 양(+)극성 직류전압이 공급된다.
서스테인 기간에는 스캔 전극(Y)과 서스테인 전극(Z)에 교번적으로 서스테인 펄스가 인가된다. 어드레스방전에 의해 선택된 셀은 셀 내의 벽 전압과 서스테인 펄스가 더해지면서 매 서스테인 펄스가 인가될 때마다 스캔 전극(Y)과 서스테인 전 극(Z) 사이에 서스테인 방전 즉, 표시방전이 일어나게 된다.
상기 스캔 전극(Y)에서 서스테인 방전이 완료된 후에는 램프파형이 서스테인 전극(Z)에 공급되어 전화면의 셀들 내에 잔류하는 벽 전하를 소거시키게 된다.
상기와 같은 플라즈마 디스플레이 패널의 구동방식의 경우 패널의 방전을 위하여 고전압의 서스테인 펄스를 사용하고 있다. 도 2에 도시된 바와 같이 그라운드 전압을 기준으로 +Vs전압을 사용하고 있다. 이와 같은 고전압을 사용하여 방전을 개시하고, 유지할 경우 고전압의 FET를 필요로 하게 된다.
고전압 FET의 사용은 PDP의 가격 상승의 주요 요인이 되며, 고전압상에서의 PDP 구동시 구동오류를 발생하여 오방전이 발생할 가능성이 높다. 따라서, PDP의 구동 전압을 낮추고, 저전력하에서의 정상적인 구동을 위한 다양한 연구가 진행되고 있다.
저전력을 이용한 PDP 구동 방식으로 네거티브 서스테인 방식(negative sustain)이 있다.
도 3은 종래 네거티브 서스테인 방식의 구동 파형을 나타낸 도이다.
종래 네거티브 서스테인 구동의 경우 Y전극과 Z전극의 면방전에 앞서 Y전극 또는 Z전극과 A전극 사이에 대향 방전이 발생한다. 상기 대향 방전에 의해 발생한 전하들이 시드(seed)가 되어 면방전으로 이어지게 된다.
네거티브 서스테인 구동의 경우 상판 전극(Y전극, Z전극)에 음(-)의 전압이 인가되고, A전극에 그라운드 전압이 인가되므로 양(+)의 전하들이 상판 전극 방향으로 이동하게 되어 상판의 MgO보호막과 충돌하고 이로 인해 2차전자가 방출하게 된다. 이 2차전자가 다음에 일어나는 면방전에 영향을 미치게 되고, 면방전의 시드(seed) 역할을 하여 보다 원활한 방전이 일어나게 된다.
이와 같이 상판전극과 A전극의 전압차로 인해 상판 전극과 A전극 사이에 대향 방전이 발생하게 되고, 이 대향 방전으로 인한 2차전자 방출효과의 증대로 인하여 면방전이 더욱 원활하게 일어날 수 있게 된다.
그러나, 이러한 종래의 네거티브 서스테인 구동 방법은, 특히 전극 간격이 넓은 PDP구조에 효과적으로 구동시키기 어렵다. 즉, 현재 대부분의 상용화된 PDP 제품의 전극 간격은 대체로 50~100㎛ 정도인데, 최근에는 방전효율을 증가시키고, 구동 특성의 안정화를 위해 전극 간격이 대략 100㎛ 이상인 롱갭(long gap) 구조를 이용한다. 이때, 종래의 네거티브 서스테인 구동 방법을 적용할 경우 서스테인 전압을 기준전압 이하로 낮출 수 없으며, 롱갭 구조의 PDP를 효율적 또는 안정적으로 구동시키기 어려운 문제점이 있었다.
본 발명은 상기와 같은 종래의 문제점들을 해결하기 위한 것으로, 네거티브 서스테인 구동 방법에 있어서, 스캔 및 서스테인 전극에 전압이 인가될 때, 어드레스 전극에 그와 반대의 극성을 갖는 포지티브 바이어스(positive bias)를 보조 펄스로 인가하여 서스테인 전압을 낮추도록 하는 플라즈마 디스플레이 패널의 네거티브 서스테인 구동 방법을 제공함에 그 목적이 있다.
상기와 같은 목적을 달성하기 위하여 본 발명에 따른 플라즈마 디스플레이 패널의 네거티브 서스테인 구동 방법은, 네거티브 서스테인 전압(-Vs)을 사용하는 플라즈마 디스플레이 패널의 구동방법에 있어서, 서스테인 구간에서 각각의 스캔 전극(Y)과 서스테인 전극(Z)에 네거티브 서스테인 전압(-Vs)이 인가될 때, 어드레스 전극(A)에 포지티브 바이어스 전압(Va)을 보조 펄스로 인가하는 것을 특징으로 한다.
상기 스캔 전극(Y) 또는 서스테인 전극(Z)과, 상기 어드레스 전극(A)에 인가하는 전압의 실효전압차는 상기 서스테인 전압보다 크며, 상기 어드레스 전극(A)에 인가되는 전압 주파수는 상기 스캔 전극(Y) 또는 서스테인 전극(Z)에 인가되는 전압 주파수의 2배인 것이 바람직하다.
또한, 상기 스캔 전극(Y)과 서스테인 전극(Z)에는 같은 극성의 전압 파형을 인가하며, 상기 각각의 스캔 전극(Y)과 서스테인 전극(Z)은 소정거리 이상의 간격을 갖는 롱갭(long gap) 구조인 것이 더욱 바람직하다.
이하에서는 본 발명에 따른 구체적인 실시예를 첨부된 도면을 참조하여 설명한다.
도 4는 본 발명에 따른 플라즈마 디스플레이 패널의 네거티브 서스테인 구동 방법의 일실시예를 나타낸 파형도이다.
도시된 바와 같이, 본 발명은 네거티브 서스테인 전압(-Vs)을 사용하는 플라즈마 디스플레이 패널의 구동방법에 있어서, 서스테인 구간에서 각각의 스캔 전극(Y)과 서스테인 전극(Z)에 네거티브 서스테인 전압(-Vs)이 인가될 때, 어드레스 전극(A)에 포지티브 바이어스 전압(Va)을 보조 펄스로 인가한다. 상기 네거티브 서스 테인 전압은, 일반적으로 -160V ~ - 200V가 인가된다.
이때, 상기 스캔 전극(Y) 또는 서스테인 전극(Z)과, 상기 어드레스 전극(A)에 인가하는 전압의 실효전압차(-Vs-Va)는 상기 서스테인 전압보다 크게 된다.
상기 어드레스 전극(A)에 인가되는 전압 주파수는 상기 스캔 전극(Y) 또는 서스테인 전극(Z)에 인가되는 전압 주파수의 2배가 된다.
상기 스캔 전극(Y)과 서스테인 전극(Z)에는 같은 극성의 전압 즉, 상기 어드레스 전압의 반대가 되는 포지티브 전압을 인가한다.
따라서, 스캔 및 서스테인 전극에 전압이 인가될 때, 어드레스 전극에 그와 반대의 극성을 갖는 포지티브 바이어스(positive bias)를 보조 펄스로 인가하여 서스테인 전압을 낮출 수 있으며 특히, 방전효율을 증가시키고 구동 특성의 안정화를 위해 전극 간격이 대략 100㎛ 이상인 롱갭(long gap) 구조에 있어서, 서스테인 전압을 기준전압 이하로 낮추고 PDP를 더욱 효율적 또는 안정적으로 구동시킬 수 있다.
도 5는 본 발명 서스테인 구간에서의 네거티브 서스테인 구동을 더욱 상세히 나타낸 파형도이다.
도시된 바와 같이, 본 발명은 네거티브 서스테인 전압(-Vs)을 사용하는 플라즈마 디스플레이 패널의 구동방법에 있어서, 서스테인 구간에서 각각의 스캔 전극(Y)과 서스테인 전극(Z)에 네거티브 서스테인 전압(-Vs)이 인가될 때, 어드레스 전극(A)에 포지티브 바이어스 전압(Va)을 보조 펄스로 인가하는 것을 특징으로 한다.
PDP의 구동에서, 스캔 전극과 서스테인 전극 사이의 거리가 종래의 경우에는 일반적으로 60~80㎛가 적용되며, 이 간격이 100~120㎛ 이상인 경우를 롱갭 또는 와이드 갭 구조라 한다. 이때, 네거티브 바이어스(Negative bias)로 서스테인하는 것이 구동 마진을 크게 할 수 있는 방법으로 알려져 있다.
그러나, 전극 간격이 넓어지면 서스테인 전압도 상승하게 되는데, 이때 본 발명의 어드레스 전극(A)에 포지티브 바이어스 전압(Va)을 보조 펄스로 인가함으로써, 서스테인 전압을 낮출 수 있다.
여기서 서스테인 전압 파형은 높은 준위에서 낮은 준위로 떨어질 때 방전이 시작되는 리버스 서스테인(reverse sustain) 파형 또는 네거티브 바이어스(negative bias) 자체를 이용하는 네거티브 바이어스 서스테인의 경우에, 어드레스 전극(A)에 인가하는 보조 펄스의 극성을 포지티브(positive)로 인가한다.
서스테인 전극(Z)과 어드레스 전극(A)에 인가되는 전압의 극성이 반대가 되어 양 전극 사이의 실효 전압차(-Vs-Va)는 서스테인 전압보다 크게 된다. 이로 인해 서스테인 전압을 낮출 수 있다.
이때, 어드레스에 인가되는 전압의 주파수는 서스테인 전극(Z)에 인가되는 주파수의 정확히 2배가 되는 것을 특징으로 한다. 또한, 이때 어드레스 전극(A)에 인가하는 보조 전압의 크기는 서스테인 전극(Z)에 인가되는 전압의 크기 보다 작은 것이 바람직하다.
따라서, 본 발명은 PDP의 구동 전압을 낮춤으로써 소비전력을 낮추고 전력대비 효율을 높이며, 더욱 낮은 저전력으로 구동하도록 하여 특히, 롱갭 구조의 PDP를 더욱 효율적, 안정적으로 구동시킬 수 있다.
이와 같이, 상술한 본 발명의 기술적 구성은 본 발명이 속하는 기술분야의 당업자가 본 발명의 그 기술적 사상이나 필수적 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다.
그러므로 이상에서 기술한 실시예들은 모든 면에서 예시적인 것이며 한정적인 것이 아닌 것으로서 이해되어야 하고, 본 발명의 범위는 상기 상세한 설명보다는 후술하는 특허청구범위에 의하여 나타내어지며, 특허청구범위의 의미 및 범위 그리고 그 등가개념으로부터 도출되는 모든 변경 또는 변형된 형태가 본 발명의 범위에 포함되는 것으로 해석되어야 한다.
이상에서와 같이 본 발명에 의하면, 스캔 및 서스테인 전극에 전압이 인가될 때, 어드레스 전극에 그와 반대의 극성을 갖는 포지티브 바이어스를 보조 펄스로 인가하여 서스테인 전압을 낮출 수 있으며 특히, 방전효율을 증가시키고 구동 특성의 안정화를 위해 전극 간격이 대략 100㎛ 이상인 롱갭 구조에 있어서, 서스테인 전압을 기준전압 이하로 낮추고 PDP를 더욱 효율적 또는 안정적으로 구동시킬 수 있는 효과가 있다.

Claims (5)

  1. 네거티브 서스테인 전압(-Vs)을 사용하는 플라즈마 디스플레이 패널의 구동방법에 있어서,
    서스테인 구간에서 각각의 스캔 전극(Y)과 서스테인 전극(Z)에 네거티브 서스테인 전압(-Vs)이 인가될 때, 어드레스 전극(A)에 포지티브 바이어스 전압(Va)을 보조 펄스로 인가하며,
    상기 어드레스 전극(A)에 인가되는 전압 주파수는 상기 스캔 전극(Y) 또는 서스테인 전극(Z)에 인가되는 전압 주파수의 2배인 것을 특징으로 하는 플라즈마 디스플레이 패널의 네거티브 서스테인 구동 방법.
  2. 제 1 항에 있어서,
    상기 스캔 전극(Y) 또는 서스테인 전극(Z)과, 상기 어드레스 전극(A)에 인가하는 전압의 실효전압차는 상기 서스테인 전압보다 큰 것을 특징으로 하는 플라즈마 디스플레이 패널의 네거티브 서스테인 구동 방법.
  3. 삭제
  4. 제 1 항에 있어서,
    상기 스캔 전극(Y)과 서스테인 전극(Z)에는 같은 극성의 전압 파형을 인가하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 네거티브 서스테인 구동 방법.
  5. 제 1 항에 있어서,
    상기 각각의 스캔 전극(Y)과 서스테인 전극(Z)은 소정거리 이상의 간격을 갖는 롱갭(long gap) 구조인 것을 특징으로 하는 플라즈마 디스플레이 패널의 네거티브 서스테인 구동 방법.
KR1020050073027A 2005-08-09 2005-08-09 플라즈마 디스플레이 패널의 네거티브 서스테인 구동 방법 KR100705812B1 (ko)

Priority Applications (5)

Application Number Priority Date Filing Date Title
KR1020050073027A KR100705812B1 (ko) 2005-08-09 2005-08-09 플라즈마 디스플레이 패널의 네거티브 서스테인 구동 방법
JP2006216743A JP2007047795A (ja) 2005-08-09 2006-08-09 プラズマディスプレイ装置及びその駆動方法
EP06291294A EP1752952A1 (en) 2005-08-09 2006-08-09 Plasma display apparatus and method of driving the same
CNA2006101110273A CN1912971A (zh) 2005-08-09 2006-08-09 等离子显示装置及其驱动方法
US11/500,880 US20070035478A1 (en) 2005-08-09 2006-08-09 Plasma display apparatus and method or driving the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050073027A KR100705812B1 (ko) 2005-08-09 2005-08-09 플라즈마 디스플레이 패널의 네거티브 서스테인 구동 방법

Publications (1)

Publication Number Publication Date
KR100705812B1 true KR100705812B1 (ko) 2007-04-10

Family

ID=37116036

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050073027A KR100705812B1 (ko) 2005-08-09 2005-08-09 플라즈마 디스플레이 패널의 네거티브 서스테인 구동 방법

Country Status (5)

Country Link
US (1) US20070035478A1 (ko)
EP (1) EP1752952A1 (ko)
JP (1) JP2007047795A (ko)
KR (1) KR100705812B1 (ko)
CN (1) CN1912971A (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1942483A1 (en) * 2007-01-03 2008-07-09 LG Electronics Inc. Method of driving plasma display panel
CN100530300C (zh) * 2008-01-24 2009-08-19 南京华显高科有限公司 荫罩式等离子体显示板的循环显示驱动方法

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20050111116A (ko) * 2004-05-21 2005-11-24 삼성에스디아이 주식회사 플라즈마 디스플레이 패널과 그 구동방법

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100406781B1 (ko) * 1996-11-08 2004-03-24 삼성에스디아이 주식회사 방전장치의 구동방법
JP3033546B2 (ja) * 1997-01-28 2000-04-17 日本電気株式会社 交流放電メモリ型プラズマディスプレイパネルの駆動方法
US6376995B1 (en) * 1998-12-25 2002-04-23 Matsushita Electric Industrial Co., Ltd. Plasma display panel, display apparatus using the same and driving method thereof
JP3560143B2 (ja) * 2000-02-28 2004-09-02 日本電気株式会社 プラズマディスプレイパネルの駆動方法及び駆動回路
JP4151756B2 (ja) * 2002-05-30 2008-09-17 株式会社日立プラズマパテントライセンシング プラズマ表示装置
KR100467458B1 (ko) * 2002-10-22 2005-01-24 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 구동 장치 및 구동 방법
DE602004023553D1 (de) * 2003-03-04 2009-11-26 Lg Electronics Inc Plasmaanzeigetafel mit verbesserter Entladungsstabilität und verbessertem Wirkungsgrad und Steuerungsverfahren dafür
US7274344B2 (en) * 2003-05-16 2007-09-25 Thomson Plasma Method for driving a plasma display by matrix triggering of the sustain discharges
KR20050122791A (ko) * 2004-06-25 2005-12-29 엘지전자 주식회사 플라즈마 표시 패널의 구동 방법

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20050111116A (ko) * 2004-05-21 2005-11-24 삼성에스디아이 주식회사 플라즈마 디스플레이 패널과 그 구동방법

Also Published As

Publication number Publication date
US20070035478A1 (en) 2007-02-15
CN1912971A (zh) 2007-02-14
EP1752952A1 (en) 2007-02-14
JP2007047795A (ja) 2007-02-22

Similar Documents

Publication Publication Date Title
KR100604275B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100508250B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100646187B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100524309B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100705812B1 (ko) 플라즈마 디스플레이 패널의 네거티브 서스테인 구동 방법
KR100489276B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100705840B1 (ko) 플라즈마 디스플레이 패널의 네거티브 서스테인 구동 방법
KR20050122791A (ko) 플라즈마 표시 패널의 구동 방법
KR100647776B1 (ko) 플라즈마 디스플레이 패널의 구동방법
US20080158214A1 (en) Method of driving plasma display panel
KR100667593B1 (ko) 플라즈마 디스플레이 패널의 네거티브 어드레스 구동 방법
KR100555306B1 (ko) 플라즈마 디스플레이 패널
KR100433231B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR20060079025A (ko) 플라즈마 디스플레이 패널의 구동방법
KR100475158B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100488457B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100585528B1 (ko) 플라즈마 디스플레이 패널 구동방법
KR100612505B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100625580B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100625537B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100697006B1 (ko) 플라즈마 디스플레이 패널
KR100646184B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100677239B1 (ko) 플라즈마 디스플레이 패널 구동 방법
KR20050122788A (ko) 플라즈마 디스플레이 패널의 구동 방법
EP1942483A1 (en) Method of driving plasma display panel

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application
J201 Request for trial against refusal decision
AMND Amendment
B701 Decision to grant
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee