KR100431179B1 - 온도보상 수정발진기 및 그 출력주파수조정방법 - Google Patents

온도보상 수정발진기 및 그 출력주파수조정방법 Download PDF

Info

Publication number
KR100431179B1
KR100431179B1 KR10-2001-0076125A KR20010076125A KR100431179B1 KR 100431179 B1 KR100431179 B1 KR 100431179B1 KR 20010076125 A KR20010076125 A KR 20010076125A KR 100431179 B1 KR100431179 B1 KR 100431179B1
Authority
KR
South Korea
Prior art keywords
substrate
crystal oscillator
region
disposed
thin film
Prior art date
Application number
KR10-2001-0076125A
Other languages
English (en)
Other versions
KR20030045410A (ko
Inventor
정철영
Original Assignee
삼성전기주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전기주식회사 filed Critical 삼성전기주식회사
Priority to KR10-2001-0076125A priority Critical patent/KR100431179B1/ko
Priority to US10/083,404 priority patent/US6677827B2/en
Priority to CNB021066876A priority patent/CN1220325C/zh
Priority to JP2002058433A priority patent/JP2003174324A/ja
Publication of KR20030045410A publication Critical patent/KR20030045410A/ko
Application granted granted Critical
Publication of KR100431179B1 publication Critical patent/KR100431179B1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03BGENERATION OF OSCILLATIONS, DIRECTLY OR BY FREQUENCY-CHANGING, BY CIRCUITS EMPLOYING ACTIVE ELEMENTS WHICH OPERATE IN A NON-SWITCHING MANNER; GENERATION OF NOISE BY SUCH CIRCUITS
    • H03B5/00Generation of oscillations using amplifier with regenerative feedback from output to input
    • H03B5/30Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element being electromechanical resonator
    • H03B5/32Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element being electromechanical resonator being a piezoelectric resonator
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L1/00Stabilisation of generator output against variations of physical values, e.g. power supply
    • H03L1/02Stabilisation of generator output against variations of physical values, e.g. power supply against variations of temperature only
    • H03L1/028Stabilisation of generator output against variations of physical values, e.g. power supply against variations of temperature only of generators comprising piezoelectric resonators

Landscapes

  • Oscillators With Electromechanical Resonators (AREA)
  • Inductance-Capacitance Distribution Constants And Capacitance-Resistance Oscillators (AREA)

Abstract

본 발명은, 상부기판, 하부기판 및 상기 상부기판과 상기 하부기판 사이에 배치된 적어도 하나의 중간기판을 포함한 적층구조물과, 상기 상부기판 상에 배치된, 수정진동자와 온도보상 및 발진회로를 구성하는 적어도 하나의 부품과, 상기 적어도 하나의 중간기판의 일영역에 형성된 레이저 빔 차단층과, 상기 적어도 하나의 중간기판의 다른 영역에 배치되어 소정의 신호라인을 형성하는 도전성 패턴과,상기 하부기판 상에 배치되어 상기 온도보상 수정발진기의 출력주파수를 조정하기 위한 평면박막 저항을 포함하는 온도보상 수정발진기를 제공한다.
이와 같이 출력주파수 조정용 저항을 층간에 삽입시킴으로서 공간소모를 최소화시킬 수 있을 뿐만 아니라, 레이저 빔 차단막을 이용하여 레이저 트리밍공정 중 레이저 빔에 의한 신호라인이나 수정진동자 및 회로부품에 미치는 악영향을 방지할 수 있다.

Description

온도보상 수정발진기 및 그 출력주파수조정방법{TEMPERATURE COMPENSATED CRYSTAL OSCILLATOR AND THE METHOD OF TRIMMING THE OUTPUT FREQUENCY THEREOF}
본 발명은 출력주파수 조정이 용이한 온도보상 수정발진기에 관한 것으로, 특히, 적층된 기판 사이에 박막저항을 삽입하고 레이저빔으로 하부기판을 통해 상기 박막저항을 트리밍함으로써 출력주파수를 조정할 수 있는 온도보상 수정발진기 및 그 출력주파수조정방법에 관한 것이다.
수정진동자를 이용한 수정 발진기는 이동통신단말기 간의 신호의 전송 및 수신을 제어하기 위한 발진주파수를 생성하기 위한 필수적인 부품으로서, 다른 발진기에 비해 주파수 안정도가 우수하다. 일반적으로 사용되는 수정진동자는 주위 온도에 따라 발진주파수가 변동되는 문제를 해결한 온도보상 수정발진기(Temperature Compensated Crystal Oscillator: TCXO)이다.
도1은 일반적인 온도보상 수정발진기의 등가회로도를 나타낸다. 도1과 같이, 상기 온도보상 수정발진기는 주파수조정회로부(10), 온도보상회로부(20), 수정진동자(30) 및 IC칩으로 구현된 발진회로부(40)를 구비한다. 온도보상회로부(20)는 써미스터를 이용하여 주위온도에 따라 변화된 캐패시턴스와 인덕턴스를 이용하여 수정진동자(30)에서 소정의 주파수를 공진시키고, 이어 상기 수정진동자(30)는 보상된 공진주파수를 상기 발진회로부(40)를 통해 발진시킨다.
상기 온도보상 수정발진기는 정확한 상온 출력주파수를 제공하기 위한 주파수조정회로부(10)를 추가적으로 구비한다. 온도보상 수정발진기의 경우, 전압제어 발진기(Voltage Controlled Oscillator)와 같이 인덕턴스의 조정이 불가능하므로, 일반적으로 트리머 캐패시터(trimmer capacitor) 또는 트리머블 칩 저항(trimmable chip resistor)을 조정하는 방법을 하는데, 특히 도1과 같이 구현면적과 트리밍작업의 용이성 측면에서 우수한 트리머블 칩 저항(9: trimmable chip resistor)을 주로 사용된다.
도2a 및 2b는 종래의 온도보상 수정발진기(50)의 구조를 나타내는 측단면도 및 개략사시도이다. 상기 온도보상 수정발진기(50)는 도1에 도시된 온도보상 수정발진기가 구현된 일형태로서, 트리머블 칩 저항을 이용하여 주파수를 조정하기 위한 형태를 도시한다. 도2a와 같이, 적층된 두 기판으로 이루어진 인쇄회로기판(51)의 상면에 수정진동자(53), 온도보상 및 발진회로를 위한 부품(55) 및 트리머블 칩 저항(59)이 실장된 구조를 갖는다. 그 상면에는 금속케이스(57)를 장착하여 외부의 전기적 기계적 영향으로부터 인쇄회로기판 상면의 실장영역을 보호한다. 상기 케이스(57)는 금속물질로 이루어져 있으므로, 상기 칩 저항을 레이저로 트리밍하기 위해서는 도2b와 같이, 상기 금속케이스(57)에 소정의 홀(57a)을 형성하고, 그 홀(57a)을 통해 칩저항(59)을 트리밍한다.
하지만, 도2에 도시된 종래의 온도보상 수정발진기에 채용되는 트리머블 칩 저항은 그 크기가 수 ㎟이므로, 약 5.0 ×3.2 mm2또는 4.7×2.9 mm2.에 불과한 수정진동자와 비교할 때에 상당한 실장면적을 요구한다. 결국, 이는 제품의 최종크기의 증가를 가져오며, 이동통신단말기에 적합한 소형화를 곤란하게 하는 문제가 된다.
따라서, 당 기술분야에서는, 출력주파수를 정밀하게 조정할 수 있는 칩 저항을 구비하되, 제품크기의 큰 증가없이 실장할 수 있으며 최종적으로 완성된 제품조건에 트리밍공정을 수행할 수 있는 새로운 구조를 갖는 온도보상 수정발진기와 이를 이용한 출력주파수 조정방법이 강하게 요구되어 왔다.
본 발명은 상기 문제점을 해결하기 위해서 안출된 것으로, 그 목적은 평면박막인 저항을 적층된 복수개의 기판 중 하부기판의 상면에 형성함으로써 출력주파수 조정용 저항에 의한 공간점유를 최소화한 온도보상 수정발진기를 제공하는데 있다.
또한, 본 발명의 다른 목적은, 평면박막저항이 배치된 상면을 갖는 하부기판의 저면을 통해 레이저로 트리밍함으로써 완성된 제품상태에서 출력주파수를 조정하는 방법을 제공하는데 있다.
도1은 온도보상 수정발진기의 등가회로도를 나타낸다.
도2a 및 2b는 종래의 온도보상 수정발진기의 구조를 나타내는 측단면도 및 개략사시도이다.
도3은 본 발명의 일실시형태에 따른 온도보상 수정발진기의 측단면도이다.
도4a는 본 발명의 다른 실시형태에 따른 온도보상 수정발진기의 측단면도이다.
도4b는 도4a에 채용된 적층된 기판을 나타내는 사시도이다.
도5는 본 발명에서 채용되는 평면박막저항이 형성된 하부기판의 일형태를 나타내는 평면도이다.
도6은 상기 주파수조정방법의 일예를 나타내는 개략도이다.
<도면의 주요부분에 대한 부호설명>
100: 온도보상 수정발진기 101a: 제1 기판
101b: 제2 기판 101c: 제3 기판
103: 수정진동자 105: 회로부품
107: 금속케이스 109: 출력주파수 조정용 저항
162: 레이저 빔 차단층
본 발명은, 상부기판, 하부기판 및 상기 상부기판과 상기 하부기판 사이에 배치된 적어도 하나의 중간기판을 포함한 적층구조물과, 상기 상부기판 상에 배치된 수정진동자와 온도보상 및 발진회로를 구성하는 적어도 하나의 부품과, 상기 적어도 하나의 중간기판의 일영역에 형성된 레이저 빔 차단층과, 상기 적어도 하나의 중간기판의 다른 영역에 배치되어 소정의 신호라인을 형성하는 도전성 패턴과, 상기 하부기판 상에 배치되어 상기 온도보상 수정발진기의 출력주파수를 조정하기 위한 평면박막 저항을 포함하는 온도보상 수정발진기를 제공한다.
본 발명은 상부기판에 형성된 실장구조에 따라 다른 형태로 제공될 수 있다.
즉, 본 발명의 다른 실시형태에서는, 상기 수정진동자와 적어도 하나의 부품의 실장영역보다 큰 면적을 갖는 캐비티를 구비하며, 상기 실장영역을 둘러싸도록 상기 적층구조물의 상부기판 상에 배치되는 기판을 더 포함할 수 있다.
나아가, 본 발명의 바람직한 실시형태에서는, 상기 온도보상 수정발진기의 신호라인형성을 위한 충분한 면적을 확보하기 위해, 상기 적어도 하나의 중간기판을 2개 이상으로 형성할 수 있다. 이 경우, 온도보상회로, 발진회로 및 주파수조정회로등의 신호라인을 한 공정에서 실현하기 위해서, 상기 적층구조물은 하나의 인쇄회로기판으로 제조하는 것이 바람직하다.
보다 바람직하게는, 상기 중간 기판의 상면에 형성된 도전성패턴은 상기 평면박막 저항이 형성된 영역과 수직방향으로 일치하는 영역을 제외한 영역에 한하여 형성하는 것이 레이저빔 트리밍 공정시에 배선파손의 위험을 감소시킬 수 있으며, 가장 바람직하게는, 상기 레이저 빔 차단층은 상기 평면박막 저항이 형성된 영역과 수직방향으로 일치하는 영역보다 큰 면적을 갖도록 상기 하부 기판에 인접한 중간기판의 상면영역에 형성하는 것이 바람직하다. 이러한 레이저 빔 차단층은 금속박막으로 형성하는 것이 바람직하다.
또한, 본 발명은, 복수개의 적층된 기판으로 이루어진 온도보상 수정발진기의 출력주파수를 조정하는 방법도 제공한다. 상기 출력주파수 조정방법은,상부기판, 하부기판 및 상기 상부기판과 상기 하부기판 사이에 배치된 적어도 하나의 중간기판을 포함한 적층구조물과, 상기 상부기판 상에 배치된 수정진동자와 온도보상 및 발진회로를 구성하는 적어도 하나의 부품과, 상기 적어도 하나의 중간기판의 일영역에 형성된 레이저 빔 차단층과, 상기 적어도 하나의 중간기판의 다른 영역에 배치되어 소정의 신호라인을 형성하는 도전성 패턴과, 상기 하부기판 상에 배치되어 상기 온도보상 수정발진기의 출력주파수를 조정하기 위한 평면박막 저항을 포함하는 온도보상 수정발진기을 마련하는 단계와, 소정의 출력주파수를 얻기 위해, 상기 하부기판의 저면에 레이저빔을 조사하여 그 상면에 배치된 상기 평면박막 저항을 트리밍하는 단계를 포함한다.
나아가, 상기 온도보상 수정발진기는 상기 하부기판 상면에 배치될 다른 기판의 상면에 상기 평면박막저항이 형성된 영역과 대응하는 영역을 포함하도록 금속박막을 이루어진 레이저 빔 차단층을 배치하는 것이 바람직하며, 상기 하부기판 상면에 형성된 상기 평면박막저항의 위치에 대응하는 상기 하부기판 저면의 일영역에 소정의 표시를 형성하고, 그 소정의 표시를 따라 레이저 빔을 조사함으로써, 원활한 트리밍 작업을 도모할 수 있다.
이하, 도면을 참조하여, 본 발명의 일실시형태를 상세히 설명한다.
도3은 본 발명의 일실시형태에 따른 온도보상 수정발진기(100)의 측단면도이다.
도3을 참조하면, 온도보상 수정발진기(100)는 수정진동자(103)와, 온도보상회로 및 발진회로를 구성하는 부품(105)이 실장된 상면을 갖는 인쇄회로기(101)판을 포함한다. 상기 인쇄회로기판(101)은 적층된 3개의 기판(101a,101b,101c)으로 이루어지며, 수정진동자(103) 및 회로부품(105) 등이 실장된 상면은 금속케이스(107)로 덮혀진다.
도3에 도시된 바와 같이, 본 발명은 하부기판인 제3 기판(101c)의 상면에 평면박막저항(109)을 형성하는 것을 특징으로 한다. 종래에는 부품들이 실장된 상면에 출력주파수 조정용 저항을 함께 실장하고 금속케이스에 홀을 형성한 후에 트리밍하였으나, 본 실시형태에서는, 출력주파수 조정용 저항은 평면박막으로 이루어진 저항(109)을 사용하고, 이를 상기 적층된 기판 중에 하부기판인 제3 기판(101c) 상면에 형성함으로써 출력주파수 조정용 저항(109)에 해당하는 면적만큼 제품의 크기를 감소시킬 수 있다.
이와 달리, 제품의 크기를 보다 소형화시키기 위해 수정진동자를 탑재한 기판에 캐비티를 형성하여 부품실장영역을 적층된 기판의 내부에 형성하는 실시형태에서도 적용될 수 있다. 이러한 실시형태는 도4a에 도시되어 있다.
도4a 내지 4b는 본 발명의 다른 실시형태에 따른 온도보상 수정발진기(150)를 나타내는 측단면도이다.
도4a를 참조하면, 상기 온도보상 수정발진기(150)는, 표면실장형 수정진동자(153)와, 그 수정진동자(153)를 지지하며 캐비티가 형성된 제1 기판(152)과, 상기 제1 기판(152) 하부에 적층된 3개의 기판으로 구성되어 있으며, 상기 제1 기판(152)의 캐비티로 설정된 제2 기판(151a)의 상면영역에는 온도보상 및 발진회로를 위한 적어도 하나 이상의 부품(155)이 실장된다.
상기 3개의 적층기판은 도전성 패턴으로 형성된 소정의 신호라인이 형성된 상면을 구비하고 있다. 상기 제1 기판 하부의 적층된 기판은 회로부품(155)을 실장하기 위한 제2 기판(151a) 및 평면박막저항(159)을 형성하기 위한 제3 기판(151c)만으로 그 구성이 가능하지만, 본 실시형태에서는, 도3에 도시된 수정발진기에 비해 회로배선을 구현할 수 있는 기판의 총면적이 감소되므로, 제4 기판(151b)을 제2 기판(151a)과 제3 기판(151c) 사이에 추가적으로 적층하여 그 상면에도 도전성 패턴을 형성할 수 있는 기판면적을 증가시킨 형태이다. 이러한 제4 기판은 필요에 따라 복수개의 적층된 기판으로 구현될 수도 있다.
본 실시형태에서는 제3 기판(151c)의 상면에 평면박막저항(159)이 형성되어 있다. 상기 평면박막저항은 상기 제3 기판(151c)의 저면에 조사되는 레이저 빔으로 트리밍될 수 있다. 당 기술분야에 공지된 바와 같이, 레이저빔은 일반 인쇄회로기판의 재질을 통과하여 상기 도전체인 평면박막저항을 트리밍시킬 수 있으므로, 제3 기판 상에 별도의 개구부를 형성할 필요가 없으며, 제품의 완성된 조건에서 출력주파수 조정작업을 수행할 수 있다.
또한, 본 실시형태에서는 도3에 도시된 실시형태와 달리, 제4 기판(151b)의 상면에 레이저빔 차단층(162)을 추가적으로 구비한다. 도4b는 레이저빔 차단층(162)이 형성된 제4 기판(151b)과 평면박막 저항(159)이 형성된 제3 기판(151c)을 나타낸 개략사시도이다. 도4b에 도시된 바와 같이, 상기 레이저빔 차단층(162)은 적어도 제3 기판(151c) 상면에 형성된 평면박막 저항(159)보다 큰 면적으로 가지며, 수직방향으로 평면박막저항 영역을 포함하도록 제4 기판(151b)의 상면에 형성된다.
상기 레이저빔 차단층(162)은 트리밍공정 중에 조사되는 레이저빔이 제4 기판을 통과하여 제2 기판(151a) 상면에 도전성 패턴까지 영향을 주는 것을 방지하기위한 차단층을 말한다. 이러한 레이저빔 차단층(162)은 적층된 기판 사이에 형성되므로 금속박막으로 형성하는 것이 바람직하다. 만약 제4 기판이 두 개이상의 기판으로 추가될 경우에는, 레이저빔 차단층은 평면박막저항이 형성된 제3 기판 상면에 적층된 제4 기판 상에 형성시키는 것이 바람직하다.
또한, 제4 기판(151b)에 형성되는 도전성 패턴은 제2 기판(151a)의 평면박막저항(159)에 수직방향으로 대응하는 영역을 제외한 영역에 형성하는 것이 바람직하다. 즉, 평면박막저항(159)을 트리밍할 때에 정확한 박막형성위치에 레이저 빔이 조사되더라도, 적절한 트리밍시간을 초과한 경우에 제4 기판(151b)을 통과하여 그 상면의 도전성패턴에까지 영향을 미칠 수 있다. 이때, 평면박막저항(159)과 수직으로 일치하는 제4 기판(151b)의 상면영역에 도전성 패턴이 형성되어 있는 경우에, 그 도전성 패턴은 초과된 레이저빔에 의해 손상되기 쉽다.
따라서, 도4b와 같이, 제4 기판(151b)에서 도전성패턴이 형성되는 영역을 평면박막저항(159)과 대응하는 영역을 제외한 상면으로 제한하여 형성하는 것이 바람직하다. 이러한 방식은 평면박막저항(159)보다 다소 큰 면적을 갖도록 제4 기판(151b) 상면에 레이저 빔 차단층(162)을 형성하고 그 외의 제4 기판(151b)의 상면영역(S)에 도전성 패턴을 형성함으로써 도4b에 도시된 레이저 빔 차단층(162) 형성과 결합하여 구현할 수 있다. 결국, 이를 통해 도전성 패턴을 보다 효과적으로 보호하는 안정된 트리밍 공정을 보장할 수 있다.
도5는 본 발명에서 채용되는 평면박막저항이 형성된 하부기판(180)의 일형태를 나타내는 평면도이다. 도5를 참조하면, 평면박막저항(182)이 형성된 하부기판(180, 도3 및 4에서는 제3기판(101c,151c)임)의 상면이 도시되어 있다.
본 실시형태에 채용된 평면박막저항(182)은 오메가 테크놀로지 사(Ohmega Technologies Inc.)에서 제조된 오메가-플라이(Ohmega-ply)이다. 이는 정사각형으로 구현되며, 그 재질에 따라 25오옴(Ω), 50오옴(Ω)의 저항값을 기본으로 하고 있다. 이와 같이 다른 저항값을 갖는 오메가-플라이 중 하나를 선택하여, 원하는 저항값을 갖는 평면박막저항을 적절한 두께와 크기로 구현할 수 있다. 예를 들면, 도5에 도시된 정사각형인 평면박막저항(180)의 50오옴(Ω)인 경우에 그 가로길이 또는 세로길이를 2배로 하게 되면, 저항값을 100오옴(Ω)으로 구현할 수 있다. 도5의 평면박막저항(181)의 양측변에는 도전성 패턴(185)이 형성되어 상기 평면박막저항에 연결된다. 상기 도전성 패턴(185)은 다른 기판의 도전성 패턴에 의해 구현된 회로와 연결하기 위한 도전성 패턴이다. 양측변에 도전성 패턴(185)이 형성된 경우, 당업자에게 자명한 바와 같이, 도전성 패턴이 연결되지 않은 변의 일영역으로부터 중앙영역으로 트리밍함(T로 표시됨)으로써 저항값을 변경시킬 수 있다. 10㎒대의 온도보상 수정발진기의 경우에, 이와 같은 트리밍공정을 통해, 약 200㎐ 정도의 주파수를 미세하게 조정시킬 수 있다.
본 발명은 온도보상 수정발진기의 출력주파수를 조정하는 새로운 방법도 제공한다. 즉, 상기 복수개의 적층된 기판 중 하부기판의 상면에 평면박막 저항을 배치된 온도보상 수정발진기를 마련하고, 이어 상기 하부기판의 저면에 레이저빔을조사하여 그 상면에 배치된 상기 평면박막 저항을 트리밍함으로써 원하는 출력주파수를 얻을 수 있다.
도6은 상기 주파수조정방법의 일예를 나타내는 개략도이다. 도6에 도시된 바와 같이, 우선 도4에 도시된 실시형태와 같이 온도보상 수정발진기(250)를 제조한다. 상기 온도보상 수정발진기(250)의 인쇄회로기판(251) 중 하부기판 상면에는 평면박막저항(미도시)이 구비되어 있다. 본 실시형태에서는, 상기 인쇄회로기판의 적층된 기판 사이에 삽입된 평면박막저항에 해당하는 상기 인쇄회로기판(251)의 저면영역에 소정의 표시(259')를 형성하여 후속 레이저빔 트리밍공정에서 정확한 평면박막저항의 위치를 파악할 수 있도록 한다. 이어, 도6에 도시된 바와 같이, 상기 소정의 표시를 기초하여 상기 기판의 저면에 레이저 빔을 조사함으로써 트리밍 공정을 수행한다.
상기 온도보상 수정발진기를 마련할 때에, 상기 하부기판 상면에 배치될 다른 기판의 상면에 상기 평면박막저항이 형성된 영역과 대응하는 영역에 레이저 빔 차단층을 배치함으로써 기판을 투과하는 레이저 빔이 다른 기판의 상면에 형성된 도전성 패턴에 손상을 주는 것을 방지할 수도 있다.
이상에서 설명한 본 발명은 상술한 실시형태 및 첨부된 도면에 의해 한정되는 것이 아니고, 첨부된 청구범위에 의해 한정된다. 따라서, 청구범위에 기재된 본 발명의 기술적 사상을 벗어나지 않는 범위 내에서 다양한 형태의 치환, 변형 및 변경이 가능하다는 것은 당 기술분야의 통상의 지식을 가진 자에게는 명백할 것이다.
상술한 바와 같이, 본 발명의 온도보상 수정발진기에 따르면, 복수개의 적층된 기판 중 하부기판의 상면에 출력주파수 조정을 위한 평면박막저항을 형성시킴으로써 출력주파수 조정용 저항에 의한 공간점유를 최소화시켜 제품의 소형화를 기대할 수 있을 뿐만 아니라, 중간기판 상에 레이저 빔 차단층을 배치함으로써 트리밍과정에서 신호라인과 수정진동자 및 회로부품에 미치는 악영향을 효과적으로 방지할 수 있다.
또한, 본 발명은, 복수개의 적층된 기판 중 하부기판의 상면에 평면박막저항이 형성된 온도보상 수정발진기를 마련하고, 그 하부기판의 저면에 레이저 빔을 조사하여 상기 평면박막저항을 트리밍하는 출력주파수 조정방법을 제공한다. 이는 최종 제품이 완성된 조건에서 출력주파수를 조정하므로, 보다 정확한 상온 출력주파수를 얻을 수 있다.

Claims (12)

  1. 상부기판, 하부기판 및 상기 상부기판과 상기 하부기판 사이에 배치된 적어도 하나의 중간기판을 포함한 적층구조물;
    상기 상부기판 상에 배치된 수정진동자와 온도보상 및 발진회로를 구성하는 적어도 하나의 부품;
    상기 적어도 하나의 중간기판의 일영역에 형성된 레이저 빔 차단층;
    상기 적어도 하나의 중간기판의 다른 영역에 배치되어 소정의 신호라인을 형성하는 도전성 패턴; 및,
    상기 하부기판 상에 배치되어 상기 온도보상 수정발진기의 출력주파수를 조정하기 위한 평면박막 저항을 포함하는 온도보상 수정발진기.
  2. 제1항에 있어서,
    상기 상부기판 상면에 형성되어 상기 수정진동자 및 상기 적어도 하나의 부품을 실장하기 위한 도전성 패턴을 더 포함하는 것을 특징으로 하는 온도보상 수정발진기.
  3. 제1항에 있어서,
    상기 수정진동자와 적어도 하나의 부품의 실장영역보다 큰 면적을 갖는 캐비티를 구비하며, 상기 실장영역을 둘러싸도록 상기 적층구조물의 상부기판 상에 배치되는 기판을 더 포함하는 것을 특징으로 하는 온도보상 수정발진기.
  4. 제1항에 있어서,
    상기 적어도 하나의 중간기판은 하나의 중간기판인 것을 특징으로 하는 온도보상 수정발진기.
  5. 제3항에 있어서,
    상기 적층구조물은 인쇄회로기판로 구현되는 것을 특징으로 하는 온도보상 수정발진기,
  6. 제1항에 있어서,
    상기 도전패턴이 배치된 상기 중간기판의 다른 영역은 상기 평면박막 저항이 형성된 영역과 수직방향으로 일치하는 영역을 제외한 영역인 것을 특징으로 하는 온도보상 수정발진기.
  7. 제1항 또는 제6항에 있어서,
    상기 레이저 빔 차단층이 배치된 상기 중간기판은 상기 하부기판에 인접한 중간기판이며, 상기 레이저 빔 차단층이 형성된 상기 중간기판의 일영역은 상기 평면박막 저항이 형성된 영역과 수직방향으로 일치하는 영역을 포함하는 것을 특징으로 하는 온도보상 수정발진기.
  8. 제7항에 있어서,
    상기 레이저 빔 차단층은 금속박막으로 이루어진 것을 특징으로 하는 온도보상 수정발진기.
  9. 상부기판, 하부기판 및 상기 상부기판과 상기 하부기판 사이에 배치된 적어도 하나의 중간기판을 포함한 적층구조물과, 상기 상부기판 상에 배치된 수정진동자와 온도보상 및 발진회로를 구성하는 적어도 하나의 부품과, 상기 적어도 하나의 중간기판의 일영역에 형성된 레이저 빔 차단층과, 상기 적어도 하나의 중간기판의 다른 영역에 배치되어 소정의 신호라인을 형성하는 도전성 패턴과, 상기 하부기판 상에 배치되어 상기 온도보상 수정발진기의 출력주파수를 조정하기 위한 평면박막 저항을 포함하는 온도보상 수정발진기을 마련하는 단계; 및
    소정의 출력주파수를 얻기 위해, 상기 하부기판의 저면에 레이저빔을 조사하여 그 상면에 배치된 상기 평면박막 저항을 트리밍하는 단계를 포함하는 출력주파수 조정방법.
  10. 제9항에 있어서,
    상기 온도보상 수정발진기의 레이저 빔 차단층은, 상기 하부기판과 인접한 중간기판 상에 배치되며, 상기 평면박막저항이 형성된 영역과 수직방향으로 일치하는 영역을 포함하는 면적을 갖는 것을 특징으로 하는 출력주파수 조정방법.
  11. 제9항에 있어서,
    상기 온도보상 수정발진기를 마련하는 단계는,
    상기 하부기판 상면에 형성된 상기 평면박막저항의 위치에 해당하는 상기 하부기판 저면의 일영역에 소정의 표시를 형성하는 단계를 더 포함하는 것을 특징으로 하는 출력주파수 조정방법.
  12. 제11항에 있어서,
    상기 평면 박막저항을 트리밍하는 단계는,
    상기 소정의 표시가 형성된 상기 하부기판의 저면에 레이저 빔을 조사하는 단계인 것을 특징으로 하는 출력주파수 조정방법.
KR10-2001-0076125A 2001-12-04 2001-12-04 온도보상 수정발진기 및 그 출력주파수조정방법 KR100431179B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR10-2001-0076125A KR100431179B1 (ko) 2001-12-04 2001-12-04 온도보상 수정발진기 및 그 출력주파수조정방법
US10/083,404 US6677827B2 (en) 2001-12-04 2002-02-27 Temperature compensated crystal oscillator and method for adjusting output frequency thereof
CNB021066876A CN1220325C (zh) 2001-12-04 2002-03-05 温度补偿式晶体振荡器和调节其输出频率的方法
JP2002058433A JP2003174324A (ja) 2001-12-04 2002-03-05 温度補償水晶発振器及びその出力周波数調整方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2001-0076125A KR100431179B1 (ko) 2001-12-04 2001-12-04 온도보상 수정발진기 및 그 출력주파수조정방법

Publications (2)

Publication Number Publication Date
KR20030045410A KR20030045410A (ko) 2003-06-11
KR100431179B1 true KR100431179B1 (ko) 2004-05-12

Family

ID=19716602

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2001-0076125A KR100431179B1 (ko) 2001-12-04 2001-12-04 온도보상 수정발진기 및 그 출력주파수조정방법

Country Status (4)

Country Link
US (1) US6677827B2 (ko)
JP (1) JP2003174324A (ko)
KR (1) KR100431179B1 (ko)
CN (1) CN1220325C (ko)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3973910B2 (ja) * 2002-01-21 2007-09-12 シチズンホールディングス株式会社 温度補償型発振器の製造方法
KR100467045B1 (ko) * 2002-09-11 2005-01-24 전자부품연구원 온도 보상 수정 발진기와 주파수합성기를 내장한 세라믹모듈
US6818966B2 (en) * 2002-09-20 2004-11-16 Texas Instruments Incorporated Method and structure for controlling surface properties of dielectric layers in a thin film component for improved trimming
WO2005109973A1 (en) * 2004-05-06 2005-11-17 Microbridge Technologies Inc, Trimming of embedded passive components using pulsed heating
US20060000814A1 (en) * 2004-06-30 2006-01-05 Bo Gu Laser-based method and system for processing targeted surface material and article produced thereby
JP2006324568A (ja) * 2005-05-20 2006-11-30 Matsushita Electric Ind Co Ltd 多層モジュールとその製造方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR890012365A (ko) * 1988-01-13 1989-08-26 가부시기가이샤 도오시바 레이저 광에 의한 트리밍방법
JPH05144975A (ja) * 1991-11-22 1993-06-11 Hitachi Ltd 多層回路基板およびその製造方法
JPH05259739A (ja) * 1992-03-16 1993-10-08 Alps Electric Co Ltd 発振ユニット
JPH0730257A (ja) * 1993-07-13 1995-01-31 Fujitsu Ltd コンデンサ内蔵薄膜多層配線板

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4870746A (en) * 1988-11-07 1989-10-03 Litton Systems, Inc. Method of making a multilayer printed circuit board having screened-on resistors
US5081439A (en) * 1990-11-16 1992-01-14 International Business Machines Corporation Thin film resistor and method for producing same
US6456168B1 (en) * 2000-12-29 2002-09-24 Cts Corporation Temperature compensated crystal oscillator assembled on crystal base

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR890012365A (ko) * 1988-01-13 1989-08-26 가부시기가이샤 도오시바 레이저 광에 의한 트리밍방법
JPH05144975A (ja) * 1991-11-22 1993-06-11 Hitachi Ltd 多層回路基板およびその製造方法
JPH05259739A (ja) * 1992-03-16 1993-10-08 Alps Electric Co Ltd 発振ユニット
JPH0730257A (ja) * 1993-07-13 1995-01-31 Fujitsu Ltd コンデンサ内蔵薄膜多層配線板

Also Published As

Publication number Publication date
CN1423414A (zh) 2003-06-11
CN1220325C (zh) 2005-09-21
US6677827B2 (en) 2004-01-13
US20030102929A1 (en) 2003-06-05
KR20030045410A (ko) 2003-06-11
JP2003174324A (ja) 2003-06-20

Similar Documents

Publication Publication Date Title
US5867069A (en) Orthogonally mounted substrate based resonators
US6115234A (en) Multilayer microelectronic circuit with trimmable capacitors
KR100431179B1 (ko) 온도보상 수정발진기 및 그 출력주파수조정방법
US6750729B2 (en) Temperature compensated crystal oscillator and method of manufacturing the same
JPH10215119A (ja) 電圧制御発振器
JP2000004071A (ja) 電子回路ユニット
KR100439404B1 (ko) 온도보상형 수정발진기 및 그 제조방법
EP1154562B1 (en) Method for adjusting characteristics of voltage control type oscillator
KR20010041662A (ko) 금속 덮개 개구 선택에 의한 전압 제어 발진기 튜닝
US6794947B2 (en) Method for adjusting oscillator frequencies
JP2000503166A (ja) 電圧制御型発振器用トリマブル多端子コンデンサ
US7170354B2 (en) Oscillator circuit with laser-trimmable load impedance
JP2000244268A (ja) Lc複合部品及びその共振周波数調整方法
JP2004235706A (ja) 電圧制御型共振器及び電圧制御型発振器のトリミング方法
JP2001016038A (ja) 電子部品及び電子部品に設けられた素子あるいは回路の電気特性調整方法
JPH05235637A (ja) 電圧制御発振器の周波数調整方法
JP2001127506A (ja) 高周波回路基板
JPH05283933A (ja) 発振器モジュール及びその調整方法
JPH05267061A (ja) チップインダクタ及び該チップインダクタを含む電子部品ユニット
JPH077888B2 (ja) 圧電発振器及びその製造方法
JPH09232143A (ja) 高周波部品及びその周波数調整方法
JPH0745933A (ja) セラミック印刷基板
JPH0537278A (ja) 高周波モジユールにおける内蔵共振器の調整方法
JPH0629124A (ja) 微小コイル装置
JPH11214925A (ja) 電圧制御発振器の周波数調整方法

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20070328

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee