KR100374097B1 - 전기신호의아날로그/디지탈변환방법및그장치 - Google Patents

전기신호의아날로그/디지탈변환방법및그장치 Download PDF

Info

Publication number
KR100374097B1
KR100374097B1 KR1019960707360A KR19960707360A KR100374097B1 KR 100374097 B1 KR100374097 B1 KR 100374097B1 KR 1019960707360 A KR1019960707360 A KR 1019960707360A KR 19960707360 A KR19960707360 A KR 19960707360A KR 100374097 B1 KR100374097 B1 KR 100374097B1
Authority
KR
South Korea
Prior art keywords
voltage
comparator
capacitor
converted
gnd
Prior art date
Application number
KR1019960707360A
Other languages
English (en)
Other versions
KR970704270A (ko
Inventor
모어 토마스
Original Assignee
로베르트 보쉬 게엠베하
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 로베르트 보쉬 게엠베하 filed Critical 로베르트 보쉬 게엠베하
Publication of KR970704270A publication Critical patent/KR970704270A/ko
Application granted granted Critical
Publication of KR100374097B1 publication Critical patent/KR100374097B1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • H03M1/50Analogue/digital converters with intermediate conversion to time interval
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • H03M1/50Analogue/digital converters with intermediate conversion to time interval
    • H03M1/54Input signal sampled and held with linear return to datum

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Analogue/Digital Conversion (AREA)
  • Measurement Of Unknown Time Intervals (AREA)

Abstract

본 발명은 전기 신호의 아날로그/디지탈 변환 방법과 상기 방법을 실시하기 위한 장치에 관한 것이다. 본 발명에 의한 방법에서는 변환해야 할 전압(UX)으로부터 발생하여 RC 회로를(10,12) 소정의 비교전압, 예를 들면, 비교기(14)의 스위칭 임계값(SH, SL)까지 충방전하기 위해서 필요하게 되는 기간(TH, TL)이 구해진다. 본 발명에 의한 장치에서는 전환 스위치(13)와, 비교기(14)와, 기간 검출부(15)가 마이크로 프로세서(17)내에 포함되어 있다. 상기 마이크로 프로세서는 RC회로와, 경우에 따라서는 입력저항에 접속되어 있다. 본 발명에 의한 방법 및 본 발명에 의한 장치는 특히 사용이 간단하고, 또한 아날로그/디지탈 변환이 집적되어 있지 않은 마이크로 프로세서하에서의 사용에 특히 적합하다.

Description

전기 신호의 아날로그/디지탈 변환 방법 및 그 장치
공지문헌: 1971년 간행 U. Tietze u. ch. shenk, Halbleiter - Schaltungstechnik, 2판, 536 내지 537페이지"에서는 전기신호의 아날로그/디지탈 변환방법 및 장치가 공지되어 있다. 이것은 이중적분 방식에 관계되어 있다. 제 1 방법 단계에서는 적분기가 초기값 제로로 설정된다. 제 2 방법 단계에서는 적분기가 변환해야 할 입력전압을 소정 기간, 순방향 적분한다. 소정 기간 후에는 제 3 방법 단계에 있어서, 변환해야 할 전압대신 이미 알려진 기준전압이 적분기에 인가된다. 적분기는 적분기의 초기치 제로가 다시 달성될 때까지 역방향 적분을 행한다. 상기 역방향 적분에 요하는 시간이, 변환해야 할 전압에 대한 척도로서 평가된다. 공지의 이중적분 방식에서 요구하는 기능부, 예를들면 적분기, 비교기, 클럭 발생기, 논리 제어장치, 카운터 등은 오늘날에는 완전히 적분회로에 포함되어 있다.
본 발명의 과제는 전기 신호의 아날로그/디지탈 변환 방법 및 상기 방법을 실시하기 위한 장치에 있어서, 특히 마이크로 프로세서의 결합에 있어 실현하는 것이 특히 간단하게 실시될 수 있도록 개선을 행하는 것이다.
상기 과제는 본원의 독립항에 기재된 특징에 따라서 해결된다.
본 발명은 청구의 범위 제1항의 상위 개념에 의한 것으로, 전기신호의 아날로그/디지탈 변환방법과 상기 방법을 실시하기 위한 장치에 관한 것이다.
도 1은 본 발명에 의한 전기 신호의 아날로그 / 디지탈 변환 방법을 실시하기 위한 본 발명에 의한 장치의 블록 회로도.
도 2는 본 발명에 따른 플로우챠트.
도 3 내지 도 5에는 도 1에 포함되는 콘덴서에 있어서 시간에 따른 전압경과를 도시한 도면.
본 발명에 의한 전기 신호의 아날로그/디지탈 변환방법은 다음과 같은 이점을 가지고 있다. 즉, 매우 높은 정밀도가 달성된다. 더욱이 상기 높은 정밀도는 저항과 콘덴서의 조합회로(RC 회로)에 있어서의 허용 편차에만 영향을 받게된다. 특히 큰 이점은 매우 저비용으로 실현되는 것이다. 이것은 얼마 안되는 구성 요소로 실시 가능하다. 특히 본 발명은 마이크로 프로세서에 구현하기에 적합하며, 본 발명에 의하면 마이크로 프로세서에서의 아날로그/디지탈 변환기를 생략할 수 있다.
제 1 방법 단계에 있어서는 RC 회로의 콘덴서에, 변환해야 할 전압이 인가된다. 제 2 방법 단계에 있어서는 콘덴서가 전류 제한소자를 통해 전압원에 접속된다. 상기 전압원의 전압은 비교 전압보다도 높거나 또는 낮다. 제 3 방법 단계에서는 콘덴서에 있어서의 전압 변화의 시간이 비교 전압의 달성 시점까지 구해진다. 상기 시간은 변환해야 할 전압에 대한 척도이다.
본 발명에 의한 전기 신호의 아날로그/디지탈 변환방법의 다른 유리한 실시예 및 구성예는 종속 청구항에 기재된다.
본 발명의 유리한 실시예에 의하면, 비교 전압이 비교기의 스위칭 임계값과 동시에 사용된다. 이하의 명세서에서는 비교기란, 예를들면 마이크로 프로세서 등의 논리 구성소자의 입력측 회로도 의미하게 된다. 상기 회로는 적어도 소정의 스위칭 임계값을 가진다.
다른 실시예에 의하면, 유리하게는 비교기는 2개의 다른 스위칭 임계값을 발생시키는 스위칭 히스테리시스를 가지고 있다. 상기 수단에 의하면, 변환해야 할 전압에 대한 또다른 허용 범위가 설치된다.
또 다른 실시예에 의하면, 유리하게는 전압원의 보다 높은전압 또는 보다 낮은 전압간의 선택이 비교기 출력신호에 의존하여 실정된다. 제어는 비교기 출력신호에 의존하여, 콘덴서에 있어서의 전압이 변환해야 할 전압에 의거하여 항상 비교 전압을 달성하는 것이 보상된다.
다른 유리한 실시예에 의하면, 1개 또는 유리하게는 2개의 비교기 스위칭 임계값이 적합하게 구해진다. 상기 학습 과정에 의해서 단기간의 높은 안정성과, 높은 측정 정밀도가 1개 또는 2개의 비교기 스위칭 임게값에 의존하지 않고서 달성가능하다.
본 발명에 의한 장치는 매우 저비용으로 구현 가능한 장점을 가지고 있다. 비교기는 저항을 통해 전류 제한 소자로서, 고저항인 스위칭 상태를 갖을 수 있는 스위치와 접속된다. 비교 전압은 비교기의 임계값으로서 사용된다.
전기 신호의 아날로그 / 디지탈 변환 방법을 실시하기 위한 본 발명에 의한 장치의 다른 유리한 실시예 또는 구성예는 종속 청구항에 기재된다.
특히 유리한 실시예에 의하면, 스위치, 비교기 및 시간 검출부는 마이크로 프로세서내에 포함되어 있다. 이미 상술된 바와 같이 비교기는 마이크로 프로세서내에 포함된 입력회로이다. 상기 회로는 유리하게는 히스테리시스를 구비하고 있다. 그와 같은 입력측은 슈밋트 트리거 입력측이라고도 칭해진다. 외부 구성요소로서는 또한 RC 회로 및 경우에 따라 입력 저항을 요한다.
본 발명의 전기 신호의 아날로그 / 디지탈 변환 방법과 상기 방법을 실시하기 위한 장치의 다른 유리한 실시예는 종속 청구항에 기재되며, 이하의 명세서에서 상세히 설명한다.
도 1에는 콘덴서(10)가 도시되어 있다. 상기 콘덴서(10)는 입력저항(11)과 적분저항(12)을 통해, 변환해야 할 전압(Ux)과 접속되고, 또한 적분저항(12)을 통해 전환 스위치(13) 및 비교기(14)와 각각 접속되어 있다. 콘덴서(10)에는 콘덴서 전압(Uc)이 인가된다. 비교기(14)는 상기 비교기내에 나타난 기호에 의해서 특징지어지는 스위칭 히스테리스를 가지고 있다.
상기 비교기(14)는 비교기 출력신호(UCOMP)를 전환 스위치(13)에도 시간 검출부(15)에도 공급하고 있다. 상기 시간 검출부(15)는 변환해야 할 전압(Ux)에 대한 척도를 나타내는 결과신호(16)를 송출한다.
전환 스위치(13)는 3개의 스위칭 위치를 가지고 있다. 제 1 스위칭 위치는 적분저항(12)을 양의 작동전압(U+)에 접속한다. 전환 스위치(13)의 제 2 스위칭 위치는 고저항인 상태에 상응하며, 전환 스위치(13)의 제 3 스위칭 위치는 적분저항(12)을 음의 작동 전압(GND)에 접속한다.
전환 스위치(13), 비교기(14), 및 시간 검출부(15)는 마이크로 프로세서(17)내에 설치되어 있고, 상기 마이크로 프로세서(17)에는 양의 작동전압(U+)과 음의 작동전압(GND)이 공급된다.
도 2에 도시되어 있는 플로우챠트는 스타트 단계(20)에서 개시된 후, 제 1 방법 단계(21)에 있어서 콘덴서 전압(Uc)이 변환해야 할 전압(Ux)의 값이 될 때까지 충전된다. 문의 단계(22)에 있어서는 비교기 출력신호(UCOMP)가 하이 레벨(H 레벨)에 있는지의 여부가 검출되며, 그 결과에 의존하여 제 2 방법 단계에서는 제 1 분기(23)나 또는 제 2 분기(24)로 진행하게된다. 제 1 분기(23)에서는 콘덴서(10)가 전류제한 소자를 통해 음의 작동전압(GND)에 접속되며, 제 2 분기(24)에서는 콘덴서가 전류 제한소자를 통해 양의 작동전압(U+)에 접속된다. 제 1 분기(23) 후에는 제 1 시간검출 시스템(25)이 마련되어 있다. 상기 단계에서는 역방향 적분기간(TL)이 구해진다. 상기 기간 내에서는 콘덴서 전압(Uc)이, 변환해야 할 전압(Vx)을 기초로 하여, 비교기(14)의 비교전압을 가진다. 제 2 분기(24) 후에는 제 2 시간 검출단계(26)이 설치된다. 상기 단계에서는 순방향 적분기간(TH)이 구해진다. 상기 기간내에서는 콘덴서 전압(Uc)이, 변환해야할 전압(Ux)을 기초로 하여, 비교기(14)의 비교전압에 도달한다.
도 3에는 2개의 콘덴서 전압(Uc)이 기간(t)에 의존하고 있는 상태가 도시되어 있다. 이들 2개의 콘덴서 전압(Uc)은 학습과정에 있어서 비교기(14)의 스위칭 임계값으로부터 발생하고 있다. 제 1 특성곡선 경과(30)는 음의 작동전압(GND)을 기초로 개시되며, 적분저항(12)을 통해 충전에 의해 도시된 바와 같이 양의 작동전압(U+)에 근사하고 있다. 제 1 특성곡선 경과(30)가 비교기(14)의 상방의 스위칭 임계값(SH) 상응하는 전압(Uc)을 갖을 때 까지 경과하는 기간(이 기간에서는 비교기(14)가 로우레벨 (L레벨)로부터 하이레벨 (H레벨)로 전환된다)은 제 1 일정기간(TKH)이라고 칭하게 된다. 도 3에 도시되어 있는 제 2 특성 곡선경과(31)에 근거하여 비교기(14)의 하방의 스위칭 임계값(SL)이 알려진다. 양의 작동전압(U+)에 상응하는 콘덴서 전압(Uc)에 근거하여, 콘덴서(10)는 적분저항(12)을 통해 도시되는 바와 같이 음의 작동전압(GND)에 도달할때까지 방전된다. 비교기(14)가 하방의 스위칭 임계값(SL)에 도달하기 까지 경과하는 기간(이 기판에서는 비교기(14)가 H레벨로부터 L레벨로 전환된다)은 제 2 일정기간(TKL)이라고 칭하게 된다.
도 4에는 제 1의 신호경과(32)가 도시되어 있다. 이 경우, 콘덴서 전압(Uc)은 제 1 변환해야 할 전압(UX1)에서 출발하고 있는 상태가 도시되어 있다. 상기 전압(UX1)은 비교기(14)의 상방의 스위칭 임계값(SH)에 도달할때까지의 기간은 변환기간(TH)이라고 칭하게 된다.
도 5에는 제 2 신호 경과(33)가 도시되어 있다. 상기의 경우는 콘덴서 전압(Uc)이 제 2 변환해야 전압(UX2)으로부터 출발하고 있는 상태가 도시되어 있다. 상기 전압(UX2)은 비교기(14)의 하방의 스위칭 임계값(SL)에 도달한다. 콘덴서 전압(Uc)이 비교기(14)의 하방의 스위치 임계값(SL)에 도달하기까지의 기간은 변환기간(TL)이라 칭하게 된다.
다음에 본 발명에 의한 방법을 도 1에 도시된 블록회로도에 근거하여, 도 2에 도시된 플로우챠트 및 도 3 내지 도 5에 도시된 신호경과와 결부시켜 상세히 설명한다.
비교기(14)의 적어도 1개의 스위칭 임계값(SH, SL)이 이미 알려지지 않았다면, 적어도 1개의 스위칭 임계값(SH, SL)의 시험적인 산출에 의해 구해진다. 경우에 따라 존재하는 마이크로 프로세서(17)(이것은 유리하게는 전환 스위치(13)와, 비교기(14)와, 시간 검출부(15)를 포함한다)는 언제나 비교기(14)의 적어도 1개의 스위칭 임계값(SH, SL)을 알기 위해서 유리하게 사용된다. 본 발명에 의한 방법에 있어서는 스위칭 임계값(SH, SL)의 절대값은 아무런 의미도 갖지 않는다. 그것에 대해 제 1 일정기간(TKH) 또는 제 2 일정주기(TKL)는 중요하다. 상기 2개의 일정기간(TKH,TXL)은 콘덴서(10) 및 적분저항(12)을 포함하는 RC 회로(10, 12)에 대한 척도이다. 이 경우 적분저항(12)은 전류제한 소자로서 사용된다. 기본적으로는 그와 같은 전류제한 소자로서는 예를들면 전류원도 적합하게 된다.
비교기(14)는 유리하게는 논리회로의 입력회로이다. 상기 회로는 적어도 1개의 스위칭 레벨(SH, SL)을 갖는다. 그와 같은 입력회로는 예를 들면 마이크로 프로세서의 입력포트 후방에 포함되어 있다. 슈밋트 트리거 입력측을 가지는 입력포트는 2개의 스위칭 임계값(SH, SL)을 가지고 있다. 이들의 스위칭 임계값은 히스테리스에 상응한다. 비교기(14)의 출력신호(UCOMP)는 입력포트의 내부 논리신호에 상응한다.
상방의 스위칭 임계값(SH)의 학습은 다음과 같이 행해진다. 즉 도 3에 도시되어 있는 제 1 특성 곡선경과(30)가 설정됨으로써 행해진다. 콘덴서(10)의 전압이 없는 상태로부터 출발하여, 제 1 전환 스위치(13)는 양의 작동전압(U+)으로 전환된다. 콘텐서 전압(Uc)은 음의 작동전압(GND)에 상응하는 초기값으로부터 제 1 특성 곡선경과(30)를 따라서 상승한다. 비교기(114)의 상방의 스위칭 임계값(SH)에 도달한 경우에는 비교기 출력신호(UCOMP)는 L레벨로부터 H 레벨로 도약한다. 상기의 경우는 비교기 출력신호(UCOMP)가 하방의 스위칭 임계값(SL) 하방으로 L레벨을 구비하고, 상승하는 콘덴서 전압을 기초로 상방의 스위칭 임계값(SH)에 도달한 경우에 처음으로 H 레벨로 전환하는 것이 전제로 되어 있다. 여기에서 기초로 되어 있는 2개의 스위칭 임계값(SH, SL)은 소정의 히스테리스치에 의해서 구별된다. 상기 히스테리스치는 적분논리 회로하에 제조자측에서 결정된다. 양의 작동전압(U+)으로의 전환 스위치(13)의 전환시점과, 비교기출력신호(UCOMP)의 L 레벨로부터 H 레벨에의 이행 시점 사이의 기간은 제 1일정기간(TKH)에 상응하고 있다. 상기 일정기간은 도 1에는 도시되지 않은 메모리에 파일된다.
이하의 식이 성립한다.
상기의 경우 상기 R는 적분저항(11)의 저항값이고 상기 C는 콘덴서(10)의 캐패시터이다.
상응하는 비교기(14)의 하방의 스위칭 임계값(SL)은 제 2 특성 곡선경과(31)에 근거하여 알 수 있다. 제 2 특성곡선 경과(31)는 양의 작동전압(U+)에 상응하는 콘덴서 전압(Uc)을 기초로 개시한다. 음의 작동전압(GND)에서의 제 2 특성 곡선경과(31)의 근사는 전환 스위치(13)에 의해서 음의 작동전압(GND)으로 전환된 적분저항(12)의 역방향 적분에 의해서 작용한다. 전환 스위치(13)의 음의 작동전압(GND)에의 전환과정과, 비교기(14)의 하방의 스위칭 임계값(SL)의 영역간의 기간은 제 2 일정기간(TKL)에 상응한다. 상기 기간도 도 1에는 도시되지 않은 메모리에 파일된다.
비교기(14)의 1개의 스위칭 임계값만이 마련되어 있는 한도는 스위칭 임계값의 학습에 대하여 제 1 특성곡선 경과(30)이거나 또는 제 2 특성곡선 경과(31)가 기초로 되어진다. 중요한 것은 비교기 출력신호(UCOMP)의 L 레벨로부터 H 레벨에의 이행이거나 또는 H 레벨로부터 L 레벨로의 이행의 검출만이다.
아날로그/디지탈 변환은 도 2에 도시된 개시 단계(20)에서 스타트한다. 그후에 비교기(14)의 적어도 1개의 스위칭 임계값(SH, SL)을 알 수 있다. 상기의 경우 적어도 1개의 스위칭 임계값(SH, SL)은 비교전압에 상응한다. 제 1 방법 단계(21)에서는 콘덴서 전압(Uc)이, 변환해야 할 전압(Ux)에 가져오게 된다. 변환해야 할 전압(Ux)은 입력저항(11)(및 적분저항(12))을 통해 콘덴서(10)에 도달한다. 입력저항(11)은 변환해야 할 전압(Ux)의 변화가 변환동안 적어도 근사적으로 변환에 대하여 영향을 주지않을 정도의 크기로 선택된다. 또한 그밖의 구성으로, 콘덴서(10)로부터의 변환해야 할 전압(Ux)의 완전한 분리를 후속의 방법 단계에 있어서 행하는 것도 가능하다. 제 2 방법 단계에 있어서는 콘덴서(10)가 전류제한 소자(12), 예를들면 적분저항(12)을 통해 전압원에 접속된다. 상기 전압의 전압은 적어도 1개의 스위칭 임계값(SH, SL)에 상응하는 비교기(14)의 비교 전압보다도 높거나 또는 낫다. 적분저항(12)은 전환 스위치(13)에 접속되는 선로내에 설치해도 무방하다. 그것에 의하여 입력저항(11)은 직접 콘덴서(10)에 접속된다. 도시의 실시예에서는 소정의 전압은 일방에서는 마이크로 프로세서(17)의 양의 작동전압(U+)이고, 다른쪽에서는 음의 작동전압(GND)이다.
경우에 따라서는 문의 단계(22)가 설치된다. 상기 단계에서는 전환 스위치(13)가 비교기 출력신호(UCOMP)에 의존하여 조작된다. 비교기 출력신호가 H 레벨을 구비하고 있는 한, 전환 스위치(3)는 제 1 분기(23)애 있어서 음의 작동전압(GND)으로 전환된다. 비교기 출력신호(UCOMP)가 레벨을 가지고 있는 경우에는 제 2 분기(24)에 있어서, 전환 스위치(13)가 양의 작동전압(U+)으로 전환된다. 레벨의 결정에 대해서는 이미 상술된 전제가 유효하다. 기본적으로는 전환 스위치(13)를 비교기 출력신호(UCOMP)에 의존하여 조작시킬 필요는 없다. 2개의 전압 사이에서 연속적인 강제적 왕복 전환도 적합하다. 상기의 경우 후속의 제 2 방법 단계에 있어서 어떤 것이든 비교기 출력신호(UCOMP)의 레벨 변화가 유지된다. 경우에 따라서 설치되는 전환 스위치(13)의 비교기 출력신호(UCOMP)에 의존한 제어를 사용함으로써, 후속의 제 2 방법 단계에 있어서, 스위칭 과정후에 항상 비교기 출력신호(UCOMP)의 레벨 변화가 생기는 것이 보장된다.
제 1 변환해야 할 전압(UX1)이 비교기 출력신호(UCOMP)가 L 레벨을 가지는 만큼 작으면, 제 2 방법 단계에 있어서, 제 2 분기(24)에 의해서 전환 스위치가 양의 작동전압(U+)에 접속된다. 도 2에 도시된 제 1 변환해야 할 전압(UX1)으로부티 출발하여 콘덴서 전압(Uc)은 제 1 신호경과가(32)에 따라서 상승한다. 비교기(14)의 방법의 스위칭 임계값(SH)에 도달한 경우에는 비교기 출력신호(UCOMP)는 L 레벨로부터 H 레벨을 변경하는 동안 검출부(15)는 전환 스위치(13)의 양의 작동전압(U+)으로의 전환동안에 상방의 전압 임계값(SH)에 도달하기 까지의 기간이다. 이 기간은 제 1 변환기간(TH)과 같다.
이하의 식이 성립된다.
상기 식(1)과 (3)에 의해 이하의 식이 얻어진다.
따라서 UX1에 대하여 이하의 식이 얻어진다.
따라서 Ux에 대하여 이하의 식이얻어진다.
이것에 의해 제 1 변환해야 할 전압(UX1)은 제 1 변환기간(TH)으로만 의존할 수 있다. 그 밖의 파라미터는 이미 공지되어 있다.
변환해야 할 전압(Ux)이 비교기 출력신호(UCOMP)가 H 레벨 갖을 정도로 크
면, 제 2 방법 단계에 있어서, 제 2 방법 단계의 제 1 분기(23)에 의해 전환 스위치(13)가 음의 작동전압(GND)으로 전환된다. 도 5에 도시된 신호경과(33)는 그것에 따라서 제 2 변환해야 할 전압(Ux2)을 기초로 개시되고, 계속해서 보다 낮은전압값으로 저하된다. 비교기(14)의 하방의 스위칭 임계값(SL)에 도달한 경우에는 비교기 출력신호는 H레벨로부터 L 레벨로 변화된다. 기간 검출부(15)는 전환 스위칭(13)의 전환과 레벨변화간에 경과한 기간을 제 2 변환 기간(TL)으로서 검출한다. 또한 이하의 식이 성립된다.
상기 식(2)과 (4)로부터 또한 이하의 식이 성립된다.
따라서 Ux2에 대하여 이하의 식이 얻어진다.
제 2 변환해야 할 전압(UX2)은 그것에 의해 제 2 변환기간(TL)에만 의존한다. 그 밖의 파라미터는 이미 공지되어 있다.
기간 검출부(15)(이것은 결과신호로서 제 1 변환기간 TH가 제 2 변환 기간 TL을 검출한다)는 어미 변환해야 할 전기신호에 대한 척도인 것의 기간을 결과신호(16)로서 유리하게는 마이크로 프로세서(17)내에서 또한, 기간(TH, TL을)을 예를들면 전압출력 또는 전류 출력으로 환산하는 계산부로 공급한다. 지수 함수의 결과는 유리하게는 테이블에 의해 구해진다. 상기 테이블은 여기에서는 도시되지 않은 마이크로 프로세서(17)의 메모리에 파일되어 있다.

Claims (10)

  1. 전압을 아날로그/디지탈 변환하기 위한 방법에 있어서,
    제 1 단자가 고정적인 기준전위(GND)에 접속되어 있는 콘덴서(10)를 변환해야 할 전압(UX1, UX2)까지 충전하는 제 1 단계로서, 상기 전압(UX1, UX2)은 콘덴서(10)의 제 2 단자에 직접 공급되는, 상기 제 1 단계(21)와,
    콘덴서(10)의 제 2 단자를 전류 제한소자(12)를 통해 전압원(U+, GND)에 접속시킴으로써 재충전하는 제 2 단계로서, 이 경우에 콘덴서(10)의 전압을 비교전압(SH, SL)과 비교하는 비교기(14)가 전압원(U+, GND)의 전압의 선택에 의해서 재충전의 방향을 결정하는, 상기 제 2 단계와,
    콘덴서(10)의 전압변화의 기간(TH, TL)을 비교전압(SH, SL)에 도달하기까지 구하는 제 3 단계를 포함하고,
    상기 구해진 기간(TH, TL)을, 변환해야 할 전압(UX1, UX2)에 대한 척도로서 평가하는 것을 특징으로 하는 방법.
  2. 제 1 항에 있어서, 상기 비교기(14)는 상방의 임계값(SH)과 하방의 임계값(SL)은 발생시키는 히스테리시스를 구비하는 것을 특징으로 하는 방법.
  3. 제 1 항에 있어서, 상기 비교기(14)의 적어도 하나의 스위칭 임계값(SH, SL)을 선행하는 방법 단계에서 학습시키는 것을 특징으로 하는 방법.
  4. 전압을 아날로그/디지탈 변환하기 위한 장치에 있어서,
    변환해야 할 전압(UX1, UX2)이 콘덴서(10)의 제 2 단자에 인가되어 있고, 상기 콘덴서(10)의 제 1 단자는 고정적인 기준전위(GND)에 접속되며,
    상기 콘덴서(10)는, 재충전을 위해, 전환 스위치(13)와 전류 제한 소자로서 의 적분저항(12)를 통해 전압원(U+, GND)에 접속가능하고,
    상기 전환 스위치(13)는 비교기(14)에 의해서 전환되고, 상기 비교기(14)는 콘덴서(10)의 전압을 비교전압(SH, SL)과 비교하고, 이 경우 재충전의 방향은 전압원(U+, GND)의 전압의 선택에 의해서 결정되고,
    비교기 출력 신호(UCOMP)는 기간 검출부(15)로 공급되어, 상기 기간 검출부(15)는 콘덴서(10)에 있어서의 전압 변화의 기간(TH, TL)을 비교전압(SH, SL)에 도달할 때까지 구하며,
    상기 구해진 기간(TH, TL)이, 변환해야 할 전압(UX1, UX2)에 대한 척도로서 평가되는 것을 특징으로 하는 장치.
  5. 제 4 항에 있어서, 변환해야 할 전압(UX1, UX2)이 입력저항(11)을 통해 콘덴서(10)에 접속가능한 것을 특징으로 하는 장치.
  6. 제 4 항에 있어서, 전환 스위치(13)가 고저항인 스위칭 상태를 가지고 있는 것을 특징으로 하는 장치.
  7. 제 4 항에 있어서, 전압원(U+, GND)의 전압이 양 또는 음의 작동전압에 대응하고 있는 것을 특징으로 하는 장치.
  8. 제 4 항에 있어서, 전환 스위치(13), 비교기(14), 및 시간검출부(15)가 마이크로 프로세서(17)내에 포함되어 있는 것을 특징으로 하는 장치.
  9. 제 4 항 또는 제 8 항에 있어서, 비교기(14)가 논리회로의 입력측 회로인 것을 특징으로 하는 장치.
  10. 제 9 항에 있어서, 상기 입력측 회로가 마이크로 프로세서(17)의 입력포트에 포함되어 있는 것을 특징으로 하는 장치.
KR1019960707360A 1994-07-07 1995-06-22 전기신호의아날로그/디지탈변환방법및그장치 KR100374097B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
DE4423955A DE4423955A1 (de) 1994-07-07 1994-07-07 Verfahren zum Analog-/Digital-Wandeln eines elektrischen Signals und Vorrichtung zur Durchführung des Verfahrens
DE4423955.6 1994-07-07
PCT/DE1995/000813 WO1996002090A1 (de) 1994-07-07 1995-06-22 Verfahren zum analog-/digital-wandeln eines elektrischen signals und vorrichtung zur durchführung des verfahrens

Publications (2)

Publication Number Publication Date
KR970704270A KR970704270A (ko) 1997-08-09
KR100374097B1 true KR100374097B1 (ko) 2003-05-12

Family

ID=6522543

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960707360A KR100374097B1 (ko) 1994-07-07 1995-06-22 전기신호의아날로그/디지탈변환방법및그장치

Country Status (8)

Country Link
US (1) US5831568A (ko)
EP (1) EP0769224B1 (ko)
JP (1) JP3558640B2 (ko)
KR (1) KR100374097B1 (ko)
CN (1) CN1101086C (ko)
DE (2) DE4423955A1 (ko)
ES (1) ES2122626T3 (ko)
WO (1) WO1996002090A1 (ko)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB9827932D0 (en) * 1998-12-19 1999-02-10 Secr Defence Analogue to digital converter and method of analogue to digital conversion
US6693684B2 (en) * 1999-09-15 2004-02-17 Rainbow Displays, Inc. Construction of large, robust, monolithic and monolithic-like, AMLCD displays with wide view angle
CN1131436C (zh) * 1999-09-21 2003-12-17 容云 一种电容、电阻、电感-数字转换电路
DE50203262D1 (de) 2001-12-22 2005-07-07 Ebm Papst St Georgen Gmbh & Co Verfahren und Anordnung zur Digitalisierung einer Spannung
US6559788B1 (en) * 2002-02-12 2003-05-06 Charles Douglas Murphy Parallel and shared parallel analog-to-digital conversion for digital imaging
KR20110031578A (ko) * 2009-09-21 2011-03-29 삼성전자주식회사 전자기기에서 모드 변경 감지 장치 및 방법
CN104375550A (zh) * 2014-11-12 2015-02-25 苏州大学 一种提高输入端口抗干扰性的电路结构

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3633201A (en) * 1968-01-30 1972-01-04 Nuclear Chicago Corp Digital measuring apparatus
US3849775A (en) * 1972-10-24 1974-11-19 Westinghouse Electric Corp Ac analog to digital converter
US4281317A (en) * 1979-04-19 1981-07-28 Motorola, Inc. Masked hysteresis in dual-slope analog-to-digital converter
DE3041954C2 (de) * 1980-11-06 1985-06-20 Siemens AG, 1000 Berlin und 8000 München Analog-Digital-Umsetzer
US4584566A (en) * 1984-12-21 1986-04-22 Honeywell Inc. Analog to digital converter
FR2601473B1 (fr) * 1986-07-10 1991-03-01 Ciapem Dispositif d'introduction de donnees dans un microprocesseur, notamment pour la commande d'un lave-linge
JPH0779243B2 (ja) * 1987-04-10 1995-08-23 日本電気株式会社 オ−バ−サンプル形a/d変換器
US4768018A (en) * 1987-07-16 1988-08-30 General Electric Company Analog to digital converter for an electronic circuit breaker with out-of-supply-range input signals
US5200752A (en) * 1991-07-18 1993-04-06 Hewlett-Packard Company Integrating analog to digital converter run-up method and system
JP3048263B2 (ja) * 1991-09-02 2000-06-05 株式会社日立製作所 アナログ/ディジタル変換器
GB9218987D0 (en) * 1992-09-08 1992-10-21 Fujitsu Ltd Voltage storage circuits

Also Published As

Publication number Publication date
JP3558640B2 (ja) 2004-08-25
JPH10502509A (ja) 1998-03-03
CN1152376A (zh) 1997-06-18
ES2122626T3 (es) 1998-12-16
WO1996002090A1 (de) 1996-01-25
US5831568A (en) 1998-11-03
CN1101086C (zh) 2003-02-05
EP0769224B1 (de) 1998-09-09
KR970704270A (ko) 1997-08-09
DE4423955A1 (de) 1996-01-11
EP0769224A1 (de) 1997-04-23
DE59503538D1 (de) 1998-10-15

Similar Documents

Publication Publication Date Title
KR100374097B1 (ko) 전기신호의아날로그/디지탈변환방법및그장치
US4982306A (en) Method of limiting starting current in a DC converter and device for performing the method
US20060145909A1 (en) Polarity independent precision measurement of an input voltage signal
JP2573104B2 (ja) 可変長高精度パルス発生器
US4851839A (en) Dual-slope analog-to-digital converter with voltage to current converter
KR100275140B1 (ko) 충전장치
JPH11337609A (ja) 電線コネクタ外れ検出装置
JPH1014104A (ja) 系統連系装置の初充電回路
JP2005055381A (ja) 測定装置
EP1430314B1 (en) A minimum detector
CN112665499B (zh) 一种电感式高度传感器的位置检测装置、方法和汽车
CN113075459B (zh) 静电容量检测装置
JP2587173Y2 (ja) 電流レンジ付定電流発生装置
JPH09269259A (ja) 重量検査装置用a/d変換器
JPH0310420A (ja) アナログ・ディジタル変換器
JP2000111589A (ja) 半導体集積回路
JPH09145748A (ja) 電流測定装置
JPH0583135A (ja) 2重積分型a/dコンバータ
JPH0782065B2 (ja) Icテスタの計測用電源供給回路
SU1536321A2 (ru) Линейный преобразователь среднеквадратического значени переменного напр жени
SU1569755A2 (ru) Устройство дл измерени индукции посто нного и переменного магнитных полей
SU1552377A1 (ru) Преобразователь ток-частота с импульсной обратной св зью
CN114088148A (zh) 水泵流量测量电路及水泵系统
JPH04268830A (ja) 同一レベル検出回路
JPH0555626U (ja) デューティ検出回路

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20090205

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee