KR100347149B1 - 반도체 장치 제조방법 - Google Patents
반도체 장치 제조방법 Download PDFInfo
- Publication number
- KR100347149B1 KR100347149B1 KR1020000060928A KR20000060928A KR100347149B1 KR 100347149 B1 KR100347149 B1 KR 100347149B1 KR 1020000060928 A KR1020000060928 A KR 1020000060928A KR 20000060928 A KR20000060928 A KR 20000060928A KR 100347149 B1 KR100347149 B1 KR 100347149B1
- Authority
- KR
- South Korea
- Prior art keywords
- gate
- semiconductor device
- side wall
- drain
- silicide
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title abstract description 26
- 238000004519 manufacturing process Methods 0.000 title abstract description 15
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims abstract description 30
- FVBUAEGBCNSCDD-UHFFFAOYSA-N silicide(4-) Chemical compound [Si-4] FVBUAEGBCNSCDD-UHFFFAOYSA-N 0.000 claims abstract description 26
- 229910021332 silicide Inorganic materials 0.000 claims abstract description 24
- 229920005591 polysilicon Polymers 0.000 claims abstract description 23
- 239000000758 substrate Substances 0.000 claims abstract description 20
- 238000000034 method Methods 0.000 claims abstract description 15
- 239000012535 impurity Substances 0.000 claims abstract description 14
- 229910052751 metal Inorganic materials 0.000 claims abstract description 10
- 239000002184 metal Substances 0.000 claims abstract description 10
- 238000000151 deposition Methods 0.000 claims abstract description 9
- 150000002500 ions Chemical class 0.000 claims abstract description 7
- 238000005468 ion implantation Methods 0.000 claims abstract description 5
- 238000010438 heat treatment Methods 0.000 claims description 2
- 230000015572 biosynthetic process Effects 0.000 abstract description 7
- 230000010354 integration Effects 0.000 abstract description 5
- 230000000694 effects Effects 0.000 abstract description 2
- 239000007943 implant Substances 0.000 abstract description 2
- 238000005229 chemical vapour deposition Methods 0.000 description 2
- 238000000206 photolithography Methods 0.000 description 2
- 238000000926 separation method Methods 0.000 description 2
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 1
- 230000006866 deterioration Effects 0.000 description 1
- 238000005530 etching Methods 0.000 description 1
- 238000002955 isolation Methods 0.000 description 1
- 238000000059 patterning Methods 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 1
- 229910052721 tungsten Inorganic materials 0.000 description 1
- 239000010937 tungsten Substances 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/28—Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
- H01L21/28008—Making conductor-insulator-semiconductor electrodes
- H01L21/28017—Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon
- H01L21/28026—Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon characterised by the conductor
- H01L21/28035—Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon characterised by the conductor the final conductor layer next to the insulator being silicon, e.g. polysilicon, with or without impurities
- H01L21/28044—Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon characterised by the conductor the final conductor layer next to the insulator being silicon, e.g. polysilicon, with or without impurities the conductor comprising at least another non-silicon conductive layer
- H01L21/28052—Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon characterised by the conductor the final conductor layer next to the insulator being silicon, e.g. polysilicon, with or without impurities the conductor comprising at least another non-silicon conductive layer the conductor comprising a silicide layer formed by the silicidation reaction of silicon with a metal layer
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66409—Unipolar field-effect transistors
- H01L29/66477—Unipolar field-effect transistors with an insulated gate, i.e. MISFET
- H01L29/665—Unipolar field-effect transistors with an insulated gate, i.e. MISFET using self aligned silicidation, i.e. salicide
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Chemical Kinetics & Catalysis (AREA)
- Chemical & Material Sciences (AREA)
- Ceramic Engineering (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
- Electrodes Of Semiconductors (AREA)
Abstract
본 발명은 반도체 장치 제조방법에 관한 것으로, 종래 반도체 장치 제조방법은 반도체 장치의 집적화가 심화되어 실리사이드의 형성위치의 면적이 축소됨으로써, 실리사이드의 두께 및 면적이 감소하여 저항이 상대적으로 증가하고, 이에 따라 반도체 장치의 동작속도가 저하되는 문제점이 있었다. 이와 같은 문제점을 감안한 본 발명은 기판의 상부에 게이트를 형성한 후, 불순물 이온을 주입하여 저농도 소스 및 드레인을 형성하고, 상기 게이트의 측면에 그 게이트의 측면 상부측이 노출되도록 제1측벽을 형성하는 단계와; 상기 구조의 상부전면에 다결정실리콘을 화학증착하여 상기 게이트와 저농도 소스 및 드레인 영역의 상부측에 다결정실리콘층을 형성함으로써 표면적을 증가시키는 단계와; 상기 제1측벽의 측면과 게이트의 상부에 위치하는 다결정실리콘층의 측면에 위치하는 제2측벽을 형성하고, 불순물 이온주입공정을 통해 상기 제2측벽의 하부 기판영역에 고농도 소스 및 드레인을 형성하는 단계와; 상기 구조의 상부전면에 금속을 증착하고 열처리하여 상기 다결정실리콘층에 실리사이드를 형성하는 단계로 구성되어 반도체 장치의 집적도가 심화되는 경우에도 일정한 면적 이상의 실리사이드 형성면적을 확보함으로써, 저항의 증가를 방지하여 반도체 장치의 동작속도가 저하되는 것을 방지하는 효과가 있다.
Description
본 발명은 반도체 장치 제조방법에 관한 것으로, 특히 실리사이드가 형성되는 부분의 면적을 증가시켜 실리사이드의 저항을 최소화함으로써, 반도체 장치의 고속동작이 가능하도록 한 반도체 장치 제조방법에 관한 것이다.
도1a 내지 도1d는 종래 반도체 장치 제조공정 수순단면도로서, 이에 도시한 바와 같이 기판(1)의 상부에 게이트산화막과 다결정실리콘을 증착하고, 그 다결정실리콘과 게이트산화막을 패터닝하여 게이트(2)를 형성하는 단계(도1a)와; 상기 게이트(2)의 측면 기판(1) 하부에 저농도 불순물 이온을 주입하여 저농도 소스 및 드레인(3)을 형성하는 단계(도1b)와; 상기 게이트(2)의 측면에 측벽(4)을 형성한 후, 고농도 불순물 이온을 주입하여 상기 측벽(4)의 측면 기판(1) 하부에 고농도 소스 및 드레인(5)을 형성하는 단계(도1c)와; 상기 구조의 상부전면에 금속을 증착하고, 열공정을 통해 상기 게이트(2)와 고농도 소스 및 드레인(5)의 상부에 실리사이드(6)를 형성하는 단계(도1d)로 구성된다.
이하, 상기와 같이 구성된 종래 반도체 장치 제조방법을 좀 더 상세히 설명한다.
먼저, 도1a에 도시한 바와 같이 기판(1)의 상부전면에 게이트산화막을 증착하고, 그 게이트산화막의 상부전면에 다결정실리콘을 증착한다.
그 다음, 사진식각공정을 통해 상기 다결정실리콘과 그 하부의 게이트산화막을 패터닝하여 게이트(2)를 형성한다.
그 다음, 도1b에 도시한 바와 같이 불순물 이온을 저농도로하여 상기 기판(1)에 주입하여 상기 게이트(2)의 측면 기판(1) 하부에 위치하는 저농도 소스 및 드레인(3)을 형성한다.
그 다음, 도1c에 도시한 바와 같이 상기 구조의 상부전면에 절연막을 증착하고, 그 절연막을 건식식각하여 상기 게이트(2)의 측면에 절연막 측벽(4)을 형성한다.
그 다음, 상기 구조에 불순물을 고농도로 주입하여 상기 측벽(4)의 측면 기판(1) 하부에 위치하는 고농도 소스 및 드레인(5)을 형성한다.
그 다음, 도1d에 도시한 바와 같이 상기 구조의 상부전면에 텅스텐 등의 금속을 증착하고, 고온으로 열처리하여 상기 금속과 실리콘인 게이트(2)와 고농도 소스 및 드레인(5)이 반응하도록 하여 실리사이드(6)를 형성하고, 그 실리사이드(6) 형성후 잔존하는 금속을 제거한다.
이와 같이 반도체 장치를 제조하고, 상기 게이트(2)와 고농도 소스 및 드레인(5)에 배선을 실시하기 위해서는 그 배선과 상기 게이트(2) 또는 고농도 소스 및 드레인(5)을 접촉시킬때 그 접촉저항을 낮추기 위해 실리사이드(6)를 형성한다.
그러나, 반도체 장치의 집적화가 심화될 수록 게이트(2)의 면적이 줄어들고, 고농도 소스 및 드레인(5)의 면적 및 깊이가 축소되어 그 상부에 형성되는 실리사이드(6)의 면적 및 두께가 줄어들게 되어 저항이 증가하게 된다.
상기한 바와 같이 종래 반도체 장치 제조방법은 반도체 장치의 집적화가 심화되어 실리사이드의 형성위치의 면적이 축소됨으로써, 실리사이드의 두께 및 면적이 감소하여 저항이 상대적으로 증가하고, 이에 따라 반도체 장치의 동작속도가 저하되는 문제점이 있었다.
이와 같은 문제점을 감안한 본 발명은 반도체 장치의 집적도가 심화되는 경우에도 실리사이드의 형성면적을 일정면적 이상 확보할 수 있는 반도체 장치 제조방법을 제공함에 그 목적이 있다.
도1a 내지 도1d는 종래 반도체 장치의 제조공정 수순단면도.
도2a 내지 도2d는 본 발명 반도체 장치의 제조공정 수순단면도.
*도면의 주요 부분에 대한 부호의 설명*
1:기판 2:분리구조
3:게이트 4:저농도 소스 및 드레인
5:제1측벽 6:다결정실리콘층
7:제2측벽 8:고농도 소스 및 드레인
9:실리사이드
상기와 같은 목적은 기판의 상부에 게이트를 형성한 후, 불순물 이온을 주입하여 저농도 소스 및 드레인을 형성하고, 상기 게이트의 측면에 그 게이트의 측면 상부측이 노출되도록 제1측벽을 형성하는 단계와; 상기 구조의 상부전면에 다결정실리콘을 화학증착하여 상기 게이트와 저농도 소스 및 드레인 영역의 상부측에 다결정실리콘층을 형성함으로써 표면적을 증가시키는 단계와; 상기 제1측벽의 측면과 게이트의 상부에 위치하는 다결정실리콘층의 측면에 위치하는 제2측벽을 형성하고, 불순물 이온주입공정을 통해 상기 제2측벽의 하부 기판영역에 고농도 소스 및 드레인을 형성하는 단계와; 상기 구조의 상부전면에 금속을 증착하고 열처리하여 상기 다결정실리콘층에 실리사이드를 형성하는 단계로 구성함으로써 달성되는 것으로, 이와 같은 본 발명을 첨부한 도면을 참조하여 상세히 설명하면 다음과 같다.
도2a 내지 도2d는 본 발명 반도체 장치의 제조공정 수순단면도로서, 이에 도시한 바와 같이 기판(1)의 일부영역에 얕은 트랜치형 분리구조(2)를 형성하고, 그분리구조(2)에 의해 분리되는 기판(1)의 중앙부에 게이트(3)를 형성한 후, 불순물 이온을 주입하여 저농도 소스 및 드레인(4)을 형성하고, 상기 게이트(3)의 측면에 그 게이트(3)의 측면 상부측이 노출되도록 제1측벽(5)을 형성하는 단계(도2a)와; 상기 구조의 상부전면에 다결정실리콘을 화학증착하여 상기 게이트(3)와 기판(1) 영역에 다결정실리콘층(6)을 형성함으로써 표면적을 증가시키는 단계(도2b)와; 상기 제1측벽(5)의 측면과 게이트(3)의 상부에 위치하는 다결정실리콘층(6)의 측면에 위치하는 제2측벽(7)을 형성하고, 불순물 이온주입공정을 통해 상기 제2측벽(2)의 하부 기판(1)영역에 고농도 소스 및 드레인(8)을 형성하는 단계(도2c)와; 상기 구조의 상부전면에 금속을 증착하고 열처리하여 상기 다결정실리콘층(6)에 실리사이드(9)를 형성하는 단계(도2d)로 구성된다.
이하, 상기와 같이 구성된 본 발명 반도체 장치 제조방법을 좀 더 상세히 설명한다.
먼저, 도2a에 도시한 바와 같이 기판(1)에 트랜치를 형성하고, 그 트랜치 내에 산화막을 채워 얕은 트랜치형 분리구조(2)를 형성한다.
그 다음, 상기 구조의 상부전면에 게이트산화막과 다결정실리콘을 순차적으로 증착하고, 사진식각공정을 통해 패터닝하여 게이트(3)를 형성한다.
그 다음, 불순물 이온주입공정을 통해 상기 형성한 게이트(3)의 측면 기판(1)의 하부에 저농도 소스 및 드레인(4)을 형성한다.
그 다음, 상기 구조의 상부전면에 절연막을 증착하고, 그 절연막을 건식식각하여 상기 게이트(3)의 측면에 제1측벽(5)을 형성한다. 이때 제1측벽(5)을 식각하는 공정은 정상적인 측벽 형성공정에 비하여 과도한 식각을 행하여, 상기 제1측벽(5)의 상부측에서 게이트(3)의 상부 측면 일부가 노출되도록 한다.
그 다음, 도2b에 도시한 바와 같이 상기 구조에 화학증착법으로 다결정실리콘을 증착하여 다결정실리콘층(6)을 형성한다. 이때의 화학증착법은 하지막이 다결정실리콘인 영역에만 증착이되며, 이에 따라 상기 게이트(3)와 저농도 소스 및 드레인(4)의 상부측에만 형성된다.
또한, 상기 게이트(3)는 상부 뿐만 아니라 측면의 일부도 노출되어 있으므로, 상기 다결정실리콘층(6)이 상부 및 측면에도 형성되어 그 게이트(3)의 상부면의 면적을 증가시키게 되고, 기판(1)의 상부측에 형성되는 다결정실리콘층(6) 또한 그 일부가 분리구조(2)의 상부일부에 위치하게 된다.
이에 따라 이후의 실리사이드 형성시 그 실리사이드가 반도체 장치와 접하는 영역의 면적이 증가된다.
그 다음, 도2c에 도시한 바와 같이 상기 구조의 상부전면에 절연막을 증착하고, 그 절연막을 건식식각하여 상기 제1측벽(5)과 게이트(3) 상에 위치하는 다결정실리콘층(6)의 측면에 제2측벽(7)을 형성한다.
그 다음, 분순물 이온을 고농도로 주입하여 상기 제2측벽(7)의 측면 기판(1)의 하부에 고농도 소스 및 드레인(8)을 형성한다.
그 다음, 도2d에 도시한 바와 같이 상기 구조의 상부전면에 금속을 증착하고, 고온으로 열처리하여 상기 금속과 상기 형성한 다결정실리콘층(6)이 반응하도록 하여 실리사이드(9)를 형성한다.
상기한 바와 같이 본 발명 반도체 장치 제조방법은 실리사이드가 형성될 영역의 상부에 그 실리사이드의 면적을 증가시킬 수 있는 다결정실리콘층을 미리 형성하고, 실리사이드를 형성하여 반도체 장치의 집적도가 심화되는 경우에도 일정한 면적 이상의 실리사이드 형성면적을 확보함으로써, 저항의 증가를 방지하여 반도체 장치의 동작속도가 저하되는 것을 방지하는 효과가 있다.
Claims (1)
- 기판의 상부에 게이트를 형성한 후, 불순물 이온을 주입하여 저농도 소스 및 드레인을 형성하고, 상기 게이트의 측면에 그 게이트의 측면 상부측이 노출되도록 제1측벽을 형성하는 단계와; 상기 구조의 상부전면에 다결정실리콘을 화학증착하여 상기 게이트와 저농도 소스 및 드레인 영역의 상부측에 다결정실리콘층을 형성함으로써 표면적을 증가시키는 단계와; 상기 제1측벽의 측면과 게이트의 상부에 위치하는 다결정실리콘층의 측면에 위치하는 제2측벽을 형성하고, 불순물 이온주입공정을 통해 상기 제2측벽의 하부 기판영역에 고농도 소스 및 드레인을 형성하는 단계와; 상기 구조의 상부전면에 금속을 증착하고 열처리하여 상기 다결정실리콘층에 실리사이드를 형성하는 단계로 이루어진 것을 특징으로 하는 반도체 장치 제조방법.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020000060928A KR100347149B1 (ko) | 2000-10-17 | 2000-10-17 | 반도체 장치 제조방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020000060928A KR100347149B1 (ko) | 2000-10-17 | 2000-10-17 | 반도체 장치 제조방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20020030338A KR20020030338A (ko) | 2002-04-25 |
KR100347149B1 true KR100347149B1 (ko) | 2002-08-03 |
Family
ID=19693838
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020000060928A KR100347149B1 (ko) | 2000-10-17 | 2000-10-17 | 반도체 장치 제조방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100347149B1 (ko) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20040025949A (ko) * | 2002-09-17 | 2004-03-27 | 아남반도체 주식회사 | 반도체 소자의 게이트 형성 방법 |
KR100481551B1 (ko) * | 2002-09-23 | 2005-04-07 | 동부아남반도체 주식회사 | 반도체 소자 제조시 게이트 측벽 스페이서 형성방법 |
-
2000
- 2000-10-17 KR KR1020000060928A patent/KR100347149B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR20020030338A (ko) | 2002-04-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6437377B1 (en) | Low dielectric constant sidewall spacer using notch gate process | |
JP2007027348A (ja) | 半導体装置及びその製造方法 | |
KR100212455B1 (ko) | 이중 게이트 구조의 반도체 소자 제조 방법 | |
KR19980018188A (ko) | 비정질화된 폴리실리콘을 사용하는 서브미크론 마이크로일렉트로닉스 응용을 위한 자기 정렬 POCl₃제조 방법 | |
US5340757A (en) | Method of manufacturing a vertical field effect transistor | |
KR100347149B1 (ko) | 반도체 장치 제조방법 | |
KR100273296B1 (ko) | 모스 트랜지스터 제조방법 | |
KR100319610B1 (ko) | 반도체 소자의 트랜지스터 및 그 제조방법 | |
KR100408000B1 (ko) | 반도체 소자 형성 방법 | |
KR100670395B1 (ko) | 반도체 소자의 제조 방법 | |
KR0170436B1 (ko) | 모스트랜지스터 제조방법 | |
JPH1064898A (ja) | 半導体装置の製造方法 | |
KR100307541B1 (ko) | 모스 트랜지스터 제조방법 | |
KR100585867B1 (ko) | 모스 트랜지스터 제조방법 | |
KR100406590B1 (ko) | 반도체 소자의 게이트 전극 형성방법 | |
KR100273297B1 (ko) | 모스 트랜지스터 제조방법 | |
KR100525912B1 (ko) | 반도체 소자의 제조 방법 | |
KR20010045138A (ko) | 반도체 장치 제조방법 | |
KR100281100B1 (ko) | 반도체 소자 및 그 제조방법 | |
KR100273299B1 (ko) | 모스 트랜지스터 제조방법 | |
KR100861791B1 (ko) | 반도체소자의 제조방법 | |
JPH1126756A (ja) | 半導体装置の製造方法 | |
KR100273685B1 (ko) | 반도체장치제조방법 | |
JPH11354650A (ja) | 半導体装置およびその製造方法 | |
KR100546846B1 (ko) | 반도체 소자의 게이트 전극형성방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20050620 Year of fee payment: 4 |
|
LAPS | Lapse due to unpaid annual fee |