KR100308146B1 - 음성인식시스템의메시지처리방법 - Google Patents

음성인식시스템의메시지처리방법 Download PDF

Info

Publication number
KR100308146B1
KR100308146B1 KR1019980055610A KR19980055610A KR100308146B1 KR 100308146 B1 KR100308146 B1 KR 100308146B1 KR 1019980055610 A KR1019980055610 A KR 1019980055610A KR 19980055610 A KR19980055610 A KR 19980055610A KR 100308146 B1 KR100308146 B1 KR 100308146B1
Authority
KR
South Korea
Prior art keywords
register
message
processor
speech recognition
recognition system
Prior art date
Application number
KR1019980055610A
Other languages
English (en)
Other versions
KR20000040065A (ko
Inventor
백승우
Original Assignee
서평원
엘지정보통신주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 서평원, 엘지정보통신주식회사 filed Critical 서평원
Priority to KR1019980055610A priority Critical patent/KR100308146B1/ko
Publication of KR20000040065A publication Critical patent/KR20000040065A/ko
Application granted granted Critical
Publication of KR100308146B1 publication Critical patent/KR100308146B1/ko

Links

Classifications

    • GPHYSICS
    • G10MUSICAL INSTRUMENTS; ACOUSTICS
    • G10LSPEECH ANALYSIS TECHNIQUES OR SPEECH SYNTHESIS; SPEECH RECOGNITION; SPEECH OR VOICE PROCESSING TECHNIQUES; SPEECH OR AUDIO CODING OR DECODING
    • G10L15/00Speech recognition
    • G10L15/28Constructional details of speech recognition systems

Landscapes

  • Engineering & Computer Science (AREA)
  • Computational Linguistics (AREA)
  • Health & Medical Sciences (AREA)
  • Audiology, Speech & Language Pathology (AREA)
  • Human Computer Interaction (AREA)
  • Physics & Mathematics (AREA)
  • Acoustics & Sound (AREA)
  • Multimedia (AREA)
  • Multi Processors (AREA)

Abstract

음성 인식 시스템의 메시지 처리 방법에 관한 것으로 특히, 양방향으로 메시지를 주고받기에 적당한 음성 인식 시스템의 메시지 처리 방법에 관한 것이다. 이와 같은 음성 인식 시스템의 메시지 처리 방법은 제 1 프로세서가 레지스터에 메시지를 적고, 상기 메시지를 적었다는 상태 비트를 상기 레지스터에 세팅하는 단계, 제 2 프로세서가 상기 레지스터에 세팅된 상기 상태 비트를 폴링한 후 상기 레지스터에 적힌 상기 메시지를 읽어가고, 상기 메시지를 읽었다는 응답 비트를 상기 레지스터에 세팅하는 단계, 상기 제 1 프로세서가 상기 레지스터에 세팅된 상기 응답 비트를 폴링한 후 상기 레지스터에 세팅한 상기 상태 비트를 리셋시키는 단계, 상기 제 2 프로세서가 상기 레지스터에 세팅된 상기 상태 비트가 리셋되었음을 확인한 후 상기 레지스터에 세팅한 상기 응답 비트를 리셋시키는 단계를 포함한다.

Description

음성 인식 시스템의 메시지 처리 방법{Method for processing message in speech recognition system}
본 발명은 음성 인식 시스템의 메시지 처리 방법에 관한 것으로 특히, 양방향으로 메시지를 주고받기에 적당한 음성 인식 시스템의 메시지 처리 방법에 관한 것이다.
디지털 신호 처리(Digital Signal Processor : DSP) 장치는 디지털 연산에 의해 신호 처리를 하는 하나의 집적회로 칩으로 된 마이크로프로세서이다.
이와 같은 디지털 신호 처리 장치는 범용 마이크로프로세서의 아키텍처를 대폭적으로 개량하여 고속 연산성과 함께 컴팩트화를 추구한 것으로 기본적인 동작은 필터링(Filtering), 퓨리에(fourier) 변환, 상관 함수의 산출, 부호화, 변복조, 미분, 적분 및 적응 신호 처리 등이 있다.
디지털 신호 처리 장치는 음성 합성, 음성 인식, 음성 부호화, 압축, 중/고속 모뎀, 에코 캔슬러(echo canceller) 등의 음성 및 통신 시스템에서 채용되고 있으며, 화상 처리나 서버 모터 제어 등의 고속 디지털 제어 분야에 대한 적용이 실용화되고 있다.
음성 인식은 자동적 수단에 의하여 음성으로부터 언어적 의미 내용을 식별하는 것으로 인간-기계 인터페이스 개선의 하나로 음성으로 정보를 입력하는 음성 인식과, 음성으로 정보를 출력하는 음성 합성의 기술의 연구 개발로 오랫동안 진행되어 왔다.
이와 같은 음성 인식 기술은 대규모 집적회로의 발달에 힘입어 종전에는 대형 장치를 필요로 하였던 음성 인식 장치와 음성 합성 장치를 집적회로에 실현할 수 있게 됨으로써 음성 입출력 장치가 실용화되었다.
이하, 첨부된 도면을 참조하여 종래 음성 인식 시스템을 설명하기로 한다.
도 1은 종래 음성 인식 시스템의 블록 구성도이다.
종래 음성 인식 시스템은 도 1에 나타낸 바와 같이, 음성 인식을 위한 디지털 신호 프로세서(Digital Signal Processor : DSP)로 구성된 디지털 신호 처리부(3)와, 메인 프로세서로 구성되는 중앙 처리부(1)와, 중앙 처리부(1)와 디지털 신호 처리부(3)사이에 공용화된 공유 메모리(4)와, 디지털 신호 처리부(3)와 중앙 처리부(1)의 버스 중재를 위한 버스 중재부(2)로 구성된다.
이와 같은 종래의 음성 인식 시스템에서 메시지 전송 방법은 공용 메모리를 사용한 인터럽트에 의한 방식이다.
음성 인식을 위한 디지털 신호 처리부(3)와, 중앙 처리부(1)사이에 공용화된 메모리(공유 메모리(4))를 한 개 놓고, 중앙 처리부(1)와 디지털 신호 처리부(3)가 버스 중재에 의해 공유 메모리(4)를 억세스 한다.
이와 같은 종래 음성 인식 시스템의 동작은 다음과 같다.
먼저, 메시지를 전달하고자 하는 프로세서(중앙 처리부(1) 또는 디지털 신호 처리부(3))에서 공유 메모리(4)를 사용하기 위해서는 중앙 처리부(1) 또는 디지털 신호 처리부(3)는 공유 메모리(4)의 점유 상태를 확인한 다음, 메시지를 공유 메모리(4)에 기입(write) 된다.
이때, 상태 비트(status bit)를 이용해서 공유 메모리(4)의 사용상태를 확인한다.
이어서, 인터럽트를 발생시켜 상대 프로세서(중앙 처리부(1) 또는 디지털 신호 처리부(3))에게 해당 메시지를 읽어(read) 가도록 한다.
그러면 인터럽트를 받은 프로세서(디지털 신호 처리부(3) 또는 중앙 처리부(1))는 인터럽트 처리 루틴으로 들어가서 메시지를 자기 고유 영역으로 리드(read)한다.
인터럽트 처리 루틴이 완료되면 인터럽트를 인가한 프로세서(디지털 신호 처리부(3) 또는 중앙 처리부(1))에게 인터럽트 응답을 하여 인터럽트 루틴을 종료하면 메시지 전달이 끝나게 된다.
이와 같은 종래 음성 인식 시스템에 있어서는 다음과 같은 문제점이 있었다.
첫째, 동시에 두 개의 프로세서가 공유 메모리를 점유하고자 할 경우 버스 중재의 실패가 일어날 수 있었다.
둘째, 동시에 양방향에서는 메시지를 주고받을 수 없으므로 동작 속도에 한계가 있었다.
본 발명의 목적은 이상에서 언급한 종래 기술의 문제점을 감안하여 안출한 것으로서, 메시지를 주고받을 때 양방향에서 동시에 주고받음으로써 전송 속도를 빠르게 할 수 있는 음성 인식 시스템의 메시지 처리 방법을 제공하기 위한 것이다.
이상과 같은 목적을 달성하기 위한 본 발명의 일 특징에 따르면, 제 1 프로세서가 레지스터에 메시지를 적고, 상기 메시지를 적었다는 상태 비트를 상기 레지스터에 세팅하는 단계, 제 2 프로세서가 상기 레지스터에 세팅된 상기 상태 비트를 폴링한 후 상기 레지스터에 적힌 상기 메시지를 읽어가고, 상기 메시지를 읽었다는 응답 비트를 상기 레지스터에 세팅하는 단계, 상기 제 1 프로세서가 상기 레지스터에 세팅된 상기 응답 비트를 폴링한 후 상기 레지스터에 세팅한 상기 상태 비트를 리셋시키는 단계, 상기 제 2 프로세서가 상기 레지스터에 세팅된 상기 상태 비트가 리셋되었음을 확인한 후 상기 레지스터에 세팅한 상기 응답 비트를 리셋시키는 단계를 포함한다.
이상과 같은 다른 목적을 달성하기 위한 본 발명의 다른 특징에 따르면, 제 1 프로세서가 레지스터에 메시지를 적고, 상기 메시지를 적었다는 상태 비트를 상기 레지스터에 세팅하는 단계, 제 2 프로세서가 상기 레지스터에 세팅된 상기 상태 비트를 폴링한 후 상기 레지스터에 적힌 상기 메시지를 읽어가는 단계, 상기 제 2 프로세서가 상기 제 1 프로세서에 의해 상기 레지스터에 세팅된 상기 상태비트를 클리어 시키는 단계를 포함한다.
이상과 같은 본 발명에 따르면, 메시지 처리를 효율적으로 할 수 있음은 물론 음성인식 속도를 증진시킬 수 있다.
도 1은 종래 음성 인식 시스템의 블록 구성도
도 2는 본 발명 제 1 실시예에 따른 음성 인식 시스템의 블록 구성도
도 3은 본 발명 제 2 실시예에 따른 음성 인식 시스템의 블록 구성도
도 4는 도 3에 나타낸 본 발명 레지스터의 구성도
도면의 주요 부분에 대한 부호의 설명
11, 21 : 중앙 처리 장치 12, 22 : 제 1 레지스터
13, 23 : 디지털 신호 처리부 14, 24 : 제 2 레지스터
이하 본 발명의 바람직한 일 실시 예에 따른 구성 및 작용을 첨부된 도면을 참조하여 설명한다.
도 2는 본 발명 제 1 실시예에 따른 음성 인식 시스템의 블록 구성도이다.
본 발명 제 1 실시예에 따른 음성 인식 시스템은 도 2에 나타낸 바와 같이, 메시지를 저장하는 제 1, 제 2 레지스터(12)(14)와, 상기 제 1, 제 2 레지스터(12)(14)를 통해 음성 인식 메시지를 주고받는 중앙 처리부(11) 및 디지털 신호 처리부(13)로 구성된다.
이와 같은 본 발명 제 1 실시예에 따른 음성 인식 시스템의 동작은 다음과 같다.
먼저, 하나의 프로세서인 중앙 처리부(11)에서 메시지를 제 1 레지스터(12)에 기입한다(write). 이어서, 중앙 처리부(11)에서 메시지를 적었다는 상태비트(status bit)를 제 1 레지스터(12)에 세팅시킨다.
그러면, 상기 상태 비트를 폴링(polling)하고 있던 디지털 신호 처리부(13)에서는 제 1 레지스터(12)의 상태 비트를 폴링함으로써, 제 1 레지스터(12)에 중앙 처리부(11)에서 기입한 메시지가 있음을 확인하게 되고, 그에 따라 제 1 레지스터(12)에 기입된 메시지를 읽어간다(read). 그 다음 해당 메시지를 읽어 갔다는 상태비트에 대한 응답 비트를 제 1 레지스터(12)에 세팅한다.
이때, 중앙 처리부(11)는 자신이 전송하고자 하는 메시지를 수신할 프로세서(디지털 신호 처리부(13))에서 중앙 처리부(11)가 기입한 메시지를 상대방(디지털 신호 처리부(13))이 읽어 갔는지를 폴링하면서 응답 비트를 체크한다. 따라서, 디지털 신호 처리부(13)에서 제 1 레지스터(12)로 응답 비트를 세팅하면 중앙 처리부(11)는 응답 비트를 폴링하게 되고, 응답 비트를 폴링한 중앙 처리부(11)는 자신이 제 1 레지스터(12)에 세팅했던 상태 비트를 리셋(reset)시킨다.
그러면, 디지털 신호 처리부(13)에서는 제 1 레지스터(12)에 세팅된 상태 비트가 리셋 됨을 확인한 다음 자신이 발생시킨 응답 비트를 리셋시킨다.
이와 같은 방법에 의해 한 개의 메시지의 전달이 끝난다.
도 3은 본 발명 제 2 실시예에 따른 음성 인식 시스템의 블록 구성도이다.
본 발명 제 2 실시예에 따른 음성 인식 시스템은 도 3에 나타낸 바와 같은데 도 2에 나타낸 바와 같은 본 발명 제 1 실시예에 나타낸 음성 인식 시스템과 동일한 구조를 갖고 있다. 하지만, 메시지를 세팅하는 방식을 다르게 한 것이다.
먼저, 하나의 프로세서인 중앙 처리부(21)에서 메시지를 제 1 레지스터(22)에 적는다(write). 이어서, 중앙 처리부(21)에서 메시지를 적었다는 상태 비트(status bit)를 세팅시킨다.
그러면, 상기 상태 비트를 폴링(polling)하고 있던 디지털 신호 처리부(23)에서는 제 1 레지스터(22)에 메시지가 적혀 있음을 확인한 후 메시지를 읽어간다(read).
이어서, 특정 어드레스를 억세스하여 세팅된 상태 비트를 클리어 시킨다.
즉, 도 4에 나타낸 바와 같이 레지스터(31)에 데이터가 입력 및 출력된 후 레지스터(31)를 구성하는 플립플롭(32)에 상태 비트를 클리어 시킬 수 있도록 하는데, 이때, 상태 비트의 클리어 신호를 디지털 신호 처리부(23)에서 발생시키도록 한 것이다.
이상의 설명에서와 같은 본 발명은 다음과 같은 효과가 있다.
첫째, 프로세서간에 데이터를 주고받을 때 프로세서간에 데이터를 주고받기 위한 각각의 레지스터를 이용하므로 양방향 전송이 가능하여 전송 속도를 향상시킬 수 있다.
둘째, 프로그램의 오류로 인한 데이터의 충돌을 방지 할 수 있으므로 신뢰도 높은 음성 인식 시스템의 메시지 처리 방법을 제공할 수 있다.

Claims (3)

  1. 제 1 프로세서가 레지스터에 메시지를 적고, 상기 메시지를 적었다는 상태 비트를 상기 레지스터에 세팅하는 단계;
    제 2 프로세서가 상기 레지스터에 세팅된 상기 상태 비트를 폴링한 후 상기 레지스터에 적힌 상기 메시지를 읽어가고, 상기 메시지를 읽었다는 응답 비트를 상기 레지스터에 세팅하는 단계;
    상기 제 1 프로세서가 상기 레지스터에 세팅된 상기 응답 비트를 폴링한 후 상기 레지스터에 세팅한 상기 상태 비트를 리셋시키는 단계;
    상기 제 2 프로세서가 상기 레지스터에 세팅된 상기 상태 비트가 리셋되었음을 확인한 후 상기 레지스터에 세팅한 상기 응답 비트를 리셋시키는 단계를 포함하여 이루어지는 것을 특징으로 하는 음성 인식 시스템의 신호 처리 방법.
  2. 제 1 항에 있어서, 상기 레지스터는 상기 제 1 프로세서가 상기 제 2 프로세서로 상기 메시지를 전송할 때 사용하는 제 1 레지스터와, 상기 제 2 프로세서가 상기 제 1 프로세서로 상기 메시지를 전송할 때 사용하는 제 2 레지스터로 이루어진 것을 특징으로 하는 음성 인식 시스템의 신호 처리 방법.
  3. 제 1 프로세서가 레지스터에 메시지를 적고, 상기 메시지를 적었다는 상태 비트를 상기 레지스터에 세팅하는 단계;
    제 2 프로세서가 상기 레지스터에 세팅된 상기 상태 비트를 폴링한 후 상기 레지스터에 적힌 상기 메시지를 읽어가는 단계;
    상기 제 2 프로세서가 상기 제 1 프로세서에 의해 상기 레지스터에 세팅된 상기 상태비트를 클리어 시키는 단계를 포함하여 이루어지는 것을 특징으로 하는 음성 인식 시스템의 신호 처리 방법.
KR1019980055610A 1998-12-17 1998-12-17 음성인식시스템의메시지처리방법 KR100308146B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019980055610A KR100308146B1 (ko) 1998-12-17 1998-12-17 음성인식시스템의메시지처리방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019980055610A KR100308146B1 (ko) 1998-12-17 1998-12-17 음성인식시스템의메시지처리방법

Publications (2)

Publication Number Publication Date
KR20000040065A KR20000040065A (ko) 2000-07-05
KR100308146B1 true KR100308146B1 (ko) 2001-11-02

Family

ID=19563294

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019980055610A KR100308146B1 (ko) 1998-12-17 1998-12-17 음성인식시스템의메시지처리방법

Country Status (1)

Country Link
KR (1) KR100308146B1 (ko)

Also Published As

Publication number Publication date
KR20000040065A (ko) 2000-07-05

Similar Documents

Publication Publication Date Title
JPH0326865B2 (ko)
US6058440A (en) Programmable and adaptive resource allocation device and resource use recorder
KR100308146B1 (ko) 음성인식시스템의메시지처리방법
JPH08241199A (ja) データ処理システム
JP2988443B2 (ja) データ転送方式
KR880701046A (ko) 전화선 인터페이스용 선택모듈 및 그 인터페이스 방법
KR950009763B1 (ko) 2개의 cpu로 구성된 시스팀에서의 cpu간 데이타 전송 및 동기화 방법
JPH043282A (ja) Icカード
KR930004903B1 (ko) 데이타 버스를 이용한 프로세서간 병렬 데이타 통신시스팀 및 통신방법
JP2601453Y2 (ja) シリアル通信システム
JP2824871B2 (ja) Icカード
JP2929631B2 (ja) プロセッサ間通信装置
JP3263957B2 (ja) 監視タイマシステム
KR0154470B1 (ko) 보조제어장치와 외부장치간 정합회로
JPH033043A (ja) 半導体装置
KR101371506B1 (ko) 프로세서간 데이터 처리 시스템에서 교착상태 회피 방법
KR0170595B1 (ko) 고속 병렬 컴퓨터에서 크로스바 네트웍 라우터의 송신부에 대한 소프트웨어 애뮬레이션 방법
JPS63205757A (ja) 情報伝送システム
JPH04128350U (ja) データ送信方式
KR19990066122A (ko) 공유메모리구현장치
JPS6049465A (ja) マイクロコンピユ−タ間のデ−タ転送方法
KR19980076958A (ko) 음성인식 시스템에서의 메세지 전달장치
KR19980065471A (ko) 교환기에서 메모리를 이용한 메시지 교환 장치 및 방법
JPH0476148B2 (ko)
JPH0225582B2 (ko)

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20090727

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee