KR100287141B1 - 비정상동기신호제거방법 - Google Patents

비정상동기신호제거방법 Download PDF

Info

Publication number
KR100287141B1
KR100287141B1 KR1019970062050A KR19970062050A KR100287141B1 KR 100287141 B1 KR100287141 B1 KR 100287141B1 KR 1019970062050 A KR1019970062050 A KR 1019970062050A KR 19970062050 A KR19970062050 A KR 19970062050A KR 100287141 B1 KR100287141 B1 KR 100287141B1
Authority
KR
South Korea
Prior art keywords
detected
synchronization signal
signal
sync
data
Prior art date
Application number
KR1019970062050A
Other languages
English (en)
Other versions
KR19990041465A (ko
Inventor
김병수
Original Assignee
윤종용
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤종용, 삼성전자주식회사 filed Critical 윤종용
Priority to KR1019970062050A priority Critical patent/KR100287141B1/ko
Priority to JP22466698A priority patent/JP3256493B2/ja
Priority to CNB981184596A priority patent/CN1199385C/zh
Priority to EP19980306705 priority patent/EP0920019A3/en
Priority to US09/145,302 priority patent/US6209117B1/en
Publication of KR19990041465A publication Critical patent/KR19990041465A/ko
Application granted granted Critical
Publication of KR100287141B1 publication Critical patent/KR100287141B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/02Speed or phase control by the received code signals, the signals containing no special synchronisation information
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B27/00Editing; Indexing; Addressing; Timing or synchronising; Monitoring; Measuring tape travel
    • G11B27/10Indexing; Addressing; Timing or synchronising; Measuring tape travel
    • G11B27/19Indexing; Addressing; Timing or synchronising; Measuring tape travel by using information detectable on the record carrier
    • G11B27/28Indexing; Addressing; Timing or synchronising; Measuring tape travel by using information detectable on the record carrier by using information signals recorded by the same method as the main recording
    • G11B27/30Indexing; Addressing; Timing or synchronising; Measuring tape travel by using information detectable on the record carrier by using information signals recorded by the same method as the main recording on the same track as the main recording
    • G11B27/3027Indexing; Addressing; Timing or synchronising; Measuring tape travel by using information detectable on the record carrier by using information signals recorded by the same method as the main recording on the same track as the main recording used signal is digitally coded
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B2220/00Record carriers by type
    • G11B2220/20Disc-shaped record carriers
    • G11B2220/25Disc-shaped record carriers characterised in that the disc is based on a specific recording technology
    • G11B2220/2537Optical discs
    • G11B2220/2562DVDs [digital versatile discs]; Digital video discs; MMCDs; HDCDs
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B2220/00Record carriers by type
    • G11B2220/90Tape-like record carriers

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)
  • Television Signal Processing For Recording (AREA)
  • Compression Or Coding Systems Of Tv Signals (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

본 발명은 비정상 동기 신호 제거 방법이 개시되어 있다. 입력되는 디지털 데이터로부터 소정 패턴 데이터의 동기 신호를 검출하는 단계 및 검출된 동기 신호가 주기성을 가지고 있는 지를 판단해서 주기성을 가지면 실제 동기 신호로 판정하고 그렇지 않으면 무효화하는 단계를 포함하여, 본 발명은 검출되는 많은 동기 신호중 동기 신호의 주기성 뿐만 아리라 식별정보를 이용하여 비정상 동기 신호를 제거하고 정상적으로 기록된 실제 동기 신호만을 검출해서 검출된 실제 동기 신호에 의해 정상적인 신호처리를 할 수 있다.

Description

비정상 동기 신호 제거 방법{Abnormal synchronization signal cacelleration method}
본 발명은 동기 검출 분야에 관한 것으로, 특히 동기 신호의 주기성을 이용하여 비정상 동기 신호를 제거하는 방법에 관한 것이다.
멀티미디어 기기를 중심으로 신호처리와 송수신(기록재생)이 디지털화가 이루어지고 있다. 이 디지털 기록재생은 재생시 기록된 원신호를 양호하게 복원하기 위해, 기록매체에 동기 블록 단위로 신호를 기록한다. 또한, 일정한 패턴의 동기 신호를 주기적으로 기록매체에 기록해서, 재생시 동기 신호를 검출하여 신호처리의 기준신호로 사용한다.
이 동기 신호 검출시 여러 가지 현상, 채널의 상태와 조건에 따라 원하는 동기 신호외에 비정상 동기 신호가 발생하거나 동기 신호가 손실되는 등의 문제점들이 발생하므로 이에 따른 적절한 처리를 요하게 된다. 특히, 기록하지 않은 비정상 동기 신호의 검출이 많이 발생하는 데 이러한 오검출된 동기 신호에 의해 원신호를 제대로 복원하지 못하는 문제점이 있었다.
상기한 문제점을 해결하기 위하여, 본 발명의 목적은 원하는 동기 신호와는 다른 비정상 동기 신호를 제거해서 실제 동기 신호만을 검출하는 디지털 기록 재생장치 또는 디지털 송수신 장치를 위한 비정상 동기 신호 제거 방법을 제공하는 데 있다.
본 발명의 다른 목적은 원하는 동기 신호와는 다른 비정상 동기 신호를 제거해서 정상적인 동기 신호만을 검출하는 표준 해상도(SD) 포맷을 갖는 디지털 기록 재생장치를 위한 비정상 동기 신호 제거 방법을 제공하는 데 있다.
상기한 목적을 달성하기 위하여, 본 발명에 의한 비정상 동기 신호 제거 방법은 입력되는 디지털 데이터로부터 소정 패턴 데이터의 동기 신호를 검출하는 단계 및 검출된 동기 신호가 주기성을 가지고 있는 지를 판단해서 주기성을 가지면 실제 동기 신호로 판정하고 그렇지 않으면 무효화하는 단계를 포함함을 특징으로 한다.
상기한 다른 목적을 달성하기 위하여, 본 발명에 의한 비정상 동기 신호 제거 방법은 프리 동기 블록들과 데이터 동기 블록들로 영역화하여 디지털 데이터를 기록하고 기록된 디지털 데이터를 재생하는 방법에 있어서, 기록된 디지털 데이터로부터 소정 패턴 데이터의 동기 신호를 검출하는 단계 및 검출된 동기 신호가 제1 소정 주기로 검출되는지를 판단해서 검출된 동기 신호가 상기 제1 소정 주기로 검출되면 실제 동기 신호로 판정하고 그렇지 않으면 무효화하는 단계를 포함함을 특징으로 한다.
도 1은 병직렬 변환후 기록되는 데이터에서 발생하는 비정상 동기 신호 검출의 예를 설명하기 위한 도면이다.
도 2는 채널 에러에 따른 재생 데이터에서 발생하는 비정상 동기 신호 검출의 예를 설명하기 위한 도면이다.
도 3은 본 발명의 일 실시예에 따른 비정상 동기 신호 제거 방법의 흐름도이다.
도 4는 본 발명의 다른 실시예에 따른 비정상 동기 신호 제거 방법의 흐름도이다.
도 5는 도 4에 도시된 방법이 적용되는 SD-DVC를 위한 디지털 테이프의 기록 및 재생 포맷도이다.
이하, 첨부된 도면을 참조하여 본 발명에 의한 비정상 동기 신호 제거 방법의 바람직한 실시예를 설명하기로 한다.
디지털 기록재생 장치(또는 디지털 송수신장치)는 통상 정보를 직렬로 즉, 비트단위로 기록하고 재생시에는 이를 다시 병렬 데이터 즉, 정보어로 만들어주는 데 이때 필요한 기준신호가 동기 신호이다.
즉, 기록시에는 일정한 간격으로 동기 신호를 기록하며, 재생시에는 기록된 동기신호에 따라 직렬/병렬 변환(Serial to Parallel(S/P) Conversion)을 행하며, 이 동기 신호가 병렬로 변환된 후에도 여러 신호 처리의 기준 신호로 사용된다. 따라서, 동기 신호는 일정한 패턴을 설정하여 정해진 위치에 주기적으로 기록하고 있는 데, 재생시에는 정해진 위치에 기록된 동기 신호만이 재생되는 게 아니라 채널 에러등 많은 요인들이 복합적으로 작용하여 여러 가지 현상들에 의해 비정상 동기신호가 발생한다. 본 발명은 검출된 동기 신호 중 어느 동기 신호가 정상적으로 기록된 실제 동기 신호인지를 판정해서, 비정상 동기 신호는 제거하여 실제 동기 신호만을 이용하여 정상적인 신호처리를 행할 수 있도록 한다.
도 1은 병직렬 변환 후 기록되는 디지털 데이터에서 발생하는 비정상 동기 신호를 설명하기 위한 도면이다.
16진수로 F값을 갖는 동기 패턴부터 2,E,3,C,5까지를 1 동기 블록이라고 하고 데이터는 4비트라고 가정하면, 도 1의 (a)에는 기록하고자 하는 연속적인 3개의 동기 블록을 나타내고 있다. 도 1의 (a)에 도시된 바와 같은 동기 블록 데이터가 P/S 변환을 거쳐 테이프상에는 도 1의 (b)에 도시된 바와 같이 기록된다. 테이프상에 기록된 데이터에서 동기 패턴 F를 찾으면 실제 동기 신호외에도 비트스트림 중간에 점선의 원으로 표시된 동기 신호 패턴과 같은 비정상 동기 신호 패턴이 발생하는 것을 알 수 있다. 따라서, 도 1의 (c)에 도시된 바와 같이 재생시에 검출된 동기 신호 중 당연히 기록된 실제 동기 신호이외의 점선의 원으로 표시된 비정상 동기 신호 플래그를 제거해주어야 한다.
도 2는 채널 에러에 따른 재생 데이터에서 발생하는 비정상 동기 신호를 설명하기 위한 도면으로서, 테이프상의 비트스트림에 에러가 발생하여 동기 패턴과 유사한 데이터가 비정상 동기 신호로 재생되는 경우이다.
즉, 테이프상에 기록된 실제 비트스트림은 도 2의 (a)에 도시된 바와 같이 E(1110)인데 재생되는 비트스트림은 도 2의 (b)에 도시된 바와 같이 채널 에러에 의해 F(1111)로 재생되어 도 2의 (c)에 도시된 바와 같이 비정상 동기 신호로 검출될 수 있다. 물론 이 경우도 검출된 동기 신호 중 점선의 원으로 표시된 비정상 동기 신호를 제거해주어야 한다.
도 1에서는 병직렬 변환에 의해, 도 2에서는 채널 에러에 의해 비정상 동기 신호가 발생할 수 있는 경우를 예를 들었지만 이외에도 여러 가지 현상들에 의해 비정상 동기 신호가 발생할 수 있으므로 본 발명은 이에 대응하기 위한 것이다.
도 3은 본 발명의 일 실시예에 따른 비정상 동기 신호 제거 방법의 흐름도로서, 일반적인 디지털 기록재생 장치 또는 디지털 송수신장치에 적용될 수 있다.
도 3에 있어서, 입력되는 재생 데이터와 재생 클럭신호를 이용하여 동기 신호를 검출한다(S101단계). 검출된 동기 신호로부터 그 주기성을 계속 체크하여 주기성을 갖는지를 검사한다(S102단계). S102단계에서 검출된 동기 신호가 주기성을 갖지 않으면 다시 S101단계로 되돌아가 동기 신호를 검출하는 프로세서를 수행한다.
S102단계에서 검출된 동기 신호가 주기성을 가지고 있으면 몇회 연속적으로 주기성이 나타나는지를 검사한다(S103단계). S103단계에서 동기 신호가 N(N은 1이상의 정수)회 연속적으로 검출되지 않으면 S101단계로 되돌아가 동기 신호를 검출하는 프로세서를 수행한다.
S103단계에서 동기 신호가 주기적으로 N회 검출되면 동기 신호 다음에 이어지는 식별 (identification:이하 "ID"라고 함) 정보가 검출되는지를 검사한다.
여기서, S101단계에서 S103단계까지 조건이 모두 만족되면 즉, 검출된 동기 신호가 N회 이상 주기성을 가지고 검출되면 실제 동기신호로 판정할 수도 있고, 다시 강화해서 S104단계에서 ID가 검출되고, 그 ID값이 만족했을 때 비로소 실제 동기신호로 판정할 수도 있다. 이는 시스템 특성에 따라 정할 수 있다.
이렇게 S101단계 내지 S104단계를 거쳐 실제 동기 신호를 검출하면 도 1 및 도 2에 나타난 여러 현상들에 의해 발생된 비정상 동기 신호를 제거할 수 있다.
그런데, 디지털 기록재생장치는 랜덤 에러(random error)외에 연속해서 에러가 발생하는 버스트 에러(burst error)를 종종 수반한다. 이 버스트 에러에 의해 동기 신호와 같은 동기 패턴이 연속해서 발생될 수 있다. 따라서, 이 경우를 대응하기 위해서 미리 정해져 있는 실제 동기 신호가 발생하는 위치에서 발생하는 윈도우를 이용하여 검출된 동기 신호가 버스트 에러에 의한 것인지를 검사한다(S105단계). S105단계에서 검출된 동기 신호가 버스트 에러에 의해 발생되었으면 검출된 동기 신호를 무효화시키기 위해 다시 S101단계로 되돌아가 동기 신호를 검출하는 프로세서를 수행한다.
또한, S105단계에서 버스트 에러가 발생되지 않았으면, 실제 동기 신호로 인정해서 이 실제 동기 신호를 이용하여 여러 프로세서를 수행하게 된다(S106단계).
도 4는 본 발명의 다른 실시예에 따른 비정상 동기 신호 제거 방법의 흐름도로서 표준 선명도 디지털 비디오 캠코더(이하 "SD-DVC"라고 함)에 적용될 수 있다.
도 4에 있어서, 입력되는 재생 데이터와 재생 클럭신호에 따라 동기 신호를 검출한다(S201단계). 여기서, SD-DVC의 동기 신호의 구조의 이해를 돕기 위해 도 5를 결부시켜 설명한다.
도 5는 SD-DVC의 테이프에 기록되는 데이터 기록 및 재생 포맷으로서, 특히 오디오 또는 비디오 섹터를 나타낸 것으로서, 도 5의 (a)에서는 동기 신호의 위치를 나타내는 동기 신호 플래그를 도시하고 있고, 이 동기 신호의 플래그는 50 클럭 주기의 2개의 프리 동기 블록에 대한 동기 신호 플래그와 750 클럭주기의 여러개(비디오 섹터는 149개, 오디오 섹터는 15개)의 데이터 동기 블록에 대한 동기 신호 플래그를 나타내고 있다. 도 5의 (b)에는 2개의 프리 동기 블록과 여러개의 데이터 동기 블록내에 기록되는 기록 데이터(재생 데이터)를 간략화하게 도시되어 있다.
도 5의 (c)와 (d)는 도 5의 (a) 및 (b)에 도시된 동기 신호 플래그와 기록 데이터(재생 데이터)의 일부를 확대해서 도시하고 있다. 도 5의 (c)에 도시된 바와 같이 비디오 섹터(오디오 섹터)는 50 비트의 프리 동기 블록이 2개 있고, 이어서 750 비트의 데이터 동기 블록이 여러개 존재하기 때문에 50 클럭 간격으로 동기 신호가 연속해서 3번 기록되어 있고 그 이후로는 750 클럭 간격으로 동기 신호가 기록되어 있다.
도 5의 (d)에 도시된 바와 같이, 동기 신호(Sync0, Sync1) 다음에 오는 데이터가 바로 ID 코드이며, 2바이트의 ID 데이터(ID0, ID1)와 1바이트의 ID 패리티(IDp)로 되어 있고, 두 번째 ID 데이터(ID1)내에는 동기 블록 번호가 포함되어 있으며, 첫 동기 신호로부터 동기 블록 번호가 순차적으로 증가하는 값으로 되어 있으며, 전체적으로 BCH ECC코드로 구성되어 있어서 재생시 이러한 동기 블록 번호의 연속성을 검사해서 실제 동기 신호인지를 확인할 수 있다.
이러한 테이프 포맷에 의해 기록된 비트스트림으로부터 소정 패턴을 갖는 동기 신호가 검출되면 검출된 동기 신호가 포함되어 있는 영역이 프리 동기 블록의 영역인지 또는 순수 데이터 동기 블록의 영역인지를 판단한다(S202단계). 즉, S202단계에서는 검출된 동기 신호가 750 클럭 주기를 가지면 데이터 동기 블록의 영역이라고 판단한다.
S202단계에서 데이터 동기 블록의 영역이 아니면, 검출된 동기 신호가 50 클럭 주기를 갖는 동기 신호인지를 검사해서(S203단계), 검출된 동기 신호가 50 클럭 주기를 갖지 않으면 S201단계로 되돌아가 동기 신호를 검출하는 프로세서를 수행한다.
S203단계에서 검출된 동기 신호가 50 클럭 주기의 동기 신호이면, N회 연속해서 주기성을 가지면서 동기 신호가 검출되는지를 판단한다(S204단계). S204단계에서 검출된 동기 신호가 주기성을 가지지 않으면 S201단계로 되돌아가 동기 신호를 검출하는 프로세서를 수행한다.
S204단계에서 검출된 동기 신호가 주기성을 가지면 동기 신호에 이어서 ID가 검출되고, 검출된 ID값이 연속성을 가지는지를 검사해서(S205단계), ID값이 연속성을 갖지 않으면 S201단계로 되돌아가 동기 신호를 검출하는 프로세서를 수행한다.
이렇게 S203단계 내지 S205단계는 SD-DVC 포맷에 따라 2개의 프리 동기 신호와 그리고 첫 번째 데이터 동기 신호가 50 클럭 주기로 3회 연속 기록 및 재생되는 점을 이용하여 실제 동기 신호를 검출한다. 또한, 본 발명은 예를 들어, 2개의 프리 동기 신호는 검출되었지만 첫 번째 데이터 동기 신호가 검출되지 않은 경우에는 ID값의 연속성을 검출해서 실제 동기 신호인지 아닌지를 판정할 수 있다.
한편, S202단계에서 현재 동기 신호를 검출하고 있는 영역이 데이터 동기 블록의 영역이면, 검출된 동기 신호가 750 클럭 주기를 갖는 동기 신호인지를 판단해서(S206단계), 검출된 동기 신호가 750 클럭 주기의 동기 신호가 아니면 S201단계로 되돌아가 동기 신호를 검출하는 프로세서를 수행한다.
S206단계에서 검출된 동기 신호가 750 클럭의 주기성이 N회 연속하는지를 판단해서(S207단계), 검출된 동기 신호가 주기성을 가지고 있지 않으면 S201단계로 되돌아가 동기 신호를 검출하는 프로세서를 수행한다.
S207단계에서 검출된 동기 신호가 주기성을 가지면 동기 신호 이후에 ID가 검출되고, 검출된 ID값이 연속성을 가지는지를 판단해서(S208단계), ID값이 연속성을 갖지 않으면 S201단계로 되돌아가 동기 신호를 검출하는 프로세서를 수행한다.
여기서, 도 5에 도시된 바와 같이 프리 동기 신호는 오디오/비디오 섹터의 선단에 위치하므로, 일단 2회 프리 동기 신호가 검출되고 나면 새로운 트랙이 시작되기 전에는 프리 동기 신호가 검출되지 않음을 알 수 있다. 따라서, S203 단계 내지 S205 단계를 수행했어도 프리 동기 신호에 에러가 발생하여 실제 동기 신호를 검출하지 못했을 경우 S206 단계 내지 S208 단계를 수행하게 된다. 이 S206 단계 내지 S208단계를 수행한다는 것은 이미 프리 동기 블록은 지나고 데이터 동기 블록임을 알 수 있으며, 이들 단계에서는 데이터 동기 신호의 주기가 750 클럭이므로 이 관계를 만족하면서 데이터 동기 신호가 검출되는지를 판단해서 실제 동기 신호를 검출한다.
한편, S205단계 또는 S208단계를 수행한 후 미리 정해져 있는 실제 동기 신호가 발생하는 위치에 발생하는 윈도우를 이용하여 버스트 에러에 의해 동기 신호가 검출되었는지를 검사해서(S209단계), 버스트 에러가 발생되었으면 검출된 동기 신호를 무효화시키기 위해 다시 S201단계로 되돌아가 동기 신호를 검출하는 프로세서를 수행한다.
S209단계에서 버스트 에러가 발생하지 않았으면, 검출된 동기 신호를 실제 동기 신호로 판정해서 이 실제 동기 신호를 이용하여 여러 프로세서를 수행하게 된다(S210단계).
도 4에서는 검출된 동기 신호로부터 실제 동기 신호인지를 확인하는 방법은 크게 2단계로 나누어 행해지고 있는 데, S203 단계 내지 S205 단계를 먼저 수행하여 50 클럭 주기의 프리 동기 신호가 검출되는 지를 확인하고, 프리 동기 블록에서 에러가 발생하여 실제 프리 동기 신호인지 아닌지 확인이 불가능할 때 S206단계 내지 S208단계를 수행하여 750 클럭 주기의 데이터 동기 신호의 검출 여부에 따라 데이터 동기 블록내의 실제 데이터 동기 신호를 검출한다.
본 발명은 디지털 기록재생 장치 또는 디지털 송수신 장치에 유효하게 적용될 수 있으며, 영상신호와 음성신호의 처리가 전 디지털 처리(full digital processing)를 행함에 따라 개발 및 상품화되고 있는 디지털 캠코더, 디지털 VCR, DVD 패밀리 제품(DVD ROM Driver, DVD Player, DVD RAM등)등 디지털 기록 재생장치에 특히 적합하다.
본 발명의 방법은 재생시(수신시) 검출되는 많은 동기 신호중 동기 신호의 주기성을 이용하여 비정상 동기 신호를 제거하고 정상적으로 기록된 실제 동기 신호만을 검출해서 검출된 실제 동기 신호에 의해 정상적인 신호처리를 할 수 있는 효과가 있다.

Claims (16)

  1. (a) 입력되는 디지털 데이터로부터 소정 패턴 데이터의 동기 신호를 검출하는 단계;
    (b) 검출된 동기 신호가 주기적으로 N(N은 1이상의 정수)회 이상 검출되는 지를 판단하는 단계;
    (c) 상기 동기 신호가 주기적으로 N회 이상 검출되면 실제 동기신호로 판정하고, 상기 동기 신호가 주기적으로 N회 이상 검출되지 않으면, 상기 검출된 동기 신호를 무효화하는 단계;
    (d) 미리 정해진 동기 신호의 위치에서 발생하는 윈도우를 이용하여 상기 검출된 동기 신호가 버스트 에러에 의해 발생되었는지를 판단해서 상기 버스트 에러가 발생되지 않았으면 상기 검출된 동기신호를 실제 동기신호로 판정하고, 상기 버스트 에러가 발생되면 상기 검출된 동기신호를 무효화하는 단계를 포함하는 비정상 동기신호 제거 방법.
  2. 프리 동기 블록들과 데이터 동기 블록들로 영역화하여 디지털 데이터를 기록하고 기록된 디지털 데이터를 재생하는 방법에 있어서:
    (a) 상기 기록된 디지털 데이터로부터 소정 패턴 데이터의 동기 신호를 검출하는 단계;
    (b) 검출된 동기 신호가 제 1 소정 주기를 갖는 프리 동기 블록을 갖는 프리 동기 신호인지를 판단하고, 상기 검출된 동기 신호가 상기 제 1 소정 주기를 갖는 동기 신호이면
    실제 동기 신호로 판정하고, 상기 제 1 소정 주기로 검출되지 않으면 상기 검출된 동기 신호를 무효화하는 단계를 포함하는 비정상 동기 신호 제거 방법.
  3. 제2항에 있어서, 상기 (b)단계에서는,
    상기 프리 동기 블록을 위한 프리 동기 신호들이 연속해서 상기 제 1 소정 주기로 검출되고, 이어서 첫 데이터 동기 신호가 제 2 소정 주기로 검출되었을 때 상기 검출된 동기신호를 실제 동기신호로 인정하는 것을 특징으로 하는 비정상 동기 신호 제거 방법.
  4. 프리 동기 블록들과 데이터 동기 블록들로 영역화하여 디지털 데이터를 기록하고 기록된 디지털 데이터를 재생하는 방법에 있어서:
    (a) 상기 기록된 디지털 데이터로부터 소정 패턴 데이터의 동기 신호를 검출하는 단계;
    (b) 검출된 동기 신호가 제 1 소정 주기를 갖는 프리 동기 신호인지를 판단하는 단계;
    (c) 상기 검출된 동기 신호가 상기 제 1 소정 주기를 갖는 프리 동기 신호이면, 상기 검출된 동기 신호에 이어서 식별 정보가 검출되는지를 판단해서 상기 식별 정보가 검출되면 실제 동기 신호로 판정하고, 상기 식별 정보가 검출되지 않으면 상기 검출된 동기 신호를 무효화하는 단계를 포함하는 비정상 동기 신호 제거 방법.
  5. 제4항에 있어서, 상기 (c)단계에서는,
    상기 프리 동기 블록을 위한 프리 동기 신호들이 연속해서 상기 제 1 소정 주기로 검출되고, 이어서 첫 데이터 동기 신호가 상기 제 2 소정 주기로 검출되면 상기 검출된 동기신호를 실제 동기 신호로 판정하는 것을 특징으로 하는 비정상 동기 신호 제거 방법.
  6. 제4항에 있어서, 상기 (c)단계에서는,
    상기 검출된 식별 정보가 순차적으로 증가되는 동기 블록 번호에 대한 연속성을 갖는지를 검사해서 연속성을 가지면 상기 검출된 동기 신호를 실제 동기 신호로 인정하는 것을 특징으로 하는 비정상 동기 신호 제거 방법.
  7. (a) 입력되는 디지털 데이터로부터 소정 패턴 데이터의 동기 신호를 검출하는 단계;
    (b) 검출된 동기신호가 주기적으로 N(N은 1이상의 정수)회 이상 검출되는 지를 판단하는 단계;
    (c) 상기 검출된 동기신호가 주기적으로 N회 이상 검출되면, 식별 정보가 검출되는지를 판단해서 상기 식별정보가 검출되면 실제 동기 신호로 판정하고, 상기 식별정보가 검출되지 않으면 상기 검출된 동기신호를 무효화하는 단계를 포함하는 비정상 동기 신호 제거 방법.
  8. 제 7 항에 있어서, 상기 방법은,
    (d)미리 정해진 동기 신호의 위치에서 발생하는 윈도우를 이용하여 상기 검출된 동기 신호가 버스트 에러에 의해 발생되었는지를 판단하고, 상기 버스트 에러가 발생되지 않았으면 상기 검출된 동기 신호를 실제 동기 신호로 판정하고, 상기 버스트 에러가 발생되었으면 상기 검출된 동기 신호를 무효화하는 단계를 더 포함하는 것을 특징으로 하는 비정상 동기 신호 제거 방법.
  9. 제 2 항에 있어서, 상기 방법은,
    (c)상기 검출된 동기신호가 상기 제 1 소정 주기로 검출되지 않으면, 상기 검출된 동기 신호가 제 2 소정 주기를 갖는 데이터 동기 블록을 위한 데이터 동기 신호인지를 판단해서 검출된 동기 신호가 상기 제 2 소정 주기를 갖는 동기 신호이면, 실제 동기 신호로 판정하고, 상기 검출된 동기 신호가 상기 제 2 소정 주기를 갖는 동기 신호가 아니면 상기 검출된 동기 신호를 무효화하는 단계를 더 포함하는 것을 특징으로 하는 비정상 동기 신호 제거 방법.
  10. 제 9 항에 있어서, 상기 방법은,
    (d)상기 미리 정해진 동기 신호의 위치에서 발생하는 윈도우를 이용하여 상기 검출된 동기 신호가 버스트 에러에 의해 발생되었는지를 판단해서 상기 버스트 에러가 발생되지 않았으면, 상기 검출된 동기 신호를 실제 동기 신호로 판정하고 상기 버스트 에러가 발생되면, 상기 검출된 동기 신호를 무효화하는 단계를 더 포함하는 것을 특징으로 하는 비정상 동기 신호 제거 방법.
  11. 제 9 항에 있어서, 상기 (c)단계에서는,
    상기 데이터 동기 신호가 상기 제 2 소정 주기로 N(N은 1이상의 정수)회 연속 검출되었을 때, 상기 검출된 동기 신호를 실제 동기 신호로 인정하는 것을 특징으로 하는 비정상 동기 신호 제거 방법.
  12. 제 4 항에 있어서, 상기 방법은,
    (d) 상기 검출된 동기 신호가 상기 제 1 소정 주기로 검출되지 않으면, 상기 검출된 동기 신호가 제 2 소정 주기를 갖는 데이터 동기 블록을 위한 데이터 동기 신호인지를 판단하는 단계; 및
    (e) 상기 검출된 동기 신호가 제 2 소정 주기를 갖는 데이터 동기 신호이면, 상기 검출된 동기 신호에 이어서 식별 정보가 검출되는지를 판단하여 상기 식별 정보가 검출되면, 실제 동기신호로 판정하고, 상기 식별 정보가 검출되지 않으면, 상기 검출된 동기 신호를 무효화하는 단계를 더 포함하는 것을 특징으로 하는 비정상 동기 신호 제거 방법.
  13. 제 12 항에 있어서, 상기 방법은,
    (f)미리 정해진 동기 신호의 위치에서 발생하는 윈도우를 이용하여 상기 검출된 동기 신호가 버스트 에러에 의해 발생되었는지를 판단하여 상기 버스트 에러가 발생되지 않았으면 상기 검출된 동기 신호를 실제 동기신호로 판정하고, 상기 버스트 에러가 발생되었으면 상기 검출된 동기 신호를 무효화하는 단계를 더 포함하는 것을 특징으로 하는 비정상 동기 신호 제거 방법.
  14. 제 12 항에 있어서, 상기 (e)단계에서는,
    상기 데이터 동기 신호가 상기 제 2 소정 주기로 N(N은 1이상의 정수)회 연속 검출되면 상기 검출된 동기 신호를 실제 동기 신호로 인정하는 것을 특징으로 하는 비정상 동기 신호 제거 방법.
  15. 제 4 항에 있어서, 상기 (c)단계에서는,
    상기 프리 동기 블록을 위한 프리 동기 신호가 N(N은 1이상의 정수)회 이상 상기 제 1 소정 주기로 검출되면, 첫 데이터 동기 신호가 검출되지 않더라도 상기 검출된 식별 정보를 이용하여 상기 검출된 동기 신호를 실제 동기 신호로 인정하는 것을 특징으로 하는 비정상 동기 신호 제거 방법.
  16. 제 15 항에 있어서, 상기 (e)단계에서는,
    상기 검출된 식별 정보가 순차적으로 증가되는 동기 블록 번호에 대한 연속성을 갖는지를 검사하여 연속성을 가지면 상기 검출된 동기 신호를 실제 동기 신호로 인정하는 것을 특징으로 하는 비정상 동기 신호 제거 방법.
KR1019970062050A 1997-11-21 1997-11-21 비정상동기신호제거방법 KR100287141B1 (ko)

Priority Applications (5)

Application Number Priority Date Filing Date Title
KR1019970062050A KR100287141B1 (ko) 1997-11-21 1997-11-21 비정상동기신호제거방법
JP22466698A JP3256493B2 (ja) 1997-11-21 1998-08-07 異常同期信号の除去方法
CNB981184596A CN1199385C (zh) 1997-11-21 1998-08-19 删除异常同步信号的方法
EP19980306705 EP0920019A3 (en) 1997-11-21 1998-08-21 Method for cancelling abnormal synchronization signal
US09/145,302 US6209117B1 (en) 1997-11-21 1998-09-02 Method for canceling abnormal synchronization signal

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019970062050A KR100287141B1 (ko) 1997-11-21 1997-11-21 비정상동기신호제거방법

Publications (2)

Publication Number Publication Date
KR19990041465A KR19990041465A (ko) 1999-06-15
KR100287141B1 true KR100287141B1 (ko) 2001-04-16

Family

ID=19525327

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970062050A KR100287141B1 (ko) 1997-11-21 1997-11-21 비정상동기신호제거방법

Country Status (5)

Country Link
US (1) US6209117B1 (ko)
EP (1) EP0920019A3 (ko)
JP (1) JP3256493B2 (ko)
KR (1) KR100287141B1 (ko)
CN (1) CN1199385C (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US12008951B2 (en) 2022-10-24 2024-06-11 Samsung Display Co., Ltd. Display device and electronic device

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4244568B2 (ja) 2002-06-12 2009-03-25 日本ビクター株式会社 再生装置、再生方法及びプログラム
JP4922617B2 (ja) * 2006-01-10 2012-04-25 富士通セミコンダクター株式会社 同期判定方法及び同期判定装置
CN101686488B (zh) * 2008-09-24 2012-09-19 中国移动通信集团安徽有限公司 业务处理方法、处理系统和工单处理装置

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2484174B1 (fr) * 1980-06-06 1987-08-28 France Etat Procede et dispositif d'insertion de donnees numeriques sous forme de paquets, et installation en comportant application
GB2089178B (en) 1980-11-18 1984-07-04 Sony Corp Digital signal processing
JPS5894254A (ja) 1981-11-30 1983-06-04 Sony Corp デイジタル信号伝送装置
CA1212729A (en) * 1981-12-08 1986-10-14 Hiroshi Ogawa Digital signal detecting and compensating circuit with adjustable window signal
JPS60137150A (ja) 1983-12-26 1985-07-20 Sony Corp 同期信号抽出回路
US4908812A (en) * 1985-09-13 1990-03-13 Yamaha Corporation Synchronizing signal reproducing circuit in a disc playback device
JP2712212B2 (ja) * 1987-12-23 1998-02-10 ソニー株式会社 同期信号の検出及び保護回路
JPH088561B2 (ja) 1988-04-20 1996-01-29 株式会社日立製作所 Cmiブロック同期方法
JPH02306472A (ja) 1989-05-19 1990-12-19 Olympus Optical Co Ltd 同期回路
EP0473293B1 (en) * 1990-08-03 1996-09-25 Canon Kabushiki Kaisha Synchronous signal detection circuit and synchronous signal detection apparatus having the same
JPH04348631A (ja) 1991-05-27 1992-12-03 Toshiba Corp 同期検出保護装置
JPH05159474A (ja) 1991-12-11 1993-06-25 Mitsubishi Electric Corp 磁気記録方式および磁気記録再生装置
KR950011528B1 (ko) * 1992-08-03 1995-10-05 엘지전자주식회사 영상신호의 천이영역 강조장치와 강조 제어방법
JPH06334644A (ja) 1993-03-26 1994-12-02 Sony Corp 同期信号生成装置
JPH08149118A (ja) 1994-11-25 1996-06-07 Matsushita Electric Ind Co Ltd 同期信号検出装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US12008951B2 (en) 2022-10-24 2024-06-11 Samsung Display Co., Ltd. Display device and electronic device

Also Published As

Publication number Publication date
EP0920019A2 (en) 1999-06-02
JP3256493B2 (ja) 2002-02-12
CN1218343A (zh) 1999-06-02
US6209117B1 (en) 2001-03-27
EP0920019A3 (en) 2001-08-29
JPH11186992A (ja) 1999-07-09
CN1199385C (zh) 2005-04-27
KR19990041465A (ko) 1999-06-15

Similar Documents

Publication Publication Date Title
CA1124852A (en) Method and apparatus employing an improved format for recording and reproducing digital audio
JP2585757B2 (ja) 情報信号の記録再生方法及び記録再生装置
AU604778B2 (en) Method and apparatus for recording and/or reproducing digital data
JP3158740B2 (ja) ディジタルビデオ信号の送信方法及びダビング方法
KR100498515B1 (ko) 에러샘플을보간하기위한디지털오디오데이터처리장치및방법
KR100287141B1 (ko) 비정상동기신호제거방법
US5946443A (en) Method and apparatus for restoring sync data in a digital video disc playback system
AU606773B2 (en) Method for transmitting digital data
US5021897A (en) Memory system for recording and reproducing block unit data
US5228041A (en) Sync signal detection system in a memory system for recording and reproducing block unit data
JP3296087B2 (ja) デジタルデータ記録方法およびその記録装置と再生装置
EP0418885A2 (en) Digital data transmitting apparatus
JP3021345B2 (ja) 同期復旧に基づくデータの直列−並列変換方法及び装置
JP3167663B2 (ja) 誤り訂正符号の符号化復号化方法
JP3321884B2 (ja) 同期ブロック検出方法および同期ブロック検出装置
JP2643132B2 (ja) ディジタルデータ記録装置及び記録再生装置
KR0170963B1 (ko) 주문형 비디오 시스템에서의 데이타 에러 복원 방법
KR100548223B1 (ko) 자기기록재생기기의 버스트 에러 검출장치 및 검출방법
JP3282212B2 (ja) ディジタル信号処理回路
JPH0680556B2 (ja) デジタル信号の伝送方法及びその処理装置
JP2959320B2 (ja) Id符号検出方法及びid符号検出装置
JP2585757C (ko)
JPS6018862A (ja) 情報記録再生装置
JPS62232769A (ja) デイジタルデ−タ配列方式
JPH05120810A (ja) 磁気再生装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
AMND Amendment
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
J201 Request for trial against refusal decision
AMND Amendment
B701 Decision to grant
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20081224

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee